Avoid a warning from MSVC on "*/" in this code by inserting a space
[oota-llvm.git] / lib / CodeGen / SelectionDAG / FastISel.cpp
1 //===-- FastISel.cpp - Implementation of the FastISel class ---------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the implementation of the FastISel class.
11 //
12 // "Fast" instruction selection is designed to emit very poor code quickly.
13 // Also, it is not designed to be able to do much lowering, so most illegal
14 // types (e.g. i64 on 32-bit targets) and operations are not supported.  It is
15 // also not intended to be able to do much optimization, except in a few cases
16 // where doing optimizations reduces overall compile time.  For example, folding
17 // constants into immediate fields is often done, because it's cheap and it
18 // reduces the number of instructions later phases have to examine.
19 //
20 // "Fast" instruction selection is able to fail gracefully and transfer
21 // control to the SelectionDAG selector for operations that it doesn't
22 // support.  In many cases, this allows us to avoid duplicating a lot of
23 // the complicated lowering logic that SelectionDAG currently has.
24 //
25 // The intended use for "fast" instruction selection is "-O0" mode
26 // compilation, where the quality of the generated code is irrelevant when
27 // weighed against the speed at which the code can be generated.  Also,
28 // at -O0, the LLVM optimizers are not running, and this makes the
29 // compile time of codegen a much higher portion of the overall compile
30 // time.  Despite its limitations, "fast" instruction selection is able to
31 // handle enough code on its own to provide noticeable overall speedups
32 // in -O0 compiles.
33 //
34 // Basic operations are supported in a target-independent way, by reading
35 // the same instruction descriptions that the SelectionDAG selector reads,
36 // and identifying simple arithmetic operations that can be directly selected
37 // from simple operators.  More complicated operations currently require
38 // target-specific code.
39 //
40 //===----------------------------------------------------------------------===//
41
42 #include "llvm/CodeGen/Analysis.h"
43 #include "llvm/CodeGen/FastISel.h"
44 #include "llvm/ADT/Optional.h"
45 #include "llvm/ADT/Statistic.h"
46 #include "llvm/Analysis/BranchProbabilityInfo.h"
47 #include "llvm/Analysis/Loads.h"
48 #include "llvm/CodeGen/Analysis.h"
49 #include "llvm/CodeGen/FunctionLoweringInfo.h"
50 #include "llvm/CodeGen/MachineFrameInfo.h"
51 #include "llvm/CodeGen/MachineInstrBuilder.h"
52 #include "llvm/CodeGen/MachineModuleInfo.h"
53 #include "llvm/CodeGen/MachineRegisterInfo.h"
54 #include "llvm/CodeGen/StackMaps.h"
55 #include "llvm/IR/DataLayout.h"
56 #include "llvm/IR/DebugInfo.h"
57 #include "llvm/IR/Function.h"
58 #include "llvm/IR/GlobalVariable.h"
59 #include "llvm/IR/Instructions.h"
60 #include "llvm/IR/IntrinsicInst.h"
61 #include "llvm/IR/Operator.h"
62 #include "llvm/Support/Debug.h"
63 #include "llvm/Support/ErrorHandling.h"
64 #include "llvm/Target/TargetInstrInfo.h"
65 #include "llvm/Target/TargetLibraryInfo.h"
66 #include "llvm/Target/TargetLowering.h"
67 #include "llvm/Target/TargetMachine.h"
68 using namespace llvm;
69
70 #define DEBUG_TYPE "isel"
71
72 STATISTIC(NumFastIselSuccessIndependent, "Number of insts selected by "
73           "target-independent selector");
74 STATISTIC(NumFastIselSuccessTarget, "Number of insts selected by "
75           "target-specific selector");
76 STATISTIC(NumFastIselDead, "Number of dead insts removed on failure");
77
78 /// \brief Set CallLoweringInfo attribute flags based on a call instruction
79 /// and called function attributes.
80 void FastISel::ArgListEntry::setAttributes(ImmutableCallSite *CS,
81                                            unsigned AttrIdx) {
82   isSExt     = CS->paramHasAttr(AttrIdx, Attribute::SExt);
83   isZExt     = CS->paramHasAttr(AttrIdx, Attribute::ZExt);
84   isInReg    = CS->paramHasAttr(AttrIdx, Attribute::InReg);
85   isSRet     = CS->paramHasAttr(AttrIdx, Attribute::StructRet);
86   isNest     = CS->paramHasAttr(AttrIdx, Attribute::Nest);
87   isByVal    = CS->paramHasAttr(AttrIdx, Attribute::ByVal);
88   isInAlloca = CS->paramHasAttr(AttrIdx, Attribute::InAlloca);
89   isReturned = CS->paramHasAttr(AttrIdx, Attribute::Returned);
90   Alignment  = CS->getParamAlignment(AttrIdx);
91 }
92
93 /// startNewBlock - Set the current block to which generated machine
94 /// instructions will be appended, and clear the local CSE map.
95 ///
96 void FastISel::startNewBlock() {
97   LocalValueMap.clear();
98
99   // Instructions are appended to FuncInfo.MBB. If the basic block already
100   // contains labels or copies, use the last instruction as the last local
101   // value.
102   EmitStartPt = nullptr;
103   if (!FuncInfo.MBB->empty())
104     EmitStartPt = &FuncInfo.MBB->back();
105   LastLocalValue = EmitStartPt;
106 }
107
108 bool FastISel::LowerArguments() {
109   if (!FuncInfo.CanLowerReturn)
110     // Fallback to SDISel argument lowering code to deal with sret pointer
111     // parameter.
112     return false;
113
114   if (!FastLowerArguments())
115     return false;
116
117   // Enter arguments into ValueMap for uses in non-entry BBs.
118   for (Function::const_arg_iterator I = FuncInfo.Fn->arg_begin(),
119          E = FuncInfo.Fn->arg_end(); I != E; ++I) {
120     DenseMap<const Value *, unsigned>::iterator VI = LocalValueMap.find(I);
121     assert(VI != LocalValueMap.end() && "Missed an argument?");
122     FuncInfo.ValueMap[I] = VI->second;
123   }
124   return true;
125 }
126
127 void FastISel::flushLocalValueMap() {
128   LocalValueMap.clear();
129   LastLocalValue = EmitStartPt;
130   recomputeInsertPt();
131 }
132
133 bool FastISel::hasTrivialKill(const Value *V) const {
134   // Don't consider constants or arguments to have trivial kills.
135   const Instruction *I = dyn_cast<Instruction>(V);
136   if (!I)
137     return false;
138
139   // No-op casts are trivially coalesced by fast-isel.
140   if (const CastInst *Cast = dyn_cast<CastInst>(I))
141     if (Cast->isNoopCast(DL.getIntPtrType(Cast->getContext())) &&
142         !hasTrivialKill(Cast->getOperand(0)))
143       return false;
144
145   // GEPs with all zero indices are trivially coalesced by fast-isel.
146   if (const GetElementPtrInst *GEP = dyn_cast<GetElementPtrInst>(I))
147     if (GEP->hasAllZeroIndices() && !hasTrivialKill(GEP->getOperand(0)))
148       return false;
149
150   // Only instructions with a single use in the same basic block are considered
151   // to have trivial kills.
152   return I->hasOneUse() &&
153          !(I->getOpcode() == Instruction::BitCast ||
154            I->getOpcode() == Instruction::PtrToInt ||
155            I->getOpcode() == Instruction::IntToPtr) &&
156          cast<Instruction>(*I->user_begin())->getParent() == I->getParent();
157 }
158
159 unsigned FastISel::getRegForValue(const Value *V) {
160   EVT RealVT = TLI.getValueType(V->getType(), /*AllowUnknown=*/true);
161   // Don't handle non-simple values in FastISel.
162   if (!RealVT.isSimple())
163     return 0;
164
165   // Ignore illegal types. We must do this before looking up the value
166   // in ValueMap because Arguments are given virtual registers regardless
167   // of whether FastISel can handle them.
168   MVT VT = RealVT.getSimpleVT();
169   if (!TLI.isTypeLegal(VT)) {
170     // Handle integer promotions, though, because they're common and easy.
171     if (VT == MVT::i1 || VT == MVT::i8 || VT == MVT::i16)
172       VT = TLI.getTypeToTransformTo(V->getContext(), VT).getSimpleVT();
173     else
174       return 0;
175   }
176
177   // Look up the value to see if we already have a register for it.
178   unsigned Reg = lookUpRegForValue(V);
179   if (Reg != 0)
180     return Reg;
181
182   // In bottom-up mode, just create the virtual register which will be used
183   // to hold the value. It will be materialized later.
184   if (isa<Instruction>(V) &&
185       (!isa<AllocaInst>(V) ||
186        !FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(V))))
187     return FuncInfo.InitializeRegForValue(V);
188
189   SavePoint SaveInsertPt = enterLocalValueArea();
190
191   // Materialize the value in a register. Emit any instructions in the
192   // local value area.
193   Reg = materializeRegForValue(V, VT);
194
195   leaveLocalValueArea(SaveInsertPt);
196
197   return Reg;
198 }
199
200 /// materializeRegForValue - Helper for getRegForValue. This function is
201 /// called when the value isn't already available in a register and must
202 /// be materialized with new instructions.
203 unsigned FastISel::materializeRegForValue(const Value *V, MVT VT) {
204   unsigned Reg = 0;
205
206   if (const ConstantInt *CI = dyn_cast<ConstantInt>(V)) {
207     if (CI->getValue().getActiveBits() <= 64)
208       Reg = FastEmit_i(VT, VT, ISD::Constant, CI->getZExtValue());
209   } else if (isa<AllocaInst>(V)) {
210     Reg = TargetMaterializeAlloca(cast<AllocaInst>(V));
211   } else if (isa<ConstantPointerNull>(V)) {
212     // Translate this as an integer zero so that it can be
213     // local-CSE'd with actual integer zeros.
214     Reg =
215       getRegForValue(Constant::getNullValue(DL.getIntPtrType(V->getContext())));
216   } else if (const ConstantFP *CF = dyn_cast<ConstantFP>(V)) {
217     if (CF->isNullValue()) {
218       Reg = TargetMaterializeFloatZero(CF);
219     } else {
220       // Try to emit the constant directly.
221       Reg = FastEmit_f(VT, VT, ISD::ConstantFP, CF);
222     }
223
224     if (!Reg) {
225       // Try to emit the constant by using an integer constant with a cast.
226       const APFloat &Flt = CF->getValueAPF();
227       EVT IntVT = TLI.getPointerTy();
228
229       uint64_t x[2];
230       uint32_t IntBitWidth = IntVT.getSizeInBits();
231       bool isExact;
232       (void) Flt.convertToInteger(x, IntBitWidth, /*isSigned=*/true,
233                                   APFloat::rmTowardZero, &isExact);
234       if (isExact) {
235         APInt IntVal(IntBitWidth, x);
236
237         unsigned IntegerReg =
238           getRegForValue(ConstantInt::get(V->getContext(), IntVal));
239         if (IntegerReg != 0)
240           Reg = FastEmit_r(IntVT.getSimpleVT(), VT, ISD::SINT_TO_FP,
241                            IntegerReg, /*Kill=*/false);
242       }
243     }
244   } else if (const Operator *Op = dyn_cast<Operator>(V)) {
245     if (!SelectOperator(Op, Op->getOpcode()))
246       if (!isa<Instruction>(Op) ||
247           !TargetSelectInstruction(cast<Instruction>(Op)))
248         return 0;
249     Reg = lookUpRegForValue(Op);
250   } else if (isa<UndefValue>(V)) {
251     Reg = createResultReg(TLI.getRegClassFor(VT));
252     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
253             TII.get(TargetOpcode::IMPLICIT_DEF), Reg);
254   }
255
256   // If target-independent code couldn't handle the value, give target-specific
257   // code a try.
258   if (!Reg && isa<Constant>(V))
259     Reg = TargetMaterializeConstant(cast<Constant>(V));
260
261   // Don't cache constant materializations in the general ValueMap.
262   // To do so would require tracking what uses they dominate.
263   if (Reg != 0) {
264     LocalValueMap[V] = Reg;
265     LastLocalValue = MRI.getVRegDef(Reg);
266   }
267   return Reg;
268 }
269
270 unsigned FastISel::lookUpRegForValue(const Value *V) {
271   // Look up the value to see if we already have a register for it. We
272   // cache values defined by Instructions across blocks, and other values
273   // only locally. This is because Instructions already have the SSA
274   // def-dominates-use requirement enforced.
275   DenseMap<const Value *, unsigned>::iterator I = FuncInfo.ValueMap.find(V);
276   if (I != FuncInfo.ValueMap.end())
277     return I->second;
278   return LocalValueMap[V];
279 }
280
281 /// UpdateValueMap - Update the value map to include the new mapping for this
282 /// instruction, or insert an extra copy to get the result in a previous
283 /// determined register.
284 /// NOTE: This is only necessary because we might select a block that uses
285 /// a value before we select the block that defines the value.  It might be
286 /// possible to fix this by selecting blocks in reverse postorder.
287 void FastISel::UpdateValueMap(const Value *I, unsigned Reg, unsigned NumRegs) {
288   if (!isa<Instruction>(I)) {
289     LocalValueMap[I] = Reg;
290     return;
291   }
292
293   unsigned &AssignedReg = FuncInfo.ValueMap[I];
294   if (AssignedReg == 0)
295     // Use the new register.
296     AssignedReg = Reg;
297   else if (Reg != AssignedReg) {
298     // Arrange for uses of AssignedReg to be replaced by uses of Reg.
299     for (unsigned i = 0; i < NumRegs; i++)
300       FuncInfo.RegFixups[AssignedReg+i] = Reg+i;
301
302     AssignedReg = Reg;
303   }
304 }
305
306 std::pair<unsigned, bool> FastISel::getRegForGEPIndex(const Value *Idx) {
307   unsigned IdxN = getRegForValue(Idx);
308   if (IdxN == 0)
309     // Unhandled operand. Halt "fast" selection and bail.
310     return std::pair<unsigned, bool>(0, false);
311
312   bool IdxNIsKill = hasTrivialKill(Idx);
313
314   // If the index is smaller or larger than intptr_t, truncate or extend it.
315   MVT PtrVT = TLI.getPointerTy();
316   EVT IdxVT = EVT::getEVT(Idx->getType(), /*HandleUnknown=*/false);
317   if (IdxVT.bitsLT(PtrVT)) {
318     IdxN = FastEmit_r(IdxVT.getSimpleVT(), PtrVT, ISD::SIGN_EXTEND,
319                       IdxN, IdxNIsKill);
320     IdxNIsKill = true;
321   }
322   else if (IdxVT.bitsGT(PtrVT)) {
323     IdxN = FastEmit_r(IdxVT.getSimpleVT(), PtrVT, ISD::TRUNCATE,
324                       IdxN, IdxNIsKill);
325     IdxNIsKill = true;
326   }
327   return std::pair<unsigned, bool>(IdxN, IdxNIsKill);
328 }
329
330 void FastISel::recomputeInsertPt() {
331   if (getLastLocalValue()) {
332     FuncInfo.InsertPt = getLastLocalValue();
333     FuncInfo.MBB = FuncInfo.InsertPt->getParent();
334     ++FuncInfo.InsertPt;
335   } else
336     FuncInfo.InsertPt = FuncInfo.MBB->getFirstNonPHI();
337
338   // Now skip past any EH_LABELs, which must remain at the beginning.
339   while (FuncInfo.InsertPt != FuncInfo.MBB->end() &&
340          FuncInfo.InsertPt->getOpcode() == TargetOpcode::EH_LABEL)
341     ++FuncInfo.InsertPt;
342 }
343
344 void FastISel::removeDeadCode(MachineBasicBlock::iterator I,
345                               MachineBasicBlock::iterator E) {
346   assert (I && E && std::distance(I, E) > 0 && "Invalid iterator!");
347   while (I != E) {
348     MachineInstr *Dead = &*I;
349     ++I;
350     Dead->eraseFromParent();
351     ++NumFastIselDead;
352   }
353   recomputeInsertPt();
354 }
355
356 FastISel::SavePoint FastISel::enterLocalValueArea() {
357   MachineBasicBlock::iterator OldInsertPt = FuncInfo.InsertPt;
358   DebugLoc OldDL = DbgLoc;
359   recomputeInsertPt();
360   DbgLoc = DebugLoc();
361   SavePoint SP = { OldInsertPt, OldDL };
362   return SP;
363 }
364
365 void FastISel::leaveLocalValueArea(SavePoint OldInsertPt) {
366   if (FuncInfo.InsertPt != FuncInfo.MBB->begin())
367     LastLocalValue = std::prev(FuncInfo.InsertPt);
368
369   // Restore the previous insert position.
370   FuncInfo.InsertPt = OldInsertPt.InsertPt;
371   DbgLoc = OldInsertPt.DL;
372 }
373
374 /// SelectBinaryOp - Select and emit code for a binary operator instruction,
375 /// which has an opcode which directly corresponds to the given ISD opcode.
376 ///
377 bool FastISel::SelectBinaryOp(const User *I, unsigned ISDOpcode) {
378   EVT VT = EVT::getEVT(I->getType(), /*HandleUnknown=*/true);
379   if (VT == MVT::Other || !VT.isSimple())
380     // Unhandled type. Halt "fast" selection and bail.
381     return false;
382
383   // We only handle legal types. For example, on x86-32 the instruction
384   // selector contains all of the 64-bit instructions from x86-64,
385   // under the assumption that i64 won't be used if the target doesn't
386   // support it.
387   if (!TLI.isTypeLegal(VT)) {
388     // MVT::i1 is special. Allow AND, OR, or XOR because they
389     // don't require additional zeroing, which makes them easy.
390     if (VT == MVT::i1 &&
391         (ISDOpcode == ISD::AND || ISDOpcode == ISD::OR ||
392          ISDOpcode == ISD::XOR))
393       VT = TLI.getTypeToTransformTo(I->getContext(), VT);
394     else
395       return false;
396   }
397
398   // Check if the first operand is a constant, and handle it as "ri".  At -O0,
399   // we don't have anything that canonicalizes operand order.
400   if (ConstantInt *CI = dyn_cast<ConstantInt>(I->getOperand(0)))
401     if (isa<Instruction>(I) && cast<Instruction>(I)->isCommutative()) {
402       unsigned Op1 = getRegForValue(I->getOperand(1));
403       if (Op1 == 0) return false;
404
405       bool Op1IsKill = hasTrivialKill(I->getOperand(1));
406
407       unsigned ResultReg = FastEmit_ri_(VT.getSimpleVT(), ISDOpcode, Op1,
408                                         Op1IsKill, CI->getZExtValue(),
409                                         VT.getSimpleVT());
410       if (ResultReg == 0) return false;
411
412       // We successfully emitted code for the given LLVM Instruction.
413       UpdateValueMap(I, ResultReg);
414       return true;
415     }
416
417
418   unsigned Op0 = getRegForValue(I->getOperand(0));
419   if (Op0 == 0)   // Unhandled operand. Halt "fast" selection and bail.
420     return false;
421
422   bool Op0IsKill = hasTrivialKill(I->getOperand(0));
423
424   // Check if the second operand is a constant and handle it appropriately.
425   if (ConstantInt *CI = dyn_cast<ConstantInt>(I->getOperand(1))) {
426     uint64_t Imm = CI->getZExtValue();
427
428     // Transform "sdiv exact X, 8" -> "sra X, 3".
429     if (ISDOpcode == ISD::SDIV && isa<BinaryOperator>(I) &&
430         cast<BinaryOperator>(I)->isExact() &&
431         isPowerOf2_64(Imm)) {
432       Imm = Log2_64(Imm);
433       ISDOpcode = ISD::SRA;
434     }
435
436     // Transform "urem x, pow2" -> "and x, pow2-1".
437     if (ISDOpcode == ISD::UREM && isa<BinaryOperator>(I) &&
438         isPowerOf2_64(Imm)) {
439       --Imm;
440       ISDOpcode = ISD::AND;
441     }
442
443     unsigned ResultReg = FastEmit_ri_(VT.getSimpleVT(), ISDOpcode, Op0,
444                                       Op0IsKill, Imm, VT.getSimpleVT());
445     if (ResultReg == 0) return false;
446
447     // We successfully emitted code for the given LLVM Instruction.
448     UpdateValueMap(I, ResultReg);
449     return true;
450   }
451
452   // Check if the second operand is a constant float.
453   if (ConstantFP *CF = dyn_cast<ConstantFP>(I->getOperand(1))) {
454     unsigned ResultReg = FastEmit_rf(VT.getSimpleVT(), VT.getSimpleVT(),
455                                      ISDOpcode, Op0, Op0IsKill, CF);
456     if (ResultReg != 0) {
457       // We successfully emitted code for the given LLVM Instruction.
458       UpdateValueMap(I, ResultReg);
459       return true;
460     }
461   }
462
463   unsigned Op1 = getRegForValue(I->getOperand(1));
464   if (Op1 == 0)
465     // Unhandled operand. Halt "fast" selection and bail.
466     return false;
467
468   bool Op1IsKill = hasTrivialKill(I->getOperand(1));
469
470   // Now we have both operands in registers. Emit the instruction.
471   unsigned ResultReg = FastEmit_rr(VT.getSimpleVT(), VT.getSimpleVT(),
472                                    ISDOpcode,
473                                    Op0, Op0IsKill,
474                                    Op1, Op1IsKill);
475   if (ResultReg == 0)
476     // Target-specific code wasn't able to find a machine opcode for
477     // the given ISD opcode and type. Halt "fast" selection and bail.
478     return false;
479
480   // We successfully emitted code for the given LLVM Instruction.
481   UpdateValueMap(I, ResultReg);
482   return true;
483 }
484
485 bool FastISel::SelectGetElementPtr(const User *I) {
486   unsigned N = getRegForValue(I->getOperand(0));
487   if (N == 0)
488     // Unhandled operand. Halt "fast" selection and bail.
489     return false;
490
491   bool NIsKill = hasTrivialKill(I->getOperand(0));
492
493   // Keep a running tab of the total offset to coalesce multiple N = N + Offset
494   // into a single N = N + TotalOffset.
495   uint64_t TotalOffs = 0;
496   // FIXME: What's a good SWAG number for MaxOffs?
497   uint64_t MaxOffs = 2048;
498   Type *Ty = I->getOperand(0)->getType();
499   MVT VT = TLI.getPointerTy();
500   for (GetElementPtrInst::const_op_iterator OI = I->op_begin()+1,
501        E = I->op_end(); OI != E; ++OI) {
502     const Value *Idx = *OI;
503     if (StructType *StTy = dyn_cast<StructType>(Ty)) {
504       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
505       if (Field) {
506         // N = N + Offset
507         TotalOffs += DL.getStructLayout(StTy)->getElementOffset(Field);
508         if (TotalOffs >= MaxOffs) {
509           N = FastEmit_ri_(VT, ISD::ADD, N, NIsKill, TotalOffs, VT);
510           if (N == 0)
511             // Unhandled operand. Halt "fast" selection and bail.
512             return false;
513           NIsKill = true;
514           TotalOffs = 0;
515         }
516       }
517       Ty = StTy->getElementType(Field);
518     } else {
519       Ty = cast<SequentialType>(Ty)->getElementType();
520
521       // If this is a constant subscript, handle it quickly.
522       if (const ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
523         if (CI->isZero()) continue;
524         // N = N + Offset
525         TotalOffs +=
526           DL.getTypeAllocSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
527         if (TotalOffs >= MaxOffs) {
528           N = FastEmit_ri_(VT, ISD::ADD, N, NIsKill, TotalOffs, VT);
529           if (N == 0)
530             // Unhandled operand. Halt "fast" selection and bail.
531             return false;
532           NIsKill = true;
533           TotalOffs = 0;
534         }
535         continue;
536       }
537       if (TotalOffs) {
538         N = FastEmit_ri_(VT, ISD::ADD, N, NIsKill, TotalOffs, VT);
539         if (N == 0)
540           // Unhandled operand. Halt "fast" selection and bail.
541           return false;
542         NIsKill = true;
543         TotalOffs = 0;
544       }
545
546       // N = N + Idx * ElementSize;
547       uint64_t ElementSize = DL.getTypeAllocSize(Ty);
548       std::pair<unsigned, bool> Pair = getRegForGEPIndex(Idx);
549       unsigned IdxN = Pair.first;
550       bool IdxNIsKill = Pair.second;
551       if (IdxN == 0)
552         // Unhandled operand. Halt "fast" selection and bail.
553         return false;
554
555       if (ElementSize != 1) {
556         IdxN = FastEmit_ri_(VT, ISD::MUL, IdxN, IdxNIsKill, ElementSize, VT);
557         if (IdxN == 0)
558           // Unhandled operand. Halt "fast" selection and bail.
559           return false;
560         IdxNIsKill = true;
561       }
562       N = FastEmit_rr(VT, VT, ISD::ADD, N, NIsKill, IdxN, IdxNIsKill);
563       if (N == 0)
564         // Unhandled operand. Halt "fast" selection and bail.
565         return false;
566     }
567   }
568   if (TotalOffs) {
569     N = FastEmit_ri_(VT, ISD::ADD, N, NIsKill, TotalOffs, VT);
570     if (N == 0)
571       // Unhandled operand. Halt "fast" selection and bail.
572       return false;
573   }
574
575   // We successfully emitted code for the given LLVM Instruction.
576   UpdateValueMap(I, N);
577   return true;
578 }
579
580 /// \brief Add a stackmap or patchpoint intrinsic call's live variable operands
581 /// to a stackmap or patchpoint machine instruction.
582 bool FastISel::addStackMapLiveVars(SmallVectorImpl<MachineOperand> &Ops,
583                                    const CallInst *CI, unsigned StartIdx) {
584   for (unsigned i = StartIdx, e = CI->getNumArgOperands(); i != e; ++i) {
585     Value *Val = CI->getArgOperand(i);
586     // Check for constants and encode them with a StackMaps::ConstantOp prefix.
587     if (auto *C = dyn_cast<ConstantInt>(Val)) {
588       Ops.push_back(MachineOperand::CreateImm(StackMaps::ConstantOp));
589       Ops.push_back(MachineOperand::CreateImm(C->getSExtValue()));
590     } else if (isa<ConstantPointerNull>(Val)) {
591       Ops.push_back(MachineOperand::CreateImm(StackMaps::ConstantOp));
592       Ops.push_back(MachineOperand::CreateImm(0));
593     } else if (auto *AI = dyn_cast<AllocaInst>(Val)) {
594       // Values coming from a stack location also require a sepcial encoding,
595       // but that is added later on by the target specific frame index
596       // elimination implementation.
597       auto SI = FuncInfo.StaticAllocaMap.find(AI);
598       if (SI != FuncInfo.StaticAllocaMap.end())
599         Ops.push_back(MachineOperand::CreateFI(SI->second));
600       else
601         return false;
602     } else {
603       unsigned Reg = getRegForValue(Val);
604       if (Reg == 0)
605         return false;
606       Ops.push_back(MachineOperand::CreateReg(Reg, /*IsDef=*/false));
607     }
608   }
609
610   return true;
611 }
612
613 bool FastISel::SelectStackmap(const CallInst *I) {
614   // void @llvm.experimental.stackmap(i64 <id>, i32 <numShadowBytes>,
615   //                                  [live variables...])
616   assert(I->getCalledFunction()->getReturnType()->isVoidTy() &&
617          "Stackmap cannot return a value.");
618
619   // The stackmap intrinsic only records the live variables (the arguments
620   // passed to it) and emits NOPS (if requested). Unlike the patchpoint
621   // intrinsic, this won't be lowered to a function call. This means we don't
622   // have to worry about calling conventions and target-specific lowering code.
623   // Instead we perform the call lowering right here.
624   //
625   // CALLSEQ_START(0)
626   // STACKMAP(id, nbytes, ...)
627   // CALLSEQ_END(0, 0)
628   //
629   SmallVector<MachineOperand, 32> Ops;
630
631   // Add the <id> and <numBytes> constants.
632   assert(isa<ConstantInt>(I->getOperand(PatchPointOpers::IDPos)) &&
633          "Expected a constant integer.");
634   const auto *ID = cast<ConstantInt>(I->getOperand(PatchPointOpers::IDPos));
635   Ops.push_back(MachineOperand::CreateImm(ID->getZExtValue()));
636
637   assert(isa<ConstantInt>(I->getOperand(PatchPointOpers::NBytesPos)) &&
638          "Expected a constant integer.");
639   const auto *NumBytes =
640     cast<ConstantInt>(I->getOperand(PatchPointOpers::NBytesPos));
641   Ops.push_back(MachineOperand::CreateImm(NumBytes->getZExtValue()));
642
643   // Push live variables for the stack map (skipping the first two arguments
644   // <id> and <numBytes>).
645   if (!addStackMapLiveVars(Ops, I, 2))
646     return false;
647
648   // We are not adding any register mask info here, because the stackmap doesn't
649   // clobber anything.
650
651   // Add scratch registers as implicit def and early clobber.
652   CallingConv::ID CC = I->getCallingConv();
653   const MCPhysReg *ScratchRegs = TLI.getScratchRegisters(CC);
654   for (unsigned i = 0; ScratchRegs[i]; ++i)
655     Ops.push_back(MachineOperand::CreateReg(
656       ScratchRegs[i], /*IsDef=*/true, /*IsImp=*/true, /*IsKill=*/false,
657       /*IsDead=*/false, /*IsUndef=*/false, /*IsEarlyClobber=*/true));
658
659   // Issue CALLSEQ_START
660   unsigned AdjStackDown = TII.getCallFrameSetupOpcode();
661   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AdjStackDown))
662     .addImm(0);
663
664   // Issue STACKMAP.
665   MachineInstrBuilder MIB = BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
666                                     TII.get(TargetOpcode::STACKMAP));
667   for (auto const &MO : Ops)
668     MIB.addOperand(MO);
669
670   // Issue CALLSEQ_END
671   unsigned AdjStackUp = TII.getCallFrameDestroyOpcode();
672   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AdjStackUp))
673     .addImm(0).addImm(0);
674
675   // Inform the Frame Information that we have a stackmap in this function.
676   FuncInfo.MF->getFrameInfo()->setHasStackMap();
677
678   return true;
679 }
680
681 /// \brief Lower an argument list according to the target calling convention.
682 ///
683 /// This is a helper for lowering intrinsics that follow a target calling
684 /// convention or require stack pointer adjustment. Only a subset of the
685 /// intrinsic's operands need to participate in the calling convention.
686 bool FastISel::lowerCallOperands(const CallInst *CI, unsigned ArgIdx,
687                                  unsigned NumArgs, const Value *Callee,
688                                  bool ForceRetVoidTy, CallLoweringInfo &CLI) {
689   ArgListTy Args;
690   Args.reserve(NumArgs);
691
692   // Populate the argument list.
693   // Attributes for args start at offset 1, after the return attribute.
694   ImmutableCallSite CS(CI);
695   for (unsigned ArgI = ArgIdx, ArgE = ArgIdx + NumArgs, AttrI = ArgIdx + 1;
696        ArgI != ArgE; ++ArgI) {
697     Value *V = CI->getOperand(ArgI);
698
699     assert(!V->getType()->isEmptyTy() && "Empty type passed to intrinsic.");
700
701     ArgListEntry Entry;
702     Entry.Val = V;
703     Entry.Ty = V->getType();
704     Entry.setAttributes(&CS, AttrI);
705     Args.push_back(Entry);
706   }
707
708   Type *RetTy = ForceRetVoidTy ? Type::getVoidTy(CI->getType()->getContext())
709                                : CI->getType();
710   CLI.setCallee(CI->getCallingConv(), RetTy, Callee, std::move(Args), NumArgs);
711
712   return LowerCallTo(CLI);
713 }
714
715 bool FastISel::SelectPatchpoint(const CallInst *I) {
716   // void|i64 @llvm.experimental.patchpoint.void|i64(i64 <id>,
717   //                                                 i32 <numBytes>,
718   //                                                 i8* <target>,
719   //                                                 i32 <numArgs>,
720   //                                                 [Args...],
721   //                                                 [live variables...])
722   CallingConv::ID CC = I->getCallingConv();
723   bool IsAnyRegCC = CC == CallingConv::AnyReg;
724   bool HasDef = !I->getType()->isVoidTy();
725   Value *Callee = I->getOperand(PatchPointOpers::TargetPos);
726
727   // Get the real number of arguments participating in the call <numArgs>
728   assert(isa<ConstantInt>(I->getOperand(PatchPointOpers::NArgPos)) &&
729          "Expected a constant integer.");
730   const auto *NumArgsVal =
731     cast<ConstantInt>(I->getOperand(PatchPointOpers::NArgPos));
732   unsigned NumArgs = NumArgsVal->getZExtValue();
733
734   // Skip the four meta args: <id>, <numNopBytes>, <target>, <numArgs>
735   // This includes all meta-operands up to but not including CC.
736   unsigned NumMetaOpers = PatchPointOpers::CCPos;
737   assert(I->getNumArgOperands() >= NumMetaOpers + NumArgs &&
738          "Not enough arguments provided to the patchpoint intrinsic");
739
740   // For AnyRegCC the arguments are lowered later on manually.
741   unsigned NumCallArgs = IsAnyRegCC ? 0 : NumArgs;
742   CallLoweringInfo CLI;
743   if (!lowerCallOperands(I, NumMetaOpers, NumCallArgs, Callee, IsAnyRegCC, CLI))
744     return false;
745
746   assert(CLI.Call && "No call instruction specified.");
747
748   SmallVector<MachineOperand, 32> Ops;
749
750   // Add an explicit result reg if we use the anyreg calling convention.
751   unsigned ResultReg = 0;
752   if (IsAnyRegCC && HasDef) {
753     ResultReg = createResultReg(TLI.getRegClassFor(MVT::i64));
754     Ops.push_back(MachineOperand::CreateReg(ResultReg, /*IsDef=*/true));
755   }
756
757   // Add the <id> and <numBytes> constants.
758   assert(isa<ConstantInt>(I->getOperand(PatchPointOpers::IDPos)) &&
759          "Expected a constant integer.");
760   const auto *ID = cast<ConstantInt>(I->getOperand(PatchPointOpers::IDPos));
761   Ops.push_back(MachineOperand::CreateImm(ID->getZExtValue()));
762
763   assert(isa<ConstantInt>(I->getOperand(PatchPointOpers::NBytesPos)) &&
764          "Expected a constant integer.");
765   const auto *NumBytes =
766     cast<ConstantInt>(I->getOperand(PatchPointOpers::NBytesPos));
767   Ops.push_back(MachineOperand::CreateImm(NumBytes->getZExtValue()));
768
769   // Assume that the callee is a constant address or null pointer.
770   // FIXME: handle function symbols in the future.
771   unsigned CalleeAddr;
772   if (const auto *C = dyn_cast<IntToPtrInst>(Callee))
773     CalleeAddr = cast<ConstantInt>(C->getOperand(0))->getZExtValue();
774   else if (const auto *C = dyn_cast<ConstantExpr>(Callee)) {
775     if (C->getOpcode() == Instruction::IntToPtr)
776       CalleeAddr = cast<ConstantInt>(C->getOperand(0))->getZExtValue();
777     else
778       llvm_unreachable("Unsupported ConstantExpr.");
779   } else if (isa<ConstantPointerNull>(Callee))
780     CalleeAddr = 0;
781   else
782     llvm_unreachable("Unsupported callee address.");
783
784   Ops.push_back(MachineOperand::CreateImm(CalleeAddr));
785
786   // Adjust <numArgs> to account for any arguments that have been passed on
787   // the stack instead.
788   unsigned NumCallRegArgs = IsAnyRegCC ? NumArgs : CLI.OutRegs.size();
789   Ops.push_back(MachineOperand::CreateImm(NumCallRegArgs));
790
791   // Add the calling convention
792   Ops.push_back(MachineOperand::CreateImm((unsigned)CC));
793
794   // Add the arguments we omitted previously. The register allocator should
795   // place these in any free register.
796   if (IsAnyRegCC) {
797     for (unsigned i = NumMetaOpers, e = NumMetaOpers + NumArgs; i != e; ++i) {
798       unsigned Reg = getRegForValue(I->getArgOperand(i));
799       if (!Reg)
800         return false;
801       Ops.push_back(MachineOperand::CreateReg(Reg, /*IsDef=*/false));
802     }
803   }
804
805   // Push the arguments from the call instruction.
806   for (auto Reg : CLI.OutRegs)
807     Ops.push_back(MachineOperand::CreateReg(Reg, /*IsDef=*/false));
808
809   // Push live variables for the stack map.
810   if (!addStackMapLiveVars(Ops, I, NumMetaOpers + NumArgs))
811     return false;
812
813   // Push the register mask info.
814   Ops.push_back(MachineOperand::CreateRegMask(TRI.getCallPreservedMask(CC)));
815
816   // Add scratch registers as implicit def and early clobber.
817   const MCPhysReg *ScratchRegs = TLI.getScratchRegisters(CC);
818   for (unsigned i = 0; ScratchRegs[i]; ++i)
819     Ops.push_back(MachineOperand::CreateReg(
820       ScratchRegs[i], /*IsDef=*/true, /*IsImp=*/true, /*IsKill=*/false,
821       /*IsDead=*/false, /*IsUndef=*/false, /*IsEarlyClobber=*/true));
822
823   // Add implicit defs (return values).
824   for (auto Reg : CLI.InRegs)
825     Ops.push_back(MachineOperand::CreateReg(Reg, /*IsDef=*/true,
826                                             /*IsImpl=*/true));
827
828   MachineInstrBuilder MIB = BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
829                                     TII.get(TargetOpcode::PATCHPOINT));
830
831   for (auto &MO : Ops)
832     MIB.addOperand(MO);
833
834   MIB->setPhysRegsDeadExcept(CLI.InRegs, TRI);
835
836   // Delete the original call instruction.
837   CLI.Call->eraseFromParent();
838
839   // Inform the Frame Information that we have a patchpoint in this function.
840   FuncInfo.MF->getFrameInfo()->setHasPatchPoint();
841
842   if (ResultReg)
843     UpdateValueMap(I, ResultReg);
844   return true;
845 }
846
847 /// Returns an AttributeSet representing the attributes applied to the return
848 /// value of the given call.
849 static AttributeSet getReturnAttrs(FastISel::CallLoweringInfo &CLI) {
850   SmallVector<Attribute::AttrKind, 2> Attrs;
851   if (CLI.RetSExt)
852     Attrs.push_back(Attribute::SExt);
853   if (CLI.RetZExt)
854     Attrs.push_back(Attribute::ZExt);
855   if (CLI.IsInReg)
856     Attrs.push_back(Attribute::InReg);
857
858   return AttributeSet::get(CLI.RetTy->getContext(), AttributeSet::ReturnIndex,
859                            Attrs);
860 }
861
862 bool FastISel::LowerCallTo(const CallInst *CI, const char *SymName,
863                            unsigned NumArgs) {
864   ImmutableCallSite CS(CI);
865
866   PointerType *PT = cast<PointerType>(CS.getCalledValue()->getType());
867   FunctionType *FTy = cast<FunctionType>(PT->getElementType());
868   Type *RetTy = FTy->getReturnType();
869
870   ArgListTy Args;
871   Args.reserve(NumArgs);
872
873   // Populate the argument list.
874   // Attributes for args start at offset 1, after the return attribute.
875   for (unsigned ArgI = 0; ArgI != NumArgs; ++ArgI) {
876     Value *V = CI->getOperand(ArgI);
877
878     assert(!V->getType()->isEmptyTy() && "Empty type passed to intrinsic.");
879
880     ArgListEntry Entry;
881     Entry.Val = V;
882     Entry.Ty = V->getType();
883     Entry.setAttributes(&CS, ArgI + 1);
884     Args.push_back(Entry);
885   }
886
887   CallLoweringInfo CLI;
888   CLI.setCallee(RetTy, FTy, SymName, std::move(Args), CS, NumArgs);
889
890   return LowerCallTo(CLI);
891 }
892
893 bool FastISel::LowerCallTo(CallLoweringInfo &CLI) {
894   // Handle the incoming return values from the call.
895   CLI.clearIns();
896   SmallVector<EVT, 4> RetTys;
897   ComputeValueVTs(TLI, CLI.RetTy, RetTys);
898
899   SmallVector<ISD::OutputArg, 4> Outs;
900   GetReturnInfo(CLI.RetTy, getReturnAttrs(CLI), Outs, TLI);
901
902   bool CanLowerReturn = TLI.CanLowerReturn(CLI.CallConv, *FuncInfo.MF,
903                                            CLI.IsVarArg, Outs,
904                                            CLI.RetTy->getContext());
905
906   // FIXME: sret demotion isn't supported yet - bail out.
907   if (!CanLowerReturn)
908     return false;
909
910   for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
911     EVT VT = RetTys[I];
912     MVT RegisterVT = TLI.getRegisterType(CLI.RetTy->getContext(), VT);
913     unsigned NumRegs = TLI.getNumRegisters(CLI.RetTy->getContext(), VT);
914     for (unsigned i = 0; i != NumRegs; ++i) {
915       ISD::InputArg MyFlags;
916       MyFlags.VT = RegisterVT;
917       MyFlags.ArgVT = VT;
918       MyFlags.Used = CLI.IsReturnValueUsed;
919       if (CLI.RetSExt)
920         MyFlags.Flags.setSExt();
921       if (CLI.RetZExt)
922         MyFlags.Flags.setZExt();
923       if (CLI.IsInReg)
924         MyFlags.Flags.setInReg();
925       CLI.Ins.push_back(MyFlags);
926     }
927   }
928
929   // Handle all of the outgoing arguments.
930   CLI.clearOuts();
931   for (auto &Arg : CLI.getArgs()) {
932     Type *FinalType = Arg.Ty;
933     if (Arg.isByVal)
934       FinalType = cast<PointerType>(Arg.Ty)->getElementType();
935     bool NeedsRegBlock = TLI.functionArgumentNeedsConsecutiveRegisters(
936       FinalType, CLI.CallConv, CLI.IsVarArg);
937
938     ISD::ArgFlagsTy Flags;
939     if (Arg.isZExt)
940       Flags.setZExt();
941     if (Arg.isSExt)
942       Flags.setSExt();
943     if (Arg.isInReg)
944       Flags.setInReg();
945     if (Arg.isSRet)
946       Flags.setSRet();
947     if (Arg.isByVal)
948       Flags.setByVal();
949     if (Arg.isInAlloca) {
950       Flags.setInAlloca();
951       // Set the byval flag for CCAssignFn callbacks that don't know about
952       // inalloca. This way we can know how many bytes we should've allocated
953       // and how many bytes a callee cleanup function will pop.  If we port
954       // inalloca to more targets, we'll have to add custom inalloca handling in
955       // the various CC lowering callbacks.
956       Flags.setByVal();
957     }
958     if (Arg.isByVal || Arg.isInAlloca) {
959       PointerType *Ty = cast<PointerType>(Arg.Ty);
960       Type *ElementTy = Ty->getElementType();
961       unsigned FrameSize = DL.getTypeAllocSize(ElementTy);
962       // For ByVal, alignment should come from FE. BE will guess if this info is
963       // not there, but there are cases it cannot get right.
964       unsigned FrameAlign = Arg.Alignment;
965       if (!FrameAlign)
966         FrameAlign = TLI.getByValTypeAlignment(ElementTy);
967       Flags.setByValSize(FrameSize);
968       Flags.setByValAlign(FrameAlign);
969     }
970     if (Arg.isNest)
971       Flags.setNest();
972     if (NeedsRegBlock)
973       Flags.setInConsecutiveRegs();
974     unsigned OriginalAlignment = DL.getABITypeAlignment(Arg.Ty);
975     Flags.setOrigAlign(OriginalAlignment);
976
977     CLI.OutVals.push_back(Arg.Val);
978     CLI.OutFlags.push_back(Flags);
979   }
980
981   if (!FastLowerCall(CLI))
982     return false;
983
984   // Set all unused physreg defs as dead.
985   assert(CLI.Call && "No call instruction specified.");
986   CLI.Call->setPhysRegsDeadExcept(CLI.InRegs, TRI);
987
988   if (CLI.NumResultRegs && CLI.CS)
989     UpdateValueMap(CLI.CS->getInstruction(), CLI.ResultReg, CLI.NumResultRegs);
990
991   return true;
992 }
993
994 bool FastISel::LowerCall(const CallInst *CI) {
995   ImmutableCallSite CS(CI);
996
997   PointerType *PT = cast<PointerType>(CS.getCalledValue()->getType());
998   FunctionType *FuncTy = cast<FunctionType>(PT->getElementType());
999   Type *RetTy = FuncTy->getReturnType();
1000
1001   ArgListTy Args;
1002   ArgListEntry Entry;
1003   Args.reserve(CS.arg_size());
1004
1005   for (ImmutableCallSite::arg_iterator i = CS.arg_begin(), e = CS.arg_end();
1006        i != e; ++i) {
1007     Value *V = *i;
1008
1009     // Skip empty types
1010     if (V->getType()->isEmptyTy())
1011       continue;
1012
1013     Entry.Val = V;
1014     Entry.Ty = V->getType();
1015
1016     // Skip the first return-type Attribute to get to params.
1017     Entry.setAttributes(&CS, i - CS.arg_begin() + 1);
1018     Args.push_back(Entry);
1019   }
1020
1021   // Check if target-independent constraints permit a tail call here.
1022   // Target-dependent constraints are checked within FastLowerCall.
1023   bool IsTailCall = CI->isTailCall();
1024   if (IsTailCall && !isInTailCallPosition(CS, TM, TLI))
1025     IsTailCall = false;
1026
1027   CallLoweringInfo CLI;
1028   CLI.setCallee(RetTy, FuncTy, CI->getCalledValue(), std::move(Args), CS)
1029     .setTailCall(IsTailCall);
1030
1031   return LowerCallTo(CLI);
1032 }
1033
1034 bool FastISel::SelectCall(const User *I) {
1035   const CallInst *Call = cast<CallInst>(I);
1036
1037   // Handle simple inline asms.
1038   if (const InlineAsm *IA = dyn_cast<InlineAsm>(Call->getCalledValue())) {
1039     // Don't attempt to handle constraints.
1040     if (!IA->getConstraintString().empty())
1041       return false;
1042
1043     unsigned ExtraInfo = 0;
1044     if (IA->hasSideEffects())
1045       ExtraInfo |= InlineAsm::Extra_HasSideEffects;
1046     if (IA->isAlignStack())
1047       ExtraInfo |= InlineAsm::Extra_IsAlignStack;
1048
1049     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1050             TII.get(TargetOpcode::INLINEASM))
1051       .addExternalSymbol(IA->getAsmString().c_str())
1052       .addImm(ExtraInfo);
1053     return true;
1054   }
1055
1056   MachineModuleInfo &MMI = FuncInfo.MF->getMMI();
1057   ComputeUsesVAFloatArgument(*Call, &MMI);
1058
1059   // Handle intrinsic function calls.
1060   if (const auto *II = dyn_cast<IntrinsicInst>(Call))
1061     return SelectIntrinsicCall(II);
1062
1063   // Usually, it does not make sense to initialize a value,
1064   // make an unrelated function call and use the value, because
1065   // it tends to be spilled on the stack. So, we move the pointer
1066   // to the last local value to the beginning of the block, so that
1067   // all the values which have already been materialized,
1068   // appear after the call. It also makes sense to skip intrinsics
1069   // since they tend to be inlined.
1070   flushLocalValueMap();
1071
1072   return LowerCall(Call);
1073 }
1074
1075 bool FastISel::SelectIntrinsicCall(const IntrinsicInst *II) {
1076   switch (II->getIntrinsicID()) {
1077   default: break;
1078   // At -O0 we don't care about the lifetime intrinsics.
1079   case Intrinsic::lifetime_start:
1080   case Intrinsic::lifetime_end:
1081   // The donothing intrinsic does, well, nothing.
1082   case Intrinsic::donothing:
1083     return true;
1084   case Intrinsic::dbg_declare: {
1085     const DbgDeclareInst *DI = cast<DbgDeclareInst>(II);
1086     DIVariable DIVar(DI->getVariable());
1087     assert((!DIVar || DIVar.isVariable()) &&
1088            "Variable in DbgDeclareInst should be either null or a DIVariable.");
1089     if (!DIVar || !FuncInfo.MF->getMMI().hasDebugInfo()) {
1090       DEBUG(dbgs() << "Dropping debug info for " << *DI << "\n");
1091       return true;
1092     }
1093
1094     const Value *Address = DI->getAddress();
1095     if (!Address || isa<UndefValue>(Address)) {
1096       DEBUG(dbgs() << "Dropping debug info for " << *DI << "\n");
1097       return true;
1098     }
1099
1100     unsigned Offset = 0;
1101     Optional<MachineOperand> Op;
1102     if (const Argument *Arg = dyn_cast<Argument>(Address))
1103       // Some arguments' frame index is recorded during argument lowering.
1104       Offset = FuncInfo.getArgumentFrameIndex(Arg);
1105     if (Offset)
1106       Op = MachineOperand::CreateFI(Offset);
1107     if (!Op)
1108       if (unsigned Reg = lookUpRegForValue(Address))
1109         Op = MachineOperand::CreateReg(Reg, false);
1110
1111     // If we have a VLA that has a "use" in a metadata node that's then used
1112     // here but it has no other uses, then we have a problem. E.g.,
1113     //
1114     //   int foo (const int *x) {
1115     //     char a[*x];
1116     //     return 0;
1117     //   }
1118     //
1119     // If we assign 'a' a vreg and fast isel later on has to use the selection
1120     // DAG isel, it will want to copy the value to the vreg. However, there are
1121     // no uses, which goes counter to what selection DAG isel expects.
1122     if (!Op && !Address->use_empty() && isa<Instruction>(Address) &&
1123         (!isa<AllocaInst>(Address) ||
1124          !FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(Address))))
1125       Op = MachineOperand::CreateReg(FuncInfo.InitializeRegForValue(Address),
1126                                      false);
1127
1128     if (Op) {
1129       if (Op->isReg()) {
1130         Op->setIsDebug(true);
1131         BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1132                 TII.get(TargetOpcode::DBG_VALUE), false, Op->getReg(), 0,
1133                 DI->getVariable());
1134       } else
1135         BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1136                 TII.get(TargetOpcode::DBG_VALUE))
1137           .addOperand(*Op)
1138           .addImm(0)
1139           .addMetadata(DI->getVariable());
1140     } else {
1141       // We can't yet handle anything else here because it would require
1142       // generating code, thus altering codegen because of debug info.
1143       DEBUG(dbgs() << "Dropping debug info for " << *DI << "\n");
1144     }
1145     return true;
1146   }
1147   case Intrinsic::dbg_value: {
1148     // This form of DBG_VALUE is target-independent.
1149     const DbgValueInst *DI = cast<DbgValueInst>(II);
1150     const MCInstrDesc &II = TII.get(TargetOpcode::DBG_VALUE);
1151     const Value *V = DI->getValue();
1152     if (!V) {
1153       // Currently the optimizer can produce this; insert an undef to
1154       // help debugging.  Probably the optimizer should not do this.
1155       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1156         .addReg(0U).addImm(DI->getOffset())
1157         .addMetadata(DI->getVariable());
1158     } else if (const ConstantInt *CI = dyn_cast<ConstantInt>(V)) {
1159       if (CI->getBitWidth() > 64)
1160         BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1161           .addCImm(CI).addImm(DI->getOffset())
1162           .addMetadata(DI->getVariable());
1163       else
1164         BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1165           .addImm(CI->getZExtValue()).addImm(DI->getOffset())
1166           .addMetadata(DI->getVariable());
1167     } else if (const ConstantFP *CF = dyn_cast<ConstantFP>(V)) {
1168       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1169         .addFPImm(CF).addImm(DI->getOffset())
1170         .addMetadata(DI->getVariable());
1171     } else if (unsigned Reg = lookUpRegForValue(V)) {
1172       // FIXME: This does not handle register-indirect values at offset 0.
1173       bool IsIndirect = DI->getOffset() != 0;
1174       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, IsIndirect,
1175               Reg, DI->getOffset(), DI->getVariable());
1176     } else {
1177       // We can't yet handle anything else here because it would require
1178       // generating code, thus altering codegen because of debug info.
1179       DEBUG(dbgs() << "Dropping debug info for " << *DI << "\n");
1180     }
1181     return true;
1182   }
1183   case Intrinsic::objectsize: {
1184     ConstantInt *CI = cast<ConstantInt>(II->getArgOperand(1));
1185     unsigned long long Res = CI->isZero() ? -1ULL : 0;
1186     Constant *ResCI = ConstantInt::get(II->getType(), Res);
1187     unsigned ResultReg = getRegForValue(ResCI);
1188     if (ResultReg == 0)
1189       return false;
1190     UpdateValueMap(II, ResultReg);
1191     return true;
1192   }
1193   case Intrinsic::expect: {
1194     unsigned ResultReg = getRegForValue(II->getArgOperand(0));
1195     if (ResultReg == 0)
1196       return false;
1197     UpdateValueMap(II, ResultReg);
1198     return true;
1199   }
1200   case Intrinsic::experimental_stackmap:
1201     return SelectStackmap(II);
1202   case Intrinsic::experimental_patchpoint_void:
1203   case Intrinsic::experimental_patchpoint_i64:
1204     return SelectPatchpoint(II);
1205   }
1206
1207   return FastLowerIntrinsicCall(II);
1208 }
1209
1210 bool FastISel::SelectCast(const User *I, unsigned Opcode) {
1211   EVT SrcVT = TLI.getValueType(I->getOperand(0)->getType());
1212   EVT DstVT = TLI.getValueType(I->getType());
1213
1214   if (SrcVT == MVT::Other || !SrcVT.isSimple() ||
1215       DstVT == MVT::Other || !DstVT.isSimple())
1216     // Unhandled type. Halt "fast" selection and bail.
1217     return false;
1218
1219   // Check if the destination type is legal.
1220   if (!TLI.isTypeLegal(DstVT))
1221     return false;
1222
1223   // Check if the source operand is legal.
1224   if (!TLI.isTypeLegal(SrcVT))
1225     return false;
1226
1227   unsigned InputReg = getRegForValue(I->getOperand(0));
1228   if (!InputReg)
1229     // Unhandled operand.  Halt "fast" selection and bail.
1230     return false;
1231
1232   bool InputRegIsKill = hasTrivialKill(I->getOperand(0));
1233
1234   unsigned ResultReg = FastEmit_r(SrcVT.getSimpleVT(),
1235                                   DstVT.getSimpleVT(),
1236                                   Opcode,
1237                                   InputReg, InputRegIsKill);
1238   if (!ResultReg)
1239     return false;
1240
1241   UpdateValueMap(I, ResultReg);
1242   return true;
1243 }
1244
1245 bool FastISel::SelectBitCast(const User *I) {
1246   // If the bitcast doesn't change the type, just use the operand value.
1247   if (I->getType() == I->getOperand(0)->getType()) {
1248     unsigned Reg = getRegForValue(I->getOperand(0));
1249     if (Reg == 0)
1250       return false;
1251     UpdateValueMap(I, Reg);
1252     return true;
1253   }
1254
1255   // Bitcasts of other values become reg-reg copies or BITCAST operators.
1256   EVT SrcEVT = TLI.getValueType(I->getOperand(0)->getType());
1257   EVT DstEVT = TLI.getValueType(I->getType());
1258   if (SrcEVT == MVT::Other || DstEVT == MVT::Other ||
1259       !TLI.isTypeLegal(SrcEVT) || !TLI.isTypeLegal(DstEVT))
1260     // Unhandled type. Halt "fast" selection and bail.
1261     return false;
1262
1263   MVT SrcVT = SrcEVT.getSimpleVT();
1264   MVT DstVT = DstEVT.getSimpleVT();
1265   unsigned Op0 = getRegForValue(I->getOperand(0));
1266   if (Op0 == 0)
1267     // Unhandled operand. Halt "fast" selection and bail.
1268     return false;
1269
1270   bool Op0IsKill = hasTrivialKill(I->getOperand(0));
1271
1272   // First, try to perform the bitcast by inserting a reg-reg copy.
1273   unsigned ResultReg = 0;
1274   if (SrcVT == DstVT) {
1275     const TargetRegisterClass* SrcClass = TLI.getRegClassFor(SrcVT);
1276     const TargetRegisterClass* DstClass = TLI.getRegClassFor(DstVT);
1277     // Don't attempt a cross-class copy. It will likely fail.
1278     if (SrcClass == DstClass) {
1279       ResultReg = createResultReg(DstClass);
1280       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1281               TII.get(TargetOpcode::COPY), ResultReg).addReg(Op0);
1282     }
1283   }
1284
1285   // If the reg-reg copy failed, select a BITCAST opcode.
1286   if (!ResultReg)
1287     ResultReg = FastEmit_r(SrcVT, DstVT, ISD::BITCAST, Op0, Op0IsKill);
1288
1289   if (!ResultReg)
1290     return false;
1291
1292   UpdateValueMap(I, ResultReg);
1293   return true;
1294 }
1295
1296 bool
1297 FastISel::SelectInstruction(const Instruction *I) {
1298   // Just before the terminator instruction, insert instructions to
1299   // feed PHI nodes in successor blocks.
1300   if (isa<TerminatorInst>(I))
1301     if (!HandlePHINodesInSuccessorBlocks(I->getParent()))
1302       return false;
1303
1304   DbgLoc = I->getDebugLoc();
1305
1306   MachineBasicBlock::iterator SavedInsertPt = FuncInfo.InsertPt;
1307
1308   if (const CallInst *Call = dyn_cast<CallInst>(I)) {
1309     const Function *F = Call->getCalledFunction();
1310     LibFunc::Func Func;
1311
1312     // As a special case, don't handle calls to builtin library functions that
1313     // may be translated directly to target instructions.
1314     if (F && !F->hasLocalLinkage() && F->hasName() &&
1315         LibInfo->getLibFunc(F->getName(), Func) &&
1316         LibInfo->hasOptimizedCodeGen(Func))
1317       return false;
1318
1319     // Don't handle Intrinsic::trap if a trap funciton is specified.
1320     if (F && F->getIntrinsicID() == Intrinsic::trap &&
1321         !TM.Options.getTrapFunctionName().empty())
1322       return false;
1323   }
1324
1325   // First, try doing target-independent selection.
1326   if (SelectOperator(I, I->getOpcode())) {
1327     ++NumFastIselSuccessIndependent;
1328     DbgLoc = DebugLoc();
1329     return true;
1330   }
1331   // Remove dead code.  However, ignore call instructions since we've flushed
1332   // the local value map and recomputed the insert point.
1333   if (!isa<CallInst>(I)) {
1334     recomputeInsertPt();
1335     if (SavedInsertPt != FuncInfo.InsertPt)
1336       removeDeadCode(FuncInfo.InsertPt, SavedInsertPt);
1337   }
1338
1339   // Next, try calling the target to attempt to handle the instruction.
1340   SavedInsertPt = FuncInfo.InsertPt;
1341   if (TargetSelectInstruction(I)) {
1342     ++NumFastIselSuccessTarget;
1343     DbgLoc = DebugLoc();
1344     return true;
1345   }
1346   // Check for dead code and remove as necessary.
1347   recomputeInsertPt();
1348   if (SavedInsertPt != FuncInfo.InsertPt)
1349     removeDeadCode(FuncInfo.InsertPt, SavedInsertPt);
1350
1351   DbgLoc = DebugLoc();
1352   return false;
1353 }
1354
1355 /// FastEmitBranch - Emit an unconditional branch to the given block,
1356 /// unless it is the immediate (fall-through) successor, and update
1357 /// the CFG.
1358 void
1359 FastISel::FastEmitBranch(MachineBasicBlock *MSucc, DebugLoc DbgLoc) {
1360   if (FuncInfo.MBB->getBasicBlock()->size() > 1 &&
1361       FuncInfo.MBB->isLayoutSuccessor(MSucc)) {
1362     // For more accurate line information if this is the only instruction
1363     // in the block then emit it, otherwise we have the unconditional
1364     // fall-through case, which needs no instructions.
1365   } else {
1366     // The unconditional branch case.
1367     TII.InsertBranch(*FuncInfo.MBB, MSucc, nullptr,
1368                      SmallVector<MachineOperand, 0>(), DbgLoc);
1369   }
1370   uint32_t BranchWeight = 0;
1371   if (FuncInfo.BPI)
1372     BranchWeight = FuncInfo.BPI->getEdgeWeight(FuncInfo.MBB->getBasicBlock(),
1373                                                MSucc->getBasicBlock());
1374   FuncInfo.MBB->addSuccessor(MSucc, BranchWeight);
1375 }
1376
1377 /// SelectFNeg - Emit an FNeg operation.
1378 ///
1379 bool
1380 FastISel::SelectFNeg(const User *I) {
1381   unsigned OpReg = getRegForValue(BinaryOperator::getFNegArgument(I));
1382   if (OpReg == 0) return false;
1383
1384   bool OpRegIsKill = hasTrivialKill(I);
1385
1386   // If the target has ISD::FNEG, use it.
1387   EVT VT = TLI.getValueType(I->getType());
1388   unsigned ResultReg = FastEmit_r(VT.getSimpleVT(), VT.getSimpleVT(),
1389                                   ISD::FNEG, OpReg, OpRegIsKill);
1390   if (ResultReg != 0) {
1391     UpdateValueMap(I, ResultReg);
1392     return true;
1393   }
1394
1395   // Bitcast the value to integer, twiddle the sign bit with xor,
1396   // and then bitcast it back to floating-point.
1397   if (VT.getSizeInBits() > 64) return false;
1398   EVT IntVT = EVT::getIntegerVT(I->getContext(), VT.getSizeInBits());
1399   if (!TLI.isTypeLegal(IntVT))
1400     return false;
1401
1402   unsigned IntReg = FastEmit_r(VT.getSimpleVT(), IntVT.getSimpleVT(),
1403                                ISD::BITCAST, OpReg, OpRegIsKill);
1404   if (IntReg == 0)
1405     return false;
1406
1407   unsigned IntResultReg = FastEmit_ri_(IntVT.getSimpleVT(), ISD::XOR,
1408                                        IntReg, /*Kill=*/true,
1409                                        UINT64_C(1) << (VT.getSizeInBits()-1),
1410                                        IntVT.getSimpleVT());
1411   if (IntResultReg == 0)
1412     return false;
1413
1414   ResultReg = FastEmit_r(IntVT.getSimpleVT(), VT.getSimpleVT(),
1415                          ISD::BITCAST, IntResultReg, /*Kill=*/true);
1416   if (ResultReg == 0)
1417     return false;
1418
1419   UpdateValueMap(I, ResultReg);
1420   return true;
1421 }
1422
1423 bool
1424 FastISel::SelectExtractValue(const User *U) {
1425   const ExtractValueInst *EVI = dyn_cast<ExtractValueInst>(U);
1426   if (!EVI)
1427     return false;
1428
1429   // Make sure we only try to handle extracts with a legal result.  But also
1430   // allow i1 because it's easy.
1431   EVT RealVT = TLI.getValueType(EVI->getType(), /*AllowUnknown=*/true);
1432   if (!RealVT.isSimple())
1433     return false;
1434   MVT VT = RealVT.getSimpleVT();
1435   if (!TLI.isTypeLegal(VT) && VT != MVT::i1)
1436     return false;
1437
1438   const Value *Op0 = EVI->getOperand(0);
1439   Type *AggTy = Op0->getType();
1440
1441   // Get the base result register.
1442   unsigned ResultReg;
1443   DenseMap<const Value *, unsigned>::iterator I = FuncInfo.ValueMap.find(Op0);
1444   if (I != FuncInfo.ValueMap.end())
1445     ResultReg = I->second;
1446   else if (isa<Instruction>(Op0))
1447     ResultReg = FuncInfo.InitializeRegForValue(Op0);
1448   else
1449     return false; // fast-isel can't handle aggregate constants at the moment
1450
1451   // Get the actual result register, which is an offset from the base register.
1452   unsigned VTIndex = ComputeLinearIndex(AggTy, EVI->getIndices());
1453
1454   SmallVector<EVT, 4> AggValueVTs;
1455   ComputeValueVTs(TLI, AggTy, AggValueVTs);
1456
1457   for (unsigned i = 0; i < VTIndex; i++)
1458     ResultReg += TLI.getNumRegisters(FuncInfo.Fn->getContext(), AggValueVTs[i]);
1459
1460   UpdateValueMap(EVI, ResultReg);
1461   return true;
1462 }
1463
1464 bool
1465 FastISel::SelectOperator(const User *I, unsigned Opcode) {
1466   switch (Opcode) {
1467   case Instruction::Add:
1468     return SelectBinaryOp(I, ISD::ADD);
1469   case Instruction::FAdd:
1470     return SelectBinaryOp(I, ISD::FADD);
1471   case Instruction::Sub:
1472     return SelectBinaryOp(I, ISD::SUB);
1473   case Instruction::FSub:
1474     // FNeg is currently represented in LLVM IR as a special case of FSub.
1475     if (BinaryOperator::isFNeg(I))
1476       return SelectFNeg(I);
1477     return SelectBinaryOp(I, ISD::FSUB);
1478   case Instruction::Mul:
1479     return SelectBinaryOp(I, ISD::MUL);
1480   case Instruction::FMul:
1481     return SelectBinaryOp(I, ISD::FMUL);
1482   case Instruction::SDiv:
1483     return SelectBinaryOp(I, ISD::SDIV);
1484   case Instruction::UDiv:
1485     return SelectBinaryOp(I, ISD::UDIV);
1486   case Instruction::FDiv:
1487     return SelectBinaryOp(I, ISD::FDIV);
1488   case Instruction::SRem:
1489     return SelectBinaryOp(I, ISD::SREM);
1490   case Instruction::URem:
1491     return SelectBinaryOp(I, ISD::UREM);
1492   case Instruction::FRem:
1493     return SelectBinaryOp(I, ISD::FREM);
1494   case Instruction::Shl:
1495     return SelectBinaryOp(I, ISD::SHL);
1496   case Instruction::LShr:
1497     return SelectBinaryOp(I, ISD::SRL);
1498   case Instruction::AShr:
1499     return SelectBinaryOp(I, ISD::SRA);
1500   case Instruction::And:
1501     return SelectBinaryOp(I, ISD::AND);
1502   case Instruction::Or:
1503     return SelectBinaryOp(I, ISD::OR);
1504   case Instruction::Xor:
1505     return SelectBinaryOp(I, ISD::XOR);
1506
1507   case Instruction::GetElementPtr:
1508     return SelectGetElementPtr(I);
1509
1510   case Instruction::Br: {
1511     const BranchInst *BI = cast<BranchInst>(I);
1512
1513     if (BI->isUnconditional()) {
1514       const BasicBlock *LLVMSucc = BI->getSuccessor(0);
1515       MachineBasicBlock *MSucc = FuncInfo.MBBMap[LLVMSucc];
1516       FastEmitBranch(MSucc, BI->getDebugLoc());
1517       return true;
1518     }
1519
1520     // Conditional branches are not handed yet.
1521     // Halt "fast" selection and bail.
1522     return false;
1523   }
1524
1525   case Instruction::Unreachable:
1526     if (TM.Options.TrapUnreachable)
1527       return FastEmit_(MVT::Other, MVT::Other, ISD::TRAP) != 0;
1528     else
1529       return true;
1530
1531   case Instruction::Alloca:
1532     // FunctionLowering has the static-sized case covered.
1533     if (FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(I)))
1534       return true;
1535
1536     // Dynamic-sized alloca is not handled yet.
1537     return false;
1538
1539   case Instruction::Call:
1540     return SelectCall(I);
1541
1542   case Instruction::BitCast:
1543     return SelectBitCast(I);
1544
1545   case Instruction::FPToSI:
1546     return SelectCast(I, ISD::FP_TO_SINT);
1547   case Instruction::ZExt:
1548     return SelectCast(I, ISD::ZERO_EXTEND);
1549   case Instruction::SExt:
1550     return SelectCast(I, ISD::SIGN_EXTEND);
1551   case Instruction::Trunc:
1552     return SelectCast(I, ISD::TRUNCATE);
1553   case Instruction::SIToFP:
1554     return SelectCast(I, ISD::SINT_TO_FP);
1555
1556   case Instruction::IntToPtr: // Deliberate fall-through.
1557   case Instruction::PtrToInt: {
1558     EVT SrcVT = TLI.getValueType(I->getOperand(0)->getType());
1559     EVT DstVT = TLI.getValueType(I->getType());
1560     if (DstVT.bitsGT(SrcVT))
1561       return SelectCast(I, ISD::ZERO_EXTEND);
1562     if (DstVT.bitsLT(SrcVT))
1563       return SelectCast(I, ISD::TRUNCATE);
1564     unsigned Reg = getRegForValue(I->getOperand(0));
1565     if (Reg == 0) return false;
1566     UpdateValueMap(I, Reg);
1567     return true;
1568   }
1569
1570   case Instruction::ExtractValue:
1571     return SelectExtractValue(I);
1572
1573   case Instruction::PHI:
1574     llvm_unreachable("FastISel shouldn't visit PHI nodes!");
1575
1576   default:
1577     // Unhandled instruction. Halt "fast" selection and bail.
1578     return false;
1579   }
1580 }
1581
1582 FastISel::FastISel(FunctionLoweringInfo &funcInfo,
1583                    const TargetLibraryInfo *libInfo)
1584   : FuncInfo(funcInfo),
1585     MF(funcInfo.MF),
1586     MRI(FuncInfo.MF->getRegInfo()),
1587     MFI(*FuncInfo.MF->getFrameInfo()),
1588     MCP(*FuncInfo.MF->getConstantPool()),
1589     TM(FuncInfo.MF->getTarget()),
1590     DL(*TM.getDataLayout()),
1591     TII(*TM.getInstrInfo()),
1592     TLI(*TM.getTargetLowering()),
1593     TRI(*TM.getRegisterInfo()),
1594     LibInfo(libInfo) {
1595 }
1596
1597 FastISel::~FastISel() {}
1598
1599 bool FastISel::FastLowerArguments() {
1600   return false;
1601 }
1602
1603 bool FastISel::FastLowerCall(CallLoweringInfo &/*CLI*/) {
1604   return false;
1605 }
1606
1607 bool FastISel::FastLowerIntrinsicCall(const IntrinsicInst * /*II*/) {
1608   return false;
1609 }
1610
1611 unsigned FastISel::FastEmit_(MVT, MVT,
1612                              unsigned) {
1613   return 0;
1614 }
1615
1616 unsigned FastISel::FastEmit_r(MVT, MVT,
1617                               unsigned,
1618                               unsigned /*Op0*/, bool /*Op0IsKill*/) {
1619   return 0;
1620 }
1621
1622 unsigned FastISel::FastEmit_rr(MVT, MVT,
1623                                unsigned,
1624                                unsigned /*Op0*/, bool /*Op0IsKill*/,
1625                                unsigned /*Op1*/, bool /*Op1IsKill*/) {
1626   return 0;
1627 }
1628
1629 unsigned FastISel::FastEmit_i(MVT, MVT, unsigned, uint64_t /*Imm*/) {
1630   return 0;
1631 }
1632
1633 unsigned FastISel::FastEmit_f(MVT, MVT,
1634                               unsigned, const ConstantFP * /*FPImm*/) {
1635   return 0;
1636 }
1637
1638 unsigned FastISel::FastEmit_ri(MVT, MVT,
1639                                unsigned,
1640                                unsigned /*Op0*/, bool /*Op0IsKill*/,
1641                                uint64_t /*Imm*/) {
1642   return 0;
1643 }
1644
1645 unsigned FastISel::FastEmit_rf(MVT, MVT,
1646                                unsigned,
1647                                unsigned /*Op0*/, bool /*Op0IsKill*/,
1648                                const ConstantFP * /*FPImm*/) {
1649   return 0;
1650 }
1651
1652 unsigned FastISel::FastEmit_rri(MVT, MVT,
1653                                 unsigned,
1654                                 unsigned /*Op0*/, bool /*Op0IsKill*/,
1655                                 unsigned /*Op1*/, bool /*Op1IsKill*/,
1656                                 uint64_t /*Imm*/) {
1657   return 0;
1658 }
1659
1660 /// FastEmit_ri_ - This method is a wrapper of FastEmit_ri. It first tries
1661 /// to emit an instruction with an immediate operand using FastEmit_ri.
1662 /// If that fails, it materializes the immediate into a register and try
1663 /// FastEmit_rr instead.
1664 unsigned FastISel::FastEmit_ri_(MVT VT, unsigned Opcode,
1665                                 unsigned Op0, bool Op0IsKill,
1666                                 uint64_t Imm, MVT ImmType) {
1667   // If this is a multiply by a power of two, emit this as a shift left.
1668   if (Opcode == ISD::MUL && isPowerOf2_64(Imm)) {
1669     Opcode = ISD::SHL;
1670     Imm = Log2_64(Imm);
1671   } else if (Opcode == ISD::UDIV && isPowerOf2_64(Imm)) {
1672     // div x, 8 -> srl x, 3
1673     Opcode = ISD::SRL;
1674     Imm = Log2_64(Imm);
1675   }
1676
1677   // Horrible hack (to be removed), check to make sure shift amounts are
1678   // in-range.
1679   if ((Opcode == ISD::SHL || Opcode == ISD::SRA || Opcode == ISD::SRL) &&
1680       Imm >= VT.getSizeInBits())
1681     return 0;
1682
1683   // First check if immediate type is legal. If not, we can't use the ri form.
1684   unsigned ResultReg = FastEmit_ri(VT, VT, Opcode, Op0, Op0IsKill, Imm);
1685   if (ResultReg != 0)
1686     return ResultReg;
1687   unsigned MaterialReg = FastEmit_i(ImmType, ImmType, ISD::Constant, Imm);
1688   if (MaterialReg == 0) {
1689     // This is a bit ugly/slow, but failing here means falling out of
1690     // fast-isel, which would be very slow.
1691     IntegerType *ITy = IntegerType::get(FuncInfo.Fn->getContext(),
1692                                               VT.getSizeInBits());
1693     MaterialReg = getRegForValue(ConstantInt::get(ITy, Imm));
1694     assert (MaterialReg != 0 && "Unable to materialize imm.");
1695     if (MaterialReg == 0) return 0;
1696   }
1697   return FastEmit_rr(VT, VT, Opcode,
1698                      Op0, Op0IsKill,
1699                      MaterialReg, /*Kill=*/true);
1700 }
1701
1702 unsigned FastISel::createResultReg(const TargetRegisterClass* RC) {
1703   return MRI.createVirtualRegister(RC);
1704 }
1705
1706 unsigned FastISel::constrainOperandRegClass(const MCInstrDesc &II,
1707                                             unsigned Op, unsigned OpNum) {
1708   if (TargetRegisterInfo::isVirtualRegister(Op)) {
1709     const TargetRegisterClass *RegClass =
1710         TII.getRegClass(II, OpNum, &TRI, *FuncInfo.MF);
1711     if (!MRI.constrainRegClass(Op, RegClass)) {
1712       // If it's not legal to COPY between the register classes, something
1713       // has gone very wrong before we got here.
1714       unsigned NewOp = createResultReg(RegClass);
1715       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1716               TII.get(TargetOpcode::COPY), NewOp).addReg(Op);
1717       return NewOp;
1718     }
1719   }
1720   return Op;
1721 }
1722
1723 unsigned FastISel::FastEmitInst_(unsigned MachineInstOpcode,
1724                                  const TargetRegisterClass* RC) {
1725   unsigned ResultReg = createResultReg(RC);
1726   const MCInstrDesc &II = TII.get(MachineInstOpcode);
1727
1728   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg);
1729   return ResultReg;
1730 }
1731
1732 unsigned FastISel::FastEmitInst_r(unsigned MachineInstOpcode,
1733                                   const TargetRegisterClass *RC,
1734                                   unsigned Op0, bool Op0IsKill) {
1735   const MCInstrDesc &II = TII.get(MachineInstOpcode);
1736
1737   unsigned ResultReg = createResultReg(RC);
1738   Op0 = constrainOperandRegClass(II, Op0, II.getNumDefs());
1739
1740   if (II.getNumDefs() >= 1)
1741     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1742       .addReg(Op0, Op0IsKill * RegState::Kill);
1743   else {
1744     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1745       .addReg(Op0, Op0IsKill * RegState::Kill);
1746     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1747             TII.get(TargetOpcode::COPY), ResultReg).addReg(II.ImplicitDefs[0]);
1748   }
1749
1750   return ResultReg;
1751 }
1752
1753 unsigned FastISel::FastEmitInst_rr(unsigned MachineInstOpcode,
1754                                    const TargetRegisterClass *RC,
1755                                    unsigned Op0, bool Op0IsKill,
1756                                    unsigned Op1, bool Op1IsKill) {
1757   const MCInstrDesc &II = TII.get(MachineInstOpcode);
1758
1759   unsigned ResultReg = createResultReg(RC);
1760   Op0 = constrainOperandRegClass(II, Op0, II.getNumDefs());
1761   Op1 = constrainOperandRegClass(II, Op1, II.getNumDefs() + 1);
1762
1763   if (II.getNumDefs() >= 1)
1764     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1765       .addReg(Op0, Op0IsKill * RegState::Kill)
1766       .addReg(Op1, Op1IsKill * RegState::Kill);
1767   else {
1768     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1769       .addReg(Op0, Op0IsKill * RegState::Kill)
1770       .addReg(Op1, Op1IsKill * RegState::Kill);
1771     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1772             TII.get(TargetOpcode::COPY), ResultReg).addReg(II.ImplicitDefs[0]);
1773   }
1774   return ResultReg;
1775 }
1776
1777 unsigned FastISel::FastEmitInst_rrr(unsigned MachineInstOpcode,
1778                                    const TargetRegisterClass *RC,
1779                                    unsigned Op0, bool Op0IsKill,
1780                                    unsigned Op1, bool Op1IsKill,
1781                                    unsigned Op2, bool Op2IsKill) {
1782   const MCInstrDesc &II = TII.get(MachineInstOpcode);
1783
1784   unsigned ResultReg = createResultReg(RC);
1785   Op0 = constrainOperandRegClass(II, Op0, II.getNumDefs());
1786   Op1 = constrainOperandRegClass(II, Op1, II.getNumDefs() + 1);
1787   Op2 = constrainOperandRegClass(II, Op2, II.getNumDefs() + 2);
1788
1789   if (II.getNumDefs() >= 1)
1790     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1791       .addReg(Op0, Op0IsKill * RegState::Kill)
1792       .addReg(Op1, Op1IsKill * RegState::Kill)
1793       .addReg(Op2, Op2IsKill * RegState::Kill);
1794   else {
1795     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1796       .addReg(Op0, Op0IsKill * RegState::Kill)
1797       .addReg(Op1, Op1IsKill * RegState::Kill)
1798       .addReg(Op2, Op2IsKill * RegState::Kill);
1799     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1800             TII.get(TargetOpcode::COPY), ResultReg).addReg(II.ImplicitDefs[0]);
1801   }
1802   return ResultReg;
1803 }
1804
1805 unsigned FastISel::FastEmitInst_ri(unsigned MachineInstOpcode,
1806                                    const TargetRegisterClass *RC,
1807                                    unsigned Op0, bool Op0IsKill,
1808                                    uint64_t Imm) {
1809   const MCInstrDesc &II = TII.get(MachineInstOpcode);
1810
1811   unsigned ResultReg = createResultReg(RC);
1812   RC = TII.getRegClass(II, II.getNumDefs(), &TRI, *FuncInfo.MF);
1813   MRI.constrainRegClass(Op0, RC);
1814
1815   if (II.getNumDefs() >= 1)
1816     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1817       .addReg(Op0, Op0IsKill * RegState::Kill)
1818       .addImm(Imm);
1819   else {
1820     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1821       .addReg(Op0, Op0IsKill * RegState::Kill)
1822       .addImm(Imm);
1823     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1824             TII.get(TargetOpcode::COPY), ResultReg).addReg(II.ImplicitDefs[0]);
1825   }
1826   return ResultReg;
1827 }
1828
1829 unsigned FastISel::FastEmitInst_rii(unsigned MachineInstOpcode,
1830                                    const TargetRegisterClass *RC,
1831                                    unsigned Op0, bool Op0IsKill,
1832                                    uint64_t Imm1, uint64_t Imm2) {
1833   const MCInstrDesc &II = TII.get(MachineInstOpcode);
1834
1835   unsigned ResultReg = createResultReg(RC);
1836   Op0 = constrainOperandRegClass(II, Op0, II.getNumDefs());
1837
1838   if (II.getNumDefs() >= 1)
1839     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1840       .addReg(Op0, Op0IsKill * RegState::Kill)
1841       .addImm(Imm1)
1842       .addImm(Imm2);
1843   else {
1844     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1845       .addReg(Op0, Op0IsKill * RegState::Kill)
1846       .addImm(Imm1)
1847       .addImm(Imm2);
1848     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1849             TII.get(TargetOpcode::COPY), ResultReg).addReg(II.ImplicitDefs[0]);
1850   }
1851   return ResultReg;
1852 }
1853
1854 unsigned FastISel::FastEmitInst_rf(unsigned MachineInstOpcode,
1855                                    const TargetRegisterClass *RC,
1856                                    unsigned Op0, bool Op0IsKill,
1857                                    const ConstantFP *FPImm) {
1858   const MCInstrDesc &II = TII.get(MachineInstOpcode);
1859
1860   unsigned ResultReg = createResultReg(RC);
1861   Op0 = constrainOperandRegClass(II, Op0, II.getNumDefs());
1862
1863   if (II.getNumDefs() >= 1)
1864     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1865       .addReg(Op0, Op0IsKill * RegState::Kill)
1866       .addFPImm(FPImm);
1867   else {
1868     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1869       .addReg(Op0, Op0IsKill * RegState::Kill)
1870       .addFPImm(FPImm);
1871     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1872             TII.get(TargetOpcode::COPY), ResultReg).addReg(II.ImplicitDefs[0]);
1873   }
1874   return ResultReg;
1875 }
1876
1877 unsigned FastISel::FastEmitInst_rri(unsigned MachineInstOpcode,
1878                                     const TargetRegisterClass *RC,
1879                                     unsigned Op0, bool Op0IsKill,
1880                                     unsigned Op1, bool Op1IsKill,
1881                                     uint64_t Imm) {
1882   const MCInstrDesc &II = TII.get(MachineInstOpcode);
1883
1884   unsigned ResultReg = createResultReg(RC);
1885   Op0 = constrainOperandRegClass(II, Op0, II.getNumDefs());
1886   Op1 = constrainOperandRegClass(II, Op1, II.getNumDefs() + 1);
1887
1888   if (II.getNumDefs() >= 1)
1889     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1890       .addReg(Op0, Op0IsKill * RegState::Kill)
1891       .addReg(Op1, Op1IsKill * RegState::Kill)
1892       .addImm(Imm);
1893   else {
1894     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1895       .addReg(Op0, Op0IsKill * RegState::Kill)
1896       .addReg(Op1, Op1IsKill * RegState::Kill)
1897       .addImm(Imm);
1898     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1899             TII.get(TargetOpcode::COPY), ResultReg).addReg(II.ImplicitDefs[0]);
1900   }
1901   return ResultReg;
1902 }
1903
1904 unsigned FastISel::FastEmitInst_rrii(unsigned MachineInstOpcode,
1905                                      const TargetRegisterClass *RC,
1906                                      unsigned Op0, bool Op0IsKill,
1907                                      unsigned Op1, bool Op1IsKill,
1908                                      uint64_t Imm1, uint64_t Imm2) {
1909   const MCInstrDesc &II = TII.get(MachineInstOpcode);
1910
1911   unsigned ResultReg = createResultReg(RC);
1912   Op0 = constrainOperandRegClass(II, Op0, II.getNumDefs());
1913   Op1 = constrainOperandRegClass(II, Op1, II.getNumDefs() + 1);
1914
1915   if (II.getNumDefs() >= 1)
1916     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1917       .addReg(Op0, Op0IsKill * RegState::Kill)
1918       .addReg(Op1, Op1IsKill * RegState::Kill)
1919       .addImm(Imm1).addImm(Imm2);
1920   else {
1921     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II)
1922       .addReg(Op0, Op0IsKill * RegState::Kill)
1923       .addReg(Op1, Op1IsKill * RegState::Kill)
1924       .addImm(Imm1).addImm(Imm2);
1925     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1926             TII.get(TargetOpcode::COPY), ResultReg).addReg(II.ImplicitDefs[0]);
1927   }
1928   return ResultReg;
1929 }
1930
1931 unsigned FastISel::FastEmitInst_i(unsigned MachineInstOpcode,
1932                                   const TargetRegisterClass *RC,
1933                                   uint64_t Imm) {
1934   unsigned ResultReg = createResultReg(RC);
1935   const MCInstrDesc &II = TII.get(MachineInstOpcode);
1936
1937   if (II.getNumDefs() >= 1)
1938     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg).addImm(Imm);
1939   else {
1940     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II).addImm(Imm);
1941     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1942             TII.get(TargetOpcode::COPY), ResultReg).addReg(II.ImplicitDefs[0]);
1943   }
1944   return ResultReg;
1945 }
1946
1947 unsigned FastISel::FastEmitInst_ii(unsigned MachineInstOpcode,
1948                                   const TargetRegisterClass *RC,
1949                                   uint64_t Imm1, uint64_t Imm2) {
1950   unsigned ResultReg = createResultReg(RC);
1951   const MCInstrDesc &II = TII.get(MachineInstOpcode);
1952
1953   if (II.getNumDefs() >= 1)
1954     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1955       .addImm(Imm1).addImm(Imm2);
1956   else {
1957     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II).addImm(Imm1).addImm(Imm2);
1958     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1959             TII.get(TargetOpcode::COPY), ResultReg).addReg(II.ImplicitDefs[0]);
1960   }
1961   return ResultReg;
1962 }
1963
1964 unsigned FastISel::FastEmitInst_extractsubreg(MVT RetVT,
1965                                               unsigned Op0, bool Op0IsKill,
1966                                               uint32_t Idx) {
1967   unsigned ResultReg = createResultReg(TLI.getRegClassFor(RetVT));
1968   assert(TargetRegisterInfo::isVirtualRegister(Op0) &&
1969          "Cannot yet extract from physregs");
1970   const TargetRegisterClass *RC = MRI.getRegClass(Op0);
1971   MRI.constrainRegClass(Op0, TRI.getSubClassWithSubReg(RC, Idx));
1972   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt,
1973           DbgLoc, TII.get(TargetOpcode::COPY), ResultReg)
1974     .addReg(Op0, getKillRegState(Op0IsKill), Idx);
1975   return ResultReg;
1976 }
1977
1978 /// FastEmitZExtFromI1 - Emit MachineInstrs to compute the value of Op
1979 /// with all but the least significant bit set to zero.
1980 unsigned FastISel::FastEmitZExtFromI1(MVT VT, unsigned Op0, bool Op0IsKill) {
1981   return FastEmit_ri(VT, VT, ISD::AND, Op0, Op0IsKill, 1);
1982 }
1983
1984 /// HandlePHINodesInSuccessorBlocks - Handle PHI nodes in successor blocks.
1985 /// Emit code to ensure constants are copied into registers when needed.
1986 /// Remember the virtual registers that need to be added to the Machine PHI
1987 /// nodes as input.  We cannot just directly add them, because expansion
1988 /// might result in multiple MBB's for one BB.  As such, the start of the
1989 /// BB might correspond to a different MBB than the end.
1990 bool FastISel::HandlePHINodesInSuccessorBlocks(const BasicBlock *LLVMBB) {
1991   const TerminatorInst *TI = LLVMBB->getTerminator();
1992
1993   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
1994   unsigned OrigNumPHINodesToUpdate = FuncInfo.PHINodesToUpdate.size();
1995
1996   // Check successor nodes' PHI nodes that expect a constant to be available
1997   // from this block.
1998   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
1999     const BasicBlock *SuccBB = TI->getSuccessor(succ);
2000     if (!isa<PHINode>(SuccBB->begin())) continue;
2001     MachineBasicBlock *SuccMBB = FuncInfo.MBBMap[SuccBB];
2002
2003     // If this terminator has multiple identical successors (common for
2004     // switches), only handle each succ once.
2005     if (!SuccsHandled.insert(SuccMBB)) continue;
2006
2007     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
2008
2009     // At this point we know that there is a 1-1 correspondence between LLVM PHI
2010     // nodes and Machine PHI nodes, but the incoming operands have not been
2011     // emitted yet.
2012     for (BasicBlock::const_iterator I = SuccBB->begin();
2013          const PHINode *PN = dyn_cast<PHINode>(I); ++I) {
2014
2015       // Ignore dead phi's.
2016       if (PN->use_empty()) continue;
2017
2018       // Only handle legal types. Two interesting things to note here. First,
2019       // by bailing out early, we may leave behind some dead instructions,
2020       // since SelectionDAG's HandlePHINodesInSuccessorBlocks will insert its
2021       // own moves. Second, this check is necessary because FastISel doesn't
2022       // use CreateRegs to create registers, so it always creates
2023       // exactly one register for each non-void instruction.
2024       EVT VT = TLI.getValueType(PN->getType(), /*AllowUnknown=*/true);
2025       if (VT == MVT::Other || !TLI.isTypeLegal(VT)) {
2026         // Handle integer promotions, though, because they're common and easy.
2027         if (VT == MVT::i1 || VT == MVT::i8 || VT == MVT::i16)
2028           VT = TLI.getTypeToTransformTo(LLVMBB->getContext(), VT);
2029         else {
2030           FuncInfo.PHINodesToUpdate.resize(OrigNumPHINodesToUpdate);
2031           return false;
2032         }
2033       }
2034
2035       const Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
2036
2037       // Set the DebugLoc for the copy. Prefer the location of the operand
2038       // if there is one; use the location of the PHI otherwise.
2039       DbgLoc = PN->getDebugLoc();
2040       if (const Instruction *Inst = dyn_cast<Instruction>(PHIOp))
2041         DbgLoc = Inst->getDebugLoc();
2042
2043       unsigned Reg = getRegForValue(PHIOp);
2044       if (Reg == 0) {
2045         FuncInfo.PHINodesToUpdate.resize(OrigNumPHINodesToUpdate);
2046         return false;
2047       }
2048       FuncInfo.PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg));
2049       DbgLoc = DebugLoc();
2050     }
2051   }
2052
2053   return true;
2054 }
2055
2056 bool FastISel::tryToFoldLoad(const LoadInst *LI, const Instruction *FoldInst) {
2057   assert(LI->hasOneUse() &&
2058       "tryToFoldLoad expected a LoadInst with a single use");
2059   // We know that the load has a single use, but don't know what it is.  If it
2060   // isn't one of the folded instructions, then we can't succeed here.  Handle
2061   // this by scanning the single-use users of the load until we get to FoldInst.
2062   unsigned MaxUsers = 6;  // Don't scan down huge single-use chains of instrs.
2063
2064   const Instruction *TheUser = LI->user_back();
2065   while (TheUser != FoldInst &&   // Scan up until we find FoldInst.
2066          // Stay in the right block.
2067          TheUser->getParent() == FoldInst->getParent() &&
2068          --MaxUsers) {  // Don't scan too far.
2069     // If there are multiple or no uses of this instruction, then bail out.
2070     if (!TheUser->hasOneUse())
2071       return false;
2072
2073     TheUser = TheUser->user_back();
2074   }
2075
2076   // If we didn't find the fold instruction, then we failed to collapse the
2077   // sequence.
2078   if (TheUser != FoldInst)
2079     return false;
2080
2081   // Don't try to fold volatile loads.  Target has to deal with alignment
2082   // constraints.
2083   if (LI->isVolatile())
2084     return false;
2085
2086   // Figure out which vreg this is going into.  If there is no assigned vreg yet
2087   // then there actually was no reference to it.  Perhaps the load is referenced
2088   // by a dead instruction.
2089   unsigned LoadReg = getRegForValue(LI);
2090   if (LoadReg == 0)
2091     return false;
2092
2093   // We can't fold if this vreg has no uses or more than one use.  Multiple uses
2094   // may mean that the instruction got lowered to multiple MIs, or the use of
2095   // the loaded value ended up being multiple operands of the result.
2096   if (!MRI.hasOneUse(LoadReg))
2097     return false;
2098
2099   MachineRegisterInfo::reg_iterator RI = MRI.reg_begin(LoadReg);
2100   MachineInstr *User = RI->getParent();
2101
2102   // Set the insertion point properly.  Folding the load can cause generation of
2103   // other random instructions (like sign extends) for addressing modes; make
2104   // sure they get inserted in a logical place before the new instruction.
2105   FuncInfo.InsertPt = User;
2106   FuncInfo.MBB = User->getParent();
2107
2108   // Ask the target to try folding the load.
2109   return tryToFoldLoadIntoMI(User, RI.getOperandNo(), LI);
2110 }
2111
2112 bool FastISel::canFoldAddIntoGEP(const User *GEP, const Value *Add) {
2113   // Must be an add.
2114   if (!isa<AddOperator>(Add))
2115     return false;
2116   // Type size needs to match.
2117   if (DL.getTypeSizeInBits(GEP->getType()) !=
2118       DL.getTypeSizeInBits(Add->getType()))
2119     return false;
2120   // Must be in the same basic block.
2121   if (isa<Instruction>(Add) &&
2122       FuncInfo.MBBMap[cast<Instruction>(Add)->getParent()] != FuncInfo.MBB)
2123     return false;
2124   // Must have a constant operand.
2125   return isa<ConstantInt>(cast<AddOperator>(Add)->getOperand(1));
2126 }
2127
2128 MachineMemOperand *
2129 FastISel::createMachineMemOperandFor(const Instruction *I) const {
2130   const Value *Ptr;
2131   Type *ValTy;
2132   unsigned Alignment;
2133   unsigned Flags;
2134   bool IsVolatile;
2135
2136   if (const auto *LI = dyn_cast<LoadInst>(I)) {
2137     Alignment = LI->getAlignment();
2138     IsVolatile = LI->isVolatile();
2139     Flags = MachineMemOperand::MOLoad;
2140     Ptr = LI->getPointerOperand();
2141     ValTy = LI->getType();
2142   } else if (const auto *SI = dyn_cast<StoreInst>(I)) {
2143     Alignment = SI->getAlignment();
2144     IsVolatile = SI->isVolatile();
2145     Flags = MachineMemOperand::MOStore;
2146     Ptr = SI->getPointerOperand();
2147     ValTy = SI->getValueOperand()->getType();
2148   } else {
2149     return nullptr;
2150   }
2151
2152   bool IsNonTemporal = I->getMetadata("nontemporal") != nullptr;
2153   bool IsInvariant = I->getMetadata("invariant.load") != nullptr;
2154   const MDNode *TBAAInfo = I->getMetadata(LLVMContext::MD_tbaa);
2155   const MDNode *Ranges = I->getMetadata(LLVMContext::MD_range);
2156
2157   if (Alignment == 0)  // Ensure that codegen never sees alignment 0.
2158     Alignment = DL.getABITypeAlignment(ValTy);
2159
2160   unsigned Size = TM.getDataLayout()->getTypeStoreSize(ValTy);
2161
2162   if (IsVolatile)
2163     Flags |= MachineMemOperand::MOVolatile;
2164   if (IsNonTemporal)
2165     Flags |= MachineMemOperand::MONonTemporal;
2166   if (IsInvariant)
2167     Flags |= MachineMemOperand::MOInvariant;
2168
2169   return FuncInfo.MF->getMachineMemOperand(MachinePointerInfo(Ptr), Flags, Size,
2170                                            Alignment, TBAAInfo, Ranges);
2171 }