Use a continue to reduce indentation.
[oota-llvm.git] / lib / CodeGen / Passes.cpp
1 //===-- Passes.cpp - Target independent code generation passes ------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines interfaces to access the target independent code
11 // generation passes provided by the LLVM backend.
12 //
13 //===---------------------------------------------------------------------===//
14
15 #include "llvm/CodeGen/Passes.h"
16 #include "llvm/Analysis/Passes.h"
17 #include "llvm/CodeGen/MachineFunctionPass.h"
18 #include "llvm/CodeGen/RegAllocRegistry.h"
19 #include "llvm/IR/IRPrintingPasses.h"
20 #include "llvm/IR/LegacyPassManager.h"
21 #include "llvm/IR/Verifier.h"
22 #include "llvm/MC/MCAsmInfo.h"
23 #include "llvm/Support/CommandLine.h"
24 #include "llvm/Support/Debug.h"
25 #include "llvm/Support/ErrorHandling.h"
26 #include "llvm/Support/raw_ostream.h"
27 #include "llvm/Transforms/Instrumentation.h"
28 #include "llvm/Transforms/Scalar.h"
29 #include "llvm/Transforms/Utils/SymbolRewriter.h"
30
31 using namespace llvm;
32
33 static cl::opt<bool> DisablePostRA("disable-post-ra", cl::Hidden,
34     cl::desc("Disable Post Regalloc"));
35 static cl::opt<bool> DisableBranchFold("disable-branch-fold", cl::Hidden,
36     cl::desc("Disable branch folding"));
37 static cl::opt<bool> DisableTailDuplicate("disable-tail-duplicate", cl::Hidden,
38     cl::desc("Disable tail duplication"));
39 static cl::opt<bool> DisableEarlyTailDup("disable-early-taildup", cl::Hidden,
40     cl::desc("Disable pre-register allocation tail duplication"));
41 static cl::opt<bool> DisableBlockPlacement("disable-block-placement",
42     cl::Hidden, cl::desc("Disable probability-driven block placement"));
43 static cl::opt<bool> EnableBlockPlacementStats("enable-block-placement-stats",
44     cl::Hidden, cl::desc("Collect probability-driven block placement stats"));
45 static cl::opt<bool> DisableSSC("disable-ssc", cl::Hidden,
46     cl::desc("Disable Stack Slot Coloring"));
47 static cl::opt<bool> DisableMachineDCE("disable-machine-dce", cl::Hidden,
48     cl::desc("Disable Machine Dead Code Elimination"));
49 static cl::opt<bool> DisableEarlyIfConversion("disable-early-ifcvt", cl::Hidden,
50     cl::desc("Disable Early If-conversion"));
51 static cl::opt<bool> DisableMachineLICM("disable-machine-licm", cl::Hidden,
52     cl::desc("Disable Machine LICM"));
53 static cl::opt<bool> DisableMachineCSE("disable-machine-cse", cl::Hidden,
54     cl::desc("Disable Machine Common Subexpression Elimination"));
55 static cl::opt<cl::boolOrDefault>
56     EnableShrinkWrapOpt("enable-shrink-wrap", cl::Hidden,
57                         cl::desc("enable the shrink-wrapping pass"));
58 static cl::opt<cl::boolOrDefault> OptimizeRegAlloc(
59     "optimize-regalloc", cl::Hidden,
60     cl::desc("Enable optimized register allocation compilation path."));
61 static cl::opt<bool> DisablePostRAMachineLICM("disable-postra-machine-licm",
62     cl::Hidden,
63     cl::desc("Disable Machine LICM"));
64 static cl::opt<bool> DisableMachineSink("disable-machine-sink", cl::Hidden,
65     cl::desc("Disable Machine Sinking"));
66 static cl::opt<bool> DisableLSR("disable-lsr", cl::Hidden,
67     cl::desc("Disable Loop Strength Reduction Pass"));
68 static cl::opt<bool> DisableConstantHoisting("disable-constant-hoisting",
69     cl::Hidden, cl::desc("Disable ConstantHoisting"));
70 static cl::opt<bool> DisableCGP("disable-cgp", cl::Hidden,
71     cl::desc("Disable Codegen Prepare"));
72 static cl::opt<bool> DisableCopyProp("disable-copyprop", cl::Hidden,
73     cl::desc("Disable Copy Propagation pass"));
74 static cl::opt<bool> DisablePartialLibcallInlining("disable-partial-libcall-inlining",
75     cl::Hidden, cl::desc("Disable Partial Libcall Inlining"));
76 static cl::opt<bool> EnableImplicitNullChecks(
77     "enable-implicit-null-checks",
78     cl::desc("Fold null checks into faulting memory operations"),
79     cl::init(false));
80 static cl::opt<bool> PrintLSR("print-lsr-output", cl::Hidden,
81     cl::desc("Print LLVM IR produced by the loop-reduce pass"));
82 static cl::opt<bool> PrintISelInput("print-isel-input", cl::Hidden,
83     cl::desc("Print LLVM IR input to isel pass"));
84 static cl::opt<bool> PrintGCInfo("print-gc", cl::Hidden,
85     cl::desc("Dump garbage collector data"));
86 static cl::opt<bool> VerifyMachineCode("verify-machineinstrs", cl::Hidden,
87     cl::desc("Verify generated machine code"),
88     cl::init(false),
89     cl::ZeroOrMore);
90
91 static cl::opt<std::string>
92 PrintMachineInstrs("print-machineinstrs", cl::ValueOptional,
93                    cl::desc("Print machine instrs"),
94                    cl::value_desc("pass-name"), cl::init("option-unspecified"));
95
96 // Temporary option to allow experimenting with MachineScheduler as a post-RA
97 // scheduler. Targets can "properly" enable this with
98 // substitutePass(&PostRASchedulerID, &PostMachineSchedulerID); Ideally it
99 // wouldn't be part of the standard pass pipeline, and the target would just add
100 // a PostRA scheduling pass wherever it wants.
101 static cl::opt<bool> MISchedPostRA("misched-postra", cl::Hidden,
102   cl::desc("Run MachineScheduler post regalloc (independent of preRA sched)"));
103
104 // Experimental option to run live interval analysis early.
105 static cl::opt<bool> EarlyLiveIntervals("early-live-intervals", cl::Hidden,
106     cl::desc("Run live interval analysis earlier in the pipeline"));
107
108 static cl::opt<bool> UseCFLAA("use-cfl-aa-in-codegen",
109   cl::init(false), cl::Hidden,
110   cl::desc("Enable the new, experimental CFL alias analysis in CodeGen"));
111
112 /// Allow standard passes to be disabled by command line options. This supports
113 /// simple binary flags that either suppress the pass or do nothing.
114 /// i.e. -disable-mypass=false has no effect.
115 /// These should be converted to boolOrDefault in order to use applyOverride.
116 static IdentifyingPassPtr applyDisable(IdentifyingPassPtr PassID,
117                                        bool Override) {
118   if (Override)
119     return IdentifyingPassPtr();
120   return PassID;
121 }
122
123 /// Allow standard passes to be disabled by the command line, regardless of who
124 /// is adding the pass.
125 ///
126 /// StandardID is the pass identified in the standard pass pipeline and provided
127 /// to addPass(). It may be a target-specific ID in the case that the target
128 /// directly adds its own pass, but in that case we harmlessly fall through.
129 ///
130 /// TargetID is the pass that the target has configured to override StandardID.
131 ///
132 /// StandardID may be a pseudo ID. In that case TargetID is the name of the real
133 /// pass to run. This allows multiple options to control a single pass depending
134 /// on where in the pipeline that pass is added.
135 static IdentifyingPassPtr overridePass(AnalysisID StandardID,
136                                        IdentifyingPassPtr TargetID) {
137   if (StandardID == &PostRASchedulerID)
138     return applyDisable(TargetID, DisablePostRA);
139
140   if (StandardID == &BranchFolderPassID)
141     return applyDisable(TargetID, DisableBranchFold);
142
143   if (StandardID == &TailDuplicateID)
144     return applyDisable(TargetID, DisableTailDuplicate);
145
146   if (StandardID == &TargetPassConfig::EarlyTailDuplicateID)
147     return applyDisable(TargetID, DisableEarlyTailDup);
148
149   if (StandardID == &MachineBlockPlacementID)
150     return applyDisable(TargetID, DisableBlockPlacement);
151
152   if (StandardID == &StackSlotColoringID)
153     return applyDisable(TargetID, DisableSSC);
154
155   if (StandardID == &DeadMachineInstructionElimID)
156     return applyDisable(TargetID, DisableMachineDCE);
157
158   if (StandardID == &EarlyIfConverterID)
159     return applyDisable(TargetID, DisableEarlyIfConversion);
160
161   if (StandardID == &MachineLICMID)
162     return applyDisable(TargetID, DisableMachineLICM);
163
164   if (StandardID == &MachineCSEID)
165     return applyDisable(TargetID, DisableMachineCSE);
166
167   if (StandardID == &TargetPassConfig::PostRAMachineLICMID)
168     return applyDisable(TargetID, DisablePostRAMachineLICM);
169
170   if (StandardID == &MachineSinkingID)
171     return applyDisable(TargetID, DisableMachineSink);
172
173   if (StandardID == &MachineCopyPropagationID)
174     return applyDisable(TargetID, DisableCopyProp);
175
176   return TargetID;
177 }
178
179 //===---------------------------------------------------------------------===//
180 /// TargetPassConfig
181 //===---------------------------------------------------------------------===//
182
183 INITIALIZE_PASS(TargetPassConfig, "targetpassconfig",
184                 "Target Pass Configuration", false, false)
185 char TargetPassConfig::ID = 0;
186
187 // Pseudo Pass IDs.
188 char TargetPassConfig::EarlyTailDuplicateID = 0;
189 char TargetPassConfig::PostRAMachineLICMID = 0;
190
191 namespace llvm {
192 class PassConfigImpl {
193 public:
194   // List of passes explicitly substituted by this target. Normally this is
195   // empty, but it is a convenient way to suppress or replace specific passes
196   // that are part of a standard pass pipeline without overridding the entire
197   // pipeline. This mechanism allows target options to inherit a standard pass's
198   // user interface. For example, a target may disable a standard pass by
199   // default by substituting a pass ID of zero, and the user may still enable
200   // that standard pass with an explicit command line option.
201   DenseMap<AnalysisID,IdentifyingPassPtr> TargetPasses;
202
203   /// Store the pairs of <AnalysisID, AnalysisID> of which the second pass
204   /// is inserted after each instance of the first one.
205   SmallVector<std::pair<AnalysisID, IdentifyingPassPtr>, 4> InsertedPasses;
206 };
207 } // namespace llvm
208
209 // Out of line virtual method.
210 TargetPassConfig::~TargetPassConfig() {
211   delete Impl;
212 }
213
214 // Out of line constructor provides default values for pass options and
215 // registers all common codegen passes.
216 TargetPassConfig::TargetPassConfig(TargetMachine *tm, PassManagerBase &pm)
217     : ImmutablePass(ID), PM(&pm), StartAfter(nullptr), StopAfter(nullptr),
218       Started(true), Stopped(false), AddingMachinePasses(false), TM(tm),
219       Impl(nullptr), Initialized(false), DisableVerify(false),
220       EnableTailMerge(true), EnableShrinkWrap(false) {
221
222   Impl = new PassConfigImpl();
223
224   // Register all target independent codegen passes to activate their PassIDs,
225   // including this pass itself.
226   initializeCodeGen(*PassRegistry::getPassRegistry());
227
228   // Substitute Pseudo Pass IDs for real ones.
229   substitutePass(&EarlyTailDuplicateID, &TailDuplicateID);
230   substitutePass(&PostRAMachineLICMID, &MachineLICMID);
231 }
232
233 /// Insert InsertedPassID pass after TargetPassID.
234 void TargetPassConfig::insertPass(AnalysisID TargetPassID,
235                                   IdentifyingPassPtr InsertedPassID) {
236   assert(((!InsertedPassID.isInstance() &&
237            TargetPassID != InsertedPassID.getID()) ||
238           (InsertedPassID.isInstance() &&
239            TargetPassID != InsertedPassID.getInstance()->getPassID())) &&
240          "Insert a pass after itself!");
241   std::pair<AnalysisID, IdentifyingPassPtr> P(TargetPassID, InsertedPassID);
242   Impl->InsertedPasses.push_back(P);
243 }
244
245 /// createPassConfig - Create a pass configuration object to be used by
246 /// addPassToEmitX methods for generating a pipeline of CodeGen passes.
247 ///
248 /// Targets may override this to extend TargetPassConfig.
249 TargetPassConfig *LLVMTargetMachine::createPassConfig(PassManagerBase &PM) {
250   return new TargetPassConfig(this, PM);
251 }
252
253 TargetPassConfig::TargetPassConfig()
254   : ImmutablePass(ID), PM(nullptr) {
255   llvm_unreachable("TargetPassConfig should not be constructed on-the-fly");
256 }
257
258 // Helper to verify the analysis is really immutable.
259 void TargetPassConfig::setOpt(bool &Opt, bool Val) {
260   assert(!Initialized && "PassConfig is immutable");
261   Opt = Val;
262 }
263
264 void TargetPassConfig::substitutePass(AnalysisID StandardID,
265                                       IdentifyingPassPtr TargetID) {
266   Impl->TargetPasses[StandardID] = TargetID;
267 }
268
269 IdentifyingPassPtr TargetPassConfig::getPassSubstitution(AnalysisID ID) const {
270   DenseMap<AnalysisID, IdentifyingPassPtr>::const_iterator
271     I = Impl->TargetPasses.find(ID);
272   if (I == Impl->TargetPasses.end())
273     return ID;
274   return I->second;
275 }
276
277 /// Add a pass to the PassManager if that pass is supposed to be run.  If the
278 /// Started/Stopped flags indicate either that the compilation should start at
279 /// a later pass or that it should stop after an earlier pass, then do not add
280 /// the pass.  Finally, compare the current pass against the StartAfter
281 /// and StopAfter options and change the Started/Stopped flags accordingly.
282 void TargetPassConfig::addPass(Pass *P, bool verifyAfter, bool printAfter) {
283   assert(!Initialized && "PassConfig is immutable");
284
285   // Cache the Pass ID here in case the pass manager finds this pass is
286   // redundant with ones already scheduled / available, and deletes it.
287   // Fundamentally, once we add the pass to the manager, we no longer own it
288   // and shouldn't reference it.
289   AnalysisID PassID = P->getPassID();
290
291   if (Started && !Stopped) {
292     std::string Banner;
293     // Construct banner message before PM->add() as that may delete the pass.
294     if (AddingMachinePasses && (printAfter || verifyAfter))
295       Banner = std::string("After ") + std::string(P->getPassName());
296     PM->add(P);
297     if (AddingMachinePasses) {
298       if (printAfter)
299         addPrintPass(Banner);
300       if (verifyAfter)
301         addVerifyPass(Banner);
302     }
303
304     // Add the passes after the pass P if there is any.
305     for (SmallVectorImpl<std::pair<AnalysisID, IdentifyingPassPtr> >::iterator
306              I = Impl->InsertedPasses.begin(),
307              E = Impl->InsertedPasses.end();
308          I != E; ++I) {
309       if ((*I).first == PassID) {
310         assert((*I).second.isValid() && "Illegal Pass ID!");
311         Pass *NP;
312         if ((*I).second.isInstance())
313           NP = (*I).second.getInstance();
314         else {
315           NP = Pass::createPass((*I).second.getID());
316           assert(NP && "Pass ID not registered");
317         }
318         addPass(NP, false, false);
319       }
320     }
321   } else {
322     delete P;
323   }
324   if (StopAfter == PassID)
325     Stopped = true;
326   if (StartAfter == PassID)
327     Started = true;
328   if (Stopped && !Started)
329     report_fatal_error("Cannot stop compilation after pass that is not run");
330 }
331
332 /// Add a CodeGen pass at this point in the pipeline after checking for target
333 /// and command line overrides.
334 ///
335 /// addPass cannot return a pointer to the pass instance because is internal the
336 /// PassManager and the instance we create here may already be freed.
337 AnalysisID TargetPassConfig::addPass(AnalysisID PassID, bool verifyAfter,
338                                      bool printAfter) {
339   IdentifyingPassPtr TargetID = getPassSubstitution(PassID);
340   IdentifyingPassPtr FinalPtr = overridePass(PassID, TargetID);
341   if (!FinalPtr.isValid())
342     return nullptr;
343
344   Pass *P;
345   if (FinalPtr.isInstance())
346     P = FinalPtr.getInstance();
347   else {
348     P = Pass::createPass(FinalPtr.getID());
349     if (!P)
350       llvm_unreachable("Pass ID not registered");
351   }
352   AnalysisID FinalID = P->getPassID();
353   addPass(P, verifyAfter, printAfter); // Ends the lifetime of P.
354
355   return FinalID;
356 }
357
358 void TargetPassConfig::printAndVerify(const std::string &Banner) {
359   addPrintPass(Banner);
360   addVerifyPass(Banner);
361 }
362
363 void TargetPassConfig::addPrintPass(const std::string &Banner) {
364   if (TM->shouldPrintMachineCode())
365     PM->add(createMachineFunctionPrinterPass(dbgs(), Banner));
366 }
367
368 void TargetPassConfig::addVerifyPass(const std::string &Banner) {
369   if (VerifyMachineCode)
370     PM->add(createMachineVerifierPass(Banner));
371 }
372
373 /// Add common target configurable passes that perform LLVM IR to IR transforms
374 /// following machine independent optimization.
375 void TargetPassConfig::addIRPasses() {
376   // Basic AliasAnalysis support.
377   // Add TypeBasedAliasAnalysis before BasicAliasAnalysis so that
378   // BasicAliasAnalysis wins if they disagree. This is intended to help
379   // support "obvious" type-punning idioms.
380   if (UseCFLAA)
381     addPass(createCFLAliasAnalysisPass());
382   addPass(createTypeBasedAliasAnalysisPass());
383   addPass(createScopedNoAliasAAPass());
384   addPass(createBasicAliasAnalysisPass());
385
386   // Before running any passes, run the verifier to determine if the input
387   // coming from the front-end and/or optimizer is valid.
388   if (!DisableVerify)
389     addPass(createVerifierPass());
390
391   // Run loop strength reduction before anything else.
392   if (getOptLevel() != CodeGenOpt::None && !DisableLSR) {
393     addPass(createLoopStrengthReducePass());
394     if (PrintLSR)
395       addPass(createPrintFunctionPass(dbgs(), "\n\n*** Code after LSR ***\n"));
396   }
397
398   // Run GC lowering passes for builtin collectors
399   // TODO: add a pass insertion point here
400   addPass(createGCLoweringPass());
401   addPass(createShadowStackGCLoweringPass());
402
403   // Make sure that no unreachable blocks are instruction selected.
404   addPass(createUnreachableBlockEliminationPass());
405
406   // Prepare expensive constants for SelectionDAG.
407   if (getOptLevel() != CodeGenOpt::None && !DisableConstantHoisting)
408     addPass(createConstantHoistingPass());
409
410   if (getOptLevel() != CodeGenOpt::None && !DisablePartialLibcallInlining)
411     addPass(createPartiallyInlineLibCallsPass());
412 }
413
414 /// Turn exception handling constructs into something the code generators can
415 /// handle.
416 void TargetPassConfig::addPassesToHandleExceptions() {
417   switch (TM->getMCAsmInfo()->getExceptionHandlingType()) {
418   case ExceptionHandling::SjLj:
419     // SjLj piggy-backs on dwarf for this bit. The cleanups done apply to both
420     // Dwarf EH prepare needs to be run after SjLj prepare. Otherwise,
421     // catch info can get misplaced when a selector ends up more than one block
422     // removed from the parent invoke(s). This could happen when a landing
423     // pad is shared by multiple invokes and is also a target of a normal
424     // edge from elsewhere.
425     addPass(createSjLjEHPreparePass(TM));
426     // FALLTHROUGH
427   case ExceptionHandling::DwarfCFI:
428   case ExceptionHandling::ARM:
429     addPass(createDwarfEHPass(TM));
430     break;
431   case ExceptionHandling::WinEH:
432     // We support using both GCC-style and MSVC-style exceptions on Windows, so
433     // add both preparation passes. Each pass will only actually run if it
434     // recognizes the personality function.
435     addPass(createWinEHPass(TM));
436     addPass(createDwarfEHPass(TM));
437     break;
438   case ExceptionHandling::None:
439     addPass(createLowerInvokePass());
440
441     // The lower invoke pass may create unreachable code. Remove it.
442     addPass(createUnreachableBlockEliminationPass());
443     break;
444   }
445 }
446
447 /// Add pass to prepare the LLVM IR for code generation. This should be done
448 /// before exception handling preparation passes.
449 void TargetPassConfig::addCodeGenPrepare() {
450   if (getOptLevel() != CodeGenOpt::None && !DisableCGP)
451     addPass(createCodeGenPreparePass(TM));
452   addPass(createRewriteSymbolsPass());
453 }
454
455 /// Add common passes that perform LLVM IR to IR transforms in preparation for
456 /// instruction selection.
457 void TargetPassConfig::addISelPrepare() {
458   addPreISel();
459
460   // Add both the safe stack and the stack protection passes: each of them will
461   // only protect functions that have corresponding attributes.
462   addPass(createSafeStackPass());
463   addPass(createStackProtectorPass(TM));
464
465   if (PrintISelInput)
466     addPass(createPrintFunctionPass(
467         dbgs(), "\n\n*** Final LLVM Code input to ISel ***\n"));
468
469   // All passes which modify the LLVM IR are now complete; run the verifier
470   // to ensure that the IR is valid.
471   if (!DisableVerify)
472     addPass(createVerifierPass());
473 }
474
475 /// Add the complete set of target-independent postISel code generator passes.
476 ///
477 /// This can be read as the standard order of major LLVM CodeGen stages. Stages
478 /// with nontrivial configuration or multiple passes are broken out below in
479 /// add%Stage routines.
480 ///
481 /// Any TargetPassConfig::addXX routine may be overriden by the Target. The
482 /// addPre/Post methods with empty header implementations allow injecting
483 /// target-specific fixups just before or after major stages. Additionally,
484 /// targets have the flexibility to change pass order within a stage by
485 /// overriding default implementation of add%Stage routines below. Each
486 /// technique has maintainability tradeoffs because alternate pass orders are
487 /// not well supported. addPre/Post works better if the target pass is easily
488 /// tied to a common pass. But if it has subtle dependencies on multiple passes,
489 /// the target should override the stage instead.
490 ///
491 /// TODO: We could use a single addPre/Post(ID) hook to allow pass injection
492 /// before/after any target-independent pass. But it's currently overkill.
493 void TargetPassConfig::addMachinePasses() {
494   AddingMachinePasses = true;
495
496   // Insert a machine instr printer pass after the specified pass.
497   // If -print-machineinstrs specified, print machineinstrs after all passes.
498   if (StringRef(PrintMachineInstrs.getValue()).equals(""))
499     TM->Options.PrintMachineCode = true;
500   else if (!StringRef(PrintMachineInstrs.getValue())
501            .equals("option-unspecified")) {
502     const PassRegistry *PR = PassRegistry::getPassRegistry();
503     const PassInfo *TPI = PR->getPassInfo(PrintMachineInstrs.getValue());
504     const PassInfo *IPI = PR->getPassInfo(StringRef("machineinstr-printer"));
505     assert (TPI && IPI && "Pass ID not registered!");
506     const char *TID = (const char *)(TPI->getTypeInfo());
507     const char *IID = (const char *)(IPI->getTypeInfo());
508     insertPass(TID, IID);
509   }
510
511   // Print the instruction selected machine code...
512   printAndVerify("After Instruction Selection");
513
514   // Expand pseudo-instructions emitted by ISel.
515   addPass(&ExpandISelPseudosID);
516
517   // Add passes that optimize machine instructions in SSA form.
518   if (getOptLevel() != CodeGenOpt::None) {
519     addMachineSSAOptimization();
520   } else {
521     // If the target requests it, assign local variables to stack slots relative
522     // to one another and simplify frame index references where possible.
523     addPass(&LocalStackSlotAllocationID, false);
524   }
525
526   // Run pre-ra passes.
527   addPreRegAlloc();
528
529   // Run register allocation and passes that are tightly coupled with it,
530   // including phi elimination and scheduling.
531   if (getOptimizeRegAlloc())
532     addOptimizedRegAlloc(createRegAllocPass(true));
533   else
534     addFastRegAlloc(createRegAllocPass(false));
535
536   // Run post-ra passes.
537   addPostRegAlloc();
538
539   // Insert prolog/epilog code.  Eliminate abstract frame index references...
540   if (getEnableShrinkWrap())
541     addPass(&ShrinkWrapID);
542   addPass(&PrologEpilogCodeInserterID);
543
544   /// Add passes that optimize machine instructions after register allocation.
545   if (getOptLevel() != CodeGenOpt::None)
546     addMachineLateOptimization();
547
548   // Expand pseudo instructions before second scheduling pass.
549   addPass(&ExpandPostRAPseudosID);
550
551   // Run pre-sched2 passes.
552   addPreSched2();
553
554   if (EnableImplicitNullChecks)
555     addPass(&ImplicitNullChecksID);
556
557   // Second pass scheduler.
558   if (getOptLevel() != CodeGenOpt::None) {
559     if (MISchedPostRA)
560       addPass(&PostMachineSchedulerID);
561     else
562       addPass(&PostRASchedulerID);
563   }
564
565   // GC
566   if (addGCPasses()) {
567     if (PrintGCInfo)
568       addPass(createGCInfoPrinter(dbgs()), false, false);
569   }
570
571   // Basic block placement.
572   if (getOptLevel() != CodeGenOpt::None)
573     addBlockPlacement();
574
575   addPreEmitPass();
576
577   addPass(&StackMapLivenessID, false);
578
579   AddingMachinePasses = false;
580 }
581
582 /// Add passes that optimize machine instructions in SSA form.
583 void TargetPassConfig::addMachineSSAOptimization() {
584   // Pre-ra tail duplication.
585   addPass(&EarlyTailDuplicateID);
586
587   // Optimize PHIs before DCE: removing dead PHI cycles may make more
588   // instructions dead.
589   addPass(&OptimizePHIsID, false);
590
591   // This pass merges large allocas. StackSlotColoring is a different pass
592   // which merges spill slots.
593   addPass(&StackColoringID, false);
594
595   // If the target requests it, assign local variables to stack slots relative
596   // to one another and simplify frame index references where possible.
597   addPass(&LocalStackSlotAllocationID, false);
598
599   // With optimization, dead code should already be eliminated. However
600   // there is one known exception: lowered code for arguments that are only
601   // used by tail calls, where the tail calls reuse the incoming stack
602   // arguments directly (see t11 in test/CodeGen/X86/sibcall.ll).
603   addPass(&DeadMachineInstructionElimID);
604
605   // Allow targets to insert passes that improve instruction level parallelism,
606   // like if-conversion. Such passes will typically need dominator trees and
607   // loop info, just like LICM and CSE below.
608   addILPOpts();
609
610   addPass(&MachineLICMID, false);
611   addPass(&MachineCSEID, false);
612   addPass(&MachineSinkingID);
613
614   addPass(&PeepholeOptimizerID, false);
615   // Clean-up the dead code that may have been generated by peephole
616   // rewriting.
617   addPass(&DeadMachineInstructionElimID);
618 }
619
620 bool TargetPassConfig::getEnableShrinkWrap() const {
621   switch (EnableShrinkWrapOpt) {
622   case cl::BOU_UNSET:
623     return EnableShrinkWrap && getOptLevel() != CodeGenOpt::None;
624   // If EnableShrinkWrap is set, it takes precedence on whatever the
625   // target sets. The rational is that we assume we want to test
626   // something related to shrink-wrapping.
627   case cl::BOU_TRUE:
628     return true;
629   case cl::BOU_FALSE:
630     return false;
631   }
632   llvm_unreachable("Invalid shrink-wrapping state");
633 }
634
635 //===---------------------------------------------------------------------===//
636 /// Register Allocation Pass Configuration
637 //===---------------------------------------------------------------------===//
638
639 bool TargetPassConfig::getOptimizeRegAlloc() const {
640   switch (OptimizeRegAlloc) {
641   case cl::BOU_UNSET: return getOptLevel() != CodeGenOpt::None;
642   case cl::BOU_TRUE:  return true;
643   case cl::BOU_FALSE: return false;
644   }
645   llvm_unreachable("Invalid optimize-regalloc state");
646 }
647
648 /// RegisterRegAlloc's global Registry tracks allocator registration.
649 MachinePassRegistry RegisterRegAlloc::Registry;
650
651 /// A dummy default pass factory indicates whether the register allocator is
652 /// overridden on the command line.
653 static FunctionPass *useDefaultRegisterAllocator() { return nullptr; }
654 static RegisterRegAlloc
655 defaultRegAlloc("default",
656                 "pick register allocator based on -O option",
657                 useDefaultRegisterAllocator);
658
659 /// -regalloc=... command line option.
660 static cl::opt<RegisterRegAlloc::FunctionPassCtor, false,
661                RegisterPassParser<RegisterRegAlloc> >
662 RegAlloc("regalloc",
663          cl::init(&useDefaultRegisterAllocator),
664          cl::desc("Register allocator to use"));
665
666
667 /// Instantiate the default register allocator pass for this target for either
668 /// the optimized or unoptimized allocation path. This will be added to the pass
669 /// manager by addFastRegAlloc in the unoptimized case or addOptimizedRegAlloc
670 /// in the optimized case.
671 ///
672 /// A target that uses the standard regalloc pass order for fast or optimized
673 /// allocation may still override this for per-target regalloc
674 /// selection. But -regalloc=... always takes precedence.
675 FunctionPass *TargetPassConfig::createTargetRegisterAllocator(bool Optimized) {
676   if (Optimized)
677     return createGreedyRegisterAllocator();
678   else
679     return createFastRegisterAllocator();
680 }
681
682 /// Find and instantiate the register allocation pass requested by this target
683 /// at the current optimization level.  Different register allocators are
684 /// defined as separate passes because they may require different analysis.
685 ///
686 /// This helper ensures that the regalloc= option is always available,
687 /// even for targets that override the default allocator.
688 ///
689 /// FIXME: When MachinePassRegistry register pass IDs instead of function ptrs,
690 /// this can be folded into addPass.
691 FunctionPass *TargetPassConfig::createRegAllocPass(bool Optimized) {
692   RegisterRegAlloc::FunctionPassCtor Ctor = RegisterRegAlloc::getDefault();
693
694   // Initialize the global default.
695   if (!Ctor) {
696     Ctor = RegAlloc;
697     RegisterRegAlloc::setDefault(RegAlloc);
698   }
699   if (Ctor != useDefaultRegisterAllocator)
700     return Ctor();
701
702   // With no -regalloc= override, ask the target for a regalloc pass.
703   return createTargetRegisterAllocator(Optimized);
704 }
705
706 /// Return true if the default global register allocator is in use and
707 /// has not be overriden on the command line with '-regalloc=...'
708 bool TargetPassConfig::usingDefaultRegAlloc() const {
709   return RegAlloc.getNumOccurrences() == 0;
710 }
711
712 /// Add the minimum set of target-independent passes that are required for
713 /// register allocation. No coalescing or scheduling.
714 void TargetPassConfig::addFastRegAlloc(FunctionPass *RegAllocPass) {
715   addPass(&PHIEliminationID, false);
716   addPass(&TwoAddressInstructionPassID, false);
717
718   addPass(RegAllocPass);
719 }
720
721 /// Add standard target-independent passes that are tightly coupled with
722 /// optimized register allocation, including coalescing, machine instruction
723 /// scheduling, and register allocation itself.
724 void TargetPassConfig::addOptimizedRegAlloc(FunctionPass *RegAllocPass) {
725   addPass(&ProcessImplicitDefsID, false);
726
727   // LiveVariables currently requires pure SSA form.
728   //
729   // FIXME: Once TwoAddressInstruction pass no longer uses kill flags,
730   // LiveVariables can be removed completely, and LiveIntervals can be directly
731   // computed. (We still either need to regenerate kill flags after regalloc, or
732   // preferably fix the scavenger to not depend on them).
733   addPass(&LiveVariablesID, false);
734
735   // Edge splitting is smarter with machine loop info.
736   addPass(&MachineLoopInfoID, false);
737   addPass(&PHIEliminationID, false);
738
739   // Eventually, we want to run LiveIntervals before PHI elimination.
740   if (EarlyLiveIntervals)
741     addPass(&LiveIntervalsID, false);
742
743   addPass(&TwoAddressInstructionPassID, false);
744   addPass(&RegisterCoalescerID);
745
746   // PreRA instruction scheduling.
747   addPass(&MachineSchedulerID);
748
749   // Add the selected register allocation pass.
750   addPass(RegAllocPass);
751
752   // Allow targets to change the register assignments before rewriting.
753   addPreRewrite();
754
755   // Finally rewrite virtual registers.
756   addPass(&VirtRegRewriterID);
757
758   // Perform stack slot coloring and post-ra machine LICM.
759   //
760   // FIXME: Re-enable coloring with register when it's capable of adding
761   // kill markers.
762   addPass(&StackSlotColoringID);
763
764   // Run post-ra machine LICM to hoist reloads / remats.
765   //
766   // FIXME: can this move into MachineLateOptimization?
767   addPass(&PostRAMachineLICMID);
768 }
769
770 //===---------------------------------------------------------------------===//
771 /// Post RegAlloc Pass Configuration
772 //===---------------------------------------------------------------------===//
773
774 /// Add passes that optimize machine instructions after register allocation.
775 void TargetPassConfig::addMachineLateOptimization() {
776   // Branch folding must be run after regalloc and prolog/epilog insertion.
777   addPass(&BranchFolderPassID);
778
779   // Tail duplication.
780   // Note that duplicating tail just increases code size and degrades
781   // performance for targets that require Structured Control Flow.
782   // In addition it can also make CFG irreducible. Thus we disable it.
783   if (!TM->requiresStructuredCFG())
784     addPass(&TailDuplicateID);
785
786   // Copy propagation.
787   addPass(&MachineCopyPropagationID);
788 }
789
790 /// Add standard GC passes.
791 bool TargetPassConfig::addGCPasses() {
792   addPass(&GCMachineCodeAnalysisID, false);
793   return true;
794 }
795
796 /// Add standard basic block placement passes.
797 void TargetPassConfig::addBlockPlacement() {
798   if (addPass(&MachineBlockPlacementID, false)) {
799     // Run a separate pass to collect block placement statistics.
800     if (EnableBlockPlacementStats)
801       addPass(&MachineBlockPlacementStatsID);
802   }
803 }