Move the decision logic whether it's a good idea to split a critical edge to clients...
[oota-llvm.git] / lib / CodeGen / PHIElimination.cpp
1 //===-- PhiElimination.cpp - Eliminate PHI nodes by inserting copies ------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This pass eliminates machine instruction PHI nodes by inserting copy
11 // instructions.  This destroys SSA information, but is the desired input for
12 // some register allocators.
13 //
14 //===----------------------------------------------------------------------===//
15
16 #define DEBUG_TYPE "phielim"
17 #include "PHIElimination.h"
18 #include "llvm/CodeGen/LiveVariables.h"
19 #include "llvm/CodeGen/Passes.h"
20 #include "llvm/CodeGen/MachineDominators.h"
21 #include "llvm/CodeGen/MachineInstr.h"
22 #include "llvm/CodeGen/MachineInstrBuilder.h"
23 #include "llvm/CodeGen/MachineLoopInfo.h"
24 #include "llvm/CodeGen/MachineRegisterInfo.h"
25 #include "llvm/Target/TargetInstrInfo.h"
26 #include "llvm/Function.h"
27 #include "llvm/Target/TargetMachine.h"
28 #include "llvm/ADT/SmallPtrSet.h"
29 #include "llvm/ADT/STLExtras.h"
30 #include "llvm/ADT/Statistic.h"
31 #include "llvm/Support/Compiler.h"
32 #include "llvm/Support/Debug.h"
33 #include <algorithm>
34 #include <map>
35 using namespace llvm;
36
37 STATISTIC(NumAtomic, "Number of atomic phis lowered");
38 STATISTIC(NumReused, "Number of reused lowered phis");
39
40 char PHIElimination::ID = 0;
41 static RegisterPass<PHIElimination>
42 X("phi-node-elimination", "Eliminate PHI nodes for register allocation");
43
44 char &llvm::PHIEliminationID = PHIElimination::ID;
45
46 void llvm::PHIElimination::getAnalysisUsage(AnalysisUsage &AU) const {
47   AU.addPreserved<LiveVariables>();
48   AU.addRequired<MachineLoopInfo>();
49   AU.addPreserved<MachineDominatorTree>();
50   AU.addPreservedID(MachineLoopInfoID);
51   MachineFunctionPass::getAnalysisUsage(AU);
52 }
53
54 bool llvm::PHIElimination::runOnMachineFunction(MachineFunction &MF) {
55   MRI = &MF.getRegInfo();
56   MLI = getAnalysisIfAvailable<MachineLoopInfo>();
57
58   bool Changed = false;
59
60   // Split critical edges to help the coalescer
61   if (LiveVariables *LV = getAnalysisIfAvailable<LiveVariables>())
62     for (MachineFunction::iterator I = MF.begin(), E = MF.end(); I != E; ++I)
63       Changed |= SplitPHIEdges(MF, *I, *LV);
64
65   // Populate VRegPHIUseCount
66   analyzePHINodes(MF);
67
68   // Eliminate PHI instructions by inserting copies into predecessor blocks.
69   for (MachineFunction::iterator I = MF.begin(), E = MF.end(); I != E; ++I)
70     Changed |= EliminatePHINodes(MF, *I);
71
72   // Remove dead IMPLICIT_DEF instructions.
73   for (SmallPtrSet<MachineInstr*, 4>::iterator I = ImpDefs.begin(),
74          E = ImpDefs.end(); I != E; ++I) {
75     MachineInstr *DefMI = *I;
76     unsigned DefReg = DefMI->getOperand(0).getReg();
77     if (MRI->use_nodbg_empty(DefReg))
78       DefMI->eraseFromParent();
79   }
80
81   // Clean up the lowered PHI instructions.
82   for (LoweredPHIMap::iterator I = LoweredPHIs.begin(), E = LoweredPHIs.end();
83        I != E; ++I)
84     MF.DeleteMachineInstr(I->first);
85
86   LoweredPHIs.clear();
87   ImpDefs.clear();
88   VRegPHIUseCount.clear();
89
90   return Changed;
91 }
92
93 /// EliminatePHINodes - Eliminate phi nodes by inserting copy instructions in
94 /// predecessor basic blocks.
95 ///
96 bool llvm::PHIElimination::EliminatePHINodes(MachineFunction &MF,
97                                              MachineBasicBlock &MBB) {
98   if (MBB.empty() || !MBB.front().isPHI())
99     return false;   // Quick exit for basic blocks without PHIs.
100
101   // Get an iterator to the first instruction after the last PHI node (this may
102   // also be the end of the basic block).
103   MachineBasicBlock::iterator AfterPHIsIt = SkipPHIsAndLabels(MBB, MBB.begin());
104
105   while (MBB.front().isPHI())
106     LowerAtomicPHINode(MBB, AfterPHIsIt);
107
108   return true;
109 }
110
111 /// isSourceDefinedByImplicitDef - Return true if all sources of the phi node
112 /// are implicit_def's.
113 static bool isSourceDefinedByImplicitDef(const MachineInstr *MPhi,
114                                          const MachineRegisterInfo *MRI) {
115   for (unsigned i = 1; i != MPhi->getNumOperands(); i += 2) {
116     unsigned SrcReg = MPhi->getOperand(i).getReg();
117     const MachineInstr *DefMI = MRI->getVRegDef(SrcReg);
118     if (!DefMI || !DefMI->isImplicitDef())
119       return false;
120   }
121   return true;
122 }
123
124 // FindCopyInsertPoint - Find a safe place in MBB to insert a copy from SrcReg
125 // when following the CFG edge to SuccMBB. This needs to be after any def of
126 // SrcReg, but before any subsequent point where control flow might jump out of
127 // the basic block.
128 MachineBasicBlock::iterator
129 llvm::PHIElimination::FindCopyInsertPoint(MachineBasicBlock &MBB,
130                                           MachineBasicBlock &SuccMBB,
131                                           unsigned SrcReg) {
132   // Handle the trivial case trivially.
133   if (MBB.empty())
134     return MBB.begin();
135
136   // Usually, we just want to insert the copy before the first terminator
137   // instruction. However, for the edge going to a landing pad, we must insert
138   // the copy before the call/invoke instruction.
139   if (!SuccMBB.isLandingPad())
140     return MBB.getFirstTerminator();
141
142   // Discover any defs/uses in this basic block.
143   SmallPtrSet<MachineInstr*, 8> DefUsesInMBB;
144   for (MachineRegisterInfo::reg_iterator RI = MRI->reg_begin(SrcReg),
145          RE = MRI->reg_end(); RI != RE; ++RI) {
146     MachineInstr *DefUseMI = &*RI;
147     if (DefUseMI->getParent() == &MBB)
148       DefUsesInMBB.insert(DefUseMI);
149   }
150
151   MachineBasicBlock::iterator InsertPoint;
152   if (DefUsesInMBB.empty()) {
153     // No defs.  Insert the copy at the start of the basic block.
154     InsertPoint = MBB.begin();
155   } else if (DefUsesInMBB.size() == 1) {
156     // Insert the copy immediately after the def/use.
157     InsertPoint = *DefUsesInMBB.begin();
158     ++InsertPoint;
159   } else {
160     // Insert the copy immediately after the last def/use.
161     InsertPoint = MBB.end();
162     while (!DefUsesInMBB.count(&*--InsertPoint)) {}
163     ++InsertPoint;
164   }
165
166   // Make sure the copy goes after any phi nodes however.
167   return SkipPHIsAndLabels(MBB, InsertPoint);
168 }
169
170 /// LowerAtomicPHINode - Lower the PHI node at the top of the specified block,
171 /// under the assuption that it needs to be lowered in a way that supports
172 /// atomic execution of PHIs.  This lowering method is always correct all of the
173 /// time.
174 ///
175 void llvm::PHIElimination::LowerAtomicPHINode(
176                                       MachineBasicBlock &MBB,
177                                       MachineBasicBlock::iterator AfterPHIsIt) {
178   ++NumAtomic;
179   // Unlink the PHI node from the basic block, but don't delete the PHI yet.
180   MachineInstr *MPhi = MBB.remove(MBB.begin());
181
182   unsigned NumSrcs = (MPhi->getNumOperands() - 1) / 2;
183   unsigned DestReg = MPhi->getOperand(0).getReg();
184   bool isDead = MPhi->getOperand(0).isDead();
185
186   // Create a new register for the incoming PHI arguments.
187   MachineFunction &MF = *MBB.getParent();
188   unsigned IncomingReg = 0;
189   bool reusedIncoming = false;  // Is IncomingReg reused from an earlier PHI?
190
191   // Insert a register to register copy at the top of the current block (but
192   // after any remaining phi nodes) which copies the new incoming register
193   // into the phi node destination.
194   const TargetInstrInfo *TII = MF.getTarget().getInstrInfo();
195   if (isSourceDefinedByImplicitDef(MPhi, MRI))
196     // If all sources of a PHI node are implicit_def, just emit an
197     // implicit_def instead of a copy.
198     BuildMI(MBB, AfterPHIsIt, MPhi->getDebugLoc(),
199             TII->get(TargetOpcode::IMPLICIT_DEF), DestReg);
200   else {
201     // Can we reuse an earlier PHI node? This only happens for critical edges,
202     // typically those created by tail duplication.
203     unsigned &entry = LoweredPHIs[MPhi];
204     if (entry) {
205       // An identical PHI node was already lowered. Reuse the incoming register.
206       IncomingReg = entry;
207       reusedIncoming = true;
208       ++NumReused;
209       DEBUG(dbgs() << "Reusing %reg" << IncomingReg << " for " << *MPhi);
210     } else {
211       const TargetRegisterClass *RC = MF.getRegInfo().getRegClass(DestReg);
212       entry = IncomingReg = MF.getRegInfo().createVirtualRegister(RC);
213     }
214     BuildMI(MBB, AfterPHIsIt, MPhi->getDebugLoc(),
215             TII->get(TargetOpcode::COPY), DestReg)
216       .addReg(IncomingReg);
217   }
218
219   // Update live variable information if there is any.
220   LiveVariables *LV = getAnalysisIfAvailable<LiveVariables>();
221   if (LV) {
222     MachineInstr *PHICopy = prior(AfterPHIsIt);
223
224     if (IncomingReg) {
225       LiveVariables::VarInfo &VI = LV->getVarInfo(IncomingReg);
226
227       // Increment use count of the newly created virtual register.
228       VI.NumUses++;
229       LV->setPHIJoin(IncomingReg);
230
231       // When we are reusing the incoming register, it may already have been
232       // killed in this block. The old kill will also have been inserted at
233       // AfterPHIsIt, so it appears before the current PHICopy.
234       if (reusedIncoming)
235         if (MachineInstr *OldKill = VI.findKill(&MBB)) {
236           DEBUG(dbgs() << "Remove old kill from " << *OldKill);
237           LV->removeVirtualRegisterKilled(IncomingReg, OldKill);
238           DEBUG(MBB.dump());
239         }
240
241       // Add information to LiveVariables to know that the incoming value is
242       // killed.  Note that because the value is defined in several places (once
243       // each for each incoming block), the "def" block and instruction fields
244       // for the VarInfo is not filled in.
245       LV->addVirtualRegisterKilled(IncomingReg, PHICopy);
246     }
247
248     // Since we are going to be deleting the PHI node, if it is the last use of
249     // any registers, or if the value itself is dead, we need to move this
250     // information over to the new copy we just inserted.
251     LV->removeVirtualRegistersKilled(MPhi);
252
253     // If the result is dead, update LV.
254     if (isDead) {
255       LV->addVirtualRegisterDead(DestReg, PHICopy);
256       LV->removeVirtualRegisterDead(DestReg, MPhi);
257     }
258   }
259
260   // Adjust the VRegPHIUseCount map to account for the removal of this PHI node.
261   for (unsigned i = 1; i != MPhi->getNumOperands(); i += 2)
262     --VRegPHIUseCount[BBVRegPair(MPhi->getOperand(i+1).getMBB()->getNumber(),
263                                  MPhi->getOperand(i).getReg())];
264
265   // Now loop over all of the incoming arguments, changing them to copy into the
266   // IncomingReg register in the corresponding predecessor basic block.
267   SmallPtrSet<MachineBasicBlock*, 8> MBBsInsertedInto;
268   for (int i = NumSrcs - 1; i >= 0; --i) {
269     unsigned SrcReg = MPhi->getOperand(i*2+1).getReg();
270     assert(TargetRegisterInfo::isVirtualRegister(SrcReg) &&
271            "Machine PHI Operands must all be virtual registers!");
272
273     // Get the MachineBasicBlock equivalent of the BasicBlock that is the source
274     // path the PHI.
275     MachineBasicBlock &opBlock = *MPhi->getOperand(i*2+2).getMBB();
276
277     // If source is defined by an implicit def, there is no need to insert a
278     // copy.
279     MachineInstr *DefMI = MRI->getVRegDef(SrcReg);
280     if (DefMI->isImplicitDef()) {
281       ImpDefs.insert(DefMI);
282       continue;
283     }
284
285     // Check to make sure we haven't already emitted the copy for this block.
286     // This can happen because PHI nodes may have multiple entries for the same
287     // basic block.
288     if (!MBBsInsertedInto.insert(&opBlock))
289       continue;  // If the copy has already been emitted, we're done.
290
291     // Find a safe location to insert the copy, this may be the first terminator
292     // in the block (or end()).
293     MachineBasicBlock::iterator InsertPos =
294       FindCopyInsertPoint(opBlock, MBB, SrcReg);
295
296     // Insert the copy.
297     if (!reusedIncoming && IncomingReg)
298       BuildMI(opBlock, InsertPos, MPhi->getDebugLoc(),
299               TII->get(TargetOpcode::COPY), IncomingReg).addReg(SrcReg);
300
301     // Now update live variable information if we have it.  Otherwise we're done
302     if (!LV) continue;
303
304     // We want to be able to insert a kill of the register if this PHI (aka, the
305     // copy we just inserted) is the last use of the source value.  Live
306     // variable analysis conservatively handles this by saying that the value is
307     // live until the end of the block the PHI entry lives in.  If the value
308     // really is dead at the PHI copy, there will be no successor blocks which
309     // have the value live-in.
310
311     // Also check to see if this register is in use by another PHI node which
312     // has not yet been eliminated.  If so, it will be killed at an appropriate
313     // point later.
314
315     // Is it used by any PHI instructions in this block?
316     bool ValueIsUsed = VRegPHIUseCount[BBVRegPair(opBlock.getNumber(), SrcReg)];
317
318     // Okay, if we now know that the value is not live out of the block, we can
319     // add a kill marker in this block saying that it kills the incoming value!
320     if (!ValueIsUsed && !LV->isLiveOut(SrcReg, opBlock)) {
321       // In our final twist, we have to decide which instruction kills the
322       // register.  In most cases this is the copy, however, the first
323       // terminator instruction at the end of the block may also use the value.
324       // In this case, we should mark *it* as being the killing block, not the
325       // copy.
326       MachineBasicBlock::iterator KillInst;
327       MachineBasicBlock::iterator Term = opBlock.getFirstTerminator();
328       if (Term != opBlock.end() && Term->readsRegister(SrcReg)) {
329         KillInst = Term;
330
331         // Check that no other terminators use values.
332 #ifndef NDEBUG
333         for (MachineBasicBlock::iterator TI = llvm::next(Term);
334              TI != opBlock.end(); ++TI) {
335           assert(!TI->readsRegister(SrcReg) &&
336                  "Terminator instructions cannot use virtual registers unless"
337                  "they are the first terminator in a block!");
338         }
339 #endif
340       } else if (reusedIncoming || !IncomingReg) {
341         // We may have to rewind a bit if we didn't insert a copy this time.
342         KillInst = Term;
343         while (KillInst != opBlock.begin())
344           if ((--KillInst)->readsRegister(SrcReg))
345             break;
346       } else {
347         // We just inserted this copy.
348         KillInst = prior(InsertPos);
349       }
350       assert(KillInst->readsRegister(SrcReg) && "Cannot find kill instruction");
351
352       // Finally, mark it killed.
353       LV->addVirtualRegisterKilled(SrcReg, KillInst);
354
355       // This vreg no longer lives all of the way through opBlock.
356       unsigned opBlockNum = opBlock.getNumber();
357       LV->getVarInfo(SrcReg).AliveBlocks.reset(opBlockNum);
358     }
359   }
360
361   // Really delete the PHI instruction now, if it is not in the LoweredPHIs map.
362   if (reusedIncoming || !IncomingReg)
363     MF.DeleteMachineInstr(MPhi);
364 }
365
366 /// analyzePHINodes - Gather information about the PHI nodes in here. In
367 /// particular, we want to map the number of uses of a virtual register which is
368 /// used in a PHI node. We map that to the BB the vreg is coming from. This is
369 /// used later to determine when the vreg is killed in the BB.
370 ///
371 void llvm::PHIElimination::analyzePHINodes(const MachineFunction& MF) {
372   for (MachineFunction::const_iterator I = MF.begin(), E = MF.end();
373        I != E; ++I)
374     for (MachineBasicBlock::const_iterator BBI = I->begin(), BBE = I->end();
375          BBI != BBE && BBI->isPHI(); ++BBI)
376       for (unsigned i = 1, e = BBI->getNumOperands(); i != e; i += 2)
377         ++VRegPHIUseCount[BBVRegPair(BBI->getOperand(i+1).getMBB()->getNumber(),
378                                      BBI->getOperand(i).getReg())];
379 }
380
381 bool llvm::PHIElimination::SplitPHIEdges(MachineFunction &MF,
382                                          MachineBasicBlock &MBB,
383                                          LiveVariables &LV) {
384   if (MBB.empty() || !MBB.front().isPHI() || MBB.isLandingPad())
385     return false;   // Quick exit for basic blocks without PHIs.
386
387   bool Changed = false;
388   for (MachineBasicBlock::const_iterator BBI = MBB.begin(), BBE = MBB.end();
389        BBI != BBE && BBI->isPHI(); ++BBI) {
390     for (unsigned i = 1, e = BBI->getNumOperands(); i != e; i += 2) {
391       unsigned Reg = BBI->getOperand(i).getReg();
392       MachineBasicBlock *PreMBB = BBI->getOperand(i+1).getMBB();
393       // We break edges when registers are live out from the predecessor block
394       // (not considering PHI nodes). If the register is live in to this block
395       // anyway, we would gain nothing from splitting.
396       // Avoid splitting backedges of loops. It would introduce small
397       // out-of-line blocks into the loop which is very bad for code placement.
398       if (PreMBB != &MBB &&
399           !LV.isLiveIn(Reg, MBB) && LV.isLiveOut(Reg, *PreMBB)) {
400         if (!(MLI->getLoopFor(PreMBB) == MLI->getLoopFor(&MBB) &&
401               MLI->isLoopHeader(&MBB)))
402           Changed |= PreMBB->SplitCriticalEdge(&MBB, this) != 0;
403       }
404     }
405   }
406   return true;
407 }