Remove the TargetMachine forwards for TargetSubtargetInfo based
[oota-llvm.git] / lib / CodeGen / PHIElimination.cpp
1 //===-- PhiElimination.cpp - Eliminate PHI nodes by inserting copies ------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This pass eliminates machine instruction PHI nodes by inserting copy
11 // instructions.  This destroys SSA information, but is the desired input for
12 // some register allocators.
13 //
14 //===----------------------------------------------------------------------===//
15
16 #include "llvm/CodeGen/Passes.h"
17 #include "PHIEliminationUtils.h"
18 #include "llvm/ADT/STLExtras.h"
19 #include "llvm/ADT/SmallPtrSet.h"
20 #include "llvm/ADT/Statistic.h"
21 #include "llvm/CodeGen/LiveIntervalAnalysis.h"
22 #include "llvm/CodeGen/LiveVariables.h"
23 #include "llvm/CodeGen/MachineDominators.h"
24 #include "llvm/CodeGen/MachineInstr.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineLoopInfo.h"
27 #include "llvm/CodeGen/MachineRegisterInfo.h"
28 #include "llvm/IR/Function.h"
29 #include "llvm/Support/CommandLine.h"
30 #include "llvm/Support/Compiler.h"
31 #include "llvm/Support/Debug.h"
32 #include "llvm/Target/TargetInstrInfo.h"
33 #include "llvm/Target/TargetMachine.h"
34 #include "llvm/Target/TargetSubtargetInfo.h"
35 #include <algorithm>
36 using namespace llvm;
37
38 #define DEBUG_TYPE "phielim"
39
40 static cl::opt<bool>
41 DisableEdgeSplitting("disable-phi-elim-edge-splitting", cl::init(false),
42                      cl::Hidden, cl::desc("Disable critical edge splitting "
43                                           "during PHI elimination"));
44
45 static cl::opt<bool>
46 SplitAllCriticalEdges("phi-elim-split-all-critical-edges", cl::init(false),
47                       cl::Hidden, cl::desc("Split all critical edges during "
48                                            "PHI elimination"));
49
50 namespace {
51   class PHIElimination : public MachineFunctionPass {
52     MachineRegisterInfo *MRI; // Machine register information
53     LiveVariables *LV;
54     LiveIntervals *LIS;
55
56   public:
57     static char ID; // Pass identification, replacement for typeid
58     PHIElimination() : MachineFunctionPass(ID) {
59       initializePHIEliminationPass(*PassRegistry::getPassRegistry());
60     }
61
62     bool runOnMachineFunction(MachineFunction &Fn) override;
63     void getAnalysisUsage(AnalysisUsage &AU) const override;
64
65   private:
66     /// EliminatePHINodes - Eliminate phi nodes by inserting copy instructions
67     /// in predecessor basic blocks.
68     ///
69     bool EliminatePHINodes(MachineFunction &MF, MachineBasicBlock &MBB);
70     void LowerPHINode(MachineBasicBlock &MBB,
71                       MachineBasicBlock::iterator LastPHIIt);
72
73     /// analyzePHINodes - Gather information about the PHI nodes in
74     /// here. In particular, we want to map the number of uses of a virtual
75     /// register which is used in a PHI node. We map that to the BB the
76     /// vreg is coming from. This is used later to determine when the vreg
77     /// is killed in the BB.
78     ///
79     void analyzePHINodes(const MachineFunction& Fn);
80
81     /// Split critical edges where necessary for good coalescer performance.
82     bool SplitPHIEdges(MachineFunction &MF, MachineBasicBlock &MBB,
83                        MachineLoopInfo *MLI);
84
85     // These functions are temporary abstractions around LiveVariables and
86     // LiveIntervals, so they can go away when LiveVariables does.
87     bool isLiveIn(unsigned Reg, MachineBasicBlock *MBB);
88     bool isLiveOutPastPHIs(unsigned Reg, MachineBasicBlock *MBB);
89
90     typedef std::pair<unsigned, unsigned> BBVRegPair;
91     typedef DenseMap<BBVRegPair, unsigned> VRegPHIUse;
92
93     VRegPHIUse VRegPHIUseCount;
94
95     // Defs of PHI sources which are implicit_def.
96     SmallPtrSet<MachineInstr*, 4> ImpDefs;
97
98     // Map reusable lowered PHI node -> incoming join register.
99     typedef DenseMap<MachineInstr*, unsigned,
100                      MachineInstrExpressionTrait> LoweredPHIMap;
101     LoweredPHIMap LoweredPHIs;
102   };
103 }
104
105 STATISTIC(NumLowered, "Number of phis lowered");
106 STATISTIC(NumCriticalEdgesSplit, "Number of critical edges split");
107 STATISTIC(NumReused, "Number of reused lowered phis");
108
109 char PHIElimination::ID = 0;
110 char& llvm::PHIEliminationID = PHIElimination::ID;
111
112 INITIALIZE_PASS_BEGIN(PHIElimination, "phi-node-elimination",
113                       "Eliminate PHI nodes for register allocation",
114                       false, false)
115 INITIALIZE_PASS_DEPENDENCY(LiveVariables)
116 INITIALIZE_PASS_END(PHIElimination, "phi-node-elimination",
117                     "Eliminate PHI nodes for register allocation", false, false)
118
119 void PHIElimination::getAnalysisUsage(AnalysisUsage &AU) const {
120   AU.addPreserved<LiveVariables>();
121   AU.addPreserved<SlotIndexes>();
122   AU.addPreserved<LiveIntervals>();
123   AU.addPreserved<MachineDominatorTree>();
124   AU.addPreserved<MachineLoopInfo>();
125   MachineFunctionPass::getAnalysisUsage(AU);
126 }
127
128 bool PHIElimination::runOnMachineFunction(MachineFunction &MF) {
129   MRI = &MF.getRegInfo();
130   LV = getAnalysisIfAvailable<LiveVariables>();
131   LIS = getAnalysisIfAvailable<LiveIntervals>();
132
133   bool Changed = false;
134
135   // This pass takes the function out of SSA form.
136   MRI->leaveSSA();
137
138   // Split critical edges to help the coalescer. This does not yet support
139   // updating LiveIntervals, so we disable it.
140   if (!DisableEdgeSplitting && (LV || LIS)) {
141     MachineLoopInfo *MLI = getAnalysisIfAvailable<MachineLoopInfo>();
142     for (MachineFunction::iterator I = MF.begin(), E = MF.end(); I != E; ++I)
143       Changed |= SplitPHIEdges(MF, *I, MLI);
144   }
145
146   // Populate VRegPHIUseCount
147   analyzePHINodes(MF);
148
149   // Eliminate PHI instructions by inserting copies into predecessor blocks.
150   for (MachineFunction::iterator I = MF.begin(), E = MF.end(); I != E; ++I)
151     Changed |= EliminatePHINodes(MF, *I);
152
153   // Remove dead IMPLICIT_DEF instructions.
154   for (SmallPtrSet<MachineInstr*, 4>::iterator I = ImpDefs.begin(),
155          E = ImpDefs.end(); I != E; ++I) {
156     MachineInstr *DefMI = *I;
157     unsigned DefReg = DefMI->getOperand(0).getReg();
158     if (MRI->use_nodbg_empty(DefReg)) {
159       if (LIS)
160         LIS->RemoveMachineInstrFromMaps(DefMI);
161       DefMI->eraseFromParent();
162     }
163   }
164
165   // Clean up the lowered PHI instructions.
166   for (LoweredPHIMap::iterator I = LoweredPHIs.begin(), E = LoweredPHIs.end();
167        I != E; ++I) {
168     if (LIS)
169       LIS->RemoveMachineInstrFromMaps(I->first);
170     MF.DeleteMachineInstr(I->first);
171   }
172
173   LoweredPHIs.clear();
174   ImpDefs.clear();
175   VRegPHIUseCount.clear();
176
177   return Changed;
178 }
179
180 /// EliminatePHINodes - Eliminate phi nodes by inserting copy instructions in
181 /// predecessor basic blocks.
182 ///
183 bool PHIElimination::EliminatePHINodes(MachineFunction &MF,
184                                              MachineBasicBlock &MBB) {
185   if (MBB.empty() || !MBB.front().isPHI())
186     return false;   // Quick exit for basic blocks without PHIs.
187
188   // Get an iterator to the first instruction after the last PHI node (this may
189   // also be the end of the basic block).
190   MachineBasicBlock::iterator LastPHIIt =
191     std::prev(MBB.SkipPHIsAndLabels(MBB.begin()));
192
193   while (MBB.front().isPHI())
194     LowerPHINode(MBB, LastPHIIt);
195
196   return true;
197 }
198
199 /// isImplicitlyDefined - Return true if all defs of VirtReg are implicit-defs.
200 /// This includes registers with no defs.
201 static bool isImplicitlyDefined(unsigned VirtReg,
202                                 const MachineRegisterInfo *MRI) {
203   for (MachineInstr &DI : MRI->def_instructions(VirtReg))
204     if (!DI.isImplicitDef())
205       return false;
206   return true;
207 }
208
209 /// isSourceDefinedByImplicitDef - Return true if all sources of the phi node
210 /// are implicit_def's.
211 static bool isSourceDefinedByImplicitDef(const MachineInstr *MPhi,
212                                          const MachineRegisterInfo *MRI) {
213   for (unsigned i = 1; i != MPhi->getNumOperands(); i += 2)
214     if (!isImplicitlyDefined(MPhi->getOperand(i).getReg(), MRI))
215       return false;
216   return true;
217 }
218
219
220 /// LowerPHINode - Lower the PHI node at the top of the specified block,
221 ///
222 void PHIElimination::LowerPHINode(MachineBasicBlock &MBB,
223                                   MachineBasicBlock::iterator LastPHIIt) {
224   ++NumLowered;
225
226   MachineBasicBlock::iterator AfterPHIsIt = std::next(LastPHIIt);
227
228   // Unlink the PHI node from the basic block, but don't delete the PHI yet.
229   MachineInstr *MPhi = MBB.remove(MBB.begin());
230
231   unsigned NumSrcs = (MPhi->getNumOperands() - 1) / 2;
232   unsigned DestReg = MPhi->getOperand(0).getReg();
233   assert(MPhi->getOperand(0).getSubReg() == 0 && "Can't handle sub-reg PHIs");
234   bool isDead = MPhi->getOperand(0).isDead();
235
236   // Create a new register for the incoming PHI arguments.
237   MachineFunction &MF = *MBB.getParent();
238   unsigned IncomingReg = 0;
239   bool reusedIncoming = false;  // Is IncomingReg reused from an earlier PHI?
240
241   // Insert a register to register copy at the top of the current block (but
242   // after any remaining phi nodes) which copies the new incoming register
243   // into the phi node destination.
244   const TargetInstrInfo *TII =
245       MF.getTarget().getSubtargetImpl()->getInstrInfo();
246   if (isSourceDefinedByImplicitDef(MPhi, MRI))
247     // If all sources of a PHI node are implicit_def, just emit an
248     // implicit_def instead of a copy.
249     BuildMI(MBB, AfterPHIsIt, MPhi->getDebugLoc(),
250             TII->get(TargetOpcode::IMPLICIT_DEF), DestReg);
251   else {
252     // Can we reuse an earlier PHI node? This only happens for critical edges,
253     // typically those created by tail duplication.
254     unsigned &entry = LoweredPHIs[MPhi];
255     if (entry) {
256       // An identical PHI node was already lowered. Reuse the incoming register.
257       IncomingReg = entry;
258       reusedIncoming = true;
259       ++NumReused;
260       DEBUG(dbgs() << "Reusing " << PrintReg(IncomingReg) << " for " << *MPhi);
261     } else {
262       const TargetRegisterClass *RC = MF.getRegInfo().getRegClass(DestReg);
263       entry = IncomingReg = MF.getRegInfo().createVirtualRegister(RC);
264     }
265     BuildMI(MBB, AfterPHIsIt, MPhi->getDebugLoc(),
266             TII->get(TargetOpcode::COPY), DestReg)
267       .addReg(IncomingReg);
268   }
269
270   // Update live variable information if there is any.
271   if (LV) {
272     MachineInstr *PHICopy = std::prev(AfterPHIsIt);
273
274     if (IncomingReg) {
275       LiveVariables::VarInfo &VI = LV->getVarInfo(IncomingReg);
276
277       // Increment use count of the newly created virtual register.
278       LV->setPHIJoin(IncomingReg);
279
280       // When we are reusing the incoming register, it may already have been
281       // killed in this block. The old kill will also have been inserted at
282       // AfterPHIsIt, so it appears before the current PHICopy.
283       if (reusedIncoming)
284         if (MachineInstr *OldKill = VI.findKill(&MBB)) {
285           DEBUG(dbgs() << "Remove old kill from " << *OldKill);
286           LV->removeVirtualRegisterKilled(IncomingReg, OldKill);
287           DEBUG(MBB.dump());
288         }
289
290       // Add information to LiveVariables to know that the incoming value is
291       // killed.  Note that because the value is defined in several places (once
292       // each for each incoming block), the "def" block and instruction fields
293       // for the VarInfo is not filled in.
294       LV->addVirtualRegisterKilled(IncomingReg, PHICopy);
295     }
296
297     // Since we are going to be deleting the PHI node, if it is the last use of
298     // any registers, or if the value itself is dead, we need to move this
299     // information over to the new copy we just inserted.
300     LV->removeVirtualRegistersKilled(MPhi);
301
302     // If the result is dead, update LV.
303     if (isDead) {
304       LV->addVirtualRegisterDead(DestReg, PHICopy);
305       LV->removeVirtualRegisterDead(DestReg, MPhi);
306     }
307   }
308
309   // Update LiveIntervals for the new copy or implicit def.
310   if (LIS) {
311     MachineInstr *NewInstr = std::prev(AfterPHIsIt);
312     SlotIndex DestCopyIndex = LIS->InsertMachineInstrInMaps(NewInstr);
313
314     SlotIndex MBBStartIndex = LIS->getMBBStartIdx(&MBB);
315     if (IncomingReg) {
316       // Add the region from the beginning of MBB to the copy instruction to
317       // IncomingReg's live interval.
318       LiveInterval &IncomingLI = LIS->createEmptyInterval(IncomingReg);
319       VNInfo *IncomingVNI = IncomingLI.getVNInfoAt(MBBStartIndex);
320       if (!IncomingVNI)
321         IncomingVNI = IncomingLI.getNextValue(MBBStartIndex,
322                                               LIS->getVNInfoAllocator());
323       IncomingLI.addSegment(LiveInterval::Segment(MBBStartIndex,
324                                                   DestCopyIndex.getRegSlot(),
325                                                   IncomingVNI));
326     }
327
328     LiveInterval &DestLI = LIS->getInterval(DestReg);
329     assert(DestLI.begin() != DestLI.end() &&
330            "PHIs should have nonempty LiveIntervals.");
331     if (DestLI.endIndex().isDead()) {
332       // A dead PHI's live range begins and ends at the start of the MBB, but
333       // the lowered copy, which will still be dead, needs to begin and end at
334       // the copy instruction.
335       VNInfo *OrigDestVNI = DestLI.getVNInfoAt(MBBStartIndex);
336       assert(OrigDestVNI && "PHI destination should be live at block entry.");
337       DestLI.removeSegment(MBBStartIndex, MBBStartIndex.getDeadSlot());
338       DestLI.createDeadDef(DestCopyIndex.getRegSlot(),
339                            LIS->getVNInfoAllocator());
340       DestLI.removeValNo(OrigDestVNI);
341     } else {
342       // Otherwise, remove the region from the beginning of MBB to the copy
343       // instruction from DestReg's live interval.
344       DestLI.removeSegment(MBBStartIndex, DestCopyIndex.getRegSlot());
345       VNInfo *DestVNI = DestLI.getVNInfoAt(DestCopyIndex.getRegSlot());
346       assert(DestVNI && "PHI destination should be live at its definition.");
347       DestVNI->def = DestCopyIndex.getRegSlot();
348     }
349   }
350
351   // Adjust the VRegPHIUseCount map to account for the removal of this PHI node.
352   for (unsigned i = 1; i != MPhi->getNumOperands(); i += 2)
353     --VRegPHIUseCount[BBVRegPair(MPhi->getOperand(i+1).getMBB()->getNumber(),
354                                  MPhi->getOperand(i).getReg())];
355
356   // Now loop over all of the incoming arguments, changing them to copy into the
357   // IncomingReg register in the corresponding predecessor basic block.
358   SmallPtrSet<MachineBasicBlock*, 8> MBBsInsertedInto;
359   for (int i = NumSrcs - 1; i >= 0; --i) {
360     unsigned SrcReg = MPhi->getOperand(i*2+1).getReg();
361     unsigned SrcSubReg = MPhi->getOperand(i*2+1).getSubReg();
362     bool SrcUndef = MPhi->getOperand(i*2+1).isUndef() ||
363       isImplicitlyDefined(SrcReg, MRI);
364     assert(TargetRegisterInfo::isVirtualRegister(SrcReg) &&
365            "Machine PHI Operands must all be virtual registers!");
366
367     // Get the MachineBasicBlock equivalent of the BasicBlock that is the source
368     // path the PHI.
369     MachineBasicBlock &opBlock = *MPhi->getOperand(i*2+2).getMBB();
370
371     // Check to make sure we haven't already emitted the copy for this block.
372     // This can happen because PHI nodes may have multiple entries for the same
373     // basic block.
374     if (!MBBsInsertedInto.insert(&opBlock))
375       continue;  // If the copy has already been emitted, we're done.
376
377     // Find a safe location to insert the copy, this may be the first terminator
378     // in the block (or end()).
379     MachineBasicBlock::iterator InsertPos =
380       findPHICopyInsertPoint(&opBlock, &MBB, SrcReg);
381
382     // Insert the copy.
383     MachineInstr *NewSrcInstr = nullptr;
384     if (!reusedIncoming && IncomingReg) {
385       if (SrcUndef) {
386         // The source register is undefined, so there is no need for a real
387         // COPY, but we still need to ensure joint dominance by defs.
388         // Insert an IMPLICIT_DEF instruction.
389         NewSrcInstr = BuildMI(opBlock, InsertPos, MPhi->getDebugLoc(),
390                               TII->get(TargetOpcode::IMPLICIT_DEF),
391                               IncomingReg);
392
393         // Clean up the old implicit-def, if there even was one.
394         if (MachineInstr *DefMI = MRI->getVRegDef(SrcReg))
395           if (DefMI->isImplicitDef())
396             ImpDefs.insert(DefMI);
397       } else {
398         NewSrcInstr = BuildMI(opBlock, InsertPos, MPhi->getDebugLoc(),
399                             TII->get(TargetOpcode::COPY), IncomingReg)
400                         .addReg(SrcReg, 0, SrcSubReg);
401       }
402     }
403
404     // We only need to update the LiveVariables kill of SrcReg if this was the
405     // last PHI use of SrcReg to be lowered on this CFG edge and it is not live
406     // out of the predecessor. We can also ignore undef sources.
407     if (LV && !SrcUndef &&
408         !VRegPHIUseCount[BBVRegPair(opBlock.getNumber(), SrcReg)] &&
409         !LV->isLiveOut(SrcReg, opBlock)) {
410       // We want to be able to insert a kill of the register if this PHI (aka,
411       // the copy we just inserted) is the last use of the source value. Live
412       // variable analysis conservatively handles this by saying that the value
413       // is live until the end of the block the PHI entry lives in. If the value
414       // really is dead at the PHI copy, there will be no successor blocks which
415       // have the value live-in.
416
417       // Okay, if we now know that the value is not live out of the block, we
418       // can add a kill marker in this block saying that it kills the incoming
419       // value!
420
421       // In our final twist, we have to decide which instruction kills the
422       // register.  In most cases this is the copy, however, terminator
423       // instructions at the end of the block may also use the value. In this
424       // case, we should mark the last such terminator as being the killing
425       // block, not the copy.
426       MachineBasicBlock::iterator KillInst = opBlock.end();
427       MachineBasicBlock::iterator FirstTerm = opBlock.getFirstTerminator();
428       for (MachineBasicBlock::iterator Term = FirstTerm;
429           Term != opBlock.end(); ++Term) {
430         if (Term->readsRegister(SrcReg))
431           KillInst = Term;
432       }
433
434       if (KillInst == opBlock.end()) {
435         // No terminator uses the register.
436
437         if (reusedIncoming || !IncomingReg) {
438           // We may have to rewind a bit if we didn't insert a copy this time.
439           KillInst = FirstTerm;
440           while (KillInst != opBlock.begin()) {
441             --KillInst;
442             if (KillInst->isDebugValue())
443               continue;
444             if (KillInst->readsRegister(SrcReg))
445               break;
446           }
447         } else {
448           // We just inserted this copy.
449           KillInst = std::prev(InsertPos);
450         }
451       }
452       assert(KillInst->readsRegister(SrcReg) && "Cannot find kill instruction");
453
454       // Finally, mark it killed.
455       LV->addVirtualRegisterKilled(SrcReg, KillInst);
456
457       // This vreg no longer lives all of the way through opBlock.
458       unsigned opBlockNum = opBlock.getNumber();
459       LV->getVarInfo(SrcReg).AliveBlocks.reset(opBlockNum);
460     }
461
462     if (LIS) {
463       if (NewSrcInstr) {
464         LIS->InsertMachineInstrInMaps(NewSrcInstr);
465         LIS->addSegmentToEndOfBlock(IncomingReg, NewSrcInstr);
466       }
467
468       if (!SrcUndef &&
469           !VRegPHIUseCount[BBVRegPair(opBlock.getNumber(), SrcReg)]) {
470         LiveInterval &SrcLI = LIS->getInterval(SrcReg);
471
472         bool isLiveOut = false;
473         for (MachineBasicBlock::succ_iterator SI = opBlock.succ_begin(),
474              SE = opBlock.succ_end(); SI != SE; ++SI) {
475           SlotIndex startIdx = LIS->getMBBStartIdx(*SI);
476           VNInfo *VNI = SrcLI.getVNInfoAt(startIdx);
477
478           // Definitions by other PHIs are not truly live-in for our purposes.
479           if (VNI && VNI->def != startIdx) {
480             isLiveOut = true;
481             break;
482           }
483         }
484
485         if (!isLiveOut) {
486           MachineBasicBlock::iterator KillInst = opBlock.end();
487           MachineBasicBlock::iterator FirstTerm = opBlock.getFirstTerminator();
488           for (MachineBasicBlock::iterator Term = FirstTerm;
489               Term != opBlock.end(); ++Term) {
490             if (Term->readsRegister(SrcReg))
491               KillInst = Term;
492           }
493
494           if (KillInst == opBlock.end()) {
495             // No terminator uses the register.
496
497             if (reusedIncoming || !IncomingReg) {
498               // We may have to rewind a bit if we didn't just insert a copy.
499               KillInst = FirstTerm;
500               while (KillInst != opBlock.begin()) {
501                 --KillInst;
502                 if (KillInst->isDebugValue())
503                   continue;
504                 if (KillInst->readsRegister(SrcReg))
505                   break;
506               }
507             } else {
508               // We just inserted this copy.
509               KillInst = std::prev(InsertPos);
510             }
511           }
512           assert(KillInst->readsRegister(SrcReg) &&
513                  "Cannot find kill instruction");
514
515           SlotIndex LastUseIndex = LIS->getInstructionIndex(KillInst);
516           SrcLI.removeSegment(LastUseIndex.getRegSlot(),
517                               LIS->getMBBEndIdx(&opBlock));
518         }
519       }
520     }
521   }
522
523   // Really delete the PHI instruction now, if it is not in the LoweredPHIs map.
524   if (reusedIncoming || !IncomingReg) {
525     if (LIS)
526       LIS->RemoveMachineInstrFromMaps(MPhi);
527     MF.DeleteMachineInstr(MPhi);
528   }
529 }
530
531 /// analyzePHINodes - Gather information about the PHI nodes in here. In
532 /// particular, we want to map the number of uses of a virtual register which is
533 /// used in a PHI node. We map that to the BB the vreg is coming from. This is
534 /// used later to determine when the vreg is killed in the BB.
535 ///
536 void PHIElimination::analyzePHINodes(const MachineFunction& MF) {
537   for (const auto &MBB : MF)
538     for (const auto &BBI : MBB) {
539       if (!BBI.isPHI())
540         break;
541       for (unsigned i = 1, e = BBI.getNumOperands(); i != e; i += 2)
542         ++VRegPHIUseCount[BBVRegPair(BBI.getOperand(i+1).getMBB()->getNumber(),
543                                      BBI.getOperand(i).getReg())];
544     }
545 }
546
547 bool PHIElimination::SplitPHIEdges(MachineFunction &MF,
548                                    MachineBasicBlock &MBB,
549                                    MachineLoopInfo *MLI) {
550   if (MBB.empty() || !MBB.front().isPHI() || MBB.isLandingPad())
551     return false;   // Quick exit for basic blocks without PHIs.
552
553   const MachineLoop *CurLoop = MLI ? MLI->getLoopFor(&MBB) : nullptr;
554   bool IsLoopHeader = CurLoop && &MBB == CurLoop->getHeader();
555
556   bool Changed = false;
557   for (MachineBasicBlock::iterator BBI = MBB.begin(), BBE = MBB.end();
558        BBI != BBE && BBI->isPHI(); ++BBI) {
559     for (unsigned i = 1, e = BBI->getNumOperands(); i != e; i += 2) {
560       unsigned Reg = BBI->getOperand(i).getReg();
561       MachineBasicBlock *PreMBB = BBI->getOperand(i+1).getMBB();
562       // Is there a critical edge from PreMBB to MBB?
563       if (PreMBB->succ_size() == 1)
564         continue;
565
566       // Avoid splitting backedges of loops. It would introduce small
567       // out-of-line blocks into the loop which is very bad for code placement.
568       if (PreMBB == &MBB && !SplitAllCriticalEdges)
569         continue;
570       const MachineLoop *PreLoop = MLI ? MLI->getLoopFor(PreMBB) : nullptr;
571       if (IsLoopHeader && PreLoop == CurLoop && !SplitAllCriticalEdges)
572         continue;
573
574       // LV doesn't consider a phi use live-out, so isLiveOut only returns true
575       // when the source register is live-out for some other reason than a phi
576       // use. That means the copy we will insert in PreMBB won't be a kill, and
577       // there is a risk it may not be coalesced away.
578       //
579       // If the copy would be a kill, there is no need to split the edge.
580       if (!isLiveOutPastPHIs(Reg, PreMBB) && !SplitAllCriticalEdges)
581         continue;
582
583       DEBUG(dbgs() << PrintReg(Reg) << " live-out before critical edge BB#"
584                    << PreMBB->getNumber() << " -> BB#" << MBB.getNumber()
585                    << ": " << *BBI);
586
587       // If Reg is not live-in to MBB, it means it must be live-in to some
588       // other PreMBB successor, and we can avoid the interference by splitting
589       // the edge.
590       //
591       // If Reg *is* live-in to MBB, the interference is inevitable and a copy
592       // is likely to be left after coalescing. If we are looking at a loop
593       // exiting edge, split it so we won't insert code in the loop, otherwise
594       // don't bother.
595       bool ShouldSplit = !isLiveIn(Reg, &MBB) || SplitAllCriticalEdges;
596
597       // Check for a loop exiting edge.
598       if (!ShouldSplit && CurLoop != PreLoop) {
599         DEBUG({
600           dbgs() << "Split wouldn't help, maybe avoid loop copies?\n";
601           if (PreLoop) dbgs() << "PreLoop: " << *PreLoop;
602           if (CurLoop) dbgs() << "CurLoop: " << *CurLoop;
603         });
604         // This edge could be entering a loop, exiting a loop, or it could be
605         // both: Jumping directly form one loop to the header of a sibling
606         // loop.
607         // Split unless this edge is entering CurLoop from an outer loop.
608         ShouldSplit = PreLoop && !PreLoop->contains(CurLoop);
609       }
610       if (!ShouldSplit)
611         continue;
612       if (!PreMBB->SplitCriticalEdge(&MBB, this)) {
613         DEBUG(dbgs() << "Failed to split critical edge.\n");
614         continue;
615       }
616       Changed = true;
617       ++NumCriticalEdgesSplit;
618     }
619   }
620   return Changed;
621 }
622
623 bool PHIElimination::isLiveIn(unsigned Reg, MachineBasicBlock *MBB) {
624   assert((LV || LIS) &&
625          "isLiveIn() requires either LiveVariables or LiveIntervals");
626   if (LIS)
627     return LIS->isLiveInToMBB(LIS->getInterval(Reg), MBB);
628   else
629     return LV->isLiveIn(Reg, *MBB);
630 }
631
632 bool PHIElimination::isLiveOutPastPHIs(unsigned Reg, MachineBasicBlock *MBB) {
633   assert((LV || LIS) &&
634          "isLiveOutPastPHIs() requires either LiveVariables or LiveIntervals");
635   // LiveVariables considers uses in PHIs to be in the predecessor basic block,
636   // so that a register used only in a PHI is not live out of the block. In
637   // contrast, LiveIntervals considers uses in PHIs to be on the edge rather than
638   // in the predecessor basic block, so that a register used only in a PHI is live
639   // out of the block.
640   if (LIS) {
641     const LiveInterval &LI = LIS->getInterval(Reg);
642     for (MachineBasicBlock::succ_iterator SI = MBB->succ_begin(),
643          SE = MBB->succ_end(); SI != SE; ++SI) {
644       if (LI.liveAt(LIS->getMBBStartIdx(*SI)))
645         return true;
646     }
647     return false;
648   } else {
649     return LV->isLiveOut(Reg, *MBB);
650   }
651 }