Add address space argument to isLegalAddressingMode
[oota-llvm.git] / include / llvm / Target / TargetLowering.h
1 //===-- llvm/Target/TargetLowering.h - Target Lowering Info -----*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 ///
10 /// \file
11 /// This file describes how to lower LLVM code to machine code.  This has two
12 /// main components:
13 ///
14 ///  1. Which ValueTypes are natively supported by the target.
15 ///  2. Which operations are supported for supported ValueTypes.
16 ///  3. Cost thresholds for alternative implementations of certain operations.
17 ///
18 /// In addition it has a few other components, like information about FP
19 /// immediates.
20 ///
21 //===----------------------------------------------------------------------===//
22
23 #ifndef LLVM_TARGET_TARGETLOWERING_H
24 #define LLVM_TARGET_TARGETLOWERING_H
25
26 #include "llvm/ADT/DenseMap.h"
27 #include "llvm/CodeGen/DAGCombine.h"
28 #include "llvm/CodeGen/RuntimeLibcalls.h"
29 #include "llvm/CodeGen/SelectionDAGNodes.h"
30 #include "llvm/IR/Attributes.h"
31 #include "llvm/IR/CallSite.h"
32 #include "llvm/IR/CallingConv.h"
33 #include "llvm/IR/IRBuilder.h"
34 #include "llvm/IR/InlineAsm.h"
35 #include "llvm/IR/Instructions.h"
36 #include "llvm/MC/MCRegisterInfo.h"
37 #include "llvm/Target/TargetCallingConv.h"
38 #include "llvm/Target/TargetMachine.h"
39 #include <climits>
40 #include <map>
41 #include <vector>
42
43 namespace llvm {
44   class CallInst;
45   class CCState;
46   class FastISel;
47   class FunctionLoweringInfo;
48   class ImmutableCallSite;
49   class IntrinsicInst;
50   class MachineBasicBlock;
51   class MachineFunction;
52   class MachineInstr;
53   class MachineJumpTableInfo;
54   class MachineLoop;
55   class Mangler;
56   class MCContext;
57   class MCExpr;
58   class MCSymbol;
59   template<typename T> class SmallVectorImpl;
60   class DataLayout;
61   class TargetRegisterClass;
62   class TargetLibraryInfo;
63   class TargetLoweringObjectFile;
64   class Value;
65
66   namespace Sched {
67     enum Preference {
68       None,             // No preference
69       Source,           // Follow source order.
70       RegPressure,      // Scheduling for lowest register pressure.
71       Hybrid,           // Scheduling for both latency and register pressure.
72       ILP,              // Scheduling for ILP in low register pressure mode.
73       VLIW              // Scheduling for VLIW targets.
74     };
75   }
76
77 /// This base class for TargetLowering contains the SelectionDAG-independent
78 /// parts that can be used from the rest of CodeGen.
79 class TargetLoweringBase {
80   TargetLoweringBase(const TargetLoweringBase&) = delete;
81   void operator=(const TargetLoweringBase&) = delete;
82
83 public:
84   /// This enum indicates whether operations are valid for a target, and if not,
85   /// what action should be used to make them valid.
86   enum LegalizeAction {
87     Legal,      // The target natively supports this operation.
88     Promote,    // This operation should be executed in a larger type.
89     Expand,     // Try to expand this to other ops, otherwise use a libcall.
90     Custom      // Use the LowerOperation hook to implement custom lowering.
91   };
92
93   /// This enum indicates whether a types are legal for a target, and if not,
94   /// what action should be used to make them valid.
95   enum LegalizeTypeAction {
96     TypeLegal,           // The target natively supports this type.
97     TypePromoteInteger,  // Replace this integer with a larger one.
98     TypeExpandInteger,   // Split this integer into two of half the size.
99     TypeSoftenFloat,     // Convert this float to a same size integer type.
100     TypeExpandFloat,     // Split this float into two of half the size.
101     TypeScalarizeVector, // Replace this one-element vector with its element.
102     TypeSplitVector,     // Split this vector into two of half the size.
103     TypeWidenVector,     // This vector should be widened into a larger vector.
104     TypePromoteFloat     // Replace this float with a larger one.
105   };
106
107   /// LegalizeKind holds the legalization kind that needs to happen to EVT
108   /// in order to type-legalize it.
109   typedef std::pair<LegalizeTypeAction, EVT> LegalizeKind;
110
111   /// Enum that describes how the target represents true/false values.
112   enum BooleanContent {
113     UndefinedBooleanContent,    // Only bit 0 counts, the rest can hold garbage.
114     ZeroOrOneBooleanContent,        // All bits zero except for bit 0.
115     ZeroOrNegativeOneBooleanContent // All bits equal to bit 0.
116   };
117
118   /// Enum that describes what type of support for selects the target has.
119   enum SelectSupportKind {
120     ScalarValSelect,      // The target supports scalar selects (ex: cmov).
121     ScalarCondVectorVal,  // The target supports selects with a scalar condition
122                           // and vector values (ex: cmov).
123     VectorMaskSelect      // The target supports vector selects with a vector
124                           // mask (ex: x86 blends).
125   };
126
127   /// Enum that specifies what a AtomicRMWInst is expanded to, if at all. Exists
128   /// because different targets have different levels of support for these
129   /// atomic RMW instructions, and also have different options w.r.t. what they
130   /// should expand to.
131   enum class AtomicRMWExpansionKind {
132     None,      // Don't expand the instruction.
133     LLSC,      // Expand the instruction into loadlinked/storeconditional; used
134                // by ARM/AArch64. Implies `hasLoadLinkedStoreConditional`
135                // returns true.
136     CmpXChg,   // Expand the instruction into cmpxchg; used by at least X86.
137   };
138
139   static ISD::NodeType getExtendForContent(BooleanContent Content) {
140     switch (Content) {
141     case UndefinedBooleanContent:
142       // Extend by adding rubbish bits.
143       return ISD::ANY_EXTEND;
144     case ZeroOrOneBooleanContent:
145       // Extend by adding zero bits.
146       return ISD::ZERO_EXTEND;
147     case ZeroOrNegativeOneBooleanContent:
148       // Extend by copying the sign bit.
149       return ISD::SIGN_EXTEND;
150     }
151     llvm_unreachable("Invalid content kind");
152   }
153
154   /// NOTE: The TargetMachine owns TLOF.
155   explicit TargetLoweringBase(const TargetMachine &TM);
156   virtual ~TargetLoweringBase() {}
157
158 protected:
159   /// \brief Initialize all of the actions to default values.
160   void initActions();
161
162 public:
163   const TargetMachine &getTargetMachine() const { return TM; }
164   const DataLayout *getDataLayout() const { return TM.getDataLayout(); }
165
166   bool isBigEndian() const { return !IsLittleEndian; }
167   bool isLittleEndian() const { return IsLittleEndian; }
168   virtual bool useSoftFloat() const { return false; }
169
170   /// Return the pointer type for the given address space, defaults to
171   /// the pointer type from the data layout.
172   /// FIXME: The default needs to be removed once all the code is updated.
173   virtual MVT getPointerTy(uint32_t /*AS*/ = 0) const;
174   unsigned getPointerSizeInBits(uint32_t AS = 0) const;
175   unsigned getPointerTypeSizeInBits(Type *Ty) const;
176   virtual MVT getScalarShiftAmountTy(EVT LHSTy) const;
177
178   EVT getShiftAmountTy(EVT LHSTy) const;
179
180   /// Returns the type to be used for the index operand of:
181   /// ISD::INSERT_VECTOR_ELT, ISD::EXTRACT_VECTOR_ELT,
182   /// ISD::INSERT_SUBVECTOR, and ISD::EXTRACT_SUBVECTOR
183   virtual MVT getVectorIdxTy() const {
184     return getPointerTy();
185   }
186
187   /// Return true if the select operation is expensive for this target.
188   bool isSelectExpensive() const { return SelectIsExpensive; }
189
190   virtual bool isSelectSupported(SelectSupportKind /*kind*/) const {
191     return true;
192   }
193
194   /// Return true if multiple condition registers are available.
195   bool hasMultipleConditionRegisters() const {
196     return HasMultipleConditionRegisters;
197   }
198
199   /// Return true if the target has BitExtract instructions.
200   bool hasExtractBitsInsn() const { return HasExtractBitsInsn; }
201
202   /// Return the preferred vector type legalization action.
203   virtual TargetLoweringBase::LegalizeTypeAction
204   getPreferredVectorAction(EVT VT) const {
205     // The default action for one element vectors is to scalarize
206     if (VT.getVectorNumElements() == 1)
207       return TypeScalarizeVector;
208     // The default action for other vectors is to promote
209     return TypePromoteInteger;
210   }
211
212   // There are two general methods for expanding a BUILD_VECTOR node:
213   //  1. Use SCALAR_TO_VECTOR on the defined scalar values and then shuffle
214   //     them together.
215   //  2. Build the vector on the stack and then load it.
216   // If this function returns true, then method (1) will be used, subject to
217   // the constraint that all of the necessary shuffles are legal (as determined
218   // by isShuffleMaskLegal). If this function returns false, then method (2) is
219   // always used. The vector type, and the number of defined values, are
220   // provided.
221   virtual bool
222   shouldExpandBuildVectorWithShuffles(EVT /* VT */,
223                                       unsigned DefinedValues) const {
224     return DefinedValues < 3;
225   }
226
227   /// Return true if integer divide is usually cheaper than a sequence of
228   /// several shifts, adds, and multiplies for this target.
229   bool isIntDivCheap() const { return IntDivIsCheap; }
230
231   /// Return true if sqrt(x) is as cheap or cheaper than 1 / rsqrt(x)
232   bool isFsqrtCheap() const {
233     return FsqrtIsCheap;
234   }
235
236   /// Returns true if target has indicated at least one type should be bypassed.
237   bool isSlowDivBypassed() const { return !BypassSlowDivWidths.empty(); }
238
239   /// Returns map of slow types for division or remainder with corresponding
240   /// fast types
241   const DenseMap<unsigned int, unsigned int> &getBypassSlowDivWidths() const {
242     return BypassSlowDivWidths;
243   }
244
245   /// Return true if pow2 sdiv is cheaper than a chain of sra/srl/add/sra.
246   bool isPow2SDivCheap() const { return Pow2SDivIsCheap; }
247
248   /// Return true if Flow Control is an expensive operation that should be
249   /// avoided.
250   bool isJumpExpensive() const { return JumpIsExpensive; }
251
252   /// Return true if selects are only cheaper than branches if the branch is
253   /// unlikely to be predicted right.
254   bool isPredictableSelectExpensive() const {
255     return PredictableSelectIsExpensive;
256   }
257
258   /// isLoadBitCastBeneficial() - Return true if the following transform
259   /// is beneficial.
260   /// fold (conv (load x)) -> (load (conv*)x)
261   /// On architectures that don't natively support some vector loads
262   /// efficiently, casting the load to a smaller vector of larger types and
263   /// loading is more efficient, however, this can be undone by optimizations in
264   /// dag combiner.
265   virtual bool isLoadBitCastBeneficial(EVT /* Load */,
266                                        EVT /* Bitcast */) const {
267     return true;
268   }
269
270   /// Return true if it is expected to be cheaper to do a store of a non-zero
271   /// vector constant with the given size and type for the address space than to
272   /// store the individual scalar element constants.
273   virtual bool storeOfVectorConstantIsCheap(EVT MemVT,
274                                             unsigned NumElem,
275                                             unsigned AddrSpace) const {
276     return false;
277   }
278
279   /// \brief Return true if it is cheap to speculate a call to intrinsic cttz.
280   virtual bool isCheapToSpeculateCttz() const {
281     return false;
282   }
283
284   /// \brief Return true if it is cheap to speculate a call to intrinsic ctlz.
285   virtual bool isCheapToSpeculateCtlz() const {
286     return false;
287   }
288
289   /// \brief Return if the target supports combining a
290   /// chain like:
291   /// \code
292   ///   %andResult = and %val1, #imm-with-one-bit-set;
293   ///   %icmpResult = icmp %andResult, 0
294   ///   br i1 %icmpResult, label %dest1, label %dest2
295   /// \endcode
296   /// into a single machine instruction of a form like:
297   /// \code
298   ///   brOnBitSet %register, #bitNumber, dest
299   /// \endcode
300   bool isMaskAndBranchFoldingLegal() const {
301     return MaskAndBranchFoldingIsLegal;
302   }
303
304   /// \brief Return true if the target wants to use the optimization that
305   /// turns ext(promotableInst1(...(promotableInstN(load)))) into
306   /// promotedInst1(...(promotedInstN(ext(load)))).
307   bool enableExtLdPromotion() const { return EnableExtLdPromotion; }
308
309   /// Return true if the target can combine store(extractelement VectorTy,
310   /// Idx).
311   /// \p Cost[out] gives the cost of that transformation when this is true.
312   virtual bool canCombineStoreAndExtract(Type *VectorTy, Value *Idx,
313                                          unsigned &Cost) const {
314     return false;
315   }
316
317   /// Return true if target supports floating point exceptions.
318   bool hasFloatingPointExceptions() const {
319     return HasFloatingPointExceptions;
320   }
321
322   /// Return true if target always beneficiates from combining into FMA for a
323   /// given value type. This must typically return false on targets where FMA
324   /// takes more cycles to execute than FADD.
325   virtual bool enableAggressiveFMAFusion(EVT VT) const {
326     return false;
327   }
328
329   /// Return the ValueType of the result of SETCC operations.
330   virtual EVT getSetCCResultType(LLVMContext &Context, EVT VT) const;
331
332   /// Return the ValueType for comparison libcalls. Comparions libcalls include
333   /// floating point comparion calls, and Ordered/Unordered check calls on
334   /// floating point numbers.
335   virtual
336   MVT::SimpleValueType getCmpLibcallReturnType() const;
337
338   /// For targets without i1 registers, this gives the nature of the high-bits
339   /// of boolean values held in types wider than i1.
340   ///
341   /// "Boolean values" are special true/false values produced by nodes like
342   /// SETCC and consumed (as the condition) by nodes like SELECT and BRCOND.
343   /// Not to be confused with general values promoted from i1.  Some cpus
344   /// distinguish between vectors of boolean and scalars; the isVec parameter
345   /// selects between the two kinds.  For example on X86 a scalar boolean should
346   /// be zero extended from i1, while the elements of a vector of booleans
347   /// should be sign extended from i1.
348   ///
349   /// Some cpus also treat floating point types the same way as they treat
350   /// vectors instead of the way they treat scalars.
351   BooleanContent getBooleanContents(bool isVec, bool isFloat) const {
352     if (isVec)
353       return BooleanVectorContents;
354     return isFloat ? BooleanFloatContents : BooleanContents;
355   }
356
357   BooleanContent getBooleanContents(EVT Type) const {
358     return getBooleanContents(Type.isVector(), Type.isFloatingPoint());
359   }
360
361   /// Return target scheduling preference.
362   Sched::Preference getSchedulingPreference() const {
363     return SchedPreferenceInfo;
364   }
365
366   /// Some scheduler, e.g. hybrid, can switch to different scheduling heuristics
367   /// for different nodes. This function returns the preference (or none) for
368   /// the given node.
369   virtual Sched::Preference getSchedulingPreference(SDNode *) const {
370     return Sched::None;
371   }
372
373   /// Return the register class that should be used for the specified value
374   /// type.
375   virtual const TargetRegisterClass *getRegClassFor(MVT VT) const {
376     const TargetRegisterClass *RC = RegClassForVT[VT.SimpleTy];
377     assert(RC && "This value type is not natively supported!");
378     return RC;
379   }
380
381   /// Return the 'representative' register class for the specified value
382   /// type.
383   ///
384   /// The 'representative' register class is the largest legal super-reg
385   /// register class for the register class of the value type.  For example, on
386   /// i386 the rep register class for i8, i16, and i32 are GR32; while the rep
387   /// register class is GR64 on x86_64.
388   virtual const TargetRegisterClass *getRepRegClassFor(MVT VT) const {
389     const TargetRegisterClass *RC = RepRegClassForVT[VT.SimpleTy];
390     return RC;
391   }
392
393   /// Return the cost of the 'representative' register class for the specified
394   /// value type.
395   virtual uint8_t getRepRegClassCostFor(MVT VT) const {
396     return RepRegClassCostForVT[VT.SimpleTy];
397   }
398
399   /// Return true if the target has native support for the specified value type.
400   /// This means that it has a register that directly holds it without
401   /// promotions or expansions.
402   bool isTypeLegal(EVT VT) const {
403     assert(!VT.isSimple() ||
404            (unsigned)VT.getSimpleVT().SimpleTy < array_lengthof(RegClassForVT));
405     return VT.isSimple() && RegClassForVT[VT.getSimpleVT().SimpleTy] != nullptr;
406   }
407
408   class ValueTypeActionImpl {
409     /// ValueTypeActions - For each value type, keep a LegalizeTypeAction enum
410     /// that indicates how instruction selection should deal with the type.
411     uint8_t ValueTypeActions[MVT::LAST_VALUETYPE];
412
413   public:
414     ValueTypeActionImpl() {
415       std::fill(std::begin(ValueTypeActions), std::end(ValueTypeActions), 0);
416     }
417
418     LegalizeTypeAction getTypeAction(MVT VT) const {
419       return (LegalizeTypeAction)ValueTypeActions[VT.SimpleTy];
420     }
421
422     void setTypeAction(MVT VT, LegalizeTypeAction Action) {
423       unsigned I = VT.SimpleTy;
424       ValueTypeActions[I] = Action;
425     }
426   };
427
428   const ValueTypeActionImpl &getValueTypeActions() const {
429     return ValueTypeActions;
430   }
431
432   /// Return how we should legalize values of this type, either it is already
433   /// legal (return 'Legal') or we need to promote it to a larger type (return
434   /// 'Promote'), or we need to expand it into multiple registers of smaller
435   /// integer type (return 'Expand').  'Custom' is not an option.
436   LegalizeTypeAction getTypeAction(LLVMContext &Context, EVT VT) const {
437     return getTypeConversion(Context, VT).first;
438   }
439   LegalizeTypeAction getTypeAction(MVT VT) const {
440     return ValueTypeActions.getTypeAction(VT);
441   }
442
443   /// For types supported by the target, this is an identity function.  For
444   /// types that must be promoted to larger types, this returns the larger type
445   /// to promote to.  For integer types that are larger than the largest integer
446   /// register, this contains one step in the expansion to get to the smaller
447   /// register. For illegal floating point types, this returns the integer type
448   /// to transform to.
449   EVT getTypeToTransformTo(LLVMContext &Context, EVT VT) const {
450     return getTypeConversion(Context, VT).second;
451   }
452
453   /// For types supported by the target, this is an identity function.  For
454   /// types that must be expanded (i.e. integer types that are larger than the
455   /// largest integer register or illegal floating point types), this returns
456   /// the largest legal type it will be expanded to.
457   EVT getTypeToExpandTo(LLVMContext &Context, EVT VT) const {
458     assert(!VT.isVector());
459     while (true) {
460       switch (getTypeAction(Context, VT)) {
461       case TypeLegal:
462         return VT;
463       case TypeExpandInteger:
464         VT = getTypeToTransformTo(Context, VT);
465         break;
466       default:
467         llvm_unreachable("Type is not legal nor is it to be expanded!");
468       }
469     }
470   }
471
472   /// Vector types are broken down into some number of legal first class types.
473   /// For example, EVT::v8f32 maps to 2 EVT::v4f32 with Altivec or SSE1, or 8
474   /// promoted EVT::f64 values with the X86 FP stack.  Similarly, EVT::v2i64
475   /// turns into 4 EVT::i32 values with both PPC and X86.
476   ///
477   /// This method returns the number of registers needed, and the VT for each
478   /// register.  It also returns the VT and quantity of the intermediate values
479   /// before they are promoted/expanded.
480   unsigned getVectorTypeBreakdown(LLVMContext &Context, EVT VT,
481                                   EVT &IntermediateVT,
482                                   unsigned &NumIntermediates,
483                                   MVT &RegisterVT) const;
484
485   struct IntrinsicInfo {
486     unsigned     opc;         // target opcode
487     EVT          memVT;       // memory VT
488     const Value* ptrVal;      // value representing memory location
489     int          offset;      // offset off of ptrVal
490     unsigned     size;        // the size of the memory location
491                               // (taken from memVT if zero)
492     unsigned     align;       // alignment
493     bool         vol;         // is volatile?
494     bool         readMem;     // reads memory?
495     bool         writeMem;    // writes memory?
496
497     IntrinsicInfo() : opc(0), ptrVal(nullptr), offset(0), size(0), align(1),
498                       vol(false), readMem(false), writeMem(false) {}
499   };
500
501   /// Given an intrinsic, checks if on the target the intrinsic will need to map
502   /// to a MemIntrinsicNode (touches memory). If this is the case, it returns
503   /// true and store the intrinsic information into the IntrinsicInfo that was
504   /// passed to the function.
505   virtual bool getTgtMemIntrinsic(IntrinsicInfo &, const CallInst &,
506                                   unsigned /*Intrinsic*/) const {
507     return false;
508   }
509
510   /// Returns true if the target can instruction select the specified FP
511   /// immediate natively. If false, the legalizer will materialize the FP
512   /// immediate as a load from a constant pool.
513   virtual bool isFPImmLegal(const APFloat &/*Imm*/, EVT /*VT*/) const {
514     return false;
515   }
516
517   /// Targets can use this to indicate that they only support *some*
518   /// VECTOR_SHUFFLE operations, those with specific masks.  By default, if a
519   /// target supports the VECTOR_SHUFFLE node, all mask values are assumed to be
520   /// legal.
521   virtual bool isShuffleMaskLegal(const SmallVectorImpl<int> &/*Mask*/,
522                                   EVT /*VT*/) const {
523     return true;
524   }
525
526   /// Returns true if the operation can trap for the value type.
527   ///
528   /// VT must be a legal type. By default, we optimistically assume most
529   /// operations don't trap except for divide and remainder.
530   virtual bool canOpTrap(unsigned Op, EVT VT) const;
531
532   /// Similar to isShuffleMaskLegal. This is used by Targets can use this to
533   /// indicate if there is a suitable VECTOR_SHUFFLE that can be used to replace
534   /// a VAND with a constant pool entry.
535   virtual bool isVectorClearMaskLegal(const SmallVectorImpl<int> &/*Mask*/,
536                                       EVT /*VT*/) const {
537     return false;
538   }
539
540   /// Return how this operation should be treated: either it is legal, needs to
541   /// be promoted to a larger size, needs to be expanded to some other code
542   /// sequence, or the target has a custom expander for it.
543   LegalizeAction getOperationAction(unsigned Op, EVT VT) const {
544     if (VT.isExtended()) return Expand;
545     // If a target-specific SDNode requires legalization, require the target
546     // to provide custom legalization for it.
547     if (Op > array_lengthof(OpActions[0])) return Custom;
548     unsigned I = (unsigned) VT.getSimpleVT().SimpleTy;
549     return (LegalizeAction)OpActions[I][Op];
550   }
551
552   /// Return true if the specified operation is legal on this target or can be
553   /// made legal with custom lowering. This is used to help guide high-level
554   /// lowering decisions.
555   bool isOperationLegalOrCustom(unsigned Op, EVT VT) const {
556     return (VT == MVT::Other || isTypeLegal(VT)) &&
557       (getOperationAction(Op, VT) == Legal ||
558        getOperationAction(Op, VT) == Custom);
559   }
560
561   /// Return true if the specified operation is legal on this target or can be
562   /// made legal using promotion. This is used to help guide high-level lowering
563   /// decisions.
564   bool isOperationLegalOrPromote(unsigned Op, EVT VT) const {
565     return (VT == MVT::Other || isTypeLegal(VT)) &&
566       (getOperationAction(Op, VT) == Legal ||
567        getOperationAction(Op, VT) == Promote);
568   }
569
570   /// Return true if the specified operation is illegal on this target or
571   /// unlikely to be made legal with custom lowering. This is used to help guide
572   /// high-level lowering decisions.
573   bool isOperationExpand(unsigned Op, EVT VT) const {
574     return (!isTypeLegal(VT) || getOperationAction(Op, VT) == Expand);
575   }
576
577   /// Return true if the specified operation is legal on this target.
578   bool isOperationLegal(unsigned Op, EVT VT) const {
579     return (VT == MVT::Other || isTypeLegal(VT)) &&
580            getOperationAction(Op, VT) == Legal;
581   }
582
583   /// Return how this load with extension should be treated: either it is legal,
584   /// needs to be promoted to a larger size, needs to be expanded to some other
585   /// code sequence, or the target has a custom expander for it.
586   LegalizeAction getLoadExtAction(unsigned ExtType, EVT ValVT,
587                                   EVT MemVT) const {
588     if (ValVT.isExtended() || MemVT.isExtended()) return Expand;
589     unsigned ValI = (unsigned) ValVT.getSimpleVT().SimpleTy;
590     unsigned MemI = (unsigned) MemVT.getSimpleVT().SimpleTy;
591     assert(ExtType < ISD::LAST_LOADEXT_TYPE && ValI < MVT::LAST_VALUETYPE &&
592            MemI < MVT::LAST_VALUETYPE && "Table isn't big enough!");
593     return (LegalizeAction)LoadExtActions[ValI][MemI][ExtType];
594   }
595
596   /// Return true if the specified load with extension is legal on this target.
597   bool isLoadExtLegal(unsigned ExtType, EVT ValVT, EVT MemVT) const {
598     return ValVT.isSimple() && MemVT.isSimple() &&
599       getLoadExtAction(ExtType, ValVT, MemVT) == Legal;
600   }
601
602   /// Return true if the specified load with extension is legal or custom
603   /// on this target.
604   bool isLoadExtLegalOrCustom(unsigned ExtType, EVT ValVT, EVT MemVT) const {
605     return ValVT.isSimple() && MemVT.isSimple() &&
606       (getLoadExtAction(ExtType, ValVT, MemVT) == Legal ||
607        getLoadExtAction(ExtType, ValVT, MemVT) == Custom);
608   }
609
610   /// Return how this store with truncation should be treated: either it is
611   /// legal, needs to be promoted to a larger size, needs to be expanded to some
612   /// other code sequence, or the target has a custom expander for it.
613   LegalizeAction getTruncStoreAction(EVT ValVT, EVT MemVT) const {
614     if (ValVT.isExtended() || MemVT.isExtended()) return Expand;
615     unsigned ValI = (unsigned) ValVT.getSimpleVT().SimpleTy;
616     unsigned MemI = (unsigned) MemVT.getSimpleVT().SimpleTy;
617     assert(ValI < MVT::LAST_VALUETYPE && MemI < MVT::LAST_VALUETYPE &&
618            "Table isn't big enough!");
619     return (LegalizeAction)TruncStoreActions[ValI][MemI];
620   }
621
622   /// Return true if the specified store with truncation is legal on this
623   /// target.
624   bool isTruncStoreLegal(EVT ValVT, EVT MemVT) const {
625     return isTypeLegal(ValVT) && MemVT.isSimple() &&
626       getTruncStoreAction(ValVT.getSimpleVT(), MemVT.getSimpleVT()) == Legal;
627   }
628
629   /// Return how the indexed load should be treated: either it is legal, needs
630   /// to be promoted to a larger size, needs to be expanded to some other code
631   /// sequence, or the target has a custom expander for it.
632   LegalizeAction
633   getIndexedLoadAction(unsigned IdxMode, MVT VT) const {
634     assert(IdxMode < ISD::LAST_INDEXED_MODE && VT.isValid() &&
635            "Table isn't big enough!");
636     unsigned Ty = (unsigned)VT.SimpleTy;
637     return (LegalizeAction)((IndexedModeActions[Ty][IdxMode] & 0xf0) >> 4);
638   }
639
640   /// Return true if the specified indexed load is legal on this target.
641   bool isIndexedLoadLegal(unsigned IdxMode, EVT VT) const {
642     return VT.isSimple() &&
643       (getIndexedLoadAction(IdxMode, VT.getSimpleVT()) == Legal ||
644        getIndexedLoadAction(IdxMode, VT.getSimpleVT()) == Custom);
645   }
646
647   /// Return how the indexed store should be treated: either it is legal, needs
648   /// to be promoted to a larger size, needs to be expanded to some other code
649   /// sequence, or the target has a custom expander for it.
650   LegalizeAction
651   getIndexedStoreAction(unsigned IdxMode, MVT VT) const {
652     assert(IdxMode < ISD::LAST_INDEXED_MODE && VT.isValid() &&
653            "Table isn't big enough!");
654     unsigned Ty = (unsigned)VT.SimpleTy;
655     return (LegalizeAction)(IndexedModeActions[Ty][IdxMode] & 0x0f);
656   }
657
658   /// Return true if the specified indexed load is legal on this target.
659   bool isIndexedStoreLegal(unsigned IdxMode, EVT VT) const {
660     return VT.isSimple() &&
661       (getIndexedStoreAction(IdxMode, VT.getSimpleVT()) == Legal ||
662        getIndexedStoreAction(IdxMode, VT.getSimpleVT()) == Custom);
663   }
664
665   /// Return how the condition code should be treated: either it is legal, needs
666   /// to be expanded to some other code sequence, or the target has a custom
667   /// expander for it.
668   LegalizeAction
669   getCondCodeAction(ISD::CondCode CC, MVT VT) const {
670     assert((unsigned)CC < array_lengthof(CondCodeActions) &&
671            ((unsigned)VT.SimpleTy >> 4) < array_lengthof(CondCodeActions[0]) &&
672            "Table isn't big enough!");
673     // See setCondCodeAction for how this is encoded.
674     uint32_t Shift = 2 * (VT.SimpleTy & 0xF);
675     uint32_t Value = CondCodeActions[CC][VT.SimpleTy >> 4];
676     LegalizeAction Action = (LegalizeAction) ((Value >> Shift) & 0x3);
677     assert(Action != Promote && "Can't promote condition code!");
678     return Action;
679   }
680
681   /// Return true if the specified condition code is legal on this target.
682   bool isCondCodeLegal(ISD::CondCode CC, MVT VT) const {
683     return
684       getCondCodeAction(CC, VT) == Legal ||
685       getCondCodeAction(CC, VT) == Custom;
686   }
687
688
689   /// If the action for this operation is to promote, this method returns the
690   /// ValueType to promote to.
691   MVT getTypeToPromoteTo(unsigned Op, MVT VT) const {
692     assert(getOperationAction(Op, VT) == Promote &&
693            "This operation isn't promoted!");
694
695     // See if this has an explicit type specified.
696     std::map<std::pair<unsigned, MVT::SimpleValueType>,
697              MVT::SimpleValueType>::const_iterator PTTI =
698       PromoteToType.find(std::make_pair(Op, VT.SimpleTy));
699     if (PTTI != PromoteToType.end()) return PTTI->second;
700
701     assert((VT.isInteger() || VT.isFloatingPoint()) &&
702            "Cannot autopromote this type, add it with AddPromotedToType.");
703
704     MVT NVT = VT;
705     do {
706       NVT = (MVT::SimpleValueType)(NVT.SimpleTy+1);
707       assert(NVT.isInteger() == VT.isInteger() && NVT != MVT::isVoid &&
708              "Didn't find type to promote to!");
709     } while (!isTypeLegal(NVT) ||
710               getOperationAction(Op, NVT) == Promote);
711     return NVT;
712   }
713
714   /// Return the EVT corresponding to this LLVM type.  This is fixed by the LLVM
715   /// operations except for the pointer size.  If AllowUnknown is true, this
716   /// will return MVT::Other for types with no EVT counterpart (e.g. structs),
717   /// otherwise it will assert.
718   EVT getValueType(Type *Ty, bool AllowUnknown = false) const {
719     // Lower scalar pointers to native pointer types.
720     if (PointerType *PTy = dyn_cast<PointerType>(Ty))
721       return getPointerTy(PTy->getAddressSpace());
722
723     if (Ty->isVectorTy()) {
724       VectorType *VTy = cast<VectorType>(Ty);
725       Type *Elm = VTy->getElementType();
726       // Lower vectors of pointers to native pointer types.
727       if (PointerType *PT = dyn_cast<PointerType>(Elm)) {
728         EVT PointerTy(getPointerTy(PT->getAddressSpace()));
729         Elm = PointerTy.getTypeForEVT(Ty->getContext());
730       }
731
732       return EVT::getVectorVT(Ty->getContext(), EVT::getEVT(Elm, false),
733                        VTy->getNumElements());
734     }
735     return EVT::getEVT(Ty, AllowUnknown);
736   }
737
738   /// Return the MVT corresponding to this LLVM type. See getValueType.
739   MVT getSimpleValueType(Type *Ty, bool AllowUnknown = false) const {
740     return getValueType(Ty, AllowUnknown).getSimpleVT();
741   }
742
743   /// Return the desired alignment for ByVal or InAlloca aggregate function
744   /// arguments in the caller parameter area.  This is the actual alignment, not
745   /// its logarithm.
746   virtual unsigned getByValTypeAlignment(Type *Ty) const;
747
748   /// Return the type of registers that this ValueType will eventually require.
749   MVT getRegisterType(MVT VT) const {
750     assert((unsigned)VT.SimpleTy < array_lengthof(RegisterTypeForVT));
751     return RegisterTypeForVT[VT.SimpleTy];
752   }
753
754   /// Return the type of registers that this ValueType will eventually require.
755   MVT getRegisterType(LLVMContext &Context, EVT VT) const {
756     if (VT.isSimple()) {
757       assert((unsigned)VT.getSimpleVT().SimpleTy <
758                 array_lengthof(RegisterTypeForVT));
759       return RegisterTypeForVT[VT.getSimpleVT().SimpleTy];
760     }
761     if (VT.isVector()) {
762       EVT VT1;
763       MVT RegisterVT;
764       unsigned NumIntermediates;
765       (void)getVectorTypeBreakdown(Context, VT, VT1,
766                                    NumIntermediates, RegisterVT);
767       return RegisterVT;
768     }
769     if (VT.isInteger()) {
770       return getRegisterType(Context, getTypeToTransformTo(Context, VT));
771     }
772     llvm_unreachable("Unsupported extended type!");
773   }
774
775   /// Return the number of registers that this ValueType will eventually
776   /// require.
777   ///
778   /// This is one for any types promoted to live in larger registers, but may be
779   /// more than one for types (like i64) that are split into pieces.  For types
780   /// like i140, which are first promoted then expanded, it is the number of
781   /// registers needed to hold all the bits of the original type.  For an i140
782   /// on a 32 bit machine this means 5 registers.
783   unsigned getNumRegisters(LLVMContext &Context, EVT VT) const {
784     if (VT.isSimple()) {
785       assert((unsigned)VT.getSimpleVT().SimpleTy <
786                 array_lengthof(NumRegistersForVT));
787       return NumRegistersForVT[VT.getSimpleVT().SimpleTy];
788     }
789     if (VT.isVector()) {
790       EVT VT1;
791       MVT VT2;
792       unsigned NumIntermediates;
793       return getVectorTypeBreakdown(Context, VT, VT1, NumIntermediates, VT2);
794     }
795     if (VT.isInteger()) {
796       unsigned BitWidth = VT.getSizeInBits();
797       unsigned RegWidth = getRegisterType(Context, VT).getSizeInBits();
798       return (BitWidth + RegWidth - 1) / RegWidth;
799     }
800     llvm_unreachable("Unsupported extended type!");
801   }
802
803   /// If true, then instruction selection should seek to shrink the FP constant
804   /// of the specified type to a smaller type in order to save space and / or
805   /// reduce runtime.
806   virtual bool ShouldShrinkFPConstant(EVT) const { return true; }
807
808   // Return true if it is profitable to reduce the given load node to a smaller
809   // type.
810   //
811   // e.g. (i16 (trunc (i32 (load x))) -> i16 load x should be performed
812   virtual bool shouldReduceLoadWidth(SDNode *Load,
813                                      ISD::LoadExtType ExtTy,
814                                      EVT NewVT) const {
815     return true;
816   }
817
818   /// When splitting a value of the specified type into parts, does the Lo
819   /// or Hi part come first?  This usually follows the endianness, except
820   /// for ppcf128, where the Hi part always comes first.
821   bool hasBigEndianPartOrdering(EVT VT) const {
822     return isBigEndian() || VT == MVT::ppcf128;
823   }
824
825   /// If true, the target has custom DAG combine transformations that it can
826   /// perform for the specified node.
827   bool hasTargetDAGCombine(ISD::NodeType NT) const {
828     assert(unsigned(NT >> 3) < array_lengthof(TargetDAGCombineArray));
829     return TargetDAGCombineArray[NT >> 3] & (1 << (NT&7));
830   }
831
832   /// \brief Get maximum # of store operations permitted for llvm.memset
833   ///
834   /// This function returns the maximum number of store operations permitted
835   /// to replace a call to llvm.memset. The value is set by the target at the
836   /// performance threshold for such a replacement. If OptSize is true,
837   /// return the limit for functions that have OptSize attribute.
838   unsigned getMaxStoresPerMemset(bool OptSize) const {
839     return OptSize ? MaxStoresPerMemsetOptSize : MaxStoresPerMemset;
840   }
841
842   /// \brief Get maximum # of store operations permitted for llvm.memcpy
843   ///
844   /// This function returns the maximum number of store operations permitted
845   /// to replace a call to llvm.memcpy. The value is set by the target at the
846   /// performance threshold for such a replacement. If OptSize is true,
847   /// return the limit for functions that have OptSize attribute.
848   unsigned getMaxStoresPerMemcpy(bool OptSize) const {
849     return OptSize ? MaxStoresPerMemcpyOptSize : MaxStoresPerMemcpy;
850   }
851
852   /// \brief Get maximum # of store operations permitted for llvm.memmove
853   ///
854   /// This function returns the maximum number of store operations permitted
855   /// to replace a call to llvm.memmove. The value is set by the target at the
856   /// performance threshold for such a replacement. If OptSize is true,
857   /// return the limit for functions that have OptSize attribute.
858   unsigned getMaxStoresPerMemmove(bool OptSize) const {
859     return OptSize ? MaxStoresPerMemmoveOptSize : MaxStoresPerMemmove;
860   }
861
862   /// \brief Determine if the target supports unaligned memory accesses.
863   ///
864   /// This function returns true if the target allows unaligned memory accesses
865   /// of the specified type in the given address space. If true, it also returns
866   /// whether the unaligned memory access is "fast" in the last argument by
867   /// reference. This is used, for example, in situations where an array
868   /// copy/move/set is converted to a sequence of store operations. Its use
869   /// helps to ensure that such replacements don't generate code that causes an
870   /// alignment error (trap) on the target machine.
871   virtual bool allowsMisalignedMemoryAccesses(EVT,
872                                               unsigned AddrSpace = 0,
873                                               unsigned Align = 1,
874                                               bool * /*Fast*/ = nullptr) const {
875     return false;
876   }
877
878   /// Returns the target specific optimal type for load and store operations as
879   /// a result of memset, memcpy, and memmove lowering.
880   ///
881   /// If DstAlign is zero that means it's safe to destination alignment can
882   /// satisfy any constraint. Similarly if SrcAlign is zero it means there isn't
883   /// a need to check it against alignment requirement, probably because the
884   /// source does not need to be loaded. If 'IsMemset' is true, that means it's
885   /// expanding a memset. If 'ZeroMemset' is true, that means it's a memset of
886   /// zero. 'MemcpyStrSrc' indicates whether the memcpy source is constant so it
887   /// does not need to be loaded.  It returns EVT::Other if the type should be
888   /// determined using generic target-independent logic.
889   virtual EVT getOptimalMemOpType(uint64_t /*Size*/,
890                                   unsigned /*DstAlign*/, unsigned /*SrcAlign*/,
891                                   bool /*IsMemset*/,
892                                   bool /*ZeroMemset*/,
893                                   bool /*MemcpyStrSrc*/,
894                                   MachineFunction &/*MF*/) const {
895     return MVT::Other;
896   }
897
898   /// Returns true if it's safe to use load / store of the specified type to
899   /// expand memcpy / memset inline.
900   ///
901   /// This is mostly true for all types except for some special cases. For
902   /// example, on X86 targets without SSE2 f64 load / store are done with fldl /
903   /// fstpl which also does type conversion. Note the specified type doesn't
904   /// have to be legal as the hook is used before type legalization.
905   virtual bool isSafeMemOpType(MVT /*VT*/) const { return true; }
906
907   /// Determine if we should use _setjmp or setjmp to implement llvm.setjmp.
908   bool usesUnderscoreSetJmp() const {
909     return UseUnderscoreSetJmp;
910   }
911
912   /// Determine if we should use _longjmp or longjmp to implement llvm.longjmp.
913   bool usesUnderscoreLongJmp() const {
914     return UseUnderscoreLongJmp;
915   }
916
917   /// Return integer threshold on number of blocks to use jump tables rather
918   /// than if sequence.
919   int getMinimumJumpTableEntries() const {
920     return MinimumJumpTableEntries;
921   }
922
923   /// If a physical register, this specifies the register that
924   /// llvm.savestack/llvm.restorestack should save and restore.
925   unsigned getStackPointerRegisterToSaveRestore() const {
926     return StackPointerRegisterToSaveRestore;
927   }
928
929   /// If a physical register, this returns the register that receives the
930   /// exception address on entry to a landing pad.
931   unsigned getExceptionPointerRegister() const {
932     return ExceptionPointerRegister;
933   }
934
935   /// If a physical register, this returns the register that receives the
936   /// exception typeid on entry to a landing pad.
937   unsigned getExceptionSelectorRegister() const {
938     return ExceptionSelectorRegister;
939   }
940
941   /// Returns the target's jmp_buf size in bytes (if never set, the default is
942   /// 200)
943   unsigned getJumpBufSize() const {
944     return JumpBufSize;
945   }
946
947   /// Returns the target's jmp_buf alignment in bytes (if never set, the default
948   /// is 0)
949   unsigned getJumpBufAlignment() const {
950     return JumpBufAlignment;
951   }
952
953   /// Return the minimum stack alignment of an argument.
954   unsigned getMinStackArgumentAlignment() const {
955     return MinStackArgumentAlignment;
956   }
957
958   /// Return the minimum function alignment.
959   unsigned getMinFunctionAlignment() const {
960     return MinFunctionAlignment;
961   }
962
963   /// Return the preferred function alignment.
964   unsigned getPrefFunctionAlignment() const {
965     return PrefFunctionAlignment;
966   }
967
968   /// Return the preferred loop alignment.
969   virtual unsigned getPrefLoopAlignment(MachineLoop *ML = nullptr) const {
970     return PrefLoopAlignment;
971   }
972
973   /// Return whether the DAG builder should automatically insert fences and
974   /// reduce ordering for atomics.
975   bool getInsertFencesForAtomic() const {
976     return InsertFencesForAtomic;
977   }
978
979   /// Return true if the target stores stack protector cookies at a fixed offset
980   /// in some non-standard address space, and populates the address space and
981   /// offset as appropriate.
982   virtual bool getStackCookieLocation(unsigned &/*AddressSpace*/,
983                                       unsigned &/*Offset*/) const {
984     return false;
985   }
986
987   /// Returns true if a cast between SrcAS and DestAS is a noop.
988   virtual bool isNoopAddrSpaceCast(unsigned SrcAS, unsigned DestAS) const {
989     return false;
990   }
991
992   /// Return true if the pointer arguments to CI should be aligned by aligning
993   /// the object whose address is being passed. If so then MinSize is set to the
994   /// minimum size the object must be to be aligned and PrefAlign is set to the
995   /// preferred alignment.
996   virtual bool shouldAlignPointerArgs(CallInst * /*CI*/, unsigned & /*MinSize*/,
997                                       unsigned & /*PrefAlign*/) const {
998     return false;
999   }
1000
1001   //===--------------------------------------------------------------------===//
1002   /// \name Helpers for TargetTransformInfo implementations
1003   /// @{
1004
1005   /// Get the ISD node that corresponds to the Instruction class opcode.
1006   int InstructionOpcodeToISD(unsigned Opcode) const;
1007
1008   /// Estimate the cost of type-legalization and the legalized type.
1009   std::pair<unsigned, MVT> getTypeLegalizationCost(Type *Ty) const;
1010
1011   /// @}
1012
1013   //===--------------------------------------------------------------------===//
1014   /// \name Helpers for atomic expansion.
1015   /// @{
1016
1017   /// True if AtomicExpandPass should use emitLoadLinked/emitStoreConditional
1018   /// and expand AtomicCmpXchgInst.
1019   virtual bool hasLoadLinkedStoreConditional() const { return false; }
1020
1021   /// Perform a load-linked operation on Addr, returning a "Value *" with the
1022   /// corresponding pointee type. This may entail some non-trivial operations to
1023   /// truncate or reconstruct types that will be illegal in the backend. See
1024   /// ARMISelLowering for an example implementation.
1025   virtual Value *emitLoadLinked(IRBuilder<> &Builder, Value *Addr,
1026                                 AtomicOrdering Ord) const {
1027     llvm_unreachable("Load linked unimplemented on this target");
1028   }
1029
1030   /// Perform a store-conditional operation to Addr. Return the status of the
1031   /// store. This should be 0 if the store succeeded, non-zero otherwise.
1032   virtual Value *emitStoreConditional(IRBuilder<> &Builder, Value *Val,
1033                                       Value *Addr, AtomicOrdering Ord) const {
1034     llvm_unreachable("Store conditional unimplemented on this target");
1035   }
1036
1037   /// Inserts in the IR a target-specific intrinsic specifying a fence.
1038   /// It is called by AtomicExpandPass before expanding an
1039   ///   AtomicRMW/AtomicCmpXchg/AtomicStore/AtomicLoad.
1040   /// RMW and CmpXchg set both IsStore and IsLoad to true.
1041   /// This function should either return a nullptr, or a pointer to an IR-level
1042   ///   Instruction*. Even complex fence sequences can be represented by a
1043   ///   single Instruction* through an intrinsic to be lowered later.
1044   /// Backends with !getInsertFencesForAtomic() should keep a no-op here.
1045   /// Backends should override this method to produce target-specific intrinsic
1046   ///   for their fences.
1047   /// FIXME: Please note that the default implementation here in terms of
1048   ///   IR-level fences exists for historical/compatibility reasons and is
1049   ///   *unsound* ! Fences cannot, in general, be used to restore sequential
1050   ///   consistency. For example, consider the following example:
1051   /// atomic<int> x = y = 0;
1052   /// int r1, r2, r3, r4;
1053   /// Thread 0:
1054   ///   x.store(1);
1055   /// Thread 1:
1056   ///   y.store(1);
1057   /// Thread 2:
1058   ///   r1 = x.load();
1059   ///   r2 = y.load();
1060   /// Thread 3:
1061   ///   r3 = y.load();
1062   ///   r4 = x.load();
1063   ///  r1 = r3 = 1 and r2 = r4 = 0 is impossible as long as the accesses are all
1064   ///  seq_cst. But if they are lowered to monotonic accesses, no amount of
1065   ///  IR-level fences can prevent it.
1066   /// @{
1067   virtual Instruction *emitLeadingFence(IRBuilder<> &Builder,
1068                                         AtomicOrdering Ord, bool IsStore,
1069                                         bool IsLoad) const {
1070     if (!getInsertFencesForAtomic())
1071       return nullptr;
1072
1073     if (isAtLeastRelease(Ord) && IsStore)
1074       return Builder.CreateFence(Ord);
1075     else
1076       return nullptr;
1077   }
1078
1079   virtual Instruction *emitTrailingFence(IRBuilder<> &Builder,
1080                                          AtomicOrdering Ord, bool IsStore,
1081                                          bool IsLoad) const {
1082     if (!getInsertFencesForAtomic())
1083       return nullptr;
1084
1085     if (isAtLeastAcquire(Ord))
1086       return Builder.CreateFence(Ord);
1087     else
1088       return nullptr;
1089   }
1090   /// @}
1091
1092   /// Returns true if the given (atomic) store should be expanded by the
1093   /// IR-level AtomicExpand pass into an "atomic xchg" which ignores its input.
1094   virtual bool shouldExpandAtomicStoreInIR(StoreInst *SI) const {
1095     return false;
1096   }
1097
1098   /// Returns true if arguments should be sign-extended in lib calls.
1099   virtual bool shouldSignExtendTypeInLibCall(EVT Type, bool IsSigned) const {
1100     return IsSigned;
1101  }
1102
1103   /// Returns true if the given (atomic) load should be expanded by the
1104   /// IR-level AtomicExpand pass into a load-linked instruction
1105   /// (through emitLoadLinked()).
1106   virtual bool shouldExpandAtomicLoadInIR(LoadInst *LI) const { return false; }
1107
1108   /// Returns how the IR-level AtomicExpand pass should expand the given
1109   /// AtomicRMW, if at all. Default is to never expand.
1110   virtual AtomicRMWExpansionKind
1111   shouldExpandAtomicRMWInIR(AtomicRMWInst *) const {
1112     return AtomicRMWExpansionKind::None;
1113   }
1114
1115   /// On some platforms, an AtomicRMW that never actually modifies the value
1116   /// (such as fetch_add of 0) can be turned into a fence followed by an
1117   /// atomic load. This may sound useless, but it makes it possible for the
1118   /// processor to keep the cacheline shared, dramatically improving
1119   /// performance. And such idempotent RMWs are useful for implementing some
1120   /// kinds of locks, see for example (justification + benchmarks):
1121   /// http://www.hpl.hp.com/techreports/2012/HPL-2012-68.pdf
1122   /// This method tries doing that transformation, returning the atomic load if
1123   /// it succeeds, and nullptr otherwise.
1124   /// If shouldExpandAtomicLoadInIR returns true on that load, it will undergo
1125   /// another round of expansion.
1126   virtual LoadInst *
1127   lowerIdempotentRMWIntoFencedLoad(AtomicRMWInst *RMWI) const {
1128     return nullptr;
1129   }
1130
1131   /// Returns true if we should normalize
1132   /// select(N0&N1, X, Y) => select(N0, select(N1, X, Y), Y) and
1133   /// select(N0|N1, X, Y) => select(N0, select(N1, X, Y, Y)) if it is likely
1134   /// that it saves us from materializing N0 and N1 in an integer register.
1135   /// Targets that are able to perform and/or on flags should return false here.
1136   virtual bool shouldNormalizeToSelectSequence(LLVMContext &Context,
1137                                                EVT VT) const {
1138     // If a target has multiple condition registers, then it likely has logical
1139     // operations on those registers.
1140     if (hasMultipleConditionRegisters())
1141       return false;
1142     // Only do the transform if the value won't be split into multiple
1143     // registers.
1144     LegalizeTypeAction Action = getTypeAction(Context, VT);
1145     return Action != TypeExpandInteger && Action != TypeExpandFloat &&
1146       Action != TypeSplitVector;
1147   }
1148
1149   //===--------------------------------------------------------------------===//
1150   // TargetLowering Configuration Methods - These methods should be invoked by
1151   // the derived class constructor to configure this object for the target.
1152   //
1153 protected:
1154   /// Specify how the target extends the result of integer and floating point
1155   /// boolean values from i1 to a wider type.  See getBooleanContents.
1156   void setBooleanContents(BooleanContent Ty) {
1157     BooleanContents = Ty;
1158     BooleanFloatContents = Ty;
1159   }
1160
1161   /// Specify how the target extends the result of integer and floating point
1162   /// boolean values from i1 to a wider type.  See getBooleanContents.
1163   void setBooleanContents(BooleanContent IntTy, BooleanContent FloatTy) {
1164     BooleanContents = IntTy;
1165     BooleanFloatContents = FloatTy;
1166   }
1167
1168   /// Specify how the target extends the result of a vector boolean value from a
1169   /// vector of i1 to a wider type.  See getBooleanContents.
1170   void setBooleanVectorContents(BooleanContent Ty) {
1171     BooleanVectorContents = Ty;
1172   }
1173
1174   /// Specify the target scheduling preference.
1175   void setSchedulingPreference(Sched::Preference Pref) {
1176     SchedPreferenceInfo = Pref;
1177   }
1178
1179   /// Indicate whether this target prefers to use _setjmp to implement
1180   /// llvm.setjmp or the version without _.  Defaults to false.
1181   void setUseUnderscoreSetJmp(bool Val) {
1182     UseUnderscoreSetJmp = Val;
1183   }
1184
1185   /// Indicate whether this target prefers to use _longjmp to implement
1186   /// llvm.longjmp or the version without _.  Defaults to false.
1187   void setUseUnderscoreLongJmp(bool Val) {
1188     UseUnderscoreLongJmp = Val;
1189   }
1190
1191   /// Indicate the number of blocks to generate jump tables rather than if
1192   /// sequence.
1193   void setMinimumJumpTableEntries(int Val) {
1194     MinimumJumpTableEntries = Val;
1195   }
1196
1197   /// If set to a physical register, this specifies the register that
1198   /// llvm.savestack/llvm.restorestack should save and restore.
1199   void setStackPointerRegisterToSaveRestore(unsigned R) {
1200     StackPointerRegisterToSaveRestore = R;
1201   }
1202
1203   /// If set to a physical register, this sets the register that receives the
1204   /// exception address on entry to a landing pad.
1205   void setExceptionPointerRegister(unsigned R) {
1206     ExceptionPointerRegister = R;
1207   }
1208
1209   /// If set to a physical register, this sets the register that receives the
1210   /// exception typeid on entry to a landing pad.
1211   void setExceptionSelectorRegister(unsigned R) {
1212     ExceptionSelectorRegister = R;
1213   }
1214
1215   /// Tells the code generator not to expand operations into sequences that use
1216   /// the select operations if possible.
1217   void setSelectIsExpensive(bool isExpensive = true) {
1218     SelectIsExpensive = isExpensive;
1219   }
1220
1221   /// Tells the code generator that the target has multiple (allocatable)
1222   /// condition registers that can be used to store the results of comparisons
1223   /// for use by selects and conditional branches. With multiple condition
1224   /// registers, the code generator will not aggressively sink comparisons into
1225   /// the blocks of their users.
1226   void setHasMultipleConditionRegisters(bool hasManyRegs = true) {
1227     HasMultipleConditionRegisters = hasManyRegs;
1228   }
1229
1230   /// Tells the code generator that the target has BitExtract instructions.
1231   /// The code generator will aggressively sink "shift"s into the blocks of
1232   /// their users if the users will generate "and" instructions which can be
1233   /// combined with "shift" to BitExtract instructions.
1234   void setHasExtractBitsInsn(bool hasExtractInsn = true) {
1235     HasExtractBitsInsn = hasExtractInsn;
1236   }
1237
1238   /// Tells the code generator not to expand sequence of operations into a
1239   /// separate sequences that increases the amount of flow control.
1240   void setJumpIsExpensive(bool isExpensive = true) {
1241     JumpIsExpensive = isExpensive;
1242   }
1243
1244   /// Tells the code generator that integer divide is expensive, and if
1245   /// possible, should be replaced by an alternate sequence of instructions not
1246   /// containing an integer divide.
1247   void setIntDivIsCheap(bool isCheap = true) { IntDivIsCheap = isCheap; }
1248
1249   /// Tells the code generator that fsqrt is cheap, and should not be replaced
1250   /// with an alternative sequence of instructions.
1251   void setFsqrtIsCheap(bool isCheap = true) { FsqrtIsCheap = isCheap; }
1252
1253   /// Tells the code generator that this target supports floating point
1254   /// exceptions and cares about preserving floating point exception behavior.
1255   void setHasFloatingPointExceptions(bool FPExceptions = true) {
1256     HasFloatingPointExceptions = FPExceptions;
1257   }
1258
1259   /// Tells the code generator which bitwidths to bypass.
1260   void addBypassSlowDiv(unsigned int SlowBitWidth, unsigned int FastBitWidth) {
1261     BypassSlowDivWidths[SlowBitWidth] = FastBitWidth;
1262   }
1263
1264   /// Tells the code generator that it shouldn't generate sra/srl/add/sra for a
1265   /// signed divide by power of two; let the target handle it.
1266   void setPow2SDivIsCheap(bool isCheap = true) { Pow2SDivIsCheap = isCheap; }
1267
1268   /// Add the specified register class as an available regclass for the
1269   /// specified value type. This indicates the selector can handle values of
1270   /// that class natively.
1271   void addRegisterClass(MVT VT, const TargetRegisterClass *RC) {
1272     assert((unsigned)VT.SimpleTy < array_lengthof(RegClassForVT));
1273     AvailableRegClasses.push_back(std::make_pair(VT, RC));
1274     RegClassForVT[VT.SimpleTy] = RC;
1275   }
1276
1277   /// Remove all register classes.
1278   void clearRegisterClasses() {
1279     memset(RegClassForVT, 0,MVT::LAST_VALUETYPE * sizeof(TargetRegisterClass*));
1280
1281     AvailableRegClasses.clear();
1282   }
1283
1284   /// \brief Remove all operation actions.
1285   void clearOperationActions() {
1286   }
1287
1288   /// Return the largest legal super-reg register class of the register class
1289   /// for the specified type and its associated "cost".
1290   virtual std::pair<const TargetRegisterClass *, uint8_t>
1291   findRepresentativeClass(const TargetRegisterInfo *TRI, MVT VT) const;
1292
1293   /// Once all of the register classes are added, this allows us to compute
1294   /// derived properties we expose.
1295   void computeRegisterProperties(const TargetRegisterInfo *TRI);
1296
1297   /// Indicate that the specified operation does not work with the specified
1298   /// type and indicate what to do about it.
1299   void setOperationAction(unsigned Op, MVT VT,
1300                           LegalizeAction Action) {
1301     assert(Op < array_lengthof(OpActions[0]) && "Table isn't big enough!");
1302     OpActions[(unsigned)VT.SimpleTy][Op] = (uint8_t)Action;
1303   }
1304
1305   /// Indicate that the specified load with extension does not work with the
1306   /// specified type and indicate what to do about it.
1307   void setLoadExtAction(unsigned ExtType, MVT ValVT, MVT MemVT,
1308                         LegalizeAction Action) {
1309     assert(ExtType < ISD::LAST_LOADEXT_TYPE && ValVT.isValid() &&
1310            MemVT.isValid() && "Table isn't big enough!");
1311     LoadExtActions[ValVT.SimpleTy][MemVT.SimpleTy][ExtType] = (uint8_t)Action;
1312   }
1313
1314   /// Indicate that the specified truncating store does not work with the
1315   /// specified type and indicate what to do about it.
1316   void setTruncStoreAction(MVT ValVT, MVT MemVT,
1317                            LegalizeAction Action) {
1318     assert(ValVT.isValid() && MemVT.isValid() && "Table isn't big enough!");
1319     TruncStoreActions[ValVT.SimpleTy][MemVT.SimpleTy] = (uint8_t)Action;
1320   }
1321
1322   /// Indicate that the specified indexed load does or does not work with the
1323   /// specified type and indicate what to do abort it.
1324   ///
1325   /// NOTE: All indexed mode loads are initialized to Expand in
1326   /// TargetLowering.cpp
1327   void setIndexedLoadAction(unsigned IdxMode, MVT VT,
1328                             LegalizeAction Action) {
1329     assert(VT.isValid() && IdxMode < ISD::LAST_INDEXED_MODE &&
1330            (unsigned)Action < 0xf && "Table isn't big enough!");
1331     // Load action are kept in the upper half.
1332     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] &= ~0xf0;
1333     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] |= ((uint8_t)Action) <<4;
1334   }
1335
1336   /// Indicate that the specified indexed store does or does not work with the
1337   /// specified type and indicate what to do about it.
1338   ///
1339   /// NOTE: All indexed mode stores are initialized to Expand in
1340   /// TargetLowering.cpp
1341   void setIndexedStoreAction(unsigned IdxMode, MVT VT,
1342                              LegalizeAction Action) {
1343     assert(VT.isValid() && IdxMode < ISD::LAST_INDEXED_MODE &&
1344            (unsigned)Action < 0xf && "Table isn't big enough!");
1345     // Store action are kept in the lower half.
1346     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] &= ~0x0f;
1347     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] |= ((uint8_t)Action);
1348   }
1349
1350   /// Indicate that the specified condition code is or isn't supported on the
1351   /// target and indicate what to do about it.
1352   void setCondCodeAction(ISD::CondCode CC, MVT VT,
1353                          LegalizeAction Action) {
1354     assert(VT.isValid() && (unsigned)CC < array_lengthof(CondCodeActions) &&
1355            "Table isn't big enough!");
1356     /// The lower 5 bits of the SimpleTy index into Nth 2bit set from the 32-bit
1357     /// value and the upper 27 bits index into the second dimension of the array
1358     /// to select what 32-bit value to use.
1359     uint32_t Shift = 2 * (VT.SimpleTy & 0xF);
1360     CondCodeActions[CC][VT.SimpleTy >> 4] &= ~((uint32_t)0x3 << Shift);
1361     CondCodeActions[CC][VT.SimpleTy >> 4] |= (uint32_t)Action << Shift;
1362   }
1363
1364   /// If Opc/OrigVT is specified as being promoted, the promotion code defaults
1365   /// to trying a larger integer/fp until it can find one that works. If that
1366   /// default is insufficient, this method can be used by the target to override
1367   /// the default.
1368   void AddPromotedToType(unsigned Opc, MVT OrigVT, MVT DestVT) {
1369     PromoteToType[std::make_pair(Opc, OrigVT.SimpleTy)] = DestVT.SimpleTy;
1370   }
1371
1372   /// Targets should invoke this method for each target independent node that
1373   /// they want to provide a custom DAG combiner for by implementing the
1374   /// PerformDAGCombine virtual method.
1375   void setTargetDAGCombine(ISD::NodeType NT) {
1376     assert(unsigned(NT >> 3) < array_lengthof(TargetDAGCombineArray));
1377     TargetDAGCombineArray[NT >> 3] |= 1 << (NT&7);
1378   }
1379
1380   /// Set the target's required jmp_buf buffer size (in bytes); default is 200
1381   void setJumpBufSize(unsigned Size) {
1382     JumpBufSize = Size;
1383   }
1384
1385   /// Set the target's required jmp_buf buffer alignment (in bytes); default is
1386   /// 0
1387   void setJumpBufAlignment(unsigned Align) {
1388     JumpBufAlignment = Align;
1389   }
1390
1391   /// Set the target's minimum function alignment (in log2(bytes))
1392   void setMinFunctionAlignment(unsigned Align) {
1393     MinFunctionAlignment = Align;
1394   }
1395
1396   /// Set the target's preferred function alignment.  This should be set if
1397   /// there is a performance benefit to higher-than-minimum alignment (in
1398   /// log2(bytes))
1399   void setPrefFunctionAlignment(unsigned Align) {
1400     PrefFunctionAlignment = Align;
1401   }
1402
1403   /// Set the target's preferred loop alignment. Default alignment is zero, it
1404   /// means the target does not care about loop alignment.  The alignment is
1405   /// specified in log2(bytes). The target may also override
1406   /// getPrefLoopAlignment to provide per-loop values.
1407   void setPrefLoopAlignment(unsigned Align) {
1408     PrefLoopAlignment = Align;
1409   }
1410
1411   /// Set the minimum stack alignment of an argument (in log2(bytes)).
1412   void setMinStackArgumentAlignment(unsigned Align) {
1413     MinStackArgumentAlignment = Align;
1414   }
1415
1416   /// Set if the DAG builder should automatically insert fences and reduce the
1417   /// order of atomic memory operations to Monotonic.
1418   void setInsertFencesForAtomic(bool fence) {
1419     InsertFencesForAtomic = fence;
1420   }
1421
1422 public:
1423   //===--------------------------------------------------------------------===//
1424   // Addressing mode description hooks (used by LSR etc).
1425   //
1426
1427   /// CodeGenPrepare sinks address calculations into the same BB as Load/Store
1428   /// instructions reading the address. This allows as much computation as
1429   /// possible to be done in the address mode for that operand. This hook lets
1430   /// targets also pass back when this should be done on intrinsics which
1431   /// load/store.
1432   virtual bool GetAddrModeArguments(IntrinsicInst * /*I*/,
1433                                     SmallVectorImpl<Value*> &/*Ops*/,
1434                                     Type *&/*AccessTy*/,
1435                                     unsigned AddrSpace = 0) const {
1436     return false;
1437   }
1438
1439   /// This represents an addressing mode of:
1440   ///    BaseGV + BaseOffs + BaseReg + Scale*ScaleReg
1441   /// If BaseGV is null,  there is no BaseGV.
1442   /// If BaseOffs is zero, there is no base offset.
1443   /// If HasBaseReg is false, there is no base register.
1444   /// If Scale is zero, there is no ScaleReg.  Scale of 1 indicates a reg with
1445   /// no scale.
1446   struct AddrMode {
1447     GlobalValue *BaseGV;
1448     int64_t      BaseOffs;
1449     bool         HasBaseReg;
1450     int64_t      Scale;
1451     AddrMode() : BaseGV(nullptr), BaseOffs(0), HasBaseReg(false), Scale(0) {}
1452   };
1453
1454   /// Return true if the addressing mode represented by AM is legal for this
1455   /// target, for a load/store of the specified type.
1456   ///
1457   /// The type may be VoidTy, in which case only return true if the addressing
1458   /// mode is legal for a load/store of any legal type.  TODO: Handle
1459   /// pre/postinc as well.
1460   /// TODO: Remove default argument
1461   virtual bool isLegalAddressingMode(const AddrMode &AM, Type *Ty,
1462                                      unsigned AS = 0) const;
1463
1464   /// \brief Return the cost of the scaling factor used in the addressing mode
1465   /// represented by AM for this target, for a load/store of the specified type.
1466   ///
1467   /// If the AM is supported, the return value must be >= 0.
1468   /// If the AM is not supported, it returns a negative value.
1469   /// TODO: Handle pre/postinc as well.
1470   /// TODO: Remove default argument
1471   virtual int getScalingFactorCost(const AddrMode &AM, Type *Ty,
1472                                    unsigned AS = 0) const {
1473     // Default: assume that any scaling factor used in a legal AM is free.
1474     if (isLegalAddressingMode(AM, Ty, AS))
1475       return 0;
1476     return -1;
1477   }
1478
1479   /// Return true if the specified immediate is legal icmp immediate, that is
1480   /// the target has icmp instructions which can compare a register against the
1481   /// immediate without having to materialize the immediate into a register.
1482   virtual bool isLegalICmpImmediate(int64_t) const {
1483     return true;
1484   }
1485
1486   /// Return true if the specified immediate is legal add immediate, that is the
1487   /// target has add instructions which can add a register with the immediate
1488   /// without having to materialize the immediate into a register.
1489   virtual bool isLegalAddImmediate(int64_t) const {
1490     return true;
1491   }
1492
1493   /// Return true if it's significantly cheaper to shift a vector by a uniform
1494   /// scalar than by an amount which will vary across each lane. On x86, for
1495   /// example, there is a "psllw" instruction for the former case, but no simple
1496   /// instruction for a general "a << b" operation on vectors.
1497   virtual bool isVectorShiftByScalarCheap(Type *Ty) const {
1498     return false;
1499   }
1500
1501   /// Return true if it's free to truncate a value of type Ty1 to type
1502   /// Ty2. e.g. On x86 it's free to truncate a i32 value in register EAX to i16
1503   /// by referencing its sub-register AX.
1504   virtual bool isTruncateFree(Type * /*Ty1*/, Type * /*Ty2*/) const {
1505     return false;
1506   }
1507
1508   /// Return true if a truncation from Ty1 to Ty2 is permitted when deciding
1509   /// whether a call is in tail position. Typically this means that both results
1510   /// would be assigned to the same register or stack slot, but it could mean
1511   /// the target performs adequate checks of its own before proceeding with the
1512   /// tail call.
1513   virtual bool allowTruncateForTailCall(Type * /*Ty1*/, Type * /*Ty2*/) const {
1514     return false;
1515   }
1516
1517   virtual bool isTruncateFree(EVT /*VT1*/, EVT /*VT2*/) const {
1518     return false;
1519   }
1520
1521   virtual bool isProfitableToHoist(Instruction *I) const { return true; }
1522
1523   /// Return true if the extension represented by \p I is free.
1524   /// Unlikely the is[Z|FP]ExtFree family which is based on types,
1525   /// this method can use the context provided by \p I to decide
1526   /// whether or not \p I is free.
1527   /// This method extends the behavior of the is[Z|FP]ExtFree family.
1528   /// In other words, if is[Z|FP]Free returns true, then this method
1529   /// returns true as well. The converse is not true.
1530   /// The target can perform the adequate checks by overriding isExtFreeImpl.
1531   /// \pre \p I must be a sign, zero, or fp extension.
1532   bool isExtFree(const Instruction *I) const {
1533     switch (I->getOpcode()) {
1534     case Instruction::FPExt:
1535       if (isFPExtFree(EVT::getEVT(I->getType())))
1536         return true;
1537       break;
1538     case Instruction::ZExt:
1539       if (isZExtFree(I->getOperand(0)->getType(), I->getType()))
1540         return true;
1541       break;
1542     case Instruction::SExt:
1543       break;
1544     default:
1545       llvm_unreachable("Instruction is not an extension");
1546     }
1547     return isExtFreeImpl(I);
1548   }
1549
1550   /// Return true if any actual instruction that defines a value of type Ty1
1551   /// implicitly zero-extends the value to Ty2 in the result register.
1552   ///
1553   /// This does not necessarily include registers defined in unknown ways, such
1554   /// as incoming arguments, or copies from unknown virtual registers. Also, if
1555   /// isTruncateFree(Ty2, Ty1) is true, this does not necessarily apply to
1556   /// truncate instructions. e.g. on x86-64, all instructions that define 32-bit
1557   /// values implicit zero-extend the result out to 64 bits.
1558   virtual bool isZExtFree(Type * /*Ty1*/, Type * /*Ty2*/) const {
1559     return false;
1560   }
1561
1562   virtual bool isZExtFree(EVT /*VT1*/, EVT /*VT2*/) const {
1563     return false;
1564   }
1565
1566   /// Return true if the target supplies and combines to a paired load
1567   /// two loaded values of type LoadedType next to each other in memory.
1568   /// RequiredAlignment gives the minimal alignment constraints that must be met
1569   /// to be able to select this paired load.
1570   ///
1571   /// This information is *not* used to generate actual paired loads, but it is
1572   /// used to generate a sequence of loads that is easier to combine into a
1573   /// paired load.
1574   /// For instance, something like this:
1575   /// a = load i64* addr
1576   /// b = trunc i64 a to i32
1577   /// c = lshr i64 a, 32
1578   /// d = trunc i64 c to i32
1579   /// will be optimized into:
1580   /// b = load i32* addr1
1581   /// d = load i32* addr2
1582   /// Where addr1 = addr2 +/- sizeof(i32).
1583   ///
1584   /// In other words, unless the target performs a post-isel load combining,
1585   /// this information should not be provided because it will generate more
1586   /// loads.
1587   virtual bool hasPairedLoad(Type * /*LoadedType*/,
1588                              unsigned & /*RequiredAligment*/) const {
1589     return false;
1590   }
1591
1592   virtual bool hasPairedLoad(EVT /*LoadedType*/,
1593                              unsigned & /*RequiredAligment*/) const {
1594     return false;
1595   }
1596
1597   /// Return true if zero-extending the specific node Val to type VT2 is free
1598   /// (either because it's implicitly zero-extended such as ARM ldrb / ldrh or
1599   /// because it's folded such as X86 zero-extending loads).
1600   virtual bool isZExtFree(SDValue Val, EVT VT2) const {
1601     return isZExtFree(Val.getValueType(), VT2);
1602   }
1603
1604   /// Return true if an fpext operation is free (for instance, because
1605   /// single-precision floating-point numbers are implicitly extended to
1606   /// double-precision).
1607   virtual bool isFPExtFree(EVT VT) const {
1608     assert(VT.isFloatingPoint());
1609     return false;
1610   }
1611
1612   /// Return true if folding a vector load into ExtVal (a sign, zero, or any
1613   /// extend node) is profitable.
1614   virtual bool isVectorLoadExtDesirable(SDValue ExtVal) const { return false; }
1615
1616   /// Return true if an fneg operation is free to the point where it is never
1617   /// worthwhile to replace it with a bitwise operation.
1618   virtual bool isFNegFree(EVT VT) const {
1619     assert(VT.isFloatingPoint());
1620     return false;
1621   }
1622
1623   /// Return true if an fabs operation is free to the point where it is never
1624   /// worthwhile to replace it with a bitwise operation.
1625   virtual bool isFAbsFree(EVT VT) const {
1626     assert(VT.isFloatingPoint());
1627     return false;
1628   }
1629
1630   /// Return true if an FMA operation is faster than a pair of fmul and fadd
1631   /// instructions. fmuladd intrinsics will be expanded to FMAs when this method
1632   /// returns true, otherwise fmuladd is expanded to fmul + fadd.
1633   ///
1634   /// NOTE: This may be called before legalization on types for which FMAs are
1635   /// not legal, but should return true if those types will eventually legalize
1636   /// to types that support FMAs. After legalization, it will only be called on
1637   /// types that support FMAs (via Legal or Custom actions)
1638   virtual bool isFMAFasterThanFMulAndFAdd(EVT) const {
1639     return false;
1640   }
1641
1642   /// Return true if it's profitable to narrow operations of type VT1 to
1643   /// VT2. e.g. on x86, it's profitable to narrow from i32 to i8 but not from
1644   /// i32 to i16.
1645   virtual bool isNarrowingProfitable(EVT /*VT1*/, EVT /*VT2*/) const {
1646     return false;
1647   }
1648
1649   /// \brief Return true if it is beneficial to convert a load of a constant to
1650   /// just the constant itself.
1651   /// On some targets it might be more efficient to use a combination of
1652   /// arithmetic instructions to materialize the constant instead of loading it
1653   /// from a constant pool.
1654   virtual bool shouldConvertConstantLoadToIntImm(const APInt &Imm,
1655                                                  Type *Ty) const {
1656     return false;
1657   }
1658
1659   /// Return true if EXTRACT_SUBVECTOR is cheap for this result type
1660   /// with this index. This is needed because EXTRACT_SUBVECTOR usually
1661   /// has custom lowering that depends on the index of the first element,
1662   /// and only the target knows which lowering is cheap.
1663   virtual bool isExtractSubvectorCheap(EVT ResVT, unsigned Index) const {
1664     return false;
1665   }
1666
1667   //===--------------------------------------------------------------------===//
1668   // Runtime Library hooks
1669   //
1670
1671   /// Rename the default libcall routine name for the specified libcall.
1672   void setLibcallName(RTLIB::Libcall Call, const char *Name) {
1673     LibcallRoutineNames[Call] = Name;
1674   }
1675
1676   /// Get the libcall routine name for the specified libcall.
1677   const char *getLibcallName(RTLIB::Libcall Call) const {
1678     return LibcallRoutineNames[Call];
1679   }
1680
1681   /// Override the default CondCode to be used to test the result of the
1682   /// comparison libcall against zero.
1683   void setCmpLibcallCC(RTLIB::Libcall Call, ISD::CondCode CC) {
1684     CmpLibcallCCs[Call] = CC;
1685   }
1686
1687   /// Get the CondCode that's to be used to test the result of the comparison
1688   /// libcall against zero.
1689   ISD::CondCode getCmpLibcallCC(RTLIB::Libcall Call) const {
1690     return CmpLibcallCCs[Call];
1691   }
1692
1693   /// Set the CallingConv that should be used for the specified libcall.
1694   void setLibcallCallingConv(RTLIB::Libcall Call, CallingConv::ID CC) {
1695     LibcallCallingConvs[Call] = CC;
1696   }
1697
1698   /// Get the CallingConv that should be used for the specified libcall.
1699   CallingConv::ID getLibcallCallingConv(RTLIB::Libcall Call) const {
1700     return LibcallCallingConvs[Call];
1701   }
1702
1703 private:
1704   const TargetMachine &TM;
1705
1706   /// True if this is a little endian target.
1707   bool IsLittleEndian;
1708
1709   /// Tells the code generator not to expand operations into sequences that use
1710   /// the select operations if possible.
1711   bool SelectIsExpensive;
1712
1713   /// Tells the code generator that the target has multiple (allocatable)
1714   /// condition registers that can be used to store the results of comparisons
1715   /// for use by selects and conditional branches. With multiple condition
1716   /// registers, the code generator will not aggressively sink comparisons into
1717   /// the blocks of their users.
1718   bool HasMultipleConditionRegisters;
1719
1720   /// Tells the code generator that the target has BitExtract instructions.
1721   /// The code generator will aggressively sink "shift"s into the blocks of
1722   /// their users if the users will generate "and" instructions which can be
1723   /// combined with "shift" to BitExtract instructions.
1724   bool HasExtractBitsInsn;
1725
1726   /// Tells the code generator not to expand integer divides by constants into a
1727   /// sequence of muls, adds, and shifts.  This is a hack until a real cost
1728   /// model is in place.  If we ever optimize for size, this will be set to true
1729   /// unconditionally.
1730   bool IntDivIsCheap;
1731
1732   // Don't expand fsqrt with an approximation based on the inverse sqrt.
1733   bool FsqrtIsCheap;
1734
1735   /// Tells the code generator to bypass slow divide or remainder
1736   /// instructions. For example, BypassSlowDivWidths[32,8] tells the code
1737   /// generator to bypass 32-bit integer div/rem with an 8-bit unsigned integer
1738   /// div/rem when the operands are positive and less than 256.
1739   DenseMap <unsigned int, unsigned int> BypassSlowDivWidths;
1740
1741   /// Tells the code generator that it shouldn't generate sra/srl/add/sra for a
1742   /// signed divide by power of two; let the target handle it.
1743   bool Pow2SDivIsCheap;
1744
1745   /// Tells the code generator that it shouldn't generate extra flow control
1746   /// instructions and should attempt to combine flow control instructions via
1747   /// predication.
1748   bool JumpIsExpensive;
1749
1750   /// Whether the target supports or cares about preserving floating point
1751   /// exception behavior.
1752   bool HasFloatingPointExceptions;
1753
1754   /// This target prefers to use _setjmp to implement llvm.setjmp.
1755   ///
1756   /// Defaults to false.
1757   bool UseUnderscoreSetJmp;
1758
1759   /// This target prefers to use _longjmp to implement llvm.longjmp.
1760   ///
1761   /// Defaults to false.
1762   bool UseUnderscoreLongJmp;
1763
1764   /// Number of blocks threshold to use jump tables.
1765   int MinimumJumpTableEntries;
1766
1767   /// Information about the contents of the high-bits in boolean values held in
1768   /// a type wider than i1. See getBooleanContents.
1769   BooleanContent BooleanContents;
1770
1771   /// Information about the contents of the high-bits in boolean values held in
1772   /// a type wider than i1. See getBooleanContents.
1773   BooleanContent BooleanFloatContents;
1774
1775   /// Information about the contents of the high-bits in boolean vector values
1776   /// when the element type is wider than i1. See getBooleanContents.
1777   BooleanContent BooleanVectorContents;
1778
1779   /// The target scheduling preference: shortest possible total cycles or lowest
1780   /// register usage.
1781   Sched::Preference SchedPreferenceInfo;
1782
1783   /// The size, in bytes, of the target's jmp_buf buffers
1784   unsigned JumpBufSize;
1785
1786   /// The alignment, in bytes, of the target's jmp_buf buffers
1787   unsigned JumpBufAlignment;
1788
1789   /// The minimum alignment that any argument on the stack needs to have.
1790   unsigned MinStackArgumentAlignment;
1791
1792   /// The minimum function alignment (used when optimizing for size, and to
1793   /// prevent explicitly provided alignment from leading to incorrect code).
1794   unsigned MinFunctionAlignment;
1795
1796   /// The preferred function alignment (used when alignment unspecified and
1797   /// optimizing for speed).
1798   unsigned PrefFunctionAlignment;
1799
1800   /// The preferred loop alignment.
1801   unsigned PrefLoopAlignment;
1802
1803   /// Whether the DAG builder should automatically insert fences and reduce
1804   /// ordering for atomics.  (This will be set for for most architectures with
1805   /// weak memory ordering.)
1806   bool InsertFencesForAtomic;
1807
1808   /// If set to a physical register, this specifies the register that
1809   /// llvm.savestack/llvm.restorestack should save and restore.
1810   unsigned StackPointerRegisterToSaveRestore;
1811
1812   /// If set to a physical register, this specifies the register that receives
1813   /// the exception address on entry to a landing pad.
1814   unsigned ExceptionPointerRegister;
1815
1816   /// If set to a physical register, this specifies the register that receives
1817   /// the exception typeid on entry to a landing pad.
1818   unsigned ExceptionSelectorRegister;
1819
1820   /// This indicates the default register class to use for each ValueType the
1821   /// target supports natively.
1822   const TargetRegisterClass *RegClassForVT[MVT::LAST_VALUETYPE];
1823   unsigned char NumRegistersForVT[MVT::LAST_VALUETYPE];
1824   MVT RegisterTypeForVT[MVT::LAST_VALUETYPE];
1825
1826   /// This indicates the "representative" register class to use for each
1827   /// ValueType the target supports natively. This information is used by the
1828   /// scheduler to track register pressure. By default, the representative
1829   /// register class is the largest legal super-reg register class of the
1830   /// register class of the specified type. e.g. On x86, i8, i16, and i32's
1831   /// representative class would be GR32.
1832   const TargetRegisterClass *RepRegClassForVT[MVT::LAST_VALUETYPE];
1833
1834   /// This indicates the "cost" of the "representative" register class for each
1835   /// ValueType. The cost is used by the scheduler to approximate register
1836   /// pressure.
1837   uint8_t RepRegClassCostForVT[MVT::LAST_VALUETYPE];
1838
1839   /// For any value types we are promoting or expanding, this contains the value
1840   /// type that we are changing to.  For Expanded types, this contains one step
1841   /// of the expand (e.g. i64 -> i32), even if there are multiple steps required
1842   /// (e.g. i64 -> i16).  For types natively supported by the system, this holds
1843   /// the same type (e.g. i32 -> i32).
1844   MVT TransformToType[MVT::LAST_VALUETYPE];
1845
1846   /// For each operation and each value type, keep a LegalizeAction that
1847   /// indicates how instruction selection should deal with the operation.  Most
1848   /// operations are Legal (aka, supported natively by the target), but
1849   /// operations that are not should be described.  Note that operations on
1850   /// non-legal value types are not described here.
1851   uint8_t OpActions[MVT::LAST_VALUETYPE][ISD::BUILTIN_OP_END];
1852
1853   /// For each load extension type and each value type, keep a LegalizeAction
1854   /// that indicates how instruction selection should deal with a load of a
1855   /// specific value type and extension type.
1856   uint8_t LoadExtActions[MVT::LAST_VALUETYPE][MVT::LAST_VALUETYPE]
1857                         [ISD::LAST_LOADEXT_TYPE];
1858
1859   /// For each value type pair keep a LegalizeAction that indicates whether a
1860   /// truncating store of a specific value type and truncating type is legal.
1861   uint8_t TruncStoreActions[MVT::LAST_VALUETYPE][MVT::LAST_VALUETYPE];
1862
1863   /// For each indexed mode and each value type, keep a pair of LegalizeAction
1864   /// that indicates how instruction selection should deal with the load /
1865   /// store.
1866   ///
1867   /// The first dimension is the value_type for the reference. The second
1868   /// dimension represents the various modes for load store.
1869   uint8_t IndexedModeActions[MVT::LAST_VALUETYPE][ISD::LAST_INDEXED_MODE];
1870
1871   /// For each condition code (ISD::CondCode) keep a LegalizeAction that
1872   /// indicates how instruction selection should deal with the condition code.
1873   ///
1874   /// Because each CC action takes up 2 bits, we need to have the array size be
1875   /// large enough to fit all of the value types. This can be done by rounding
1876   /// up the MVT::LAST_VALUETYPE value to the next multiple of 16.
1877   uint32_t CondCodeActions[ISD::SETCC_INVALID][(MVT::LAST_VALUETYPE + 15) / 16];
1878
1879   ValueTypeActionImpl ValueTypeActions;
1880
1881 private:
1882   LegalizeKind getTypeConversion(LLVMContext &Context, EVT VT) const;
1883
1884 private:
1885   std::vector<std::pair<MVT, const TargetRegisterClass*> > AvailableRegClasses;
1886
1887   /// Targets can specify ISD nodes that they would like PerformDAGCombine
1888   /// callbacks for by calling setTargetDAGCombine(), which sets a bit in this
1889   /// array.
1890   unsigned char
1891   TargetDAGCombineArray[(ISD::BUILTIN_OP_END+CHAR_BIT-1)/CHAR_BIT];
1892
1893   /// For operations that must be promoted to a specific type, this holds the
1894   /// destination type.  This map should be sparse, so don't hold it as an
1895   /// array.
1896   ///
1897   /// Targets add entries to this map with AddPromotedToType(..), clients access
1898   /// this with getTypeToPromoteTo(..).
1899   std::map<std::pair<unsigned, MVT::SimpleValueType>, MVT::SimpleValueType>
1900     PromoteToType;
1901
1902   /// Stores the name each libcall.
1903   const char *LibcallRoutineNames[RTLIB::UNKNOWN_LIBCALL];
1904
1905   /// The ISD::CondCode that should be used to test the result of each of the
1906   /// comparison libcall against zero.
1907   ISD::CondCode CmpLibcallCCs[RTLIB::UNKNOWN_LIBCALL];
1908
1909   /// Stores the CallingConv that should be used for each libcall.
1910   CallingConv::ID LibcallCallingConvs[RTLIB::UNKNOWN_LIBCALL];
1911
1912 protected:
1913   /// Return true if the extension represented by \p I is free.
1914   /// \pre \p I is a sign, zero, or fp extension and
1915   ///      is[Z|FP]ExtFree of the related types is not true.
1916   virtual bool isExtFreeImpl(const Instruction *I) const { return false; }
1917
1918   /// \brief Specify maximum number of store instructions per memset call.
1919   ///
1920   /// When lowering \@llvm.memset this field specifies the maximum number of
1921   /// store operations that may be substituted for the call to memset. Targets
1922   /// must set this value based on the cost threshold for that target. Targets
1923   /// should assume that the memset will be done using as many of the largest
1924   /// store operations first, followed by smaller ones, if necessary, per
1925   /// alignment restrictions. For example, storing 9 bytes on a 32-bit machine
1926   /// with 16-bit alignment would result in four 2-byte stores and one 1-byte
1927   /// store.  This only applies to setting a constant array of a constant size.
1928   unsigned MaxStoresPerMemset;
1929
1930   /// Maximum number of stores operations that may be substituted for the call
1931   /// to memset, used for functions with OptSize attribute.
1932   unsigned MaxStoresPerMemsetOptSize;
1933
1934   /// \brief Specify maximum bytes of store instructions per memcpy call.
1935   ///
1936   /// When lowering \@llvm.memcpy this field specifies the maximum number of
1937   /// store operations that may be substituted for a call to memcpy. Targets
1938   /// must set this value based on the cost threshold for that target. Targets
1939   /// should assume that the memcpy will be done using as many of the largest
1940   /// store operations first, followed by smaller ones, if necessary, per
1941   /// alignment restrictions. For example, storing 7 bytes on a 32-bit machine
1942   /// with 32-bit alignment would result in one 4-byte store, a one 2-byte store
1943   /// and one 1-byte store. This only applies to copying a constant array of
1944   /// constant size.
1945   unsigned MaxStoresPerMemcpy;
1946
1947   /// Maximum number of store operations that may be substituted for a call to
1948   /// memcpy, used for functions with OptSize attribute.
1949   unsigned MaxStoresPerMemcpyOptSize;
1950
1951   /// \brief Specify maximum bytes of store instructions per memmove call.
1952   ///
1953   /// When lowering \@llvm.memmove this field specifies the maximum number of
1954   /// store instructions that may be substituted for a call to memmove. Targets
1955   /// must set this value based on the cost threshold for that target. Targets
1956   /// should assume that the memmove will be done using as many of the largest
1957   /// store operations first, followed by smaller ones, if necessary, per
1958   /// alignment restrictions. For example, moving 9 bytes on a 32-bit machine
1959   /// with 8-bit alignment would result in nine 1-byte stores.  This only
1960   /// applies to copying a constant array of constant size.
1961   unsigned MaxStoresPerMemmove;
1962
1963   /// Maximum number of store instructions that may be substituted for a call to
1964   /// memmove, used for functions with OpSize attribute.
1965   unsigned MaxStoresPerMemmoveOptSize;
1966
1967   /// Tells the code generator that select is more expensive than a branch if
1968   /// the branch is usually predicted right.
1969   bool PredictableSelectIsExpensive;
1970
1971   /// MaskAndBranchFoldingIsLegal - Indicates if the target supports folding
1972   /// a mask of a single bit, a compare, and a branch into a single instruction.
1973   bool MaskAndBranchFoldingIsLegal;
1974
1975   /// \see enableExtLdPromotion.
1976   bool EnableExtLdPromotion;
1977
1978 protected:
1979   /// Return true if the value types that can be represented by the specified
1980   /// register class are all legal.
1981   bool isLegalRC(const TargetRegisterClass *RC) const;
1982
1983   /// Replace/modify any TargetFrameIndex operands with a targte-dependent
1984   /// sequence of memory operands that is recognized by PrologEpilogInserter.
1985   MachineBasicBlock *emitPatchPoint(MachineInstr *MI,
1986                                     MachineBasicBlock *MBB) const;
1987 };
1988
1989 /// This class defines information used to lower LLVM code to legal SelectionDAG
1990 /// operators that the target instruction selector can accept natively.
1991 ///
1992 /// This class also defines callbacks that targets must implement to lower
1993 /// target-specific constructs to SelectionDAG operators.
1994 class TargetLowering : public TargetLoweringBase {
1995   TargetLowering(const TargetLowering&) = delete;
1996   void operator=(const TargetLowering&) = delete;
1997
1998 public:
1999   /// NOTE: The TargetMachine owns TLOF.
2000   explicit TargetLowering(const TargetMachine &TM);
2001
2002   /// Returns true by value, base pointer and offset pointer and addressing mode
2003   /// by reference if the node's address can be legally represented as
2004   /// pre-indexed load / store address.
2005   virtual bool getPreIndexedAddressParts(SDNode * /*N*/, SDValue &/*Base*/,
2006                                          SDValue &/*Offset*/,
2007                                          ISD::MemIndexedMode &/*AM*/,
2008                                          SelectionDAG &/*DAG*/) const {
2009     return false;
2010   }
2011
2012   /// Returns true by value, base pointer and offset pointer and addressing mode
2013   /// by reference if this node can be combined with a load / store to form a
2014   /// post-indexed load / store.
2015   virtual bool getPostIndexedAddressParts(SDNode * /*N*/, SDNode * /*Op*/,
2016                                           SDValue &/*Base*/,
2017                                           SDValue &/*Offset*/,
2018                                           ISD::MemIndexedMode &/*AM*/,
2019                                           SelectionDAG &/*DAG*/) const {
2020     return false;
2021   }
2022
2023   /// Return the entry encoding for a jump table in the current function.  The
2024   /// returned value is a member of the MachineJumpTableInfo::JTEntryKind enum.
2025   virtual unsigned getJumpTableEncoding() const;
2026
2027   virtual const MCExpr *
2028   LowerCustomJumpTableEntry(const MachineJumpTableInfo * /*MJTI*/,
2029                             const MachineBasicBlock * /*MBB*/, unsigned /*uid*/,
2030                             MCContext &/*Ctx*/) const {
2031     llvm_unreachable("Need to implement this hook if target has custom JTIs");
2032   }
2033
2034   /// Returns relocation base for the given PIC jumptable.
2035   virtual SDValue getPICJumpTableRelocBase(SDValue Table,
2036                                            SelectionDAG &DAG) const;
2037
2038   /// This returns the relocation base for the given PIC jumptable, the same as
2039   /// getPICJumpTableRelocBase, but as an MCExpr.
2040   virtual const MCExpr *
2041   getPICJumpTableRelocBaseExpr(const MachineFunction *MF,
2042                                unsigned JTI, MCContext &Ctx) const;
2043
2044   /// Return true if folding a constant offset with the given GlobalAddress is
2045   /// legal.  It is frequently not legal in PIC relocation models.
2046   virtual bool isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const;
2047
2048   bool isInTailCallPosition(SelectionDAG &DAG, SDNode *Node,
2049                             SDValue &Chain) const;
2050
2051   void softenSetCCOperands(SelectionDAG &DAG, EVT VT,
2052                            SDValue &NewLHS, SDValue &NewRHS,
2053                            ISD::CondCode &CCCode, SDLoc DL) const;
2054
2055   /// Returns a pair of (return value, chain).
2056   /// It is an error to pass RTLIB::UNKNOWN_LIBCALL as \p LC.
2057   std::pair<SDValue, SDValue> makeLibCall(SelectionDAG &DAG, RTLIB::Libcall LC,
2058                                           EVT RetVT, const SDValue *Ops,
2059                                           unsigned NumOps, bool isSigned,
2060                                           SDLoc dl, bool doesNotReturn = false,
2061                                           bool isReturnValueUsed = true) const;
2062
2063   //===--------------------------------------------------------------------===//
2064   // TargetLowering Optimization Methods
2065   //
2066
2067   /// A convenience struct that encapsulates a DAG, and two SDValues for
2068   /// returning information from TargetLowering to its clients that want to
2069   /// combine.
2070   struct TargetLoweringOpt {
2071     SelectionDAG &DAG;
2072     bool LegalTys;
2073     bool LegalOps;
2074     SDValue Old;
2075     SDValue New;
2076
2077     explicit TargetLoweringOpt(SelectionDAG &InDAG,
2078                                bool LT, bool LO) :
2079       DAG(InDAG), LegalTys(LT), LegalOps(LO) {}
2080
2081     bool LegalTypes() const { return LegalTys; }
2082     bool LegalOperations() const { return LegalOps; }
2083
2084     bool CombineTo(SDValue O, SDValue N) {
2085       Old = O;
2086       New = N;
2087       return true;
2088     }
2089
2090     /// Check to see if the specified operand of the specified instruction is a
2091     /// constant integer.  If so, check to see if there are any bits set in the
2092     /// constant that are not demanded.  If so, shrink the constant and return
2093     /// true.
2094     bool ShrinkDemandedConstant(SDValue Op, const APInt &Demanded);
2095
2096     /// Convert x+y to (VT)((SmallVT)x+(SmallVT)y) if the casts are free.  This
2097     /// uses isZExtFree and ZERO_EXTEND for the widening cast, but it could be
2098     /// generalized for targets with other types of implicit widening casts.
2099     bool ShrinkDemandedOp(SDValue Op, unsigned BitWidth, const APInt &Demanded,
2100                           SDLoc dl);
2101   };
2102
2103   /// Look at Op.  At this point, we know that only the DemandedMask bits of the
2104   /// result of Op are ever used downstream.  If we can use this information to
2105   /// simplify Op, create a new simplified DAG node and return true, returning
2106   /// the original and new nodes in Old and New.  Otherwise, analyze the
2107   /// expression and return a mask of KnownOne and KnownZero bits for the
2108   /// expression (used to simplify the caller).  The KnownZero/One bits may only
2109   /// be accurate for those bits in the DemandedMask.
2110   bool SimplifyDemandedBits(SDValue Op, const APInt &DemandedMask,
2111                             APInt &KnownZero, APInt &KnownOne,
2112                             TargetLoweringOpt &TLO, unsigned Depth = 0) const;
2113
2114   /// Determine which of the bits specified in Mask are known to be either zero
2115   /// or one and return them in the KnownZero/KnownOne bitsets.
2116   virtual void computeKnownBitsForTargetNode(const SDValue Op,
2117                                              APInt &KnownZero,
2118                                              APInt &KnownOne,
2119                                              const SelectionDAG &DAG,
2120                                              unsigned Depth = 0) const;
2121
2122   /// This method can be implemented by targets that want to expose additional
2123   /// information about sign bits to the DAG Combiner.
2124   virtual unsigned ComputeNumSignBitsForTargetNode(SDValue Op,
2125                                                    const SelectionDAG &DAG,
2126                                                    unsigned Depth = 0) const;
2127
2128   struct DAGCombinerInfo {
2129     void *DC;  // The DAG Combiner object.
2130     CombineLevel Level;
2131     bool CalledByLegalizer;
2132   public:
2133     SelectionDAG &DAG;
2134
2135     DAGCombinerInfo(SelectionDAG &dag, CombineLevel level,  bool cl, void *dc)
2136       : DC(dc), Level(level), CalledByLegalizer(cl), DAG(dag) {}
2137
2138     bool isBeforeLegalize() const { return Level == BeforeLegalizeTypes; }
2139     bool isBeforeLegalizeOps() const { return Level < AfterLegalizeVectorOps; }
2140     bool isAfterLegalizeVectorOps() const {
2141       return Level == AfterLegalizeDAG;
2142     }
2143     CombineLevel getDAGCombineLevel() { return Level; }
2144     bool isCalledByLegalizer() const { return CalledByLegalizer; }
2145
2146     void AddToWorklist(SDNode *N);
2147     void RemoveFromWorklist(SDNode *N);
2148     SDValue CombineTo(SDNode *N, ArrayRef<SDValue> To, bool AddTo = true);
2149     SDValue CombineTo(SDNode *N, SDValue Res, bool AddTo = true);
2150     SDValue CombineTo(SDNode *N, SDValue Res0, SDValue Res1, bool AddTo = true);
2151
2152     void CommitTargetLoweringOpt(const TargetLoweringOpt &TLO);
2153   };
2154
2155   /// Return if the N is a constant or constant vector equal to the true value
2156   /// from getBooleanContents().
2157   bool isConstTrueVal(const SDNode *N) const;
2158
2159   /// Return if the N is a constant or constant vector equal to the false value
2160   /// from getBooleanContents().
2161   bool isConstFalseVal(const SDNode *N) const;
2162
2163   /// Try to simplify a setcc built with the specified operands and cc. If it is
2164   /// unable to simplify it, return a null SDValue.
2165   SDValue SimplifySetCC(EVT VT, SDValue N0, SDValue N1,
2166                           ISD::CondCode Cond, bool foldBooleans,
2167                           DAGCombinerInfo &DCI, SDLoc dl) const;
2168
2169   /// Returns true (and the GlobalValue and the offset) if the node is a
2170   /// GlobalAddress + offset.
2171   virtual bool
2172   isGAPlusOffset(SDNode *N, const GlobalValue* &GA, int64_t &Offset) const;
2173
2174   /// This method will be invoked for all target nodes and for any
2175   /// target-independent nodes that the target has registered with invoke it
2176   /// for.
2177   ///
2178   /// The semantics are as follows:
2179   /// Return Value:
2180   ///   SDValue.Val == 0   - No change was made
2181   ///   SDValue.Val == N   - N was replaced, is dead, and is already handled.
2182   ///   otherwise          - N should be replaced by the returned Operand.
2183   ///
2184   /// In addition, methods provided by DAGCombinerInfo may be used to perform
2185   /// more complex transformations.
2186   ///
2187   virtual SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
2188
2189   /// Return true if it is profitable to move a following shift through this
2190   //  node, adjusting any immediate operands as necessary to preserve semantics.
2191   //  This transformation may not be desirable if it disrupts a particularly
2192   //  auspicious target-specific tree (e.g. bitfield extraction in AArch64).
2193   //  By default, it returns true.
2194   virtual bool isDesirableToCommuteWithShift(const SDNode *N /*Op*/) const {
2195     return true;
2196   }
2197
2198   /// Return true if the target has native support for the specified value type
2199   /// and it is 'desirable' to use the type for the given node type. e.g. On x86
2200   /// i16 is legal, but undesirable since i16 instruction encodings are longer
2201   /// and some i16 instructions are slow.
2202   virtual bool isTypeDesirableForOp(unsigned /*Opc*/, EVT VT) const {
2203     // By default, assume all legal types are desirable.
2204     return isTypeLegal(VT);
2205   }
2206
2207   /// Return true if it is profitable for dag combiner to transform a floating
2208   /// point op of specified opcode to a equivalent op of an integer
2209   /// type. e.g. f32 load -> i32 load can be profitable on ARM.
2210   virtual bool isDesirableToTransformToIntegerOp(unsigned /*Opc*/,
2211                                                  EVT /*VT*/) const {
2212     return false;
2213   }
2214
2215   /// This method query the target whether it is beneficial for dag combiner to
2216   /// promote the specified node. If true, it should return the desired
2217   /// promotion type by reference.
2218   virtual bool IsDesirableToPromoteOp(SDValue /*Op*/, EVT &/*PVT*/) const {
2219     return false;
2220   }
2221
2222   //===--------------------------------------------------------------------===//
2223   // Lowering methods - These methods must be implemented by targets so that
2224   // the SelectionDAGBuilder code knows how to lower these.
2225   //
2226
2227   /// This hook must be implemented to lower the incoming (formal) arguments,
2228   /// described by the Ins array, into the specified DAG. The implementation
2229   /// should fill in the InVals array with legal-type argument values, and
2230   /// return the resulting token chain value.
2231   ///
2232   virtual SDValue
2233     LowerFormalArguments(SDValue /*Chain*/, CallingConv::ID /*CallConv*/,
2234                          bool /*isVarArg*/,
2235                          const SmallVectorImpl<ISD::InputArg> &/*Ins*/,
2236                          SDLoc /*dl*/, SelectionDAG &/*DAG*/,
2237                          SmallVectorImpl<SDValue> &/*InVals*/) const {
2238     llvm_unreachable("Not Implemented");
2239   }
2240
2241   struct ArgListEntry {
2242     SDValue Node;
2243     Type* Ty;
2244     bool isSExt     : 1;
2245     bool isZExt     : 1;
2246     bool isInReg    : 1;
2247     bool isSRet     : 1;
2248     bool isNest     : 1;
2249     bool isByVal    : 1;
2250     bool isInAlloca : 1;
2251     bool isReturned : 1;
2252     uint16_t Alignment;
2253
2254     ArgListEntry() : isSExt(false), isZExt(false), isInReg(false),
2255       isSRet(false), isNest(false), isByVal(false), isInAlloca(false),
2256       isReturned(false), Alignment(0) { }
2257
2258     void setAttributes(ImmutableCallSite *CS, unsigned AttrIdx);
2259   };
2260   typedef std::vector<ArgListEntry> ArgListTy;
2261
2262   /// This structure contains all information that is necessary for lowering
2263   /// calls. It is passed to TLI::LowerCallTo when the SelectionDAG builder
2264   /// needs to lower a call, and targets will see this struct in their LowerCall
2265   /// implementation.
2266   struct CallLoweringInfo {
2267     SDValue Chain;
2268     Type *RetTy;
2269     bool RetSExt           : 1;
2270     bool RetZExt           : 1;
2271     bool IsVarArg          : 1;
2272     bool IsInReg           : 1;
2273     bool DoesNotReturn     : 1;
2274     bool IsReturnValueUsed : 1;
2275
2276     // IsTailCall should be modified by implementations of
2277     // TargetLowering::LowerCall that perform tail call conversions.
2278     bool IsTailCall;
2279
2280     unsigned NumFixedArgs;
2281     CallingConv::ID CallConv;
2282     SDValue Callee;
2283     ArgListTy Args;
2284     SelectionDAG &DAG;
2285     SDLoc DL;
2286     ImmutableCallSite *CS;
2287     bool IsPatchPoint;
2288     SmallVector<ISD::OutputArg, 32> Outs;
2289     SmallVector<SDValue, 32> OutVals;
2290     SmallVector<ISD::InputArg, 32> Ins;
2291
2292     CallLoweringInfo(SelectionDAG &DAG)
2293       : RetTy(nullptr), RetSExt(false), RetZExt(false), IsVarArg(false),
2294         IsInReg(false), DoesNotReturn(false), IsReturnValueUsed(true),
2295         IsTailCall(false), NumFixedArgs(-1), CallConv(CallingConv::C),
2296         DAG(DAG), CS(nullptr), IsPatchPoint(false) {}
2297
2298     CallLoweringInfo &setDebugLoc(SDLoc dl) {
2299       DL = dl;
2300       return *this;
2301     }
2302
2303     CallLoweringInfo &setChain(SDValue InChain) {
2304       Chain = InChain;
2305       return *this;
2306     }
2307
2308     CallLoweringInfo &setCallee(CallingConv::ID CC, Type *ResultType,
2309                                 SDValue Target, ArgListTy &&ArgsList,
2310                                 unsigned FixedArgs = -1) {
2311       RetTy = ResultType;
2312       Callee = Target;
2313       CallConv = CC;
2314       NumFixedArgs =
2315         (FixedArgs == static_cast<unsigned>(-1) ? Args.size() : FixedArgs);
2316       Args = std::move(ArgsList);
2317       return *this;
2318     }
2319
2320     CallLoweringInfo &setCallee(Type *ResultType, FunctionType *FTy,
2321                                 SDValue Target, ArgListTy &&ArgsList,
2322                                 ImmutableCallSite &Call) {
2323       RetTy = ResultType;
2324
2325       IsInReg = Call.paramHasAttr(0, Attribute::InReg);
2326       DoesNotReturn = Call.doesNotReturn();
2327       IsVarArg = FTy->isVarArg();
2328       IsReturnValueUsed = !Call.getInstruction()->use_empty();
2329       RetSExt = Call.paramHasAttr(0, Attribute::SExt);
2330       RetZExt = Call.paramHasAttr(0, Attribute::ZExt);
2331
2332       Callee = Target;
2333
2334       CallConv = Call.getCallingConv();
2335       NumFixedArgs = FTy->getNumParams();
2336       Args = std::move(ArgsList);
2337
2338       CS = &Call;
2339
2340       return *this;
2341     }
2342
2343     CallLoweringInfo &setInRegister(bool Value = true) {
2344       IsInReg = Value;
2345       return *this;
2346     }
2347
2348     CallLoweringInfo &setNoReturn(bool Value = true) {
2349       DoesNotReturn = Value;
2350       return *this;
2351     }
2352
2353     CallLoweringInfo &setVarArg(bool Value = true) {
2354       IsVarArg = Value;
2355       return *this;
2356     }
2357
2358     CallLoweringInfo &setTailCall(bool Value = true) {
2359       IsTailCall = Value;
2360       return *this;
2361     }
2362
2363     CallLoweringInfo &setDiscardResult(bool Value = true) {
2364       IsReturnValueUsed = !Value;
2365       return *this;
2366     }
2367
2368     CallLoweringInfo &setSExtResult(bool Value = true) {
2369       RetSExt = Value;
2370       return *this;
2371     }
2372
2373     CallLoweringInfo &setZExtResult(bool Value = true) {
2374       RetZExt = Value;
2375       return *this;
2376     }
2377
2378     CallLoweringInfo &setIsPatchPoint(bool Value = true) {
2379       IsPatchPoint = Value;
2380       return *this;
2381     }
2382
2383     ArgListTy &getArgs() {
2384       return Args;
2385     }
2386   };
2387
2388   /// This function lowers an abstract call to a function into an actual call.
2389   /// This returns a pair of operands.  The first element is the return value
2390   /// for the function (if RetTy is not VoidTy).  The second element is the
2391   /// outgoing token chain. It calls LowerCall to do the actual lowering.
2392   std::pair<SDValue, SDValue> LowerCallTo(CallLoweringInfo &CLI) const;
2393
2394   /// This hook must be implemented to lower calls into the the specified
2395   /// DAG. The outgoing arguments to the call are described by the Outs array,
2396   /// and the values to be returned by the call are described by the Ins
2397   /// array. The implementation should fill in the InVals array with legal-type
2398   /// return values from the call, and return the resulting token chain value.
2399   virtual SDValue
2400     LowerCall(CallLoweringInfo &/*CLI*/,
2401               SmallVectorImpl<SDValue> &/*InVals*/) const {
2402     llvm_unreachable("Not Implemented");
2403   }
2404
2405   /// Target-specific cleanup for formal ByVal parameters.
2406   virtual void HandleByVal(CCState *, unsigned &, unsigned) const {}
2407
2408   /// This hook should be implemented to check whether the return values
2409   /// described by the Outs array can fit into the return registers.  If false
2410   /// is returned, an sret-demotion is performed.
2411   virtual bool CanLowerReturn(CallingConv::ID /*CallConv*/,
2412                               MachineFunction &/*MF*/, bool /*isVarArg*/,
2413                const SmallVectorImpl<ISD::OutputArg> &/*Outs*/,
2414                LLVMContext &/*Context*/) const
2415   {
2416     // Return true by default to get preexisting behavior.
2417     return true;
2418   }
2419
2420   /// This hook must be implemented to lower outgoing return values, described
2421   /// by the Outs array, into the specified DAG. The implementation should
2422   /// return the resulting token chain value.
2423   virtual SDValue
2424     LowerReturn(SDValue /*Chain*/, CallingConv::ID /*CallConv*/,
2425                 bool /*isVarArg*/,
2426                 const SmallVectorImpl<ISD::OutputArg> &/*Outs*/,
2427                 const SmallVectorImpl<SDValue> &/*OutVals*/,
2428                 SDLoc /*dl*/, SelectionDAG &/*DAG*/) const {
2429     llvm_unreachable("Not Implemented");
2430   }
2431
2432   /// Return true if result of the specified node is used by a return node
2433   /// only. It also compute and return the input chain for the tail call.
2434   ///
2435   /// This is used to determine whether it is possible to codegen a libcall as
2436   /// tail call at legalization time.
2437   virtual bool isUsedByReturnOnly(SDNode *, SDValue &/*Chain*/) const {
2438     return false;
2439   }
2440
2441   /// Return true if the target may be able emit the call instruction as a tail
2442   /// call. This is used by optimization passes to determine if it's profitable
2443   /// to duplicate return instructions to enable tailcall optimization.
2444   virtual bool mayBeEmittedAsTailCall(CallInst *) const {
2445     return false;
2446   }
2447
2448   /// Return the builtin name for the __builtin___clear_cache intrinsic
2449   /// Default is to invoke the clear cache library call
2450   virtual const char * getClearCacheBuiltinName() const {
2451     return "__clear_cache";
2452   }
2453
2454   /// Return the register ID of the name passed in. Used by named register
2455   /// global variables extension. There is no target-independent behaviour
2456   /// so the default action is to bail.
2457   virtual unsigned getRegisterByName(const char* RegName, EVT VT) const {
2458     report_fatal_error("Named registers not implemented for this target");
2459   }
2460
2461   /// Return the type that should be used to zero or sign extend a
2462   /// zeroext/signext integer argument or return value.  FIXME: Most C calling
2463   /// convention requires the return type to be promoted, but this is not true
2464   /// all the time, e.g. i1 on x86-64. It is also not necessary for non-C
2465   /// calling conventions. The frontend should handle this and include all of
2466   /// the necessary information.
2467   virtual EVT getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
2468                                        ISD::NodeType /*ExtendKind*/) const {
2469     EVT MinVT = getRegisterType(Context, MVT::i32);
2470     return VT.bitsLT(MinVT) ? MinVT : VT;
2471   }
2472
2473   /// For some targets, an LLVM struct type must be broken down into multiple
2474   /// simple types, but the calling convention specifies that the entire struct
2475   /// must be passed in a block of consecutive registers.
2476   virtual bool
2477   functionArgumentNeedsConsecutiveRegisters(Type *Ty, CallingConv::ID CallConv,
2478                                             bool isVarArg) const {
2479     return false;
2480   }
2481
2482   /// Returns a 0 terminated array of registers that can be safely used as
2483   /// scratch registers.
2484   virtual const MCPhysReg *getScratchRegisters(CallingConv::ID CC) const {
2485     return nullptr;
2486   }
2487
2488   /// This callback is used to prepare for a volatile or atomic load.
2489   /// It takes a chain node as input and returns the chain for the load itself.
2490   ///
2491   /// Having a callback like this is necessary for targets like SystemZ,
2492   /// which allows a CPU to reuse the result of a previous load indefinitely,
2493   /// even if a cache-coherent store is performed by another CPU.  The default
2494   /// implementation does nothing.
2495   virtual SDValue prepareVolatileOrAtomicLoad(SDValue Chain, SDLoc DL,
2496                                               SelectionDAG &DAG) const {
2497     return Chain;
2498   }
2499
2500   /// This callback is invoked by the type legalizer to legalize nodes with an
2501   /// illegal operand type but legal result types.  It replaces the
2502   /// LowerOperation callback in the type Legalizer.  The reason we can not do
2503   /// away with LowerOperation entirely is that LegalizeDAG isn't yet ready to
2504   /// use this callback.
2505   ///
2506   /// TODO: Consider merging with ReplaceNodeResults.
2507   ///
2508   /// The target places new result values for the node in Results (their number
2509   /// and types must exactly match those of the original return values of
2510   /// the node), or leaves Results empty, which indicates that the node is not
2511   /// to be custom lowered after all.
2512   /// The default implementation calls LowerOperation.
2513   virtual void LowerOperationWrapper(SDNode *N,
2514                                      SmallVectorImpl<SDValue> &Results,
2515                                      SelectionDAG &DAG) const;
2516
2517   /// This callback is invoked for operations that are unsupported by the
2518   /// target, which are registered to use 'custom' lowering, and whose defined
2519   /// values are all legal.  If the target has no operations that require custom
2520   /// lowering, it need not implement this.  The default implementation of this
2521   /// aborts.
2522   virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const;
2523
2524   /// This callback is invoked when a node result type is illegal for the
2525   /// target, and the operation was registered to use 'custom' lowering for that
2526   /// result type.  The target places new result values for the node in Results
2527   /// (their number and types must exactly match those of the original return
2528   /// values of the node), or leaves Results empty, which indicates that the
2529   /// node is not to be custom lowered after all.
2530   ///
2531   /// If the target has no operations that require custom lowering, it need not
2532   /// implement this.  The default implementation aborts.
2533   virtual void ReplaceNodeResults(SDNode * /*N*/,
2534                                   SmallVectorImpl<SDValue> &/*Results*/,
2535                                   SelectionDAG &/*DAG*/) const {
2536     llvm_unreachable("ReplaceNodeResults not implemented for this target!");
2537   }
2538
2539   /// This method returns the name of a target specific DAG node.
2540   virtual const char *getTargetNodeName(unsigned Opcode) const;
2541
2542   /// This method returns a target specific FastISel object, or null if the
2543   /// target does not support "fast" ISel.
2544   virtual FastISel *createFastISel(FunctionLoweringInfo &,
2545                                    const TargetLibraryInfo *) const {
2546     return nullptr;
2547   }
2548
2549
2550   bool verifyReturnAddressArgumentIsConstant(SDValue Op,
2551                                              SelectionDAG &DAG) const;
2552
2553   //===--------------------------------------------------------------------===//
2554   // Inline Asm Support hooks
2555   //
2556
2557   /// This hook allows the target to expand an inline asm call to be explicit
2558   /// llvm code if it wants to.  This is useful for turning simple inline asms
2559   /// into LLVM intrinsics, which gives the compiler more information about the
2560   /// behavior of the code.
2561   virtual bool ExpandInlineAsm(CallInst *) const {
2562     return false;
2563   }
2564
2565   enum ConstraintType {
2566     C_Register,            // Constraint represents specific register(s).
2567     C_RegisterClass,       // Constraint represents any of register(s) in class.
2568     C_Memory,              // Memory constraint.
2569     C_Other,               // Something else.
2570     C_Unknown              // Unsupported constraint.
2571   };
2572
2573   enum ConstraintWeight {
2574     // Generic weights.
2575     CW_Invalid  = -1,     // No match.
2576     CW_Okay     = 0,      // Acceptable.
2577     CW_Good     = 1,      // Good weight.
2578     CW_Better   = 2,      // Better weight.
2579     CW_Best     = 3,      // Best weight.
2580
2581     // Well-known weights.
2582     CW_SpecificReg  = CW_Okay,    // Specific register operands.
2583     CW_Register     = CW_Good,    // Register operands.
2584     CW_Memory       = CW_Better,  // Memory operands.
2585     CW_Constant     = CW_Best,    // Constant operand.
2586     CW_Default      = CW_Okay     // Default or don't know type.
2587   };
2588
2589   /// This contains information for each constraint that we are lowering.
2590   struct AsmOperandInfo : public InlineAsm::ConstraintInfo {
2591     /// This contains the actual string for the code, like "m".  TargetLowering
2592     /// picks the 'best' code from ConstraintInfo::Codes that most closely
2593     /// matches the operand.
2594     std::string ConstraintCode;
2595
2596     /// Information about the constraint code, e.g. Register, RegisterClass,
2597     /// Memory, Other, Unknown.
2598     TargetLowering::ConstraintType ConstraintType;
2599
2600     /// If this is the result output operand or a clobber, this is null,
2601     /// otherwise it is the incoming operand to the CallInst.  This gets
2602     /// modified as the asm is processed.
2603     Value *CallOperandVal;
2604
2605     /// The ValueType for the operand value.
2606     MVT ConstraintVT;
2607
2608     /// Return true of this is an input operand that is a matching constraint
2609     /// like "4".
2610     bool isMatchingInputConstraint() const;
2611
2612     /// If this is an input matching constraint, this method returns the output
2613     /// operand it matches.
2614     unsigned getMatchedOperand() const;
2615
2616     /// Copy constructor for copying from a ConstraintInfo.
2617     AsmOperandInfo(InlineAsm::ConstraintInfo Info)
2618         : InlineAsm::ConstraintInfo(std::move(Info)),
2619           ConstraintType(TargetLowering::C_Unknown), CallOperandVal(nullptr),
2620           ConstraintVT(MVT::Other) {}
2621   };
2622
2623   typedef std::vector<AsmOperandInfo> AsmOperandInfoVector;
2624
2625   /// Split up the constraint string from the inline assembly value into the
2626   /// specific constraints and their prefixes, and also tie in the associated
2627   /// operand values.  If this returns an empty vector, and if the constraint
2628   /// string itself isn't empty, there was an error parsing.
2629   virtual AsmOperandInfoVector ParseConstraints(const TargetRegisterInfo *TRI,
2630                                                 ImmutableCallSite CS) const;
2631
2632   /// Examine constraint type and operand type and determine a weight value.
2633   /// The operand object must already have been set up with the operand type.
2634   virtual ConstraintWeight getMultipleConstraintMatchWeight(
2635       AsmOperandInfo &info, int maIndex) const;
2636
2637   /// Examine constraint string and operand type and determine a weight value.
2638   /// The operand object must already have been set up with the operand type.
2639   virtual ConstraintWeight getSingleConstraintMatchWeight(
2640       AsmOperandInfo &info, const char *constraint) const;
2641
2642   /// Determines the constraint code and constraint type to use for the specific
2643   /// AsmOperandInfo, setting OpInfo.ConstraintCode and OpInfo.ConstraintType.
2644   /// If the actual operand being passed in is available, it can be passed in as
2645   /// Op, otherwise an empty SDValue can be passed.
2646   virtual void ComputeConstraintToUse(AsmOperandInfo &OpInfo,
2647                                       SDValue Op,
2648                                       SelectionDAG *DAG = nullptr) const;
2649
2650   /// Given a constraint, return the type of constraint it is for this target.
2651   virtual ConstraintType getConstraintType(const std::string &Constraint) const;
2652
2653   /// Given a physical register constraint (e.g.  {edx}), return the register
2654   /// number and the register class for the register.
2655   ///
2656   /// Given a register class constraint, like 'r', if this corresponds directly
2657   /// to an LLVM register class, return a register of 0 and the register class
2658   /// pointer.
2659   ///
2660   /// This should only be used for C_Register constraints.  On error, this
2661   /// returns a register number of 0 and a null register class pointer.
2662   virtual std::pair<unsigned, const TargetRegisterClass *>
2663   getRegForInlineAsmConstraint(const TargetRegisterInfo *TRI,
2664                                const std::string &Constraint, MVT VT) const;
2665
2666   virtual unsigned
2667   getInlineAsmMemConstraint(const std::string &ConstraintCode) const {
2668     if (ConstraintCode == "i")
2669       return InlineAsm::Constraint_i;
2670     else if (ConstraintCode == "m")
2671       return InlineAsm::Constraint_m;
2672     return InlineAsm::Constraint_Unknown;
2673   }
2674
2675   /// Try to replace an X constraint, which matches anything, with another that
2676   /// has more specific requirements based on the type of the corresponding
2677   /// operand.  This returns null if there is no replacement to make.
2678   virtual const char *LowerXConstraint(EVT ConstraintVT) const;
2679
2680   /// Lower the specified operand into the Ops vector.  If it is invalid, don't
2681   /// add anything to Ops.
2682   virtual void LowerAsmOperandForConstraint(SDValue Op, std::string &Constraint,
2683                                             std::vector<SDValue> &Ops,
2684                                             SelectionDAG &DAG) const;
2685
2686   //===--------------------------------------------------------------------===//
2687   // Div utility functions
2688   //
2689   SDValue BuildExactSDIV(SDValue Op1, SDValue Op2, SDLoc dl,
2690                          SelectionDAG &DAG) const;
2691   SDValue BuildSDIV(SDNode *N, const APInt &Divisor, SelectionDAG &DAG,
2692                     bool IsAfterLegalization,
2693                     std::vector<SDNode *> *Created) const;
2694   SDValue BuildUDIV(SDNode *N, const APInt &Divisor, SelectionDAG &DAG,
2695                     bool IsAfterLegalization,
2696                     std::vector<SDNode *> *Created) const;
2697   virtual SDValue BuildSDIVPow2(SDNode *N, const APInt &Divisor,
2698                                 SelectionDAG &DAG,
2699                                 std::vector<SDNode *> *Created) const {
2700     return SDValue();
2701   }
2702
2703   /// Indicate whether this target prefers to combine the given number of FDIVs
2704   /// with the same divisor.
2705   virtual bool combineRepeatedFPDivisors(unsigned NumUsers) const {
2706     return false;
2707   }
2708
2709   /// Hooks for building estimates in place of slower divisions and square
2710   /// roots.
2711
2712   /// Return a reciprocal square root estimate value for the input operand.
2713   /// The RefinementSteps output is the number of Newton-Raphson refinement
2714   /// iterations required to generate a sufficient (though not necessarily
2715   /// IEEE-754 compliant) estimate for the value type.
2716   /// The boolean UseOneConstNR output is used to select a Newton-Raphson
2717   /// algorithm implementation that uses one constant or two constants.
2718   /// A target may choose to implement its own refinement within this function.
2719   /// If that's true, then return '0' as the number of RefinementSteps to avoid
2720   /// any further refinement of the estimate.
2721   /// An empty SDValue return means no estimate sequence can be created.
2722   virtual SDValue getRsqrtEstimate(SDValue Operand, DAGCombinerInfo &DCI,
2723                                    unsigned &RefinementSteps,
2724                                    bool &UseOneConstNR) const {
2725     return SDValue();
2726   }
2727
2728   /// Return a reciprocal estimate value for the input operand.
2729   /// The RefinementSteps output is the number of Newton-Raphson refinement
2730   /// iterations required to generate a sufficient (though not necessarily
2731   /// IEEE-754 compliant) estimate for the value type.
2732   /// A target may choose to implement its own refinement within this function.
2733   /// If that's true, then return '0' as the number of RefinementSteps to avoid
2734   /// any further refinement of the estimate.
2735   /// An empty SDValue return means no estimate sequence can be created.
2736   virtual SDValue getRecipEstimate(SDValue Operand, DAGCombinerInfo &DCI,
2737                                    unsigned &RefinementSteps) const {
2738     return SDValue();
2739   }
2740
2741   //===--------------------------------------------------------------------===//
2742   // Legalization utility functions
2743   //
2744
2745   /// Expand a MUL into two nodes.  One that computes the high bits of
2746   /// the result and one that computes the low bits.
2747   /// \param HiLoVT The value type to use for the Lo and Hi nodes.
2748   /// \param LL Low bits of the LHS of the MUL.  You can use this parameter
2749   ///        if you want to control how low bits are extracted from the LHS.
2750   /// \param LH High bits of the LHS of the MUL.  See LL for meaning.
2751   /// \param RL Low bits of the RHS of the MUL.  See LL for meaning
2752   /// \param RH High bits of the RHS of the MUL.  See LL for meaning.
2753   /// \returns true if the node has been expanded. false if it has not
2754   bool expandMUL(SDNode *N, SDValue &Lo, SDValue &Hi, EVT HiLoVT,
2755                  SelectionDAG &DAG, SDValue LL = SDValue(),
2756                  SDValue LH = SDValue(), SDValue RL = SDValue(),
2757                  SDValue RH = SDValue()) const;
2758
2759   /// Expand float(f32) to SINT(i64) conversion
2760   /// \param N Node to expand
2761   /// \param Result output after conversion
2762   /// \returns True, if the expansion was successful, false otherwise
2763   bool expandFP_TO_SINT(SDNode *N, SDValue &Result, SelectionDAG &DAG) const;
2764
2765   //===--------------------------------------------------------------------===//
2766   // Instruction Emitting Hooks
2767   //
2768
2769   /// This method should be implemented by targets that mark instructions with
2770   /// the 'usesCustomInserter' flag.  These instructions are special in various
2771   /// ways, which require special support to insert.  The specified MachineInstr
2772   /// is created but not inserted into any basic blocks, and this method is
2773   /// called to expand it into a sequence of instructions, potentially also
2774   /// creating new basic blocks and control flow.
2775   /// As long as the returned basic block is different (i.e., we created a new
2776   /// one), the custom inserter is free to modify the rest of \p MBB.
2777   virtual MachineBasicBlock *
2778     EmitInstrWithCustomInserter(MachineInstr *MI, MachineBasicBlock *MBB) const;
2779
2780   /// This method should be implemented by targets that mark instructions with
2781   /// the 'hasPostISelHook' flag. These instructions must be adjusted after
2782   /// instruction selection by target hooks.  e.g. To fill in optional defs for
2783   /// ARM 's' setting instructions.
2784   virtual void
2785   AdjustInstrPostInstrSelection(MachineInstr *MI, SDNode *Node) const;
2786
2787   /// If this function returns true, SelectionDAGBuilder emits a
2788   /// LOAD_STACK_GUARD node when it is lowering Intrinsic::stackprotector.
2789   virtual bool useLoadStackGuardNode() const {
2790     return false;
2791   }
2792 };
2793
2794 /// Given an LLVM IR type and return type attributes, compute the return value
2795 /// EVTs and flags, and optionally also the offsets, if the return value is
2796 /// being lowered to memory.
2797 void GetReturnInfo(Type* ReturnType, AttributeSet attr,
2798                    SmallVectorImpl<ISD::OutputArg> &Outs,
2799                    const TargetLowering &TLI);
2800
2801 } // end llvm namespace
2802
2803 #endif