Part one of switching to using a more sane heuristic for determining if-conversion...
[oota-llvm.git] / include / llvm / Target / TargetInstrInfo.h
1 //===-- llvm/Target/TargetInstrInfo.h - Instruction Info --------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the target machine instruction set to the code generator.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef LLVM_TARGET_TARGETINSTRINFO_H
15 #define LLVM_TARGET_TARGETINSTRINFO_H
16
17 #include "llvm/Target/TargetInstrDesc.h"
18 #include "llvm/CodeGen/MachineFunction.h"
19
20 namespace llvm {
21
22 class CalleeSavedInfo;
23 class InstrItineraryData;
24 class LiveVariables;
25 class MCAsmInfo;
26 class MachineMemOperand;
27 class MDNode;
28 class MCInst;
29 class SDNode;
30 class ScheduleHazardRecognizer;
31 class SelectionDAG;
32 class TargetRegisterClass;
33 class TargetRegisterInfo;
34
35 template<class T> class SmallVectorImpl;
36
37
38 //---------------------------------------------------------------------------
39 ///
40 /// TargetInstrInfo - Interface to description of machine instruction set
41 ///
42 class TargetInstrInfo {
43   const TargetInstrDesc *Descriptors; // Raw array to allow static init'n
44   unsigned NumOpcodes;                // Number of entries in the desc array
45
46   TargetInstrInfo(const TargetInstrInfo &);  // DO NOT IMPLEMENT
47   void operator=(const TargetInstrInfo &);   // DO NOT IMPLEMENT
48 public:
49   TargetInstrInfo(const TargetInstrDesc *desc, unsigned NumOpcodes);
50   virtual ~TargetInstrInfo();
51
52   unsigned getNumOpcodes() const { return NumOpcodes; }
53
54   /// get - Return the machine instruction descriptor that corresponds to the
55   /// specified instruction opcode.
56   ///
57   const TargetInstrDesc &get(unsigned Opcode) const {
58     assert(Opcode < NumOpcodes && "Invalid opcode!");
59     return Descriptors[Opcode];
60   }
61
62   /// isTriviallyReMaterializable - Return true if the instruction is trivially
63   /// rematerializable, meaning it has no side effects and requires no operands
64   /// that aren't always available.
65   bool isTriviallyReMaterializable(const MachineInstr *MI,
66                                    AliasAnalysis *AA = 0) const {
67     return MI->getOpcode() == TargetOpcode::IMPLICIT_DEF ||
68            (MI->getDesc().isRematerializable() &&
69             (isReallyTriviallyReMaterializable(MI, AA) ||
70              isReallyTriviallyReMaterializableGeneric(MI, AA)));
71   }
72
73 protected:
74   /// isReallyTriviallyReMaterializable - For instructions with opcodes for
75   /// which the M_REMATERIALIZABLE flag is set, this hook lets the target
76   /// specify whether the instruction is actually trivially rematerializable,
77   /// taking into consideration its operands. This predicate must return false
78   /// if the instruction has any side effects other than producing a value, or
79   /// if it requres any address registers that are not always available.
80   virtual bool isReallyTriviallyReMaterializable(const MachineInstr *MI,
81                                                  AliasAnalysis *AA) const {
82     return false;
83   }
84
85 private:
86   /// isReallyTriviallyReMaterializableGeneric - For instructions with opcodes
87   /// for which the M_REMATERIALIZABLE flag is set and the target hook
88   /// isReallyTriviallyReMaterializable returns false, this function does
89   /// target-independent tests to determine if the instruction is really
90   /// trivially rematerializable.
91   bool isReallyTriviallyReMaterializableGeneric(const MachineInstr *MI,
92                                                 AliasAnalysis *AA) const;
93
94 public:
95   /// isCoalescableExtInstr - Return true if the instruction is a "coalescable"
96   /// extension instruction. That is, it's like a copy where it's legal for the
97   /// source to overlap the destination. e.g. X86::MOVSX64rr32. If this returns
98   /// true, then it's expected the pre-extension value is available as a subreg
99   /// of the result register. This also returns the sub-register index in
100   /// SubIdx.
101   virtual bool isCoalescableExtInstr(const MachineInstr &MI,
102                                      unsigned &SrcReg, unsigned &DstReg,
103                                      unsigned &SubIdx) const {
104     return false;
105   }
106
107   /// isLoadFromStackSlot - If the specified machine instruction is a direct
108   /// load from a stack slot, return the virtual or physical register number of
109   /// the destination along with the FrameIndex of the loaded stack slot.  If
110   /// not, return 0.  This predicate must return 0 if the instruction has
111   /// any side effects other than loading from the stack slot.
112   virtual unsigned isLoadFromStackSlot(const MachineInstr *MI,
113                                        int &FrameIndex) const {
114     return 0;
115   }
116
117   /// isLoadFromStackSlotPostFE - Check for post-frame ptr elimination
118   /// stack locations as well.  This uses a heuristic so it isn't
119   /// reliable for correctness.
120   virtual unsigned isLoadFromStackSlotPostFE(const MachineInstr *MI,
121                                              int &FrameIndex) const {
122     return 0;
123   }
124
125   /// hasLoadFromStackSlot - If the specified machine instruction has
126   /// a load from a stack slot, return true along with the FrameIndex
127   /// of the loaded stack slot and the machine mem operand containing
128   /// the reference.  If not, return false.  Unlike
129   /// isLoadFromStackSlot, this returns true for any instructions that
130   /// loads from the stack.  This is just a hint, as some cases may be
131   /// missed.
132   virtual bool hasLoadFromStackSlot(const MachineInstr *MI,
133                                     const MachineMemOperand *&MMO,
134                                     int &FrameIndex) const {
135     return 0;
136   }
137   
138   /// isStoreToStackSlot - If the specified machine instruction is a direct
139   /// store to a stack slot, return the virtual or physical register number of
140   /// the source reg along with the FrameIndex of the loaded stack slot.  If
141   /// not, return 0.  This predicate must return 0 if the instruction has
142   /// any side effects other than storing to the stack slot.
143   virtual unsigned isStoreToStackSlot(const MachineInstr *MI,
144                                       int &FrameIndex) const {
145     return 0;
146   }
147
148   /// isStoreToStackSlotPostFE - Check for post-frame ptr elimination
149   /// stack locations as well.  This uses a heuristic so it isn't
150   /// reliable for correctness.
151   virtual unsigned isStoreToStackSlotPostFE(const MachineInstr *MI,
152                                             int &FrameIndex) const {
153     return 0;
154   }
155
156   /// hasStoreToStackSlot - If the specified machine instruction has a
157   /// store to a stack slot, return true along with the FrameIndex of
158   /// the loaded stack slot and the machine mem operand containing the
159   /// reference.  If not, return false.  Unlike isStoreToStackSlot,
160   /// this returns true for any instructions that stores to the
161   /// stack.  This is just a hint, as some cases may be missed.
162   virtual bool hasStoreToStackSlot(const MachineInstr *MI,
163                                    const MachineMemOperand *&MMO,
164                                    int &FrameIndex) const {
165     return 0;
166   }
167
168   /// reMaterialize - Re-issue the specified 'original' instruction at the
169   /// specific location targeting a new destination register.
170   /// The register in Orig->getOperand(0).getReg() will be substituted by
171   /// DestReg:SubIdx. Any existing subreg index is preserved or composed with
172   /// SubIdx.
173   virtual void reMaterialize(MachineBasicBlock &MBB,
174                              MachineBasicBlock::iterator MI,
175                              unsigned DestReg, unsigned SubIdx,
176                              const MachineInstr *Orig,
177                              const TargetRegisterInfo &TRI) const = 0;
178
179   /// scheduleTwoAddrSource - Schedule the copy / re-mat of the source of the
180   /// two-addrss instruction inserted by two-address pass.
181   virtual void scheduleTwoAddrSource(MachineInstr *SrcMI,
182                                      MachineInstr *UseMI,
183                                      const TargetRegisterInfo &TRI) const {
184     // Do nothing.
185   }
186
187   /// duplicate - Create a duplicate of the Orig instruction in MF. This is like
188   /// MachineFunction::CloneMachineInstr(), but the target may update operands
189   /// that are required to be unique.
190   ///
191   /// The instruction must be duplicable as indicated by isNotDuplicable().
192   virtual MachineInstr *duplicate(MachineInstr *Orig,
193                                   MachineFunction &MF) const = 0;
194
195   /// convertToThreeAddress - This method must be implemented by targets that
196   /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
197   /// may be able to convert a two-address instruction into one or more true
198   /// three-address instructions on demand.  This allows the X86 target (for
199   /// example) to convert ADD and SHL instructions into LEA instructions if they
200   /// would require register copies due to two-addressness.
201   ///
202   /// This method returns a null pointer if the transformation cannot be
203   /// performed, otherwise it returns the last new instruction.
204   ///
205   virtual MachineInstr *
206   convertToThreeAddress(MachineFunction::iterator &MFI,
207                    MachineBasicBlock::iterator &MBBI, LiveVariables *LV) const {
208     return 0;
209   }
210
211   /// commuteInstruction - If a target has any instructions that are
212   /// commutable but require converting to different instructions or making
213   /// non-trivial changes to commute them, this method can overloaded to do
214   /// that.  The default implementation simply swaps the commutable operands.
215   /// If NewMI is false, MI is modified in place and returned; otherwise, a
216   /// new machine instruction is created and returned.  Do not call this
217   /// method for a non-commutable instruction, but there may be some cases
218   /// where this method fails and returns null.
219   virtual MachineInstr *commuteInstruction(MachineInstr *MI,
220                                            bool NewMI = false) const = 0;
221
222   /// findCommutedOpIndices - If specified MI is commutable, return the two
223   /// operand indices that would swap value. Return false if the instruction
224   /// is not in a form which this routine understands.
225   virtual bool findCommutedOpIndices(MachineInstr *MI, unsigned &SrcOpIdx1,
226                                      unsigned &SrcOpIdx2) const = 0;
227
228   /// produceSameValue - Return true if two machine instructions would produce
229   /// identical values. By default, this is only true when the two instructions
230   /// are deemed identical except for defs.
231   virtual bool produceSameValue(const MachineInstr *MI0,
232                                 const MachineInstr *MI1) const = 0;
233
234   /// AnalyzeBranch - Analyze the branching code at the end of MBB, returning
235   /// true if it cannot be understood (e.g. it's a switch dispatch or isn't
236   /// implemented for a target).  Upon success, this returns false and returns
237   /// with the following information in various cases:
238   ///
239   /// 1. If this block ends with no branches (it just falls through to its succ)
240   ///    just return false, leaving TBB/FBB null.
241   /// 2. If this block ends with only an unconditional branch, it sets TBB to be
242   ///    the destination block.
243   /// 3. If this block ends with a conditional branch and it falls through to a
244   ///    successor block, it sets TBB to be the branch destination block and a
245   ///    list of operands that evaluate the condition. These operands can be
246   ///    passed to other TargetInstrInfo methods to create new branches.
247   /// 4. If this block ends with a conditional branch followed by an
248   ///    unconditional branch, it returns the 'true' destination in TBB, the
249   ///    'false' destination in FBB, and a list of operands that evaluate the
250   ///    condition.  These operands can be passed to other TargetInstrInfo
251   ///    methods to create new branches.
252   ///
253   /// Note that RemoveBranch and InsertBranch must be implemented to support
254   /// cases where this method returns success.
255   ///
256   /// If AllowModify is true, then this routine is allowed to modify the basic
257   /// block (e.g. delete instructions after the unconditional branch).
258   ///
259   virtual bool AnalyzeBranch(MachineBasicBlock &MBB, MachineBasicBlock *&TBB,
260                              MachineBasicBlock *&FBB,
261                              SmallVectorImpl<MachineOperand> &Cond,
262                              bool AllowModify = false) const {
263     return true;
264   }
265
266   /// RemoveBranch - Remove the branching code at the end of the specific MBB.
267   /// This is only invoked in cases where AnalyzeBranch returns success. It
268   /// returns the number of instructions that were removed.
269   virtual unsigned RemoveBranch(MachineBasicBlock &MBB) const {
270     assert(0 && "Target didn't implement TargetInstrInfo::RemoveBranch!"); 
271     return 0;
272   }
273
274   /// InsertBranch - Insert branch code into the end of the specified
275   /// MachineBasicBlock.  The operands to this method are the same as those
276   /// returned by AnalyzeBranch.  This is only invoked in cases where
277   /// AnalyzeBranch returns success. It returns the number of instructions
278   /// inserted.
279   ///
280   /// It is also invoked by tail merging to add unconditional branches in
281   /// cases where AnalyzeBranch doesn't apply because there was no original
282   /// branch to analyze.  At least this much must be implemented, else tail
283   /// merging needs to be disabled.
284   virtual unsigned InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
285                                 MachineBasicBlock *FBB,
286                                 const SmallVectorImpl<MachineOperand> &Cond,
287                                 DebugLoc DL) const {
288     assert(0 && "Target didn't implement TargetInstrInfo::InsertBranch!"); 
289     return 0;
290   }
291
292   /// ReplaceTailWithBranchTo - Delete the instruction OldInst and everything
293   /// after it, replacing it with an unconditional branch to NewDest. This is
294   /// used by the tail merging pass.
295   virtual void ReplaceTailWithBranchTo(MachineBasicBlock::iterator Tail,
296                                        MachineBasicBlock *NewDest) const = 0;
297
298   /// isLegalToSplitMBBAt - Return true if it's legal to split the given basic
299   /// block at the specified instruction (i.e. instruction would be the start
300   /// of a new basic block).
301   virtual bool isLegalToSplitMBBAt(MachineBasicBlock &MBB,
302                                    MachineBasicBlock::iterator MBBI) const {
303     return true;
304   }
305
306   /// isProfitableToIfCvt - Return true if it's profitable to first "NumInstrs"
307   /// of the specified basic block, where the probability of the instructions
308   /// being executed is given by Probability.
309   virtual
310   bool isProfitableToIfCvt(MachineBasicBlock &MBB, unsigned NumInstrs,
311                            float Probability) const {
312     return false;
313   }
314   
315   /// isProfitableToIfCvt - Second variant of isProfitableToIfCvt, this one
316   /// checks for the case where two basic blocks from true and false path
317   /// of a if-then-else (diamond) are predicated on mutally exclusive
318   /// predicates, where the probability of the true path being taken is given
319   /// by Probability.
320   virtual bool
321   isProfitableToIfCvt(MachineBasicBlock &TMBB, unsigned NumTInstrs,
322                       MachineBasicBlock &FMBB, unsigned NumFInstrs,
323                       float Probability) const {
324     return false;
325   }
326
327   /// isProfitableToDupForIfCvt - Return true if it's profitable for
328   /// if-converter to duplicate a specific number of instructions in the
329   /// specified MBB to enable if-conversion, where the probability of the 
330   /// instructions being executed is given by Probability.
331   virtual bool
332   isProfitableToDupForIfCvt(MachineBasicBlock &MBB, unsigned NumInstrs,
333                             float Probability) const {
334     return false;
335   }
336   
337   /// copyPhysReg - Emit instructions to copy a pair of physical registers.
338   virtual void copyPhysReg(MachineBasicBlock &MBB,
339                            MachineBasicBlock::iterator MI, DebugLoc DL,
340                            unsigned DestReg, unsigned SrcReg,
341                            bool KillSrc) const {
342     assert(0 && "Target didn't implement TargetInstrInfo::copyPhysReg!");
343   }
344
345   /// storeRegToStackSlot - Store the specified register of the given register
346   /// class to the specified stack frame index. The store instruction is to be
347   /// added to the given machine basic block before the specified machine
348   /// instruction. If isKill is true, the register operand is the last use and
349   /// must be marked kill.
350   virtual void storeRegToStackSlot(MachineBasicBlock &MBB,
351                                    MachineBasicBlock::iterator MI,
352                                    unsigned SrcReg, bool isKill, int FrameIndex,
353                                    const TargetRegisterClass *RC,
354                                    const TargetRegisterInfo *TRI) const {
355   assert(0 && "Target didn't implement TargetInstrInfo::storeRegToStackSlot!");
356   }
357
358   /// loadRegFromStackSlot - Load the specified register of the given register
359   /// class from the specified stack frame index. The load instruction is to be
360   /// added to the given machine basic block before the specified machine
361   /// instruction.
362   virtual void loadRegFromStackSlot(MachineBasicBlock &MBB,
363                                     MachineBasicBlock::iterator MI,
364                                     unsigned DestReg, int FrameIndex,
365                                     const TargetRegisterClass *RC,
366                                     const TargetRegisterInfo *TRI) const {
367   assert(0 && "Target didn't implement TargetInstrInfo::loadRegFromStackSlot!");
368   }
369   
370   /// spillCalleeSavedRegisters - Issues instruction(s) to spill all callee
371   /// saved registers and returns true if it isn't possible / profitable to do
372   /// so by issuing a series of store instructions via
373   /// storeRegToStackSlot(). Returns false otherwise.
374   virtual bool spillCalleeSavedRegisters(MachineBasicBlock &MBB,
375                                          MachineBasicBlock::iterator MI,
376                                         const std::vector<CalleeSavedInfo> &CSI,
377                                          const TargetRegisterInfo *TRI) const {
378     return false;
379   }
380
381   /// restoreCalleeSavedRegisters - Issues instruction(s) to restore all callee
382   /// saved registers and returns true if it isn't possible / profitable to do
383   /// so by issuing a series of load instructions via loadRegToStackSlot().
384   /// Returns false otherwise.
385   virtual bool restoreCalleeSavedRegisters(MachineBasicBlock &MBB,
386                                            MachineBasicBlock::iterator MI,
387                                         const std::vector<CalleeSavedInfo> &CSI,
388                                         const TargetRegisterInfo *TRI) const {
389     return false;
390   }
391   
392   /// emitFrameIndexDebugValue - Emit a target-dependent form of
393   /// DBG_VALUE encoding the address of a frame index.  Addresses would
394   /// normally be lowered the same way as other addresses on the target,
395   /// e.g. in load instructions.  For targets that do not support this
396   /// the debug info is simply lost.
397   /// If you add this for a target you should handle this DBG_VALUE in the
398   /// target-specific AsmPrinter code as well; you will probably get invalid
399   /// assembly output if you don't.
400   virtual MachineInstr *emitFrameIndexDebugValue(MachineFunction &MF,
401                                                  int FrameIx,
402                                                  uint64_t Offset,
403                                                  const MDNode *MDPtr,
404                                                  DebugLoc dl) const {
405     return 0;
406   }
407
408   /// foldMemoryOperand - Attempt to fold a load or store of the specified stack
409   /// slot into the specified machine instruction for the specified operand(s).
410   /// If this is possible, a new instruction is returned with the specified
411   /// operand folded, otherwise NULL is returned.
412   /// The new instruction is inserted before MI, and the client is responsible
413   /// for removing the old instruction.
414   MachineInstr* foldMemoryOperand(MachineBasicBlock::iterator MI,
415                                   const SmallVectorImpl<unsigned> &Ops,
416                                   int FrameIndex) const;
417
418   /// foldMemoryOperand - Same as the previous version except it allows folding
419   /// of any load and store from / to any address, not just from a specific
420   /// stack slot.
421   MachineInstr* foldMemoryOperand(MachineBasicBlock::iterator MI,
422                                   const SmallVectorImpl<unsigned> &Ops,
423                                   MachineInstr* LoadMI) const;
424
425 protected:
426   /// foldMemoryOperandImpl - Target-dependent implementation for
427   /// foldMemoryOperand. Target-independent code in foldMemoryOperand will
428   /// take care of adding a MachineMemOperand to the newly created instruction.
429   virtual MachineInstr* foldMemoryOperandImpl(MachineFunction &MF,
430                                           MachineInstr* MI,
431                                           const SmallVectorImpl<unsigned> &Ops,
432                                           int FrameIndex) const {
433     return 0;
434   }
435
436   /// foldMemoryOperandImpl - Target-dependent implementation for
437   /// foldMemoryOperand. Target-independent code in foldMemoryOperand will
438   /// take care of adding a MachineMemOperand to the newly created instruction.
439   virtual MachineInstr* foldMemoryOperandImpl(MachineFunction &MF,
440                                               MachineInstr* MI,
441                                           const SmallVectorImpl<unsigned> &Ops,
442                                               MachineInstr* LoadMI) const {
443     return 0;
444   }
445
446 public:
447   /// canFoldMemoryOperand - Returns true for the specified load / store if
448   /// folding is possible.
449   virtual
450   bool canFoldMemoryOperand(const MachineInstr *MI,
451                             const SmallVectorImpl<unsigned> &Ops) const =0;
452
453   /// unfoldMemoryOperand - Separate a single instruction which folded a load or
454   /// a store or a load and a store into two or more instruction. If this is
455   /// possible, returns true as well as the new instructions by reference.
456   virtual bool unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
457                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
458                                  SmallVectorImpl<MachineInstr*> &NewMIs) const{
459     return false;
460   }
461
462   virtual bool unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
463                                    SmallVectorImpl<SDNode*> &NewNodes) const {
464     return false;
465   }
466
467   /// getOpcodeAfterMemoryUnfold - Returns the opcode of the would be new
468   /// instruction after load / store are unfolded from an instruction of the
469   /// specified opcode. It returns zero if the specified unfolding is not
470   /// possible. If LoadRegIndex is non-null, it is filled in with the operand
471   /// index of the operand which will hold the register holding the loaded
472   /// value.
473   virtual unsigned getOpcodeAfterMemoryUnfold(unsigned Opc,
474                                       bool UnfoldLoad, bool UnfoldStore,
475                                       unsigned *LoadRegIndex = 0) const {
476     return 0;
477   }
478
479   /// areLoadsFromSameBasePtr - This is used by the pre-regalloc scheduler
480   /// to determine if two loads are loading from the same base address. It
481   /// should only return true if the base pointers are the same and the
482   /// only differences between the two addresses are the offset. It also returns
483   /// the offsets by reference.
484   virtual bool areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
485                                     int64_t &Offset1, int64_t &Offset2) const {
486     return false;
487   }
488
489   /// shouldScheduleLoadsNear - This is a used by the pre-regalloc scheduler to
490   /// determine (in conjuction with areLoadsFromSameBasePtr) if two loads should
491   /// be scheduled togther. On some targets if two loads are loading from
492   /// addresses in the same cache line, it's better if they are scheduled
493   /// together. This function takes two integers that represent the load offsets
494   /// from the common base address. It returns true if it decides it's desirable
495   /// to schedule the two loads together. "NumLoads" is the number of loads that
496   /// have already been scheduled after Load1.
497   virtual bool shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
498                                        int64_t Offset1, int64_t Offset2,
499                                        unsigned NumLoads) const {
500     return false;
501   }
502   
503   /// ReverseBranchCondition - Reverses the branch condition of the specified
504   /// condition list, returning false on success and true if it cannot be
505   /// reversed.
506   virtual
507   bool ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
508     return true;
509   }
510   
511   /// insertNoop - Insert a noop into the instruction stream at the specified
512   /// point.
513   virtual void insertNoop(MachineBasicBlock &MBB, 
514                           MachineBasicBlock::iterator MI) const;
515   
516   
517   /// getNoopForMachoTarget - Return the noop instruction to use for a noop.
518   virtual void getNoopForMachoTarget(MCInst &NopInst) const {
519     // Default to just using 'nop' string.
520   }
521   
522   
523   /// isPredicated - Returns true if the instruction is already predicated.
524   ///
525   virtual bool isPredicated(const MachineInstr *MI) const {
526     return false;
527   }
528
529   /// isUnpredicatedTerminator - Returns true if the instruction is a
530   /// terminator instruction that has not been predicated.
531   virtual bool isUnpredicatedTerminator(const MachineInstr *MI) const;
532
533   /// PredicateInstruction - Convert the instruction into a predicated
534   /// instruction. It returns true if the operation was successful.
535   virtual
536   bool PredicateInstruction(MachineInstr *MI,
537                         const SmallVectorImpl<MachineOperand> &Pred) const = 0;
538
539   /// SubsumesPredicate - Returns true if the first specified predicate
540   /// subsumes the second, e.g. GE subsumes GT.
541   virtual
542   bool SubsumesPredicate(const SmallVectorImpl<MachineOperand> &Pred1,
543                          const SmallVectorImpl<MachineOperand> &Pred2) const {
544     return false;
545   }
546
547   /// DefinesPredicate - If the specified instruction defines any predicate
548   /// or condition code register(s) used for predication, returns true as well
549   /// as the definition predicate(s) by reference.
550   virtual bool DefinesPredicate(MachineInstr *MI,
551                                 std::vector<MachineOperand> &Pred) const {
552     return false;
553   }
554
555   /// isPredicable - Return true if the specified instruction can be predicated.
556   /// By default, this returns true for every instruction with a
557   /// PredicateOperand.
558   virtual bool isPredicable(MachineInstr *MI) const {
559     return MI->getDesc().isPredicable();
560   }
561
562   /// isSafeToMoveRegClassDefs - Return true if it's safe to move a machine
563   /// instruction that defines the specified register class.
564   virtual bool isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
565     return true;
566   }
567
568   /// isSchedulingBoundary - Test if the given instruction should be
569   /// considered a scheduling boundary. This primarily includes labels and
570   /// terminators.
571   virtual bool isSchedulingBoundary(const MachineInstr *MI,
572                                     const MachineBasicBlock *MBB,
573                                     const MachineFunction &MF) const = 0;
574
575   /// Measure the specified inline asm to determine an approximation of its
576   /// length.
577   virtual unsigned getInlineAsmLength(const char *Str,
578                                       const MCAsmInfo &MAI) const;
579
580   /// CreateTargetHazardRecognizer - Allocate and return a hazard recognizer
581   /// to use for this target when scheduling the machine instructions after
582   /// register allocation.
583   virtual ScheduleHazardRecognizer*
584   CreateTargetPostRAHazardRecognizer(const InstrItineraryData*) const = 0;
585
586   /// AnalyzeCompare - For a comparison instruction, return the source register
587   /// in SrcReg and the value it compares against in CmpValue. Return true if
588   /// the comparison instruction can be analyzed.
589   virtual bool AnalyzeCompare(const MachineInstr *MI,
590                               unsigned &SrcReg, int &Mask, int &Value) const {
591     return false;
592   }
593
594   /// OptimizeCompareInstr - See if the comparison instruction can be converted
595   /// into something more efficient. E.g., on ARM most instructions can set the
596   /// flags register, obviating the need for a separate CMP. Update the iterator
597   /// *only* if a transformation took place.
598   virtual bool OptimizeCompareInstr(MachineInstr *CmpInstr,
599                                     unsigned SrcReg, int Mask, int Value,
600                                     MachineBasicBlock::iterator &) const {
601     return false;
602   }
603
604   /// getNumMicroOps - Return the number of u-operations the given machine
605   /// instruction will be decoded to on the target cpu.
606   virtual unsigned getNumMicroOps(const MachineInstr *MI,
607                                   const InstrItineraryData *ItinData) const;
608 };
609
610 /// TargetInstrInfoImpl - This is the default implementation of
611 /// TargetInstrInfo, which just provides a couple of default implementations
612 /// for various methods.  This separated out because it is implemented in
613 /// libcodegen, not in libtarget.
614 class TargetInstrInfoImpl : public TargetInstrInfo {
615 protected:
616   TargetInstrInfoImpl(const TargetInstrDesc *desc, unsigned NumOpcodes)
617   : TargetInstrInfo(desc, NumOpcodes) {}
618 public:
619   virtual void ReplaceTailWithBranchTo(MachineBasicBlock::iterator OldInst,
620                                        MachineBasicBlock *NewDest) const;
621   virtual MachineInstr *commuteInstruction(MachineInstr *MI,
622                                            bool NewMI = false) const;
623   virtual bool findCommutedOpIndices(MachineInstr *MI, unsigned &SrcOpIdx1,
624                                      unsigned &SrcOpIdx2) const;
625   virtual bool canFoldMemoryOperand(const MachineInstr *MI,
626                                     const SmallVectorImpl<unsigned> &Ops) const;
627   virtual bool PredicateInstruction(MachineInstr *MI,
628                             const SmallVectorImpl<MachineOperand> &Pred) const;
629   virtual void reMaterialize(MachineBasicBlock &MBB,
630                              MachineBasicBlock::iterator MI,
631                              unsigned DestReg, unsigned SubReg,
632                              const MachineInstr *Orig,
633                              const TargetRegisterInfo &TRI) const;
634   virtual MachineInstr *duplicate(MachineInstr *Orig,
635                                   MachineFunction &MF) const;
636   virtual bool produceSameValue(const MachineInstr *MI0,
637                                 const MachineInstr *MI1) const;
638   virtual bool isSchedulingBoundary(const MachineInstr *MI,
639                                     const MachineBasicBlock *MBB,
640                                     const MachineFunction &MF) const;
641
642   virtual ScheduleHazardRecognizer *
643   CreateTargetPostRAHazardRecognizer(const InstrItineraryData*) const;
644 };
645
646 } // End llvm namespace
647
648 #endif