add an optimized form of OPC_EmitMergeInputChains for the 1, 0 and
[oota-llvm.git] / include / llvm / CodeGen / SelectionDAGISel.h
1 //===-- llvm/CodeGen/SelectionDAGISel.h - Common Base Class------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the SelectionDAGISel class, which is used as the common
11 // base class for SelectionDAG-based instruction selectors.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef LLVM_CODEGEN_SELECTIONDAG_ISEL_H
16 #define LLVM_CODEGEN_SELECTIONDAG_ISEL_H
17
18 #include "llvm/BasicBlock.h"
19 #include "llvm/Pass.h"
20 #include "llvm/Constant.h"
21 #include "llvm/CodeGen/SelectionDAG.h"
22 #include "llvm/CodeGen/MachineFunctionPass.h"
23
24 namespace llvm {
25   class FastISel;
26   class SelectionDAGBuilder;
27   class SDValue;
28   class MachineRegisterInfo;
29   class MachineBasicBlock;
30   class MachineFunction;
31   class MachineInstr;
32   class MachineModuleInfo;
33   class DwarfWriter;
34   class TargetLowering;
35   class TargetInstrInfo;
36   class FunctionLoweringInfo;
37   class ScheduleHazardRecognizer;
38   class GCFunctionInfo;
39   class ScheduleDAGSDNodes;
40  
41 /// SelectionDAGISel - This is the common base class used for SelectionDAG-based
42 /// pattern-matching instruction selectors.
43 class SelectionDAGISel : public MachineFunctionPass {
44 public:
45   const TargetMachine &TM;
46   TargetLowering &TLI;
47   FunctionLoweringInfo *FuncInfo;
48   MachineFunction *MF;
49   MachineRegisterInfo *RegInfo;
50   SelectionDAG *CurDAG;
51   SelectionDAGBuilder *SDB;
52   MachineBasicBlock *BB;
53   AliasAnalysis *AA;
54   GCFunctionInfo *GFI;
55   CodeGenOpt::Level OptLevel;
56   static char ID;
57
58   explicit SelectionDAGISel(TargetMachine &tm,
59                             CodeGenOpt::Level OL = CodeGenOpt::Default);
60   virtual ~SelectionDAGISel();
61   
62   TargetLowering &getTargetLowering() { return TLI; }
63
64   virtual void getAnalysisUsage(AnalysisUsage &AU) const;
65
66   virtual bool runOnMachineFunction(MachineFunction &MF);
67
68   unsigned MakeReg(EVT VT);
69
70   virtual void EmitFunctionEntryCode(Function &Fn, MachineFunction &MF) {}
71   
72   /// PreprocessISelDAG - This hook allows targets to hack on the graph before
73   /// instruction selection starts.
74   virtual void PreprocessISelDAG() {}
75   
76   /// PostprocessISelDAG() - This hook allows the target to hack on the graph
77   /// right after selection.
78   virtual void PostprocessISelDAG() {}
79   
80   /// Select - Main hook targets implement to select a node.
81   virtual SDNode *Select(SDNode *N) = 0;
82   
83   /// SelectInlineAsmMemoryOperand - Select the specified address as a target
84   /// addressing mode, according to the specified constraint code.  If this does
85   /// not match or is not implemented, return true.  The resultant operands
86   /// (which will appear in the machine instruction) should be added to the
87   /// OutOps vector.
88   virtual bool SelectInlineAsmMemoryOperand(const SDValue &Op,
89                                             char ConstraintCode,
90                                             std::vector<SDValue> &OutOps) {
91     return true;
92   }
93
94   /// IsProfitableToFold - Returns true if it's profitable to fold the specific
95   /// operand node N of U during instruction selection that starts at Root.
96   virtual bool IsProfitableToFold(SDValue N, SDNode *U, SDNode *Root) const;
97
98   /// IsLegalToFold - Returns true if the specific operand node N of
99   /// U can be folded during instruction selection that starts at Root.
100   bool IsLegalToFold(SDValue N, SDNode *U, SDNode *Root,
101                      bool IgnoreChains = false) const;
102
103   /// CreateTargetHazardRecognizer - Return a newly allocated hazard recognizer
104   /// to use for this target when scheduling the DAG.
105   virtual ScheduleHazardRecognizer *CreateTargetHazardRecognizer();
106   
107   
108   // Opcodes used by the DAG state machine:
109   enum BuiltinOpcodes {
110     OPC_Scope,
111     OPC_RecordNode,
112     OPC_RecordChild0, OPC_RecordChild1, OPC_RecordChild2, OPC_RecordChild3, 
113     OPC_RecordChild4, OPC_RecordChild5, OPC_RecordChild6, OPC_RecordChild7,
114     OPC_RecordMemRef,
115     OPC_CaptureFlagInput,
116     OPC_MoveChild,
117     OPC_MoveParent,
118     OPC_CheckSame,
119     OPC_CheckPatternPredicate,
120     OPC_CheckPredicate,
121     OPC_CheckOpcode,
122     OPC_SwitchOpcode,
123     OPC_CheckType,
124     OPC_SwitchType,
125     OPC_CheckChild0Type, OPC_CheckChild1Type, OPC_CheckChild2Type,
126     OPC_CheckChild3Type, OPC_CheckChild4Type, OPC_CheckChild5Type,
127     OPC_CheckChild6Type, OPC_CheckChild7Type,
128     OPC_CheckInteger,
129     OPC_CheckCondCode,
130     OPC_CheckValueType,
131     OPC_CheckComplexPat,
132     OPC_CheckAndImm, OPC_CheckOrImm,
133     OPC_CheckFoldableChainNode,
134     
135     OPC_EmitInteger,
136     OPC_EmitRegister,
137     OPC_EmitConvertToTarget,
138     OPC_EmitMergeInputChains,
139     OPC_EmitMergeInputChains1_0,
140     OPC_EmitMergeInputChains1_1,
141     OPC_EmitCopyToReg,
142     OPC_EmitNodeXForm,
143     OPC_EmitNode,
144     OPC_MorphNodeTo,
145     OPC_MarkFlagResults,
146     OPC_CompleteMatch
147   };
148   
149   enum {
150     OPFL_None       = 0,     // Node has no chain or flag input and isn't variadic.
151     OPFL_Chain      = 1,     // Node has a chain input.
152     OPFL_FlagInput  = 2,     // Node has a flag input.
153     OPFL_FlagOutput = 4,     // Node has a flag output.
154     OPFL_MemRefs    = 8,     // Node gets accumulated MemRefs.
155     OPFL_Variadic0  = 1<<4,  // Node is variadic, root has 0 fixed inputs.
156     OPFL_Variadic1  = 2<<4,  // Node is variadic, root has 1 fixed inputs.
157     OPFL_Variadic2  = 3<<4,  // Node is variadic, root has 2 fixed inputs.
158     OPFL_Variadic3  = 4<<4,  // Node is variadic, root has 3 fixed inputs.
159     OPFL_Variadic4  = 5<<4,  // Node is variadic, root has 4 fixed inputs.
160     OPFL_Variadic5  = 6<<4,  // Node is variadic, root has 5 fixed inputs.
161     OPFL_Variadic6  = 7<<4,  // Node is variadic, root has 6 fixed inputs.
162     
163     OPFL_VariadicInfo = OPFL_Variadic6
164   };
165   
166   /// getNumFixedFromVariadicInfo - Transform an EmitNode flags word into the
167   /// number of fixed arity values that should be skipped when copying from the
168   /// root.
169   static inline int getNumFixedFromVariadicInfo(unsigned Flags) {
170     return ((Flags&OPFL_VariadicInfo) >> 4)-1;
171   }
172   
173   
174 protected:
175   /// DAGSize - Size of DAG being instruction selected.
176   ///
177   unsigned DAGSize;
178   
179   /// ISelPosition - Node iterator marking the current position of
180   /// instruction selection as it procedes through the topologically-sorted
181   /// node list.
182   SelectionDAG::allnodes_iterator ISelPosition;
183
184   
185   /// ISelUpdater - helper class to handle updates of the 
186   /// instruction selection graph.
187   class ISelUpdater : public SelectionDAG::DAGUpdateListener {
188     SelectionDAG::allnodes_iterator &ISelPosition;
189   public:
190     explicit ISelUpdater(SelectionDAG::allnodes_iterator &isp)
191       : ISelPosition(isp) {}
192     
193     /// NodeDeleted - Handle nodes deleted from the graph. If the
194     /// node being deleted is the current ISelPosition node, update
195     /// ISelPosition.
196     ///
197     virtual void NodeDeleted(SDNode *N, SDNode *E) {
198       if (ISelPosition == SelectionDAG::allnodes_iterator(N))
199         ++ISelPosition;
200     }
201     
202     /// NodeUpdated - Ignore updates for now.
203     virtual void NodeUpdated(SDNode *N) {}
204   };
205   
206   /// ReplaceUses - replace all uses of the old node F with the use
207   /// of the new node T.
208   void ReplaceUses(SDValue F, SDValue T) {
209     ISelUpdater ISU(ISelPosition);
210     CurDAG->ReplaceAllUsesOfValueWith(F, T, &ISU);
211   }
212   
213   /// ReplaceUses - replace all uses of the old nodes F with the use
214   /// of the new nodes T.
215   void ReplaceUses(const SDValue *F, const SDValue *T, unsigned Num) {
216     ISelUpdater ISU(ISelPosition);
217     CurDAG->ReplaceAllUsesOfValuesWith(F, T, Num, &ISU);
218   }
219   
220   /// ReplaceUses - replace all uses of the old node F with the use
221   /// of the new node T.
222   void ReplaceUses(SDNode *F, SDNode *T) {
223     ISelUpdater ISU(ISelPosition);
224     CurDAG->ReplaceAllUsesWith(F, T, &ISU);
225   }
226   
227
228   /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
229   /// by tblgen.  Others should not call it.
230   void SelectInlineAsmMemoryOperands(std::vector<SDValue> &Ops);
231
232   
233 public:
234   // Calls to these predicates are generated by tblgen.
235   bool CheckAndMask(SDValue LHS, ConstantSDNode *RHS,
236                     int64_t DesiredMaskS) const;
237   bool CheckOrMask(SDValue LHS, ConstantSDNode *RHS,
238                     int64_t DesiredMaskS) const;
239   
240   
241   /// CheckPatternPredicate - This function is generated by tblgen in the
242   /// target.  It runs the specified pattern predicate and returns true if it
243   /// succeeds or false if it fails.  The number is a private implementation
244   /// detail to the code tblgen produces.
245   virtual bool CheckPatternPredicate(unsigned PredNo) const {
246     assert(0 && "Tblgen should generate the implementation of this!");
247     return 0;
248   }
249
250   /// CheckNodePredicate - This function is generated by tblgen in the target.
251   /// It runs node predicate number PredNo and returns true if it succeeds or
252   /// false if it fails.  The number is a private implementation
253   /// detail to the code tblgen produces.
254   virtual bool CheckNodePredicate(SDNode *N, unsigned PredNo) const {
255     assert(0 && "Tblgen should generate the implementation of this!");
256     return 0;
257   }
258   
259   virtual bool CheckComplexPattern(SDNode *Root, SDValue N, unsigned PatternNo,
260                                    SmallVectorImpl<SDValue> &Result) {
261     assert(0 && "Tblgen should generate the implementation of this!");
262     return false;
263   }
264   
265   virtual SDValue RunSDNodeXForm(SDValue V, unsigned XFormNo) {
266     assert(0 && "Tblgen shoudl generate this!");
267     return SDValue();
268   }
269
270   SDNode *SelectCodeCommon(SDNode *NodeToMatch,
271                            const unsigned char *MatcherTable,
272                            unsigned TableSize);
273   
274 private:
275   
276   // Calls to these functions are generated by tblgen.
277   SDNode *Select_INLINEASM(SDNode *N);
278   SDNode *Select_UNDEF(SDNode *N);
279   void CannotYetSelect(SDNode *N);
280
281 private:
282   void DoInstructionSelection();
283   SDNode *MorphNode(SDNode *Node, unsigned TargetOpc, SDVTList VTs,
284                     const SDValue *Ops, unsigned NumOps, unsigned EmitNodeInfo);
285   
286   void SelectAllBasicBlocks(Function &Fn, MachineFunction &MF,
287                             MachineModuleInfo *MMI,
288                             DwarfWriter *DW,
289                             const TargetInstrInfo &TII);
290   void FinishBasicBlock();
291
292   void SelectBasicBlock(BasicBlock *LLVMBB,
293                         BasicBlock::iterator Begin,
294                         BasicBlock::iterator End,
295                         bool &HadTailCall);
296   void CodeGenAndEmitDAG();
297   void LowerArguments(BasicBlock *BB);
298   
299   void ShrinkDemandedOps();
300   void ComputeLiveOutVRegInfo();
301
302   void HandlePHINodesInSuccessorBlocks(BasicBlock *LLVMBB);
303
304   bool HandlePHINodesInSuccessorBlocksFast(BasicBlock *LLVMBB, FastISel *F);
305
306   /// Create the scheduler. If a specific scheduler was specified
307   /// via the SchedulerRegistry, use it, otherwise select the
308   /// one preferred by the target.
309   ///
310   ScheduleDAGSDNodes *CreateScheduler();
311   
312   /// OpcodeOffset - This is a cache used to dispatch efficiently into isel
313   /// state machines that start with a OPC_SwitchOpcode node.
314   std::vector<unsigned> OpcodeOffset;
315   
316   void UpdateChainsAndFlags(SDNode *NodeToMatch, SDValue InputChain,
317                             const SmallVectorImpl<SDNode*> &ChainNodesMatched,
318                             SDValue InputFlag,const SmallVectorImpl<SDNode*> &F,
319                             bool isMorphNodeTo);
320     
321 };
322
323 }
324
325 #endif /* LLVM_CODEGEN_SELECTIONDAG_ISEL_H */