* store immediate values as int64_t, not int. come on, we should be happy
[oota-llvm.git] / include / llvm / CodeGen / MachineInstrBuilder.h
1 //===-- CodeGen/MachineInstBuilder.h - Simplify creation of MIs -*- C++ -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file exposes a function named BuildMI, which is useful for dramatically
11 // simplifying how MachineInstr's are created.  Instead of using code like this:
12 //
13 //   M = new MachineInstr(X86::ADDrr8);
14 //   M->SetMachineOperandVal(0, MachineOperand::MO_VirtualRegister, argVal1);
15 //   M->SetMachineOperandVal(1, MachineOperand::MO_VirtualRegister, argVal2);
16 //
17 // we can now use code like this:
18 //
19 //   M = BuildMI(X86::ADDrr8, 2).addReg(argVal1).addReg(argVal2);
20 //
21 //===----------------------------------------------------------------------===//
22
23 #ifndef LLVM_CODEGEN_MACHINEINSTRBUILDER_H
24 #define LLVM_CODEGEN_MACHINEINSTRBUILDER_H
25
26 #include "llvm/CodeGen/MachineBasicBlock.h"
27
28 namespace llvm {
29
30 class MachineInstrBuilder {
31   MachineInstr *MI;
32 public:
33   MachineInstrBuilder(MachineInstr *mi) : MI(mi) {}
34
35   /// Allow automatic conversion to the machine instruction we are working on.
36   ///
37   operator MachineInstr*() const { return MI; }
38   operator MachineBasicBlock::iterator() const { return MI; }
39
40   /// addReg - Add a new virtual register operand...
41   ///
42   const MachineInstrBuilder &addReg(
43     int RegNo,
44     MachineOperand::UseType Ty = MachineOperand::Use) const {
45     MI->addRegOperand(RegNo, Ty);
46     return *this;
47   }
48
49   /// addReg - Add an LLVM value that is to be used as a register...
50   ///
51   const MachineInstrBuilder &addReg(
52     Value *V,
53     MachineOperand::UseType Ty = MachineOperand::Use) const {
54     MI->addRegOperand(V, Ty);
55     return *this;
56   }
57
58   /// addReg - Add an LLVM value that is to be used as a register...
59   ///
60   const MachineInstrBuilder &addCCReg(
61     Value *V,
62     MachineOperand::UseType Ty = MachineOperand::Use) const {
63     MI->addCCRegOperand(V, Ty);
64     return *this;
65   }
66
67   /// addRegDef - Add an LLVM value that is to be defined as a register... this
68   /// is the same as addReg(V, MachineOperand::Def).
69   ///
70   const MachineInstrBuilder &addRegDef(Value *V) const {
71     return addReg(V, MachineOperand::Def);
72   }
73
74   /// addPCDisp - Add an LLVM value to be treated as a PC relative
75   /// displacement...
76   ///
77   const MachineInstrBuilder &addPCDisp(Value *V) const {
78     MI->addPCDispOperand(V);
79     return *this;
80   }
81
82   /// addMReg - Add a machine register operand...
83   ///
84   const MachineInstrBuilder &addMReg(int Reg, MachineOperand::UseType Ty
85                                         = MachineOperand::Use) const {
86     MI->addMachineRegOperand(Reg, Ty);
87     return *this;
88   }
89   
90   /// addImm - Add a new immediate operand.
91   ///
92   const MachineInstrBuilder &addImm(int Val) const {
93     MI->addZeroExtImmOperand(Val);
94     return *this;
95   }
96
97   /// addSImm - Add a new sign extended immediate operand...
98   ///
99   const MachineInstrBuilder &addSImm(int val) const {
100     MI->addSignExtImmOperand(val);
101     return *this;
102   }
103
104   /// addZImm - Add a new zero extended immediate operand...
105   ///
106   const MachineInstrBuilder &addZImm(unsigned Val) const {
107     MI->addZeroExtImmOperand(Val);
108     return *this;
109   }
110
111   /// addU64Imm - Add a new 64-bit immediate operand...
112   ///
113   const MachineInstrBuilder &addU64Imm(uint64_t Val) const {
114     MI->addZeroExtImm64Operand(Val);
115     return *this;
116   }
117
118   const MachineInstrBuilder &addMBB(MachineBasicBlock *MBB) const {
119     MI->addMachineBasicBlockOperand(MBB);
120     return *this;
121   }
122
123   const MachineInstrBuilder &addFrameIndex(unsigned Idx) const {
124     MI->addFrameIndexOperand(Idx);
125     return *this;
126   }
127
128   const MachineInstrBuilder &addConstantPoolIndex(unsigned Idx) const {
129     MI->addConstantPoolIndexOperand(Idx);
130     return *this;
131   }
132
133   const MachineInstrBuilder &addGlobalAddress(GlobalValue *GV,
134                                               bool isPCRelative = false, int Offset = 0) const {
135     MI->addGlobalAddressOperand(GV, isPCRelative, Offset);
136     return *this;
137   }
138
139   const MachineInstrBuilder &addExternalSymbol(const char *FnName,
140                                                bool isPCRelative = false) const{
141     MI->addExternalSymbolOperand(FnName, isPCRelative);
142     return *this;
143   }
144 };
145
146 /// BuildMI - Builder interface.  Specify how to create the initial instruction
147 /// itself.  NumOperands is the number of operands to the machine instruction to
148 /// allow for memory efficient representation of machine instructions.
149 ///
150 inline MachineInstrBuilder BuildMI(int Opcode, unsigned NumOperands) {
151   return MachineInstrBuilder(new MachineInstr(Opcode, NumOperands, true, true));
152 }
153
154 /// BuildMI - This version of the builder sets up the first operand as a
155 /// destination virtual register.  NumOperands is the number of additional add*
156 /// calls that are expected, not including the destination register.
157 ///
158 inline MachineInstrBuilder BuildMI(
159   int Opcode, unsigned NumOperands,
160   unsigned DestReg,
161   MachineOperand::UseType useType = MachineOperand::Def) {
162   return MachineInstrBuilder(new MachineInstr(Opcode, NumOperands+1,
163                                    true, true)).addReg(DestReg, useType);
164 }
165
166 /// BuildMI - This version of the builder inserts the newly-built
167 /// instruction before the given position in the given MachineBasicBlock, and
168 /// sets up the first operand as a destination virtual register.
169 /// NumOperands is the number of additional add* calls that are expected,
170 /// not including the destination register.
171 ///
172 inline MachineInstrBuilder BuildMI(MachineBasicBlock &BB,
173                                    MachineBasicBlock::iterator I,
174                                    int Opcode, unsigned NumOperands,
175                                    unsigned DestReg) {
176   MachineInstr *MI = new MachineInstr(Opcode, NumOperands+1, true, true);
177   BB.insert(I, MI);
178   return MachineInstrBuilder(MI).addReg(DestReg, MachineOperand::Def);
179 }
180
181 /// BuildMI - This version of the builder inserts the newly-built
182 /// instruction before the given position in the given MachineBasicBlock, and
183 /// does NOT take a destination register.
184 ///
185 inline MachineInstrBuilder BuildMI(MachineBasicBlock &BB,
186                                    MachineBasicBlock::iterator I,
187                                    int Opcode, unsigned NumOperands) {
188   MachineInstr *MI = new MachineInstr(Opcode, NumOperands, true, true);
189   BB.insert(I, MI);
190   return MachineInstrBuilder(MI);
191 }
192
193 /// BuildMI - This version of the builder inserts the newly-built
194 /// instruction at the end of the given MachineBasicBlock, and does NOT take a
195 /// destination register.
196 ///
197 inline MachineInstrBuilder BuildMI(MachineBasicBlock *BB, int Opcode,
198                                    unsigned NumOperands) {
199   return BuildMI(*BB, BB->end(), Opcode, NumOperands);
200 }
201
202 /// BuildMI - This version of the builder inserts the newly-built
203 /// instruction at the end of the given MachineBasicBlock, and sets up the first
204 /// operand as a destination virtual register. NumOperands is the number of
205 /// additional add* calls that are expected, not including the destination
206 /// register.
207 ///
208 inline MachineInstrBuilder BuildMI(MachineBasicBlock *BB, int Opcode,
209                                    unsigned NumOperands, unsigned DestReg) {
210   return BuildMI(*BB, BB->end(), Opcode, NumOperands, DestReg);
211 }
212
213 } // End llvm namespace
214
215 #endif