Add some more comments about checkings of invalid register numbers.
[oota-llvm.git] / test / MC / Disassembler / ARM / invalid-LSL-regform.txt
1 # RUN: llvm-mc --disassemble %s -triple=arm-apple-darwin9 |& grep {invalid instruction encoding}
2
3 # Opcode=196 Name=MOVs Format=ARM_FORMAT_DPSOREGFRM(5)
4 #  31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10  9  8  7  6  5  4  3  2  1  0 
5 # -------------------------------------------------------------------------------------------------
6 # | 1: 1: 1: 0| 0: 0: 0: 1| 1: 0: 1: 0| 0: 0: 0: 0| 1: 1: 1: 1| 0: 0: 0: 1| 0: 0: 0: 1| 0: 0: 1: 0|
7 # -------------------------------------------------------------------------------------------------
8 #
9 # A8.6.89 LSL (register)
10 # if d == 15 || n == 15 || m == 15 then UNPREDICTABLE;
11 0x12 0xf1 0xa0 0xe1