Completely eliminate def&use operands. Now a register operand is EITHER a
[oota-llvm.git] / lib / Target / ARM / ARMRegisterInfo.cpp
1 //===- ARMRegisterInfo.cpp - ARM Register Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the "Instituto Nokia de Tecnologia" and
6 // is distributed under the University of Illinois Open Source
7 // License. See LICENSE.TXT for details.
8 //
9 //===----------------------------------------------------------------------===//
10 //
11 // This file contains the ARM implementation of the MRegisterInfo class.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "ARM.h"
16 #include "ARMRegisterInfo.h"
17 #include "llvm/CodeGen/MachineInstrBuilder.h"
18 #include "llvm/CodeGen/MachineFunction.h"
19 #include "llvm/CodeGen/MachineFrameInfo.h"
20 #include "llvm/CodeGen/MachineLocation.h"
21 #include "llvm/Type.h"
22 #include "llvm/ADT/STLExtras.h"
23 #include <iostream>
24 using namespace llvm;
25
26 ARMRegisterInfo::ARMRegisterInfo()
27   : ARMGenRegisterInfo(ARM::ADJCALLSTACKDOWN, ARM::ADJCALLSTACKUP) {
28 }
29
30 void ARMRegisterInfo::
31 storeRegToStackSlot(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
32                     unsigned SrcReg, int FI,
33                     const TargetRegisterClass *RC) const {
34   assert (RC == ARM::IntRegsRegisterClass);
35   BuildMI(MBB, I, ARM::str, 3).addReg(SrcReg).addImm(0).addFrameIndex(FI);
36 }
37
38 void ARMRegisterInfo::
39 loadRegFromStackSlot(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
40                      unsigned DestReg, int FI,
41                      const TargetRegisterClass *RC) const {
42   assert (RC == ARM::IntRegsRegisterClass);
43   BuildMI(MBB, I, ARM::ldr, 2, DestReg).addImm(0).addFrameIndex(FI);
44 }
45
46 void ARMRegisterInfo::copyRegToReg(MachineBasicBlock &MBB,
47                                      MachineBasicBlock::iterator I,
48                                      unsigned DestReg, unsigned SrcReg,
49                                      const TargetRegisterClass *RC) const {
50   assert (RC == ARM::IntRegsRegisterClass);
51   BuildMI(MBB, I, ARM::movrr, 1, DestReg).addReg(SrcReg);
52 }
53
54 MachineInstr *ARMRegisterInfo::foldMemoryOperand(MachineInstr* MI,
55                                                    unsigned OpNum,
56                                                    int FI) const {
57   return NULL;
58 }
59
60 const unsigned* ARMRegisterInfo::getCalleeSaveRegs() const {
61   static const unsigned CalleeSaveRegs[] = {
62     ARM::R4,  ARM::R5, ARM::R6,  ARM::R7,
63     ARM::R8,  ARM::R9, ARM::R10, ARM::R11,
64     ARM::R14, 0
65   };
66   return CalleeSaveRegs;
67 }
68
69 const TargetRegisterClass* const *
70 ARMRegisterInfo::getCalleeSaveRegClasses() const {
71   static const TargetRegisterClass * const CalleeSaveRegClasses[] = {
72     &ARM::IntRegsRegClass, &ARM::IntRegsRegClass, &ARM::IntRegsRegClass, &ARM::IntRegsRegClass,
73     &ARM::IntRegsRegClass, &ARM::IntRegsRegClass, &ARM::IntRegsRegClass, &ARM::IntRegsRegClass,
74     &ARM::IntRegsRegClass, 0
75   };
76   return CalleeSaveRegClasses;
77 }
78
79 void ARMRegisterInfo::
80 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
81                               MachineBasicBlock::iterator I) const {
82   MBB.erase(I);
83 }
84
85 void
86 ARMRegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II) const {
87   MachineInstr &MI = *II;
88   MachineBasicBlock &MBB = *MI.getParent();
89   MachineFunction &MF = *MBB.getParent();
90
91   assert (MI.getOpcode() == ARM::ldr ||
92           MI.getOpcode() == ARM::str ||
93           MI.getOpcode() == ARM::lea_addri);
94
95   unsigned FrameIdx = 2;
96   unsigned OffIdx = 1;
97
98   int FrameIndex = MI.getOperand(FrameIdx).getFrameIndex();
99
100   int Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex);
101   assert (MI.getOperand(OffIdx).getImmedValue() == 0);
102
103   unsigned StackSize = MF.getFrameInfo()->getStackSize();
104
105   Offset += StackSize;
106
107   assert (Offset >= 0);
108   if (Offset < 4096) {
109     // Replace the FrameIndex with r13
110     MI.getOperand(FrameIdx).ChangeToRegister(ARM::R13, false);
111     // Replace the ldr offset with Offset
112     MI.getOperand(OffIdx).ChangeToImmediate(Offset);
113   } else {
114     // Insert a set of r12 with the full address
115     // r12 = r13 + offset
116     MachineBasicBlock *MBB2 = MI.getParent();
117     BuildMI(*MBB2, II, ARM::addri, 2, ARM::R12).addReg(ARM::R13).addImm(Offset);
118
119     // Replace the FrameIndex with r12
120     MI.getOperand(FrameIdx).ChangeToRegister(ARM::R12, false);
121   }
122 }
123
124 void ARMRegisterInfo::
125 processFunctionBeforeFrameFinalized(MachineFunction &MF) const {}
126
127 void ARMRegisterInfo::emitPrologue(MachineFunction &MF) const {
128   MachineBasicBlock &MBB = MF.front();
129   MachineBasicBlock::iterator MBBI = MBB.begin();
130   MachineFrameInfo  *MFI = MF.getFrameInfo();
131   int           NumBytes = (int) MFI->getStackSize();
132
133   if (MFI->hasCalls()) {
134     // We reserve argument space for call sites in the function immediately on
135     // entry to the current function.  This eliminates the need for add/sub
136     // brackets around call sites.
137     NumBytes += MFI->getMaxCallFrameSize();
138   }
139
140   MFI->setStackSize(NumBytes);
141
142   //sub sp, sp, #NumBytes
143   BuildMI(MBB, MBBI, ARM::subri, 2, ARM::R13).addReg(ARM::R13).addImm(NumBytes);
144 }
145
146 void ARMRegisterInfo::emitEpilogue(MachineFunction &MF,
147                                    MachineBasicBlock &MBB) const {
148   MachineBasicBlock::iterator MBBI = prior(MBB.end());
149   assert(MBBI->getOpcode() == ARM::bx &&
150          "Can only insert epilog into returning blocks");
151
152   MachineFrameInfo *MFI = MF.getFrameInfo();
153   int          NumBytes = (int) MFI->getStackSize();
154
155   //add sp, sp, #NumBytes
156   BuildMI(MBB, MBBI, ARM::addri, 2, ARM::R13).addReg(ARM::R13).addImm(NumBytes);
157 }
158
159 unsigned ARMRegisterInfo::getRARegister() const {
160   return ARM::R14;
161 }
162
163 unsigned ARMRegisterInfo::getFrameRegister(MachineFunction &MF) const {
164   return ARM::R13;
165 }
166
167 #include "ARMGenRegisterInfo.inc"
168