Rather than having special rules like "intrinsics cannot
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "llvm/ADT/BitVector.h"
16 #include "llvm/Analysis/AliasAnalysis.h"
17 #include "llvm/CodeGen/SelectionDAGISel.h"
18 #include "llvm/CodeGen/ScheduleDAG.h"
19 #include "llvm/Constants.h"
20 #include "llvm/CallingConv.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/Function.h"
23 #include "llvm/GlobalVariable.h"
24 #include "llvm/InlineAsm.h"
25 #include "llvm/Instructions.h"
26 #include "llvm/Intrinsics.h"
27 #include "llvm/IntrinsicInst.h"
28 #include "llvm/ParameterAttributes.h"
29 #include "llvm/CodeGen/MachineModuleInfo.h"
30 #include "llvm/CodeGen/MachineFunction.h"
31 #include "llvm/CodeGen/MachineFrameInfo.h"
32 #include "llvm/CodeGen/MachineJumpTableInfo.h"
33 #include "llvm/CodeGen/MachineInstrBuilder.h"
34 #include "llvm/CodeGen/SchedulerRegistry.h"
35 #include "llvm/CodeGen/SelectionDAG.h"
36 #include "llvm/CodeGen/SSARegMap.h"
37 #include "llvm/Target/MRegisterInfo.h"
38 #include "llvm/Target/TargetData.h"
39 #include "llvm/Target/TargetFrameInfo.h"
40 #include "llvm/Target/TargetInstrInfo.h"
41 #include "llvm/Target/TargetLowering.h"
42 #include "llvm/Target/TargetMachine.h"
43 #include "llvm/Target/TargetOptions.h"
44 #include "llvm/Support/MathExtras.h"
45 #include "llvm/Support/Debug.h"
46 #include "llvm/Support/Compiler.h"
47 #include <algorithm>
48 using namespace llvm;
49
50 #ifndef NDEBUG
51 static cl::opt<bool>
52 ViewISelDAGs("view-isel-dags", cl::Hidden,
53           cl::desc("Pop up a window to show isel dags as they are selected"));
54 static cl::opt<bool>
55 ViewSchedDAGs("view-sched-dags", cl::Hidden,
56           cl::desc("Pop up a window to show sched dags as they are processed"));
57 static cl::opt<bool>
58 ViewSUnitDAGs("view-sunit-dags", cl::Hidden,
59           cl::desc("Pop up a window to show SUnit dags after they are processed"));
60 #else
61 static const bool ViewISelDAGs = 0, ViewSchedDAGs = 0, ViewSUnitDAGs = 0;
62 #endif
63
64 //===---------------------------------------------------------------------===//
65 ///
66 /// RegisterScheduler class - Track the registration of instruction schedulers.
67 ///
68 //===---------------------------------------------------------------------===//
69 MachinePassRegistry RegisterScheduler::Registry;
70
71 //===---------------------------------------------------------------------===//
72 ///
73 /// ISHeuristic command line option for instruction schedulers.
74 ///
75 //===---------------------------------------------------------------------===//
76 namespace {
77   cl::opt<RegisterScheduler::FunctionPassCtor, false,
78           RegisterPassParser<RegisterScheduler> >
79   ISHeuristic("pre-RA-sched",
80               cl::init(&createDefaultScheduler),
81               cl::desc("Instruction schedulers available (before register allocation):"));
82
83   static RegisterScheduler
84   defaultListDAGScheduler("default", "  Best scheduler for the target",
85                           createDefaultScheduler);
86 } // namespace
87
88 namespace { struct AsmOperandInfo; }
89
90 namespace {
91   /// RegsForValue - This struct represents the physical registers that a
92   /// particular value is assigned and the type information about the value.
93   /// This is needed because values can be promoted into larger registers and
94   /// expanded into multiple smaller registers than the value.
95   struct VISIBILITY_HIDDEN RegsForValue {
96     /// Regs - This list holds the register (for legal and promoted values)
97     /// or register set (for expanded values) that the value should be assigned
98     /// to.
99     std::vector<unsigned> Regs;
100     
101     /// RegVT - The value type of each register.
102     ///
103     MVT::ValueType RegVT;
104     
105     /// ValueVT - The value type of the LLVM value, which may be promoted from
106     /// RegVT or made from merging the two expanded parts.
107     MVT::ValueType ValueVT;
108     
109     RegsForValue() : RegVT(MVT::Other), ValueVT(MVT::Other) {}
110     
111     RegsForValue(unsigned Reg, MVT::ValueType regvt, MVT::ValueType valuevt)
112       : RegVT(regvt), ValueVT(valuevt) {
113         Regs.push_back(Reg);
114     }
115     RegsForValue(const std::vector<unsigned> &regs, 
116                  MVT::ValueType regvt, MVT::ValueType valuevt)
117       : Regs(regs), RegVT(regvt), ValueVT(valuevt) {
118     }
119     
120     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
121     /// this value and returns the result as a ValueVT value.  This uses 
122     /// Chain/Flag as the input and updates them for the output Chain/Flag.
123     /// If the Flag pointer is NULL, no flag is used.
124     SDOperand getCopyFromRegs(SelectionDAG &DAG,
125                               SDOperand &Chain, SDOperand *Flag) const;
126
127     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
128     /// specified value into the registers specified by this object.  This uses 
129     /// Chain/Flag as the input and updates them for the output Chain/Flag.
130     /// If the Flag pointer is NULL, no flag is used.
131     void getCopyToRegs(SDOperand Val, SelectionDAG &DAG,
132                        SDOperand &Chain, SDOperand *Flag) const;
133     
134     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
135     /// operand list.  This adds the code marker and includes the number of 
136     /// values added into it.
137     void AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
138                               std::vector<SDOperand> &Ops) const;
139   };
140 }
141
142 namespace llvm {
143   //===--------------------------------------------------------------------===//
144   /// createDefaultScheduler - This creates an instruction scheduler appropriate
145   /// for the target.
146   ScheduleDAG* createDefaultScheduler(SelectionDAGISel *IS,
147                                       SelectionDAG *DAG,
148                                       MachineBasicBlock *BB) {
149     TargetLowering &TLI = IS->getTargetLowering();
150     
151     if (TLI.getSchedulingPreference() == TargetLowering::SchedulingForLatency) {
152       return createTDListDAGScheduler(IS, DAG, BB);
153     } else {
154       assert(TLI.getSchedulingPreference() ==
155            TargetLowering::SchedulingForRegPressure && "Unknown sched type!");
156       return createBURRListDAGScheduler(IS, DAG, BB);
157     }
158   }
159
160
161   //===--------------------------------------------------------------------===//
162   /// FunctionLoweringInfo - This contains information that is global to a
163   /// function that is used when lowering a region of the function.
164   class FunctionLoweringInfo {
165   public:
166     TargetLowering &TLI;
167     Function &Fn;
168     MachineFunction &MF;
169     SSARegMap *RegMap;
170
171     FunctionLoweringInfo(TargetLowering &TLI, Function &Fn,MachineFunction &MF);
172
173     /// MBBMap - A mapping from LLVM basic blocks to their machine code entry.
174     std::map<const BasicBlock*, MachineBasicBlock *> MBBMap;
175
176     /// ValueMap - Since we emit code for the function a basic block at a time,
177     /// we must remember which virtual registers hold the values for
178     /// cross-basic-block values.
179     DenseMap<const Value*, unsigned> ValueMap;
180
181     /// StaticAllocaMap - Keep track of frame indices for fixed sized allocas in
182     /// the entry block.  This allows the allocas to be efficiently referenced
183     /// anywhere in the function.
184     std::map<const AllocaInst*, int> StaticAllocaMap;
185
186 #ifndef NDEBUG
187     SmallSet<Instruction*, 8> CatchInfoLost;
188     SmallSet<Instruction*, 8> CatchInfoFound;
189 #endif
190
191     unsigned MakeReg(MVT::ValueType VT) {
192       return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
193     }
194     
195     /// isExportedInst - Return true if the specified value is an instruction
196     /// exported from its block.
197     bool isExportedInst(const Value *V) {
198       return ValueMap.count(V);
199     }
200
201     unsigned CreateRegForValue(const Value *V);
202     
203     unsigned InitializeRegForValue(const Value *V) {
204       unsigned &R = ValueMap[V];
205       assert(R == 0 && "Already initialized this value register!");
206       return R = CreateRegForValue(V);
207     }
208   };
209 }
210
211 /// isSelector - Return true if this instruction is a call to the
212 /// eh.selector intrinsic.
213 static bool isSelector(Instruction *I) {
214   if (IntrinsicInst *II = dyn_cast<IntrinsicInst>(I))
215     return (II->getIntrinsicID() == Intrinsic::eh_selector_i32 ||
216             II->getIntrinsicID() == Intrinsic::eh_selector_i64);
217   return false;
218 }
219
220 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
221 /// PHI nodes or outside of the basic block that defines it, or used by a 
222 /// switch instruction, which may expand to multiple basic blocks.
223 static bool isUsedOutsideOfDefiningBlock(Instruction *I) {
224   if (isa<PHINode>(I)) return true;
225   BasicBlock *BB = I->getParent();
226   for (Value::use_iterator UI = I->use_begin(), E = I->use_end(); UI != E; ++UI)
227     if (cast<Instruction>(*UI)->getParent() != BB || isa<PHINode>(*UI) ||
228         // FIXME: Remove switchinst special case.
229         isa<SwitchInst>(*UI))
230       return true;
231   return false;
232 }
233
234 /// isOnlyUsedInEntryBlock - If the specified argument is only used in the
235 /// entry block, return true.  This includes arguments used by switches, since
236 /// the switch may expand into multiple basic blocks.
237 static bool isOnlyUsedInEntryBlock(Argument *A) {
238   BasicBlock *Entry = A->getParent()->begin();
239   for (Value::use_iterator UI = A->use_begin(), E = A->use_end(); UI != E; ++UI)
240     if (cast<Instruction>(*UI)->getParent() != Entry || isa<SwitchInst>(*UI))
241       return false;  // Use not in entry block.
242   return true;
243 }
244
245 FunctionLoweringInfo::FunctionLoweringInfo(TargetLowering &tli,
246                                            Function &fn, MachineFunction &mf)
247     : TLI(tli), Fn(fn), MF(mf), RegMap(MF.getSSARegMap()) {
248
249   // Create a vreg for each argument register that is not dead and is used
250   // outside of the entry block for the function.
251   for (Function::arg_iterator AI = Fn.arg_begin(), E = Fn.arg_end();
252        AI != E; ++AI)
253     if (!isOnlyUsedInEntryBlock(AI))
254       InitializeRegForValue(AI);
255
256   // Initialize the mapping of values to registers.  This is only set up for
257   // instruction values that are used outside of the block that defines
258   // them.
259   Function::iterator BB = Fn.begin(), EB = Fn.end();
260   for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
261     if (AllocaInst *AI = dyn_cast<AllocaInst>(I))
262       if (ConstantInt *CUI = dyn_cast<ConstantInt>(AI->getArraySize())) {
263         const Type *Ty = AI->getAllocatedType();
264         uint64_t TySize = TLI.getTargetData()->getABITypeSize(Ty);
265         unsigned Align = 
266           std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
267                    AI->getAlignment());
268
269         TySize *= CUI->getZExtValue();   // Get total allocated size.
270         if (TySize == 0) TySize = 1; // Don't create zero-sized stack objects.
271         StaticAllocaMap[AI] =
272           MF.getFrameInfo()->CreateStackObject(TySize, Align);
273       }
274
275   for (; BB != EB; ++BB)
276     for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
277       if (!I->use_empty() && isUsedOutsideOfDefiningBlock(I))
278         if (!isa<AllocaInst>(I) ||
279             !StaticAllocaMap.count(cast<AllocaInst>(I)))
280           InitializeRegForValue(I);
281
282   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
283   // also creates the initial PHI MachineInstrs, though none of the input
284   // operands are populated.
285   for (BB = Fn.begin(), EB = Fn.end(); BB != EB; ++BB) {
286     MachineBasicBlock *MBB = new MachineBasicBlock(BB);
287     MBBMap[BB] = MBB;
288     MF.getBasicBlockList().push_back(MBB);
289
290     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
291     // appropriate.
292     PHINode *PN;
293     for (BasicBlock::iterator I = BB->begin();(PN = dyn_cast<PHINode>(I)); ++I){
294       if (PN->use_empty()) continue;
295       
296       MVT::ValueType VT = TLI.getValueType(PN->getType());
297       unsigned NumRegisters = TLI.getNumRegisters(VT);
298       unsigned PHIReg = ValueMap[PN];
299       assert(PHIReg && "PHI node does not have an assigned virtual register!");
300       const TargetInstrInfo *TII = TLI.getTargetMachine().getInstrInfo();
301       for (unsigned i = 0; i != NumRegisters; ++i)
302         BuildMI(MBB, TII->get(TargetInstrInfo::PHI), PHIReg+i);
303     }
304   }
305 }
306
307 /// CreateRegForValue - Allocate the appropriate number of virtual registers of
308 /// the correctly promoted or expanded types.  Assign these registers
309 /// consecutive vreg numbers and return the first assigned number.
310 unsigned FunctionLoweringInfo::CreateRegForValue(const Value *V) {
311   MVT::ValueType VT = TLI.getValueType(V->getType());
312   
313   unsigned NumRegisters = TLI.getNumRegisters(VT);
314   MVT::ValueType RegisterVT = TLI.getRegisterType(VT);
315
316   unsigned R = MakeReg(RegisterVT);
317   for (unsigned i = 1; i != NumRegisters; ++i)
318     MakeReg(RegisterVT);
319
320   return R;
321 }
322
323 //===----------------------------------------------------------------------===//
324 /// SelectionDAGLowering - This is the common target-independent lowering
325 /// implementation that is parameterized by a TargetLowering object.
326 /// Also, targets can overload any lowering method.
327 ///
328 namespace llvm {
329 class SelectionDAGLowering {
330   MachineBasicBlock *CurMBB;
331
332   DenseMap<const Value*, SDOperand> NodeMap;
333
334   /// PendingLoads - Loads are not emitted to the program immediately.  We bunch
335   /// them up and then emit token factor nodes when possible.  This allows us to
336   /// get simple disambiguation between loads without worrying about alias
337   /// analysis.
338   std::vector<SDOperand> PendingLoads;
339
340   /// Case - A struct to record the Value for a switch case, and the
341   /// case's target basic block.
342   struct Case {
343     Constant* Low;
344     Constant* High;
345     MachineBasicBlock* BB;
346
347     Case() : Low(0), High(0), BB(0) { }
348     Case(Constant* low, Constant* high, MachineBasicBlock* bb) :
349       Low(low), High(high), BB(bb) { }
350     uint64_t size() const {
351       uint64_t rHigh = cast<ConstantInt>(High)->getSExtValue();
352       uint64_t rLow  = cast<ConstantInt>(Low)->getSExtValue();
353       return (rHigh - rLow + 1ULL);
354     }
355   };
356
357   struct CaseBits {
358     uint64_t Mask;
359     MachineBasicBlock* BB;
360     unsigned Bits;
361
362     CaseBits(uint64_t mask, MachineBasicBlock* bb, unsigned bits):
363       Mask(mask), BB(bb), Bits(bits) { }
364   };
365
366   typedef std::vector<Case>           CaseVector;
367   typedef std::vector<CaseBits>       CaseBitsVector;
368   typedef CaseVector::iterator        CaseItr;
369   typedef std::pair<CaseItr, CaseItr> CaseRange;
370
371   /// CaseRec - A struct with ctor used in lowering switches to a binary tree
372   /// of conditional branches.
373   struct CaseRec {
374     CaseRec(MachineBasicBlock *bb, Constant *lt, Constant *ge, CaseRange r) :
375     CaseBB(bb), LT(lt), GE(ge), Range(r) {}
376
377     /// CaseBB - The MBB in which to emit the compare and branch
378     MachineBasicBlock *CaseBB;
379     /// LT, GE - If nonzero, we know the current case value must be less-than or
380     /// greater-than-or-equal-to these Constants.
381     Constant *LT;
382     Constant *GE;
383     /// Range - A pair of iterators representing the range of case values to be
384     /// processed at this point in the binary search tree.
385     CaseRange Range;
386   };
387
388   typedef std::vector<CaseRec> CaseRecVector;
389
390   /// The comparison function for sorting the switch case values in the vector.
391   /// WARNING: Case ranges should be disjoint!
392   struct CaseCmp {
393     bool operator () (const Case& C1, const Case& C2) {
394       assert(isa<ConstantInt>(C1.Low) && isa<ConstantInt>(C2.High));
395       const ConstantInt* CI1 = cast<const ConstantInt>(C1.Low);
396       const ConstantInt* CI2 = cast<const ConstantInt>(C2.High);
397       return CI1->getValue().slt(CI2->getValue());
398     }
399   };
400
401   struct CaseBitsCmp {
402     bool operator () (const CaseBits& C1, const CaseBits& C2) {
403       return C1.Bits > C2.Bits;
404     }
405   };
406
407   unsigned Clusterify(CaseVector& Cases, const SwitchInst &SI);
408   
409 public:
410   // TLI - This is information that describes the available target features we
411   // need for lowering.  This indicates when operations are unavailable,
412   // implemented with a libcall, etc.
413   TargetLowering &TLI;
414   SelectionDAG &DAG;
415   const TargetData *TD;
416   AliasAnalysis &AA;
417
418   /// SwitchCases - Vector of CaseBlock structures used to communicate
419   /// SwitchInst code generation information.
420   std::vector<SelectionDAGISel::CaseBlock> SwitchCases;
421   /// JTCases - Vector of JumpTable structures used to communicate
422   /// SwitchInst code generation information.
423   std::vector<SelectionDAGISel::JumpTableBlock> JTCases;
424   std::vector<SelectionDAGISel::BitTestBlock> BitTestCases;
425   
426   /// FuncInfo - Information about the function as a whole.
427   ///
428   FunctionLoweringInfo &FuncInfo;
429
430   SelectionDAGLowering(SelectionDAG &dag, TargetLowering &tli,
431                        AliasAnalysis &aa,
432                        FunctionLoweringInfo &funcinfo)
433     : TLI(tli), DAG(dag), TD(DAG.getTarget().getTargetData()), AA(aa),
434       FuncInfo(funcinfo) {
435   }
436
437   /// getRoot - Return the current virtual root of the Selection DAG.
438   ///
439   SDOperand getRoot() {
440     if (PendingLoads.empty())
441       return DAG.getRoot();
442
443     if (PendingLoads.size() == 1) {
444       SDOperand Root = PendingLoads[0];
445       DAG.setRoot(Root);
446       PendingLoads.clear();
447       return Root;
448     }
449
450     // Otherwise, we have to make a token factor node.
451     SDOperand Root = DAG.getNode(ISD::TokenFactor, MVT::Other,
452                                  &PendingLoads[0], PendingLoads.size());
453     PendingLoads.clear();
454     DAG.setRoot(Root);
455     return Root;
456   }
457
458   SDOperand CopyValueToVirtualRegister(Value *V, unsigned Reg);
459
460   void visit(Instruction &I) { visit(I.getOpcode(), I); }
461
462   void visit(unsigned Opcode, User &I) {
463     // Note: this doesn't use InstVisitor, because it has to work with
464     // ConstantExpr's in addition to instructions.
465     switch (Opcode) {
466     default: assert(0 && "Unknown instruction type encountered!");
467              abort();
468       // Build the switch statement using the Instruction.def file.
469 #define HANDLE_INST(NUM, OPCODE, CLASS) \
470     case Instruction::OPCODE:return visit##OPCODE((CLASS&)I);
471 #include "llvm/Instruction.def"
472     }
473   }
474
475   void setCurrentBasicBlock(MachineBasicBlock *MBB) { CurMBB = MBB; }
476
477   SDOperand getLoadFrom(const Type *Ty, SDOperand Ptr,
478                         const Value *SV, SDOperand Root,
479                         bool isVolatile, unsigned Alignment);
480
481   SDOperand getIntPtrConstant(uint64_t Val) {
482     return DAG.getConstant(Val, TLI.getPointerTy());
483   }
484
485   SDOperand getValue(const Value *V);
486
487   void setValue(const Value *V, SDOperand NewN) {
488     SDOperand &N = NodeMap[V];
489     assert(N.Val == 0 && "Already set a value for this node!");
490     N = NewN;
491   }
492   
493   void GetRegistersForValue(AsmOperandInfo &OpInfo, bool HasEarlyClobber,
494                             std::set<unsigned> &OutputRegs, 
495                             std::set<unsigned> &InputRegs);
496
497   void FindMergedConditions(Value *Cond, MachineBasicBlock *TBB,
498                             MachineBasicBlock *FBB, MachineBasicBlock *CurBB,
499                             unsigned Opc);
500   bool isExportableFromCurrentBlock(Value *V, const BasicBlock *FromBB);
501   void ExportFromCurrentBlock(Value *V);
502   void LowerCallTo(Instruction &I, const Type *CalledValueTy,
503                    const ParamAttrsList *PAL, unsigned CallingConv,
504                    bool IsTailCall, SDOperand Callee, unsigned OpIdx,
505                    MachineBasicBlock *LandingPad = NULL);
506
507   // Terminator instructions.
508   void visitRet(ReturnInst &I);
509   void visitBr(BranchInst &I);
510   void visitSwitch(SwitchInst &I);
511   void visitUnreachable(UnreachableInst &I) { /* noop */ }
512
513   // Helpers for visitSwitch
514   bool handleSmallSwitchRange(CaseRec& CR,
515                               CaseRecVector& WorkList,
516                               Value* SV,
517                               MachineBasicBlock* Default);
518   bool handleJTSwitchCase(CaseRec& CR,
519                           CaseRecVector& WorkList,
520                           Value* SV,
521                           MachineBasicBlock* Default);
522   bool handleBTSplitSwitchCase(CaseRec& CR,
523                                CaseRecVector& WorkList,
524                                Value* SV,
525                                MachineBasicBlock* Default);
526   bool handleBitTestsSwitchCase(CaseRec& CR,
527                                 CaseRecVector& WorkList,
528                                 Value* SV,
529                                 MachineBasicBlock* Default);  
530   void visitSwitchCase(SelectionDAGISel::CaseBlock &CB);
531   void visitBitTestHeader(SelectionDAGISel::BitTestBlock &B);
532   void visitBitTestCase(MachineBasicBlock* NextMBB,
533                         unsigned Reg,
534                         SelectionDAGISel::BitTestCase &B);
535   void visitJumpTable(SelectionDAGISel::JumpTable &JT);
536   void visitJumpTableHeader(SelectionDAGISel::JumpTable &JT,
537                             SelectionDAGISel::JumpTableHeader &JTH);
538   
539   // These all get lowered before this pass.
540   void visitInvoke(InvokeInst &I);
541   void visitUnwind(UnwindInst &I);
542
543   void visitBinary(User &I, unsigned OpCode);
544   void visitShift(User &I, unsigned Opcode);
545   void visitAdd(User &I) { 
546     if (I.getType()->isFPOrFPVector())
547       visitBinary(I, ISD::FADD);
548     else
549       visitBinary(I, ISD::ADD);
550   }
551   void visitSub(User &I);
552   void visitMul(User &I) {
553     if (I.getType()->isFPOrFPVector())
554       visitBinary(I, ISD::FMUL);
555     else
556       visitBinary(I, ISD::MUL);
557   }
558   void visitURem(User &I) { visitBinary(I, ISD::UREM); }
559   void visitSRem(User &I) { visitBinary(I, ISD::SREM); }
560   void visitFRem(User &I) { visitBinary(I, ISD::FREM); }
561   void visitUDiv(User &I) { visitBinary(I, ISD::UDIV); }
562   void visitSDiv(User &I) { visitBinary(I, ISD::SDIV); }
563   void visitFDiv(User &I) { visitBinary(I, ISD::FDIV); }
564   void visitAnd (User &I) { visitBinary(I, ISD::AND); }
565   void visitOr  (User &I) { visitBinary(I, ISD::OR); }
566   void visitXor (User &I) { visitBinary(I, ISD::XOR); }
567   void visitShl (User &I) { visitShift(I, ISD::SHL); }
568   void visitLShr(User &I) { visitShift(I, ISD::SRL); }
569   void visitAShr(User &I) { visitShift(I, ISD::SRA); }
570   void visitICmp(User &I);
571   void visitFCmp(User &I);
572   // Visit the conversion instructions
573   void visitTrunc(User &I);
574   void visitZExt(User &I);
575   void visitSExt(User &I);
576   void visitFPTrunc(User &I);
577   void visitFPExt(User &I);
578   void visitFPToUI(User &I);
579   void visitFPToSI(User &I);
580   void visitUIToFP(User &I);
581   void visitSIToFP(User &I);
582   void visitPtrToInt(User &I);
583   void visitIntToPtr(User &I);
584   void visitBitCast(User &I);
585
586   void visitExtractElement(User &I);
587   void visitInsertElement(User &I);
588   void visitShuffleVector(User &I);
589
590   void visitGetElementPtr(User &I);
591   void visitSelect(User &I);
592
593   void visitMalloc(MallocInst &I);
594   void visitFree(FreeInst &I);
595   void visitAlloca(AllocaInst &I);
596   void visitLoad(LoadInst &I);
597   void visitStore(StoreInst &I);
598   void visitPHI(PHINode &I) { } // PHI nodes are handled specially.
599   void visitCall(CallInst &I);
600   void visitInlineAsm(CallInst &I);
601   const char *visitIntrinsicCall(CallInst &I, unsigned Intrinsic);
602   void visitTargetIntrinsic(CallInst &I, unsigned Intrinsic);
603
604   void visitVAStart(CallInst &I);
605   void visitVAArg(VAArgInst &I);
606   void visitVAEnd(CallInst &I);
607   void visitVACopy(CallInst &I);
608
609   void visitMemIntrinsic(CallInst &I, unsigned Op);
610
611   void visitUserOp1(Instruction &I) {
612     assert(0 && "UserOp1 should not exist at instruction selection time!");
613     abort();
614   }
615   void visitUserOp2(Instruction &I) {
616     assert(0 && "UserOp2 should not exist at instruction selection time!");
617     abort();
618   }
619 };
620 } // end namespace llvm
621
622
623 /// getCopyFromParts - Create a value that contains the
624 /// specified legal parts combined into the value they represent.
625 static SDOperand getCopyFromParts(SelectionDAG &DAG,
626                                   const SDOperand *Parts,
627                                   unsigned NumParts,
628                                   MVT::ValueType PartVT,
629                                   MVT::ValueType ValueVT,
630                                   ISD::NodeType AssertOp = ISD::DELETED_NODE) {
631   if (!MVT::isVector(ValueVT) || NumParts == 1) {
632     SDOperand Val = Parts[0];
633
634     // If the value was expanded, copy from the top part.
635     if (NumParts > 1) {
636       assert(NumParts == 2 &&
637              "Cannot expand to more than 2 elts yet!");
638       SDOperand Hi = Parts[1];
639       if (!DAG.getTargetLoweringInfo().isLittleEndian())
640         std::swap(Val, Hi);
641       return DAG.getNode(ISD::BUILD_PAIR, ValueVT, Val, Hi);
642     }
643
644     // Otherwise, if the value was promoted or extended, truncate it to the
645     // appropriate type.
646     if (PartVT == ValueVT)
647       return Val;
648   
649     if (MVT::isVector(PartVT)) {
650       assert(MVT::isVector(ValueVT) && "Unknown vector conversion!");
651       return DAG.getNode(ISD::BIT_CONVERT, ValueVT, Val);
652     }
653   
654     if (MVT::isVector(ValueVT)) {
655       assert(NumParts == 1 &&
656              MVT::getVectorElementType(ValueVT) == PartVT &&
657              MVT::getVectorNumElements(ValueVT) == 1 &&
658              "Only trivial scalar-to-vector conversions should get here!");
659       return DAG.getNode(ISD::BUILD_VECTOR, ValueVT, Val);
660     }
661   
662     if (MVT::isInteger(PartVT) &&
663         MVT::isInteger(ValueVT)) {
664       if (ValueVT < PartVT) {
665         // For a truncate, see if we have any information to
666         // indicate whether the truncated bits will always be
667         // zero or sign-extension.
668         if (AssertOp != ISD::DELETED_NODE)
669           Val = DAG.getNode(AssertOp, PartVT, Val,
670                             DAG.getValueType(ValueVT));
671         return DAG.getNode(ISD::TRUNCATE, ValueVT, Val);
672       } else {
673         return DAG.getNode(ISD::ANY_EXTEND, ValueVT, Val);
674       }
675     }
676   
677     if (MVT::isFloatingPoint(PartVT) &&
678         MVT::isFloatingPoint(ValueVT))
679       return DAG.getNode(ISD::FP_ROUND, ValueVT, Val);
680
681     if (MVT::getSizeInBits(PartVT) == 
682         MVT::getSizeInBits(ValueVT))
683       return DAG.getNode(ISD::BIT_CONVERT, ValueVT, Val);
684
685     assert(0 && "Unknown mismatch!");
686   }
687
688   // Handle a multi-element vector.
689   MVT::ValueType IntermediateVT, RegisterVT;
690   unsigned NumIntermediates;
691   unsigned NumRegs =
692     DAG.getTargetLoweringInfo()
693       .getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
694                               RegisterVT);
695
696   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
697   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
698   assert(RegisterVT == Parts[0].getValueType() &&
699          "Part type doesn't match part!");
700
701   // Assemble the parts into intermediate operands.
702   SmallVector<SDOperand, 8> Ops(NumIntermediates);
703   if (NumIntermediates == NumParts) {
704     // If the register was not expanded, truncate or copy the value,
705     // as appropriate.
706     for (unsigned i = 0; i != NumParts; ++i)
707       Ops[i] = getCopyFromParts(DAG, &Parts[i], 1,
708                                 PartVT, IntermediateVT);
709   } else if (NumParts > 0) {
710     // If the intermediate type was expanded, build the intermediate operands
711     // from the parts.
712     assert(NumParts % NumIntermediates == 0 &&
713            "Must expand into a divisible number of parts!");
714     unsigned Factor = NumParts / NumIntermediates;
715     for (unsigned i = 0; i != NumIntermediates; ++i)
716       Ops[i] = getCopyFromParts(DAG, &Parts[i * Factor], Factor,
717                                 PartVT, IntermediateVT);
718   }
719   
720   // Build a vector with BUILD_VECTOR or CONCAT_VECTORS from the intermediate
721   // operands.
722   return DAG.getNode(MVT::isVector(IntermediateVT) ?
723                        ISD::CONCAT_VECTORS :
724                        ISD::BUILD_VECTOR,
725                      ValueVT, &Ops[0], NumIntermediates);
726 }
727
728 /// getCopyToParts - Create a series of nodes that contain the
729 /// specified value split into legal parts.
730 static void getCopyToParts(SelectionDAG &DAG,
731                            SDOperand Val,
732                            SDOperand *Parts,
733                            unsigned NumParts,
734                            MVT::ValueType PartVT) {
735   TargetLowering &TLI = DAG.getTargetLoweringInfo();
736   MVT::ValueType PtrVT = TLI.getPointerTy();
737   MVT::ValueType ValueVT = Val.getValueType();
738
739   if (!MVT::isVector(ValueVT) || NumParts == 1) {
740     // If the value was expanded, copy from the parts.
741     if (NumParts > 1) {
742       for (unsigned i = 0; i != NumParts; ++i)
743         Parts[i] = DAG.getNode(ISD::EXTRACT_ELEMENT, PartVT, Val,
744                                DAG.getConstant(i, PtrVT));
745       if (!DAG.getTargetLoweringInfo().isLittleEndian())
746         std::reverse(Parts, Parts + NumParts);
747       return;
748     }
749
750     // If there is a single part and the types differ, this must be
751     // a promotion.
752     if (PartVT != ValueVT) {
753       if (MVT::isVector(PartVT)) {
754         assert(MVT::isVector(ValueVT) &&
755                "Not a vector-vector cast?");
756         Val = DAG.getNode(ISD::BIT_CONVERT, PartVT, Val);
757       } else if (MVT::isVector(ValueVT)) {
758         assert(NumParts == 1 &&
759                MVT::getVectorElementType(ValueVT) == PartVT &&
760                MVT::getVectorNumElements(ValueVT) == 1 &&
761                "Only trivial vector-to-scalar conversions should get here!");
762         Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, PartVT, Val,
763                           DAG.getConstant(0, PtrVT));
764       } else if (MVT::isInteger(PartVT) && MVT::isInteger(ValueVT)) {
765         if (PartVT < ValueVT)
766           Val = DAG.getNode(ISD::TRUNCATE, PartVT, Val);
767         else
768           Val = DAG.getNode(ISD::ANY_EXTEND, PartVT, Val);
769       } else if (MVT::isFloatingPoint(PartVT) &&
770                  MVT::isFloatingPoint(ValueVT)) {
771         Val = DAG.getNode(ISD::FP_EXTEND, PartVT, Val);
772       } else if (MVT::getSizeInBits(PartVT) == 
773                  MVT::getSizeInBits(ValueVT)) {
774         Val = DAG.getNode(ISD::BIT_CONVERT, PartVT, Val);
775       } else {
776         assert(0 && "Unknown mismatch!");
777       }
778     }
779     Parts[0] = Val;
780     return;
781   }
782
783   // Handle a multi-element vector.
784   MVT::ValueType IntermediateVT, RegisterVT;
785   unsigned NumIntermediates;
786   unsigned NumRegs =
787     DAG.getTargetLoweringInfo()
788       .getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
789                               RegisterVT);
790   unsigned NumElements = MVT::getVectorNumElements(ValueVT);
791
792   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
793   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
794
795   // Split the vector into intermediate operands.
796   SmallVector<SDOperand, 8> Ops(NumIntermediates);
797   for (unsigned i = 0; i != NumIntermediates; ++i)
798     if (MVT::isVector(IntermediateVT))
799       Ops[i] = DAG.getNode(ISD::EXTRACT_SUBVECTOR,
800                            IntermediateVT, Val,
801                            DAG.getConstant(i * (NumElements / NumIntermediates),
802                                            PtrVT));
803     else
804       Ops[i] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT,
805                            IntermediateVT, Val, 
806                            DAG.getConstant(i, PtrVT));
807
808   // Split the intermediate operands into legal parts.
809   if (NumParts == NumIntermediates) {
810     // If the register was not expanded, promote or copy the value,
811     // as appropriate.
812     for (unsigned i = 0; i != NumParts; ++i)
813       getCopyToParts(DAG, Ops[i], &Parts[i], 1, PartVT);
814   } else if (NumParts > 0) {
815     // If the intermediate type was expanded, split each the value into
816     // legal parts.
817     assert(NumParts % NumIntermediates == 0 &&
818            "Must expand into a divisible number of parts!");
819     unsigned Factor = NumParts / NumIntermediates;
820     for (unsigned i = 0; i != NumIntermediates; ++i)
821       getCopyToParts(DAG, Ops[i], &Parts[i * Factor], Factor, PartVT);
822   }
823 }
824
825
826 SDOperand SelectionDAGLowering::getValue(const Value *V) {
827   SDOperand &N = NodeMap[V];
828   if (N.Val) return N;
829   
830   const Type *VTy = V->getType();
831   MVT::ValueType VT = TLI.getValueType(VTy);
832   if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(V))) {
833     if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
834       visit(CE->getOpcode(), *CE);
835       SDOperand N1 = NodeMap[V];
836       assert(N1.Val && "visit didn't populate the ValueMap!");
837       return N1;
838     } else if (GlobalValue *GV = dyn_cast<GlobalValue>(C)) {
839       return N = DAG.getGlobalAddress(GV, VT);
840     } else if (isa<ConstantPointerNull>(C)) {
841       return N = DAG.getConstant(0, TLI.getPointerTy());
842     } else if (isa<UndefValue>(C)) {
843       if (!isa<VectorType>(VTy))
844         return N = DAG.getNode(ISD::UNDEF, VT);
845
846       // Create a BUILD_VECTOR of undef nodes.
847       const VectorType *PTy = cast<VectorType>(VTy);
848       unsigned NumElements = PTy->getNumElements();
849       MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
850
851       SmallVector<SDOperand, 8> Ops;
852       Ops.assign(NumElements, DAG.getNode(ISD::UNDEF, PVT));
853       
854       // Create a VConstant node with generic Vector type.
855       MVT::ValueType VT = MVT::getVectorType(PVT, NumElements);
856       return N = DAG.getNode(ISD::BUILD_VECTOR, VT,
857                              &Ops[0], Ops.size());
858     } else if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
859       return N = DAG.getConstantFP(CFP->getValueAPF(), VT);
860     } else if (const VectorType *PTy = dyn_cast<VectorType>(VTy)) {
861       unsigned NumElements = PTy->getNumElements();
862       MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
863       
864       // Now that we know the number and type of the elements, push a
865       // Constant or ConstantFP node onto the ops list for each element of
866       // the vector constant.
867       SmallVector<SDOperand, 8> Ops;
868       if (ConstantVector *CP = dyn_cast<ConstantVector>(C)) {
869         for (unsigned i = 0; i != NumElements; ++i)
870           Ops.push_back(getValue(CP->getOperand(i)));
871       } else {
872         assert(isa<ConstantAggregateZero>(C) && "Unknown vector constant!");
873         SDOperand Op;
874         if (MVT::isFloatingPoint(PVT))
875           Op = DAG.getConstantFP(0, PVT);
876         else
877           Op = DAG.getConstant(0, PVT);
878         Ops.assign(NumElements, Op);
879       }
880       
881       // Create a BUILD_VECTOR node.
882       MVT::ValueType VT = MVT::getVectorType(PVT, NumElements);
883       return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, VT, &Ops[0],
884                                       Ops.size());
885     } else {
886       // Canonicalize all constant ints to be unsigned.
887       return N = DAG.getConstant(cast<ConstantInt>(C)->getZExtValue(),VT);
888     }
889   }
890       
891   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
892     std::map<const AllocaInst*, int>::iterator SI =
893     FuncInfo.StaticAllocaMap.find(AI);
894     if (SI != FuncInfo.StaticAllocaMap.end())
895       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
896   }
897       
898   unsigned InReg = FuncInfo.ValueMap[V];
899   assert(InReg && "Value not in map!");
900   
901   MVT::ValueType RegisterVT = TLI.getRegisterType(VT);
902   unsigned NumRegs = TLI.getNumRegisters(VT);
903
904   std::vector<unsigned> Regs(NumRegs);
905   for (unsigned i = 0; i != NumRegs; ++i)
906     Regs[i] = InReg + i;
907
908   RegsForValue RFV(Regs, RegisterVT, VT);
909   SDOperand Chain = DAG.getEntryNode();
910
911   return RFV.getCopyFromRegs(DAG, Chain, NULL);
912 }
913
914
915 void SelectionDAGLowering::visitRet(ReturnInst &I) {
916   if (I.getNumOperands() == 0) {
917     DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other, getRoot()));
918     return;
919   }
920   SmallVector<SDOperand, 8> NewValues;
921   NewValues.push_back(getRoot());
922   for (unsigned i = 0, e = I.getNumOperands(); i != e; ++i) {
923     SDOperand RetOp = getValue(I.getOperand(i));
924     
925     // If this is an integer return value, we need to promote it ourselves to
926     // the full width of a register, since getCopyToParts and Legalize will use
927     // ANY_EXTEND rather than sign/zero.
928     // FIXME: C calling convention requires the return type to be promoted to
929     // at least 32-bit. But this is not necessary for non-C calling conventions.
930     if (MVT::isInteger(RetOp.getValueType()) && 
931         RetOp.getValueType() < MVT::i64) {
932       MVT::ValueType TmpVT;
933       if (TLI.getTypeAction(MVT::i32) == TargetLowering::Promote)
934         TmpVT = TLI.getTypeToTransformTo(MVT::i32);
935       else
936         TmpVT = MVT::i32;
937       const Function *F = I.getParent()->getParent();
938       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
939       if (F->paramHasAttr(0, ParamAttr::SExt))
940         ExtendKind = ISD::SIGN_EXTEND;
941       if (F->paramHasAttr(0, ParamAttr::ZExt))
942         ExtendKind = ISD::ZERO_EXTEND;
943       RetOp = DAG.getNode(ExtendKind, TmpVT, RetOp);
944       NewValues.push_back(RetOp);
945       NewValues.push_back(DAG.getConstant(false, MVT::i32));
946     } else {
947       MVT::ValueType VT = RetOp.getValueType();
948       unsigned NumParts = TLI.getNumRegisters(VT);
949       MVT::ValueType PartVT = TLI.getRegisterType(VT);
950       SmallVector<SDOperand, 4> Parts(NumParts);
951       getCopyToParts(DAG, RetOp, &Parts[0], NumParts, PartVT);
952       for (unsigned i = 0; i < NumParts; ++i) {
953         NewValues.push_back(Parts[i]);
954         NewValues.push_back(DAG.getConstant(false, MVT::i32));
955       }
956     }
957   }
958   DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other,
959                           &NewValues[0], NewValues.size()));
960 }
961
962 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
963 /// the current basic block, add it to ValueMap now so that we'll get a
964 /// CopyTo/FromReg.
965 void SelectionDAGLowering::ExportFromCurrentBlock(Value *V) {
966   // No need to export constants.
967   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
968   
969   // Already exported?
970   if (FuncInfo.isExportedInst(V)) return;
971
972   unsigned Reg = FuncInfo.InitializeRegForValue(V);
973   PendingLoads.push_back(CopyValueToVirtualRegister(V, Reg));
974 }
975
976 bool SelectionDAGLowering::isExportableFromCurrentBlock(Value *V,
977                                                     const BasicBlock *FromBB) {
978   // The operands of the setcc have to be in this block.  We don't know
979   // how to export them from some other block.
980   if (Instruction *VI = dyn_cast<Instruction>(V)) {
981     // Can export from current BB.
982     if (VI->getParent() == FromBB)
983       return true;
984     
985     // Is already exported, noop.
986     return FuncInfo.isExportedInst(V);
987   }
988   
989   // If this is an argument, we can export it if the BB is the entry block or
990   // if it is already exported.
991   if (isa<Argument>(V)) {
992     if (FromBB == &FromBB->getParent()->getEntryBlock())
993       return true;
994
995     // Otherwise, can only export this if it is already exported.
996     return FuncInfo.isExportedInst(V);
997   }
998   
999   // Otherwise, constants can always be exported.
1000   return true;
1001 }
1002
1003 static bool InBlock(const Value *V, const BasicBlock *BB) {
1004   if (const Instruction *I = dyn_cast<Instruction>(V))
1005     return I->getParent() == BB;
1006   return true;
1007 }
1008
1009 /// FindMergedConditions - If Cond is an expression like 
1010 void SelectionDAGLowering::FindMergedConditions(Value *Cond,
1011                                                 MachineBasicBlock *TBB,
1012                                                 MachineBasicBlock *FBB,
1013                                                 MachineBasicBlock *CurBB,
1014                                                 unsigned Opc) {
1015   // If this node is not part of the or/and tree, emit it as a branch.
1016   Instruction *BOp = dyn_cast<Instruction>(Cond);
1017
1018   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) || 
1019       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
1020       BOp->getParent() != CurBB->getBasicBlock() ||
1021       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
1022       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
1023     const BasicBlock *BB = CurBB->getBasicBlock();
1024     
1025     // If the leaf of the tree is a comparison, merge the condition into 
1026     // the caseblock.
1027     if ((isa<ICmpInst>(Cond) || isa<FCmpInst>(Cond)) &&
1028         // The operands of the cmp have to be in this block.  We don't know
1029         // how to export them from some other block.  If this is the first block
1030         // of the sequence, no exporting is needed.
1031         (CurBB == CurMBB ||
1032          (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
1033           isExportableFromCurrentBlock(BOp->getOperand(1), BB)))) {
1034       BOp = cast<Instruction>(Cond);
1035       ISD::CondCode Condition;
1036       if (ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
1037         switch (IC->getPredicate()) {
1038         default: assert(0 && "Unknown icmp predicate opcode!");
1039         case ICmpInst::ICMP_EQ:  Condition = ISD::SETEQ;  break;
1040         case ICmpInst::ICMP_NE:  Condition = ISD::SETNE;  break;
1041         case ICmpInst::ICMP_SLE: Condition = ISD::SETLE;  break;
1042         case ICmpInst::ICMP_ULE: Condition = ISD::SETULE; break;
1043         case ICmpInst::ICMP_SGE: Condition = ISD::SETGE;  break;
1044         case ICmpInst::ICMP_UGE: Condition = ISD::SETUGE; break;
1045         case ICmpInst::ICMP_SLT: Condition = ISD::SETLT;  break;
1046         case ICmpInst::ICMP_ULT: Condition = ISD::SETULT; break;
1047         case ICmpInst::ICMP_SGT: Condition = ISD::SETGT;  break;
1048         case ICmpInst::ICMP_UGT: Condition = ISD::SETUGT; break;
1049         }
1050       } else if (FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
1051         ISD::CondCode FPC, FOC;
1052         switch (FC->getPredicate()) {
1053         default: assert(0 && "Unknown fcmp predicate opcode!");
1054         case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
1055         case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
1056         case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
1057         case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
1058         case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
1059         case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
1060         case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
1061         case FCmpInst::FCMP_ORD:   FOC = ISD::SETEQ; FPC = ISD::SETO;   break;
1062         case FCmpInst::FCMP_UNO:   FOC = ISD::SETNE; FPC = ISD::SETUO;  break;
1063         case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
1064         case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
1065         case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
1066         case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
1067         case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
1068         case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
1069         case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
1070         }
1071         if (FiniteOnlyFPMath())
1072           Condition = FOC;
1073         else 
1074           Condition = FPC;
1075       } else {
1076         Condition = ISD::SETEQ; // silence warning.
1077         assert(0 && "Unknown compare instruction");
1078       }
1079       
1080       SelectionDAGISel::CaseBlock CB(Condition, BOp->getOperand(0), 
1081                                      BOp->getOperand(1), NULL, TBB, FBB, CurBB);
1082       SwitchCases.push_back(CB);
1083       return;
1084     }
1085     
1086     // Create a CaseBlock record representing this branch.
1087     SelectionDAGISel::CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(),
1088                                    NULL, TBB, FBB, CurBB);
1089     SwitchCases.push_back(CB);
1090     return;
1091   }
1092   
1093   
1094   //  Create TmpBB after CurBB.
1095   MachineFunction::iterator BBI = CurBB;
1096   MachineBasicBlock *TmpBB = new MachineBasicBlock(CurBB->getBasicBlock());
1097   CurBB->getParent()->getBasicBlockList().insert(++BBI, TmpBB);
1098   
1099   if (Opc == Instruction::Or) {
1100     // Codegen X | Y as:
1101     //   jmp_if_X TBB
1102     //   jmp TmpBB
1103     // TmpBB:
1104     //   jmp_if_Y TBB
1105     //   jmp FBB
1106     //
1107   
1108     // Emit the LHS condition.
1109     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, Opc);
1110   
1111     // Emit the RHS condition into TmpBB.
1112     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1113   } else {
1114     assert(Opc == Instruction::And && "Unknown merge op!");
1115     // Codegen X & Y as:
1116     //   jmp_if_X TmpBB
1117     //   jmp FBB
1118     // TmpBB:
1119     //   jmp_if_Y TBB
1120     //   jmp FBB
1121     //
1122     //  This requires creation of TmpBB after CurBB.
1123     
1124     // Emit the LHS condition.
1125     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, Opc);
1126     
1127     // Emit the RHS condition into TmpBB.
1128     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1129   }
1130 }
1131
1132 /// If the set of cases should be emitted as a series of branches, return true.
1133 /// If we should emit this as a bunch of and/or'd together conditions, return
1134 /// false.
1135 static bool 
1136 ShouldEmitAsBranches(const std::vector<SelectionDAGISel::CaseBlock> &Cases) {
1137   if (Cases.size() != 2) return true;
1138   
1139   // If this is two comparisons of the same values or'd or and'd together, they
1140   // will get folded into a single comparison, so don't emit two blocks.
1141   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1142        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1143       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1144        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1145     return false;
1146   }
1147   
1148   return true;
1149 }
1150
1151 void SelectionDAGLowering::visitBr(BranchInst &I) {
1152   // Update machine-CFG edges.
1153   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1154
1155   // Figure out which block is immediately after the current one.
1156   MachineBasicBlock *NextBlock = 0;
1157   MachineFunction::iterator BBI = CurMBB;
1158   if (++BBI != CurMBB->getParent()->end())
1159     NextBlock = BBI;
1160
1161   if (I.isUnconditional()) {
1162     // If this is not a fall-through branch, emit the branch.
1163     if (Succ0MBB != NextBlock)
1164       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
1165                               DAG.getBasicBlock(Succ0MBB)));
1166
1167     // Update machine-CFG edges.
1168     CurMBB->addSuccessor(Succ0MBB);
1169
1170     return;
1171   }
1172
1173   // If this condition is one of the special cases we handle, do special stuff
1174   // now.
1175   Value *CondVal = I.getCondition();
1176   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1177
1178   // If this is a series of conditions that are or'd or and'd together, emit
1179   // this as a sequence of branches instead of setcc's with and/or operations.
1180   // For example, instead of something like:
1181   //     cmp A, B
1182   //     C = seteq 
1183   //     cmp D, E
1184   //     F = setle 
1185   //     or C, F
1186   //     jnz foo
1187   // Emit:
1188   //     cmp A, B
1189   //     je foo
1190   //     cmp D, E
1191   //     jle foo
1192   //
1193   if (BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1194     if (BOp->hasOneUse() && 
1195         (BOp->getOpcode() == Instruction::And ||
1196          BOp->getOpcode() == Instruction::Or)) {
1197       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, CurMBB, BOp->getOpcode());
1198       // If the compares in later blocks need to use values not currently
1199       // exported from this block, export them now.  This block should always
1200       // be the first entry.
1201       assert(SwitchCases[0].ThisBB == CurMBB && "Unexpected lowering!");
1202       
1203       // Allow some cases to be rejected.
1204       if (ShouldEmitAsBranches(SwitchCases)) {
1205         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1206           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1207           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1208         }
1209         
1210         // Emit the branch for this block.
1211         visitSwitchCase(SwitchCases[0]);
1212         SwitchCases.erase(SwitchCases.begin());
1213         return;
1214       }
1215       
1216       // Okay, we decided not to do this, remove any inserted MBB's and clear
1217       // SwitchCases.
1218       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1219         CurMBB->getParent()->getBasicBlockList().erase(SwitchCases[i].ThisBB);
1220       
1221       SwitchCases.clear();
1222     }
1223   }
1224   
1225   // Create a CaseBlock record representing this branch.
1226   SelectionDAGISel::CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(),
1227                                  NULL, Succ0MBB, Succ1MBB, CurMBB);
1228   // Use visitSwitchCase to actually insert the fast branch sequence for this
1229   // cond branch.
1230   visitSwitchCase(CB);
1231 }
1232
1233 /// visitSwitchCase - Emits the necessary code to represent a single node in
1234 /// the binary search tree resulting from lowering a switch instruction.
1235 void SelectionDAGLowering::visitSwitchCase(SelectionDAGISel::CaseBlock &CB) {
1236   SDOperand Cond;
1237   SDOperand CondLHS = getValue(CB.CmpLHS);
1238   
1239   // Build the setcc now. 
1240   if (CB.CmpMHS == NULL) {
1241     // Fold "(X == true)" to X and "(X == false)" to !X to
1242     // handle common cases produced by branch lowering.
1243     if (CB.CmpRHS == ConstantInt::getTrue() && CB.CC == ISD::SETEQ)
1244       Cond = CondLHS;
1245     else if (CB.CmpRHS == ConstantInt::getFalse() && CB.CC == ISD::SETEQ) {
1246       SDOperand True = DAG.getConstant(1, CondLHS.getValueType());
1247       Cond = DAG.getNode(ISD::XOR, CondLHS.getValueType(), CondLHS, True);
1248     } else
1249       Cond = DAG.getSetCC(MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1250   } else {
1251     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1252
1253     uint64_t Low = cast<ConstantInt>(CB.CmpLHS)->getSExtValue();
1254     uint64_t High  = cast<ConstantInt>(CB.CmpRHS)->getSExtValue();
1255
1256     SDOperand CmpOp = getValue(CB.CmpMHS);
1257     MVT::ValueType VT = CmpOp.getValueType();
1258
1259     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1260       Cond = DAG.getSetCC(MVT::i1, CmpOp, DAG.getConstant(High, VT), ISD::SETLE);
1261     } else {
1262       SDOperand SUB = DAG.getNode(ISD::SUB, VT, CmpOp, DAG.getConstant(Low, VT));
1263       Cond = DAG.getSetCC(MVT::i1, SUB,
1264                           DAG.getConstant(High-Low, VT), ISD::SETULE);
1265     }
1266     
1267   }
1268   
1269   // Set NextBlock to be the MBB immediately after the current one, if any.
1270   // This is used to avoid emitting unnecessary branches to the next block.
1271   MachineBasicBlock *NextBlock = 0;
1272   MachineFunction::iterator BBI = CurMBB;
1273   if (++BBI != CurMBB->getParent()->end())
1274     NextBlock = BBI;
1275   
1276   // If the lhs block is the next block, invert the condition so that we can
1277   // fall through to the lhs instead of the rhs block.
1278   if (CB.TrueBB == NextBlock) {
1279     std::swap(CB.TrueBB, CB.FalseBB);
1280     SDOperand True = DAG.getConstant(1, Cond.getValueType());
1281     Cond = DAG.getNode(ISD::XOR, Cond.getValueType(), Cond, True);
1282   }
1283   SDOperand BrCond = DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(), Cond,
1284                                  DAG.getBasicBlock(CB.TrueBB));
1285   if (CB.FalseBB == NextBlock)
1286     DAG.setRoot(BrCond);
1287   else
1288     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrCond, 
1289                             DAG.getBasicBlock(CB.FalseBB)));
1290   // Update successor info
1291   CurMBB->addSuccessor(CB.TrueBB);
1292   CurMBB->addSuccessor(CB.FalseBB);
1293 }
1294
1295 /// visitJumpTable - Emit JumpTable node in the current MBB
1296 void SelectionDAGLowering::visitJumpTable(SelectionDAGISel::JumpTable &JT) {
1297   // Emit the code for the jump table
1298   assert(JT.Reg != -1U && "Should lower JT Header first!");
1299   MVT::ValueType PTy = TLI.getPointerTy();
1300   SDOperand Index = DAG.getCopyFromReg(getRoot(), JT.Reg, PTy);
1301   SDOperand Table = DAG.getJumpTable(JT.JTI, PTy);
1302   DAG.setRoot(DAG.getNode(ISD::BR_JT, MVT::Other, Index.getValue(1),
1303                           Table, Index));
1304   return;
1305 }
1306
1307 /// visitJumpTableHeader - This function emits necessary code to produce index
1308 /// in the JumpTable from switch case.
1309 void SelectionDAGLowering::visitJumpTableHeader(SelectionDAGISel::JumpTable &JT,
1310                                          SelectionDAGISel::JumpTableHeader &JTH) {
1311   // Subtract the lowest switch case value from the value being switched on
1312   // and conditional branch to default mbb if the result is greater than the
1313   // difference between smallest and largest cases.
1314   SDOperand SwitchOp = getValue(JTH.SValue);
1315   MVT::ValueType VT = SwitchOp.getValueType();
1316   SDOperand SUB = DAG.getNode(ISD::SUB, VT, SwitchOp,
1317                               DAG.getConstant(JTH.First, VT));
1318   
1319   // The SDNode we just created, which holds the value being switched on
1320   // minus the the smallest case value, needs to be copied to a virtual
1321   // register so it can be used as an index into the jump table in a 
1322   // subsequent basic block.  This value may be smaller or larger than the
1323   // target's pointer type, and therefore require extension or truncating.
1324   if (MVT::getSizeInBits(VT) > MVT::getSizeInBits(TLI.getPointerTy()))
1325     SwitchOp = DAG.getNode(ISD::TRUNCATE, TLI.getPointerTy(), SUB);
1326   else
1327     SwitchOp = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(), SUB);
1328   
1329   unsigned JumpTableReg = FuncInfo.MakeReg(TLI.getPointerTy());
1330   SDOperand CopyTo = DAG.getCopyToReg(getRoot(), JumpTableReg, SwitchOp);
1331   JT.Reg = JumpTableReg;
1332
1333   // Emit the range check for the jump table, and branch to the default
1334   // block for the switch statement if the value being switched on exceeds
1335   // the largest case in the switch.
1336   SDOperand CMP = DAG.getSetCC(TLI.getSetCCResultTy(), SUB,
1337                                DAG.getConstant(JTH.Last-JTH.First,VT),
1338                                ISD::SETUGT);
1339
1340   // Set NextBlock to be the MBB immediately after the current one, if any.
1341   // This is used to avoid emitting unnecessary branches to the next block.
1342   MachineBasicBlock *NextBlock = 0;
1343   MachineFunction::iterator BBI = CurMBB;
1344   if (++BBI != CurMBB->getParent()->end())
1345     NextBlock = BBI;
1346
1347   SDOperand BrCond = DAG.getNode(ISD::BRCOND, MVT::Other, CopyTo, CMP,
1348                                  DAG.getBasicBlock(JT.Default));
1349
1350   if (JT.MBB == NextBlock)
1351     DAG.setRoot(BrCond);
1352   else
1353     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrCond, 
1354                             DAG.getBasicBlock(JT.MBB)));
1355
1356   return;
1357 }
1358
1359 /// visitBitTestHeader - This function emits necessary code to produce value
1360 /// suitable for "bit tests"
1361 void SelectionDAGLowering::visitBitTestHeader(SelectionDAGISel::BitTestBlock &B) {
1362   // Subtract the minimum value
1363   SDOperand SwitchOp = getValue(B.SValue);
1364   MVT::ValueType VT = SwitchOp.getValueType();
1365   SDOperand SUB = DAG.getNode(ISD::SUB, VT, SwitchOp,
1366                               DAG.getConstant(B.First, VT));
1367
1368   // Check range
1369   SDOperand RangeCmp = DAG.getSetCC(TLI.getSetCCResultTy(), SUB,
1370                                     DAG.getConstant(B.Range, VT),
1371                                     ISD::SETUGT);
1372
1373   SDOperand ShiftOp;
1374   if (MVT::getSizeInBits(VT) > MVT::getSizeInBits(TLI.getShiftAmountTy()))
1375     ShiftOp = DAG.getNode(ISD::TRUNCATE, TLI.getShiftAmountTy(), SUB);
1376   else
1377     ShiftOp = DAG.getNode(ISD::ZERO_EXTEND, TLI.getShiftAmountTy(), SUB);
1378
1379   // Make desired shift
1380   SDOperand SwitchVal = DAG.getNode(ISD::SHL, TLI.getPointerTy(),
1381                                     DAG.getConstant(1, TLI.getPointerTy()),
1382                                     ShiftOp);
1383
1384   unsigned SwitchReg = FuncInfo.MakeReg(TLI.getPointerTy());
1385   SDOperand CopyTo = DAG.getCopyToReg(getRoot(), SwitchReg, SwitchVal);
1386   B.Reg = SwitchReg;
1387
1388   SDOperand BrRange = DAG.getNode(ISD::BRCOND, MVT::Other, CopyTo, RangeCmp,
1389                                   DAG.getBasicBlock(B.Default));
1390
1391   // Set NextBlock to be the MBB immediately after the current one, if any.
1392   // This is used to avoid emitting unnecessary branches to the next block.
1393   MachineBasicBlock *NextBlock = 0;
1394   MachineFunction::iterator BBI = CurMBB;
1395   if (++BBI != CurMBB->getParent()->end())
1396     NextBlock = BBI;
1397
1398   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1399   if (MBB == NextBlock)
1400     DAG.setRoot(BrRange);
1401   else
1402     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, CopyTo,
1403                             DAG.getBasicBlock(MBB)));
1404
1405   CurMBB->addSuccessor(B.Default);
1406   CurMBB->addSuccessor(MBB);
1407
1408   return;
1409 }
1410
1411 /// visitBitTestCase - this function produces one "bit test"
1412 void SelectionDAGLowering::visitBitTestCase(MachineBasicBlock* NextMBB,
1413                                             unsigned Reg,
1414                                             SelectionDAGISel::BitTestCase &B) {
1415   // Emit bit tests and jumps
1416   SDOperand SwitchVal = DAG.getCopyFromReg(getRoot(), Reg, TLI.getPointerTy());
1417   
1418   SDOperand AndOp = DAG.getNode(ISD::AND, TLI.getPointerTy(),
1419                                 SwitchVal,
1420                                 DAG.getConstant(B.Mask,
1421                                                 TLI.getPointerTy()));
1422   SDOperand AndCmp = DAG.getSetCC(TLI.getSetCCResultTy(), AndOp,
1423                                   DAG.getConstant(0, TLI.getPointerTy()),
1424                                   ISD::SETNE);
1425   SDOperand BrAnd = DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(),
1426                                 AndCmp, DAG.getBasicBlock(B.TargetBB));
1427
1428   // Set NextBlock to be the MBB immediately after the current one, if any.
1429   // This is used to avoid emitting unnecessary branches to the next block.
1430   MachineBasicBlock *NextBlock = 0;
1431   MachineFunction::iterator BBI = CurMBB;
1432   if (++BBI != CurMBB->getParent()->end())
1433     NextBlock = BBI;
1434
1435   if (NextMBB == NextBlock)
1436     DAG.setRoot(BrAnd);
1437   else
1438     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrAnd,
1439                             DAG.getBasicBlock(NextMBB)));
1440
1441   CurMBB->addSuccessor(B.TargetBB);
1442   CurMBB->addSuccessor(NextMBB);
1443
1444   return;
1445 }
1446
1447 void SelectionDAGLowering::visitInvoke(InvokeInst &I) {
1448   // Retrieve successors.
1449   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1450   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1451
1452   LowerCallTo(I, I.getCalledValue()->getType(), I.getParamAttrs(),
1453               I.getCallingConv(),
1454               false,
1455               getValue(I.getOperand(0)),
1456               3, LandingPad);
1457
1458   // If the value of the invoke is used outside of its defining block, make it
1459   // available as a virtual register.
1460   if (!I.use_empty()) {
1461     DenseMap<const Value*, unsigned>::iterator VMI = FuncInfo.ValueMap.find(&I);
1462     if (VMI != FuncInfo.ValueMap.end())
1463       DAG.setRoot(CopyValueToVirtualRegister(&I, VMI->second));
1464   }
1465
1466   // Drop into normal successor.
1467   DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
1468                           DAG.getBasicBlock(Return)));
1469
1470   // Update successor info
1471   CurMBB->addSuccessor(Return);
1472   CurMBB->addSuccessor(LandingPad);
1473 }
1474
1475 void SelectionDAGLowering::visitUnwind(UnwindInst &I) {
1476 }
1477
1478 /// handleSmallSwitchCaseRange - Emit a series of specific tests (suitable for
1479 /// small case ranges).
1480 bool SelectionDAGLowering::handleSmallSwitchRange(CaseRec& CR,
1481                                                   CaseRecVector& WorkList,
1482                                                   Value* SV,
1483                                                   MachineBasicBlock* Default) {
1484   Case& BackCase  = *(CR.Range.second-1);
1485   
1486   // Size is the number of Cases represented by this range.
1487   unsigned Size = CR.Range.second - CR.Range.first;
1488   if (Size > 3)
1489     return false;  
1490   
1491   // Get the MachineFunction which holds the current MBB.  This is used when
1492   // inserting any additional MBBs necessary to represent the switch.
1493   MachineFunction *CurMF = CurMBB->getParent();  
1494
1495   // Figure out which block is immediately after the current one.
1496   MachineBasicBlock *NextBlock = 0;
1497   MachineFunction::iterator BBI = CR.CaseBB;
1498
1499   if (++BBI != CurMBB->getParent()->end())
1500     NextBlock = BBI;
1501
1502   // TODO: If any two of the cases has the same destination, and if one value
1503   // is the same as the other, but has one bit unset that the other has set,
1504   // use bit manipulation to do two compares at once.  For example:
1505   // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
1506     
1507   // Rearrange the case blocks so that the last one falls through if possible.
1508   if (NextBlock && Default != NextBlock && BackCase.BB != NextBlock) {
1509     // The last case block won't fall through into 'NextBlock' if we emit the
1510     // branches in this order.  See if rearranging a case value would help.
1511     for (CaseItr I = CR.Range.first, E = CR.Range.second-1; I != E; ++I) {
1512       if (I->BB == NextBlock) {
1513         std::swap(*I, BackCase);
1514         break;
1515       }
1516     }
1517   }
1518   
1519   // Create a CaseBlock record representing a conditional branch to
1520   // the Case's target mbb if the value being switched on SV is equal
1521   // to C.
1522   MachineBasicBlock *CurBlock = CR.CaseBB;
1523   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
1524     MachineBasicBlock *FallThrough;
1525     if (I != E-1) {
1526       FallThrough = new MachineBasicBlock(CurBlock->getBasicBlock());
1527       CurMF->getBasicBlockList().insert(BBI, FallThrough);
1528     } else {
1529       // If the last case doesn't match, go to the default block.
1530       FallThrough = Default;
1531     }
1532
1533     Value *RHS, *LHS, *MHS;
1534     ISD::CondCode CC;
1535     if (I->High == I->Low) {
1536       // This is just small small case range :) containing exactly 1 case
1537       CC = ISD::SETEQ;
1538       LHS = SV; RHS = I->High; MHS = NULL;
1539     } else {
1540       CC = ISD::SETLE;
1541       LHS = I->Low; MHS = SV; RHS = I->High;
1542     }
1543     SelectionDAGISel::CaseBlock CB(CC, LHS, RHS, MHS,
1544                                    I->BB, FallThrough, CurBlock);
1545     
1546     // If emitting the first comparison, just call visitSwitchCase to emit the
1547     // code into the current block.  Otherwise, push the CaseBlock onto the
1548     // vector to be later processed by SDISel, and insert the node's MBB
1549     // before the next MBB.
1550     if (CurBlock == CurMBB)
1551       visitSwitchCase(CB);
1552     else
1553       SwitchCases.push_back(CB);
1554     
1555     CurBlock = FallThrough;
1556   }
1557
1558   return true;
1559 }
1560
1561 static inline bool areJTsAllowed(const TargetLowering &TLI) {
1562   return (TLI.isOperationLegal(ISD::BR_JT, MVT::Other) ||
1563           TLI.isOperationLegal(ISD::BRIND, MVT::Other));
1564 }
1565   
1566 /// handleJTSwitchCase - Emit jumptable for current switch case range
1567 bool SelectionDAGLowering::handleJTSwitchCase(CaseRec& CR,
1568                                               CaseRecVector& WorkList,
1569                                               Value* SV,
1570                                               MachineBasicBlock* Default) {
1571   Case& FrontCase = *CR.Range.first;
1572   Case& BackCase  = *(CR.Range.second-1);
1573
1574   int64_t First = cast<ConstantInt>(FrontCase.Low)->getSExtValue();
1575   int64_t Last  = cast<ConstantInt>(BackCase.High)->getSExtValue();
1576
1577   uint64_t TSize = 0;
1578   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1579        I!=E; ++I)
1580     TSize += I->size();
1581
1582   if (!areJTsAllowed(TLI) || TSize <= 3)
1583     return false;
1584   
1585   double Density = (double)TSize / (double)((Last - First) + 1ULL);  
1586   if (Density < 0.4)
1587     return false;
1588
1589   DOUT << "Lowering jump table\n"
1590        << "First entry: " << First << ". Last entry: " << Last << "\n"
1591        << "Size: " << TSize << ". Density: " << Density << "\n\n";
1592
1593   // Get the MachineFunction which holds the current MBB.  This is used when
1594   // inserting any additional MBBs necessary to represent the switch.
1595   MachineFunction *CurMF = CurMBB->getParent();
1596
1597   // Figure out which block is immediately after the current one.
1598   MachineBasicBlock *NextBlock = 0;
1599   MachineFunction::iterator BBI = CR.CaseBB;
1600
1601   if (++BBI != CurMBB->getParent()->end())
1602     NextBlock = BBI;
1603
1604   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1605
1606   // Create a new basic block to hold the code for loading the address
1607   // of the jump table, and jumping to it.  Update successor information;
1608   // we will either branch to the default case for the switch, or the jump
1609   // table.
1610   MachineBasicBlock *JumpTableBB = new MachineBasicBlock(LLVMBB);
1611   CurMF->getBasicBlockList().insert(BBI, JumpTableBB);
1612   CR.CaseBB->addSuccessor(Default);
1613   CR.CaseBB->addSuccessor(JumpTableBB);
1614                 
1615   // Build a vector of destination BBs, corresponding to each target
1616   // of the jump table. If the value of the jump table slot corresponds to
1617   // a case statement, push the case's BB onto the vector, otherwise, push
1618   // the default BB.
1619   std::vector<MachineBasicBlock*> DestBBs;
1620   int64_t TEI = First;
1621   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++TEI) {
1622     int64_t Low = cast<ConstantInt>(I->Low)->getSExtValue();
1623     int64_t High = cast<ConstantInt>(I->High)->getSExtValue();
1624     
1625     if ((Low <= TEI) && (TEI <= High)) {
1626       DestBBs.push_back(I->BB);
1627       if (TEI==High)
1628         ++I;
1629     } else {
1630       DestBBs.push_back(Default);
1631     }
1632   }
1633   
1634   // Update successor info. Add one edge to each unique successor.
1635   BitVector SuccsHandled(CR.CaseBB->getParent()->getNumBlockIDs());  
1636   for (std::vector<MachineBasicBlock*>::iterator I = DestBBs.begin(), 
1637          E = DestBBs.end(); I != E; ++I) {
1638     if (!SuccsHandled[(*I)->getNumber()]) {
1639       SuccsHandled[(*I)->getNumber()] = true;
1640       JumpTableBB->addSuccessor(*I);
1641     }
1642   }
1643       
1644   // Create a jump table index for this jump table, or return an existing
1645   // one.
1646   unsigned JTI = CurMF->getJumpTableInfo()->getJumpTableIndex(DestBBs);
1647   
1648   // Set the jump table information so that we can codegen it as a second
1649   // MachineBasicBlock
1650   SelectionDAGISel::JumpTable JT(-1U, JTI, JumpTableBB, Default);
1651   SelectionDAGISel::JumpTableHeader JTH(First, Last, SV, CR.CaseBB,
1652                                         (CR.CaseBB == CurMBB));
1653   if (CR.CaseBB == CurMBB)
1654     visitJumpTableHeader(JT, JTH);
1655         
1656   JTCases.push_back(SelectionDAGISel::JumpTableBlock(JTH, JT));
1657
1658   return true;
1659 }
1660
1661 /// handleBTSplitSwitchCase - emit comparison and split binary search tree into
1662 /// 2 subtrees.
1663 bool SelectionDAGLowering::handleBTSplitSwitchCase(CaseRec& CR,
1664                                                    CaseRecVector& WorkList,
1665                                                    Value* SV,
1666                                                    MachineBasicBlock* Default) {
1667   // Get the MachineFunction which holds the current MBB.  This is used when
1668   // inserting any additional MBBs necessary to represent the switch.
1669   MachineFunction *CurMF = CurMBB->getParent();  
1670
1671   // Figure out which block is immediately after the current one.
1672   MachineBasicBlock *NextBlock = 0;
1673   MachineFunction::iterator BBI = CR.CaseBB;
1674
1675   if (++BBI != CurMBB->getParent()->end())
1676     NextBlock = BBI;
1677
1678   Case& FrontCase = *CR.Range.first;
1679   Case& BackCase  = *(CR.Range.second-1);
1680   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1681
1682   // Size is the number of Cases represented by this range.
1683   unsigned Size = CR.Range.second - CR.Range.first;
1684
1685   int64_t First = cast<ConstantInt>(FrontCase.Low)->getSExtValue();
1686   int64_t Last  = cast<ConstantInt>(BackCase.High)->getSExtValue();
1687   double FMetric = 0;
1688   CaseItr Pivot = CR.Range.first + Size/2;
1689
1690   // Select optimal pivot, maximizing sum density of LHS and RHS. This will
1691   // (heuristically) allow us to emit JumpTable's later.
1692   uint64_t TSize = 0;
1693   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1694        I!=E; ++I)
1695     TSize += I->size();
1696
1697   uint64_t LSize = FrontCase.size();
1698   uint64_t RSize = TSize-LSize;
1699   DOUT << "Selecting best pivot: \n"
1700        << "First: " << First << ", Last: " << Last <<"\n"
1701        << "LSize: " << LSize << ", RSize: " << RSize << "\n";
1702   for (CaseItr I = CR.Range.first, J=I+1, E = CR.Range.second;
1703        J!=E; ++I, ++J) {
1704     int64_t LEnd = cast<ConstantInt>(I->High)->getSExtValue();
1705     int64_t RBegin = cast<ConstantInt>(J->Low)->getSExtValue();
1706     assert((RBegin-LEnd>=1) && "Invalid case distance");
1707     double LDensity = (double)LSize / (double)((LEnd - First) + 1ULL);
1708     double RDensity = (double)RSize / (double)((Last - RBegin) + 1ULL);
1709     double Metric = Log2_64(RBegin-LEnd)*(LDensity+RDensity);
1710     // Should always split in some non-trivial place
1711     DOUT <<"=>Step\n"
1712          << "LEnd: " << LEnd << ", RBegin: " << RBegin << "\n"
1713          << "LDensity: " << LDensity << ", RDensity: " << RDensity << "\n"
1714          << "Metric: " << Metric << "\n"; 
1715     if (FMetric < Metric) {
1716       Pivot = J;
1717       FMetric = Metric;
1718       DOUT << "Current metric set to: " << FMetric << "\n";
1719     }
1720
1721     LSize += J->size();
1722     RSize -= J->size();
1723   }
1724   if (areJTsAllowed(TLI)) {
1725     // If our case is dense we *really* should handle it earlier!
1726     assert((FMetric > 0) && "Should handle dense range earlier!");
1727   } else {
1728     Pivot = CR.Range.first + Size/2;
1729   }
1730   
1731   CaseRange LHSR(CR.Range.first, Pivot);
1732   CaseRange RHSR(Pivot, CR.Range.second);
1733   Constant *C = Pivot->Low;
1734   MachineBasicBlock *FalseBB = 0, *TrueBB = 0;
1735       
1736   // We know that we branch to the LHS if the Value being switched on is
1737   // less than the Pivot value, C.  We use this to optimize our binary 
1738   // tree a bit, by recognizing that if SV is greater than or equal to the
1739   // LHS's Case Value, and that Case Value is exactly one less than the 
1740   // Pivot's Value, then we can branch directly to the LHS's Target,
1741   // rather than creating a leaf node for it.
1742   if ((LHSR.second - LHSR.first) == 1 &&
1743       LHSR.first->High == CR.GE &&
1744       cast<ConstantInt>(C)->getSExtValue() ==
1745       (cast<ConstantInt>(CR.GE)->getSExtValue() + 1LL)) {
1746     TrueBB = LHSR.first->BB;
1747   } else {
1748     TrueBB = new MachineBasicBlock(LLVMBB);
1749     CurMF->getBasicBlockList().insert(BBI, TrueBB);
1750     WorkList.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
1751   }
1752   
1753   // Similar to the optimization above, if the Value being switched on is
1754   // known to be less than the Constant CR.LT, and the current Case Value
1755   // is CR.LT - 1, then we can branch directly to the target block for
1756   // the current Case Value, rather than emitting a RHS leaf node for it.
1757   if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
1758       cast<ConstantInt>(RHSR.first->Low)->getSExtValue() ==
1759       (cast<ConstantInt>(CR.LT)->getSExtValue() - 1LL)) {
1760     FalseBB = RHSR.first->BB;
1761   } else {
1762     FalseBB = new MachineBasicBlock(LLVMBB);
1763     CurMF->getBasicBlockList().insert(BBI, FalseBB);
1764     WorkList.push_back(CaseRec(FalseBB,CR.LT,C,RHSR));
1765   }
1766
1767   // Create a CaseBlock record representing a conditional branch to
1768   // the LHS node if the value being switched on SV is less than C. 
1769   // Otherwise, branch to LHS.
1770   SelectionDAGISel::CaseBlock CB(ISD::SETLT, SV, C, NULL,
1771                                  TrueBB, FalseBB, CR.CaseBB);
1772
1773   if (CR.CaseBB == CurMBB)
1774     visitSwitchCase(CB);
1775   else
1776     SwitchCases.push_back(CB);
1777
1778   return true;
1779 }
1780
1781 /// handleBitTestsSwitchCase - if current case range has few destination and
1782 /// range span less, than machine word bitwidth, encode case range into series
1783 /// of masks and emit bit tests with these masks.
1784 bool SelectionDAGLowering::handleBitTestsSwitchCase(CaseRec& CR,
1785                                                     CaseRecVector& WorkList,
1786                                                     Value* SV,
1787                                                     MachineBasicBlock* Default){
1788   unsigned IntPtrBits = MVT::getSizeInBits(TLI.getPointerTy());
1789
1790   Case& FrontCase = *CR.Range.first;
1791   Case& BackCase  = *(CR.Range.second-1);
1792
1793   // Get the MachineFunction which holds the current MBB.  This is used when
1794   // inserting any additional MBBs necessary to represent the switch.
1795   MachineFunction *CurMF = CurMBB->getParent();  
1796
1797   unsigned numCmps = 0;
1798   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1799        I!=E; ++I) {
1800     // Single case counts one, case range - two.
1801     if (I->Low == I->High)
1802       numCmps +=1;
1803     else
1804       numCmps +=2;
1805   }
1806     
1807   // Count unique destinations
1808   SmallSet<MachineBasicBlock*, 4> Dests;
1809   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1810     Dests.insert(I->BB);
1811     if (Dests.size() > 3)
1812       // Don't bother the code below, if there are too much unique destinations
1813       return false;
1814   }
1815   DOUT << "Total number of unique destinations: " << Dests.size() << "\n"
1816        << "Total number of comparisons: " << numCmps << "\n";
1817   
1818   // Compute span of values.
1819   Constant* minValue = FrontCase.Low;
1820   Constant* maxValue = BackCase.High;
1821   uint64_t range = cast<ConstantInt>(maxValue)->getSExtValue() -
1822                    cast<ConstantInt>(minValue)->getSExtValue();
1823   DOUT << "Compare range: " << range << "\n"
1824        << "Low bound: " << cast<ConstantInt>(minValue)->getSExtValue() << "\n"
1825        << "High bound: " << cast<ConstantInt>(maxValue)->getSExtValue() << "\n";
1826   
1827   if (range>=IntPtrBits ||
1828       (!(Dests.size() == 1 && numCmps >= 3) &&
1829        !(Dests.size() == 2 && numCmps >= 5) &&
1830        !(Dests.size() >= 3 && numCmps >= 6)))
1831     return false;
1832   
1833   DOUT << "Emitting bit tests\n";
1834   int64_t lowBound = 0;
1835     
1836   // Optimize the case where all the case values fit in a
1837   // word without having to subtract minValue. In this case,
1838   // we can optimize away the subtraction.
1839   if (cast<ConstantInt>(minValue)->getSExtValue() >= 0 &&
1840       cast<ConstantInt>(maxValue)->getSExtValue() <  IntPtrBits) {
1841     range = cast<ConstantInt>(maxValue)->getSExtValue();
1842   } else {
1843     lowBound = cast<ConstantInt>(minValue)->getSExtValue();
1844   }
1845     
1846   CaseBitsVector CasesBits;
1847   unsigned i, count = 0;
1848
1849   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1850     MachineBasicBlock* Dest = I->BB;
1851     for (i = 0; i < count; ++i)
1852       if (Dest == CasesBits[i].BB)
1853         break;
1854     
1855     if (i == count) {
1856       assert((count < 3) && "Too much destinations to test!");
1857       CasesBits.push_back(CaseBits(0, Dest, 0));
1858       count++;
1859     }
1860     
1861     uint64_t lo = cast<ConstantInt>(I->Low)->getSExtValue() - lowBound;
1862     uint64_t hi = cast<ConstantInt>(I->High)->getSExtValue() - lowBound;
1863     
1864     for (uint64_t j = lo; j <= hi; j++) {
1865       CasesBits[i].Mask |=  1ULL << j;
1866       CasesBits[i].Bits++;
1867     }
1868       
1869   }
1870   std::sort(CasesBits.begin(), CasesBits.end(), CaseBitsCmp());
1871   
1872   SelectionDAGISel::BitTestInfo BTC;
1873
1874   // Figure out which block is immediately after the current one.
1875   MachineFunction::iterator BBI = CR.CaseBB;
1876   ++BBI;
1877
1878   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1879
1880   DOUT << "Cases:\n";
1881   for (unsigned i = 0, e = CasesBits.size(); i!=e; ++i) {
1882     DOUT << "Mask: " << CasesBits[i].Mask << ", Bits: " << CasesBits[i].Bits
1883          << ", BB: " << CasesBits[i].BB << "\n";
1884
1885     MachineBasicBlock *CaseBB = new MachineBasicBlock(LLVMBB);
1886     CurMF->getBasicBlockList().insert(BBI, CaseBB);
1887     BTC.push_back(SelectionDAGISel::BitTestCase(CasesBits[i].Mask,
1888                                                 CaseBB,
1889                                                 CasesBits[i].BB));
1890   }
1891   
1892   SelectionDAGISel::BitTestBlock BTB(lowBound, range, SV,
1893                                      -1U, (CR.CaseBB == CurMBB),
1894                                      CR.CaseBB, Default, BTC);
1895
1896   if (CR.CaseBB == CurMBB)
1897     visitBitTestHeader(BTB);
1898   
1899   BitTestCases.push_back(BTB);
1900
1901   return true;
1902 }
1903
1904
1905 // Clusterify - Transform simple list of Cases into list of CaseRange's
1906 unsigned SelectionDAGLowering::Clusterify(CaseVector& Cases,
1907                                           const SwitchInst& SI) {
1908   unsigned numCmps = 0;
1909
1910   // Start with "simple" cases
1911   for (unsigned i = 1; i < SI.getNumSuccessors(); ++i) {
1912     MachineBasicBlock *SMBB = FuncInfo.MBBMap[SI.getSuccessor(i)];
1913     Cases.push_back(Case(SI.getSuccessorValue(i),
1914                          SI.getSuccessorValue(i),
1915                          SMBB));
1916   }
1917   std::sort(Cases.begin(), Cases.end(), CaseCmp());
1918
1919   // Merge case into clusters
1920   if (Cases.size()>=2)
1921     // Must recompute end() each iteration because it may be
1922     // invalidated by erase if we hold on to it
1923     for (CaseItr I=Cases.begin(), J=++(Cases.begin()); J!=Cases.end(); ) {
1924       int64_t nextValue = cast<ConstantInt>(J->Low)->getSExtValue();
1925       int64_t currentValue = cast<ConstantInt>(I->High)->getSExtValue();
1926       MachineBasicBlock* nextBB = J->BB;
1927       MachineBasicBlock* currentBB = I->BB;
1928
1929       // If the two neighboring cases go to the same destination, merge them
1930       // into a single case.
1931       if ((nextValue-currentValue==1) && (currentBB == nextBB)) {
1932         I->High = J->High;
1933         J = Cases.erase(J);
1934       } else {
1935         I = J++;
1936       }
1937     }
1938
1939   for (CaseItr I=Cases.begin(), E=Cases.end(); I!=E; ++I, ++numCmps) {
1940     if (I->Low != I->High)
1941       // A range counts double, since it requires two compares.
1942       ++numCmps;
1943   }
1944
1945   return numCmps;
1946 }
1947
1948 void SelectionDAGLowering::visitSwitch(SwitchInst &SI) {  
1949   // Figure out which block is immediately after the current one.
1950   MachineBasicBlock *NextBlock = 0;
1951   MachineFunction::iterator BBI = CurMBB;
1952
1953   MachineBasicBlock *Default = FuncInfo.MBBMap[SI.getDefaultDest()];
1954
1955   // If there is only the default destination, branch to it if it is not the
1956   // next basic block.  Otherwise, just fall through.
1957   if (SI.getNumOperands() == 2) {
1958     // Update machine-CFG edges.
1959
1960     // If this is not a fall-through branch, emit the branch.
1961     if (Default != NextBlock)
1962       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
1963                               DAG.getBasicBlock(Default)));
1964
1965     CurMBB->addSuccessor(Default);
1966     return;
1967   }
1968   
1969   // If there are any non-default case statements, create a vector of Cases
1970   // representing each one, and sort the vector so that we can efficiently
1971   // create a binary search tree from them.
1972   CaseVector Cases;
1973   unsigned numCmps = Clusterify(Cases, SI);
1974   DOUT << "Clusterify finished. Total clusters: " << Cases.size()
1975        << ". Total compares: " << numCmps << "\n";
1976
1977   // Get the Value to be switched on and default basic blocks, which will be
1978   // inserted into CaseBlock records, representing basic blocks in the binary
1979   // search tree.
1980   Value *SV = SI.getOperand(0);
1981
1982   // Push the initial CaseRec onto the worklist
1983   CaseRecVector WorkList;
1984   WorkList.push_back(CaseRec(CurMBB,0,0,CaseRange(Cases.begin(),Cases.end())));
1985
1986   while (!WorkList.empty()) {
1987     // Grab a record representing a case range to process off the worklist
1988     CaseRec CR = WorkList.back();
1989     WorkList.pop_back();
1990
1991     if (handleBitTestsSwitchCase(CR, WorkList, SV, Default))
1992       continue;
1993     
1994     // If the range has few cases (two or less) emit a series of specific
1995     // tests.
1996     if (handleSmallSwitchRange(CR, WorkList, SV, Default))
1997       continue;
1998     
1999     // If the switch has more than 5 blocks, and at least 40% dense, and the 
2000     // target supports indirect branches, then emit a jump table rather than 
2001     // lowering the switch to a binary tree of conditional branches.
2002     if (handleJTSwitchCase(CR, WorkList, SV, Default))
2003       continue;
2004           
2005     // Emit binary tree. We need to pick a pivot, and push left and right ranges
2006     // onto the worklist. Leafs are handled via handleSmallSwitchRange() call.
2007     handleBTSplitSwitchCase(CR, WorkList, SV, Default);
2008   }
2009 }
2010
2011
2012 void SelectionDAGLowering::visitSub(User &I) {
2013   // -0.0 - X --> fneg
2014   const Type *Ty = I.getType();
2015   if (isa<VectorType>(Ty)) {
2016     if (ConstantVector *CV = dyn_cast<ConstantVector>(I.getOperand(0))) {
2017       const VectorType *DestTy = cast<VectorType>(I.getType());
2018       const Type *ElTy = DestTy->getElementType();
2019       if (ElTy->isFloatingPoint()) {
2020         unsigned VL = DestTy->getNumElements();
2021         std::vector<Constant*> NZ(VL, ConstantFP::getNegativeZero(ElTy));
2022         Constant *CNZ = ConstantVector::get(&NZ[0], NZ.size());
2023         if (CV == CNZ) {
2024           SDOperand Op2 = getValue(I.getOperand(1));
2025           setValue(&I, DAG.getNode(ISD::FNEG, Op2.getValueType(), Op2));
2026           return;
2027         }
2028       }
2029     }
2030   }
2031   if (Ty->isFloatingPoint()) {
2032     if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
2033       if (CFP->isExactlyValue(ConstantFP::getNegativeZero(Ty)->getValueAPF())) {
2034         SDOperand Op2 = getValue(I.getOperand(1));
2035         setValue(&I, DAG.getNode(ISD::FNEG, Op2.getValueType(), Op2));
2036         return;
2037       }
2038   }
2039
2040   visitBinary(I, Ty->isFPOrFPVector() ? ISD::FSUB : ISD::SUB);
2041 }
2042
2043 void SelectionDAGLowering::visitBinary(User &I, unsigned OpCode) {
2044   SDOperand Op1 = getValue(I.getOperand(0));
2045   SDOperand Op2 = getValue(I.getOperand(1));
2046   
2047   setValue(&I, DAG.getNode(OpCode, Op1.getValueType(), Op1, Op2));
2048 }
2049
2050 void SelectionDAGLowering::visitShift(User &I, unsigned Opcode) {
2051   SDOperand Op1 = getValue(I.getOperand(0));
2052   SDOperand Op2 = getValue(I.getOperand(1));
2053   
2054   if (MVT::getSizeInBits(TLI.getShiftAmountTy()) <
2055       MVT::getSizeInBits(Op2.getValueType()))
2056     Op2 = DAG.getNode(ISD::TRUNCATE, TLI.getShiftAmountTy(), Op2);
2057   else if (TLI.getShiftAmountTy() > Op2.getValueType())
2058     Op2 = DAG.getNode(ISD::ANY_EXTEND, TLI.getShiftAmountTy(), Op2);
2059   
2060   setValue(&I, DAG.getNode(Opcode, Op1.getValueType(), Op1, Op2));
2061 }
2062
2063 void SelectionDAGLowering::visitICmp(User &I) {
2064   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2065   if (ICmpInst *IC = dyn_cast<ICmpInst>(&I))
2066     predicate = IC->getPredicate();
2067   else if (ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2068     predicate = ICmpInst::Predicate(IC->getPredicate());
2069   SDOperand Op1 = getValue(I.getOperand(0));
2070   SDOperand Op2 = getValue(I.getOperand(1));
2071   ISD::CondCode Opcode;
2072   switch (predicate) {
2073     case ICmpInst::ICMP_EQ  : Opcode = ISD::SETEQ; break;
2074     case ICmpInst::ICMP_NE  : Opcode = ISD::SETNE; break;
2075     case ICmpInst::ICMP_UGT : Opcode = ISD::SETUGT; break;
2076     case ICmpInst::ICMP_UGE : Opcode = ISD::SETUGE; break;
2077     case ICmpInst::ICMP_ULT : Opcode = ISD::SETULT; break;
2078     case ICmpInst::ICMP_ULE : Opcode = ISD::SETULE; break;
2079     case ICmpInst::ICMP_SGT : Opcode = ISD::SETGT; break;
2080     case ICmpInst::ICMP_SGE : Opcode = ISD::SETGE; break;
2081     case ICmpInst::ICMP_SLT : Opcode = ISD::SETLT; break;
2082     case ICmpInst::ICMP_SLE : Opcode = ISD::SETLE; break;
2083     default:
2084       assert(!"Invalid ICmp predicate value");
2085       Opcode = ISD::SETEQ;
2086       break;
2087   }
2088   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Opcode));
2089 }
2090
2091 void SelectionDAGLowering::visitFCmp(User &I) {
2092   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2093   if (FCmpInst *FC = dyn_cast<FCmpInst>(&I))
2094     predicate = FC->getPredicate();
2095   else if (ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2096     predicate = FCmpInst::Predicate(FC->getPredicate());
2097   SDOperand Op1 = getValue(I.getOperand(0));
2098   SDOperand Op2 = getValue(I.getOperand(1));
2099   ISD::CondCode Condition, FOC, FPC;
2100   switch (predicate) {
2101     case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
2102     case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
2103     case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
2104     case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
2105     case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
2106     case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
2107     case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
2108     case FCmpInst::FCMP_ORD:   FOC = ISD::SETEQ; FPC = ISD::SETO;   break;
2109     case FCmpInst::FCMP_UNO:   FOC = ISD::SETNE; FPC = ISD::SETUO;  break;
2110     case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
2111     case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
2112     case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
2113     case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
2114     case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
2115     case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
2116     case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
2117     default:
2118       assert(!"Invalid FCmp predicate value");
2119       FOC = FPC = ISD::SETFALSE;
2120       break;
2121   }
2122   if (FiniteOnlyFPMath())
2123     Condition = FOC;
2124   else 
2125     Condition = FPC;
2126   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Condition));
2127 }
2128
2129 void SelectionDAGLowering::visitSelect(User &I) {
2130   SDOperand Cond     = getValue(I.getOperand(0));
2131   SDOperand TrueVal  = getValue(I.getOperand(1));
2132   SDOperand FalseVal = getValue(I.getOperand(2));
2133   setValue(&I, DAG.getNode(ISD::SELECT, TrueVal.getValueType(), Cond,
2134                            TrueVal, FalseVal));
2135 }
2136
2137
2138 void SelectionDAGLowering::visitTrunc(User &I) {
2139   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2140   SDOperand N = getValue(I.getOperand(0));
2141   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2142   setValue(&I, DAG.getNode(ISD::TRUNCATE, DestVT, N));
2143 }
2144
2145 void SelectionDAGLowering::visitZExt(User &I) {
2146   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2147   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2148   SDOperand N = getValue(I.getOperand(0));
2149   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2150   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestVT, N));
2151 }
2152
2153 void SelectionDAGLowering::visitSExt(User &I) {
2154   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2155   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2156   SDOperand N = getValue(I.getOperand(0));
2157   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2158   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, DestVT, N));
2159 }
2160
2161 void SelectionDAGLowering::visitFPTrunc(User &I) {
2162   // FPTrunc is never a no-op cast, no need to check
2163   SDOperand N = getValue(I.getOperand(0));
2164   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2165   setValue(&I, DAG.getNode(ISD::FP_ROUND, DestVT, N));
2166 }
2167
2168 void SelectionDAGLowering::visitFPExt(User &I){ 
2169   // FPTrunc is never a no-op cast, no need to check
2170   SDOperand N = getValue(I.getOperand(0));
2171   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2172   setValue(&I, DAG.getNode(ISD::FP_EXTEND, DestVT, N));
2173 }
2174
2175 void SelectionDAGLowering::visitFPToUI(User &I) { 
2176   // FPToUI is never a no-op cast, no need to check
2177   SDOperand N = getValue(I.getOperand(0));
2178   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2179   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, DestVT, N));
2180 }
2181
2182 void SelectionDAGLowering::visitFPToSI(User &I) {
2183   // FPToSI is never a no-op cast, no need to check
2184   SDOperand N = getValue(I.getOperand(0));
2185   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2186   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, DestVT, N));
2187 }
2188
2189 void SelectionDAGLowering::visitUIToFP(User &I) { 
2190   // UIToFP is never a no-op cast, no need to check
2191   SDOperand N = getValue(I.getOperand(0));
2192   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2193   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, DestVT, N));
2194 }
2195
2196 void SelectionDAGLowering::visitSIToFP(User &I){ 
2197   // UIToFP is never a no-op cast, no need to check
2198   SDOperand N = getValue(I.getOperand(0));
2199   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2200   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, DestVT, N));
2201 }
2202
2203 void SelectionDAGLowering::visitPtrToInt(User &I) {
2204   // What to do depends on the size of the integer and the size of the pointer.
2205   // We can either truncate, zero extend, or no-op, accordingly.
2206   SDOperand N = getValue(I.getOperand(0));
2207   MVT::ValueType SrcVT = N.getValueType();
2208   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2209   SDOperand Result;
2210   if (MVT::getSizeInBits(DestVT) < MVT::getSizeInBits(SrcVT))
2211     Result = DAG.getNode(ISD::TRUNCATE, DestVT, N);
2212   else 
2213     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2214     Result = DAG.getNode(ISD::ZERO_EXTEND, DestVT, N);
2215   setValue(&I, Result);
2216 }
2217
2218 void SelectionDAGLowering::visitIntToPtr(User &I) {
2219   // What to do depends on the size of the integer and the size of the pointer.
2220   // We can either truncate, zero extend, or no-op, accordingly.
2221   SDOperand N = getValue(I.getOperand(0));
2222   MVT::ValueType SrcVT = N.getValueType();
2223   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2224   if (MVT::getSizeInBits(DestVT) < MVT::getSizeInBits(SrcVT))
2225     setValue(&I, DAG.getNode(ISD::TRUNCATE, DestVT, N));
2226   else 
2227     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2228     setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestVT, N));
2229 }
2230
2231 void SelectionDAGLowering::visitBitCast(User &I) { 
2232   SDOperand N = getValue(I.getOperand(0));
2233   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2234
2235   // BitCast assures us that source and destination are the same size so this 
2236   // is either a BIT_CONVERT or a no-op.
2237   if (DestVT != N.getValueType())
2238     setValue(&I, DAG.getNode(ISD::BIT_CONVERT, DestVT, N)); // convert types
2239   else
2240     setValue(&I, N); // noop cast.
2241 }
2242
2243 void SelectionDAGLowering::visitInsertElement(User &I) {
2244   SDOperand InVec = getValue(I.getOperand(0));
2245   SDOperand InVal = getValue(I.getOperand(1));
2246   SDOperand InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
2247                                 getValue(I.getOperand(2)));
2248
2249   setValue(&I, DAG.getNode(ISD::INSERT_VECTOR_ELT,
2250                            TLI.getValueType(I.getType()),
2251                            InVec, InVal, InIdx));
2252 }
2253
2254 void SelectionDAGLowering::visitExtractElement(User &I) {
2255   SDOperand InVec = getValue(I.getOperand(0));
2256   SDOperand InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
2257                                 getValue(I.getOperand(1)));
2258   setValue(&I, DAG.getNode(ISD::EXTRACT_VECTOR_ELT,
2259                            TLI.getValueType(I.getType()), InVec, InIdx));
2260 }
2261
2262 void SelectionDAGLowering::visitShuffleVector(User &I) {
2263   SDOperand V1   = getValue(I.getOperand(0));
2264   SDOperand V2   = getValue(I.getOperand(1));
2265   SDOperand Mask = getValue(I.getOperand(2));
2266
2267   setValue(&I, DAG.getNode(ISD::VECTOR_SHUFFLE,
2268                            TLI.getValueType(I.getType()),
2269                            V1, V2, Mask));
2270 }
2271
2272
2273 void SelectionDAGLowering::visitGetElementPtr(User &I) {
2274   SDOperand N = getValue(I.getOperand(0));
2275   const Type *Ty = I.getOperand(0)->getType();
2276
2277   for (GetElementPtrInst::op_iterator OI = I.op_begin()+1, E = I.op_end();
2278        OI != E; ++OI) {
2279     Value *Idx = *OI;
2280     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
2281       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
2282       if (Field) {
2283         // N = N + Offset
2284         uint64_t Offset = TD->getStructLayout(StTy)->getElementOffset(Field);
2285         N = DAG.getNode(ISD::ADD, N.getValueType(), N,
2286                         getIntPtrConstant(Offset));
2287       }
2288       Ty = StTy->getElementType(Field);
2289     } else {
2290       Ty = cast<SequentialType>(Ty)->getElementType();
2291
2292       // If this is a constant subscript, handle it quickly.
2293       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
2294         if (CI->getZExtValue() == 0) continue;
2295         uint64_t Offs = 
2296             TD->getABITypeSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
2297         N = DAG.getNode(ISD::ADD, N.getValueType(), N, getIntPtrConstant(Offs));
2298         continue;
2299       }
2300       
2301       // N = N + Idx * ElementSize;
2302       uint64_t ElementSize = TD->getABITypeSize(Ty);
2303       SDOperand IdxN = getValue(Idx);
2304
2305       // If the index is smaller or larger than intptr_t, truncate or extend
2306       // it.
2307       if (IdxN.getValueType() < N.getValueType()) {
2308         IdxN = DAG.getNode(ISD::SIGN_EXTEND, N.getValueType(), IdxN);
2309       } else if (IdxN.getValueType() > N.getValueType())
2310         IdxN = DAG.getNode(ISD::TRUNCATE, N.getValueType(), IdxN);
2311
2312       // If this is a multiply by a power of two, turn it into a shl
2313       // immediately.  This is a very common case.
2314       if (isPowerOf2_64(ElementSize)) {
2315         unsigned Amt = Log2_64(ElementSize);
2316         IdxN = DAG.getNode(ISD::SHL, N.getValueType(), IdxN,
2317                            DAG.getConstant(Amt, TLI.getShiftAmountTy()));
2318         N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
2319         continue;
2320       }
2321       
2322       SDOperand Scale = getIntPtrConstant(ElementSize);
2323       IdxN = DAG.getNode(ISD::MUL, N.getValueType(), IdxN, Scale);
2324       N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
2325     }
2326   }
2327   setValue(&I, N);
2328 }
2329
2330 void SelectionDAGLowering::visitAlloca(AllocaInst &I) {
2331   // If this is a fixed sized alloca in the entry block of the function,
2332   // allocate it statically on the stack.
2333   if (FuncInfo.StaticAllocaMap.count(&I))
2334     return;   // getValue will auto-populate this.
2335
2336   const Type *Ty = I.getAllocatedType();
2337   uint64_t TySize = TLI.getTargetData()->getABITypeSize(Ty);
2338   unsigned Align =
2339     std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
2340              I.getAlignment());
2341
2342   SDOperand AllocSize = getValue(I.getArraySize());
2343   MVT::ValueType IntPtr = TLI.getPointerTy();
2344   if (IntPtr < AllocSize.getValueType())
2345     AllocSize = DAG.getNode(ISD::TRUNCATE, IntPtr, AllocSize);
2346   else if (IntPtr > AllocSize.getValueType())
2347     AllocSize = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, AllocSize);
2348
2349   AllocSize = DAG.getNode(ISD::MUL, IntPtr, AllocSize,
2350                           getIntPtrConstant(TySize));
2351
2352   // Handle alignment.  If the requested alignment is less than or equal to
2353   // the stack alignment, ignore it.  If the size is greater than or equal to
2354   // the stack alignment, we note this in the DYNAMIC_STACKALLOC node.
2355   unsigned StackAlign =
2356     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
2357   if (Align <= StackAlign)
2358     Align = 0;
2359
2360   // Round the size of the allocation up to the stack alignment size
2361   // by add SA-1 to the size.
2362   AllocSize = DAG.getNode(ISD::ADD, AllocSize.getValueType(), AllocSize,
2363                           getIntPtrConstant(StackAlign-1));
2364   // Mask out the low bits for alignment purposes.
2365   AllocSize = DAG.getNode(ISD::AND, AllocSize.getValueType(), AllocSize,
2366                           getIntPtrConstant(~(uint64_t)(StackAlign-1)));
2367
2368   SDOperand Ops[] = { getRoot(), AllocSize, getIntPtrConstant(Align) };
2369   const MVT::ValueType *VTs = DAG.getNodeValueTypes(AllocSize.getValueType(),
2370                                                     MVT::Other);
2371   SDOperand DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, VTs, 2, Ops, 3);
2372   setValue(&I, DSA);
2373   DAG.setRoot(DSA.getValue(1));
2374
2375   // Inform the Frame Information that we have just allocated a variable-sized
2376   // object.
2377   CurMBB->getParent()->getFrameInfo()->CreateVariableSizedObject();
2378 }
2379
2380 void SelectionDAGLowering::visitLoad(LoadInst &I) {
2381   SDOperand Ptr = getValue(I.getOperand(0));
2382
2383   SDOperand Root;
2384   if (I.isVolatile())
2385     Root = getRoot();
2386   else {
2387     // Do not serialize non-volatile loads against each other.
2388     Root = DAG.getRoot();
2389   }
2390
2391   setValue(&I, getLoadFrom(I.getType(), Ptr, I.getOperand(0),
2392                            Root, I.isVolatile(), I.getAlignment()));
2393 }
2394
2395 SDOperand SelectionDAGLowering::getLoadFrom(const Type *Ty, SDOperand Ptr,
2396                                             const Value *SV, SDOperand Root,
2397                                             bool isVolatile, 
2398                                             unsigned Alignment) {
2399   SDOperand L =
2400     DAG.getLoad(TLI.getValueType(Ty), Root, Ptr, SV, 0, 
2401                 isVolatile, Alignment);
2402
2403   if (isVolatile)
2404     DAG.setRoot(L.getValue(1));
2405   else
2406     PendingLoads.push_back(L.getValue(1));
2407   
2408   return L;
2409 }
2410
2411
2412 void SelectionDAGLowering::visitStore(StoreInst &I) {
2413   Value *SrcV = I.getOperand(0);
2414   SDOperand Src = getValue(SrcV);
2415   SDOperand Ptr = getValue(I.getOperand(1));
2416   DAG.setRoot(DAG.getStore(getRoot(), Src, Ptr, I.getOperand(1), 0,
2417                            I.isVolatile(), I.getAlignment()));
2418 }
2419
2420 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
2421 /// node.
2422 void SelectionDAGLowering::visitTargetIntrinsic(CallInst &I, 
2423                                                 unsigned Intrinsic) {
2424   bool HasChain = !I.doesNotAccessMemory();
2425   bool OnlyLoad = HasChain && I.onlyReadsMemory();
2426
2427   // Build the operand list.
2428   SmallVector<SDOperand, 8> Ops;
2429   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
2430     if (OnlyLoad) {
2431       // We don't need to serialize loads against other loads.
2432       Ops.push_back(DAG.getRoot());
2433     } else { 
2434       Ops.push_back(getRoot());
2435     }
2436   }
2437   
2438   // Add the intrinsic ID as an integer operand.
2439   Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
2440
2441   // Add all operands of the call to the operand list.
2442   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
2443     SDOperand Op = getValue(I.getOperand(i));
2444     assert(TLI.isTypeLegal(Op.getValueType()) &&
2445            "Intrinsic uses a non-legal type?");
2446     Ops.push_back(Op);
2447   }
2448
2449   std::vector<MVT::ValueType> VTs;
2450   if (I.getType() != Type::VoidTy) {
2451     MVT::ValueType VT = TLI.getValueType(I.getType());
2452     if (MVT::isVector(VT)) {
2453       const VectorType *DestTy = cast<VectorType>(I.getType());
2454       MVT::ValueType EltVT = TLI.getValueType(DestTy->getElementType());
2455       
2456       VT = MVT::getVectorType(EltVT, DestTy->getNumElements());
2457       assert(VT != MVT::Other && "Intrinsic uses a non-legal type?");
2458     }
2459     
2460     assert(TLI.isTypeLegal(VT) && "Intrinsic uses a non-legal type?");
2461     VTs.push_back(VT);
2462   }
2463   if (HasChain)
2464     VTs.push_back(MVT::Other);
2465
2466   const MVT::ValueType *VTList = DAG.getNodeValueTypes(VTs);
2467
2468   // Create the node.
2469   SDOperand Result;
2470   if (!HasChain)
2471     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, VTList, VTs.size(),
2472                          &Ops[0], Ops.size());
2473   else if (I.getType() != Type::VoidTy)
2474     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, VTList, VTs.size(),
2475                          &Ops[0], Ops.size());
2476   else
2477     Result = DAG.getNode(ISD::INTRINSIC_VOID, VTList, VTs.size(),
2478                          &Ops[0], Ops.size());
2479
2480   if (HasChain) {
2481     SDOperand Chain = Result.getValue(Result.Val->getNumValues()-1);
2482     if (OnlyLoad)
2483       PendingLoads.push_back(Chain);
2484     else
2485       DAG.setRoot(Chain);
2486   }
2487   if (I.getType() != Type::VoidTy) {
2488     if (const VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
2489       MVT::ValueType VT = TLI.getValueType(PTy);
2490       Result = DAG.getNode(ISD::BIT_CONVERT, VT, Result);
2491     } 
2492     setValue(&I, Result);
2493   }
2494 }
2495
2496 /// ExtractTypeInfo - Returns the type info, possibly bitcast, encoded in V.
2497 static GlobalVariable *ExtractTypeInfo (Value *V) {
2498   V = IntrinsicInst::StripPointerCasts(V);
2499   GlobalVariable *GV = dyn_cast<GlobalVariable>(V);
2500   assert (GV || isa<ConstantPointerNull>(V) &&
2501           "TypeInfo must be a global variable or NULL");
2502   return GV;
2503 }
2504
2505 /// addCatchInfo - Extract the personality and type infos from an eh.selector
2506 /// call, and add them to the specified machine basic block.
2507 static void addCatchInfo(CallInst &I, MachineModuleInfo *MMI,
2508                          MachineBasicBlock *MBB) {
2509   // Inform the MachineModuleInfo of the personality for this landing pad.
2510   ConstantExpr *CE = cast<ConstantExpr>(I.getOperand(2));
2511   assert(CE->getOpcode() == Instruction::BitCast &&
2512          isa<Function>(CE->getOperand(0)) &&
2513          "Personality should be a function");
2514   MMI->addPersonality(MBB, cast<Function>(CE->getOperand(0)));
2515
2516   // Gather all the type infos for this landing pad and pass them along to
2517   // MachineModuleInfo.
2518   std::vector<GlobalVariable *> TyInfo;
2519   unsigned N = I.getNumOperands();
2520
2521   for (unsigned i = N - 1; i > 2; --i) {
2522     if (ConstantInt *CI = dyn_cast<ConstantInt>(I.getOperand(i))) {
2523       unsigned FilterLength = CI->getZExtValue();
2524       unsigned FirstCatch = i + FilterLength + !FilterLength;
2525       assert (FirstCatch <= N && "Invalid filter length");
2526
2527       if (FirstCatch < N) {
2528         TyInfo.reserve(N - FirstCatch);
2529         for (unsigned j = FirstCatch; j < N; ++j)
2530           TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
2531         MMI->addCatchTypeInfo(MBB, TyInfo);
2532         TyInfo.clear();
2533       }
2534
2535       if (!FilterLength) {
2536         // Cleanup.
2537         MMI->addCleanup(MBB);
2538       } else {
2539         // Filter.
2540         TyInfo.reserve(FilterLength - 1);
2541         for (unsigned j = i + 1; j < FirstCatch; ++j)
2542           TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
2543         MMI->addFilterTypeInfo(MBB, TyInfo);
2544         TyInfo.clear();
2545       }
2546
2547       N = i;
2548     }
2549   }
2550
2551   if (N > 3) {
2552     TyInfo.reserve(N - 3);
2553     for (unsigned j = 3; j < N; ++j)
2554       TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
2555     MMI->addCatchTypeInfo(MBB, TyInfo);
2556   }
2557 }
2558
2559 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
2560 /// we want to emit this as a call to a named external function, return the name
2561 /// otherwise lower it and return null.
2562 const char *
2563 SelectionDAGLowering::visitIntrinsicCall(CallInst &I, unsigned Intrinsic) {
2564   switch (Intrinsic) {
2565   default:
2566     // By default, turn this into a target intrinsic node.
2567     visitTargetIntrinsic(I, Intrinsic);
2568     return 0;
2569   case Intrinsic::vastart:  visitVAStart(I); return 0;
2570   case Intrinsic::vaend:    visitVAEnd(I); return 0;
2571   case Intrinsic::vacopy:   visitVACopy(I); return 0;
2572   case Intrinsic::returnaddress:
2573     setValue(&I, DAG.getNode(ISD::RETURNADDR, TLI.getPointerTy(),
2574                              getValue(I.getOperand(1))));
2575     return 0;
2576   case Intrinsic::frameaddress:
2577     setValue(&I, DAG.getNode(ISD::FRAMEADDR, TLI.getPointerTy(),
2578                              getValue(I.getOperand(1))));
2579     return 0;
2580   case Intrinsic::setjmp:
2581     return "_setjmp"+!TLI.usesUnderscoreSetJmp();
2582     break;
2583   case Intrinsic::longjmp:
2584     return "_longjmp"+!TLI.usesUnderscoreLongJmp();
2585     break;
2586   case Intrinsic::memcpy_i32:
2587   case Intrinsic::memcpy_i64:
2588     visitMemIntrinsic(I, ISD::MEMCPY);
2589     return 0;
2590   case Intrinsic::memset_i32:
2591   case Intrinsic::memset_i64:
2592     visitMemIntrinsic(I, ISD::MEMSET);
2593     return 0;
2594   case Intrinsic::memmove_i32:
2595   case Intrinsic::memmove_i64:
2596     visitMemIntrinsic(I, ISD::MEMMOVE);
2597     return 0;
2598     
2599   case Intrinsic::dbg_stoppoint: {
2600     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2601     DbgStopPointInst &SPI = cast<DbgStopPointInst>(I);
2602     if (MMI && SPI.getContext() && MMI->Verify(SPI.getContext())) {
2603       SDOperand Ops[5];
2604
2605       Ops[0] = getRoot();
2606       Ops[1] = getValue(SPI.getLineValue());
2607       Ops[2] = getValue(SPI.getColumnValue());
2608
2609       DebugInfoDesc *DD = MMI->getDescFor(SPI.getContext());
2610       assert(DD && "Not a debug information descriptor");
2611       CompileUnitDesc *CompileUnit = cast<CompileUnitDesc>(DD);
2612       
2613       Ops[3] = DAG.getString(CompileUnit->getFileName());
2614       Ops[4] = DAG.getString(CompileUnit->getDirectory());
2615       
2616       DAG.setRoot(DAG.getNode(ISD::LOCATION, MVT::Other, Ops, 5));
2617     }
2618
2619     return 0;
2620   }
2621   case Intrinsic::dbg_region_start: {
2622     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2623     DbgRegionStartInst &RSI = cast<DbgRegionStartInst>(I);
2624     if (MMI && RSI.getContext() && MMI->Verify(RSI.getContext())) {
2625       unsigned LabelID = MMI->RecordRegionStart(RSI.getContext());
2626       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
2627                               DAG.getConstant(LabelID, MVT::i32)));
2628     }
2629
2630     return 0;
2631   }
2632   case Intrinsic::dbg_region_end: {
2633     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2634     DbgRegionEndInst &REI = cast<DbgRegionEndInst>(I);
2635     if (MMI && REI.getContext() && MMI->Verify(REI.getContext())) {
2636       unsigned LabelID = MMI->RecordRegionEnd(REI.getContext());
2637       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other,
2638                               getRoot(), DAG.getConstant(LabelID, MVT::i32)));
2639     }
2640
2641     return 0;
2642   }
2643   case Intrinsic::dbg_func_start: {
2644     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2645     DbgFuncStartInst &FSI = cast<DbgFuncStartInst>(I);
2646     if (MMI && FSI.getSubprogram() &&
2647         MMI->Verify(FSI.getSubprogram())) {
2648       unsigned LabelID = MMI->RecordRegionStart(FSI.getSubprogram());
2649       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other,
2650                   getRoot(), DAG.getConstant(LabelID, MVT::i32)));
2651     }
2652
2653     return 0;
2654   }
2655   case Intrinsic::dbg_declare: {
2656     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2657     DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
2658     if (MMI && DI.getVariable() && MMI->Verify(DI.getVariable())) {
2659       SDOperand AddressOp  = getValue(DI.getAddress());
2660       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(AddressOp))
2661         MMI->RecordVariable(DI.getVariable(), FI->getIndex());
2662     }
2663
2664     return 0;
2665   }
2666     
2667   case Intrinsic::eh_exception: {
2668     if (ExceptionHandling) {
2669       if (!CurMBB->isLandingPad()) {
2670         // FIXME: Mark exception register as live in.  Hack for PR1508.
2671         unsigned Reg = TLI.getExceptionAddressRegister();
2672         if (Reg) CurMBB->addLiveIn(Reg);
2673       }
2674       // Insert the EXCEPTIONADDR instruction.
2675       SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
2676       SDOperand Ops[1];
2677       Ops[0] = DAG.getRoot();
2678       SDOperand Op = DAG.getNode(ISD::EXCEPTIONADDR, VTs, Ops, 1);
2679       setValue(&I, Op);
2680       DAG.setRoot(Op.getValue(1));
2681     } else {
2682       setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
2683     }
2684     return 0;
2685   }
2686
2687   case Intrinsic::eh_selector_i32:
2688   case Intrinsic::eh_selector_i64: {
2689     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2690     MVT::ValueType VT = (Intrinsic == Intrinsic::eh_selector_i32 ?
2691                          MVT::i32 : MVT::i64);
2692     
2693     if (ExceptionHandling && MMI) {
2694       if (CurMBB->isLandingPad())
2695         addCatchInfo(I, MMI, CurMBB);
2696       else {
2697 #ifndef NDEBUG
2698         FuncInfo.CatchInfoLost.insert(&I);
2699 #endif
2700         // FIXME: Mark exception selector register as live in.  Hack for PR1508.
2701         unsigned Reg = TLI.getExceptionSelectorRegister();
2702         if (Reg) CurMBB->addLiveIn(Reg);
2703       }
2704
2705       // Insert the EHSELECTION instruction.
2706       SDVTList VTs = DAG.getVTList(VT, MVT::Other);
2707       SDOperand Ops[2];
2708       Ops[0] = getValue(I.getOperand(1));
2709       Ops[1] = getRoot();
2710       SDOperand Op = DAG.getNode(ISD::EHSELECTION, VTs, Ops, 2);
2711       setValue(&I, Op);
2712       DAG.setRoot(Op.getValue(1));
2713     } else {
2714       setValue(&I, DAG.getConstant(0, VT));
2715     }
2716     
2717     return 0;
2718   }
2719
2720   case Intrinsic::eh_typeid_for_i32:
2721   case Intrinsic::eh_typeid_for_i64: {
2722     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2723     MVT::ValueType VT = (Intrinsic == Intrinsic::eh_typeid_for_i32 ?
2724                          MVT::i32 : MVT::i64);
2725     
2726     if (MMI) {
2727       // Find the type id for the given typeinfo.
2728       GlobalVariable *GV = ExtractTypeInfo(I.getOperand(1));
2729
2730       unsigned TypeID = MMI->getTypeIDFor(GV);
2731       setValue(&I, DAG.getConstant(TypeID, VT));
2732     } else {
2733       // Return something different to eh_selector.
2734       setValue(&I, DAG.getConstant(1, VT));
2735     }
2736
2737     return 0;
2738   }
2739
2740   case Intrinsic::eh_return: {
2741     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2742
2743     if (MMI && ExceptionHandling) {
2744       MMI->setCallsEHReturn(true);
2745       DAG.setRoot(DAG.getNode(ISD::EH_RETURN,
2746                               MVT::Other,
2747                               getRoot(),
2748                               getValue(I.getOperand(1)),
2749                               getValue(I.getOperand(2))));
2750     } else {
2751       setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
2752     }
2753
2754     return 0;
2755   }
2756
2757    case Intrinsic::eh_unwind_init: {    
2758      if (MachineModuleInfo *MMI = DAG.getMachineModuleInfo()) {
2759        MMI->setCallsUnwindInit(true);
2760      }
2761
2762      return 0;
2763    }
2764
2765    case Intrinsic::eh_dwarf_cfa: {
2766      if (ExceptionHandling) {
2767        MVT::ValueType VT = getValue(I.getOperand(1)).getValueType();
2768        SDOperand CfaArg;
2769        if (MVT::getSizeInBits(VT) > MVT::getSizeInBits(TLI.getPointerTy()))
2770          CfaArg = DAG.getNode(ISD::TRUNCATE,
2771                               TLI.getPointerTy(), getValue(I.getOperand(1)));
2772        else
2773          CfaArg = DAG.getNode(ISD::SIGN_EXTEND,
2774                               TLI.getPointerTy(), getValue(I.getOperand(1)));
2775        
2776        SDOperand Offset = DAG.getNode(ISD::ADD,
2777                                       TLI.getPointerTy(),
2778                                       DAG.getNode(ISD::FRAME_TO_ARGS_OFFSET,
2779                                                   TLI.getPointerTy()),
2780                                       CfaArg);
2781        setValue(&I, DAG.getNode(ISD::ADD,
2782                                 TLI.getPointerTy(),
2783                                 DAG.getNode(ISD::FRAMEADDR,
2784                                             TLI.getPointerTy(),
2785                                             DAG.getConstant(0,
2786                                                             TLI.getPointerTy())),
2787                                 Offset));
2788      } else {
2789        setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
2790      }
2791
2792      return 0;
2793   }
2794
2795   case Intrinsic::sqrt:
2796     setValue(&I, DAG.getNode(ISD::FSQRT,
2797                              getValue(I.getOperand(1)).getValueType(),
2798                              getValue(I.getOperand(1))));
2799     return 0;
2800   case Intrinsic::powi:
2801     setValue(&I, DAG.getNode(ISD::FPOWI,
2802                              getValue(I.getOperand(1)).getValueType(),
2803                              getValue(I.getOperand(1)),
2804                              getValue(I.getOperand(2))));
2805     return 0;
2806   case Intrinsic::sin:
2807     setValue(&I, DAG.getNode(ISD::FSIN,
2808                              getValue(I.getOperand(1)).getValueType(),
2809                              getValue(I.getOperand(1))));
2810     return 0;
2811   case Intrinsic::cos:
2812     setValue(&I, DAG.getNode(ISD::FCOS,
2813                              getValue(I.getOperand(1)).getValueType(),
2814                              getValue(I.getOperand(1))));
2815     return 0;
2816   case Intrinsic::pow:
2817     setValue(&I, DAG.getNode(ISD::FPOW,
2818                              getValue(I.getOperand(1)).getValueType(),
2819                              getValue(I.getOperand(1)),
2820                              getValue(I.getOperand(2))));
2821     return 0;
2822   case Intrinsic::pcmarker: {
2823     SDOperand Tmp = getValue(I.getOperand(1));
2824     DAG.setRoot(DAG.getNode(ISD::PCMARKER, MVT::Other, getRoot(), Tmp));
2825     return 0;
2826   }
2827   case Intrinsic::readcyclecounter: {
2828     SDOperand Op = getRoot();
2829     SDOperand Tmp = DAG.getNode(ISD::READCYCLECOUNTER,
2830                                 DAG.getNodeValueTypes(MVT::i64, MVT::Other), 2,
2831                                 &Op, 1);
2832     setValue(&I, Tmp);
2833     DAG.setRoot(Tmp.getValue(1));
2834     return 0;
2835   }
2836   case Intrinsic::part_select: {
2837     // Currently not implemented: just abort
2838     assert(0 && "part_select intrinsic not implemented");
2839     abort();
2840   }
2841   case Intrinsic::part_set: {
2842     // Currently not implemented: just abort
2843     assert(0 && "part_set intrinsic not implemented");
2844     abort();
2845   }
2846   case Intrinsic::bswap:
2847     setValue(&I, DAG.getNode(ISD::BSWAP,
2848                              getValue(I.getOperand(1)).getValueType(),
2849                              getValue(I.getOperand(1))));
2850     return 0;
2851   case Intrinsic::cttz: {
2852     SDOperand Arg = getValue(I.getOperand(1));
2853     MVT::ValueType Ty = Arg.getValueType();
2854     SDOperand result = DAG.getNode(ISD::CTTZ, Ty, Arg);
2855     setValue(&I, result);
2856     return 0;
2857   }
2858   case Intrinsic::ctlz: {
2859     SDOperand Arg = getValue(I.getOperand(1));
2860     MVT::ValueType Ty = Arg.getValueType();
2861     SDOperand result = DAG.getNode(ISD::CTLZ, Ty, Arg);
2862     setValue(&I, result);
2863     return 0;
2864   }
2865   case Intrinsic::ctpop: {
2866     SDOperand Arg = getValue(I.getOperand(1));
2867     MVT::ValueType Ty = Arg.getValueType();
2868     SDOperand result = DAG.getNode(ISD::CTPOP, Ty, Arg);
2869     setValue(&I, result);
2870     return 0;
2871   }
2872   case Intrinsic::stacksave: {
2873     SDOperand Op = getRoot();
2874     SDOperand Tmp = DAG.getNode(ISD::STACKSAVE,
2875               DAG.getNodeValueTypes(TLI.getPointerTy(), MVT::Other), 2, &Op, 1);
2876     setValue(&I, Tmp);
2877     DAG.setRoot(Tmp.getValue(1));
2878     return 0;
2879   }
2880   case Intrinsic::stackrestore: {
2881     SDOperand Tmp = getValue(I.getOperand(1));
2882     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, MVT::Other, getRoot(), Tmp));
2883     return 0;
2884   }
2885   case Intrinsic::prefetch:
2886     // FIXME: Currently discarding prefetches.
2887     return 0;
2888   
2889   case Intrinsic::var_annotation:
2890     // Discard annotate attributes
2891     return 0;
2892
2893   case Intrinsic::init_trampoline: {
2894     const Function *F =
2895       cast<Function>(IntrinsicInst::StripPointerCasts(I.getOperand(2)));
2896
2897     SDOperand Ops[6];
2898     Ops[0] = getRoot();
2899     Ops[1] = getValue(I.getOperand(1));
2900     Ops[2] = getValue(I.getOperand(2));
2901     Ops[3] = getValue(I.getOperand(3));
2902     Ops[4] = DAG.getSrcValue(I.getOperand(1));
2903     Ops[5] = DAG.getSrcValue(F);
2904
2905     SDOperand Tmp = DAG.getNode(ISD::TRAMPOLINE,
2906                                 DAG.getNodeValueTypes(TLI.getPointerTy(),
2907                                                       MVT::Other), 2,
2908                                 Ops, 6);
2909
2910     setValue(&I, Tmp);
2911     DAG.setRoot(Tmp.getValue(1));
2912     return 0;
2913   }
2914   case Intrinsic::flt_rounds: {
2915     setValue(&I, DAG.getNode(ISD::FLT_ROUNDS, MVT::i32));
2916     return 0;
2917   }
2918   }
2919 }
2920
2921
2922 void SelectionDAGLowering::LowerCallTo(Instruction &I,
2923                                        const Type *CalledValueTy,
2924                                        const ParamAttrsList *Attrs,
2925                                        unsigned CallingConv,
2926                                        bool IsTailCall,
2927                                        SDOperand Callee, unsigned OpIdx,
2928                                        MachineBasicBlock *LandingPad) {
2929   const PointerType *PT = cast<PointerType>(CalledValueTy);
2930   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
2931   MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2932   unsigned BeginLabel = 0, EndLabel = 0;
2933     
2934   TargetLowering::ArgListTy Args;
2935   TargetLowering::ArgListEntry Entry;
2936   Args.reserve(I.getNumOperands());
2937   for (unsigned i = OpIdx, e = I.getNumOperands(); i != e; ++i) {
2938     Value *Arg = I.getOperand(i);
2939     SDOperand ArgNode = getValue(Arg);
2940     Entry.Node = ArgNode; Entry.Ty = Arg->getType();
2941
2942     unsigned attrInd = i - OpIdx + 1;
2943     Entry.isSExt  = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::SExt);
2944     Entry.isZExt  = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::ZExt);
2945     Entry.isInReg = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::InReg);
2946     Entry.isSRet  = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::StructRet);
2947     Entry.isNest  = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::Nest);
2948     Entry.isByVal = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::ByVal);
2949     Args.push_back(Entry);
2950   }
2951
2952   if (ExceptionHandling && MMI && LandingPad) {
2953     // Insert a label before the invoke call to mark the try range.  This can be
2954     // used to detect deletion of the invoke via the MachineModuleInfo.
2955     BeginLabel = MMI->NextLabelID();
2956     DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
2957                             DAG.getConstant(BeginLabel, MVT::i32)));
2958   }
2959   
2960   std::pair<SDOperand,SDOperand> Result =
2961     TLI.LowerCallTo(getRoot(), I.getType(), 
2962                     Attrs && Attrs->paramHasAttr(0, ParamAttr::SExt),
2963                     FTy->isVarArg(), CallingConv, IsTailCall, 
2964                     Callee, Args, DAG);
2965   if (I.getType() != Type::VoidTy)
2966     setValue(&I, Result.first);
2967   DAG.setRoot(Result.second);
2968
2969   if (ExceptionHandling && MMI && LandingPad) {
2970     // Insert a label at the end of the invoke call to mark the try range.  This
2971     // can be used to detect deletion of the invoke via the MachineModuleInfo.
2972     EndLabel = MMI->NextLabelID();
2973     DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
2974                             DAG.getConstant(EndLabel, MVT::i32)));
2975
2976     // Inform MachineModuleInfo of range.    
2977     MMI->addInvoke(LandingPad, BeginLabel, EndLabel);
2978   }
2979 }
2980
2981
2982 void SelectionDAGLowering::visitCall(CallInst &I) {
2983   const char *RenameFn = 0;
2984   if (Function *F = I.getCalledFunction()) {
2985     if (F->isDeclaration()) {
2986       if (unsigned IID = F->getIntrinsicID()) {
2987         RenameFn = visitIntrinsicCall(I, IID);
2988         if (!RenameFn)
2989           return;
2990       }
2991     }
2992
2993     // Check for well-known libc/libm calls.  If the function is internal, it
2994     // can't be a library call.
2995     unsigned NameLen = F->getNameLen();
2996     if (!F->hasInternalLinkage() && NameLen) {
2997       const char *NameStr = F->getNameStart();
2998       if (NameStr[0] == 'c' &&
2999           ((NameLen == 8 && !strcmp(NameStr, "copysign")) ||
3000            (NameLen == 9 && !strcmp(NameStr, "copysignf")))) {
3001         if (I.getNumOperands() == 3 &&   // Basic sanity checks.
3002             I.getOperand(1)->getType()->isFloatingPoint() &&
3003             I.getType() == I.getOperand(1)->getType() &&
3004             I.getType() == I.getOperand(2)->getType()) {
3005           SDOperand LHS = getValue(I.getOperand(1));
3006           SDOperand RHS = getValue(I.getOperand(2));
3007           setValue(&I, DAG.getNode(ISD::FCOPYSIGN, LHS.getValueType(),
3008                                    LHS, RHS));
3009           return;
3010         }
3011       } else if (NameStr[0] == 'f' &&
3012                  ((NameLen == 4 && !strcmp(NameStr, "fabs")) ||
3013                   (NameLen == 5 && !strcmp(NameStr, "fabsf")) ||
3014                   (NameLen == 5 && !strcmp(NameStr, "fabsl")))) {
3015         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
3016             I.getOperand(1)->getType()->isFloatingPoint() &&
3017             I.getType() == I.getOperand(1)->getType()) {
3018           SDOperand Tmp = getValue(I.getOperand(1));
3019           setValue(&I, DAG.getNode(ISD::FABS, Tmp.getValueType(), Tmp));
3020           return;
3021         }
3022       } else if (NameStr[0] == 's' && 
3023                  ((NameLen == 3 && !strcmp(NameStr, "sin")) ||
3024                   (NameLen == 4 && !strcmp(NameStr, "sinf")) ||
3025                   (NameLen == 4 && !strcmp(NameStr, "sinl")))) {
3026         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
3027             I.getOperand(1)->getType()->isFloatingPoint() &&
3028             I.getType() == I.getOperand(1)->getType()) {
3029           SDOperand Tmp = getValue(I.getOperand(1));
3030           setValue(&I, DAG.getNode(ISD::FSIN, Tmp.getValueType(), Tmp));
3031           return;
3032         }
3033       } else if (NameStr[0] == 'c' &&
3034                  ((NameLen == 3 && !strcmp(NameStr, "cos")) ||
3035                   (NameLen == 4 && !strcmp(NameStr, "cosf")) ||
3036                   (NameLen == 4 && !strcmp(NameStr, "cosl")))) {
3037         if (I.getNumOperands() == 2 &&   // Basic sanity checks.
3038             I.getOperand(1)->getType()->isFloatingPoint() &&
3039             I.getType() == I.getOperand(1)->getType()) {
3040           SDOperand Tmp = getValue(I.getOperand(1));
3041           setValue(&I, DAG.getNode(ISD::FCOS, Tmp.getValueType(), Tmp));
3042           return;
3043         }
3044       }
3045     }
3046   } else if (isa<InlineAsm>(I.getOperand(0))) {
3047     visitInlineAsm(I);
3048     return;
3049   }
3050
3051   SDOperand Callee;
3052   if (!RenameFn)
3053     Callee = getValue(I.getOperand(0));
3054   else
3055     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
3056
3057   LowerCallTo(I, I.getCalledValue()->getType(), I.getParamAttrs(),
3058               I.getCallingConv(),
3059               I.isTailCall(),
3060               Callee,
3061               1);
3062 }
3063
3064
3065 /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
3066 /// this value and returns the result as a ValueVT value.  This uses 
3067 /// Chain/Flag as the input and updates them for the output Chain/Flag.
3068 /// If the Flag pointer is NULL, no flag is used.
3069 SDOperand RegsForValue::getCopyFromRegs(SelectionDAG &DAG,
3070                                         SDOperand &Chain, SDOperand *Flag)const{
3071   // Copy the legal parts from the registers.
3072   unsigned NumParts = Regs.size();
3073   SmallVector<SDOperand, 8> Parts(NumParts);
3074   for (unsigned i = 0; i != NumParts; ++i) {
3075     SDOperand Part = Flag ?
3076                      DAG.getCopyFromReg(Chain, Regs[i], RegVT, *Flag) :
3077                      DAG.getCopyFromReg(Chain, Regs[i], RegVT);
3078     Chain = Part.getValue(1);
3079     if (Flag)
3080       *Flag = Part.getValue(2);
3081     Parts[i] = Part;
3082   }
3083   
3084   // Assemble the legal parts into the final value.
3085   return getCopyFromParts(DAG, &Parts[0], NumParts, RegVT, ValueVT);
3086 }
3087
3088 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
3089 /// specified value into the registers specified by this object.  This uses 
3090 /// Chain/Flag as the input and updates them for the output Chain/Flag.
3091 /// If the Flag pointer is NULL, no flag is used.
3092 void RegsForValue::getCopyToRegs(SDOperand Val, SelectionDAG &DAG,
3093                                  SDOperand &Chain, SDOperand *Flag) const {
3094   // Get the list of the values's legal parts.
3095   unsigned NumParts = Regs.size();
3096   SmallVector<SDOperand, 8> Parts(NumParts);
3097   getCopyToParts(DAG, Val, &Parts[0], NumParts, RegVT);
3098
3099   // Copy the parts into the registers.
3100   for (unsigned i = 0; i != NumParts; ++i) {
3101     SDOperand Part = Flag ?
3102                      DAG.getCopyToReg(Chain, Regs[i], Parts[i], *Flag) :
3103                      DAG.getCopyToReg(Chain, Regs[i], Parts[i]);
3104     Chain = Part.getValue(0);
3105     if (Flag)
3106       *Flag = Part.getValue(1);
3107   }
3108 }
3109
3110 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
3111 /// operand list.  This adds the code marker and includes the number of 
3112 /// values added into it.
3113 void RegsForValue::AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
3114                                         std::vector<SDOperand> &Ops) const {
3115   MVT::ValueType IntPtrTy = DAG.getTargetLoweringInfo().getPointerTy();
3116   Ops.push_back(DAG.getTargetConstant(Code | (Regs.size() << 3), IntPtrTy));
3117   for (unsigned i = 0, e = Regs.size(); i != e; ++i)
3118     Ops.push_back(DAG.getRegister(Regs[i], RegVT));
3119 }
3120
3121 /// isAllocatableRegister - If the specified register is safe to allocate, 
3122 /// i.e. it isn't a stack pointer or some other special register, return the
3123 /// register class for the register.  Otherwise, return null.
3124 static const TargetRegisterClass *
3125 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
3126                       const TargetLowering &TLI, const MRegisterInfo *MRI) {
3127   MVT::ValueType FoundVT = MVT::Other;
3128   const TargetRegisterClass *FoundRC = 0;
3129   for (MRegisterInfo::regclass_iterator RCI = MRI->regclass_begin(),
3130        E = MRI->regclass_end(); RCI != E; ++RCI) {
3131     MVT::ValueType ThisVT = MVT::Other;
3132
3133     const TargetRegisterClass *RC = *RCI;
3134     // If none of the the value types for this register class are valid, we 
3135     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
3136     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
3137          I != E; ++I) {
3138       if (TLI.isTypeLegal(*I)) {
3139         // If we have already found this register in a different register class,
3140         // choose the one with the largest VT specified.  For example, on
3141         // PowerPC, we favor f64 register classes over f32.
3142         if (FoundVT == MVT::Other || 
3143             MVT::getSizeInBits(FoundVT) < MVT::getSizeInBits(*I)) {
3144           ThisVT = *I;
3145           break;
3146         }
3147       }
3148     }
3149     
3150     if (ThisVT == MVT::Other) continue;
3151     
3152     // NOTE: This isn't ideal.  In particular, this might allocate the
3153     // frame pointer in functions that need it (due to them not being taken
3154     // out of allocation, because a variable sized allocation hasn't been seen
3155     // yet).  This is a slight code pessimization, but should still work.
3156     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
3157          E = RC->allocation_order_end(MF); I != E; ++I)
3158       if (*I == Reg) {
3159         // We found a matching register class.  Keep looking at others in case
3160         // we find one with larger registers that this physreg is also in.
3161         FoundRC = RC;
3162         FoundVT = ThisVT;
3163         break;
3164       }
3165   }
3166   return FoundRC;
3167 }    
3168
3169
3170 namespace {
3171 /// AsmOperandInfo - This contains information for each constraint that we are
3172 /// lowering.
3173 struct AsmOperandInfo : public InlineAsm::ConstraintInfo {
3174   /// ConstraintCode - This contains the actual string for the code, like "m".
3175   std::string ConstraintCode;
3176
3177   /// ConstraintType - Information about the constraint code, e.g. Register,
3178   /// RegisterClass, Memory, Other, Unknown.
3179   TargetLowering::ConstraintType ConstraintType;
3180   
3181   /// CallOperand/CallOperandval - If this is the result output operand or a
3182   /// clobber, this is null, otherwise it is the incoming operand to the
3183   /// CallInst.  This gets modified as the asm is processed.
3184   SDOperand CallOperand;
3185   Value *CallOperandVal;
3186   
3187   /// ConstraintVT - The ValueType for the operand value.
3188   MVT::ValueType ConstraintVT;
3189   
3190   /// AssignedRegs - If this is a register or register class operand, this
3191   /// contains the set of register corresponding to the operand.
3192   RegsForValue AssignedRegs;
3193   
3194   AsmOperandInfo(const InlineAsm::ConstraintInfo &info)
3195     : InlineAsm::ConstraintInfo(info), 
3196       ConstraintType(TargetLowering::C_Unknown),
3197       CallOperand(0,0), CallOperandVal(0), ConstraintVT(MVT::Other) {
3198   }
3199   
3200   void ComputeConstraintToUse(const TargetLowering &TLI);
3201   
3202   /// MarkAllocatedRegs - Once AssignedRegs is set, mark the assigned registers
3203   /// busy in OutputRegs/InputRegs.
3204   void MarkAllocatedRegs(bool isOutReg, bool isInReg,
3205                          std::set<unsigned> &OutputRegs, 
3206                          std::set<unsigned> &InputRegs) const {
3207      if (isOutReg)
3208        OutputRegs.insert(AssignedRegs.Regs.begin(), AssignedRegs.Regs.end());
3209      if (isInReg)
3210        InputRegs.insert(AssignedRegs.Regs.begin(), AssignedRegs.Regs.end());
3211    }
3212 };
3213 } // end anon namespace.
3214
3215 /// getConstraintGenerality - Return an integer indicating how general CT is.
3216 static unsigned getConstraintGenerality(TargetLowering::ConstraintType CT) {
3217   switch (CT) {
3218     default: assert(0 && "Unknown constraint type!");
3219     case TargetLowering::C_Other:
3220     case TargetLowering::C_Unknown:
3221       return 0;
3222     case TargetLowering::C_Register:
3223       return 1;
3224     case TargetLowering::C_RegisterClass:
3225       return 2;
3226     case TargetLowering::C_Memory:
3227       return 3;
3228   }
3229 }
3230
3231 void AsmOperandInfo::ComputeConstraintToUse(const TargetLowering &TLI) {
3232   assert(!Codes.empty() && "Must have at least one constraint");
3233   
3234   std::string *Current = &Codes[0];
3235   TargetLowering::ConstraintType CurType = TLI.getConstraintType(*Current);
3236   if (Codes.size() == 1) {   // Single-letter constraints ('r') are very common.
3237     ConstraintCode = *Current;
3238     ConstraintType = CurType;
3239     return;
3240   }
3241   
3242   unsigned CurGenerality = getConstraintGenerality(CurType);
3243   
3244   // If we have multiple constraints, try to pick the most general one ahead
3245   // of time.  This isn't a wonderful solution, but handles common cases.
3246   for (unsigned j = 1, e = Codes.size(); j != e; ++j) {
3247     TargetLowering::ConstraintType ThisType = TLI.getConstraintType(Codes[j]);
3248     unsigned ThisGenerality = getConstraintGenerality(ThisType);
3249     if (ThisGenerality > CurGenerality) {
3250       // This constraint letter is more general than the previous one,
3251       // use it.
3252       CurType = ThisType;
3253       Current = &Codes[j];
3254       CurGenerality = ThisGenerality;
3255     }
3256   }
3257   
3258   ConstraintCode = *Current;
3259   ConstraintType = CurType;
3260 }
3261
3262
3263 void SelectionDAGLowering::
3264 GetRegistersForValue(AsmOperandInfo &OpInfo, bool HasEarlyClobber,
3265                      std::set<unsigned> &OutputRegs, 
3266                      std::set<unsigned> &InputRegs) {
3267   // Compute whether this value requires an input register, an output register,
3268   // or both.
3269   bool isOutReg = false;
3270   bool isInReg = false;
3271   switch (OpInfo.Type) {
3272   case InlineAsm::isOutput:
3273     isOutReg = true;
3274     
3275     // If this is an early-clobber output, or if there is an input
3276     // constraint that matches this, we need to reserve the input register
3277     // so no other inputs allocate to it.
3278     isInReg = OpInfo.isEarlyClobber || OpInfo.hasMatchingInput;
3279     break;
3280   case InlineAsm::isInput:
3281     isInReg = true;
3282     isOutReg = false;
3283     break;
3284   case InlineAsm::isClobber:
3285     isOutReg = true;
3286     isInReg = true;
3287     break;
3288   }
3289   
3290   
3291   MachineFunction &MF = DAG.getMachineFunction();
3292   std::vector<unsigned> Regs;
3293   
3294   // If this is a constraint for a single physreg, or a constraint for a
3295   // register class, find it.
3296   std::pair<unsigned, const TargetRegisterClass*> PhysReg = 
3297     TLI.getRegForInlineAsmConstraint(OpInfo.ConstraintCode,
3298                                      OpInfo.ConstraintVT);
3299
3300   unsigned NumRegs = 1;
3301   if (OpInfo.ConstraintVT != MVT::Other)
3302     NumRegs = TLI.getNumRegisters(OpInfo.ConstraintVT);
3303   MVT::ValueType RegVT;
3304   MVT::ValueType ValueVT = OpInfo.ConstraintVT;
3305   
3306
3307   // If this is a constraint for a specific physical register, like {r17},
3308   // assign it now.
3309   if (PhysReg.first) {
3310     if (OpInfo.ConstraintVT == MVT::Other)
3311       ValueVT = *PhysReg.second->vt_begin();
3312     
3313     // Get the actual register value type.  This is important, because the user
3314     // may have asked for (e.g.) the AX register in i32 type.  We need to
3315     // remember that AX is actually i16 to get the right extension.
3316     RegVT = *PhysReg.second->vt_begin();
3317     
3318     // This is a explicit reference to a physical register.
3319     Regs.push_back(PhysReg.first);
3320
3321     // If this is an expanded reference, add the rest of the regs to Regs.
3322     if (NumRegs != 1) {
3323       TargetRegisterClass::iterator I = PhysReg.second->begin();
3324       TargetRegisterClass::iterator E = PhysReg.second->end();
3325       for (; *I != PhysReg.first; ++I)
3326         assert(I != E && "Didn't find reg!"); 
3327       
3328       // Already added the first reg.
3329       --NumRegs; ++I;
3330       for (; NumRegs; --NumRegs, ++I) {
3331         assert(I != E && "Ran out of registers to allocate!");
3332         Regs.push_back(*I);
3333       }
3334     }
3335     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
3336     OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs);
3337     return;
3338   }
3339   
3340   // Otherwise, if this was a reference to an LLVM register class, create vregs
3341   // for this reference.
3342   std::vector<unsigned> RegClassRegs;
3343   const TargetRegisterClass *RC = PhysReg.second;
3344   if (RC) {
3345     // If this is an early clobber or tied register, our regalloc doesn't know
3346     // how to maintain the constraint.  If it isn't, go ahead and create vreg
3347     // and let the regalloc do the right thing.
3348     if (!OpInfo.hasMatchingInput && !OpInfo.isEarlyClobber &&
3349         // If there is some other early clobber and this is an input register,
3350         // then we are forced to pre-allocate the input reg so it doesn't
3351         // conflict with the earlyclobber.
3352         !(OpInfo.Type == InlineAsm::isInput && HasEarlyClobber)) {
3353       RegVT = *PhysReg.second->vt_begin();
3354       
3355       if (OpInfo.ConstraintVT == MVT::Other)
3356         ValueVT = RegVT;
3357
3358       // Create the appropriate number of virtual registers.
3359       SSARegMap *RegMap = MF.getSSARegMap();
3360       for (; NumRegs; --NumRegs)
3361         Regs.push_back(RegMap->createVirtualRegister(PhysReg.second));
3362       
3363       OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
3364       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs);
3365       return;
3366     }
3367     
3368     // Otherwise, we can't allocate it.  Let the code below figure out how to
3369     // maintain these constraints.
3370     RegClassRegs.assign(PhysReg.second->begin(), PhysReg.second->end());
3371     
3372   } else {
3373     // This is a reference to a register class that doesn't directly correspond
3374     // to an LLVM register class.  Allocate NumRegs consecutive, available,
3375     // registers from the class.
3376     RegClassRegs = TLI.getRegClassForInlineAsmConstraint(OpInfo.ConstraintCode,
3377                                                          OpInfo.ConstraintVT);
3378   }
3379   
3380   const MRegisterInfo *MRI = DAG.getTarget().getRegisterInfo();
3381   unsigned NumAllocated = 0;
3382   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
3383     unsigned Reg = RegClassRegs[i];
3384     // See if this register is available.
3385     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
3386         (isInReg  && InputRegs.count(Reg))) {    // Already used.
3387       // Make sure we find consecutive registers.
3388       NumAllocated = 0;
3389       continue;
3390     }
3391     
3392     // Check to see if this register is allocatable (i.e. don't give out the
3393     // stack pointer).
3394     if (RC == 0) {
3395       RC = isAllocatableRegister(Reg, MF, TLI, MRI);
3396       if (!RC) {        // Couldn't allocate this register.
3397         // Reset NumAllocated to make sure we return consecutive registers.
3398         NumAllocated = 0;
3399         continue;
3400       }
3401     }
3402     
3403     // Okay, this register is good, we can use it.
3404     ++NumAllocated;
3405
3406     // If we allocated enough consecutive registers, succeed.
3407     if (NumAllocated == NumRegs) {
3408       unsigned RegStart = (i-NumAllocated)+1;
3409       unsigned RegEnd   = i+1;
3410       // Mark all of the allocated registers used.
3411       for (unsigned i = RegStart; i != RegEnd; ++i)
3412         Regs.push_back(RegClassRegs[i]);
3413       
3414       OpInfo.AssignedRegs = RegsForValue(Regs, *RC->vt_begin(), 
3415                                          OpInfo.ConstraintVT);
3416       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs);
3417       return;
3418     }
3419   }
3420   
3421   // Otherwise, we couldn't allocate enough registers for this.
3422   return;
3423 }
3424
3425
3426 /// visitInlineAsm - Handle a call to an InlineAsm object.
3427 ///
3428 void SelectionDAGLowering::visitInlineAsm(CallInst &I) {
3429   InlineAsm *IA = cast<InlineAsm>(I.getOperand(0));
3430
3431   /// ConstraintOperands - Information about all of the constraints.
3432   std::vector<AsmOperandInfo> ConstraintOperands;
3433   
3434   SDOperand Chain = getRoot();
3435   SDOperand Flag;
3436   
3437   std::set<unsigned> OutputRegs, InputRegs;
3438
3439   // Do a prepass over the constraints, canonicalizing them, and building up the
3440   // ConstraintOperands list.
3441   std::vector<InlineAsm::ConstraintInfo>
3442     ConstraintInfos = IA->ParseConstraints();
3443
3444   // SawEarlyClobber - Keep track of whether we saw an earlyclobber output
3445   // constraint.  If so, we can't let the register allocator allocate any input
3446   // registers, because it will not know to avoid the earlyclobbered output reg.
3447   bool SawEarlyClobber = false;
3448   
3449   unsigned OpNo = 1;   // OpNo - The operand of the CallInst.
3450   for (unsigned i = 0, e = ConstraintInfos.size(); i != e; ++i) {
3451     ConstraintOperands.push_back(AsmOperandInfo(ConstraintInfos[i]));
3452     AsmOperandInfo &OpInfo = ConstraintOperands.back();
3453     
3454     MVT::ValueType OpVT = MVT::Other;
3455
3456     // Compute the value type for each operand.
3457     switch (OpInfo.Type) {
3458     case InlineAsm::isOutput:
3459       if (!OpInfo.isIndirect) {
3460         // The return value of the call is this value.  As such, there is no
3461         // corresponding argument.
3462         assert(I.getType() != Type::VoidTy && "Bad inline asm!");
3463         OpVT = TLI.getValueType(I.getType());
3464       } else {
3465         OpInfo.CallOperandVal = I.getOperand(OpNo++);
3466       }
3467       break;
3468     case InlineAsm::isInput:
3469       OpInfo.CallOperandVal = I.getOperand(OpNo++);
3470       break;
3471     case InlineAsm::isClobber:
3472       // Nothing to do.
3473       break;
3474     }
3475
3476     // If this is an input or an indirect output, process the call argument.
3477     // BasicBlocks are labels, currently appearing only in asm's.
3478     if (OpInfo.CallOperandVal) {
3479       if (isa<BasicBlock>(OpInfo.CallOperandVal))
3480         OpInfo.CallOperand = 
3481           DAG.getBasicBlock(FuncInfo.MBBMap[cast<BasicBlock>(OpInfo.CallOperandVal)]);
3482       else {
3483         OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
3484         const Type *OpTy = OpInfo.CallOperandVal->getType();
3485         // If this is an indirect operand, the operand is a pointer to the
3486         // accessed type.
3487         if (OpInfo.isIndirect)
3488           OpTy = cast<PointerType>(OpTy)->getElementType();
3489
3490         // If OpTy is not a first-class value, it may be a struct/union that we
3491         // can tile with integers.
3492         if (!OpTy->isFirstClassType() && OpTy->isSized()) {
3493           unsigned BitSize = TD->getTypeSizeInBits(OpTy);
3494           switch (BitSize) {
3495           default: break;
3496           case 1:
3497           case 8:
3498           case 16:
3499           case 32:
3500           case 64:
3501             OpTy = IntegerType::get(BitSize);
3502             break;
3503           }
3504         }
3505
3506         OpVT = TLI.getValueType(OpTy, true);
3507       }
3508     }
3509     
3510     OpInfo.ConstraintVT = OpVT;
3511     
3512     // Compute the constraint code and ConstraintType to use.
3513     OpInfo.ComputeConstraintToUse(TLI);
3514
3515     // Keep track of whether we see an earlyclobber.
3516     SawEarlyClobber |= OpInfo.isEarlyClobber;
3517     
3518     // If this is a memory input, and if the operand is not indirect, do what we
3519     // need to to provide an address for the memory input.
3520     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
3521         !OpInfo.isIndirect) {
3522       assert(OpInfo.Type == InlineAsm::isInput &&
3523              "Can only indirectify direct input operands!");
3524       
3525       // Memory operands really want the address of the value.  If we don't have
3526       // an indirect input, put it in the constpool if we can, otherwise spill
3527       // it to a stack slot.
3528       
3529       // If the operand is a float, integer, or vector constant, spill to a
3530       // constant pool entry to get its address.
3531       Value *OpVal = OpInfo.CallOperandVal;
3532       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
3533           isa<ConstantVector>(OpVal)) {
3534         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
3535                                                  TLI.getPointerTy());
3536       } else {
3537         // Otherwise, create a stack slot and emit a store to it before the
3538         // asm.
3539         const Type *Ty = OpVal->getType();
3540         uint64_t TySize = TLI.getTargetData()->getABITypeSize(Ty);
3541         unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(Ty);
3542         MachineFunction &MF = DAG.getMachineFunction();
3543         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align);
3544         SDOperand StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
3545         Chain = DAG.getStore(Chain, OpInfo.CallOperand, StackSlot, NULL, 0);
3546         OpInfo.CallOperand = StackSlot;
3547       }
3548      
3549       // There is no longer a Value* corresponding to this operand.
3550       OpInfo.CallOperandVal = 0;
3551       // It is now an indirect operand.
3552       OpInfo.isIndirect = true;
3553     }
3554     
3555     // If this constraint is for a specific register, allocate it before
3556     // anything else.
3557     if (OpInfo.ConstraintType == TargetLowering::C_Register)
3558       GetRegistersForValue(OpInfo, SawEarlyClobber, OutputRegs, InputRegs);
3559   }
3560   ConstraintInfos.clear();
3561   
3562   
3563   // Second pass - Loop over all of the operands, assigning virtual or physregs
3564   // to registerclass operands.
3565   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
3566     AsmOperandInfo &OpInfo = ConstraintOperands[i];
3567     
3568     // C_Register operands have already been allocated, Other/Memory don't need
3569     // to be.
3570     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
3571       GetRegistersForValue(OpInfo, SawEarlyClobber, OutputRegs, InputRegs);
3572   }    
3573   
3574   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
3575   std::vector<SDOperand> AsmNodeOperands;
3576   AsmNodeOperands.push_back(SDOperand());  // reserve space for input chain
3577   AsmNodeOperands.push_back(
3578           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(), MVT::Other));
3579   
3580   
3581   // Loop over all of the inputs, copying the operand values into the
3582   // appropriate registers and processing the output regs.
3583   RegsForValue RetValRegs;
3584   
3585   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
3586   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
3587   
3588   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
3589     AsmOperandInfo &OpInfo = ConstraintOperands[i];
3590
3591     switch (OpInfo.Type) {
3592     case InlineAsm::isOutput: {
3593       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
3594           OpInfo.ConstraintType != TargetLowering::C_Register) {
3595         // Memory output, or 'other' output (e.g. 'X' constraint).
3596         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
3597
3598         // Add information to the INLINEASM node to know about this output.
3599         unsigned ResOpType = 4/*MEM*/ | (1 << 3);
3600         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType, 
3601                                                         TLI.getPointerTy()));
3602         AsmNodeOperands.push_back(OpInfo.CallOperand);
3603         break;
3604       }
3605
3606       // Otherwise, this is a register or register class output.
3607
3608       // Copy the output from the appropriate register.  Find a register that
3609       // we can use.
3610       if (OpInfo.AssignedRegs.Regs.empty()) {
3611         cerr << "Couldn't allocate output reg for contraint '"
3612              << OpInfo.ConstraintCode << "'!\n";
3613         exit(1);
3614       }
3615
3616       if (!OpInfo.isIndirect) {
3617         // This is the result value of the call.
3618         assert(RetValRegs.Regs.empty() &&
3619                "Cannot have multiple output constraints yet!");
3620         assert(I.getType() != Type::VoidTy && "Bad inline asm!");
3621         RetValRegs = OpInfo.AssignedRegs;
3622       } else {
3623         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
3624                                                       OpInfo.CallOperandVal));
3625       }
3626       
3627       // Add information to the INLINEASM node to know that this register is
3628       // set.
3629       OpInfo.AssignedRegs.AddInlineAsmOperands(2 /*REGDEF*/, DAG,
3630                                                AsmNodeOperands);
3631       break;
3632     }
3633     case InlineAsm::isInput: {
3634       SDOperand InOperandVal = OpInfo.CallOperand;
3635       
3636       if (isdigit(OpInfo.ConstraintCode[0])) {    // Matching constraint?
3637         // If this is required to match an output register we have already set,
3638         // just use its register.
3639         unsigned OperandNo = atoi(OpInfo.ConstraintCode.c_str());
3640         
3641         // Scan until we find the definition we already emitted of this operand.
3642         // When we find it, create a RegsForValue operand.
3643         unsigned CurOp = 2;  // The first operand.
3644         for (; OperandNo; --OperandNo) {
3645           // Advance to the next operand.
3646           unsigned NumOps = 
3647             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getValue();
3648           assert(((NumOps & 7) == 2 /*REGDEF*/ ||
3649                   (NumOps & 7) == 4 /*MEM*/) &&
3650                  "Skipped past definitions?");
3651           CurOp += (NumOps>>3)+1;
3652         }
3653
3654         unsigned NumOps = 
3655           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getValue();
3656         if ((NumOps & 7) == 2 /*REGDEF*/) {
3657           // Add NumOps>>3 registers to MatchedRegs.
3658           RegsForValue MatchedRegs;
3659           MatchedRegs.ValueVT = InOperandVal.getValueType();
3660           MatchedRegs.RegVT   = AsmNodeOperands[CurOp+1].getValueType();
3661           for (unsigned i = 0, e = NumOps>>3; i != e; ++i) {
3662             unsigned Reg =
3663               cast<RegisterSDNode>(AsmNodeOperands[++CurOp])->getReg();
3664             MatchedRegs.Regs.push_back(Reg);
3665           }
3666         
3667           // Use the produced MatchedRegs object to 
3668           MatchedRegs.getCopyToRegs(InOperandVal, DAG, Chain, &Flag);
3669           MatchedRegs.AddInlineAsmOperands(1 /*REGUSE*/, DAG, AsmNodeOperands);
3670           break;
3671         } else {
3672           assert((NumOps & 7) == 4/*MEM*/ && "Unknown matching constraint!");
3673           assert(0 && "matching constraints for memory operands unimp");
3674         }
3675       }
3676       
3677       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
3678         assert(!OpInfo.isIndirect && 
3679                "Don't know how to handle indirect other inputs yet!");
3680         
3681         std::vector<SDOperand> Ops;
3682         TLI.LowerAsmOperandForConstraint(InOperandVal, OpInfo.ConstraintCode[0],
3683                                          Ops, DAG);
3684         if (Ops.empty()) {
3685           cerr << "Invalid operand for inline asm constraint '"
3686                << OpInfo.ConstraintCode << "'!\n";
3687           exit(1);
3688         }
3689         
3690         // Add information to the INLINEASM node to know about this input.
3691         unsigned ResOpType = 3 /*IMM*/ | (Ops.size() << 3);
3692         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType, 
3693                                                         TLI.getPointerTy()));
3694         AsmNodeOperands.insert(AsmNodeOperands.end(), Ops.begin(), Ops.end());
3695         break;
3696       } else if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
3697         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
3698         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
3699                "Memory operands expect pointer values");
3700                
3701         // Add information to the INLINEASM node to know about this input.
3702         unsigned ResOpType = 4/*MEM*/ | (1 << 3);
3703         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
3704                                                         TLI.getPointerTy()));
3705         AsmNodeOperands.push_back(InOperandVal);
3706         break;
3707       }
3708         
3709       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
3710               OpInfo.ConstraintType == TargetLowering::C_Register) &&
3711              "Unknown constraint type!");
3712       assert(!OpInfo.isIndirect && 
3713              "Don't know how to handle indirect register inputs yet!");
3714
3715       // Copy the input into the appropriate registers.
3716       assert(!OpInfo.AssignedRegs.Regs.empty() &&
3717              "Couldn't allocate input reg!");
3718
3719       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, Chain, &Flag);
3720       
3721       OpInfo.AssignedRegs.AddInlineAsmOperands(1/*REGUSE*/, DAG,
3722                                                AsmNodeOperands);
3723       break;
3724     }
3725     case InlineAsm::isClobber: {
3726       // Add the clobbered value to the operand list, so that the register
3727       // allocator is aware that the physreg got clobbered.
3728       if (!OpInfo.AssignedRegs.Regs.empty())
3729         OpInfo.AssignedRegs.AddInlineAsmOperands(2/*REGDEF*/, DAG,
3730                                                  AsmNodeOperands);
3731       break;
3732     }
3733     }
3734   }
3735   
3736   // Finish up input operands.
3737   AsmNodeOperands[0] = Chain;
3738   if (Flag.Val) AsmNodeOperands.push_back(Flag);
3739   
3740   Chain = DAG.getNode(ISD::INLINEASM, 
3741                       DAG.getNodeValueTypes(MVT::Other, MVT::Flag), 2,
3742                       &AsmNodeOperands[0], AsmNodeOperands.size());
3743   Flag = Chain.getValue(1);
3744
3745   // If this asm returns a register value, copy the result from that register
3746   // and set it as the value of the call.
3747   if (!RetValRegs.Regs.empty()) {
3748     SDOperand Val = RetValRegs.getCopyFromRegs(DAG, Chain, &Flag);
3749     
3750     // If the result of the inline asm is a vector, it may have the wrong
3751     // width/num elts.  Make sure to convert it to the right type with
3752     // bit_convert.
3753     if (MVT::isVector(Val.getValueType())) {
3754       const VectorType *VTy = cast<VectorType>(I.getType());
3755       MVT::ValueType DesiredVT = TLI.getValueType(VTy);
3756       
3757       Val = DAG.getNode(ISD::BIT_CONVERT, DesiredVT, Val);
3758     }
3759     
3760     setValue(&I, Val);
3761   }
3762   
3763   std::vector<std::pair<SDOperand, Value*> > StoresToEmit;
3764   
3765   // Process indirect outputs, first output all of the flagged copies out of
3766   // physregs.
3767   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
3768     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
3769     Value *Ptr = IndirectStoresToEmit[i].second;
3770     SDOperand OutVal = OutRegs.getCopyFromRegs(DAG, Chain, &Flag);
3771     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
3772   }
3773   
3774   // Emit the non-flagged stores from the physregs.
3775   SmallVector<SDOperand, 8> OutChains;
3776   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i)
3777     OutChains.push_back(DAG.getStore(Chain, StoresToEmit[i].first,
3778                                     getValue(StoresToEmit[i].second),
3779                                     StoresToEmit[i].second, 0));
3780   if (!OutChains.empty())
3781     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other,
3782                         &OutChains[0], OutChains.size());
3783   DAG.setRoot(Chain);
3784 }
3785
3786
3787 void SelectionDAGLowering::visitMalloc(MallocInst &I) {
3788   SDOperand Src = getValue(I.getOperand(0));
3789
3790   MVT::ValueType IntPtr = TLI.getPointerTy();
3791
3792   if (IntPtr < Src.getValueType())
3793     Src = DAG.getNode(ISD::TRUNCATE, IntPtr, Src);
3794   else if (IntPtr > Src.getValueType())
3795     Src = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, Src);
3796
3797   // Scale the source by the type size.
3798   uint64_t ElementSize = TD->getABITypeSize(I.getType()->getElementType());
3799   Src = DAG.getNode(ISD::MUL, Src.getValueType(),
3800                     Src, getIntPtrConstant(ElementSize));
3801
3802   TargetLowering::ArgListTy Args;
3803   TargetLowering::ArgListEntry Entry;
3804   Entry.Node = Src;
3805   Entry.Ty = TLI.getTargetData()->getIntPtrType();
3806   Args.push_back(Entry);
3807
3808   std::pair<SDOperand,SDOperand> Result =
3809     TLI.LowerCallTo(getRoot(), I.getType(), false, false, CallingConv::C, true,
3810                     DAG.getExternalSymbol("malloc", IntPtr),
3811                     Args, DAG);
3812   setValue(&I, Result.first);  // Pointers always fit in registers
3813   DAG.setRoot(Result.second);
3814 }
3815
3816 void SelectionDAGLowering::visitFree(FreeInst &I) {
3817   TargetLowering::ArgListTy Args;
3818   TargetLowering::ArgListEntry Entry;
3819   Entry.Node = getValue(I.getOperand(0));
3820   Entry.Ty = TLI.getTargetData()->getIntPtrType();
3821   Args.push_back(Entry);
3822   MVT::ValueType IntPtr = TLI.getPointerTy();
3823   std::pair<SDOperand,SDOperand> Result =
3824     TLI.LowerCallTo(getRoot(), Type::VoidTy, false, false, CallingConv::C, true,
3825                     DAG.getExternalSymbol("free", IntPtr), Args, DAG);
3826   DAG.setRoot(Result.second);
3827 }
3828
3829 // InsertAtEndOfBasicBlock - This method should be implemented by targets that
3830 // mark instructions with the 'usesCustomDAGSchedInserter' flag.  These
3831 // instructions are special in various ways, which require special support to
3832 // insert.  The specified MachineInstr is created but not inserted into any
3833 // basic blocks, and the scheduler passes ownership of it to this method.
3834 MachineBasicBlock *TargetLowering::InsertAtEndOfBasicBlock(MachineInstr *MI,
3835                                                        MachineBasicBlock *MBB) {
3836   cerr << "If a target marks an instruction with "
3837        << "'usesCustomDAGSchedInserter', it must implement "
3838        << "TargetLowering::InsertAtEndOfBasicBlock!\n";
3839   abort();
3840   return 0;  
3841 }
3842
3843 void SelectionDAGLowering::visitVAStart(CallInst &I) {
3844   DAG.setRoot(DAG.getNode(ISD::VASTART, MVT::Other, getRoot(), 
3845                           getValue(I.getOperand(1)), 
3846                           DAG.getSrcValue(I.getOperand(1))));
3847 }
3848
3849 void SelectionDAGLowering::visitVAArg(VAArgInst &I) {
3850   SDOperand V = DAG.getVAArg(TLI.getValueType(I.getType()), getRoot(),
3851                              getValue(I.getOperand(0)),
3852                              DAG.getSrcValue(I.getOperand(0)));
3853   setValue(&I, V);
3854   DAG.setRoot(V.getValue(1));
3855 }
3856
3857 void SelectionDAGLowering::visitVAEnd(CallInst &I) {
3858   DAG.setRoot(DAG.getNode(ISD::VAEND, MVT::Other, getRoot(),
3859                           getValue(I.getOperand(1)), 
3860                           DAG.getSrcValue(I.getOperand(1))));
3861 }
3862
3863 void SelectionDAGLowering::visitVACopy(CallInst &I) {
3864   DAG.setRoot(DAG.getNode(ISD::VACOPY, MVT::Other, getRoot(), 
3865                           getValue(I.getOperand(1)), 
3866                           getValue(I.getOperand(2)),
3867                           DAG.getSrcValue(I.getOperand(1)),
3868                           DAG.getSrcValue(I.getOperand(2))));
3869 }
3870
3871 /// TargetLowering::LowerArguments - This is the default LowerArguments
3872 /// implementation, which just inserts a FORMAL_ARGUMENTS node.  FIXME: When all
3873 /// targets are migrated to using FORMAL_ARGUMENTS, this hook should be 
3874 /// integrated into SDISel.
3875 std::vector<SDOperand> 
3876 TargetLowering::LowerArguments(Function &F, SelectionDAG &DAG) {
3877   // Add CC# and isVararg as operands to the FORMAL_ARGUMENTS node.
3878   std::vector<SDOperand> Ops;
3879   Ops.push_back(DAG.getRoot());
3880   Ops.push_back(DAG.getConstant(F.getCallingConv(), getPointerTy()));
3881   Ops.push_back(DAG.getConstant(F.isVarArg(), getPointerTy()));
3882
3883   // Add one result value for each formal argument.
3884   std::vector<MVT::ValueType> RetVals;
3885   unsigned j = 1;
3886   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end();
3887        I != E; ++I, ++j) {
3888     MVT::ValueType VT = getValueType(I->getType());
3889     unsigned Flags = ISD::ParamFlags::NoFlagSet;
3890     unsigned OriginalAlignment =
3891       getTargetData()->getABITypeAlignment(I->getType());
3892
3893     // FIXME: Distinguish between a formal with no [sz]ext attribute from one
3894     // that is zero extended!
3895     if (F.paramHasAttr(j, ParamAttr::ZExt))
3896       Flags &= ~(ISD::ParamFlags::SExt);
3897     if (F.paramHasAttr(j, ParamAttr::SExt))
3898       Flags |= ISD::ParamFlags::SExt;
3899     if (F.paramHasAttr(j, ParamAttr::InReg))
3900       Flags |= ISD::ParamFlags::InReg;
3901     if (F.paramHasAttr(j, ParamAttr::StructRet))
3902       Flags |= ISD::ParamFlags::StructReturn;
3903     if (F.paramHasAttr(j, ParamAttr::ByVal)) {
3904       Flags |= ISD::ParamFlags::ByVal;
3905       const PointerType *Ty = cast<PointerType>(I->getType());
3906       const StructType *STy = cast<StructType>(Ty->getElementType());
3907       unsigned StructAlign =
3908           Log2_32(getTargetData()->getCallFrameTypeAlignment(STy));
3909       unsigned StructSize  = getTargetData()->getABITypeSize(STy);
3910       Flags |= (StructAlign << ISD::ParamFlags::ByValAlignOffs);
3911       Flags |= (StructSize  << ISD::ParamFlags::ByValSizeOffs);
3912     }
3913     if (F.paramHasAttr(j, ParamAttr::Nest))
3914       Flags |= ISD::ParamFlags::Nest;
3915     Flags |= (OriginalAlignment << ISD::ParamFlags::OrigAlignmentOffs);
3916     
3917     switch (getTypeAction(VT)) {
3918     default: assert(0 && "Unknown type action!");
3919     case Legal: 
3920       RetVals.push_back(VT);
3921       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3922       break;
3923     case Promote:
3924       RetVals.push_back(getTypeToTransformTo(VT));
3925       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3926       break;
3927     case Expand: {
3928       // If this is an illegal type, it needs to be broken up to fit into 
3929       // registers.
3930       MVT::ValueType RegisterVT = getRegisterType(VT);
3931       unsigned NumRegs = getNumRegisters(VT);
3932       for (unsigned i = 0; i != NumRegs; ++i) {
3933         RetVals.push_back(RegisterVT);
3934         // if it isn't first piece, alignment must be 1
3935         if (i > 0)
3936           Flags = (Flags & (~ISD::ParamFlags::OrigAlignment)) |
3937             (1 << ISD::ParamFlags::OrigAlignmentOffs);
3938         Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3939       }
3940       break;
3941     }
3942     }
3943   }
3944
3945   RetVals.push_back(MVT::Other);
3946   
3947   // Create the node.
3948   SDNode *Result = DAG.getNode(ISD::FORMAL_ARGUMENTS,
3949                                DAG.getNodeValueTypes(RetVals), RetVals.size(),
3950                                &Ops[0], Ops.size()).Val;
3951   unsigned NumArgRegs = Result->getNumValues() - 1;
3952   DAG.setRoot(SDOperand(Result, NumArgRegs));
3953
3954   // Set up the return result vector.
3955   Ops.clear();
3956   unsigned i = 0;
3957   unsigned Idx = 1;
3958   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E; 
3959       ++I, ++Idx) {
3960     MVT::ValueType VT = getValueType(I->getType());
3961     
3962     switch (getTypeAction(VT)) {
3963     default: assert(0 && "Unknown type action!");
3964     case Legal: 
3965       Ops.push_back(SDOperand(Result, i++));
3966       break;
3967     case Promote: {
3968       SDOperand Op(Result, i++);
3969       if (MVT::isInteger(VT)) {
3970         if (F.paramHasAttr(Idx, ParamAttr::SExt))
3971           Op = DAG.getNode(ISD::AssertSext, Op.getValueType(), Op,
3972                            DAG.getValueType(VT));
3973         else if (F.paramHasAttr(Idx, ParamAttr::ZExt))
3974           Op = DAG.getNode(ISD::AssertZext, Op.getValueType(), Op,
3975                            DAG.getValueType(VT));
3976         Op = DAG.getNode(ISD::TRUNCATE, VT, Op);
3977       } else {
3978         assert(MVT::isFloatingPoint(VT) && "Not int or FP?");
3979         Op = DAG.getNode(ISD::FP_ROUND, VT, Op);
3980       }
3981       Ops.push_back(Op);
3982       break;
3983     }
3984     case Expand: {
3985       MVT::ValueType PartVT = getRegisterType(VT);
3986       unsigned NumParts = getNumRegisters(VT);
3987       SmallVector<SDOperand, 4> Parts(NumParts);
3988       for (unsigned j = 0; j != NumParts; ++j)
3989         Parts[j] = SDOperand(Result, i++);
3990       Ops.push_back(getCopyFromParts(DAG, &Parts[0], NumParts, PartVT, VT));
3991       break;
3992     }
3993     }
3994   }
3995   assert(i == NumArgRegs && "Argument register count mismatch!");
3996   return Ops;
3997 }
3998
3999
4000 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
4001 /// implementation, which just inserts an ISD::CALL node, which is later custom
4002 /// lowered by the target to something concrete.  FIXME: When all targets are
4003 /// migrated to using ISD::CALL, this hook should be integrated into SDISel.
4004 std::pair<SDOperand, SDOperand>
4005 TargetLowering::LowerCallTo(SDOperand Chain, const Type *RetTy, 
4006                             bool RetTyIsSigned, bool isVarArg,
4007                             unsigned CallingConv, bool isTailCall, 
4008                             SDOperand Callee,
4009                             ArgListTy &Args, SelectionDAG &DAG) {
4010   SmallVector<SDOperand, 32> Ops;
4011   Ops.push_back(Chain);   // Op#0 - Chain
4012   Ops.push_back(DAG.getConstant(CallingConv, getPointerTy())); // Op#1 - CC
4013   Ops.push_back(DAG.getConstant(isVarArg, getPointerTy()));    // Op#2 - VarArg
4014   Ops.push_back(DAG.getConstant(isTailCall, getPointerTy()));  // Op#3 - Tail
4015   Ops.push_back(Callee);
4016   
4017   // Handle all of the outgoing arguments.
4018   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
4019     MVT::ValueType VT = getValueType(Args[i].Ty);
4020     SDOperand Op = Args[i].Node;
4021     unsigned Flags = ISD::ParamFlags::NoFlagSet;
4022     unsigned OriginalAlignment =
4023       getTargetData()->getABITypeAlignment(Args[i].Ty);
4024     
4025     if (Args[i].isSExt)
4026       Flags |= ISD::ParamFlags::SExt;
4027     if (Args[i].isZExt)
4028       Flags |= ISD::ParamFlags::ZExt;
4029     if (Args[i].isInReg)
4030       Flags |= ISD::ParamFlags::InReg;
4031     if (Args[i].isSRet)
4032       Flags |= ISD::ParamFlags::StructReturn;
4033     if (Args[i].isByVal) {
4034       Flags |= ISD::ParamFlags::ByVal;
4035       const PointerType *Ty = cast<PointerType>(Args[i].Ty);
4036       const StructType *STy = cast<StructType>(Ty->getElementType());
4037       unsigned StructAlign =
4038           Log2_32(getTargetData()->getCallFrameTypeAlignment(STy));
4039       unsigned StructSize  = getTargetData()->getABITypeSize(STy);
4040       Flags |= (StructAlign << ISD::ParamFlags::ByValAlignOffs);
4041       Flags |= (StructSize  << ISD::ParamFlags::ByValSizeOffs);
4042     }
4043     if (Args[i].isNest)
4044       Flags |= ISD::ParamFlags::Nest;
4045     Flags |= OriginalAlignment << ISD::ParamFlags::OrigAlignmentOffs;
4046     
4047     switch (getTypeAction(VT)) {
4048     default: assert(0 && "Unknown type action!");
4049     case Legal:
4050       Ops.push_back(Op);
4051       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
4052       break;
4053     case Promote:
4054       if (MVT::isInteger(VT)) {
4055         unsigned ExtOp;
4056         if (Args[i].isSExt)
4057           ExtOp = ISD::SIGN_EXTEND;
4058         else if (Args[i].isZExt)
4059           ExtOp = ISD::ZERO_EXTEND;
4060         else
4061           ExtOp = ISD::ANY_EXTEND;
4062         Op = DAG.getNode(ExtOp, getTypeToTransformTo(VT), Op);
4063       } else {
4064         assert(MVT::isFloatingPoint(VT) && "Not int or FP?");
4065         Op = DAG.getNode(ISD::FP_EXTEND, getTypeToTransformTo(VT), Op);
4066       }
4067       Ops.push_back(Op);
4068       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
4069       break;
4070     case Expand: {
4071       MVT::ValueType PartVT = getRegisterType(VT);
4072       unsigned NumParts = getNumRegisters(VT);
4073       SmallVector<SDOperand, 4> Parts(NumParts);
4074       getCopyToParts(DAG, Op, &Parts[0], NumParts, PartVT);
4075       for (unsigned i = 0; i != NumParts; ++i) {
4076         // if it isn't first piece, alignment must be 1
4077         unsigned MyFlags = Flags;
4078         if (i != 0)
4079           MyFlags = (MyFlags & (~ISD::ParamFlags::OrigAlignment)) |
4080             (1 << ISD::ParamFlags::OrigAlignmentOffs);
4081
4082         Ops.push_back(Parts[i]);
4083         Ops.push_back(DAG.getConstant(MyFlags, MVT::i32));
4084       }
4085       break;
4086     }
4087     }
4088   }
4089   
4090   // Figure out the result value types.
4091   MVT::ValueType VT = getValueType(RetTy);
4092   MVT::ValueType RegisterVT = getRegisterType(VT);
4093   unsigned NumRegs = getNumRegisters(VT);
4094   SmallVector<MVT::ValueType, 4> RetTys(NumRegs);
4095   for (unsigned i = 0; i != NumRegs; ++i)
4096     RetTys[i] = RegisterVT;
4097   
4098   RetTys.push_back(MVT::Other);  // Always has a chain.
4099   
4100   // Create the CALL node.
4101   SDOperand Res = DAG.getNode(ISD::CALL,
4102                               DAG.getVTList(&RetTys[0], NumRegs + 1),
4103                               &Ops[0], Ops.size());
4104   Chain = Res.getValue(NumRegs);
4105
4106   // Gather up the call result into a single value.
4107   if (RetTy != Type::VoidTy) {
4108     ISD::NodeType AssertOp = ISD::AssertSext;
4109     if (!RetTyIsSigned)
4110       AssertOp = ISD::AssertZext;
4111     SmallVector<SDOperand, 4> Results(NumRegs);
4112     for (unsigned i = 0; i != NumRegs; ++i)
4113       Results[i] = Res.getValue(i);
4114     Res = getCopyFromParts(DAG, &Results[0], NumRegs, RegisterVT, VT, AssertOp);
4115   }
4116
4117   return std::make_pair(Res, Chain);
4118 }
4119
4120 SDOperand TargetLowering::LowerOperation(SDOperand Op, SelectionDAG &DAG) {
4121   assert(0 && "LowerOperation not implemented for this target!");
4122   abort();
4123   return SDOperand();
4124 }
4125
4126 SDOperand TargetLowering::CustomPromoteOperation(SDOperand Op,
4127                                                  SelectionDAG &DAG) {
4128   assert(0 && "CustomPromoteOperation not implemented for this target!");
4129   abort();
4130   return SDOperand();
4131 }
4132
4133 /// getMemsetValue - Vectorized representation of the memset value
4134 /// operand.
4135 static SDOperand getMemsetValue(SDOperand Value, MVT::ValueType VT,
4136                                 SelectionDAG &DAG) {
4137   MVT::ValueType CurVT = VT;
4138   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Value)) {
4139     uint64_t Val   = C->getValue() & 255;
4140     unsigned Shift = 8;
4141     while (CurVT != MVT::i8) {
4142       Val = (Val << Shift) | Val;
4143       Shift <<= 1;
4144       CurVT = (MVT::ValueType)((unsigned)CurVT - 1);
4145     }
4146     return DAG.getConstant(Val, VT);
4147   } else {
4148     Value = DAG.getNode(ISD::ZERO_EXTEND, VT, Value);
4149     unsigned Shift = 8;
4150     while (CurVT != MVT::i8) {
4151       Value =
4152         DAG.getNode(ISD::OR, VT,
4153                     DAG.getNode(ISD::SHL, VT, Value,
4154                                 DAG.getConstant(Shift, MVT::i8)), Value);
4155       Shift <<= 1;
4156       CurVT = (MVT::ValueType)((unsigned)CurVT - 1);
4157     }
4158
4159     return Value;
4160   }
4161 }
4162
4163 /// getMemsetStringVal - Similar to getMemsetValue. Except this is only
4164 /// used when a memcpy is turned into a memset when the source is a constant
4165 /// string ptr.
4166 static SDOperand getMemsetStringVal(MVT::ValueType VT,
4167                                     SelectionDAG &DAG, TargetLowering &TLI,
4168                                     std::string &Str, unsigned Offset) {
4169   uint64_t Val = 0;
4170   unsigned MSB = MVT::getSizeInBits(VT) / 8;
4171   if (TLI.isLittleEndian())
4172     Offset = Offset + MSB - 1;
4173   for (unsigned i = 0; i != MSB; ++i) {
4174     Val = (Val << 8) | (unsigned char)Str[Offset];
4175     Offset += TLI.isLittleEndian() ? -1 : 1;
4176   }
4177   return DAG.getConstant(Val, VT);
4178 }
4179
4180 /// getMemBasePlusOffset - Returns base and offset node for the 
4181 static SDOperand getMemBasePlusOffset(SDOperand Base, unsigned Offset,
4182                                       SelectionDAG &DAG, TargetLowering &TLI) {
4183   MVT::ValueType VT = Base.getValueType();
4184   return DAG.getNode(ISD::ADD, VT, Base, DAG.getConstant(Offset, VT));
4185 }
4186
4187 /// MeetsMaxMemopRequirement - Determines if the number of memory ops required
4188 /// to replace the memset / memcpy is below the threshold. It also returns the
4189 /// types of the sequence of  memory ops to perform memset / memcpy.
4190 static bool MeetsMaxMemopRequirement(std::vector<MVT::ValueType> &MemOps,
4191                                      unsigned Limit, uint64_t Size,
4192                                      unsigned Align, TargetLowering &TLI) {
4193   MVT::ValueType VT;
4194
4195   if (TLI.allowsUnalignedMemoryAccesses()) {
4196     VT = MVT::i64;
4197   } else {
4198     switch (Align & 7) {
4199     case 0:
4200       VT = MVT::i64;
4201       break;
4202     case 4:
4203       VT = MVT::i32;
4204       break;
4205     case 2:
4206       VT = MVT::i16;
4207       break;
4208     default:
4209       VT = MVT::i8;
4210       break;
4211     }
4212   }
4213
4214   MVT::ValueType LVT = MVT::i64;
4215   while (!TLI.isTypeLegal(LVT))
4216     LVT = (MVT::ValueType)((unsigned)LVT - 1);
4217   assert(MVT::isInteger(LVT));
4218
4219   if (VT > LVT)
4220     VT = LVT;
4221
4222   unsigned NumMemOps = 0;
4223   while (Size != 0) {
4224     unsigned VTSize = MVT::getSizeInBits(VT) / 8;
4225     while (VTSize > Size) {
4226       VT = (MVT::ValueType)((unsigned)VT - 1);
4227       VTSize >>= 1;
4228     }
4229     assert(MVT::isInteger(VT));
4230
4231     if (++NumMemOps > Limit)
4232       return false;
4233     MemOps.push_back(VT);
4234     Size -= VTSize;
4235   }
4236
4237   return true;
4238 }
4239
4240 void SelectionDAGLowering::visitMemIntrinsic(CallInst &I, unsigned Op) {
4241   SDOperand Op1 = getValue(I.getOperand(1));
4242   SDOperand Op2 = getValue(I.getOperand(2));
4243   SDOperand Op3 = getValue(I.getOperand(3));
4244   SDOperand Op4 = getValue(I.getOperand(4));
4245   unsigned Align = (unsigned)cast<ConstantSDNode>(Op4)->getValue();
4246   if (Align == 0) Align = 1;
4247
4248   // If the source and destination are known to not be aliases, we can
4249   // lower memmove as memcpy.
4250   if (Op == ISD::MEMMOVE) {
4251     uint64_t Size = -1ULL;
4252     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op3))
4253       Size = C->getValue();
4254     if (AA.alias(I.getOperand(1), Size, I.getOperand(2), Size) ==
4255         AliasAnalysis::NoAlias)
4256       Op = ISD::MEMCPY;
4257   }
4258
4259   if (ConstantSDNode *Size = dyn_cast<ConstantSDNode>(Op3)) {
4260     std::vector<MVT::ValueType> MemOps;
4261
4262     // Expand memset / memcpy to a series of load / store ops
4263     // if the size operand falls below a certain threshold.
4264     SmallVector<SDOperand, 8> OutChains;
4265     switch (Op) {
4266     default: break;  // Do nothing for now.
4267     case ISD::MEMSET: {
4268       if (MeetsMaxMemopRequirement(MemOps, TLI.getMaxStoresPerMemset(),
4269                                    Size->getValue(), Align, TLI)) {
4270         unsigned NumMemOps = MemOps.size();
4271         unsigned Offset = 0;
4272         for (unsigned i = 0; i < NumMemOps; i++) {
4273           MVT::ValueType VT = MemOps[i];
4274           unsigned VTSize = MVT::getSizeInBits(VT) / 8;
4275           SDOperand Value = getMemsetValue(Op2, VT, DAG);
4276           SDOperand Store = DAG.getStore(getRoot(), Value,
4277                                     getMemBasePlusOffset(Op1, Offset, DAG, TLI),
4278                                          I.getOperand(1), Offset);
4279           OutChains.push_back(Store);
4280           Offset += VTSize;
4281         }
4282       }
4283       break;
4284     }
4285     case ISD::MEMCPY: {
4286       if (MeetsMaxMemopRequirement(MemOps, TLI.getMaxStoresPerMemcpy(),
4287                                    Size->getValue(), Align, TLI)) {
4288         unsigned NumMemOps = MemOps.size();
4289         unsigned SrcOff = 0, DstOff = 0, SrcDelta = 0;
4290         GlobalAddressSDNode *G = NULL;
4291         std::string Str;
4292         bool CopyFromStr = false;
4293
4294         if (Op2.getOpcode() == ISD::GlobalAddress)
4295           G = cast<GlobalAddressSDNode>(Op2);
4296         else if (Op2.getOpcode() == ISD::ADD &&
4297                  Op2.getOperand(0).getOpcode() == ISD::GlobalAddress &&
4298                  Op2.getOperand(1).getOpcode() == ISD::Constant) {
4299           G = cast<GlobalAddressSDNode>(Op2.getOperand(0));
4300           SrcDelta = cast<ConstantSDNode>(Op2.getOperand(1))->getValue();
4301         }
4302         if (G) {
4303           GlobalVariable *GV = dyn_cast<GlobalVariable>(G->getGlobal());
4304           if (GV && GV->isConstant()) {
4305             Str = GV->getStringValue(false);
4306             if (!Str.empty()) {
4307               CopyFromStr = true;
4308               SrcOff += SrcDelta;
4309             }
4310           }
4311         }
4312
4313         for (unsigned i = 0; i < NumMemOps; i++) {
4314           MVT::ValueType VT = MemOps[i];
4315           unsigned VTSize = MVT::getSizeInBits(VT) / 8;
4316           SDOperand Value, Chain, Store;
4317
4318           if (CopyFromStr) {
4319             Value = getMemsetStringVal(VT, DAG, TLI, Str, SrcOff);
4320             Chain = getRoot();
4321             Store =
4322               DAG.getStore(Chain, Value,
4323                            getMemBasePlusOffset(Op1, DstOff, DAG, TLI),
4324                            I.getOperand(1), DstOff);
4325           } else {
4326             Value = DAG.getLoad(VT, getRoot(),
4327                                 getMemBasePlusOffset(Op2, SrcOff, DAG, TLI),
4328                                 I.getOperand(2), SrcOff, false, Align);
4329             Chain = Value.getValue(1);
4330             Store =
4331               DAG.getStore(Chain, Value,
4332                            getMemBasePlusOffset(Op1, DstOff, DAG, TLI),
4333                            I.getOperand(1), DstOff, false, Align);
4334           }
4335           OutChains.push_back(Store);
4336           SrcOff += VTSize;
4337           DstOff += VTSize;
4338         }
4339       }
4340       break;
4341     }
4342     }
4343
4344     if (!OutChains.empty()) {
4345       DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other,
4346                   &OutChains[0], OutChains.size()));
4347       return;
4348     }
4349   }
4350
4351   SDOperand AlwaysInline = DAG.getConstant(0, MVT::i1);
4352   SDOperand Node;
4353   switch(Op) {
4354     default:
4355       assert(0 && "Unknown Op");
4356     case ISD::MEMCPY:
4357       Node = DAG.getMemcpy(getRoot(), Op1, Op2, Op3, Op4, AlwaysInline);
4358       break;
4359     case ISD::MEMMOVE:
4360       Node = DAG.getMemmove(getRoot(), Op1, Op2, Op3, Op4, AlwaysInline);
4361       break;
4362     case ISD::MEMSET:
4363       Node = DAG.getMemset(getRoot(), Op1, Op2, Op3, Op4, AlwaysInline);
4364       break;
4365   }
4366   DAG.setRoot(Node);
4367 }
4368
4369 //===----------------------------------------------------------------------===//
4370 // SelectionDAGISel code
4371 //===----------------------------------------------------------------------===//
4372
4373 unsigned SelectionDAGISel::MakeReg(MVT::ValueType VT) {
4374   return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
4375 }
4376
4377 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
4378   AU.addRequired<AliasAnalysis>();
4379   AU.setPreservesAll();
4380 }
4381
4382
4383
4384 bool SelectionDAGISel::runOnFunction(Function &Fn) {
4385   // Get alias analysis for load/store combining.
4386   AA = &getAnalysis<AliasAnalysis>();
4387
4388   MachineFunction &MF = MachineFunction::construct(&Fn, TLI.getTargetMachine());
4389   RegMap = MF.getSSARegMap();
4390   DOUT << "\n\n\n=== " << Fn.getName() << "\n";
4391
4392   FunctionLoweringInfo FuncInfo(TLI, Fn, MF);
4393
4394   if (ExceptionHandling)
4395     for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I)
4396       if (InvokeInst *Invoke = dyn_cast<InvokeInst>(I->getTerminator()))
4397         // Mark landing pad.
4398         FuncInfo.MBBMap[Invoke->getSuccessor(1)]->setIsLandingPad();
4399
4400   for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I)
4401     SelectBasicBlock(I, MF, FuncInfo);
4402
4403   // Add function live-ins to entry block live-in set.
4404   BasicBlock *EntryBB = &Fn.getEntryBlock();
4405   BB = FuncInfo.MBBMap[EntryBB];
4406   if (!MF.livein_empty())
4407     for (MachineFunction::livein_iterator I = MF.livein_begin(),
4408            E = MF.livein_end(); I != E; ++I)
4409       BB->addLiveIn(I->first);
4410
4411 #ifndef NDEBUG
4412   assert(FuncInfo.CatchInfoFound.size() == FuncInfo.CatchInfoLost.size() &&
4413          "Not all catch info was assigned to a landing pad!");
4414 #endif
4415
4416   return true;
4417 }
4418
4419 SDOperand SelectionDAGLowering::CopyValueToVirtualRegister(Value *V, 
4420                                                            unsigned Reg) {
4421   SDOperand Op = getValue(V);
4422   assert((Op.getOpcode() != ISD::CopyFromReg ||
4423           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
4424          "Copy from a reg to the same reg!");
4425   
4426   MVT::ValueType SrcVT = Op.getValueType();
4427   MVT::ValueType RegisterVT = TLI.getRegisterType(SrcVT);
4428   unsigned NumRegs = TLI.getNumRegisters(SrcVT);
4429   SmallVector<SDOperand, 8> Regs(NumRegs);
4430   SmallVector<SDOperand, 8> Chains(NumRegs);
4431
4432   // Copy the value by legal parts into sequential virtual registers.
4433   getCopyToParts(DAG, Op, &Regs[0], NumRegs, RegisterVT);
4434   for (unsigned i = 0; i != NumRegs; ++i)
4435     Chains[i] = DAG.getCopyToReg(getRoot(), Reg + i, Regs[i]);
4436   return DAG.getNode(ISD::TokenFactor, MVT::Other, &Chains[0], NumRegs);
4437 }
4438
4439 void SelectionDAGISel::
4440 LowerArguments(BasicBlock *LLVMBB, SelectionDAGLowering &SDL,
4441                std::vector<SDOperand> &UnorderedChains) {
4442   // If this is the entry block, emit arguments.
4443   Function &F = *LLVMBB->getParent();
4444   FunctionLoweringInfo &FuncInfo = SDL.FuncInfo;
4445   SDOperand OldRoot = SDL.DAG.getRoot();
4446   std::vector<SDOperand> Args = TLI.LowerArguments(F, SDL.DAG);
4447
4448   unsigned a = 0;
4449   for (Function::arg_iterator AI = F.arg_begin(), E = F.arg_end();
4450        AI != E; ++AI, ++a)
4451     if (!AI->use_empty()) {
4452       SDL.setValue(AI, Args[a]);
4453
4454       // If this argument is live outside of the entry block, insert a copy from
4455       // whereever we got it to the vreg that other BB's will reference it as.
4456       DenseMap<const Value*, unsigned>::iterator VMI=FuncInfo.ValueMap.find(AI);
4457       if (VMI != FuncInfo.ValueMap.end()) {
4458         SDOperand Copy = SDL.CopyValueToVirtualRegister(AI, VMI->second);
4459         UnorderedChains.push_back(Copy);
4460       }
4461     }
4462
4463   // Finally, if the target has anything special to do, allow it to do so.
4464   // FIXME: this should insert code into the DAG!
4465   EmitFunctionEntryCode(F, SDL.DAG.getMachineFunction());
4466 }
4467
4468 static void copyCatchInfo(BasicBlock *SrcBB, BasicBlock *DestBB,
4469                           MachineModuleInfo *MMI, FunctionLoweringInfo &FLI) {
4470   for (BasicBlock::iterator I = SrcBB->begin(), E = --SrcBB->end(); I != E; ++I)
4471     if (isSelector(I)) {
4472       // Apply the catch info to DestBB.
4473       addCatchInfo(cast<CallInst>(*I), MMI, FLI.MBBMap[DestBB]);
4474 #ifndef NDEBUG
4475       if (!FLI.MBBMap[SrcBB]->isLandingPad())
4476         FLI.CatchInfoFound.insert(I);
4477 #endif
4478     }
4479 }
4480
4481 /// CheckDAGForTailCallsAndFixThem - This Function looks for CALL nodes in the
4482 /// DAG and fixes their tailcall attribute operand.
4483 static void CheckDAGForTailCallsAndFixThem(SelectionDAG &DAG, 
4484                                            TargetLowering& TLI) {
4485   SDNode * Ret = NULL;
4486   SDOperand Terminator = DAG.getRoot();
4487
4488   // Find RET node.
4489   if (Terminator.getOpcode() == ISD::RET) {
4490     Ret = Terminator.Val;
4491   }
4492  
4493   // Fix tail call attribute of CALL nodes.
4494   for (SelectionDAG::allnodes_iterator BE = DAG.allnodes_begin(),
4495          BI = prior(DAG.allnodes_end()); BI != BE; --BI) {
4496     if (BI->getOpcode() == ISD::CALL) {
4497       SDOperand OpRet(Ret, 0);
4498       SDOperand OpCall(static_cast<SDNode*>(BI), 0);
4499       bool isMarkedTailCall = 
4500         cast<ConstantSDNode>(OpCall.getOperand(3))->getValue() != 0;
4501       // If CALL node has tail call attribute set to true and the call is not
4502       // eligible (no RET or the target rejects) the attribute is fixed to
4503       // false. The TargetLowering::IsEligibleForTailCallOptimization function
4504       // must correctly identify tail call optimizable calls.
4505       if (isMarkedTailCall && 
4506           (Ret==NULL || 
4507            !TLI.IsEligibleForTailCallOptimization(OpCall, OpRet, DAG))) {
4508         SmallVector<SDOperand, 32> Ops;
4509         unsigned idx=0;
4510         for(SDNode::op_iterator I =OpCall.Val->op_begin(), 
4511               E=OpCall.Val->op_end(); I!=E; I++, idx++) {
4512           if (idx!=3)
4513             Ops.push_back(*I);
4514           else 
4515             Ops.push_back(DAG.getConstant(false, TLI.getPointerTy()));
4516         }
4517         DAG.UpdateNodeOperands(OpCall, Ops.begin(), Ops.size());
4518       }
4519     }
4520   }
4521 }
4522
4523 void SelectionDAGISel::BuildSelectionDAG(SelectionDAG &DAG, BasicBlock *LLVMBB,
4524        std::vector<std::pair<MachineInstr*, unsigned> > &PHINodesToUpdate,
4525                                          FunctionLoweringInfo &FuncInfo) {
4526   SelectionDAGLowering SDL(DAG, TLI, *AA, FuncInfo);
4527
4528   std::vector<SDOperand> UnorderedChains;
4529
4530   // Lower any arguments needed in this block if this is the entry block.
4531   if (LLVMBB == &LLVMBB->getParent()->getEntryBlock())
4532     LowerArguments(LLVMBB, SDL, UnorderedChains);
4533
4534   BB = FuncInfo.MBBMap[LLVMBB];
4535   SDL.setCurrentBasicBlock(BB);
4536
4537   MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
4538
4539   if (ExceptionHandling && MMI && BB->isLandingPad()) {
4540     // Add a label to mark the beginning of the landing pad.  Deletion of the
4541     // landing pad can thus be detected via the MachineModuleInfo.
4542     unsigned LabelID = MMI->addLandingPad(BB);
4543     DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, DAG.getEntryNode(),
4544                             DAG.getConstant(LabelID, MVT::i32)));
4545
4546     // Mark exception register as live in.
4547     unsigned Reg = TLI.getExceptionAddressRegister();
4548     if (Reg) BB->addLiveIn(Reg);
4549
4550     // Mark exception selector register as live in.
4551     Reg = TLI.getExceptionSelectorRegister();
4552     if (Reg) BB->addLiveIn(Reg);
4553
4554     // FIXME: Hack around an exception handling flaw (PR1508): the personality
4555     // function and list of typeids logically belong to the invoke (or, if you
4556     // like, the basic block containing the invoke), and need to be associated
4557     // with it in the dwarf exception handling tables.  Currently however the
4558     // information is provided by an intrinsic (eh.selector) that can be moved
4559     // to unexpected places by the optimizers: if the unwind edge is critical,
4560     // then breaking it can result in the intrinsics being in the successor of
4561     // the landing pad, not the landing pad itself.  This results in exceptions
4562     // not being caught because no typeids are associated with the invoke.
4563     // This may not be the only way things can go wrong, but it is the only way
4564     // we try to work around for the moment.
4565     BranchInst *Br = dyn_cast<BranchInst>(LLVMBB->getTerminator());
4566
4567     if (Br && Br->isUnconditional()) { // Critical edge?
4568       BasicBlock::iterator I, E;
4569       for (I = LLVMBB->begin(), E = --LLVMBB->end(); I != E; ++I)
4570         if (isSelector(I))
4571           break;
4572
4573       if (I == E)
4574         // No catch info found - try to extract some from the successor.
4575         copyCatchInfo(Br->getSuccessor(0), LLVMBB, MMI, FuncInfo);
4576     }
4577   }
4578
4579   // Lower all of the non-terminator instructions.
4580   for (BasicBlock::iterator I = LLVMBB->begin(), E = --LLVMBB->end();
4581        I != E; ++I)
4582     SDL.visit(*I);
4583
4584   // Ensure that all instructions which are used outside of their defining
4585   // blocks are available as virtual registers.  Invoke is handled elsewhere.
4586   for (BasicBlock::iterator I = LLVMBB->begin(), E = LLVMBB->end(); I != E;++I)
4587     if (!I->use_empty() && !isa<PHINode>(I) && !isa<InvokeInst>(I)) {
4588       DenseMap<const Value*, unsigned>::iterator VMI =FuncInfo.ValueMap.find(I);
4589       if (VMI != FuncInfo.ValueMap.end())
4590         UnorderedChains.push_back(
4591                                 SDL.CopyValueToVirtualRegister(I, VMI->second));
4592     }
4593
4594   // Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
4595   // ensure constants are generated when needed.  Remember the virtual registers
4596   // that need to be added to the Machine PHI nodes as input.  We cannot just
4597   // directly add them, because expansion might result in multiple MBB's for one
4598   // BB.  As such, the start of the BB might correspond to a different MBB than
4599   // the end.
4600   //
4601   TerminatorInst *TI = LLVMBB->getTerminator();
4602
4603   // Emit constants only once even if used by multiple PHI nodes.
4604   std::map<Constant*, unsigned> ConstantsOut;
4605   
4606   // Vector bool would be better, but vector<bool> is really slow.
4607   std::vector<unsigned char> SuccsHandled;
4608   if (TI->getNumSuccessors())
4609     SuccsHandled.resize(BB->getParent()->getNumBlockIDs());
4610     
4611   // Check successor nodes' PHI nodes that expect a constant to be available
4612   // from this block.
4613   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
4614     BasicBlock *SuccBB = TI->getSuccessor(succ);
4615     if (!isa<PHINode>(SuccBB->begin())) continue;
4616     MachineBasicBlock *SuccMBB = FuncInfo.MBBMap[SuccBB];
4617     
4618     // If this terminator has multiple identical successors (common for
4619     // switches), only handle each succ once.
4620     unsigned SuccMBBNo = SuccMBB->getNumber();
4621     if (SuccsHandled[SuccMBBNo]) continue;
4622     SuccsHandled[SuccMBBNo] = true;
4623     
4624     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
4625     PHINode *PN;
4626
4627     // At this point we know that there is a 1-1 correspondence between LLVM PHI
4628     // nodes and Machine PHI nodes, but the incoming operands have not been
4629     // emitted yet.
4630     for (BasicBlock::iterator I = SuccBB->begin();
4631          (PN = dyn_cast<PHINode>(I)); ++I) {
4632       // Ignore dead phi's.
4633       if (PN->use_empty()) continue;
4634       
4635       unsigned Reg;
4636       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
4637       
4638       if (Constant *C = dyn_cast<Constant>(PHIOp)) {
4639         unsigned &RegOut = ConstantsOut[C];
4640         if (RegOut == 0) {
4641           RegOut = FuncInfo.CreateRegForValue(C);
4642           UnorderedChains.push_back(
4643                            SDL.CopyValueToVirtualRegister(C, RegOut));
4644         }
4645         Reg = RegOut;
4646       } else {
4647         Reg = FuncInfo.ValueMap[PHIOp];
4648         if (Reg == 0) {
4649           assert(isa<AllocaInst>(PHIOp) &&
4650                  FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
4651                  "Didn't codegen value into a register!??");
4652           Reg = FuncInfo.CreateRegForValue(PHIOp);
4653           UnorderedChains.push_back(
4654                            SDL.CopyValueToVirtualRegister(PHIOp, Reg));
4655         }
4656       }
4657
4658       // Remember that this register needs to added to the machine PHI node as
4659       // the input for this MBB.
4660       MVT::ValueType VT = TLI.getValueType(PN->getType());
4661       unsigned NumRegisters = TLI.getNumRegisters(VT);
4662       for (unsigned i = 0, e = NumRegisters; i != e; ++i)
4663         PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
4664     }
4665   }
4666   ConstantsOut.clear();
4667
4668   // Turn all of the unordered chains into one factored node.
4669   if (!UnorderedChains.empty()) {
4670     SDOperand Root = SDL.getRoot();
4671     if (Root.getOpcode() != ISD::EntryToken) {
4672       unsigned i = 0, e = UnorderedChains.size();
4673       for (; i != e; ++i) {
4674         assert(UnorderedChains[i].Val->getNumOperands() > 1);
4675         if (UnorderedChains[i].Val->getOperand(0) == Root)
4676           break;  // Don't add the root if we already indirectly depend on it.
4677       }
4678         
4679       if (i == e)
4680         UnorderedChains.push_back(Root);
4681     }
4682     DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other,
4683                             &UnorderedChains[0], UnorderedChains.size()));
4684   }
4685
4686   // Lower the terminator after the copies are emitted.
4687   SDL.visit(*LLVMBB->getTerminator());
4688
4689   // Copy over any CaseBlock records that may now exist due to SwitchInst
4690   // lowering, as well as any jump table information.
4691   SwitchCases.clear();
4692   SwitchCases = SDL.SwitchCases;
4693   JTCases.clear();
4694   JTCases = SDL.JTCases;
4695   BitTestCases.clear();
4696   BitTestCases = SDL.BitTestCases;
4697     
4698   // Make sure the root of the DAG is up-to-date.
4699   DAG.setRoot(SDL.getRoot());
4700
4701   // Check whether calls in this block are real tail calls. Fix up CALL nodes
4702   // with correct tailcall attribute so that the target can rely on the tailcall
4703   // attribute indicating whether the call is really eligible for tail call
4704   // optimization.
4705   CheckDAGForTailCallsAndFixThem(DAG, TLI);
4706 }
4707
4708 void SelectionDAGISel::CodeGenAndEmitDAG(SelectionDAG &DAG) {
4709   DOUT << "Lowered selection DAG:\n";
4710   DEBUG(DAG.dump());
4711
4712   // Run the DAG combiner in pre-legalize mode.
4713   DAG.Combine(false, *AA);
4714   
4715   DOUT << "Optimized lowered selection DAG:\n";
4716   DEBUG(DAG.dump());
4717   
4718   // Second step, hack on the DAG until it only uses operations and types that
4719   // the target supports.
4720 #if 0  // Enable this some day.
4721   DAG.LegalizeTypes();
4722   // Someday even later, enable a dag combine pass here.
4723 #endif
4724   DAG.Legalize();
4725   
4726   DOUT << "Legalized selection DAG:\n";
4727   DEBUG(DAG.dump());
4728   
4729   // Run the DAG combiner in post-legalize mode.
4730   DAG.Combine(true, *AA);
4731   
4732   DOUT << "Optimized legalized selection DAG:\n";
4733   DEBUG(DAG.dump());
4734
4735   if (ViewISelDAGs) DAG.viewGraph();
4736
4737   // Third, instruction select all of the operations to machine code, adding the
4738   // code to the MachineBasicBlock.
4739   InstructionSelectBasicBlock(DAG);
4740   
4741   DOUT << "Selected machine code:\n";
4742   DEBUG(BB->dump());
4743 }  
4744
4745 void SelectionDAGISel::SelectBasicBlock(BasicBlock *LLVMBB, MachineFunction &MF,
4746                                         FunctionLoweringInfo &FuncInfo) {
4747   std::vector<std::pair<MachineInstr*, unsigned> > PHINodesToUpdate;
4748   {
4749     SelectionDAG DAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4750     CurDAG = &DAG;
4751   
4752     // First step, lower LLVM code to some DAG.  This DAG may use operations and
4753     // types that are not supported by the target.
4754     BuildSelectionDAG(DAG, LLVMBB, PHINodesToUpdate, FuncInfo);
4755
4756     // Second step, emit the lowered DAG as machine code.
4757     CodeGenAndEmitDAG(DAG);
4758   }
4759
4760   DOUT << "Total amount of phi nodes to update: "
4761        << PHINodesToUpdate.size() << "\n";
4762   DEBUG(for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i)
4763           DOUT << "Node " << i << " : (" << PHINodesToUpdate[i].first
4764                << ", " << PHINodesToUpdate[i].second << ")\n";);
4765   
4766   // Next, now that we know what the last MBB the LLVM BB expanded is, update
4767   // PHI nodes in successors.
4768   if (SwitchCases.empty() && JTCases.empty() && BitTestCases.empty()) {
4769     for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i) {
4770       MachineInstr *PHI = PHINodesToUpdate[i].first;
4771       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4772              "This is not a machine PHI node that we are updating!");
4773       PHI->addRegOperand(PHINodesToUpdate[i].second, false);
4774       PHI->addMachineBasicBlockOperand(BB);
4775     }
4776     return;
4777   }
4778
4779   for (unsigned i = 0, e = BitTestCases.size(); i != e; ++i) {
4780     // Lower header first, if it wasn't already lowered
4781     if (!BitTestCases[i].Emitted) {
4782       SelectionDAG HSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4783       CurDAG = &HSDAG;
4784       SelectionDAGLowering HSDL(HSDAG, TLI, *AA, FuncInfo);
4785       // Set the current basic block to the mbb we wish to insert the code into
4786       BB = BitTestCases[i].Parent;
4787       HSDL.setCurrentBasicBlock(BB);
4788       // Emit the code
4789       HSDL.visitBitTestHeader(BitTestCases[i]);
4790       HSDAG.setRoot(HSDL.getRoot());
4791       CodeGenAndEmitDAG(HSDAG);
4792     }    
4793
4794     for (unsigned j = 0, ej = BitTestCases[i].Cases.size(); j != ej; ++j) {
4795       SelectionDAG BSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4796       CurDAG = &BSDAG;
4797       SelectionDAGLowering BSDL(BSDAG, TLI, *AA, FuncInfo);
4798       // Set the current basic block to the mbb we wish to insert the code into
4799       BB = BitTestCases[i].Cases[j].ThisBB;
4800       BSDL.setCurrentBasicBlock(BB);
4801       // Emit the code
4802       if (j+1 != ej)
4803         BSDL.visitBitTestCase(BitTestCases[i].Cases[j+1].ThisBB,
4804                               BitTestCases[i].Reg,
4805                               BitTestCases[i].Cases[j]);
4806       else
4807         BSDL.visitBitTestCase(BitTestCases[i].Default,
4808                               BitTestCases[i].Reg,
4809                               BitTestCases[i].Cases[j]);
4810         
4811         
4812       BSDAG.setRoot(BSDL.getRoot());
4813       CodeGenAndEmitDAG(BSDAG);
4814     }
4815
4816     // Update PHI Nodes
4817     for (unsigned pi = 0, pe = PHINodesToUpdate.size(); pi != pe; ++pi) {
4818       MachineInstr *PHI = PHINodesToUpdate[pi].first;
4819       MachineBasicBlock *PHIBB = PHI->getParent();
4820       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4821              "This is not a machine PHI node that we are updating!");
4822       // This is "default" BB. We have two jumps to it. From "header" BB and
4823       // from last "case" BB.
4824       if (PHIBB == BitTestCases[i].Default) {
4825         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4826         PHI->addMachineBasicBlockOperand(BitTestCases[i].Parent);
4827         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4828         PHI->addMachineBasicBlockOperand(BitTestCases[i].Cases.back().ThisBB);
4829       }
4830       // One of "cases" BB.
4831       for (unsigned j = 0, ej = BitTestCases[i].Cases.size(); j != ej; ++j) {
4832         MachineBasicBlock* cBB = BitTestCases[i].Cases[j].ThisBB;
4833         if (cBB->succ_end() !=
4834             std::find(cBB->succ_begin(),cBB->succ_end(), PHIBB)) {
4835           PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4836           PHI->addMachineBasicBlockOperand(cBB);
4837         }
4838       }
4839     }
4840   }
4841
4842   // If the JumpTable record is filled in, then we need to emit a jump table.
4843   // Updating the PHI nodes is tricky in this case, since we need to determine
4844   // whether the PHI is a successor of the range check MBB or the jump table MBB
4845   for (unsigned i = 0, e = JTCases.size(); i != e; ++i) {
4846     // Lower header first, if it wasn't already lowered
4847     if (!JTCases[i].first.Emitted) {
4848       SelectionDAG HSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4849       CurDAG = &HSDAG;
4850       SelectionDAGLowering HSDL(HSDAG, TLI, *AA, FuncInfo);
4851       // Set the current basic block to the mbb we wish to insert the code into
4852       BB = JTCases[i].first.HeaderBB;
4853       HSDL.setCurrentBasicBlock(BB);
4854       // Emit the code
4855       HSDL.visitJumpTableHeader(JTCases[i].second, JTCases[i].first);
4856       HSDAG.setRoot(HSDL.getRoot());
4857       CodeGenAndEmitDAG(HSDAG);
4858     }
4859     
4860     SelectionDAG JSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4861     CurDAG = &JSDAG;
4862     SelectionDAGLowering JSDL(JSDAG, TLI, *AA, FuncInfo);
4863     // Set the current basic block to the mbb we wish to insert the code into
4864     BB = JTCases[i].second.MBB;
4865     JSDL.setCurrentBasicBlock(BB);
4866     // Emit the code
4867     JSDL.visitJumpTable(JTCases[i].second);
4868     JSDAG.setRoot(JSDL.getRoot());
4869     CodeGenAndEmitDAG(JSDAG);
4870     
4871     // Update PHI Nodes
4872     for (unsigned pi = 0, pe = PHINodesToUpdate.size(); pi != pe; ++pi) {
4873       MachineInstr *PHI = PHINodesToUpdate[pi].first;
4874       MachineBasicBlock *PHIBB = PHI->getParent();
4875       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4876              "This is not a machine PHI node that we are updating!");
4877       // "default" BB. We can go there only from header BB.
4878       if (PHIBB == JTCases[i].second.Default) {
4879         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4880         PHI->addMachineBasicBlockOperand(JTCases[i].first.HeaderBB);
4881       }
4882       // JT BB. Just iterate over successors here
4883       if (BB->succ_end() != std::find(BB->succ_begin(),BB->succ_end(), PHIBB)) {
4884         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4885         PHI->addMachineBasicBlockOperand(BB);
4886       }
4887     }
4888   }
4889   
4890   // If the switch block involved a branch to one of the actual successors, we
4891   // need to update PHI nodes in that block.
4892   for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i) {
4893     MachineInstr *PHI = PHINodesToUpdate[i].first;
4894     assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4895            "This is not a machine PHI node that we are updating!");
4896     if (BB->isSuccessor(PHI->getParent())) {
4897       PHI->addRegOperand(PHINodesToUpdate[i].second, false);
4898       PHI->addMachineBasicBlockOperand(BB);
4899     }
4900   }
4901   
4902   // If we generated any switch lowering information, build and codegen any
4903   // additional DAGs necessary.
4904   for (unsigned i = 0, e = SwitchCases.size(); i != e; ++i) {
4905     SelectionDAG SDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4906     CurDAG = &SDAG;
4907     SelectionDAGLowering SDL(SDAG, TLI, *AA, FuncInfo);
4908     
4909     // Set the current basic block to the mbb we wish to insert the code into
4910     BB = SwitchCases[i].ThisBB;
4911     SDL.setCurrentBasicBlock(BB);
4912     
4913     // Emit the code
4914     SDL.visitSwitchCase(SwitchCases[i]);
4915     SDAG.setRoot(SDL.getRoot());
4916     CodeGenAndEmitDAG(SDAG);
4917     
4918     // Handle any PHI nodes in successors of this chunk, as if we were coming
4919     // from the original BB before switch expansion.  Note that PHI nodes can
4920     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
4921     // handle them the right number of times.
4922     while ((BB = SwitchCases[i].TrueBB)) {  // Handle LHS and RHS.
4923       for (MachineBasicBlock::iterator Phi = BB->begin();
4924            Phi != BB->end() && Phi->getOpcode() == TargetInstrInfo::PHI; ++Phi){
4925         // This value for this PHI node is recorded in PHINodesToUpdate, get it.
4926         for (unsigned pn = 0; ; ++pn) {
4927           assert(pn != PHINodesToUpdate.size() && "Didn't find PHI entry!");
4928           if (PHINodesToUpdate[pn].first == Phi) {
4929             Phi->addRegOperand(PHINodesToUpdate[pn].second, false);
4930             Phi->addMachineBasicBlockOperand(SwitchCases[i].ThisBB);
4931             break;
4932           }
4933         }
4934       }
4935       
4936       // Don't process RHS if same block as LHS.
4937       if (BB == SwitchCases[i].FalseBB)
4938         SwitchCases[i].FalseBB = 0;
4939       
4940       // If we haven't handled the RHS, do so now.  Otherwise, we're done.
4941       SwitchCases[i].TrueBB = SwitchCases[i].FalseBB;
4942       SwitchCases[i].FalseBB = 0;
4943     }
4944     assert(SwitchCases[i].TrueBB == 0 && SwitchCases[i].FalseBB == 0);
4945   }
4946 }
4947
4948
4949 //===----------------------------------------------------------------------===//
4950 /// ScheduleAndEmitDAG - Pick a safe ordering and emit instructions for each
4951 /// target node in the graph.
4952 void SelectionDAGISel::ScheduleAndEmitDAG(SelectionDAG &DAG) {
4953   if (ViewSchedDAGs) DAG.viewGraph();
4954
4955   RegisterScheduler::FunctionPassCtor Ctor = RegisterScheduler::getDefault();
4956   
4957   if (!Ctor) {
4958     Ctor = ISHeuristic;
4959     RegisterScheduler::setDefault(Ctor);
4960   }
4961   
4962   ScheduleDAG *SL = Ctor(this, &DAG, BB);
4963   BB = SL->Run();
4964
4965   if (ViewSUnitDAGs) SL->viewGraph();
4966
4967   delete SL;
4968 }
4969
4970
4971 HazardRecognizer *SelectionDAGISel::CreateTargetHazardRecognizer() {
4972   return new HazardRecognizer();
4973 }
4974
4975 //===----------------------------------------------------------------------===//
4976 // Helper functions used by the generated instruction selector.
4977 //===----------------------------------------------------------------------===//
4978 // Calls to these methods are generated by tblgen.
4979
4980 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
4981 /// the dag combiner simplified the 255, we still want to match.  RHS is the
4982 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
4983 /// specified in the .td file (e.g. 255).
4984 bool SelectionDAGISel::CheckAndMask(SDOperand LHS, ConstantSDNode *RHS, 
4985                                     int64_t DesiredMaskS) const {
4986   uint64_t ActualMask = RHS->getValue();
4987   uint64_t DesiredMask =DesiredMaskS & MVT::getIntVTBitMask(LHS.getValueType());
4988   
4989   // If the actual mask exactly matches, success!
4990   if (ActualMask == DesiredMask)
4991     return true;
4992   
4993   // If the actual AND mask is allowing unallowed bits, this doesn't match.
4994   if (ActualMask & ~DesiredMask)
4995     return false;
4996   
4997   // Otherwise, the DAG Combiner may have proven that the value coming in is
4998   // either already zero or is not demanded.  Check for known zero input bits.
4999   uint64_t NeededMask = DesiredMask & ~ActualMask;
5000   if (CurDAG->MaskedValueIsZero(LHS, NeededMask))
5001     return true;
5002   
5003   // TODO: check to see if missing bits are just not demanded.
5004
5005   // Otherwise, this pattern doesn't match.
5006   return false;
5007 }
5008
5009 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
5010 /// the dag combiner simplified the 255, we still want to match.  RHS is the
5011 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
5012 /// specified in the .td file (e.g. 255).
5013 bool SelectionDAGISel::CheckOrMask(SDOperand LHS, ConstantSDNode *RHS, 
5014                                     int64_t DesiredMaskS) const {
5015   uint64_t ActualMask = RHS->getValue();
5016   uint64_t DesiredMask =DesiredMaskS & MVT::getIntVTBitMask(LHS.getValueType());
5017   
5018   // If the actual mask exactly matches, success!
5019   if (ActualMask == DesiredMask)
5020     return true;
5021   
5022   // If the actual AND mask is allowing unallowed bits, this doesn't match.
5023   if (ActualMask & ~DesiredMask)
5024     return false;
5025   
5026   // Otherwise, the DAG Combiner may have proven that the value coming in is
5027   // either already zero or is not demanded.  Check for known zero input bits.
5028   uint64_t NeededMask = DesiredMask & ~ActualMask;
5029   
5030   uint64_t KnownZero, KnownOne;
5031   CurDAG->ComputeMaskedBits(LHS, NeededMask, KnownZero, KnownOne);
5032   
5033   // If all the missing bits in the or are already known to be set, match!
5034   if ((NeededMask & KnownOne) == NeededMask)
5035     return true;
5036   
5037   // TODO: check to see if missing bits are just not demanded.
5038   
5039   // Otherwise, this pattern doesn't match.
5040   return false;
5041 }
5042
5043
5044 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
5045 /// by tblgen.  Others should not call it.
5046 void SelectionDAGISel::
5047 SelectInlineAsmMemoryOperands(std::vector<SDOperand> &Ops, SelectionDAG &DAG) {
5048   std::vector<SDOperand> InOps;
5049   std::swap(InOps, Ops);
5050
5051   Ops.push_back(InOps[0]);  // input chain.
5052   Ops.push_back(InOps[1]);  // input asm string.
5053
5054   unsigned i = 2, e = InOps.size();
5055   if (InOps[e-1].getValueType() == MVT::Flag)
5056     --e;  // Don't process a flag operand if it is here.
5057   
5058   while (i != e) {
5059     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getValue();
5060     if ((Flags & 7) != 4 /*MEM*/) {
5061       // Just skip over this operand, copying the operands verbatim.
5062       Ops.insert(Ops.end(), InOps.begin()+i, InOps.begin()+i+(Flags >> 3) + 1);
5063       i += (Flags >> 3) + 1;
5064     } else {
5065       assert((Flags >> 3) == 1 && "Memory operand with multiple values?");
5066       // Otherwise, this is a memory operand.  Ask the target to select it.
5067       std::vector<SDOperand> SelOps;
5068       if (SelectInlineAsmMemoryOperand(InOps[i+1], 'm', SelOps, DAG)) {
5069         cerr << "Could not match memory address.  Inline asm failure!\n";
5070         exit(1);
5071       }
5072       
5073       // Add this to the output node.
5074       MVT::ValueType IntPtrTy = DAG.getTargetLoweringInfo().getPointerTy();
5075       Ops.push_back(DAG.getTargetConstant(4/*MEM*/ | (SelOps.size() << 3),
5076                                           IntPtrTy));
5077       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
5078       i += 2;
5079     }
5080   }
5081   
5082   // Add the flag input back if present.
5083   if (e != InOps.size())
5084     Ops.push_back(InOps.back());
5085 }
5086
5087 char SelectionDAGISel::ID = 0;