Use hidden visibility to make symbols in an anonymous namespace get
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "llvm/CodeGen/SelectionDAGISel.h"
16 #include "llvm/CodeGen/ScheduleDAG.h"
17 #include "llvm/CallingConv.h"
18 #include "llvm/Constants.h"
19 #include "llvm/DerivedTypes.h"
20 #include "llvm/Function.h"
21 #include "llvm/GlobalVariable.h"
22 #include "llvm/InlineAsm.h"
23 #include "llvm/Instructions.h"
24 #include "llvm/Intrinsics.h"
25 #include "llvm/IntrinsicInst.h"
26 #include "llvm/CodeGen/IntrinsicLowering.h"
27 #include "llvm/CodeGen/MachineDebugInfo.h"
28 #include "llvm/CodeGen/MachineFunction.h"
29 #include "llvm/CodeGen/MachineFrameInfo.h"
30 #include "llvm/CodeGen/MachineJumpTableInfo.h"
31 #include "llvm/CodeGen/MachineInstrBuilder.h"
32 #include "llvm/CodeGen/SelectionDAG.h"
33 #include "llvm/CodeGen/SSARegMap.h"
34 #include "llvm/Target/MRegisterInfo.h"
35 #include "llvm/Target/TargetData.h"
36 #include "llvm/Target/TargetFrameInfo.h"
37 #include "llvm/Target/TargetInstrInfo.h"
38 #include "llvm/Target/TargetLowering.h"
39 #include "llvm/Target/TargetMachine.h"
40 #include "llvm/Target/TargetOptions.h"
41 #include "llvm/Transforms/Utils/BasicBlockUtils.h"
42 #include "llvm/Support/CommandLine.h"
43 #include "llvm/Support/MathExtras.h"
44 #include "llvm/Support/Debug.h"
45 #include "llvm/Support/Visibility.h"
46 #include <map>
47 #include <set>
48 #include <iostream>
49 #include <algorithm>
50 using namespace llvm;
51
52 #ifndef NDEBUG
53 static cl::opt<bool>
54 ViewISelDAGs("view-isel-dags", cl::Hidden,
55           cl::desc("Pop up a window to show isel dags as they are selected"));
56 static cl::opt<bool>
57 ViewSchedDAGs("view-sched-dags", cl::Hidden,
58           cl::desc("Pop up a window to show sched dags as they are processed"));
59 #else
60 static const bool ViewISelDAGs = 0, ViewSchedDAGs = 0;
61 #endif
62
63 // Scheduling heuristics
64 enum SchedHeuristics {
65   defaultScheduling,      // Let the target specify its preference.
66   noScheduling,           // No scheduling, emit breadth first sequence.
67   simpleScheduling,       // Two pass, min. critical path, max. utilization.
68   simpleNoItinScheduling, // Same as above exact using generic latency.
69   listSchedulingBURR,     // Bottom-up reg reduction list scheduling.
70   listSchedulingTDRR,     // Top-down reg reduction list scheduling.
71   listSchedulingTD        // Top-down list scheduler.
72 };
73
74 namespace {
75   cl::opt<SchedHeuristics>
76   ISHeuristic(
77     "sched",
78     cl::desc("Choose scheduling style"),
79     cl::init(defaultScheduling),
80     cl::values(
81       clEnumValN(defaultScheduling, "default",
82                  "Target preferred scheduling style"),
83       clEnumValN(noScheduling, "none",
84                  "No scheduling: breadth first sequencing"),
85       clEnumValN(simpleScheduling, "simple",
86                  "Simple two pass scheduling: minimize critical path "
87                  "and maximize processor utilization"),
88       clEnumValN(simpleNoItinScheduling, "simple-noitin",
89                  "Simple two pass scheduling: Same as simple "
90                  "except using generic latency"),
91       clEnumValN(listSchedulingBURR, "list-burr",
92                  "Bottom-up register reduction list scheduling"),
93       clEnumValN(listSchedulingTDRR, "list-tdrr",
94                  "Top-down register reduction list scheduling"),
95       clEnumValN(listSchedulingTD, "list-td",
96                  "Top-down list scheduler"),
97       clEnumValEnd));
98 } // namespace
99
100 namespace {
101   /// RegsForValue - This struct represents the physical registers that a
102   /// particular value is assigned and the type information about the value.
103   /// This is needed because values can be promoted into larger registers and
104   /// expanded into multiple smaller registers than the value.
105   struct VISIBILITY_HIDDEN RegsForValue {
106     /// Regs - This list hold the register (for legal and promoted values)
107     /// or register set (for expanded values) that the value should be assigned
108     /// to.
109     std::vector<unsigned> Regs;
110     
111     /// RegVT - The value type of each register.
112     ///
113     MVT::ValueType RegVT;
114     
115     /// ValueVT - The value type of the LLVM value, which may be promoted from
116     /// RegVT or made from merging the two expanded parts.
117     MVT::ValueType ValueVT;
118     
119     RegsForValue() : RegVT(MVT::Other), ValueVT(MVT::Other) {}
120     
121     RegsForValue(unsigned Reg, MVT::ValueType regvt, MVT::ValueType valuevt)
122       : RegVT(regvt), ValueVT(valuevt) {
123         Regs.push_back(Reg);
124     }
125     RegsForValue(const std::vector<unsigned> &regs, 
126                  MVT::ValueType regvt, MVT::ValueType valuevt)
127       : Regs(regs), RegVT(regvt), ValueVT(valuevt) {
128     }
129     
130     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
131     /// this value and returns the result as a ValueVT value.  This uses 
132     /// Chain/Flag as the input and updates them for the output Chain/Flag.
133     SDOperand getCopyFromRegs(SelectionDAG &DAG,
134                               SDOperand &Chain, SDOperand &Flag) const;
135
136     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
137     /// specified value into the registers specified by this object.  This uses 
138     /// Chain/Flag as the input and updates them for the output Chain/Flag.
139     void getCopyToRegs(SDOperand Val, SelectionDAG &DAG,
140                        SDOperand &Chain, SDOperand &Flag,
141                        MVT::ValueType PtrVT) const;
142     
143     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
144     /// operand list.  This adds the code marker and includes the number of 
145     /// values added into it.
146     void AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
147                               std::vector<SDOperand> &Ops) const;
148   };
149 }
150
151 namespace llvm {
152   //===--------------------------------------------------------------------===//
153   /// FunctionLoweringInfo - This contains information that is global to a
154   /// function that is used when lowering a region of the function.
155   class FunctionLoweringInfo {
156   public:
157     TargetLowering &TLI;
158     Function &Fn;
159     MachineFunction &MF;
160     SSARegMap *RegMap;
161
162     FunctionLoweringInfo(TargetLowering &TLI, Function &Fn,MachineFunction &MF);
163
164     /// MBBMap - A mapping from LLVM basic blocks to their machine code entry.
165     std::map<const BasicBlock*, MachineBasicBlock *> MBBMap;
166
167     /// ValueMap - Since we emit code for the function a basic block at a time,
168     /// we must remember which virtual registers hold the values for
169     /// cross-basic-block values.
170     std::map<const Value*, unsigned> ValueMap;
171
172     /// StaticAllocaMap - Keep track of frame indices for fixed sized allocas in
173     /// the entry block.  This allows the allocas to be efficiently referenced
174     /// anywhere in the function.
175     std::map<const AllocaInst*, int> StaticAllocaMap;
176
177     unsigned MakeReg(MVT::ValueType VT) {
178       return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
179     }
180
181     unsigned CreateRegForValue(const Value *V);
182     
183     unsigned InitializeRegForValue(const Value *V) {
184       unsigned &R = ValueMap[V];
185       assert(R == 0 && "Already initialized this value register!");
186       return R = CreateRegForValue(V);
187     }
188   };
189 }
190
191 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
192 /// PHI nodes or outside of the basic block that defines it, or used by a 
193 /// switch instruction, which may expand to multiple basic blocks.
194 static bool isUsedOutsideOfDefiningBlock(Instruction *I) {
195   if (isa<PHINode>(I)) return true;
196   BasicBlock *BB = I->getParent();
197   for (Value::use_iterator UI = I->use_begin(), E = I->use_end(); UI != E; ++UI)
198     if (cast<Instruction>(*UI)->getParent() != BB || isa<PHINode>(*UI) ||
199         isa<SwitchInst>(*UI))
200       return true;
201   return false;
202 }
203
204 /// isOnlyUsedInEntryBlock - If the specified argument is only used in the
205 /// entry block, return true.  This includes arguments used by switches, since
206 /// the switch may expand into multiple basic blocks.
207 static bool isOnlyUsedInEntryBlock(Argument *A) {
208   BasicBlock *Entry = A->getParent()->begin();
209   for (Value::use_iterator UI = A->use_begin(), E = A->use_end(); UI != E; ++UI)
210     if (cast<Instruction>(*UI)->getParent() != Entry || isa<SwitchInst>(*UI))
211       return false;  // Use not in entry block.
212   return true;
213 }
214
215 FunctionLoweringInfo::FunctionLoweringInfo(TargetLowering &tli,
216                                            Function &fn, MachineFunction &mf)
217     : TLI(tli), Fn(fn), MF(mf), RegMap(MF.getSSARegMap()) {
218
219   // Create a vreg for each argument register that is not dead and is used
220   // outside of the entry block for the function.
221   for (Function::arg_iterator AI = Fn.arg_begin(), E = Fn.arg_end();
222        AI != E; ++AI)
223     if (!isOnlyUsedInEntryBlock(AI))
224       InitializeRegForValue(AI);
225
226   // Initialize the mapping of values to registers.  This is only set up for
227   // instruction values that are used outside of the block that defines
228   // them.
229   Function::iterator BB = Fn.begin(), EB = Fn.end();
230   for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
231     if (AllocaInst *AI = dyn_cast<AllocaInst>(I))
232       if (ConstantUInt *CUI = dyn_cast<ConstantUInt>(AI->getArraySize())) {
233         const Type *Ty = AI->getAllocatedType();
234         uint64_t TySize = TLI.getTargetData()->getTypeSize(Ty);
235         unsigned Align = 
236           std::max((unsigned)TLI.getTargetData()->getTypeAlignment(Ty),
237                    AI->getAlignment());
238
239         // If the alignment of the value is smaller than the size of the value,
240         // and if the size of the value is particularly small (<= 8 bytes),
241         // round up to the size of the value for potentially better performance.
242         //
243         // FIXME: This could be made better with a preferred alignment hook in
244         // TargetData.  It serves primarily to 8-byte align doubles for X86.
245         if (Align < TySize && TySize <= 8) Align = TySize;
246         TySize *= CUI->getValue();   // Get total allocated size.
247         if (TySize == 0) TySize = 1; // Don't create zero-sized stack objects.
248         StaticAllocaMap[AI] =
249           MF.getFrameInfo()->CreateStackObject((unsigned)TySize, Align);
250       }
251
252   for (; BB != EB; ++BB)
253     for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
254       if (!I->use_empty() && isUsedOutsideOfDefiningBlock(I))
255         if (!isa<AllocaInst>(I) ||
256             !StaticAllocaMap.count(cast<AllocaInst>(I)))
257           InitializeRegForValue(I);
258
259   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
260   // also creates the initial PHI MachineInstrs, though none of the input
261   // operands are populated.
262   for (BB = Fn.begin(), EB = Fn.end(); BB != EB; ++BB) {
263     MachineBasicBlock *MBB = new MachineBasicBlock(BB);
264     MBBMap[BB] = MBB;
265     MF.getBasicBlockList().push_back(MBB);
266
267     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
268     // appropriate.
269     PHINode *PN;
270     for (BasicBlock::iterator I = BB->begin();
271          (PN = dyn_cast<PHINode>(I)); ++I)
272       if (!PN->use_empty()) {
273         MVT::ValueType VT = TLI.getValueType(PN->getType());
274         unsigned NumElements;
275         if (VT != MVT::Vector)
276           NumElements = TLI.getNumElements(VT);
277         else {
278           MVT::ValueType VT1,VT2;
279           NumElements = 
280             TLI.getPackedTypeBreakdown(cast<PackedType>(PN->getType()),
281                                        VT1, VT2);
282         }
283         unsigned PHIReg = ValueMap[PN];
284         assert(PHIReg &&"PHI node does not have an assigned virtual register!");
285         for (unsigned i = 0; i != NumElements; ++i)
286           BuildMI(MBB, TargetInstrInfo::PHI, PN->getNumOperands(), PHIReg+i);
287       }
288   }
289 }
290
291 /// CreateRegForValue - Allocate the appropriate number of virtual registers of
292 /// the correctly promoted or expanded types.  Assign these registers
293 /// consecutive vreg numbers and return the first assigned number.
294 unsigned FunctionLoweringInfo::CreateRegForValue(const Value *V) {
295   MVT::ValueType VT = TLI.getValueType(V->getType());
296   
297   // The number of multiples of registers that we need, to, e.g., split up
298   // a <2 x int64> -> 4 x i32 registers.
299   unsigned NumVectorRegs = 1;
300   
301   // If this is a packed type, figure out what type it will decompose into
302   // and how many of the elements it will use.
303   if (VT == MVT::Vector) {
304     const PackedType *PTy = cast<PackedType>(V->getType());
305     unsigned NumElts = PTy->getNumElements();
306     MVT::ValueType EltTy = TLI.getValueType(PTy->getElementType());
307     
308     // Divide the input until we get to a supported size.  This will always
309     // end with a scalar if the target doesn't support vectors.
310     while (NumElts > 1 && !TLI.isTypeLegal(getVectorType(EltTy, NumElts))) {
311       NumElts >>= 1;
312       NumVectorRegs <<= 1;
313     }
314     if (NumElts == 1)
315       VT = EltTy;
316     else
317       VT = getVectorType(EltTy, NumElts);
318   }
319   
320   // The common case is that we will only create one register for this
321   // value.  If we have that case, create and return the virtual register.
322   unsigned NV = TLI.getNumElements(VT);
323   if (NV == 1) {
324     // If we are promoting this value, pick the next largest supported type.
325     MVT::ValueType PromotedType = TLI.getTypeToTransformTo(VT);
326     unsigned Reg = MakeReg(PromotedType);
327     // If this is a vector of supported or promoted types (e.g. 4 x i16),
328     // create all of the registers.
329     for (unsigned i = 1; i != NumVectorRegs; ++i)
330       MakeReg(PromotedType);
331     return Reg;
332   }
333   
334   // If this value is represented with multiple target registers, make sure
335   // to create enough consecutive registers of the right (smaller) type.
336   unsigned NT = VT-1;  // Find the type to use.
337   while (TLI.getNumElements((MVT::ValueType)NT) != 1)
338     --NT;
339   
340   unsigned R = MakeReg((MVT::ValueType)NT);
341   for (unsigned i = 1; i != NV*NumVectorRegs; ++i)
342     MakeReg((MVT::ValueType)NT);
343   return R;
344 }
345
346 //===----------------------------------------------------------------------===//
347 /// SelectionDAGLowering - This is the common target-independent lowering
348 /// implementation that is parameterized by a TargetLowering object.
349 /// Also, targets can overload any lowering method.
350 ///
351 namespace llvm {
352 class SelectionDAGLowering {
353   MachineBasicBlock *CurMBB;
354
355   std::map<const Value*, SDOperand> NodeMap;
356
357   /// PendingLoads - Loads are not emitted to the program immediately.  We bunch
358   /// them up and then emit token factor nodes when possible.  This allows us to
359   /// get simple disambiguation between loads without worrying about alias
360   /// analysis.
361   std::vector<SDOperand> PendingLoads;
362
363   /// Case - A pair of values to record the Value for a switch case, and the
364   /// case's target basic block.  
365   typedef std::pair<Constant*, MachineBasicBlock*> Case;
366   typedef std::vector<Case>::iterator              CaseItr;
367   typedef std::pair<CaseItr, CaseItr>              CaseRange;
368
369   /// CaseRec - A struct with ctor used in lowering switches to a binary tree
370   /// of conditional branches.
371   struct CaseRec {
372     CaseRec(MachineBasicBlock *bb, Constant *lt, Constant *ge, CaseRange r) :
373     CaseBB(bb), LT(lt), GE(ge), Range(r) {}
374
375     /// CaseBB - The MBB in which to emit the compare and branch
376     MachineBasicBlock *CaseBB;
377     /// LT, GE - If nonzero, we know the current case value must be less-than or
378     /// greater-than-or-equal-to these Constants.
379     Constant *LT;
380     Constant *GE;
381     /// Range - A pair of iterators representing the range of case values to be
382     /// processed at this point in the binary search tree.
383     CaseRange Range;
384   };
385   
386   /// The comparison function for sorting Case values.
387   struct CaseCmp {
388     bool operator () (const Case& C1, const Case& C2) {
389       if (const ConstantUInt* U1 = dyn_cast<const ConstantUInt>(C1.first))
390         return U1->getValue() < cast<const ConstantUInt>(C2.first)->getValue();
391       
392       const ConstantSInt* S1 = dyn_cast<const ConstantSInt>(C1.first);
393       return S1->getValue() < cast<const ConstantSInt>(C2.first)->getValue();
394     }
395   };
396   
397 public:
398   // TLI - This is information that describes the available target features we
399   // need for lowering.  This indicates when operations are unavailable,
400   // implemented with a libcall, etc.
401   TargetLowering &TLI;
402   SelectionDAG &DAG;
403   const TargetData *TD;
404
405   /// SwitchCases - Vector of CaseBlock structures used to communicate
406   /// SwitchInst code generation information.
407   std::vector<SelectionDAGISel::CaseBlock> SwitchCases;
408   SelectionDAGISel::JumpTable JT;
409   
410   /// FuncInfo - Information about the function as a whole.
411   ///
412   FunctionLoweringInfo &FuncInfo;
413
414   SelectionDAGLowering(SelectionDAG &dag, TargetLowering &tli,
415                        FunctionLoweringInfo &funcinfo)
416     : TLI(tli), DAG(dag), TD(DAG.getTarget().getTargetData()),
417       JT(0,0,0,0), FuncInfo(funcinfo) {
418   }
419
420   /// getRoot - Return the current virtual root of the Selection DAG.
421   ///
422   SDOperand getRoot() {
423     if (PendingLoads.empty())
424       return DAG.getRoot();
425
426     if (PendingLoads.size() == 1) {
427       SDOperand Root = PendingLoads[0];
428       DAG.setRoot(Root);
429       PendingLoads.clear();
430       return Root;
431     }
432
433     // Otherwise, we have to make a token factor node.
434     SDOperand Root = DAG.getNode(ISD::TokenFactor, MVT::Other, PendingLoads);
435     PendingLoads.clear();
436     DAG.setRoot(Root);
437     return Root;
438   }
439
440   void visit(Instruction &I) { visit(I.getOpcode(), I); }
441
442   void visit(unsigned Opcode, User &I) {
443     switch (Opcode) {
444     default: assert(0 && "Unknown instruction type encountered!");
445              abort();
446       // Build the switch statement using the Instruction.def file.
447 #define HANDLE_INST(NUM, OPCODE, CLASS) \
448     case Instruction::OPCODE:return visit##OPCODE((CLASS&)I);
449 #include "llvm/Instruction.def"
450     }
451   }
452
453   void setCurrentBasicBlock(MachineBasicBlock *MBB) { CurMBB = MBB; }
454
455   SDOperand getLoadFrom(const Type *Ty, SDOperand Ptr,
456                         SDOperand SrcValue, SDOperand Root,
457                         bool isVolatile);
458
459   SDOperand getIntPtrConstant(uint64_t Val) {
460     return DAG.getConstant(Val, TLI.getPointerTy());
461   }
462
463   SDOperand getValue(const Value *V);
464
465   const SDOperand &setValue(const Value *V, SDOperand NewN) {
466     SDOperand &N = NodeMap[V];
467     assert(N.Val == 0 && "Already set a value for this node!");
468     return N = NewN;
469   }
470   
471   RegsForValue GetRegistersForValue(const std::string &ConstrCode,
472                                     MVT::ValueType VT,
473                                     bool OutReg, bool InReg,
474                                     std::set<unsigned> &OutputRegs, 
475                                     std::set<unsigned> &InputRegs);
476
477   // Terminator instructions.
478   void visitRet(ReturnInst &I);
479   void visitBr(BranchInst &I);
480   void visitSwitch(SwitchInst &I);
481   void visitUnreachable(UnreachableInst &I) { /* noop */ }
482
483   // Helper for visitSwitch
484   void visitSwitchCase(SelectionDAGISel::CaseBlock &CB);
485   void visitJumpTable(SelectionDAGISel::JumpTable &JT);
486   
487   // These all get lowered before this pass.
488   void visitInvoke(InvokeInst &I) { assert(0 && "TODO"); }
489   void visitUnwind(UnwindInst &I) { assert(0 && "TODO"); }
490
491   void visitBinary(User &I, unsigned IntOp, unsigned FPOp, unsigned VecOp);
492   void visitShift(User &I, unsigned Opcode);
493   void visitAdd(User &I) { 
494     visitBinary(I, ISD::ADD, ISD::FADD, ISD::VADD); 
495   }
496   void visitSub(User &I);
497   void visitMul(User &I) { 
498     visitBinary(I, ISD::MUL, ISD::FMUL, ISD::VMUL); 
499   }
500   void visitDiv(User &I) {
501     const Type *Ty = I.getType();
502     visitBinary(I,
503                 Ty->isSigned() ? ISD::SDIV : ISD::UDIV, ISD::FDIV,
504                 Ty->isSigned() ? ISD::VSDIV : ISD::VUDIV);
505   }
506   void visitRem(User &I) {
507     const Type *Ty = I.getType();
508     visitBinary(I, Ty->isSigned() ? ISD::SREM : ISD::UREM, ISD::FREM, 0);
509   }
510   void visitAnd(User &I) { visitBinary(I, ISD::AND, 0, ISD::VAND); }
511   void visitOr (User &I) { visitBinary(I, ISD::OR,  0, ISD::VOR); }
512   void visitXor(User &I) { visitBinary(I, ISD::XOR, 0, ISD::VXOR); }
513   void visitShl(User &I) { visitShift(I, ISD::SHL); }
514   void visitShr(User &I) { 
515     visitShift(I, I.getType()->isUnsigned() ? ISD::SRL : ISD::SRA);
516   }
517
518   void visitSetCC(User &I, ISD::CondCode SignedOpc, ISD::CondCode UnsignedOpc,
519                   ISD::CondCode FPOpc);
520   void visitSetEQ(User &I) { visitSetCC(I, ISD::SETEQ, ISD::SETEQ, 
521                                         ISD::SETOEQ); }
522   void visitSetNE(User &I) { visitSetCC(I, ISD::SETNE, ISD::SETNE,
523                                         ISD::SETUNE); }
524   void visitSetLE(User &I) { visitSetCC(I, ISD::SETLE, ISD::SETULE,
525                                         ISD::SETOLE); }
526   void visitSetGE(User &I) { visitSetCC(I, ISD::SETGE, ISD::SETUGE,
527                                         ISD::SETOGE); }
528   void visitSetLT(User &I) { visitSetCC(I, ISD::SETLT, ISD::SETULT,
529                                         ISD::SETOLT); }
530   void visitSetGT(User &I) { visitSetCC(I, ISD::SETGT, ISD::SETUGT,
531                                         ISD::SETOGT); }
532
533   void visitExtractElement(User &I);
534   void visitInsertElement(User &I);
535   void visitShuffleVector(User &I);
536
537   void visitGetElementPtr(User &I);
538   void visitCast(User &I);
539   void visitSelect(User &I);
540
541   void visitMalloc(MallocInst &I);
542   void visitFree(FreeInst &I);
543   void visitAlloca(AllocaInst &I);
544   void visitLoad(LoadInst &I);
545   void visitStore(StoreInst &I);
546   void visitPHI(PHINode &I) { } // PHI nodes are handled specially.
547   void visitCall(CallInst &I);
548   void visitInlineAsm(CallInst &I);
549   const char *visitIntrinsicCall(CallInst &I, unsigned Intrinsic);
550   void visitTargetIntrinsic(CallInst &I, unsigned Intrinsic);
551
552   void visitVAStart(CallInst &I);
553   void visitVAArg(VAArgInst &I);
554   void visitVAEnd(CallInst &I);
555   void visitVACopy(CallInst &I);
556   void visitFrameReturnAddress(CallInst &I, bool isFrameAddress);
557
558   void visitMemIntrinsic(CallInst &I, unsigned Op);
559
560   void visitUserOp1(Instruction &I) {
561     assert(0 && "UserOp1 should not exist at instruction selection time!");
562     abort();
563   }
564   void visitUserOp2(Instruction &I) {
565     assert(0 && "UserOp2 should not exist at instruction selection time!");
566     abort();
567   }
568 };
569 } // end namespace llvm
570
571 SDOperand SelectionDAGLowering::getValue(const Value *V) {
572   SDOperand &N = NodeMap[V];
573   if (N.Val) return N;
574   
575   const Type *VTy = V->getType();
576   MVT::ValueType VT = TLI.getValueType(VTy);
577   if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(V))) {
578     if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
579       visit(CE->getOpcode(), *CE);
580       assert(N.Val && "visit didn't populate the ValueMap!");
581       return N;
582     } else if (GlobalValue *GV = dyn_cast<GlobalValue>(C)) {
583       return N = DAG.getGlobalAddress(GV, VT);
584     } else if (isa<ConstantPointerNull>(C)) {
585       return N = DAG.getConstant(0, TLI.getPointerTy());
586     } else if (isa<UndefValue>(C)) {
587       if (!isa<PackedType>(VTy))
588         return N = DAG.getNode(ISD::UNDEF, VT);
589
590       // Create a VBUILD_VECTOR of undef nodes.
591       const PackedType *PTy = cast<PackedType>(VTy);
592       unsigned NumElements = PTy->getNumElements();
593       MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
594
595       std::vector<SDOperand> Ops;
596       Ops.assign(NumElements, DAG.getNode(ISD::UNDEF, PVT));
597       
598       // Create a VConstant node with generic Vector type.
599       Ops.push_back(DAG.getConstant(NumElements, MVT::i32));
600       Ops.push_back(DAG.getValueType(PVT));
601       return N = DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, Ops);
602     } else if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
603       return N = DAG.getConstantFP(CFP->getValue(), VT);
604     } else if (const PackedType *PTy = dyn_cast<PackedType>(VTy)) {
605       unsigned NumElements = PTy->getNumElements();
606       MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
607       
608       // Now that we know the number and type of the elements, push a
609       // Constant or ConstantFP node onto the ops list for each element of
610       // the packed constant.
611       std::vector<SDOperand> Ops;
612       if (ConstantPacked *CP = dyn_cast<ConstantPacked>(C)) {
613         for (unsigned i = 0; i != NumElements; ++i)
614           Ops.push_back(getValue(CP->getOperand(i)));
615       } else {
616         assert(isa<ConstantAggregateZero>(C) && "Unknown packed constant!");
617         SDOperand Op;
618         if (MVT::isFloatingPoint(PVT))
619           Op = DAG.getConstantFP(0, PVT);
620         else
621           Op = DAG.getConstant(0, PVT);
622         Ops.assign(NumElements, Op);
623       }
624       
625       // Create a VBUILD_VECTOR node with generic Vector type.
626       Ops.push_back(DAG.getConstant(NumElements, MVT::i32));
627       Ops.push_back(DAG.getValueType(PVT));
628       return N = DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, Ops);
629     } else {
630       // Canonicalize all constant ints to be unsigned.
631       return N = DAG.getConstant(cast<ConstantIntegral>(C)->getRawValue(),VT);
632     }
633   }
634       
635   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
636     std::map<const AllocaInst*, int>::iterator SI =
637     FuncInfo.StaticAllocaMap.find(AI);
638     if (SI != FuncInfo.StaticAllocaMap.end())
639       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
640   }
641       
642   std::map<const Value*, unsigned>::const_iterator VMI =
643       FuncInfo.ValueMap.find(V);
644   assert(VMI != FuncInfo.ValueMap.end() && "Value not in map!");
645   
646   unsigned InReg = VMI->second;
647   
648   // If this type is not legal, make it so now.
649   if (VT != MVT::Vector) {
650     MVT::ValueType DestVT = TLI.getTypeToTransformTo(VT);
651   
652     N = DAG.getCopyFromReg(DAG.getEntryNode(), InReg, DestVT);
653     if (DestVT < VT) {
654       // Source must be expanded.  This input value is actually coming from the
655       // register pair VMI->second and VMI->second+1.
656       N = DAG.getNode(ISD::BUILD_PAIR, VT, N,
657                       DAG.getCopyFromReg(DAG.getEntryNode(), InReg+1, DestVT));
658     } else if (DestVT > VT) { // Promotion case
659       if (MVT::isFloatingPoint(VT))
660         N = DAG.getNode(ISD::FP_ROUND, VT, N);
661       else
662         N = DAG.getNode(ISD::TRUNCATE, VT, N);
663     }
664   } else {
665     // Otherwise, if this is a vector, make it available as a generic vector
666     // here.
667     MVT::ValueType PTyElementVT, PTyLegalElementVT;
668     const PackedType *PTy = cast<PackedType>(VTy);
669     unsigned NE = TLI.getPackedTypeBreakdown(PTy, PTyElementVT,
670                                              PTyLegalElementVT);
671
672     // Build a VBUILD_VECTOR with the input registers.
673     std::vector<SDOperand> Ops;
674     if (PTyElementVT == PTyLegalElementVT) {
675       // If the value types are legal, just VBUILD the CopyFromReg nodes.
676       for (unsigned i = 0; i != NE; ++i)
677         Ops.push_back(DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
678                                          PTyElementVT));
679     } else if (PTyElementVT < PTyLegalElementVT) {
680       // If the register was promoted, use TRUNCATE of FP_ROUND as appropriate.
681       for (unsigned i = 0; i != NE; ++i) {
682         SDOperand Op = DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
683                                           PTyElementVT);
684         if (MVT::isFloatingPoint(PTyElementVT))
685           Op = DAG.getNode(ISD::FP_ROUND, PTyElementVT, Op);
686         else
687           Op = DAG.getNode(ISD::TRUNCATE, PTyElementVT, Op);
688         Ops.push_back(Op);
689       }
690     } else {
691       // If the register was expanded, use BUILD_PAIR.
692       assert((NE & 1) == 0 && "Must expand into a multiple of 2 elements!");
693       for (unsigned i = 0; i != NE/2; ++i) {
694         SDOperand Op0 = DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
695                                            PTyElementVT);
696         SDOperand Op1 = DAG.getCopyFromReg(DAG.getEntryNode(), InReg++, 
697                                            PTyElementVT);
698         Ops.push_back(DAG.getNode(ISD::BUILD_PAIR, VT, Op0, Op1));
699       }
700     }
701     
702     Ops.push_back(DAG.getConstant(NE, MVT::i32));
703     Ops.push_back(DAG.getValueType(PTyLegalElementVT));
704     N = DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, Ops);
705     
706     // Finally, use a VBIT_CONVERT to make this available as the appropriate
707     // vector type.
708     N = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, N, 
709                     DAG.getConstant(PTy->getNumElements(),
710                                     MVT::i32),
711                     DAG.getValueType(TLI.getValueType(PTy->getElementType())));
712   }
713   
714   return N;
715 }
716
717
718 void SelectionDAGLowering::visitRet(ReturnInst &I) {
719   if (I.getNumOperands() == 0) {
720     DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other, getRoot()));
721     return;
722   }
723   std::vector<SDOperand> NewValues;
724   NewValues.push_back(getRoot());
725   for (unsigned i = 0, e = I.getNumOperands(); i != e; ++i) {
726     SDOperand RetOp = getValue(I.getOperand(i));
727     bool isSigned = I.getOperand(i)->getType()->isSigned();
728     
729     // If this is an integer return value, we need to promote it ourselves to
730     // the full width of a register, since LegalizeOp will use ANY_EXTEND rather
731     // than sign/zero.
732     // FIXME: C calling convention requires the return type to be promoted to
733     // at least 32-bit. But this is not necessary for non-C calling conventions.
734     if (MVT::isInteger(RetOp.getValueType()) && 
735         RetOp.getValueType() < MVT::i64) {
736       MVT::ValueType TmpVT;
737       if (TLI.getTypeAction(MVT::i32) == TargetLowering::Promote)
738         TmpVT = TLI.getTypeToTransformTo(MVT::i32);
739       else
740         TmpVT = MVT::i32;
741
742       if (isSigned)
743         RetOp = DAG.getNode(ISD::SIGN_EXTEND, TmpVT, RetOp);
744       else
745         RetOp = DAG.getNode(ISD::ZERO_EXTEND, TmpVT, RetOp);
746     }
747     NewValues.push_back(RetOp);
748     NewValues.push_back(DAG.getConstant(isSigned, MVT::i32));
749   }
750   DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other, NewValues));
751 }
752
753 void SelectionDAGLowering::visitBr(BranchInst &I) {
754   // Update machine-CFG edges.
755   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
756   CurMBB->addSuccessor(Succ0MBB);
757
758   // Figure out which block is immediately after the current one.
759   MachineBasicBlock *NextBlock = 0;
760   MachineFunction::iterator BBI = CurMBB;
761   if (++BBI != CurMBB->getParent()->end())
762     NextBlock = BBI;
763
764   if (I.isUnconditional()) {
765     // If this is not a fall-through branch, emit the branch.
766     if (Succ0MBB != NextBlock)
767       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
768                               DAG.getBasicBlock(Succ0MBB)));
769   } else {
770     MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
771     CurMBB->addSuccessor(Succ1MBB);
772
773     SDOperand Cond = getValue(I.getCondition());
774     if (Succ1MBB == NextBlock) {
775       // If the condition is false, fall through.  This means we should branch
776       // if the condition is true to Succ #0.
777       DAG.setRoot(DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(),
778                               Cond, DAG.getBasicBlock(Succ0MBB)));
779     } else if (Succ0MBB == NextBlock) {
780       // If the condition is true, fall through.  This means we should branch if
781       // the condition is false to Succ #1.  Invert the condition first.
782       SDOperand True = DAG.getConstant(1, Cond.getValueType());
783       Cond = DAG.getNode(ISD::XOR, Cond.getValueType(), Cond, True);
784       DAG.setRoot(DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(),
785                               Cond, DAG.getBasicBlock(Succ1MBB)));
786     } else {
787       std::vector<SDOperand> Ops;
788       Ops.push_back(getRoot());
789       // If the false case is the current basic block, then this is a self
790       // loop. We do not want to emit "Loop: ... brcond Out; br Loop", as it
791       // adds an extra instruction in the loop.  Instead, invert the
792       // condition and emit "Loop: ... br!cond Loop; br Out. 
793       if (CurMBB == Succ1MBB) {
794         std::swap(Succ0MBB, Succ1MBB);
795         SDOperand True = DAG.getConstant(1, Cond.getValueType());
796         Cond = DAG.getNode(ISD::XOR, Cond.getValueType(), Cond, True);
797       }
798       SDOperand True = DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(), Cond,
799                                    DAG.getBasicBlock(Succ0MBB));
800       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, True, 
801                               DAG.getBasicBlock(Succ1MBB)));
802     }
803   }
804 }
805
806 /// visitSwitchCase - Emits the necessary code to represent a single node in
807 /// the binary search tree resulting from lowering a switch instruction.
808 void SelectionDAGLowering::visitSwitchCase(SelectionDAGISel::CaseBlock &CB) {
809   SDOperand SwitchOp = getValue(CB.SwitchV);
810   SDOperand CaseOp = getValue(CB.CaseC);
811   SDOperand Cond = DAG.getSetCC(MVT::i1, SwitchOp, CaseOp, CB.CC);
812   
813   // Set NextBlock to be the MBB immediately after the current one, if any.
814   // This is used to avoid emitting unnecessary branches to the next block.
815   MachineBasicBlock *NextBlock = 0;
816   MachineFunction::iterator BBI = CurMBB;
817   if (++BBI != CurMBB->getParent()->end())
818     NextBlock = BBI;
819   
820   // If the lhs block is the next block, invert the condition so that we can
821   // fall through to the lhs instead of the rhs block.
822   if (CB.LHSBB == NextBlock) {
823     std::swap(CB.LHSBB, CB.RHSBB);
824     SDOperand True = DAG.getConstant(1, Cond.getValueType());
825     Cond = DAG.getNode(ISD::XOR, Cond.getValueType(), Cond, True);
826   }
827   SDOperand BrCond = DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(), Cond,
828                                  DAG.getBasicBlock(CB.LHSBB));
829   if (CB.RHSBB == NextBlock)
830     DAG.setRoot(BrCond);
831   else
832     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrCond, 
833                             DAG.getBasicBlock(CB.RHSBB)));
834   // Update successor info
835   CurMBB->addSuccessor(CB.LHSBB);
836   CurMBB->addSuccessor(CB.RHSBB);
837 }
838
839 /// visitSwitchCase - Emits the necessary code to represent a single node in
840 /// the binary search tree resulting from lowering a switch instruction.
841 void SelectionDAGLowering::visitJumpTable(SelectionDAGISel::JumpTable &JT) {
842   // FIXME: Need to emit different code for PIC vs. Non-PIC, specifically,
843   // we need to add the address of the jump table to the value loaded, since
844   // the entries in the jump table will be differences rather than absolute
845   // addresses.
846   
847   // Emit the code for the jump table
848   MVT::ValueType PTy = TLI.getPointerTy();
849   unsigned PTyBytes = MVT::getSizeInBits(PTy)/8;
850   SDOperand Copy = DAG.getCopyFromReg(getRoot(), JT.Reg, PTy);
851   SDOperand IDX = DAG.getNode(ISD::MUL, PTy, Copy,
852                               DAG.getConstant(PTyBytes, PTy));
853   SDOperand ADD = DAG.getNode(ISD::ADD, PTy, IDX, DAG.getJumpTable(JT.JTI,PTy));
854   SDOperand LD  = DAG.getLoad(PTy, Copy.getValue(1), ADD, DAG.getSrcValue(0));
855   DAG.setRoot(DAG.getNode(ISD::BRIND, MVT::Other, LD.getValue(1), LD));
856 }
857
858 void SelectionDAGLowering::visitSwitch(SwitchInst &I) {
859   // Figure out which block is immediately after the current one.
860   MachineBasicBlock *NextBlock = 0;
861   MachineFunction::iterator BBI = CurMBB;
862   if (++BBI != CurMBB->getParent()->end())
863     NextBlock = BBI;
864   
865   // If there is only the default destination, branch to it if it is not the
866   // next basic block.  Otherwise, just fall through.
867   if (I.getNumOperands() == 2) {
868     // Update machine-CFG edges.
869     MachineBasicBlock *DefaultMBB = FuncInfo.MBBMap[I.getDefaultDest()];
870     // If this is not a fall-through branch, emit the branch.
871     if (DefaultMBB != NextBlock)
872       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
873                               DAG.getBasicBlock(DefaultMBB)));
874     CurMBB->addSuccessor(DefaultMBB);
875     return;
876   }
877   
878   // If there are any non-default case statements, create a vector of Cases
879   // representing each one, and sort the vector so that we can efficiently
880   // create a binary search tree from them.
881   std::vector<Case> Cases;
882   for (unsigned i = 1; i < I.getNumSuccessors(); ++i) {
883     MachineBasicBlock *SMBB = FuncInfo.MBBMap[I.getSuccessor(i)];
884     Cases.push_back(Case(I.getSuccessorValue(i), SMBB));
885   }
886   std::sort(Cases.begin(), Cases.end(), CaseCmp());
887   
888   // Get the Value to be switched on and default basic blocks, which will be
889   // inserted into CaseBlock records, representing basic blocks in the binary
890   // search tree.
891   Value *SV = I.getOperand(0);
892   MachineBasicBlock *Default = FuncInfo.MBBMap[I.getDefaultDest()];
893
894   // Get the MachineFunction which holds the current MBB.  This is used during
895   // emission of jump tables, and when inserting any additional MBBs necessary
896   // to represent the switch.
897   MachineFunction *CurMF = CurMBB->getParent();
898   const BasicBlock *LLVMBB = CurMBB->getBasicBlock();
899   Reloc::Model Relocs = TLI.getTargetMachine().getRelocationModel();
900
901   // If the switch has more than 5 blocks, and at least 31.25% dense, and the 
902   // target supports indirect branches, then emit a jump table rather than 
903   // lowering the switch to a binary tree of conditional branches.
904   // FIXME: Make this work with PIC code
905   if (TLI.isOperationLegal(ISD::BRIND, TLI.getPointerTy()) &&
906       (Relocs == Reloc::Static || Relocs == Reloc::DynamicNoPIC) &&
907       Cases.size() > 5) {
908     uint64_t First = cast<ConstantIntegral>(Cases.front().first)->getRawValue();
909     uint64_t Last  = cast<ConstantIntegral>(Cases.back().first)->getRawValue();
910     double Density = (double)Cases.size() / (double)((Last - First) + 1ULL);
911     
912     if (Density >= 0.3125) {
913       // Create a new basic block to hold the code for loading the address
914       // of the jump table, and jumping to it.  Update successor information;
915       // we will either branch to the default case for the switch, or the jump
916       // table.
917       MachineBasicBlock *JumpTableBB = new MachineBasicBlock(LLVMBB);
918       CurMF->getBasicBlockList().insert(BBI, JumpTableBB);
919       CurMBB->addSuccessor(Default);
920       CurMBB->addSuccessor(JumpTableBB);
921       
922       // Subtract the lowest switch case value from the value being switched on
923       // and conditional branch to default mbb if the result is greater than the
924       // difference between smallest and largest cases.
925       SDOperand SwitchOp = getValue(SV);
926       MVT::ValueType VT = SwitchOp.getValueType();
927       SDOperand SUB = DAG.getNode(ISD::SUB, VT, SwitchOp, 
928                                   DAG.getConstant(First, VT));
929
930       // The SDNode we just created, which holds the value being switched on
931       // minus the the smallest case value, needs to be copied to a virtual
932       // register so it can be used as an index into the jump table in a 
933       // subsequent basic block.  This value may be smaller or larger than the
934       // target's pointer type, and therefore require extension or truncating.
935       if (VT > TLI.getPointerTy())
936         SwitchOp = DAG.getNode(ISD::TRUNCATE, TLI.getPointerTy(), SUB);
937       else
938         SwitchOp = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(), SUB);
939       unsigned JumpTableReg = FuncInfo.MakeReg(TLI.getPointerTy());
940       SDOperand CopyTo = DAG.getCopyToReg(getRoot(), JumpTableReg, SwitchOp);
941       
942       // Emit the range check for the jump table, and branch to the default
943       // block for the switch statement if the value being switched on exceeds
944       // the largest case in the switch.
945       SDOperand CMP = DAG.getSetCC(TLI.getSetCCResultTy(), SUB,
946                                    DAG.getConstant(Last-First,VT), ISD::SETUGT);
947       DAG.setRoot(DAG.getNode(ISD::BRCOND, MVT::Other, CopyTo, CMP, 
948                               DAG.getBasicBlock(Default)));
949
950       // Build a vector of destination BBs, corresponding to each target
951       // of the jump table.  If the value of the jump table slot corresponds to
952       // a case statement, push the case's BB onto the vector, otherwise, push
953       // the default BB.
954       std::set<MachineBasicBlock*> UniqueBBs;
955       std::vector<MachineBasicBlock*> DestBBs;
956       uint64_t TEI = First;
957       for (CaseItr ii = Cases.begin(), ee = Cases.end(); ii != ee; ++TEI) {
958         if (cast<ConstantIntegral>(ii->first)->getRawValue() == TEI) {
959           DestBBs.push_back(ii->second);
960           UniqueBBs.insert(ii->second);
961           ++ii;
962         } else {
963           DestBBs.push_back(Default);
964           UniqueBBs.insert(Default);
965         }
966       }
967       
968       // Update successor info
969       for (std::set<MachineBasicBlock*>::iterator ii = UniqueBBs.begin(), 
970            ee = UniqueBBs.end(); ii != ee; ++ii)
971         JumpTableBB->addSuccessor(*ii);
972       
973       // Create a jump table index for this jump table, or return an existing
974       // one.
975       unsigned JTI = CurMF->getJumpTableInfo()->getJumpTableIndex(DestBBs);
976       
977       // Set the jump table information so that we can codegen it as a second
978       // MachineBasicBlock
979       JT.Reg = JumpTableReg;
980       JT.JTI = JTI;
981       JT.MBB = JumpTableBB;
982       JT.Default = Default;
983       return;
984     }
985   }
986   
987   // Push the initial CaseRec onto the worklist
988   std::vector<CaseRec> CaseVec;
989   CaseVec.push_back(CaseRec(CurMBB,0,0,CaseRange(Cases.begin(),Cases.end())));
990   
991   while (!CaseVec.empty()) {
992     // Grab a record representing a case range to process off the worklist
993     CaseRec CR = CaseVec.back();
994     CaseVec.pop_back();
995     
996     // Size is the number of Cases represented by this range.  If Size is 1,
997     // then we are processing a leaf of the binary search tree.  Otherwise,
998     // we need to pick a pivot, and push left and right ranges onto the 
999     // worklist.
1000     unsigned Size = CR.Range.second - CR.Range.first;
1001     
1002     if (Size == 1) {
1003       // Create a CaseBlock record representing a conditional branch to
1004       // the Case's target mbb if the value being switched on SV is equal
1005       // to C.  Otherwise, branch to default.
1006       Constant *C = CR.Range.first->first;
1007       MachineBasicBlock *Target = CR.Range.first->second;
1008       SelectionDAGISel::CaseBlock CB(ISD::SETEQ, SV, C, Target, Default, 
1009                                      CR.CaseBB);
1010       // If the MBB representing the leaf node is the current MBB, then just
1011       // call visitSwitchCase to emit the code into the current block.
1012       // Otherwise, push the CaseBlock onto the vector to be later processed
1013       // by SDISel, and insert the node's MBB before the next MBB.
1014       if (CR.CaseBB == CurMBB)
1015         visitSwitchCase(CB);
1016       else {
1017         SwitchCases.push_back(CB);
1018         CurMF->getBasicBlockList().insert(BBI, CR.CaseBB);
1019       }
1020     } else {
1021       // split case range at pivot
1022       CaseItr Pivot = CR.Range.first + (Size / 2);
1023       CaseRange LHSR(CR.Range.first, Pivot);
1024       CaseRange RHSR(Pivot, CR.Range.second);
1025       Constant *C = Pivot->first;
1026       MachineBasicBlock *RHSBB = 0, *LHSBB = 0;
1027       // We know that we branch to the LHS if the Value being switched on is
1028       // less than the Pivot value, C.  We use this to optimize our binary 
1029       // tree a bit, by recognizing that if SV is greater than or equal to the
1030       // LHS's Case Value, and that Case Value is exactly one less than the 
1031       // Pivot's Value, then we can branch directly to the LHS's Target,
1032       // rather than creating a leaf node for it.
1033       if ((LHSR.second - LHSR.first) == 1 &&
1034           LHSR.first->first == CR.GE &&
1035           cast<ConstantIntegral>(C)->getRawValue() ==
1036           (cast<ConstantIntegral>(CR.GE)->getRawValue() + 1ULL)) {
1037         LHSBB = LHSR.first->second;
1038       } else {
1039         LHSBB = new MachineBasicBlock(LLVMBB);
1040         CaseVec.push_back(CaseRec(LHSBB,C,CR.GE,LHSR));
1041       }
1042       // Similar to the optimization above, if the Value being switched on is
1043       // known to be less than the Constant CR.LT, and the current Case Value
1044       // is CR.LT - 1, then we can branch directly to the target block for
1045       // the current Case Value, rather than emitting a RHS leaf node for it.
1046       if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
1047           cast<ConstantIntegral>(RHSR.first->first)->getRawValue() ==
1048           (cast<ConstantIntegral>(CR.LT)->getRawValue() - 1ULL)) {
1049         RHSBB = RHSR.first->second;
1050       } else {
1051         RHSBB = new MachineBasicBlock(LLVMBB);
1052         CaseVec.push_back(CaseRec(RHSBB,CR.LT,C,RHSR));
1053       }
1054       // Create a CaseBlock record representing a conditional branch to
1055       // the LHS node if the value being switched on SV is less than C. 
1056       // Otherwise, branch to LHS.
1057       ISD::CondCode CC = C->getType()->isSigned() ? ISD::SETLT : ISD::SETULT;
1058       SelectionDAGISel::CaseBlock CB(CC, SV, C, LHSBB, RHSBB, CR.CaseBB);
1059       if (CR.CaseBB == CurMBB)
1060         visitSwitchCase(CB);
1061       else {
1062         SwitchCases.push_back(CB);
1063         CurMF->getBasicBlockList().insert(BBI, CR.CaseBB);
1064       }
1065     }
1066   }
1067 }
1068
1069 void SelectionDAGLowering::visitSub(User &I) {
1070   // -0.0 - X --> fneg
1071   if (I.getType()->isFloatingPoint()) {
1072     if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
1073       if (CFP->isExactlyValue(-0.0)) {
1074         SDOperand Op2 = getValue(I.getOperand(1));
1075         setValue(&I, DAG.getNode(ISD::FNEG, Op2.getValueType(), Op2));
1076         return;
1077       }
1078   }
1079   visitBinary(I, ISD::SUB, ISD::FSUB, ISD::VSUB);
1080 }
1081
1082 void SelectionDAGLowering::visitBinary(User &I, unsigned IntOp, unsigned FPOp, 
1083                                        unsigned VecOp) {
1084   const Type *Ty = I.getType();
1085   SDOperand Op1 = getValue(I.getOperand(0));
1086   SDOperand Op2 = getValue(I.getOperand(1));
1087
1088   if (Ty->isIntegral()) {
1089     setValue(&I, DAG.getNode(IntOp, Op1.getValueType(), Op1, Op2));
1090   } else if (Ty->isFloatingPoint()) {
1091     setValue(&I, DAG.getNode(FPOp, Op1.getValueType(), Op1, Op2));
1092   } else {
1093     const PackedType *PTy = cast<PackedType>(Ty);
1094     SDOperand Num = DAG.getConstant(PTy->getNumElements(), MVT::i32);
1095     SDOperand Typ = DAG.getValueType(TLI.getValueType(PTy->getElementType()));
1096     setValue(&I, DAG.getNode(VecOp, MVT::Vector, Op1, Op2, Num, Typ));
1097   }
1098 }
1099
1100 void SelectionDAGLowering::visitShift(User &I, unsigned Opcode) {
1101   SDOperand Op1 = getValue(I.getOperand(0));
1102   SDOperand Op2 = getValue(I.getOperand(1));
1103   
1104   Op2 = DAG.getNode(ISD::ANY_EXTEND, TLI.getShiftAmountTy(), Op2);
1105   
1106   setValue(&I, DAG.getNode(Opcode, Op1.getValueType(), Op1, Op2));
1107 }
1108
1109 void SelectionDAGLowering::visitSetCC(User &I,ISD::CondCode SignedOpcode,
1110                                       ISD::CondCode UnsignedOpcode,
1111                                       ISD::CondCode FPOpcode) {
1112   SDOperand Op1 = getValue(I.getOperand(0));
1113   SDOperand Op2 = getValue(I.getOperand(1));
1114   ISD::CondCode Opcode = SignedOpcode;
1115   if (!FiniteOnlyFPMath() && I.getOperand(0)->getType()->isFloatingPoint())
1116     Opcode = FPOpcode;
1117   else if (I.getOperand(0)->getType()->isUnsigned())
1118     Opcode = UnsignedOpcode;
1119   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Opcode));
1120 }
1121
1122 void SelectionDAGLowering::visitSelect(User &I) {
1123   SDOperand Cond     = getValue(I.getOperand(0));
1124   SDOperand TrueVal  = getValue(I.getOperand(1));
1125   SDOperand FalseVal = getValue(I.getOperand(2));
1126   if (!isa<PackedType>(I.getType())) {
1127     setValue(&I, DAG.getNode(ISD::SELECT, TrueVal.getValueType(), Cond,
1128                              TrueVal, FalseVal));
1129   } else {
1130     setValue(&I, DAG.getNode(ISD::VSELECT, MVT::Vector, Cond, TrueVal, FalseVal,
1131                              *(TrueVal.Val->op_end()-2),
1132                              *(TrueVal.Val->op_end()-1)));
1133   }
1134 }
1135
1136 void SelectionDAGLowering::visitCast(User &I) {
1137   SDOperand N = getValue(I.getOperand(0));
1138   MVT::ValueType SrcVT = N.getValueType();
1139   MVT::ValueType DestVT = TLI.getValueType(I.getType());
1140
1141   if (DestVT == MVT::Vector) {
1142     // This is a cast to a vector from something else.  This is always a bit
1143     // convert.  Get information about the input vector.
1144     const PackedType *DestTy = cast<PackedType>(I.getType());
1145     MVT::ValueType EltVT = TLI.getValueType(DestTy->getElementType());
1146     setValue(&I, DAG.getNode(ISD::VBIT_CONVERT, DestVT, N, 
1147                              DAG.getConstant(DestTy->getNumElements(),MVT::i32),
1148                              DAG.getValueType(EltVT)));
1149   } else if (SrcVT == DestVT) {
1150     setValue(&I, N);  // noop cast.
1151   } else if (DestVT == MVT::i1) {
1152     // Cast to bool is a comparison against zero, not truncation to zero.
1153     SDOperand Zero = isInteger(SrcVT) ? DAG.getConstant(0, N.getValueType()) :
1154                                        DAG.getConstantFP(0.0, N.getValueType());
1155     setValue(&I, DAG.getSetCC(MVT::i1, N, Zero, ISD::SETNE));
1156   } else if (isInteger(SrcVT)) {
1157     if (isInteger(DestVT)) {        // Int -> Int cast
1158       if (DestVT < SrcVT)   // Truncating cast?
1159         setValue(&I, DAG.getNode(ISD::TRUNCATE, DestVT, N));
1160       else if (I.getOperand(0)->getType()->isSigned())
1161         setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, DestVT, N));
1162       else
1163         setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestVT, N));
1164     } else if (isFloatingPoint(DestVT)) {           // Int -> FP cast
1165       if (I.getOperand(0)->getType()->isSigned())
1166         setValue(&I, DAG.getNode(ISD::SINT_TO_FP, DestVT, N));
1167       else
1168         setValue(&I, DAG.getNode(ISD::UINT_TO_FP, DestVT, N));
1169     } else {
1170       assert(0 && "Unknown cast!");
1171     }
1172   } else if (isFloatingPoint(SrcVT)) {
1173     if (isFloatingPoint(DestVT)) {  // FP -> FP cast
1174       if (DestVT < SrcVT)   // Rounding cast?
1175         setValue(&I, DAG.getNode(ISD::FP_ROUND, DestVT, N));
1176       else
1177         setValue(&I, DAG.getNode(ISD::FP_EXTEND, DestVT, N));
1178     } else if (isInteger(DestVT)) {        // FP -> Int cast.
1179       if (I.getType()->isSigned())
1180         setValue(&I, DAG.getNode(ISD::FP_TO_SINT, DestVT, N));
1181       else
1182         setValue(&I, DAG.getNode(ISD::FP_TO_UINT, DestVT, N));
1183     } else {
1184       assert(0 && "Unknown cast!");
1185     }
1186   } else {
1187     assert(SrcVT == MVT::Vector && "Unknown cast!");
1188     assert(DestVT != MVT::Vector && "Casts to vector already handled!");
1189     // This is a cast from a vector to something else.  This is always a bit
1190     // convert.  Get information about the input vector.
1191     setValue(&I, DAG.getNode(ISD::VBIT_CONVERT, DestVT, N));
1192   }
1193 }
1194
1195 void SelectionDAGLowering::visitInsertElement(User &I) {
1196   SDOperand InVec = getValue(I.getOperand(0));
1197   SDOperand InVal = getValue(I.getOperand(1));
1198   SDOperand InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
1199                                 getValue(I.getOperand(2)));
1200
1201   SDOperand Num = *(InVec.Val->op_end()-2);
1202   SDOperand Typ = *(InVec.Val->op_end()-1);
1203   setValue(&I, DAG.getNode(ISD::VINSERT_VECTOR_ELT, MVT::Vector,
1204                            InVec, InVal, InIdx, Num, Typ));
1205 }
1206
1207 void SelectionDAGLowering::visitExtractElement(User &I) {
1208   SDOperand InVec = getValue(I.getOperand(0));
1209   SDOperand InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
1210                                 getValue(I.getOperand(1)));
1211   SDOperand Typ = *(InVec.Val->op_end()-1);
1212   setValue(&I, DAG.getNode(ISD::VEXTRACT_VECTOR_ELT,
1213                            TLI.getValueType(I.getType()), InVec, InIdx));
1214 }
1215
1216 void SelectionDAGLowering::visitShuffleVector(User &I) {
1217   SDOperand V1   = getValue(I.getOperand(0));
1218   SDOperand V2   = getValue(I.getOperand(1));
1219   SDOperand Mask = getValue(I.getOperand(2));
1220
1221   SDOperand Num = *(V1.Val->op_end()-2);
1222   SDOperand Typ = *(V2.Val->op_end()-1);
1223   setValue(&I, DAG.getNode(ISD::VVECTOR_SHUFFLE, MVT::Vector,
1224                            V1, V2, Mask, Num, Typ));
1225 }
1226
1227
1228 void SelectionDAGLowering::visitGetElementPtr(User &I) {
1229   SDOperand N = getValue(I.getOperand(0));
1230   const Type *Ty = I.getOperand(0)->getType();
1231
1232   for (GetElementPtrInst::op_iterator OI = I.op_begin()+1, E = I.op_end();
1233        OI != E; ++OI) {
1234     Value *Idx = *OI;
1235     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
1236       unsigned Field = cast<ConstantUInt>(Idx)->getValue();
1237       if (Field) {
1238         // N = N + Offset
1239         uint64_t Offset = TD->getStructLayout(StTy)->MemberOffsets[Field];
1240         N = DAG.getNode(ISD::ADD, N.getValueType(), N,
1241                         getIntPtrConstant(Offset));
1242       }
1243       Ty = StTy->getElementType(Field);
1244     } else {
1245       Ty = cast<SequentialType>(Ty)->getElementType();
1246
1247       // If this is a constant subscript, handle it quickly.
1248       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
1249         if (CI->getRawValue() == 0) continue;
1250
1251         uint64_t Offs;
1252         if (ConstantSInt *CSI = dyn_cast<ConstantSInt>(CI))
1253           Offs = (int64_t)TD->getTypeSize(Ty)*CSI->getValue();
1254         else
1255           Offs = TD->getTypeSize(Ty)*cast<ConstantUInt>(CI)->getValue();
1256         N = DAG.getNode(ISD::ADD, N.getValueType(), N, getIntPtrConstant(Offs));
1257         continue;
1258       }
1259       
1260       // N = N + Idx * ElementSize;
1261       uint64_t ElementSize = TD->getTypeSize(Ty);
1262       SDOperand IdxN = getValue(Idx);
1263
1264       // If the index is smaller or larger than intptr_t, truncate or extend
1265       // it.
1266       if (IdxN.getValueType() < N.getValueType()) {
1267         if (Idx->getType()->isSigned())
1268           IdxN = DAG.getNode(ISD::SIGN_EXTEND, N.getValueType(), IdxN);
1269         else
1270           IdxN = DAG.getNode(ISD::ZERO_EXTEND, N.getValueType(), IdxN);
1271       } else if (IdxN.getValueType() > N.getValueType())
1272         IdxN = DAG.getNode(ISD::TRUNCATE, N.getValueType(), IdxN);
1273
1274       // If this is a multiply by a power of two, turn it into a shl
1275       // immediately.  This is a very common case.
1276       if (isPowerOf2_64(ElementSize)) {
1277         unsigned Amt = Log2_64(ElementSize);
1278         IdxN = DAG.getNode(ISD::SHL, N.getValueType(), IdxN,
1279                            DAG.getConstant(Amt, TLI.getShiftAmountTy()));
1280         N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
1281         continue;
1282       }
1283       
1284       SDOperand Scale = getIntPtrConstant(ElementSize);
1285       IdxN = DAG.getNode(ISD::MUL, N.getValueType(), IdxN, Scale);
1286       N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
1287     }
1288   }
1289   setValue(&I, N);
1290 }
1291
1292 void SelectionDAGLowering::visitAlloca(AllocaInst &I) {
1293   // If this is a fixed sized alloca in the entry block of the function,
1294   // allocate it statically on the stack.
1295   if (FuncInfo.StaticAllocaMap.count(&I))
1296     return;   // getValue will auto-populate this.
1297
1298   const Type *Ty = I.getAllocatedType();
1299   uint64_t TySize = TLI.getTargetData()->getTypeSize(Ty);
1300   unsigned Align = std::max((unsigned)TLI.getTargetData()->getTypeAlignment(Ty),
1301                             I.getAlignment());
1302
1303   SDOperand AllocSize = getValue(I.getArraySize());
1304   MVT::ValueType IntPtr = TLI.getPointerTy();
1305   if (IntPtr < AllocSize.getValueType())
1306     AllocSize = DAG.getNode(ISD::TRUNCATE, IntPtr, AllocSize);
1307   else if (IntPtr > AllocSize.getValueType())
1308     AllocSize = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, AllocSize);
1309
1310   AllocSize = DAG.getNode(ISD::MUL, IntPtr, AllocSize,
1311                           getIntPtrConstant(TySize));
1312
1313   // Handle alignment.  If the requested alignment is less than or equal to the
1314   // stack alignment, ignore it and round the size of the allocation up to the
1315   // stack alignment size.  If the size is greater than the stack alignment, we
1316   // note this in the DYNAMIC_STACKALLOC node.
1317   unsigned StackAlign =
1318     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
1319   if (Align <= StackAlign) {
1320     Align = 0;
1321     // Add SA-1 to the size.
1322     AllocSize = DAG.getNode(ISD::ADD, AllocSize.getValueType(), AllocSize,
1323                             getIntPtrConstant(StackAlign-1));
1324     // Mask out the low bits for alignment purposes.
1325     AllocSize = DAG.getNode(ISD::AND, AllocSize.getValueType(), AllocSize,
1326                             getIntPtrConstant(~(uint64_t)(StackAlign-1)));
1327   }
1328
1329   std::vector<MVT::ValueType> VTs;
1330   VTs.push_back(AllocSize.getValueType());
1331   VTs.push_back(MVT::Other);
1332   std::vector<SDOperand> Ops;
1333   Ops.push_back(getRoot());
1334   Ops.push_back(AllocSize);
1335   Ops.push_back(getIntPtrConstant(Align));
1336   SDOperand DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, VTs, Ops);
1337   DAG.setRoot(setValue(&I, DSA).getValue(1));
1338
1339   // Inform the Frame Information that we have just allocated a variable-sized
1340   // object.
1341   CurMBB->getParent()->getFrameInfo()->CreateVariableSizedObject();
1342 }
1343
1344 void SelectionDAGLowering::visitLoad(LoadInst &I) {
1345   SDOperand Ptr = getValue(I.getOperand(0));
1346
1347   SDOperand Root;
1348   if (I.isVolatile())
1349     Root = getRoot();
1350   else {
1351     // Do not serialize non-volatile loads against each other.
1352     Root = DAG.getRoot();
1353   }
1354
1355   setValue(&I, getLoadFrom(I.getType(), Ptr, DAG.getSrcValue(I.getOperand(0)),
1356                            Root, I.isVolatile()));
1357 }
1358
1359 SDOperand SelectionDAGLowering::getLoadFrom(const Type *Ty, SDOperand Ptr,
1360                                             SDOperand SrcValue, SDOperand Root,
1361                                             bool isVolatile) {
1362   SDOperand L;
1363   if (const PackedType *PTy = dyn_cast<PackedType>(Ty)) {
1364     MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
1365     L = DAG.getVecLoad(PTy->getNumElements(), PVT, Root, Ptr, SrcValue);
1366   } else {
1367     L = DAG.getLoad(TLI.getValueType(Ty), Root, Ptr, SrcValue);
1368   }
1369
1370   if (isVolatile)
1371     DAG.setRoot(L.getValue(1));
1372   else
1373     PendingLoads.push_back(L.getValue(1));
1374   
1375   return L;
1376 }
1377
1378
1379 void SelectionDAGLowering::visitStore(StoreInst &I) {
1380   Value *SrcV = I.getOperand(0);
1381   SDOperand Src = getValue(SrcV);
1382   SDOperand Ptr = getValue(I.getOperand(1));
1383   DAG.setRoot(DAG.getNode(ISD::STORE, MVT::Other, getRoot(), Src, Ptr,
1384                           DAG.getSrcValue(I.getOperand(1))));
1385 }
1386
1387 /// IntrinsicCannotAccessMemory - Return true if the specified intrinsic cannot
1388 /// access memory and has no other side effects at all.
1389 static bool IntrinsicCannotAccessMemory(unsigned IntrinsicID) {
1390 #define GET_NO_MEMORY_INTRINSICS
1391 #include "llvm/Intrinsics.gen"
1392 #undef GET_NO_MEMORY_INTRINSICS
1393   return false;
1394 }
1395
1396 // IntrinsicOnlyReadsMemory - Return true if the specified intrinsic doesn't
1397 // have any side-effects or if it only reads memory.
1398 static bool IntrinsicOnlyReadsMemory(unsigned IntrinsicID) {
1399 #define GET_SIDE_EFFECT_INFO
1400 #include "llvm/Intrinsics.gen"
1401 #undef GET_SIDE_EFFECT_INFO
1402   return false;
1403 }
1404
1405 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
1406 /// node.
1407 void SelectionDAGLowering::visitTargetIntrinsic(CallInst &I, 
1408                                                 unsigned Intrinsic) {
1409   bool HasChain = !IntrinsicCannotAccessMemory(Intrinsic);
1410   bool OnlyLoad = HasChain && IntrinsicOnlyReadsMemory(Intrinsic);
1411   
1412   // Build the operand list.
1413   std::vector<SDOperand> Ops;
1414   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
1415     if (OnlyLoad) {
1416       // We don't need to serialize loads against other loads.
1417       Ops.push_back(DAG.getRoot());
1418     } else { 
1419       Ops.push_back(getRoot());
1420     }
1421   }
1422   
1423   // Add the intrinsic ID as an integer operand.
1424   Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
1425
1426   // Add all operands of the call to the operand list.
1427   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
1428     SDOperand Op = getValue(I.getOperand(i));
1429     
1430     // If this is a vector type, force it to the right packed type.
1431     if (Op.getValueType() == MVT::Vector) {
1432       const PackedType *OpTy = cast<PackedType>(I.getOperand(i)->getType());
1433       MVT::ValueType EltVT = TLI.getValueType(OpTy->getElementType());
1434       
1435       MVT::ValueType VVT = MVT::getVectorType(EltVT, OpTy->getNumElements());
1436       assert(VVT != MVT::Other && "Intrinsic uses a non-legal type?");
1437       Op = DAG.getNode(ISD::VBIT_CONVERT, VVT, Op);
1438     }
1439     
1440     assert(TLI.isTypeLegal(Op.getValueType()) &&
1441            "Intrinsic uses a non-legal type?");
1442     Ops.push_back(Op);
1443   }
1444
1445   std::vector<MVT::ValueType> VTs;
1446   if (I.getType() != Type::VoidTy) {
1447     MVT::ValueType VT = TLI.getValueType(I.getType());
1448     if (VT == MVT::Vector) {
1449       const PackedType *DestTy = cast<PackedType>(I.getType());
1450       MVT::ValueType EltVT = TLI.getValueType(DestTy->getElementType());
1451       
1452       VT = MVT::getVectorType(EltVT, DestTy->getNumElements());
1453       assert(VT != MVT::Other && "Intrinsic uses a non-legal type?");
1454     }
1455     
1456     assert(TLI.isTypeLegal(VT) && "Intrinsic uses a non-legal type?");
1457     VTs.push_back(VT);
1458   }
1459   if (HasChain)
1460     VTs.push_back(MVT::Other);
1461
1462   // Create the node.
1463   SDOperand Result;
1464   if (!HasChain)
1465     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, VTs, Ops);
1466   else if (I.getType() != Type::VoidTy)
1467     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, VTs, Ops);
1468   else
1469     Result = DAG.getNode(ISD::INTRINSIC_VOID, VTs, Ops);
1470
1471   if (HasChain) {
1472     SDOperand Chain = Result.getValue(Result.Val->getNumValues()-1);
1473     if (OnlyLoad)
1474       PendingLoads.push_back(Chain);
1475     else
1476       DAG.setRoot(Chain);
1477   }
1478   if (I.getType() != Type::VoidTy) {
1479     if (const PackedType *PTy = dyn_cast<PackedType>(I.getType())) {
1480       MVT::ValueType EVT = TLI.getValueType(PTy->getElementType());
1481       Result = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, Result,
1482                            DAG.getConstant(PTy->getNumElements(), MVT::i32),
1483                            DAG.getValueType(EVT));
1484     } 
1485     setValue(&I, Result);
1486   }
1487 }
1488
1489 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
1490 /// we want to emit this as a call to a named external function, return the name
1491 /// otherwise lower it and return null.
1492 const char *
1493 SelectionDAGLowering::visitIntrinsicCall(CallInst &I, unsigned Intrinsic) {
1494   switch (Intrinsic) {
1495   default:
1496     // By default, turn this into a target intrinsic node.
1497     visitTargetIntrinsic(I, Intrinsic);
1498     return 0;
1499   case Intrinsic::vastart:  visitVAStart(I); return 0;
1500   case Intrinsic::vaend:    visitVAEnd(I); return 0;
1501   case Intrinsic::vacopy:   visitVACopy(I); return 0;
1502   case Intrinsic::returnaddress: visitFrameReturnAddress(I, false); return 0;
1503   case Intrinsic::frameaddress:  visitFrameReturnAddress(I, true); return 0;
1504   case Intrinsic::setjmp:
1505     return "_setjmp"+!TLI.usesUnderscoreSetJmpLongJmp();
1506     break;
1507   case Intrinsic::longjmp:
1508     return "_longjmp"+!TLI.usesUnderscoreSetJmpLongJmp();
1509     break;
1510   case Intrinsic::memcpy_i32:
1511   case Intrinsic::memcpy_i64:
1512     visitMemIntrinsic(I, ISD::MEMCPY);
1513     return 0;
1514   case Intrinsic::memset_i32:
1515   case Intrinsic::memset_i64:
1516     visitMemIntrinsic(I, ISD::MEMSET);
1517     return 0;
1518   case Intrinsic::memmove_i32:
1519   case Intrinsic::memmove_i64:
1520     visitMemIntrinsic(I, ISD::MEMMOVE);
1521     return 0;
1522     
1523   case Intrinsic::dbg_stoppoint: {
1524     MachineDebugInfo *DebugInfo = DAG.getMachineDebugInfo();
1525     DbgStopPointInst &SPI = cast<DbgStopPointInst>(I);
1526     if (DebugInfo && SPI.getContext() && DebugInfo->Verify(SPI.getContext())) {
1527       std::vector<SDOperand> Ops;
1528
1529       Ops.push_back(getRoot());
1530       Ops.push_back(getValue(SPI.getLineValue()));
1531       Ops.push_back(getValue(SPI.getColumnValue()));
1532
1533       DebugInfoDesc *DD = DebugInfo->getDescFor(SPI.getContext());
1534       assert(DD && "Not a debug information descriptor");
1535       CompileUnitDesc *CompileUnit = cast<CompileUnitDesc>(DD);
1536       
1537       Ops.push_back(DAG.getString(CompileUnit->getFileName()));
1538       Ops.push_back(DAG.getString(CompileUnit->getDirectory()));
1539       
1540       DAG.setRoot(DAG.getNode(ISD::LOCATION, MVT::Other, Ops));
1541     }
1542
1543     return 0;
1544   }
1545   case Intrinsic::dbg_region_start: {
1546     MachineDebugInfo *DebugInfo = DAG.getMachineDebugInfo();
1547     DbgRegionStartInst &RSI = cast<DbgRegionStartInst>(I);
1548     if (DebugInfo && RSI.getContext() && DebugInfo->Verify(RSI.getContext())) {
1549       std::vector<SDOperand> Ops;
1550
1551       unsigned LabelID = DebugInfo->RecordRegionStart(RSI.getContext());
1552       
1553       Ops.push_back(getRoot());
1554       Ops.push_back(DAG.getConstant(LabelID, MVT::i32));
1555
1556       DAG.setRoot(DAG.getNode(ISD::DEBUG_LABEL, MVT::Other, Ops));
1557     }
1558
1559     return 0;
1560   }
1561   case Intrinsic::dbg_region_end: {
1562     MachineDebugInfo *DebugInfo = DAG.getMachineDebugInfo();
1563     DbgRegionEndInst &REI = cast<DbgRegionEndInst>(I);
1564     if (DebugInfo && REI.getContext() && DebugInfo->Verify(REI.getContext())) {
1565       std::vector<SDOperand> Ops;
1566
1567       unsigned LabelID = DebugInfo->RecordRegionEnd(REI.getContext());
1568       
1569       Ops.push_back(getRoot());
1570       Ops.push_back(DAG.getConstant(LabelID, MVT::i32));
1571
1572       DAG.setRoot(DAG.getNode(ISD::DEBUG_LABEL, MVT::Other, Ops));
1573     }
1574
1575     return 0;
1576   }
1577   case Intrinsic::dbg_func_start: {
1578     MachineDebugInfo *DebugInfo = DAG.getMachineDebugInfo();
1579     DbgFuncStartInst &FSI = cast<DbgFuncStartInst>(I);
1580     if (DebugInfo && FSI.getSubprogram() &&
1581         DebugInfo->Verify(FSI.getSubprogram())) {
1582       std::vector<SDOperand> Ops;
1583
1584       unsigned LabelID = DebugInfo->RecordRegionStart(FSI.getSubprogram());
1585       
1586       Ops.push_back(getRoot());
1587       Ops.push_back(DAG.getConstant(LabelID, MVT::i32));
1588
1589       DAG.setRoot(DAG.getNode(ISD::DEBUG_LABEL, MVT::Other, Ops));
1590     }
1591
1592     return 0;
1593   }
1594   case Intrinsic::dbg_declare: {
1595     MachineDebugInfo *DebugInfo = DAG.getMachineDebugInfo();
1596     DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
1597     if (DebugInfo && DI.getVariable() && DebugInfo->Verify(DI.getVariable())) {
1598       std::vector<SDOperand> Ops;
1599
1600       SDOperand AddressOp  = getValue(DI.getAddress());
1601       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(AddressOp)) {
1602         DebugInfo->RecordVariable(DI.getVariable(), FI->getIndex());
1603       }
1604     }
1605
1606     return 0;
1607   }
1608     
1609   case Intrinsic::isunordered_f32:
1610   case Intrinsic::isunordered_f64:
1611     setValue(&I, DAG.getSetCC(MVT::i1,getValue(I.getOperand(1)),
1612                               getValue(I.getOperand(2)), ISD::SETUO));
1613     return 0;
1614     
1615   case Intrinsic::sqrt_f32:
1616   case Intrinsic::sqrt_f64:
1617     setValue(&I, DAG.getNode(ISD::FSQRT,
1618                              getValue(I.getOperand(1)).getValueType(),
1619                              getValue(I.getOperand(1))));
1620     return 0;
1621   case Intrinsic::pcmarker: {
1622     SDOperand Tmp = getValue(I.getOperand(1));
1623     DAG.setRoot(DAG.getNode(ISD::PCMARKER, MVT::Other, getRoot(), Tmp));
1624     return 0;
1625   }
1626   case Intrinsic::readcyclecounter: {
1627     std::vector<MVT::ValueType> VTs;
1628     VTs.push_back(MVT::i64);
1629     VTs.push_back(MVT::Other);
1630     std::vector<SDOperand> Ops;
1631     Ops.push_back(getRoot());
1632     SDOperand Tmp = DAG.getNode(ISD::READCYCLECOUNTER, VTs, Ops);
1633     setValue(&I, Tmp);
1634     DAG.setRoot(Tmp.getValue(1));
1635     return 0;
1636   }
1637   case Intrinsic::bswap_i16:
1638   case Intrinsic::bswap_i32:
1639   case Intrinsic::bswap_i64:
1640     setValue(&I, DAG.getNode(ISD::BSWAP,
1641                              getValue(I.getOperand(1)).getValueType(),
1642                              getValue(I.getOperand(1))));
1643     return 0;
1644   case Intrinsic::cttz_i8:
1645   case Intrinsic::cttz_i16:
1646   case Intrinsic::cttz_i32:
1647   case Intrinsic::cttz_i64:
1648     setValue(&I, DAG.getNode(ISD::CTTZ,
1649                              getValue(I.getOperand(1)).getValueType(),
1650                              getValue(I.getOperand(1))));
1651     return 0;
1652   case Intrinsic::ctlz_i8:
1653   case Intrinsic::ctlz_i16:
1654   case Intrinsic::ctlz_i32:
1655   case Intrinsic::ctlz_i64:
1656     setValue(&I, DAG.getNode(ISD::CTLZ,
1657                              getValue(I.getOperand(1)).getValueType(),
1658                              getValue(I.getOperand(1))));
1659     return 0;
1660   case Intrinsic::ctpop_i8:
1661   case Intrinsic::ctpop_i16:
1662   case Intrinsic::ctpop_i32:
1663   case Intrinsic::ctpop_i64:
1664     setValue(&I, DAG.getNode(ISD::CTPOP,
1665                              getValue(I.getOperand(1)).getValueType(),
1666                              getValue(I.getOperand(1))));
1667     return 0;
1668   case Intrinsic::stacksave: {
1669     std::vector<MVT::ValueType> VTs;
1670     VTs.push_back(TLI.getPointerTy());
1671     VTs.push_back(MVT::Other);
1672     std::vector<SDOperand> Ops;
1673     Ops.push_back(getRoot());
1674     SDOperand Tmp = DAG.getNode(ISD::STACKSAVE, VTs, Ops);
1675     setValue(&I, Tmp);
1676     DAG.setRoot(Tmp.getValue(1));
1677     return 0;
1678   }
1679   case Intrinsic::stackrestore: {
1680     SDOperand Tmp = getValue(I.getOperand(1));
1681     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, MVT::Other, getRoot(), Tmp));
1682     return 0;
1683   }
1684   case Intrinsic::prefetch:
1685     // FIXME: Currently discarding prefetches.
1686     return 0;
1687   }
1688 }
1689
1690
1691 void SelectionDAGLowering::visitCall(CallInst &I) {
1692   const char *RenameFn = 0;
1693   if (Function *F = I.getCalledFunction()) {
1694     if (F->isExternal())
1695       if (unsigned IID = F->getIntrinsicID()) {
1696         RenameFn = visitIntrinsicCall(I, IID);
1697         if (!RenameFn)
1698           return;
1699       } else {    // Not an LLVM intrinsic.
1700         const std::string &Name = F->getName();
1701         if (Name[0] == 'c' && (Name == "copysign" || Name == "copysignf")) {
1702           if (I.getNumOperands() == 3 &&   // Basic sanity checks.
1703               I.getOperand(1)->getType()->isFloatingPoint() &&
1704               I.getType() == I.getOperand(1)->getType() &&
1705               I.getType() == I.getOperand(2)->getType()) {
1706             SDOperand LHS = getValue(I.getOperand(1));
1707             SDOperand RHS = getValue(I.getOperand(2));
1708             setValue(&I, DAG.getNode(ISD::FCOPYSIGN, LHS.getValueType(),
1709                                      LHS, RHS));
1710             return;
1711           }
1712         } else if (Name[0] == 'f' && (Name == "fabs" || Name == "fabsf")) {
1713           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
1714               I.getOperand(1)->getType()->isFloatingPoint() &&
1715               I.getType() == I.getOperand(1)->getType()) {
1716             SDOperand Tmp = getValue(I.getOperand(1));
1717             setValue(&I, DAG.getNode(ISD::FABS, Tmp.getValueType(), Tmp));
1718             return;
1719           }
1720         } else if (Name[0] == 's' && (Name == "sin" || Name == "sinf")) {
1721           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
1722               I.getOperand(1)->getType()->isFloatingPoint() &&
1723               I.getType() == I.getOperand(1)->getType()) {
1724             SDOperand Tmp = getValue(I.getOperand(1));
1725             setValue(&I, DAG.getNode(ISD::FSIN, Tmp.getValueType(), Tmp));
1726             return;
1727           }
1728         } else if (Name[0] == 'c' && (Name == "cos" || Name == "cosf")) {
1729           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
1730               I.getOperand(1)->getType()->isFloatingPoint() &&
1731               I.getType() == I.getOperand(1)->getType()) {
1732             SDOperand Tmp = getValue(I.getOperand(1));
1733             setValue(&I, DAG.getNode(ISD::FCOS, Tmp.getValueType(), Tmp));
1734             return;
1735           }
1736         }
1737       }
1738   } else if (isa<InlineAsm>(I.getOperand(0))) {
1739     visitInlineAsm(I);
1740     return;
1741   }
1742
1743   SDOperand Callee;
1744   if (!RenameFn)
1745     Callee = getValue(I.getOperand(0));
1746   else
1747     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
1748   std::vector<std::pair<SDOperand, const Type*> > Args;
1749   Args.reserve(I.getNumOperands());
1750   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
1751     Value *Arg = I.getOperand(i);
1752     SDOperand ArgNode = getValue(Arg);
1753     Args.push_back(std::make_pair(ArgNode, Arg->getType()));
1754   }
1755
1756   const PointerType *PT = cast<PointerType>(I.getCalledValue()->getType());
1757   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
1758
1759   std::pair<SDOperand,SDOperand> Result =
1760     TLI.LowerCallTo(getRoot(), I.getType(), FTy->isVarArg(), I.getCallingConv(),
1761                     I.isTailCall(), Callee, Args, DAG);
1762   if (I.getType() != Type::VoidTy)
1763     setValue(&I, Result.first);
1764   DAG.setRoot(Result.second);
1765 }
1766
1767 SDOperand RegsForValue::getCopyFromRegs(SelectionDAG &DAG,
1768                                         SDOperand &Chain, SDOperand &Flag)const{
1769   SDOperand Val = DAG.getCopyFromReg(Chain, Regs[0], RegVT, Flag);
1770   Chain = Val.getValue(1);
1771   Flag  = Val.getValue(2);
1772   
1773   // If the result was expanded, copy from the top part.
1774   if (Regs.size() > 1) {
1775     assert(Regs.size() == 2 &&
1776            "Cannot expand to more than 2 elts yet!");
1777     SDOperand Hi = DAG.getCopyFromReg(Chain, Regs[1], RegVT, Flag);
1778     Chain = Val.getValue(1);
1779     Flag  = Val.getValue(2);
1780     if (DAG.getTargetLoweringInfo().isLittleEndian())
1781       return DAG.getNode(ISD::BUILD_PAIR, ValueVT, Val, Hi);
1782     else
1783       return DAG.getNode(ISD::BUILD_PAIR, ValueVT, Hi, Val);
1784   }
1785
1786   // Otherwise, if the return value was promoted or extended, truncate it to the
1787   // appropriate type.
1788   if (RegVT == ValueVT)
1789     return Val;
1790   
1791   if (MVT::isInteger(RegVT)) {
1792     if (ValueVT < RegVT)
1793       return DAG.getNode(ISD::TRUNCATE, ValueVT, Val);
1794     else
1795       return DAG.getNode(ISD::ANY_EXTEND, ValueVT, Val);
1796   } else {
1797     return DAG.getNode(ISD::FP_ROUND, ValueVT, Val);
1798   }
1799 }
1800
1801 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
1802 /// specified value into the registers specified by this object.  This uses 
1803 /// Chain/Flag as the input and updates them for the output Chain/Flag.
1804 void RegsForValue::getCopyToRegs(SDOperand Val, SelectionDAG &DAG,
1805                                  SDOperand &Chain, SDOperand &Flag,
1806                                  MVT::ValueType PtrVT) const {
1807   if (Regs.size() == 1) {
1808     // If there is a single register and the types differ, this must be
1809     // a promotion.
1810     if (RegVT != ValueVT) {
1811       if (MVT::isInteger(RegVT)) {
1812         if (RegVT < ValueVT)
1813           Val = DAG.getNode(ISD::TRUNCATE, RegVT, Val);
1814         else
1815           Val = DAG.getNode(ISD::ANY_EXTEND, RegVT, Val);
1816       } else
1817         Val = DAG.getNode(ISD::FP_EXTEND, RegVT, Val);
1818     }
1819     Chain = DAG.getCopyToReg(Chain, Regs[0], Val, Flag);
1820     Flag = Chain.getValue(1);
1821   } else {
1822     std::vector<unsigned> R(Regs);
1823     if (!DAG.getTargetLoweringInfo().isLittleEndian())
1824       std::reverse(R.begin(), R.end());
1825     
1826     for (unsigned i = 0, e = R.size(); i != e; ++i) {
1827       SDOperand Part = DAG.getNode(ISD::EXTRACT_ELEMENT, RegVT, Val, 
1828                                    DAG.getConstant(i, PtrVT));
1829       Chain = DAG.getCopyToReg(Chain, R[i], Part, Flag);
1830       Flag = Chain.getValue(1);
1831     }
1832   }
1833 }
1834
1835 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
1836 /// operand list.  This adds the code marker and includes the number of 
1837 /// values added into it.
1838 void RegsForValue::AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
1839                                         std::vector<SDOperand> &Ops) const {
1840   Ops.push_back(DAG.getConstant(Code | (Regs.size() << 3), MVT::i32));
1841   for (unsigned i = 0, e = Regs.size(); i != e; ++i)
1842     Ops.push_back(DAG.getRegister(Regs[i], RegVT));
1843 }
1844
1845 /// isAllocatableRegister - If the specified register is safe to allocate, 
1846 /// i.e. it isn't a stack pointer or some other special register, return the
1847 /// register class for the register.  Otherwise, return null.
1848 static const TargetRegisterClass *
1849 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
1850                       const TargetLowering &TLI, const MRegisterInfo *MRI) {
1851   MVT::ValueType FoundVT = MVT::Other;
1852   const TargetRegisterClass *FoundRC = 0;
1853   for (MRegisterInfo::regclass_iterator RCI = MRI->regclass_begin(),
1854        E = MRI->regclass_end(); RCI != E; ++RCI) {
1855     MVT::ValueType ThisVT = MVT::Other;
1856
1857     const TargetRegisterClass *RC = *RCI;
1858     // If none of the the value types for this register class are valid, we 
1859     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
1860     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
1861          I != E; ++I) {
1862       if (TLI.isTypeLegal(*I)) {
1863         // If we have already found this register in a different register class,
1864         // choose the one with the largest VT specified.  For example, on
1865         // PowerPC, we favor f64 register classes over f32.
1866         if (FoundVT == MVT::Other || 
1867             MVT::getSizeInBits(FoundVT) < MVT::getSizeInBits(*I)) {
1868           ThisVT = *I;
1869           break;
1870         }
1871       }
1872     }
1873     
1874     if (ThisVT == MVT::Other) continue;
1875     
1876     // NOTE: This isn't ideal.  In particular, this might allocate the
1877     // frame pointer in functions that need it (due to them not being taken
1878     // out of allocation, because a variable sized allocation hasn't been seen
1879     // yet).  This is a slight code pessimization, but should still work.
1880     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
1881          E = RC->allocation_order_end(MF); I != E; ++I)
1882       if (*I == Reg) {
1883         // We found a matching register class.  Keep looking at others in case
1884         // we find one with larger registers that this physreg is also in.
1885         FoundRC = RC;
1886         FoundVT = ThisVT;
1887         break;
1888       }
1889   }
1890   return FoundRC;
1891 }    
1892
1893 RegsForValue SelectionDAGLowering::
1894 GetRegistersForValue(const std::string &ConstrCode,
1895                      MVT::ValueType VT, bool isOutReg, bool isInReg,
1896                      std::set<unsigned> &OutputRegs, 
1897                      std::set<unsigned> &InputRegs) {
1898   std::pair<unsigned, const TargetRegisterClass*> PhysReg = 
1899     TLI.getRegForInlineAsmConstraint(ConstrCode, VT);
1900   std::vector<unsigned> Regs;
1901
1902   unsigned NumRegs = VT != MVT::Other ? TLI.getNumElements(VT) : 1;
1903   MVT::ValueType RegVT;
1904   MVT::ValueType ValueVT = VT;
1905   
1906   if (PhysReg.first) {
1907     if (VT == MVT::Other)
1908       ValueVT = *PhysReg.second->vt_begin();
1909     
1910     // Get the actual register value type.  This is important, because the user
1911     // may have asked for (e.g.) the AX register in i32 type.  We need to
1912     // remember that AX is actually i16 to get the right extension.
1913     RegVT = *PhysReg.second->vt_begin();
1914     
1915     // This is a explicit reference to a physical register.
1916     Regs.push_back(PhysReg.first);
1917
1918     // If this is an expanded reference, add the rest of the regs to Regs.
1919     if (NumRegs != 1) {
1920       TargetRegisterClass::iterator I = PhysReg.second->begin();
1921       TargetRegisterClass::iterator E = PhysReg.second->end();
1922       for (; *I != PhysReg.first; ++I)
1923         assert(I != E && "Didn't find reg!"); 
1924       
1925       // Already added the first reg.
1926       --NumRegs; ++I;
1927       for (; NumRegs; --NumRegs, ++I) {
1928         assert(I != E && "Ran out of registers to allocate!");
1929         Regs.push_back(*I);
1930       }
1931     }
1932     return RegsForValue(Regs, RegVT, ValueVT);
1933   }
1934   
1935   // This is a reference to a register class.  Allocate NumRegs consecutive,
1936   // available, registers from the class.
1937   std::vector<unsigned> RegClassRegs =
1938     TLI.getRegClassForInlineAsmConstraint(ConstrCode, VT);
1939
1940   const MRegisterInfo *MRI = DAG.getTarget().getRegisterInfo();
1941   MachineFunction &MF = *CurMBB->getParent();
1942   unsigned NumAllocated = 0;
1943   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
1944     unsigned Reg = RegClassRegs[i];
1945     // See if this register is available.
1946     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
1947         (isInReg  && InputRegs.count(Reg))) {    // Already used.
1948       // Make sure we find consecutive registers.
1949       NumAllocated = 0;
1950       continue;
1951     }
1952     
1953     // Check to see if this register is allocatable (i.e. don't give out the
1954     // stack pointer).
1955     const TargetRegisterClass *RC = isAllocatableRegister(Reg, MF, TLI, MRI);
1956     if (!RC) {
1957       // Make sure we find consecutive registers.
1958       NumAllocated = 0;
1959       continue;
1960     }
1961     
1962     // Okay, this register is good, we can use it.
1963     ++NumAllocated;
1964
1965     // If we allocated enough consecutive   
1966     if (NumAllocated == NumRegs) {
1967       unsigned RegStart = (i-NumAllocated)+1;
1968       unsigned RegEnd   = i+1;
1969       // Mark all of the allocated registers used.
1970       for (unsigned i = RegStart; i != RegEnd; ++i) {
1971         unsigned Reg = RegClassRegs[i];
1972         Regs.push_back(Reg);
1973         if (isOutReg) OutputRegs.insert(Reg);    // Mark reg used.
1974         if (isInReg)  InputRegs.insert(Reg);     // Mark reg used.
1975       }
1976       
1977       return RegsForValue(Regs, *RC->vt_begin(), VT);
1978     }
1979   }
1980   
1981   // Otherwise, we couldn't allocate enough registers for this.
1982   return RegsForValue();
1983 }
1984
1985
1986 /// visitInlineAsm - Handle a call to an InlineAsm object.
1987 ///
1988 void SelectionDAGLowering::visitInlineAsm(CallInst &I) {
1989   InlineAsm *IA = cast<InlineAsm>(I.getOperand(0));
1990   
1991   SDOperand AsmStr = DAG.getTargetExternalSymbol(IA->getAsmString().c_str(),
1992                                                  MVT::Other);
1993
1994   // Note, we treat inline asms both with and without side-effects as the same.
1995   // If an inline asm doesn't have side effects and doesn't access memory, we
1996   // could not choose to not chain it.
1997   bool hasSideEffects = IA->hasSideEffects();
1998
1999   std::vector<InlineAsm::ConstraintInfo> Constraints = IA->ParseConstraints();
2000   std::vector<MVT::ValueType> ConstraintVTs;
2001   
2002   /// AsmNodeOperands - A list of pairs.  The first element is a register, the
2003   /// second is a bitfield where bit #0 is set if it is a use and bit #1 is set
2004   /// if it is a def of that register.
2005   std::vector<SDOperand> AsmNodeOperands;
2006   AsmNodeOperands.push_back(SDOperand());  // reserve space for input chain
2007   AsmNodeOperands.push_back(AsmStr);
2008   
2009   SDOperand Chain = getRoot();
2010   SDOperand Flag;
2011   
2012   // We fully assign registers here at isel time.  This is not optimal, but
2013   // should work.  For register classes that correspond to LLVM classes, we
2014   // could let the LLVM RA do its thing, but we currently don't.  Do a prepass
2015   // over the constraints, collecting fixed registers that we know we can't use.
2016   std::set<unsigned> OutputRegs, InputRegs;
2017   unsigned OpNum = 1;
2018   for (unsigned i = 0, e = Constraints.size(); i != e; ++i) {
2019     assert(Constraints[i].Codes.size() == 1 && "Only handles one code so far!");
2020     std::string &ConstraintCode = Constraints[i].Codes[0];
2021     
2022     MVT::ValueType OpVT;
2023
2024     // Compute the value type for each operand and add it to ConstraintVTs.
2025     switch (Constraints[i].Type) {
2026     case InlineAsm::isOutput:
2027       if (!Constraints[i].isIndirectOutput) {
2028         assert(I.getType() != Type::VoidTy && "Bad inline asm!");
2029         OpVT = TLI.getValueType(I.getType());
2030       } else {
2031         const Type *OpTy = I.getOperand(OpNum)->getType();
2032         OpVT = TLI.getValueType(cast<PointerType>(OpTy)->getElementType());
2033         OpNum++;  // Consumes a call operand.
2034       }
2035       break;
2036     case InlineAsm::isInput:
2037       OpVT = TLI.getValueType(I.getOperand(OpNum)->getType());
2038       OpNum++;  // Consumes a call operand.
2039       break;
2040     case InlineAsm::isClobber:
2041       OpVT = MVT::Other;
2042       break;
2043     }
2044     
2045     ConstraintVTs.push_back(OpVT);
2046
2047     if (TLI.getRegForInlineAsmConstraint(ConstraintCode, OpVT).first == 0)
2048       continue;  // Not assigned a fixed reg.
2049     
2050     // Build a list of regs that this operand uses.  This always has a single
2051     // element for promoted/expanded operands.
2052     RegsForValue Regs = GetRegistersForValue(ConstraintCode, OpVT,
2053                                              false, false,
2054                                              OutputRegs, InputRegs);
2055     
2056     switch (Constraints[i].Type) {
2057     case InlineAsm::isOutput:
2058       // We can't assign any other output to this register.
2059       OutputRegs.insert(Regs.Regs.begin(), Regs.Regs.end());
2060       // If this is an early-clobber output, it cannot be assigned to the same
2061       // value as the input reg.
2062       if (Constraints[i].isEarlyClobber || Constraints[i].hasMatchingInput)
2063         InputRegs.insert(Regs.Regs.begin(), Regs.Regs.end());
2064       break;
2065     case InlineAsm::isInput:
2066       // We can't assign any other input to this register.
2067       InputRegs.insert(Regs.Regs.begin(), Regs.Regs.end());
2068       break;
2069     case InlineAsm::isClobber:
2070       // Clobbered regs cannot be used as inputs or outputs.
2071       InputRegs.insert(Regs.Regs.begin(), Regs.Regs.end());
2072       OutputRegs.insert(Regs.Regs.begin(), Regs.Regs.end());
2073       break;
2074     }
2075   }      
2076   
2077   // Loop over all of the inputs, copying the operand values into the
2078   // appropriate registers and processing the output regs.
2079   RegsForValue RetValRegs;
2080   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
2081   OpNum = 1;
2082   
2083   for (unsigned i = 0, e = Constraints.size(); i != e; ++i) {
2084     assert(Constraints[i].Codes.size() == 1 && "Only handles one code so far!");
2085     std::string &ConstraintCode = Constraints[i].Codes[0];
2086
2087     switch (Constraints[i].Type) {
2088     case InlineAsm::isOutput: {
2089       TargetLowering::ConstraintType CTy = TargetLowering::C_RegisterClass;
2090       if (ConstraintCode.size() == 1)   // not a physreg name.
2091         CTy = TLI.getConstraintType(ConstraintCode[0]);
2092       
2093       if (CTy == TargetLowering::C_Memory) {
2094         // Memory output.
2095         SDOperand InOperandVal = getValue(I.getOperand(OpNum));
2096         
2097         // Check that the operand (the address to store to) isn't a float.
2098         if (!MVT::isInteger(InOperandVal.getValueType()))
2099           assert(0 && "MATCH FAIL!");
2100         
2101         if (!Constraints[i].isIndirectOutput)
2102           assert(0 && "MATCH FAIL!");
2103
2104         OpNum++;  // Consumes a call operand.
2105         
2106         // Extend/truncate to the right pointer type if needed.
2107         MVT::ValueType PtrType = TLI.getPointerTy();
2108         if (InOperandVal.getValueType() < PtrType)
2109           InOperandVal = DAG.getNode(ISD::ZERO_EXTEND, PtrType, InOperandVal);
2110         else if (InOperandVal.getValueType() > PtrType)
2111           InOperandVal = DAG.getNode(ISD::TRUNCATE, PtrType, InOperandVal);
2112         
2113         // Add information to the INLINEASM node to know about this output.
2114         unsigned ResOpType = 4/*MEM*/ | (1 << 3);
2115         AsmNodeOperands.push_back(DAG.getConstant(ResOpType, MVT::i32));
2116         AsmNodeOperands.push_back(InOperandVal);
2117         break;
2118       }
2119
2120       // Otherwise, this is a register output.
2121       assert(CTy == TargetLowering::C_RegisterClass && "Unknown op type!");
2122
2123       // If this is an early-clobber output, or if there is an input
2124       // constraint that matches this, we need to reserve the input register
2125       // so no other inputs allocate to it.
2126       bool UsesInputRegister = false;
2127       if (Constraints[i].isEarlyClobber || Constraints[i].hasMatchingInput)
2128         UsesInputRegister = true;
2129       
2130       // Copy the output from the appropriate register.  Find a register that
2131       // we can use.
2132       RegsForValue Regs =
2133         GetRegistersForValue(ConstraintCode, ConstraintVTs[i],
2134                              true, UsesInputRegister, 
2135                              OutputRegs, InputRegs);
2136       assert(!Regs.Regs.empty() && "Couldn't allocate output reg!");
2137
2138       if (!Constraints[i].isIndirectOutput) {
2139         assert(RetValRegs.Regs.empty() &&
2140                "Cannot have multiple output constraints yet!");
2141         assert(I.getType() != Type::VoidTy && "Bad inline asm!");
2142         RetValRegs = Regs;
2143       } else {
2144         IndirectStoresToEmit.push_back(std::make_pair(Regs, 
2145                                                       I.getOperand(OpNum)));
2146         OpNum++;  // Consumes a call operand.
2147       }
2148       
2149       // Add information to the INLINEASM node to know that this register is
2150       // set.
2151       Regs.AddInlineAsmOperands(2 /*REGDEF*/, DAG, AsmNodeOperands);
2152       break;
2153     }
2154     case InlineAsm::isInput: {
2155       SDOperand InOperandVal = getValue(I.getOperand(OpNum));
2156       OpNum++;  // Consumes a call operand.
2157       
2158       if (isdigit(ConstraintCode[0])) {    // Matching constraint?
2159         // If this is required to match an output register we have already set,
2160         // just use its register.
2161         unsigned OperandNo = atoi(ConstraintCode.c_str());
2162         
2163         // Scan until we find the definition we already emitted of this operand.
2164         // When we find it, create a RegsForValue operand.
2165         unsigned CurOp = 2;  // The first operand.
2166         for (; OperandNo; --OperandNo) {
2167           // Advance to the next operand.
2168           unsigned NumOps = 
2169             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getValue();
2170           assert((NumOps & 7) == 2 /*REGDEF*/ &&
2171                  "Skipped past definitions?");
2172           CurOp += (NumOps>>3)+1;
2173         }
2174
2175         unsigned NumOps = 
2176           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getValue();
2177         assert((NumOps & 7) == 2 /*REGDEF*/ &&
2178                "Skipped past definitions?");
2179         
2180         // Add NumOps>>3 registers to MatchedRegs.
2181         RegsForValue MatchedRegs;
2182         MatchedRegs.ValueVT = InOperandVal.getValueType();
2183         MatchedRegs.RegVT   = AsmNodeOperands[CurOp+1].getValueType();
2184         for (unsigned i = 0, e = NumOps>>3; i != e; ++i) {
2185           unsigned Reg=cast<RegisterSDNode>(AsmNodeOperands[++CurOp])->getReg();
2186           MatchedRegs.Regs.push_back(Reg);
2187         }
2188         
2189         // Use the produced MatchedRegs object to 
2190         MatchedRegs.getCopyToRegs(InOperandVal, DAG, Chain, Flag,
2191                                   TLI.getPointerTy());
2192         MatchedRegs.AddInlineAsmOperands(1 /*REGUSE*/, DAG, AsmNodeOperands);
2193         break;
2194       }
2195       
2196       TargetLowering::ConstraintType CTy = TargetLowering::C_RegisterClass;
2197       if (ConstraintCode.size() == 1)   // not a physreg name.
2198         CTy = TLI.getConstraintType(ConstraintCode[0]);
2199         
2200       if (CTy == TargetLowering::C_Other) {
2201         if (!TLI.isOperandValidForConstraint(InOperandVal, ConstraintCode[0]))
2202           assert(0 && "MATCH FAIL!");
2203         
2204         // Add information to the INLINEASM node to know about this input.
2205         unsigned ResOpType = 3 /*IMM*/ | (1 << 3);
2206         AsmNodeOperands.push_back(DAG.getConstant(ResOpType, MVT::i32));
2207         AsmNodeOperands.push_back(InOperandVal);
2208         break;
2209       } else if (CTy == TargetLowering::C_Memory) {
2210         // Memory input.
2211         
2212         // Check that the operand isn't a float.
2213         if (!MVT::isInteger(InOperandVal.getValueType()))
2214           assert(0 && "MATCH FAIL!");
2215         
2216         // Extend/truncate to the right pointer type if needed.
2217         MVT::ValueType PtrType = TLI.getPointerTy();
2218         if (InOperandVal.getValueType() < PtrType)
2219           InOperandVal = DAG.getNode(ISD::ZERO_EXTEND, PtrType, InOperandVal);
2220         else if (InOperandVal.getValueType() > PtrType)
2221           InOperandVal = DAG.getNode(ISD::TRUNCATE, PtrType, InOperandVal);
2222
2223         // Add information to the INLINEASM node to know about this input.
2224         unsigned ResOpType = 4/*MEM*/ | (1 << 3);
2225         AsmNodeOperands.push_back(DAG.getConstant(ResOpType, MVT::i32));
2226         AsmNodeOperands.push_back(InOperandVal);
2227         break;
2228       }
2229         
2230       assert(CTy == TargetLowering::C_RegisterClass && "Unknown op type!");
2231
2232       // Copy the input into the appropriate registers.
2233       RegsForValue InRegs =
2234         GetRegistersForValue(ConstraintCode, ConstraintVTs[i],
2235                              false, true, OutputRegs, InputRegs);
2236       // FIXME: should be match fail.
2237       assert(!InRegs.Regs.empty() && "Couldn't allocate input reg!");
2238
2239       InRegs.getCopyToRegs(InOperandVal, DAG, Chain, Flag, TLI.getPointerTy());
2240       
2241       InRegs.AddInlineAsmOperands(1/*REGUSE*/, DAG, AsmNodeOperands);
2242       break;
2243     }
2244     case InlineAsm::isClobber: {
2245       RegsForValue ClobberedRegs =
2246         GetRegistersForValue(ConstraintCode, MVT::Other, false, false,
2247                              OutputRegs, InputRegs);
2248       // Add the clobbered value to the operand list, so that the register
2249       // allocator is aware that the physreg got clobbered.
2250       if (!ClobberedRegs.Regs.empty())
2251         ClobberedRegs.AddInlineAsmOperands(2/*REGDEF*/, DAG, AsmNodeOperands);
2252       break;
2253     }
2254     }
2255   }
2256   
2257   // Finish up input operands.
2258   AsmNodeOperands[0] = Chain;
2259   if (Flag.Val) AsmNodeOperands.push_back(Flag);
2260   
2261   std::vector<MVT::ValueType> VTs;
2262   VTs.push_back(MVT::Other);
2263   VTs.push_back(MVT::Flag);
2264   Chain = DAG.getNode(ISD::INLINEASM, VTs, AsmNodeOperands);
2265   Flag = Chain.getValue(1);
2266
2267   // If this asm returns a register value, copy the result from that register
2268   // and set it as the value of the call.
2269   if (!RetValRegs.Regs.empty())
2270     setValue(&I, RetValRegs.getCopyFromRegs(DAG, Chain, Flag));
2271   
2272   std::vector<std::pair<SDOperand, Value*> > StoresToEmit;
2273   
2274   // Process indirect outputs, first output all of the flagged copies out of
2275   // physregs.
2276   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
2277     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
2278     Value *Ptr = IndirectStoresToEmit[i].second;
2279     SDOperand OutVal = OutRegs.getCopyFromRegs(DAG, Chain, Flag);
2280     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
2281   }
2282   
2283   // Emit the non-flagged stores from the physregs.
2284   std::vector<SDOperand> OutChains;
2285   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i)
2286     OutChains.push_back(DAG.getNode(ISD::STORE, MVT::Other, Chain, 
2287                                     StoresToEmit[i].first,
2288                                     getValue(StoresToEmit[i].second),
2289                                     DAG.getSrcValue(StoresToEmit[i].second)));
2290   if (!OutChains.empty())
2291     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other, OutChains);
2292   DAG.setRoot(Chain);
2293 }
2294
2295
2296 void SelectionDAGLowering::visitMalloc(MallocInst &I) {
2297   SDOperand Src = getValue(I.getOperand(0));
2298
2299   MVT::ValueType IntPtr = TLI.getPointerTy();
2300
2301   if (IntPtr < Src.getValueType())
2302     Src = DAG.getNode(ISD::TRUNCATE, IntPtr, Src);
2303   else if (IntPtr > Src.getValueType())
2304     Src = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, Src);
2305
2306   // Scale the source by the type size.
2307   uint64_t ElementSize = TD->getTypeSize(I.getType()->getElementType());
2308   Src = DAG.getNode(ISD::MUL, Src.getValueType(),
2309                     Src, getIntPtrConstant(ElementSize));
2310
2311   std::vector<std::pair<SDOperand, const Type*> > Args;
2312   Args.push_back(std::make_pair(Src, TLI.getTargetData()->getIntPtrType()));
2313
2314   std::pair<SDOperand,SDOperand> Result =
2315     TLI.LowerCallTo(getRoot(), I.getType(), false, CallingConv::C, true,
2316                     DAG.getExternalSymbol("malloc", IntPtr),
2317                     Args, DAG);
2318   setValue(&I, Result.first);  // Pointers always fit in registers
2319   DAG.setRoot(Result.second);
2320 }
2321
2322 void SelectionDAGLowering::visitFree(FreeInst &I) {
2323   std::vector<std::pair<SDOperand, const Type*> > Args;
2324   Args.push_back(std::make_pair(getValue(I.getOperand(0)),
2325                                 TLI.getTargetData()->getIntPtrType()));
2326   MVT::ValueType IntPtr = TLI.getPointerTy();
2327   std::pair<SDOperand,SDOperand> Result =
2328     TLI.LowerCallTo(getRoot(), Type::VoidTy, false, CallingConv::C, true,
2329                     DAG.getExternalSymbol("free", IntPtr), Args, DAG);
2330   DAG.setRoot(Result.second);
2331 }
2332
2333 // InsertAtEndOfBasicBlock - This method should be implemented by targets that
2334 // mark instructions with the 'usesCustomDAGSchedInserter' flag.  These
2335 // instructions are special in various ways, which require special support to
2336 // insert.  The specified MachineInstr is created but not inserted into any
2337 // basic blocks, and the scheduler passes ownership of it to this method.
2338 MachineBasicBlock *TargetLowering::InsertAtEndOfBasicBlock(MachineInstr *MI,
2339                                                        MachineBasicBlock *MBB) {
2340   std::cerr << "If a target marks an instruction with "
2341                "'usesCustomDAGSchedInserter', it must implement "
2342                "TargetLowering::InsertAtEndOfBasicBlock!\n";
2343   abort();
2344   return 0;  
2345 }
2346
2347 void SelectionDAGLowering::visitVAStart(CallInst &I) {
2348   DAG.setRoot(DAG.getNode(ISD::VASTART, MVT::Other, getRoot(), 
2349                           getValue(I.getOperand(1)), 
2350                           DAG.getSrcValue(I.getOperand(1))));
2351 }
2352
2353 void SelectionDAGLowering::visitVAArg(VAArgInst &I) {
2354   SDOperand V = DAG.getVAArg(TLI.getValueType(I.getType()), getRoot(),
2355                              getValue(I.getOperand(0)),
2356                              DAG.getSrcValue(I.getOperand(0)));
2357   setValue(&I, V);
2358   DAG.setRoot(V.getValue(1));
2359 }
2360
2361 void SelectionDAGLowering::visitVAEnd(CallInst &I) {
2362   DAG.setRoot(DAG.getNode(ISD::VAEND, MVT::Other, getRoot(),
2363                           getValue(I.getOperand(1)), 
2364                           DAG.getSrcValue(I.getOperand(1))));
2365 }
2366
2367 void SelectionDAGLowering::visitVACopy(CallInst &I) {
2368   DAG.setRoot(DAG.getNode(ISD::VACOPY, MVT::Other, getRoot(), 
2369                           getValue(I.getOperand(1)), 
2370                           getValue(I.getOperand(2)),
2371                           DAG.getSrcValue(I.getOperand(1)),
2372                           DAG.getSrcValue(I.getOperand(2))));
2373 }
2374
2375 /// TargetLowering::LowerArguments - This is the default LowerArguments
2376 /// implementation, which just inserts a FORMAL_ARGUMENTS node.  FIXME: When all
2377 /// targets are migrated to using FORMAL_ARGUMENTS, this hook should be 
2378 /// integrated into SDISel.
2379 std::vector<SDOperand> 
2380 TargetLowering::LowerArguments(Function &F, SelectionDAG &DAG) {
2381   // Add CC# and isVararg as operands to the FORMAL_ARGUMENTS node.
2382   std::vector<SDOperand> Ops;
2383   Ops.push_back(DAG.getRoot());
2384   Ops.push_back(DAG.getConstant(F.getCallingConv(), getPointerTy()));
2385   Ops.push_back(DAG.getConstant(F.isVarArg(), getPointerTy()));
2386
2387   // Add one result value for each formal argument.
2388   std::vector<MVT::ValueType> RetVals;
2389   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E; ++I) {
2390     MVT::ValueType VT = getValueType(I->getType());
2391     
2392     switch (getTypeAction(VT)) {
2393     default: assert(0 && "Unknown type action!");
2394     case Legal: 
2395       RetVals.push_back(VT);
2396       break;
2397     case Promote:
2398       RetVals.push_back(getTypeToTransformTo(VT));
2399       break;
2400     case Expand:
2401       if (VT != MVT::Vector) {
2402         // If this is a large integer, it needs to be broken up into small
2403         // integers.  Figure out what the destination type is and how many small
2404         // integers it turns into.
2405         MVT::ValueType NVT = getTypeToTransformTo(VT);
2406         unsigned NumVals = MVT::getSizeInBits(VT)/MVT::getSizeInBits(NVT);
2407         for (unsigned i = 0; i != NumVals; ++i)
2408           RetVals.push_back(NVT);
2409       } else {
2410         // Otherwise, this is a vector type.  We only support legal vectors
2411         // right now.
2412         unsigned NumElems = cast<PackedType>(I->getType())->getNumElements();
2413         const Type *EltTy = cast<PackedType>(I->getType())->getElementType();
2414
2415         // Figure out if there is a Packed type corresponding to this Vector
2416         // type.  If so, convert to the packed type.
2417         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
2418         if (TVT != MVT::Other && isTypeLegal(TVT)) {
2419           RetVals.push_back(TVT);
2420         } else {
2421           assert(0 && "Don't support illegal by-val vector arguments yet!");
2422         }
2423       }
2424       break;
2425     }
2426   }
2427
2428   RetVals.push_back(MVT::Other);
2429   
2430   // Create the node.
2431   SDNode *Result = DAG.getNode(ISD::FORMAL_ARGUMENTS, RetVals, Ops).Val;
2432   
2433   DAG.setRoot(SDOperand(Result, Result->getNumValues()-1));
2434
2435   // Set up the return result vector.
2436   Ops.clear();
2437   unsigned i = 0;
2438   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E; ++I) {
2439     MVT::ValueType VT = getValueType(I->getType());
2440     
2441     switch (getTypeAction(VT)) {
2442     default: assert(0 && "Unknown type action!");
2443     case Legal: 
2444       Ops.push_back(SDOperand(Result, i++));
2445       break;
2446     case Promote: {
2447       SDOperand Op(Result, i++);
2448       if (MVT::isInteger(VT)) {
2449         unsigned AssertOp = I->getType()->isSigned() ? ISD::AssertSext 
2450                                                      : ISD::AssertZext;
2451         Op = DAG.getNode(AssertOp, Op.getValueType(), Op, DAG.getValueType(VT));
2452         Op = DAG.getNode(ISD::TRUNCATE, VT, Op);
2453       } else {
2454         assert(MVT::isFloatingPoint(VT) && "Not int or FP?");
2455         Op = DAG.getNode(ISD::FP_ROUND, VT, Op);
2456       }
2457       Ops.push_back(Op);
2458       break;
2459     }
2460     case Expand:
2461       if (VT != MVT::Vector) {
2462         // If this is a large integer, it needs to be reassembled from small
2463         // integers.  Figure out what the source elt type is and how many small
2464         // integers it is.
2465         MVT::ValueType NVT = getTypeToTransformTo(VT);
2466         unsigned NumVals = MVT::getSizeInBits(VT)/MVT::getSizeInBits(NVT);
2467         if (NumVals == 2) {
2468           SDOperand Lo = SDOperand(Result, i++);
2469           SDOperand Hi = SDOperand(Result, i++);
2470           
2471           if (!isLittleEndian())
2472             std::swap(Lo, Hi);
2473             
2474           Ops.push_back(DAG.getNode(ISD::BUILD_PAIR, VT, Lo, Hi));
2475         } else {
2476           // Value scalarized into many values.  Unimp for now.
2477           assert(0 && "Cannot expand i64 -> i16 yet!");
2478         }
2479       } else {
2480         // Otherwise, this is a vector type.  We only support legal vectors
2481         // right now.
2482         const PackedType *PTy = cast<PackedType>(I->getType());
2483         unsigned NumElems = PTy->getNumElements();
2484         const Type *EltTy = PTy->getElementType();
2485
2486         // Figure out if there is a Packed type corresponding to this Vector
2487         // type.  If so, convert to the packed type.
2488         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
2489         if (TVT != MVT::Other && isTypeLegal(TVT)) {
2490           SDOperand N = SDOperand(Result, i++);
2491           // Handle copies from generic vectors to registers.
2492           N = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, N,
2493                           DAG.getConstant(NumElems, MVT::i32), 
2494                           DAG.getValueType(getValueType(EltTy)));
2495           Ops.push_back(N);
2496         } else {
2497           assert(0 && "Don't support illegal by-val vector arguments yet!");
2498           abort();
2499         }
2500       }
2501       break;
2502     }
2503   }
2504   return Ops;
2505 }
2506
2507
2508 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
2509 /// implementation, which just inserts an ISD::CALL node, which is later custom
2510 /// lowered by the target to something concrete.  FIXME: When all targets are
2511 /// migrated to using ISD::CALL, this hook should be integrated into SDISel.
2512 std::pair<SDOperand, SDOperand>
2513 TargetLowering::LowerCallTo(SDOperand Chain, const Type *RetTy, bool isVarArg,
2514                             unsigned CallingConv, bool isTailCall, 
2515                             SDOperand Callee,
2516                             ArgListTy &Args, SelectionDAG &DAG) {
2517   std::vector<SDOperand> Ops;
2518   Ops.push_back(Chain);   // Op#0 - Chain
2519   Ops.push_back(DAG.getConstant(CallingConv, getPointerTy())); // Op#1 - CC
2520   Ops.push_back(DAG.getConstant(isVarArg, getPointerTy()));    // Op#2 - VarArg
2521   Ops.push_back(DAG.getConstant(isTailCall, getPointerTy()));  // Op#3 - Tail
2522   Ops.push_back(Callee);
2523   
2524   // Handle all of the outgoing arguments.
2525   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
2526     MVT::ValueType VT = getValueType(Args[i].second);
2527     SDOperand Op = Args[i].first;
2528     bool isSigned = Args[i].second->isSigned();
2529     switch (getTypeAction(VT)) {
2530     default: assert(0 && "Unknown type action!");
2531     case Legal: 
2532       Ops.push_back(Op);
2533       Ops.push_back(DAG.getConstant(isSigned, MVT::i32));
2534       break;
2535     case Promote:
2536       if (MVT::isInteger(VT)) {
2537         unsigned ExtOp = isSigned ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND; 
2538         Op = DAG.getNode(ExtOp, getTypeToTransformTo(VT), Op);
2539       } else {
2540         assert(MVT::isFloatingPoint(VT) && "Not int or FP?");
2541         Op = DAG.getNode(ISD::FP_EXTEND, getTypeToTransformTo(VT), Op);
2542       }
2543       Ops.push_back(Op);
2544       Ops.push_back(DAG.getConstant(isSigned, MVT::i32));
2545       break;
2546     case Expand:
2547       if (VT != MVT::Vector) {
2548         // If this is a large integer, it needs to be broken down into small
2549         // integers.  Figure out what the source elt type is and how many small
2550         // integers it is.
2551         MVT::ValueType NVT = getTypeToTransformTo(VT);
2552         unsigned NumVals = MVT::getSizeInBits(VT)/MVT::getSizeInBits(NVT);
2553         if (NumVals == 2) {
2554           SDOperand Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, NVT, Op,
2555                                      DAG.getConstant(0, getPointerTy()));
2556           SDOperand Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, NVT, Op,
2557                                      DAG.getConstant(1, getPointerTy()));
2558           if (!isLittleEndian())
2559             std::swap(Lo, Hi);
2560           
2561           Ops.push_back(Lo);
2562           Ops.push_back(DAG.getConstant(isSigned, MVT::i32));
2563           Ops.push_back(Hi);
2564           Ops.push_back(DAG.getConstant(isSigned, MVT::i32));
2565         } else {
2566           // Value scalarized into many values.  Unimp for now.
2567           assert(0 && "Cannot expand i64 -> i16 yet!");
2568         }
2569       } else {
2570         // Otherwise, this is a vector type.  We only support legal vectors
2571         // right now.
2572         const PackedType *PTy = cast<PackedType>(Args[i].second);
2573         unsigned NumElems = PTy->getNumElements();
2574         const Type *EltTy = PTy->getElementType();
2575         
2576         // Figure out if there is a Packed type corresponding to this Vector
2577         // type.  If so, convert to the packed type.
2578         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
2579         if (TVT != MVT::Other && isTypeLegal(TVT)) {
2580           // Insert a VBIT_CONVERT of the MVT::Vector type to the packed type.
2581           Op = DAG.getNode(ISD::VBIT_CONVERT, TVT, Op);
2582           Ops.push_back(Op);
2583           Ops.push_back(DAG.getConstant(isSigned, MVT::i32));
2584         } else {
2585           assert(0 && "Don't support illegal by-val vector call args yet!");
2586           abort();
2587         }
2588       }
2589       break;
2590     }
2591   }
2592   
2593   // Figure out the result value types.
2594   std::vector<MVT::ValueType> RetTys;
2595
2596   if (RetTy != Type::VoidTy) {
2597     MVT::ValueType VT = getValueType(RetTy);
2598     switch (getTypeAction(VT)) {
2599     default: assert(0 && "Unknown type action!");
2600     case Legal:
2601       RetTys.push_back(VT);
2602       break;
2603     case Promote:
2604       RetTys.push_back(getTypeToTransformTo(VT));
2605       break;
2606     case Expand:
2607       if (VT != MVT::Vector) {
2608         // If this is a large integer, it needs to be reassembled from small
2609         // integers.  Figure out what the source elt type is and how many small
2610         // integers it is.
2611         MVT::ValueType NVT = getTypeToTransformTo(VT);
2612         unsigned NumVals = MVT::getSizeInBits(VT)/MVT::getSizeInBits(NVT);
2613         for (unsigned i = 0; i != NumVals; ++i)
2614           RetTys.push_back(NVT);
2615       } else {
2616         // Otherwise, this is a vector type.  We only support legal vectors
2617         // right now.
2618         const PackedType *PTy = cast<PackedType>(RetTy);
2619         unsigned NumElems = PTy->getNumElements();
2620         const Type *EltTy = PTy->getElementType();
2621         
2622         // Figure out if there is a Packed type corresponding to this Vector
2623         // type.  If so, convert to the packed type.
2624         MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
2625         if (TVT != MVT::Other && isTypeLegal(TVT)) {
2626           RetTys.push_back(TVT);
2627         } else {
2628           assert(0 && "Don't support illegal by-val vector call results yet!");
2629           abort();
2630         }
2631       }
2632     }    
2633   }
2634   
2635   RetTys.push_back(MVT::Other);  // Always has a chain.
2636   
2637   // Finally, create the CALL node.
2638   SDOperand Res = DAG.getNode(ISD::CALL, RetTys, Ops);
2639   
2640   // This returns a pair of operands.  The first element is the
2641   // return value for the function (if RetTy is not VoidTy).  The second
2642   // element is the outgoing token chain.
2643   SDOperand ResVal;
2644   if (RetTys.size() != 1) {
2645     MVT::ValueType VT = getValueType(RetTy);
2646     if (RetTys.size() == 2) {
2647       ResVal = Res;
2648       
2649       // If this value was promoted, truncate it down.
2650       if (ResVal.getValueType() != VT) {
2651         if (VT == MVT::Vector) {
2652           // Insert a VBITCONVERT to convert from the packed result type to the
2653           // MVT::Vector type.
2654           unsigned NumElems = cast<PackedType>(RetTy)->getNumElements();
2655           const Type *EltTy = cast<PackedType>(RetTy)->getElementType();
2656           
2657           // Figure out if there is a Packed type corresponding to this Vector
2658           // type.  If so, convert to the packed type.
2659           MVT::ValueType TVT = MVT::getVectorType(getValueType(EltTy), NumElems);
2660           if (TVT != MVT::Other && isTypeLegal(TVT)) {
2661             // Insert a VBIT_CONVERT of the FORMAL_ARGUMENTS to a
2662             // "N x PTyElementVT" MVT::Vector type.
2663             ResVal = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, ResVal,
2664                                  DAG.getConstant(NumElems, MVT::i32), 
2665                                  DAG.getValueType(getValueType(EltTy)));
2666           } else {
2667             abort();
2668           }
2669         } else if (MVT::isInteger(VT)) {
2670           unsigned AssertOp = RetTy->isSigned() ?
2671                                   ISD::AssertSext : ISD::AssertZext;
2672           ResVal = DAG.getNode(AssertOp, ResVal.getValueType(), ResVal, 
2673                                DAG.getValueType(VT));
2674           ResVal = DAG.getNode(ISD::TRUNCATE, VT, ResVal);
2675         } else {
2676           assert(MVT::isFloatingPoint(VT));
2677           ResVal = DAG.getNode(ISD::FP_ROUND, VT, ResVal);
2678         }
2679       }
2680     } else if (RetTys.size() == 3) {
2681       ResVal = DAG.getNode(ISD::BUILD_PAIR, VT, 
2682                            Res.getValue(0), Res.getValue(1));
2683       
2684     } else {
2685       assert(0 && "Case not handled yet!");
2686     }
2687   }
2688   
2689   return std::make_pair(ResVal, Res.getValue(Res.Val->getNumValues()-1));
2690 }
2691
2692
2693
2694 // It is always conservatively correct for llvm.returnaddress and
2695 // llvm.frameaddress to return 0.
2696 //
2697 // FIXME: Change this to insert a FRAMEADDR/RETURNADDR node, and have that be
2698 // expanded to 0 if the target wants.
2699 std::pair<SDOperand, SDOperand>
2700 TargetLowering::LowerFrameReturnAddress(bool isFrameAddr, SDOperand Chain,
2701                                         unsigned Depth, SelectionDAG &DAG) {
2702   return std::make_pair(DAG.getConstant(0, getPointerTy()), Chain);
2703 }
2704
2705 SDOperand TargetLowering::LowerOperation(SDOperand Op, SelectionDAG &DAG) {
2706   assert(0 && "LowerOperation not implemented for this target!");
2707   abort();
2708   return SDOperand();
2709 }
2710
2711 SDOperand TargetLowering::CustomPromoteOperation(SDOperand Op,
2712                                                  SelectionDAG &DAG) {
2713   assert(0 && "CustomPromoteOperation not implemented for this target!");
2714   abort();
2715   return SDOperand();
2716 }
2717
2718 void SelectionDAGLowering::visitFrameReturnAddress(CallInst &I, bool isFrame) {
2719   unsigned Depth = (unsigned)cast<ConstantUInt>(I.getOperand(1))->getValue();
2720   std::pair<SDOperand,SDOperand> Result =
2721     TLI.LowerFrameReturnAddress(isFrame, getRoot(), Depth, DAG);
2722   setValue(&I, Result.first);
2723   DAG.setRoot(Result.second);
2724 }
2725
2726 /// getMemsetValue - Vectorized representation of the memset value
2727 /// operand.
2728 static SDOperand getMemsetValue(SDOperand Value, MVT::ValueType VT,
2729                                 SelectionDAG &DAG) {
2730   MVT::ValueType CurVT = VT;
2731   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Value)) {
2732     uint64_t Val   = C->getValue() & 255;
2733     unsigned Shift = 8;
2734     while (CurVT != MVT::i8) {
2735       Val = (Val << Shift) | Val;
2736       Shift <<= 1;
2737       CurVT = (MVT::ValueType)((unsigned)CurVT - 1);
2738     }
2739     return DAG.getConstant(Val, VT);
2740   } else {
2741     Value = DAG.getNode(ISD::ZERO_EXTEND, VT, Value);
2742     unsigned Shift = 8;
2743     while (CurVT != MVT::i8) {
2744       Value =
2745         DAG.getNode(ISD::OR, VT,
2746                     DAG.getNode(ISD::SHL, VT, Value,
2747                                 DAG.getConstant(Shift, MVT::i8)), Value);
2748       Shift <<= 1;
2749       CurVT = (MVT::ValueType)((unsigned)CurVT - 1);
2750     }
2751
2752     return Value;
2753   }
2754 }
2755
2756 /// getMemsetStringVal - Similar to getMemsetValue. Except this is only
2757 /// used when a memcpy is turned into a memset when the source is a constant
2758 /// string ptr.
2759 static SDOperand getMemsetStringVal(MVT::ValueType VT,
2760                                     SelectionDAG &DAG, TargetLowering &TLI,
2761                                     std::string &Str, unsigned Offset) {
2762   MVT::ValueType CurVT = VT;
2763   uint64_t Val = 0;
2764   unsigned MSB = getSizeInBits(VT) / 8;
2765   if (TLI.isLittleEndian())
2766     Offset = Offset + MSB - 1;
2767   for (unsigned i = 0; i != MSB; ++i) {
2768     Val = (Val << 8) | Str[Offset];
2769     Offset += TLI.isLittleEndian() ? -1 : 1;
2770   }
2771   return DAG.getConstant(Val, VT);
2772 }
2773
2774 /// getMemBasePlusOffset - Returns base and offset node for the 
2775 static SDOperand getMemBasePlusOffset(SDOperand Base, unsigned Offset,
2776                                       SelectionDAG &DAG, TargetLowering &TLI) {
2777   MVT::ValueType VT = Base.getValueType();
2778   return DAG.getNode(ISD::ADD, VT, Base, DAG.getConstant(Offset, VT));
2779 }
2780
2781 /// MeetsMaxMemopRequirement - Determines if the number of memory ops required
2782 /// to replace the memset / memcpy is below the threshold. It also returns the
2783 /// types of the sequence of  memory ops to perform memset / memcpy.
2784 static bool MeetsMaxMemopRequirement(std::vector<MVT::ValueType> &MemOps,
2785                                      unsigned Limit, uint64_t Size,
2786                                      unsigned Align, TargetLowering &TLI) {
2787   MVT::ValueType VT;
2788
2789   if (TLI.allowsUnalignedMemoryAccesses()) {
2790     VT = MVT::i64;
2791   } else {
2792     switch (Align & 7) {
2793     case 0:
2794       VT = MVT::i64;
2795       break;
2796     case 4:
2797       VT = MVT::i32;
2798       break;
2799     case 2:
2800       VT = MVT::i16;
2801       break;
2802     default:
2803       VT = MVT::i8;
2804       break;
2805     }
2806   }
2807
2808   MVT::ValueType LVT = MVT::i64;
2809   while (!TLI.isTypeLegal(LVT))
2810     LVT = (MVT::ValueType)((unsigned)LVT - 1);
2811   assert(MVT::isInteger(LVT));
2812
2813   if (VT > LVT)
2814     VT = LVT;
2815
2816   unsigned NumMemOps = 0;
2817   while (Size != 0) {
2818     unsigned VTSize = getSizeInBits(VT) / 8;
2819     while (VTSize > Size) {
2820       VT = (MVT::ValueType)((unsigned)VT - 1);
2821       VTSize >>= 1;
2822     }
2823     assert(MVT::isInteger(VT));
2824
2825     if (++NumMemOps > Limit)
2826       return false;
2827     MemOps.push_back(VT);
2828     Size -= VTSize;
2829   }
2830
2831   return true;
2832 }
2833
2834 void SelectionDAGLowering::visitMemIntrinsic(CallInst &I, unsigned Op) {
2835   SDOperand Op1 = getValue(I.getOperand(1));
2836   SDOperand Op2 = getValue(I.getOperand(2));
2837   SDOperand Op3 = getValue(I.getOperand(3));
2838   SDOperand Op4 = getValue(I.getOperand(4));
2839   unsigned Align = (unsigned)cast<ConstantSDNode>(Op4)->getValue();
2840   if (Align == 0) Align = 1;
2841
2842   if (ConstantSDNode *Size = dyn_cast<ConstantSDNode>(Op3)) {
2843     std::vector<MVT::ValueType> MemOps;
2844
2845     // Expand memset / memcpy to a series of load / store ops
2846     // if the size operand falls below a certain threshold.
2847     std::vector<SDOperand> OutChains;
2848     switch (Op) {
2849     default: break;  // Do nothing for now.
2850     case ISD::MEMSET: {
2851       if (MeetsMaxMemopRequirement(MemOps, TLI.getMaxStoresPerMemset(),
2852                                    Size->getValue(), Align, TLI)) {
2853         unsigned NumMemOps = MemOps.size();
2854         unsigned Offset = 0;
2855         for (unsigned i = 0; i < NumMemOps; i++) {
2856           MVT::ValueType VT = MemOps[i];
2857           unsigned VTSize = getSizeInBits(VT) / 8;
2858           SDOperand Value = getMemsetValue(Op2, VT, DAG);
2859           SDOperand Store = DAG.getNode(ISD::STORE, MVT::Other, getRoot(),
2860                                         Value,
2861                                     getMemBasePlusOffset(Op1, Offset, DAG, TLI),
2862                                       DAG.getSrcValue(I.getOperand(1), Offset));
2863           OutChains.push_back(Store);
2864           Offset += VTSize;
2865         }
2866       }
2867       break;
2868     }
2869     case ISD::MEMCPY: {
2870       if (MeetsMaxMemopRequirement(MemOps, TLI.getMaxStoresPerMemcpy(),
2871                                    Size->getValue(), Align, TLI)) {
2872         unsigned NumMemOps = MemOps.size();
2873         unsigned SrcOff = 0, DstOff = 0, SrcDelta = 0;
2874         GlobalAddressSDNode *G = NULL;
2875         std::string Str;
2876         bool CopyFromStr = false;
2877
2878         if (Op2.getOpcode() == ISD::GlobalAddress)
2879           G = cast<GlobalAddressSDNode>(Op2);
2880         else if (Op2.getOpcode() == ISD::ADD &&
2881                  Op2.getOperand(0).getOpcode() == ISD::GlobalAddress &&
2882                  Op2.getOperand(1).getOpcode() == ISD::Constant) {
2883           G = cast<GlobalAddressSDNode>(Op2.getOperand(0));
2884           SrcDelta = cast<ConstantSDNode>(Op2.getOperand(1))->getValue();
2885         }
2886         if (G) {
2887           GlobalVariable *GV = dyn_cast<GlobalVariable>(G->getGlobal());
2888           if (GV) {
2889             Str = GV->getStringValue(false);
2890             if (!Str.empty()) {
2891               CopyFromStr = true;
2892               SrcOff += SrcDelta;
2893             }
2894           }
2895         }
2896
2897         for (unsigned i = 0; i < NumMemOps; i++) {
2898           MVT::ValueType VT = MemOps[i];
2899           unsigned VTSize = getSizeInBits(VT) / 8;
2900           SDOperand Value, Chain, Store;
2901
2902           if (CopyFromStr) {
2903             Value = getMemsetStringVal(VT, DAG, TLI, Str, SrcOff);
2904             Chain = getRoot();
2905             Store =
2906               DAG.getNode(ISD::STORE, MVT::Other, Chain, Value,
2907                           getMemBasePlusOffset(Op1, DstOff, DAG, TLI),
2908                           DAG.getSrcValue(I.getOperand(1), DstOff));
2909           } else {
2910             Value = DAG.getLoad(VT, getRoot(),
2911                         getMemBasePlusOffset(Op2, SrcOff, DAG, TLI),
2912                         DAG.getSrcValue(I.getOperand(2), SrcOff));
2913             Chain = Value.getValue(1);
2914             Store =
2915               DAG.getNode(ISD::STORE, MVT::Other, Chain, Value,
2916                           getMemBasePlusOffset(Op1, DstOff, DAG, TLI),
2917                           DAG.getSrcValue(I.getOperand(1), DstOff));
2918           }
2919           OutChains.push_back(Store);
2920           SrcOff += VTSize;
2921           DstOff += VTSize;
2922         }
2923       }
2924       break;
2925     }
2926     }
2927
2928     if (!OutChains.empty()) {
2929       DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other, OutChains));
2930       return;
2931     }
2932   }
2933
2934   std::vector<SDOperand> Ops;
2935   Ops.push_back(getRoot());
2936   Ops.push_back(Op1);
2937   Ops.push_back(Op2);
2938   Ops.push_back(Op3);
2939   Ops.push_back(Op4);
2940   DAG.setRoot(DAG.getNode(Op, MVT::Other, Ops));
2941 }
2942
2943 //===----------------------------------------------------------------------===//
2944 // SelectionDAGISel code
2945 //===----------------------------------------------------------------------===//
2946
2947 unsigned SelectionDAGISel::MakeReg(MVT::ValueType VT) {
2948   return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
2949 }
2950
2951 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
2952   // FIXME: we only modify the CFG to split critical edges.  This
2953   // updates dom and loop info.
2954 }
2955
2956
2957 /// OptimizeNoopCopyExpression - We have determined that the specified cast
2958 /// instruction is a noop copy (e.g. it's casting from one pointer type to
2959 /// another, int->uint, or int->sbyte on PPC.
2960 ///
2961 /// Return true if any changes are made.
2962 static bool OptimizeNoopCopyExpression(CastInst *CI) {
2963   BasicBlock *DefBB = CI->getParent();
2964   
2965   /// InsertedCasts - Only insert a cast in each block once.
2966   std::map<BasicBlock*, CastInst*> InsertedCasts;
2967   
2968   bool MadeChange = false;
2969   for (Value::use_iterator UI = CI->use_begin(), E = CI->use_end(); 
2970        UI != E; ) {
2971     Use &TheUse = UI.getUse();
2972     Instruction *User = cast<Instruction>(*UI);
2973     
2974     // Figure out which BB this cast is used in.  For PHI's this is the
2975     // appropriate predecessor block.
2976     BasicBlock *UserBB = User->getParent();
2977     if (PHINode *PN = dyn_cast<PHINode>(User)) {
2978       unsigned OpVal = UI.getOperandNo()/2;
2979       UserBB = PN->getIncomingBlock(OpVal);
2980     }
2981     
2982     // Preincrement use iterator so we don't invalidate it.
2983     ++UI;
2984     
2985     // If this user is in the same block as the cast, don't change the cast.
2986     if (UserBB == DefBB) continue;
2987     
2988     // If we have already inserted a cast into this block, use it.
2989     CastInst *&InsertedCast = InsertedCasts[UserBB];
2990
2991     if (!InsertedCast) {
2992       BasicBlock::iterator InsertPt = UserBB->begin();
2993       while (isa<PHINode>(InsertPt)) ++InsertPt;
2994       
2995       InsertedCast = 
2996         new CastInst(CI->getOperand(0), CI->getType(), "", InsertPt);
2997       MadeChange = true;
2998     }
2999     
3000     // Replace a use of the cast with a use of the new casat.
3001     TheUse = InsertedCast;
3002   }
3003   
3004   // If we removed all uses, nuke the cast.
3005   if (CI->use_empty())
3006     CI->eraseFromParent();
3007   
3008   return MadeChange;
3009 }
3010
3011 /// InsertGEPComputeCode - Insert code into BB to compute Ptr+PtrOffset,
3012 /// casting to the type of GEPI.
3013 static Instruction *InsertGEPComputeCode(Instruction *&V, BasicBlock *BB,
3014                                          Instruction *GEPI, Value *Ptr,
3015                                          Value *PtrOffset) {
3016   if (V) return V;   // Already computed.
3017   
3018   BasicBlock::iterator InsertPt;
3019   if (BB == GEPI->getParent()) {
3020     // If insert into the GEP's block, insert right after the GEP.
3021     InsertPt = GEPI;
3022     ++InsertPt;
3023   } else {
3024     // Otherwise, insert at the top of BB, after any PHI nodes
3025     InsertPt = BB->begin();
3026     while (isa<PHINode>(InsertPt)) ++InsertPt;
3027   }
3028   
3029   // If Ptr is itself a cast, but in some other BB, emit a copy of the cast into
3030   // BB so that there is only one value live across basic blocks (the cast 
3031   // operand).
3032   if (CastInst *CI = dyn_cast<CastInst>(Ptr))
3033     if (CI->getParent() != BB && isa<PointerType>(CI->getOperand(0)->getType()))
3034       Ptr = new CastInst(CI->getOperand(0), CI->getType(), "", InsertPt);
3035   
3036   // Add the offset, cast it to the right type.
3037   Ptr = BinaryOperator::createAdd(Ptr, PtrOffset, "", InsertPt);
3038   return V = new CastInst(Ptr, GEPI->getType(), "", InsertPt);
3039 }
3040
3041 /// ReplaceUsesOfGEPInst - Replace all uses of RepPtr with inserted code to
3042 /// compute its value.  The RepPtr value can be computed with Ptr+PtrOffset. One
3043 /// trivial way of doing this would be to evaluate Ptr+PtrOffset in RepPtr's
3044 /// block, then ReplaceAllUsesWith'ing everything.  However, we would prefer to
3045 /// sink PtrOffset into user blocks where doing so will likely allow us to fold
3046 /// the constant add into a load or store instruction.  Additionally, if a user
3047 /// is a pointer-pointer cast, we look through it to find its users.
3048 static void ReplaceUsesOfGEPInst(Instruction *RepPtr, Value *Ptr, 
3049                                  Constant *PtrOffset, BasicBlock *DefBB,
3050                                  GetElementPtrInst *GEPI,
3051                            std::map<BasicBlock*,Instruction*> &InsertedExprs) {
3052   while (!RepPtr->use_empty()) {
3053     Instruction *User = cast<Instruction>(RepPtr->use_back());
3054     
3055     // If the user is a Pointer-Pointer cast, recurse.
3056     if (isa<CastInst>(User) && isa<PointerType>(User->getType())) {
3057       ReplaceUsesOfGEPInst(User, Ptr, PtrOffset, DefBB, GEPI, InsertedExprs);
3058       
3059       // Drop the use of RepPtr. The cast is dead.  Don't delete it now, else we
3060       // could invalidate an iterator.
3061       User->setOperand(0, UndefValue::get(RepPtr->getType()));
3062       continue;
3063     }
3064     
3065     // If this is a load of the pointer, or a store through the pointer, emit
3066     // the increment into the load/store block.
3067     Instruction *NewVal;
3068     if (isa<LoadInst>(User) ||
3069         (isa<StoreInst>(User) && User->getOperand(0) != RepPtr)) {
3070       NewVal = InsertGEPComputeCode(InsertedExprs[User->getParent()], 
3071                                     User->getParent(), GEPI,
3072                                     Ptr, PtrOffset);
3073     } else {
3074       // If this use is not foldable into the addressing mode, use a version 
3075       // emitted in the GEP block.
3076       NewVal = InsertGEPComputeCode(InsertedExprs[DefBB], DefBB, GEPI, 
3077                                     Ptr, PtrOffset);
3078     }
3079     
3080     if (GEPI->getType() != RepPtr->getType()) {
3081       BasicBlock::iterator IP = NewVal;
3082       ++IP;
3083       NewVal = new CastInst(NewVal, RepPtr->getType(), "", IP);
3084     }
3085     User->replaceUsesOfWith(RepPtr, NewVal);
3086   }
3087 }
3088
3089
3090 /// OptimizeGEPExpression - Since we are doing basic-block-at-a-time instruction
3091 /// selection, we want to be a bit careful about some things.  In particular, if
3092 /// we have a GEP instruction that is used in a different block than it is
3093 /// defined, the addressing expression of the GEP cannot be folded into loads or
3094 /// stores that use it.  In this case, decompose the GEP and move constant
3095 /// indices into blocks that use it.
3096 static bool OptimizeGEPExpression(GetElementPtrInst *GEPI,
3097                                   const TargetData *TD) {
3098   // If this GEP is only used inside the block it is defined in, there is no
3099   // need to rewrite it.
3100   bool isUsedOutsideDefBB = false;
3101   BasicBlock *DefBB = GEPI->getParent();
3102   for (Value::use_iterator UI = GEPI->use_begin(), E = GEPI->use_end(); 
3103        UI != E; ++UI) {
3104     if (cast<Instruction>(*UI)->getParent() != DefBB) {
3105       isUsedOutsideDefBB = true;
3106       break;
3107     }
3108   }
3109   if (!isUsedOutsideDefBB) return false;
3110
3111   // If this GEP has no non-zero constant indices, there is nothing we can do,
3112   // ignore it.
3113   bool hasConstantIndex = false;
3114   bool hasVariableIndex = false;
3115   for (GetElementPtrInst::op_iterator OI = GEPI->op_begin()+1,
3116        E = GEPI->op_end(); OI != E; ++OI) {
3117     if (ConstantInt *CI = dyn_cast<ConstantInt>(*OI)) {
3118       if (CI->getRawValue()) {
3119         hasConstantIndex = true;
3120         break;
3121       }
3122     } else {
3123       hasVariableIndex = true;
3124     }
3125   }
3126   
3127   // If this is a "GEP X, 0, 0, 0", turn this into a cast.
3128   if (!hasConstantIndex && !hasVariableIndex) {
3129     Value *NC = new CastInst(GEPI->getOperand(0), GEPI->getType(), 
3130                              GEPI->getName(), GEPI);
3131     GEPI->replaceAllUsesWith(NC);
3132     GEPI->eraseFromParent();
3133     return true;
3134   }
3135   
3136   // If this is a GEP &Alloca, 0, 0, forward subst the frame index into uses.
3137   if (!hasConstantIndex && !isa<AllocaInst>(GEPI->getOperand(0)))
3138     return false;
3139   
3140   // Otherwise, decompose the GEP instruction into multiplies and adds.  Sum the
3141   // constant offset (which we now know is non-zero) and deal with it later.
3142   uint64_t ConstantOffset = 0;
3143   const Type *UIntPtrTy = TD->getIntPtrType();
3144   Value *Ptr = new CastInst(GEPI->getOperand(0), UIntPtrTy, "", GEPI);
3145   const Type *Ty = GEPI->getOperand(0)->getType();
3146
3147   for (GetElementPtrInst::op_iterator OI = GEPI->op_begin()+1,
3148        E = GEPI->op_end(); OI != E; ++OI) {
3149     Value *Idx = *OI;
3150     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
3151       unsigned Field = cast<ConstantUInt>(Idx)->getValue();
3152       if (Field)
3153         ConstantOffset += TD->getStructLayout(StTy)->MemberOffsets[Field];
3154       Ty = StTy->getElementType(Field);
3155     } else {
3156       Ty = cast<SequentialType>(Ty)->getElementType();
3157
3158       // Handle constant subscripts.
3159       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
3160         if (CI->getRawValue() == 0) continue;
3161         
3162         if (ConstantSInt *CSI = dyn_cast<ConstantSInt>(CI))
3163           ConstantOffset += (int64_t)TD->getTypeSize(Ty)*CSI->getValue();
3164         else
3165           ConstantOffset+=TD->getTypeSize(Ty)*cast<ConstantUInt>(CI)->getValue();
3166         continue;
3167       }
3168       
3169       // Ptr = Ptr + Idx * ElementSize;
3170       
3171       // Cast Idx to UIntPtrTy if needed.
3172       Idx = new CastInst(Idx, UIntPtrTy, "", GEPI);
3173       
3174       uint64_t ElementSize = TD->getTypeSize(Ty);
3175       // Mask off bits that should not be set.
3176       ElementSize &= ~0ULL >> (64-UIntPtrTy->getPrimitiveSizeInBits());
3177       Constant *SizeCst = ConstantUInt::get(UIntPtrTy, ElementSize);
3178
3179       // Multiply by the element size and add to the base.
3180       Idx = BinaryOperator::createMul(Idx, SizeCst, "", GEPI);
3181       Ptr = BinaryOperator::createAdd(Ptr, Idx, "", GEPI);
3182     }
3183   }
3184   
3185   // Make sure that the offset fits in uintptr_t.
3186   ConstantOffset &= ~0ULL >> (64-UIntPtrTy->getPrimitiveSizeInBits());
3187   Constant *PtrOffset = ConstantUInt::get(UIntPtrTy, ConstantOffset);
3188   
3189   // Okay, we have now emitted all of the variable index parts to the BB that
3190   // the GEP is defined in.  Loop over all of the using instructions, inserting
3191   // an "add Ptr, ConstantOffset" into each block that uses it and update the
3192   // instruction to use the newly computed value, making GEPI dead.  When the
3193   // user is a load or store instruction address, we emit the add into the user
3194   // block, otherwise we use a canonical version right next to the gep (these 
3195   // won't be foldable as addresses, so we might as well share the computation).
3196   
3197   std::map<BasicBlock*,Instruction*> InsertedExprs;
3198   ReplaceUsesOfGEPInst(GEPI, Ptr, PtrOffset, DefBB, GEPI, InsertedExprs);
3199   
3200   // Finally, the GEP is dead, remove it.
3201   GEPI->eraseFromParent();
3202   
3203   return true;
3204 }
3205
3206 bool SelectionDAGISel::runOnFunction(Function &Fn) {
3207   MachineFunction &MF = MachineFunction::construct(&Fn, TLI.getTargetMachine());
3208   RegMap = MF.getSSARegMap();
3209   DEBUG(std::cerr << "\n\n\n=== " << Fn.getName() << "\n");
3210
3211   // First, split all critical edges for PHI nodes with incoming values that are
3212   // constants, this way the load of the constant into a vreg will not be placed
3213   // into MBBs that are used some other way.
3214   //
3215   // In this pass we also look for GEP and cast instructions that are used
3216   // across basic blocks and rewrite them to improve basic-block-at-a-time
3217   // selection.
3218   //
3219   // 
3220   bool MadeChange = true;
3221   while (MadeChange) {
3222     MadeChange = false;
3223   for (Function::iterator BB = Fn.begin(), E = Fn.end(); BB != E; ++BB) {
3224     PHINode *PN;
3225     BasicBlock::iterator BBI;
3226     for (BBI = BB->begin(); (PN = dyn_cast<PHINode>(BBI)); ++BBI)
3227       for (unsigned i = 0, e = PN->getNumIncomingValues(); i != e; ++i)
3228         if (isa<Constant>(PN->getIncomingValue(i)))
3229           SplitCriticalEdge(PN->getIncomingBlock(i), BB);
3230     
3231     for (BasicBlock::iterator E = BB->end(); BBI != E; ) {
3232       Instruction *I = BBI++;
3233       if (GetElementPtrInst *GEPI = dyn_cast<GetElementPtrInst>(I)) {
3234         MadeChange |= OptimizeGEPExpression(GEPI, TLI.getTargetData());
3235       } else if (CastInst *CI = dyn_cast<CastInst>(I)) {
3236         // If this is a noop copy, sink it into user blocks to reduce the number
3237         // of virtual registers that must be created and coallesced.
3238         MVT::ValueType SrcVT = TLI.getValueType(CI->getOperand(0)->getType());
3239         MVT::ValueType DstVT = TLI.getValueType(CI->getType());
3240         
3241         // This is an fp<->int conversion?
3242         if (MVT::isInteger(SrcVT) != MVT::isInteger(DstVT))
3243           continue;
3244         
3245         // If this is an extension, it will be a zero or sign extension, which
3246         // isn't a noop.
3247         if (SrcVT < DstVT) continue;
3248         
3249         // If these values will be promoted, find out what they will be promoted
3250         // to.  This helps us consider truncates on PPC as noop copies when they
3251         // are.
3252         if (TLI.getTypeAction(SrcVT) == TargetLowering::Promote)
3253           SrcVT = TLI.getTypeToTransformTo(SrcVT);
3254         if (TLI.getTypeAction(DstVT) == TargetLowering::Promote)
3255           DstVT = TLI.getTypeToTransformTo(DstVT);
3256
3257         // If, after promotion, these are the same types, this is a noop copy.
3258         if (SrcVT == DstVT)
3259           MadeChange |= OptimizeNoopCopyExpression(CI);
3260       }
3261     }
3262   }
3263   }
3264   
3265   FunctionLoweringInfo FuncInfo(TLI, Fn, MF);
3266
3267   for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I)
3268     SelectBasicBlock(I, MF, FuncInfo);
3269
3270   return true;
3271 }
3272
3273
3274 SDOperand SelectionDAGISel::
3275 CopyValueToVirtualRegister(SelectionDAGLowering &SDL, Value *V, unsigned Reg) {
3276   SDOperand Op = SDL.getValue(V);
3277   assert((Op.getOpcode() != ISD::CopyFromReg ||
3278           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
3279          "Copy from a reg to the same reg!");
3280   
3281   // If this type is not legal, we must make sure to not create an invalid
3282   // register use.
3283   MVT::ValueType SrcVT = Op.getValueType();
3284   MVT::ValueType DestVT = TLI.getTypeToTransformTo(SrcVT);
3285   SelectionDAG &DAG = SDL.DAG;
3286   if (SrcVT == DestVT) {
3287     return DAG.getCopyToReg(SDL.getRoot(), Reg, Op);
3288   } else if (SrcVT == MVT::Vector) {
3289     // Handle copies from generic vectors to registers.
3290     MVT::ValueType PTyElementVT, PTyLegalElementVT;
3291     unsigned NE = TLI.getPackedTypeBreakdown(cast<PackedType>(V->getType()),
3292                                              PTyElementVT, PTyLegalElementVT);
3293     
3294     // Insert a VBIT_CONVERT of the input vector to a "N x PTyElementVT" 
3295     // MVT::Vector type.
3296     Op = DAG.getNode(ISD::VBIT_CONVERT, MVT::Vector, Op,
3297                      DAG.getConstant(NE, MVT::i32), 
3298                      DAG.getValueType(PTyElementVT));
3299
3300     // Loop over all of the elements of the resultant vector,
3301     // VEXTRACT_VECTOR_ELT'ing them, converting them to PTyLegalElementVT, then
3302     // copying them into output registers.
3303     std::vector<SDOperand> OutChains;
3304     SDOperand Root = SDL.getRoot();
3305     for (unsigned i = 0; i != NE; ++i) {
3306       SDOperand Elt = DAG.getNode(ISD::VEXTRACT_VECTOR_ELT, PTyElementVT,
3307                                   Op, DAG.getConstant(i, TLI.getPointerTy()));
3308       if (PTyElementVT == PTyLegalElementVT) {
3309         // Elements are legal.
3310         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Elt));
3311       } else if (PTyLegalElementVT > PTyElementVT) {
3312         // Elements are promoted.
3313         if (MVT::isFloatingPoint(PTyLegalElementVT))
3314           Elt = DAG.getNode(ISD::FP_EXTEND, PTyLegalElementVT, Elt);
3315         else
3316           Elt = DAG.getNode(ISD::ANY_EXTEND, PTyLegalElementVT, Elt);
3317         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Elt));
3318       } else {
3319         // Elements are expanded.
3320         // The src value is expanded into multiple registers.
3321         SDOperand Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, PTyLegalElementVT,
3322                                    Elt, DAG.getConstant(0, TLI.getPointerTy()));
3323         SDOperand Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, PTyLegalElementVT,
3324                                    Elt, DAG.getConstant(1, TLI.getPointerTy()));
3325         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Lo));
3326         OutChains.push_back(DAG.getCopyToReg(Root, Reg++, Hi));
3327       }
3328     }
3329     return DAG.getNode(ISD::TokenFactor, MVT::Other, OutChains);
3330   } else if (SrcVT < DestVT) {
3331     // The src value is promoted to the register.
3332     if (MVT::isFloatingPoint(SrcVT))
3333       Op = DAG.getNode(ISD::FP_EXTEND, DestVT, Op);
3334     else
3335       Op = DAG.getNode(ISD::ANY_EXTEND, DestVT, Op);
3336     return DAG.getCopyToReg(SDL.getRoot(), Reg, Op);
3337   } else  {
3338     // The src value is expanded into multiple registers.
3339     SDOperand Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, DestVT,
3340                                Op, DAG.getConstant(0, TLI.getPointerTy()));
3341     SDOperand Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, DestVT,
3342                                Op, DAG.getConstant(1, TLI.getPointerTy()));
3343     Op = DAG.getCopyToReg(SDL.getRoot(), Reg, Lo);
3344     return DAG.getCopyToReg(Op, Reg+1, Hi);
3345   }
3346 }
3347
3348 void SelectionDAGISel::
3349 LowerArguments(BasicBlock *BB, SelectionDAGLowering &SDL,
3350                std::vector<SDOperand> &UnorderedChains) {
3351   // If this is the entry block, emit arguments.
3352   Function &F = *BB->getParent();
3353   FunctionLoweringInfo &FuncInfo = SDL.FuncInfo;
3354   SDOperand OldRoot = SDL.DAG.getRoot();
3355   std::vector<SDOperand> Args = TLI.LowerArguments(F, SDL.DAG);
3356
3357   unsigned a = 0;
3358   for (Function::arg_iterator AI = F.arg_begin(), E = F.arg_end();
3359        AI != E; ++AI, ++a)
3360     if (!AI->use_empty()) {
3361       SDL.setValue(AI, Args[a]);
3362
3363       // If this argument is live outside of the entry block, insert a copy from
3364       // whereever we got it to the vreg that other BB's will reference it as.
3365       if (FuncInfo.ValueMap.count(AI)) {
3366         SDOperand Copy =
3367           CopyValueToVirtualRegister(SDL, AI, FuncInfo.ValueMap[AI]);
3368         UnorderedChains.push_back(Copy);
3369       }
3370     }
3371
3372   // Finally, if the target has anything special to do, allow it to do so.
3373   // FIXME: this should insert code into the DAG!
3374   EmitFunctionEntryCode(F, SDL.DAG.getMachineFunction());
3375 }
3376
3377 void SelectionDAGISel::BuildSelectionDAG(SelectionDAG &DAG, BasicBlock *LLVMBB,
3378        std::vector<std::pair<MachineInstr*, unsigned> > &PHINodesToUpdate,
3379                                          FunctionLoweringInfo &FuncInfo) {
3380   SelectionDAGLowering SDL(DAG, TLI, FuncInfo);
3381
3382   std::vector<SDOperand> UnorderedChains;
3383
3384   // Lower any arguments needed in this block if this is the entry block.
3385   if (LLVMBB == &LLVMBB->getParent()->front())
3386     LowerArguments(LLVMBB, SDL, UnorderedChains);
3387
3388   BB = FuncInfo.MBBMap[LLVMBB];
3389   SDL.setCurrentBasicBlock(BB);
3390
3391   // Lower all of the non-terminator instructions.
3392   for (BasicBlock::iterator I = LLVMBB->begin(), E = --LLVMBB->end();
3393        I != E; ++I)
3394     SDL.visit(*I);
3395   
3396   // Ensure that all instructions which are used outside of their defining
3397   // blocks are available as virtual registers.
3398   for (BasicBlock::iterator I = LLVMBB->begin(), E = LLVMBB->end(); I != E;++I)
3399     if (!I->use_empty() && !isa<PHINode>(I)) {
3400       std::map<const Value*, unsigned>::iterator VMI =FuncInfo.ValueMap.find(I);
3401       if (VMI != FuncInfo.ValueMap.end())
3402         UnorderedChains.push_back(
3403                            CopyValueToVirtualRegister(SDL, I, VMI->second));
3404     }
3405
3406   // Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
3407   // ensure constants are generated when needed.  Remember the virtual registers
3408   // that need to be added to the Machine PHI nodes as input.  We cannot just
3409   // directly add them, because expansion might result in multiple MBB's for one
3410   // BB.  As such, the start of the BB might correspond to a different MBB than
3411   // the end.
3412   //
3413
3414   // Emit constants only once even if used by multiple PHI nodes.
3415   std::map<Constant*, unsigned> ConstantsOut;
3416
3417   // Check successor nodes PHI nodes that expect a constant to be available from
3418   // this block.
3419   TerminatorInst *TI = LLVMBB->getTerminator();
3420   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
3421     BasicBlock *SuccBB = TI->getSuccessor(succ);
3422     MachineBasicBlock::iterator MBBI = FuncInfo.MBBMap[SuccBB]->begin();
3423     PHINode *PN;
3424
3425     // At this point we know that there is a 1-1 correspondence between LLVM PHI
3426     // nodes and Machine PHI nodes, but the incoming operands have not been
3427     // emitted yet.
3428     for (BasicBlock::iterator I = SuccBB->begin();
3429          (PN = dyn_cast<PHINode>(I)); ++I)
3430       if (!PN->use_empty()) {
3431         unsigned Reg;
3432         Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
3433         if (Constant *C = dyn_cast<Constant>(PHIOp)) {
3434           unsigned &RegOut = ConstantsOut[C];
3435           if (RegOut == 0) {
3436             RegOut = FuncInfo.CreateRegForValue(C);
3437             UnorderedChains.push_back(
3438                              CopyValueToVirtualRegister(SDL, C, RegOut));
3439           }
3440           Reg = RegOut;
3441         } else {
3442           Reg = FuncInfo.ValueMap[PHIOp];
3443           if (Reg == 0) {
3444             assert(isa<AllocaInst>(PHIOp) &&
3445                    FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
3446                    "Didn't codegen value into a register!??");
3447             Reg = FuncInfo.CreateRegForValue(PHIOp);
3448             UnorderedChains.push_back(
3449                              CopyValueToVirtualRegister(SDL, PHIOp, Reg));
3450           }
3451         }
3452
3453         // Remember that this register needs to added to the machine PHI node as
3454         // the input for this MBB.
3455         MVT::ValueType VT = TLI.getValueType(PN->getType());
3456         unsigned NumElements;
3457         if (VT != MVT::Vector)
3458           NumElements = TLI.getNumElements(VT);
3459         else {
3460           MVT::ValueType VT1,VT2;
3461           NumElements = 
3462             TLI.getPackedTypeBreakdown(cast<PackedType>(PN->getType()),
3463                                        VT1, VT2);
3464         }
3465         for (unsigned i = 0, e = NumElements; i != e; ++i)
3466           PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
3467       }
3468   }
3469   ConstantsOut.clear();
3470
3471   // Turn all of the unordered chains into one factored node.
3472   if (!UnorderedChains.empty()) {
3473     SDOperand Root = SDL.getRoot();
3474     if (Root.getOpcode() != ISD::EntryToken) {
3475       unsigned i = 0, e = UnorderedChains.size();
3476       for (; i != e; ++i) {
3477         assert(UnorderedChains[i].Val->getNumOperands() > 1);
3478         if (UnorderedChains[i].Val->getOperand(0) == Root)
3479           break;  // Don't add the root if we already indirectly depend on it.
3480       }
3481         
3482       if (i == e)
3483         UnorderedChains.push_back(Root);
3484     }
3485     DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other, UnorderedChains));
3486   }
3487
3488   // Lower the terminator after the copies are emitted.
3489   SDL.visit(*LLVMBB->getTerminator());
3490
3491   // Copy over any CaseBlock records that may now exist due to SwitchInst
3492   // lowering, as well as any jump table information.
3493   SwitchCases.clear();
3494   SwitchCases = SDL.SwitchCases;
3495   JT = SDL.JT;
3496   
3497   // Make sure the root of the DAG is up-to-date.
3498   DAG.setRoot(SDL.getRoot());
3499 }
3500
3501 void SelectionDAGISel::CodeGenAndEmitDAG(SelectionDAG &DAG) {
3502   // Run the DAG combiner in pre-legalize mode.
3503   DAG.Combine(false);
3504   
3505   DEBUG(std::cerr << "Lowered selection DAG:\n");
3506   DEBUG(DAG.dump());
3507   
3508   // Second step, hack on the DAG until it only uses operations and types that
3509   // the target supports.
3510   DAG.Legalize();
3511   
3512   DEBUG(std::cerr << "Legalized selection DAG:\n");
3513   DEBUG(DAG.dump());
3514   
3515   // Run the DAG combiner in post-legalize mode.
3516   DAG.Combine(true);
3517   
3518   if (ViewISelDAGs) DAG.viewGraph();
3519
3520   // Third, instruction select all of the operations to machine code, adding the
3521   // code to the MachineBasicBlock.
3522   InstructionSelectBasicBlock(DAG);
3523   
3524   DEBUG(std::cerr << "Selected machine code:\n");
3525   DEBUG(BB->dump());
3526 }  
3527
3528 void SelectionDAGISel::SelectBasicBlock(BasicBlock *LLVMBB, MachineFunction &MF,
3529                                         FunctionLoweringInfo &FuncInfo) {
3530   std::vector<std::pair<MachineInstr*, unsigned> > PHINodesToUpdate;
3531   {
3532     SelectionDAG DAG(TLI, MF, getAnalysisToUpdate<MachineDebugInfo>());
3533     CurDAG = &DAG;
3534   
3535     // First step, lower LLVM code to some DAG.  This DAG may use operations and
3536     // types that are not supported by the target.
3537     BuildSelectionDAG(DAG, LLVMBB, PHINodesToUpdate, FuncInfo);
3538
3539     // Second step, emit the lowered DAG as machine code.
3540     CodeGenAndEmitDAG(DAG);
3541   }
3542   
3543   // Next, now that we know what the last MBB the LLVM BB expanded is, update
3544   // PHI nodes in successors.
3545   if (SwitchCases.empty() && JT.Reg == 0) {
3546     for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i) {
3547       MachineInstr *PHI = PHINodesToUpdate[i].first;
3548       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
3549              "This is not a machine PHI node that we are updating!");
3550       PHI->addRegOperand(PHINodesToUpdate[i].second);
3551       PHI->addMachineBasicBlockOperand(BB);
3552     }
3553     return;
3554   }
3555   
3556   // If the JumpTable record is filled in, then we need to emit a jump table.
3557   // Updating the PHI nodes is tricky in this case, since we need to determine
3558   // whether the PHI is a successor of the range check MBB or the jump table MBB
3559   if (JT.Reg) {
3560     assert(SwitchCases.empty() && "Cannot have jump table and lowered switch");
3561     SelectionDAG SDAG(TLI, MF, getAnalysisToUpdate<MachineDebugInfo>());
3562     CurDAG = &SDAG;
3563     SelectionDAGLowering SDL(SDAG, TLI, FuncInfo);
3564     MachineBasicBlock *RangeBB = BB;
3565     // Set the current basic block to the mbb we wish to insert the code into
3566     BB = JT.MBB;
3567     SDL.setCurrentBasicBlock(BB);
3568     // Emit the code
3569     SDL.visitJumpTable(JT);
3570     SDAG.setRoot(SDL.getRoot());
3571     CodeGenAndEmitDAG(SDAG);
3572     // Update PHI Nodes
3573     for (unsigned pi = 0, pe = PHINodesToUpdate.size(); pi != pe; ++pi) {
3574       MachineInstr *PHI = PHINodesToUpdate[pi].first;
3575       MachineBasicBlock *PHIBB = PHI->getParent();
3576       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
3577              "This is not a machine PHI node that we are updating!");
3578       if (PHIBB == JT.Default) {
3579         PHI->addRegOperand(PHINodesToUpdate[pi].second);
3580         PHI->addMachineBasicBlockOperand(RangeBB);
3581       }
3582       if (BB->succ_end() != std::find(BB->succ_begin(),BB->succ_end(), PHIBB)) {
3583         PHI->addRegOperand(PHINodesToUpdate[pi].second);
3584         PHI->addMachineBasicBlockOperand(BB);
3585       }
3586     }
3587     return;
3588   }
3589   
3590   // If we generated any switch lowering information, build and codegen any
3591   // additional DAGs necessary.
3592   for(unsigned i = 0, e = SwitchCases.size(); i != e; ++i) {
3593     SelectionDAG SDAG(TLI, MF, getAnalysisToUpdate<MachineDebugInfo>());
3594     CurDAG = &SDAG;
3595     SelectionDAGLowering SDL(SDAG, TLI, FuncInfo);
3596     // Set the current basic block to the mbb we wish to insert the code into
3597     BB = SwitchCases[i].ThisBB;
3598     SDL.setCurrentBasicBlock(BB);
3599     // Emit the code
3600     SDL.visitSwitchCase(SwitchCases[i]);
3601     SDAG.setRoot(SDL.getRoot());
3602     CodeGenAndEmitDAG(SDAG);
3603     // Iterate over the phi nodes, if there is a phi node in a successor of this
3604     // block (for instance, the default block), then add a pair of operands to
3605     // the phi node for this block, as if we were coming from the original
3606     // BB before switch expansion.
3607     for (unsigned pi = 0, pe = PHINodesToUpdate.size(); pi != pe; ++pi) {
3608       MachineInstr *PHI = PHINodesToUpdate[pi].first;
3609       MachineBasicBlock *PHIBB = PHI->getParent();
3610       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
3611              "This is not a machine PHI node that we are updating!");
3612       if (PHIBB == SwitchCases[i].LHSBB || PHIBB == SwitchCases[i].RHSBB) {
3613         PHI->addRegOperand(PHINodesToUpdate[pi].second);
3614         PHI->addMachineBasicBlockOperand(BB);
3615       }
3616     }
3617   }
3618 }
3619
3620 //===----------------------------------------------------------------------===//
3621 /// ScheduleAndEmitDAG - Pick a safe ordering and emit instructions for each
3622 /// target node in the graph.
3623 void SelectionDAGISel::ScheduleAndEmitDAG(SelectionDAG &DAG) {
3624   if (ViewSchedDAGs) DAG.viewGraph();
3625   ScheduleDAG *SL = NULL;
3626
3627   switch (ISHeuristic) {
3628   default: assert(0 && "Unrecognized scheduling heuristic");
3629   case defaultScheduling:
3630     if (TLI.getSchedulingPreference() == TargetLowering::SchedulingForLatency)
3631       SL = createTDListDAGScheduler(DAG, BB, CreateTargetHazardRecognizer());
3632     else {
3633       assert(TLI.getSchedulingPreference() ==
3634              TargetLowering::SchedulingForRegPressure && "Unknown sched type!");
3635       SL = createBURRListDAGScheduler(DAG, BB);
3636     }
3637     break;
3638   case noScheduling:
3639     SL = createBFS_DAGScheduler(DAG, BB);
3640     break;
3641   case simpleScheduling:
3642     SL = createSimpleDAGScheduler(false, DAG, BB);
3643     break;
3644   case simpleNoItinScheduling:
3645     SL = createSimpleDAGScheduler(true, DAG, BB);
3646     break;
3647   case listSchedulingBURR:
3648     SL = createBURRListDAGScheduler(DAG, BB);
3649     break;
3650   case listSchedulingTDRR:
3651     SL = createTDRRListDAGScheduler(DAG, BB);
3652     break;
3653   case listSchedulingTD:
3654     SL = createTDListDAGScheduler(DAG, BB, CreateTargetHazardRecognizer());
3655     break;
3656   }
3657   BB = SL->Run();
3658   delete SL;
3659 }
3660
3661 HazardRecognizer *SelectionDAGISel::CreateTargetHazardRecognizer() {
3662   return new HazardRecognizer();
3663 }
3664
3665 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
3666 /// by tblgen.  Others should not call it.
3667 void SelectionDAGISel::
3668 SelectInlineAsmMemoryOperands(std::vector<SDOperand> &Ops, SelectionDAG &DAG) {
3669   std::vector<SDOperand> InOps;
3670   std::swap(InOps, Ops);
3671
3672   Ops.push_back(InOps[0]);  // input chain.
3673   Ops.push_back(InOps[1]);  // input asm string.
3674
3675   unsigned i = 2, e = InOps.size();
3676   if (InOps[e-1].getValueType() == MVT::Flag)
3677     --e;  // Don't process a flag operand if it is here.
3678   
3679   while (i != e) {
3680     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getValue();
3681     if ((Flags & 7) != 4 /*MEM*/) {
3682       // Just skip over this operand, copying the operands verbatim.
3683       Ops.insert(Ops.end(), InOps.begin()+i, InOps.begin()+i+(Flags >> 3) + 1);
3684       i += (Flags >> 3) + 1;
3685     } else {
3686       assert((Flags >> 3) == 1 && "Memory operand with multiple values?");
3687       // Otherwise, this is a memory operand.  Ask the target to select it.
3688       std::vector<SDOperand> SelOps;
3689       if (SelectInlineAsmMemoryOperand(InOps[i+1], 'm', SelOps, DAG)) {
3690         std::cerr << "Could not match memory address.  Inline asm failure!\n";
3691         exit(1);
3692       }
3693       
3694       // Add this to the output node.
3695       Ops.push_back(DAG.getConstant(4/*MEM*/ | (SelOps.size() << 3), MVT::i32));
3696       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
3697       i += 2;
3698     }
3699   }
3700   
3701   // Add the flag input back if present.
3702   if (e != InOps.size())
3703     Ops.push_back(InOps.back());
3704 }