Support targets that do not use i8 shift amounts.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "llvm/CodeGen/SelectionDAGISel.h"
16 #include "llvm/Constants.h"
17 #include "llvm/DerivedTypes.h"
18 #include "llvm/Function.h"
19 #include "llvm/Instructions.h"
20 #include "llvm/Intrinsics.h"
21 #include "llvm/CodeGen/MachineFunction.h"
22 #include "llvm/CodeGen/MachineFrameInfo.h"
23 #include "llvm/CodeGen/MachineInstrBuilder.h"
24 #include "llvm/CodeGen/SelectionDAG.h"
25 #include "llvm/CodeGen/SSARegMap.h"
26 #include "llvm/Target/TargetData.h"
27 #include "llvm/Target/TargetFrameInfo.h"
28 #include "llvm/Target/TargetInstrInfo.h"
29 #include "llvm/Target/TargetLowering.h"
30 #include "llvm/Target/TargetMachine.h"
31 #include "llvm/Support/CommandLine.h"
32 #include "llvm/Support/Debug.h"
33 #include <map>
34 #include <iostream>
35 using namespace llvm;
36
37 #ifndef _NDEBUG
38 static cl::opt<bool>
39 ViewDAGs("view-isel-dags", cl::Hidden,
40          cl::desc("Pop up a window to show isel dags as they are selected"));
41 #else
42 static const bool ViewDAGS = 0;
43 #endif
44
45 namespace llvm {
46   //===--------------------------------------------------------------------===//
47   /// FunctionLoweringInfo - This contains information that is global to a
48   /// function that is used when lowering a region of the function.
49   class FunctionLoweringInfo {
50   public:
51     TargetLowering &TLI;
52     Function &Fn;
53     MachineFunction &MF;
54     SSARegMap *RegMap;
55
56     FunctionLoweringInfo(TargetLowering &TLI, Function &Fn,MachineFunction &MF);
57
58     /// MBBMap - A mapping from LLVM basic blocks to their machine code entry.
59     std::map<const BasicBlock*, MachineBasicBlock *> MBBMap;
60
61     /// ValueMap - Since we emit code for the function a basic block at a time,
62     /// we must remember which virtual registers hold the values for
63     /// cross-basic-block values.
64     std::map<const Value*, unsigned> ValueMap;
65
66     /// StaticAllocaMap - Keep track of frame indices for fixed sized allocas in
67     /// the entry block.  This allows the allocas to be efficiently referenced
68     /// anywhere in the function.
69     std::map<const AllocaInst*, int> StaticAllocaMap;
70
71     /// BlockLocalArguments - If any arguments are only used in a single basic
72     /// block, and if the target can access the arguments without side-effects,
73     /// avoid emitting CopyToReg nodes for those arguments.  This map keeps
74     /// track of which arguments are local to each BB.
75     std::multimap<BasicBlock*, std::pair<Argument*,
76                                          unsigned> > BlockLocalArguments;
77
78
79     unsigned MakeReg(MVT::ValueType VT) {
80       return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
81     }
82   
83     unsigned CreateRegForValue(const Value *V) {
84       MVT::ValueType VT = TLI.getValueType(V->getType());
85       // The common case is that we will only create one register for this
86       // value.  If we have that case, create and return the virtual register.
87       unsigned NV = TLI.getNumElements(VT);
88       if (NV == 1) {
89         // If we are promoting this value, pick the next largest supported type.
90         return MakeReg(TLI.getTypeToTransformTo(VT));
91       }
92     
93       // If this value is represented with multiple target registers, make sure
94       // to create enough consequtive registers of the right (smaller) type.
95       unsigned NT = VT-1;  // Find the type to use.
96       while (TLI.getNumElements((MVT::ValueType)NT) != 1)
97         --NT;
98     
99       unsigned R = MakeReg((MVT::ValueType)NT);
100       for (unsigned i = 1; i != NV; ++i)
101         MakeReg((MVT::ValueType)NT);
102       return R;
103     }
104   
105     unsigned InitializeRegForValue(const Value *V) {
106       unsigned &R = ValueMap[V];
107       assert(R == 0 && "Already initialized this value register!");
108       return R = CreateRegForValue(V);
109     }
110   };
111 }
112
113 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
114 /// PHI nodes or outside of the basic block that defines it.
115 static bool isUsedOutsideOfDefiningBlock(Instruction *I) {
116   if (isa<PHINode>(I)) return true;
117   BasicBlock *BB = I->getParent();
118   for (Value::use_iterator UI = I->use_begin(), E = I->use_end(); UI != E; ++UI)
119     if (cast<Instruction>(*UI)->getParent() != BB || isa<PHINode>(*UI))
120       return true;
121   return false;
122 }
123
124 FunctionLoweringInfo::FunctionLoweringInfo(TargetLowering &tli,
125                                            Function &fn, MachineFunction &mf) 
126     : TLI(tli), Fn(fn), MF(mf), RegMap(MF.getSSARegMap()) {
127
128   // Initialize the mapping of values to registers.  This is only set up for
129   // instruction values that are used outside of the block that defines
130   // them.
131   for (Function::aiterator AI = Fn.abegin(), E = Fn.aend(); AI != E; ++AI)
132     InitializeRegForValue(AI);
133
134   Function::iterator BB = Fn.begin(), E = Fn.end();
135   for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
136     if (AllocaInst *AI = dyn_cast<AllocaInst>(I))
137       if (ConstantUInt *CUI = dyn_cast<ConstantUInt>(AI->getArraySize())) {
138         const Type *Ty = AI->getAllocatedType();
139         uint64_t TySize = TLI.getTargetData().getTypeSize(Ty);
140         unsigned Align = TLI.getTargetData().getTypeAlignment(Ty);
141         TySize *= CUI->getValue();   // Get total allocated size.
142         StaticAllocaMap[AI] =
143           MF.getFrameInfo()->CreateStackObject((unsigned)TySize, Align);
144       }
145
146   for (; BB != E; ++BB)
147     for (BasicBlock::iterator I = BB->begin(), e = BB->end(); I != e; ++I)
148       if (!I->use_empty() && isUsedOutsideOfDefiningBlock(I))
149         if (!isa<AllocaInst>(I) ||
150             !StaticAllocaMap.count(cast<AllocaInst>(I)))
151           InitializeRegForValue(I);
152
153   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
154   // also creates the initial PHI MachineInstrs, though none of the input
155   // operands are populated.
156   for (Function::iterator BB = Fn.begin(), E = Fn.end(); BB != E; ++BB) {
157     MachineBasicBlock *MBB = new MachineBasicBlock(BB);
158     MBBMap[BB] = MBB;
159     MF.getBasicBlockList().push_back(MBB);
160
161     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
162     // appropriate.
163     PHINode *PN;
164     for (BasicBlock::iterator I = BB->begin();
165          (PN = dyn_cast<PHINode>(I)); ++I)
166       if (!PN->use_empty()) {
167         unsigned NumElements =
168           TLI.getNumElements(TLI.getValueType(PN->getType()));
169         unsigned PHIReg = ValueMap[PN];
170         assert(PHIReg &&"PHI node does not have an assigned virtual register!");
171         for (unsigned i = 0; i != NumElements; ++i)
172           BuildMI(MBB, TargetInstrInfo::PHI, PN->getNumOperands(), PHIReg+i);
173       }
174   }
175 }
176
177
178
179 //===----------------------------------------------------------------------===//
180 /// SelectionDAGLowering - This is the common target-independent lowering
181 /// implementation that is parameterized by a TargetLowering object.
182 /// Also, targets can overload any lowering method.
183 ///
184 namespace llvm {
185 class SelectionDAGLowering {
186   MachineBasicBlock *CurMBB;
187
188   std::map<const Value*, SDOperand> NodeMap;
189
190   /// PendingLoads - Loads are not emitted to the program immediately.  We bunch
191   /// them up and then emit token factor nodes when possible.  This allows us to
192   /// get simple disambiguation between loads without worrying about alias
193   /// analysis.
194   std::vector<SDOperand> PendingLoads;
195
196 public:
197   // TLI - This is information that describes the available target features we
198   // need for lowering.  This indicates when operations are unavailable,
199   // implemented with a libcall, etc.
200   TargetLowering &TLI;
201   SelectionDAG &DAG;
202   const TargetData &TD;
203
204   /// FuncInfo - Information about the function as a whole.
205   ///
206   FunctionLoweringInfo &FuncInfo;
207
208   SelectionDAGLowering(SelectionDAG &dag, TargetLowering &tli,
209                        FunctionLoweringInfo &funcinfo) 
210     : TLI(tli), DAG(dag), TD(DAG.getTarget().getTargetData()),
211       FuncInfo(funcinfo) {
212   }
213
214   /// getRoot - Return the current virtual root of the Selection DAG.
215   ///
216   SDOperand getRoot() {
217     if (PendingLoads.empty())
218       return DAG.getRoot();
219     
220     if (PendingLoads.size() == 1) {
221       SDOperand Root = PendingLoads[0];
222       DAG.setRoot(Root);
223       PendingLoads.clear();
224       return Root;
225     }
226
227     // Otherwise, we have to make a token factor node.
228     SDOperand Root = DAG.getNode(ISD::TokenFactor, MVT::Other, PendingLoads);
229     PendingLoads.clear();
230     DAG.setRoot(Root);
231     return Root;
232   }
233
234   void visit(Instruction &I) { visit(I.getOpcode(), I); }
235
236   void visit(unsigned Opcode, User &I) {
237     switch (Opcode) {
238     default: assert(0 && "Unknown instruction type encountered!");
239              abort();
240       // Build the switch statement using the Instruction.def file.
241 #define HANDLE_INST(NUM, OPCODE, CLASS) \
242     case Instruction::OPCODE:return visit##OPCODE((CLASS&)I);
243 #include "llvm/Instruction.def"
244     }
245   }
246
247   void setCurrentBasicBlock(MachineBasicBlock *MBB) { CurMBB = MBB; }
248
249
250   SDOperand getIntPtrConstant(uint64_t Val) {
251     return DAG.getConstant(Val, TLI.getPointerTy());
252   }
253
254   SDOperand getValue(const Value *V) {
255     SDOperand &N = NodeMap[V];
256     if (N.Val) return N;
257
258     MVT::ValueType VT = TLI.getValueType(V->getType());
259     if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(V)))
260       if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
261         visit(CE->getOpcode(), *CE);
262         assert(N.Val && "visit didn't populate the ValueMap!");
263         return N;
264       } else if (GlobalValue *GV = dyn_cast<GlobalValue>(C)) {
265         return N = DAG.getGlobalAddress(GV, VT);
266       } else if (isa<ConstantPointerNull>(C)) {
267         return N = DAG.getConstant(0, TLI.getPointerTy());
268       } else if (isa<UndefValue>(C)) {
269         /// FIXME: Implement UNDEFVALUE better.
270         if (MVT::isInteger(VT))
271           return N = DAG.getConstant(0, VT);
272         else if (MVT::isFloatingPoint(VT))
273           return N = DAG.getConstantFP(0, VT);
274         else
275           assert(0 && "Unknown value type!");
276
277       } else if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
278         return N = DAG.getConstantFP(CFP->getValue(), VT);
279       } else {
280         // Canonicalize all constant ints to be unsigned.
281         return N = DAG.getConstant(cast<ConstantIntegral>(C)->getRawValue(),VT);
282       }
283
284     if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
285       std::map<const AllocaInst*, int>::iterator SI =
286         FuncInfo.StaticAllocaMap.find(AI);
287       if (SI != FuncInfo.StaticAllocaMap.end())
288         return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
289     }
290
291     std::map<const Value*, unsigned>::const_iterator VMI =
292       FuncInfo.ValueMap.find(V);
293     assert(VMI != FuncInfo.ValueMap.end() && "Value not in map!");
294
295     return N = DAG.getCopyFromReg(VMI->second, VT, DAG.getEntryNode());
296   }
297
298   const SDOperand &setValue(const Value *V, SDOperand NewN) {
299     SDOperand &N = NodeMap[V];
300     assert(N.Val == 0 && "Already set a value for this node!");
301     return N = NewN;
302   }
303
304   // Terminator instructions.
305   void visitRet(ReturnInst &I);
306   void visitBr(BranchInst &I);
307   void visitUnreachable(UnreachableInst &I) { /* noop */ }
308
309   // These all get lowered before this pass.
310   void visitSwitch(SwitchInst &I) { assert(0 && "TODO"); }
311   void visitInvoke(InvokeInst &I) { assert(0 && "TODO"); }
312   void visitUnwind(UnwindInst &I) { assert(0 && "TODO"); }
313
314   //
315   void visitBinary(User &I, unsigned Opcode);
316   void visitAdd(User &I) { visitBinary(I, ISD::ADD); }
317   void visitSub(User &I) { visitBinary(I, ISD::SUB); }
318   void visitMul(User &I) { visitBinary(I, ISD::MUL); }
319   void visitDiv(User &I) {
320     visitBinary(I, I.getType()->isUnsigned() ? ISD::UDIV : ISD::SDIV);
321   }
322   void visitRem(User &I) {
323     visitBinary(I, I.getType()->isUnsigned() ? ISD::UREM : ISD::SREM);
324   }
325   void visitAnd(User &I) { visitBinary(I, ISD::AND); }
326   void visitOr (User &I) { visitBinary(I, ISD::OR); }
327   void visitXor(User &I) { visitBinary(I, ISD::XOR); }
328   void visitShl(User &I) { visitBinary(I, ISD::SHL); }
329   void visitShr(User &I) {
330     visitBinary(I, I.getType()->isUnsigned() ? ISD::SRL : ISD::SRA);
331   }
332
333   void visitSetCC(User &I, ISD::CondCode SignedOpc, ISD::CondCode UnsignedOpc);
334   void visitSetEQ(User &I) { visitSetCC(I, ISD::SETEQ, ISD::SETEQ); }
335   void visitSetNE(User &I) { visitSetCC(I, ISD::SETNE, ISD::SETNE); }
336   void visitSetLE(User &I) { visitSetCC(I, ISD::SETLE, ISD::SETULE); }
337   void visitSetGE(User &I) { visitSetCC(I, ISD::SETGE, ISD::SETUGE); }
338   void visitSetLT(User &I) { visitSetCC(I, ISD::SETLT, ISD::SETULT); }
339   void visitSetGT(User &I) { visitSetCC(I, ISD::SETGT, ISD::SETUGT); }
340
341   void visitGetElementPtr(User &I);
342   void visitCast(User &I);
343   void visitSelect(User &I);
344   //
345
346   void visitMalloc(MallocInst &I);
347   void visitFree(FreeInst &I);
348   void visitAlloca(AllocaInst &I);
349   void visitLoad(LoadInst &I);
350   void visitStore(StoreInst &I);
351   void visitPHI(PHINode &I) { } // PHI nodes are handled specially.
352   void visitCall(CallInst &I);
353
354   void visitVAStart(CallInst &I);
355   void visitVANext(VANextInst &I);
356   void visitVAArg(VAArgInst &I);
357   void visitVAEnd(CallInst &I);
358   void visitVACopy(CallInst &I);
359   void visitFrameReturnAddress(CallInst &I, bool isFrameAddress);
360
361   void visitMemIntrinsic(CallInst &I, unsigned Op);
362
363   void visitUserOp1(Instruction &I) {
364     assert(0 && "UserOp1 should not exist at instruction selection time!");
365     abort();
366   }
367   void visitUserOp2(Instruction &I) {
368     assert(0 && "UserOp2 should not exist at instruction selection time!");
369     abort();
370   }
371 };
372 } // end namespace llvm
373
374 void SelectionDAGLowering::visitRet(ReturnInst &I) {
375   if (I.getNumOperands() == 0) {
376     DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other, getRoot()));
377     return;
378   }
379
380   SDOperand Op1 = getValue(I.getOperand(0));
381   switch (Op1.getValueType()) {
382   default: assert(0 && "Unknown value type!");
383   case MVT::i1:
384   case MVT::i8:
385   case MVT::i16:
386     // Extend integer types to 32-bits.
387     if (I.getOperand(0)->getType()->isSigned())
388       Op1 = DAG.getNode(ISD::SIGN_EXTEND, MVT::i32, Op1);
389     else
390       Op1 = DAG.getNode(ISD::ZERO_EXTEND, MVT::i32, Op1);
391     break;
392   case MVT::f32:
393     // Extend float to double.
394     Op1 = DAG.getNode(ISD::FP_EXTEND, MVT::f64, Op1);
395     break;
396   case MVT::i32:
397   case MVT::i64:
398   case MVT::f64:
399     break; // No extension needed!
400   }
401
402   DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other, getRoot(), Op1));
403 }
404
405 void SelectionDAGLowering::visitBr(BranchInst &I) {
406   // Update machine-CFG edges.
407   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
408   CurMBB->addSuccessor(Succ0MBB);
409
410   // Figure out which block is immediately after the current one.
411   MachineBasicBlock *NextBlock = 0;
412   MachineFunction::iterator BBI = CurMBB;
413   if (++BBI != CurMBB->getParent()->end())
414     NextBlock = BBI;
415
416   if (I.isUnconditional()) {
417     // If this is not a fall-through branch, emit the branch.
418     if (Succ0MBB != NextBlock)
419       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
420                               DAG.getBasicBlock(Succ0MBB)));
421   } else {
422     MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
423     CurMBB->addSuccessor(Succ1MBB);
424
425     SDOperand Cond = getValue(I.getCondition());
426
427     if (Succ1MBB == NextBlock) {
428       // If the condition is false, fall through.  This means we should branch
429       // if the condition is true to Succ #0.
430       DAG.setRoot(DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(),
431                               Cond, DAG.getBasicBlock(Succ0MBB)));
432     } else if (Succ0MBB == NextBlock) {
433       // If the condition is true, fall through.  This means we should branch if
434       // the condition is false to Succ #1.  Invert the condition first.
435       SDOperand True = DAG.getConstant(1, Cond.getValueType());
436       Cond = DAG.getNode(ISD::XOR, Cond.getValueType(), Cond, True);
437       DAG.setRoot(DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(),
438                               Cond, DAG.getBasicBlock(Succ1MBB)));
439     } else {
440       // Neither edge is a fall through.  If the comparison is true, jump to
441       // Succ#0, otherwise branch unconditionally to succ #1.
442       DAG.setRoot(DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(),
443                               Cond, DAG.getBasicBlock(Succ0MBB)));
444       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
445                               DAG.getBasicBlock(Succ1MBB)));
446     }
447   }
448 }
449
450 void SelectionDAGLowering::visitBinary(User &I, unsigned Opcode) {
451   SDOperand Op1 = getValue(I.getOperand(0));
452   SDOperand Op2 = getValue(I.getOperand(1));
453
454   if (isa<ShiftInst>(I))
455     Op2 = DAG.getNode(ISD::ZERO_EXTEND, TLI.getShiftAmountTy(), Op2);
456
457   setValue(&I, DAG.getNode(Opcode, Op1.getValueType(), Op1, Op2));
458 }
459
460 void SelectionDAGLowering::visitSetCC(User &I,ISD::CondCode SignedOpcode,
461                                       ISD::CondCode UnsignedOpcode) {
462   SDOperand Op1 = getValue(I.getOperand(0));
463   SDOperand Op2 = getValue(I.getOperand(1));
464   ISD::CondCode Opcode = SignedOpcode;
465   if (I.getOperand(0)->getType()->isUnsigned())
466     Opcode = UnsignedOpcode;
467   setValue(&I, DAG.getSetCC(Opcode, MVT::i1, Op1, Op2));
468 }
469
470 void SelectionDAGLowering::visitSelect(User &I) {
471   SDOperand Cond     = getValue(I.getOperand(0));
472   SDOperand TrueVal  = getValue(I.getOperand(1));
473   SDOperand FalseVal = getValue(I.getOperand(2));
474   setValue(&I, DAG.getNode(ISD::SELECT, TrueVal.getValueType(), Cond,
475                            TrueVal, FalseVal));
476 }
477
478 void SelectionDAGLowering::visitCast(User &I) {
479   SDOperand N = getValue(I.getOperand(0));
480   MVT::ValueType SrcTy = TLI.getValueType(I.getOperand(0)->getType());
481   MVT::ValueType DestTy = TLI.getValueType(I.getType());
482
483   if (N.getValueType() == DestTy) {
484     setValue(&I, N);  // noop cast.
485   } else if (isInteger(SrcTy)) {
486     if (isInteger(DestTy)) {        // Int -> Int cast
487       if (DestTy < SrcTy)   // Truncating cast?
488         setValue(&I, DAG.getNode(ISD::TRUNCATE, DestTy, N));
489       else if (I.getOperand(0)->getType()->isSigned())
490         setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, DestTy, N));
491       else
492         setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestTy, N));
493     } else {                        // Int -> FP cast
494       if (I.getOperand(0)->getType()->isSigned())
495         setValue(&I, DAG.getNode(ISD::SINT_TO_FP, DestTy, N));
496       else
497         setValue(&I, DAG.getNode(ISD::UINT_TO_FP, DestTy, N));
498     }
499   } else {
500     assert(isFloatingPoint(SrcTy) && "Unknown value type!");
501     if (isFloatingPoint(DestTy)) {  // FP -> FP cast
502       if (DestTy < SrcTy)   // Rounding cast?
503         setValue(&I, DAG.getNode(ISD::FP_ROUND, DestTy, N));
504       else
505         setValue(&I, DAG.getNode(ISD::FP_EXTEND, DestTy, N));
506     } else {                        // FP -> Int cast.
507       if (I.getType()->isSigned())
508         setValue(&I, DAG.getNode(ISD::FP_TO_SINT, DestTy, N));
509       else
510         setValue(&I, DAG.getNode(ISD::FP_TO_UINT, DestTy, N));
511     }
512   }
513 }
514
515 void SelectionDAGLowering::visitGetElementPtr(User &I) {
516   SDOperand N = getValue(I.getOperand(0));
517   const Type *Ty = I.getOperand(0)->getType();
518   const Type *UIntPtrTy = TD.getIntPtrType();
519
520   for (GetElementPtrInst::op_iterator OI = I.op_begin()+1, E = I.op_end();
521        OI != E; ++OI) {
522     Value *Idx = *OI;
523     if (const StructType *StTy = dyn_cast<StructType> (Ty)) {
524       unsigned Field = cast<ConstantUInt>(Idx)->getValue();
525       if (Field) {
526         // N = N + Offset
527         uint64_t Offset = TD.getStructLayout(StTy)->MemberOffsets[Field];
528         N = DAG.getNode(ISD::ADD, N.getValueType(), N,
529                         getIntPtrConstant(Offset));
530       }
531       Ty = StTy->getElementType(Field);
532     } else {
533       Ty = cast<SequentialType>(Ty)->getElementType();
534       if (!isa<Constant>(Idx) || !cast<Constant>(Idx)->isNullValue()) {
535         // N = N + Idx * ElementSize;
536         uint64_t ElementSize = TD.getTypeSize(Ty);
537         SDOperand IdxN = getValue(Idx), Scale = getIntPtrConstant(ElementSize);
538
539         // If the index is smaller or larger than intptr_t, truncate or extend
540         // it.
541         if (IdxN.getValueType() < Scale.getValueType()) {
542           if (Idx->getType()->isSigned())
543             IdxN = DAG.getNode(ISD::SIGN_EXTEND, Scale.getValueType(), IdxN);
544           else
545             IdxN = DAG.getNode(ISD::ZERO_EXTEND, Scale.getValueType(), IdxN);
546         } else if (IdxN.getValueType() > Scale.getValueType())
547           IdxN = DAG.getNode(ISD::TRUNCATE, Scale.getValueType(), IdxN);
548
549         IdxN = DAG.getNode(ISD::MUL, N.getValueType(), IdxN, Scale);
550                            
551         N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
552       }
553     }
554   }
555   setValue(&I, N);
556 }
557
558 void SelectionDAGLowering::visitAlloca(AllocaInst &I) {
559   // If this is a fixed sized alloca in the entry block of the function,
560   // allocate it statically on the stack.
561   if (FuncInfo.StaticAllocaMap.count(&I))
562     return;   // getValue will auto-populate this.
563
564   const Type *Ty = I.getAllocatedType();
565   uint64_t TySize = TLI.getTargetData().getTypeSize(Ty);
566   unsigned Align = TLI.getTargetData().getTypeAlignment(Ty);
567
568   SDOperand AllocSize = getValue(I.getArraySize());
569
570   assert(AllocSize.getValueType() == TLI.getPointerTy() &&
571          "FIXME: should extend or truncate to pointer size!");
572
573   AllocSize = DAG.getNode(ISD::MUL, TLI.getPointerTy(), AllocSize,
574                           getIntPtrConstant(TySize));
575
576   // Handle alignment.  If the requested alignment is less than or equal to the
577   // stack alignment, ignore it and round the size of the allocation up to the
578   // stack alignment size.  If the size is greater than the stack alignment, we
579   // note this in the DYNAMIC_STACKALLOC node.
580   unsigned StackAlign =
581     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
582   if (Align <= StackAlign) {
583     Align = 0;
584     // Add SA-1 to the size.
585     AllocSize = DAG.getNode(ISD::ADD, AllocSize.getValueType(), AllocSize,
586                             getIntPtrConstant(StackAlign-1));
587     // Mask out the low bits for alignment purposes.
588     AllocSize = DAG.getNode(ISD::AND, AllocSize.getValueType(), AllocSize,
589                             getIntPtrConstant(~(uint64_t)(StackAlign-1)));
590   }
591
592   SDOperand DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, AllocSize.getValueType(),
593                               getRoot(), AllocSize,
594                               getIntPtrConstant(Align));
595   DAG.setRoot(setValue(&I, DSA).getValue(1));
596
597   // Inform the Frame Information that we have just allocated a variable-sized
598   // object.
599   CurMBB->getParent()->getFrameInfo()->CreateVariableSizedObject();
600 }
601
602
603 void SelectionDAGLowering::visitLoad(LoadInst &I) {
604   SDOperand Ptr = getValue(I.getOperand(0));
605   
606   SDOperand Root;
607   if (I.isVolatile())
608     Root = getRoot();
609   else {
610     // Do not serialize non-volatile loads against each other.
611     Root = DAG.getRoot();
612   }
613
614   SDOperand L = DAG.getLoad(TLI.getValueType(I.getType()), Root, Ptr);
615   setValue(&I, L);
616
617   if (I.isVolatile())
618     DAG.setRoot(L.getValue(1));
619   else
620     PendingLoads.push_back(L.getValue(1));
621 }
622
623
624 void SelectionDAGLowering::visitStore(StoreInst &I) {
625   Value *SrcV = I.getOperand(0);
626   SDOperand Src = getValue(SrcV);
627   SDOperand Ptr = getValue(I.getOperand(1));
628   DAG.setRoot(DAG.getNode(ISD::STORE, MVT::Other, getRoot(), Src, Ptr));
629 }
630
631 void SelectionDAGLowering::visitCall(CallInst &I) {
632   const char *RenameFn = 0;
633   if (Function *F = I.getCalledFunction())
634     switch (F->getIntrinsicID()) {
635     case 0: break;  // Not an intrinsic.
636     case Intrinsic::vastart:  visitVAStart(I); return;
637     case Intrinsic::vaend:    visitVAEnd(I); return;
638     case Intrinsic::vacopy:   visitVACopy(I); return;
639     case Intrinsic::returnaddress: visitFrameReturnAddress(I, false); return;
640     case Intrinsic::frameaddress:  visitFrameReturnAddress(I, true); return;
641     default:
642       // FIXME: IMPLEMENT THESE.
643       // readport, writeport, readio, writeio
644       assert(0 && "This intrinsic is not implemented yet!");
645       return;
646     case Intrinsic::setjmp:  RenameFn = "setjmp"; break;
647     case Intrinsic::longjmp: RenameFn = "longjmp"; break;
648     case Intrinsic::memcpy:  visitMemIntrinsic(I, ISD::MEMCPY); return;
649     case Intrinsic::memset:  visitMemIntrinsic(I, ISD::MEMSET); return;
650     case Intrinsic::memmove: visitMemIntrinsic(I, ISD::MEMMOVE); return;
651       
652     case Intrinsic::isunordered:
653       setValue(&I, DAG.getSetCC(ISD::SETUO, MVT::i1, getValue(I.getOperand(1)),
654                                 getValue(I.getOperand(2))));
655       return;
656     }
657   
658   SDOperand Callee;
659   if (!RenameFn)
660     Callee = getValue(I.getOperand(0));
661   else
662     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
663   std::vector<std::pair<SDOperand, const Type*> > Args;
664   
665   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
666     Value *Arg = I.getOperand(i);
667     SDOperand ArgNode = getValue(Arg);
668     Args.push_back(std::make_pair(ArgNode, Arg->getType()));
669   }
670   
671   std::pair<SDOperand,SDOperand> Result =
672     TLI.LowerCallTo(getRoot(), I.getType(), Callee, Args, DAG);
673   if (I.getType() != Type::VoidTy)
674     setValue(&I, Result.first);
675   DAG.setRoot(Result.second);
676 }
677
678 void SelectionDAGLowering::visitMalloc(MallocInst &I) {
679   SDOperand Src = getValue(I.getOperand(0));
680
681   MVT::ValueType IntPtr = TLI.getPointerTy();
682   // FIXME: Extend or truncate to the intptr size.
683   assert(Src.getValueType() == IntPtr && "Need to adjust the amount!");
684
685   // Scale the source by the type size.
686   uint64_t ElementSize = TD.getTypeSize(I.getType()->getElementType());
687   Src = DAG.getNode(ISD::MUL, Src.getValueType(),
688                     Src, getIntPtrConstant(ElementSize));
689
690   std::vector<std::pair<SDOperand, const Type*> > Args;
691   Args.push_back(std::make_pair(Src, TLI.getTargetData().getIntPtrType()));
692
693   std::pair<SDOperand,SDOperand> Result =
694     TLI.LowerCallTo(getRoot(), I.getType(),
695                     DAG.getExternalSymbol("malloc", IntPtr),
696                     Args, DAG);
697   setValue(&I, Result.first);  // Pointers always fit in registers
698   DAG.setRoot(Result.second);
699 }
700
701 void SelectionDAGLowering::visitFree(FreeInst &I) {
702   std::vector<std::pair<SDOperand, const Type*> > Args;
703   Args.push_back(std::make_pair(getValue(I.getOperand(0)),
704                                 TLI.getTargetData().getIntPtrType()));
705   MVT::ValueType IntPtr = TLI.getPointerTy();
706   std::pair<SDOperand,SDOperand> Result =
707     TLI.LowerCallTo(getRoot(), Type::VoidTy,
708                     DAG.getExternalSymbol("free", IntPtr), Args, DAG);
709   DAG.setRoot(Result.second);
710 }
711
712 std::pair<SDOperand, SDOperand>
713 TargetLowering::LowerVAStart(SDOperand Chain, SelectionDAG &DAG) {
714   // We have no sane default behavior, just emit a useful error message and bail
715   // out.
716   std::cerr << "Variable arguments handling not implemented on this target!\n";
717   abort();
718 }
719
720 SDOperand TargetLowering::LowerVAEnd(SDOperand Chain, SDOperand L,
721                                      SelectionDAG &DAG) {
722   // Default to a noop.
723   return Chain;
724 }
725
726 std::pair<SDOperand,SDOperand>
727 TargetLowering::LowerVACopy(SDOperand Chain, SDOperand L, SelectionDAG &DAG) {
728   // Default to returning the input list.
729   return std::make_pair(L, Chain);
730 }
731
732 std::pair<SDOperand,SDOperand>
733 TargetLowering::LowerVAArgNext(bool isVANext, SDOperand Chain, SDOperand VAList,
734                                const Type *ArgTy, SelectionDAG &DAG) {
735   // We have no sane default behavior, just emit a useful error message and bail
736   // out.
737   std::cerr << "Variable arguments handling not implemented on this target!\n";
738   abort();
739 }
740
741
742 void SelectionDAGLowering::visitVAStart(CallInst &I) {
743   std::pair<SDOperand,SDOperand> Result = TLI.LowerVAStart(getRoot(), DAG);
744   setValue(&I, Result.first);
745   DAG.setRoot(Result.second);
746 }
747
748 void SelectionDAGLowering::visitVAArg(VAArgInst &I) {
749   std::pair<SDOperand,SDOperand> Result =
750     TLI.LowerVAArgNext(false, getRoot(), getValue(I.getOperand(0)), 
751                        I.getType(), DAG);
752   setValue(&I, Result.first);
753   DAG.setRoot(Result.second);
754 }
755
756 void SelectionDAGLowering::visitVANext(VANextInst &I) {
757   std::pair<SDOperand,SDOperand> Result =
758     TLI.LowerVAArgNext(true, getRoot(), getValue(I.getOperand(0)), 
759                        I.getArgType(), DAG);
760   setValue(&I, Result.first);
761   DAG.setRoot(Result.second);
762 }
763
764 void SelectionDAGLowering::visitVAEnd(CallInst &I) {
765   DAG.setRoot(TLI.LowerVAEnd(getRoot(), getValue(I.getOperand(1)), DAG));
766 }
767
768 void SelectionDAGLowering::visitVACopy(CallInst &I) {
769   std::pair<SDOperand,SDOperand> Result =
770     TLI.LowerVACopy(getRoot(), getValue(I.getOperand(1)), DAG);
771   setValue(&I, Result.first);
772   DAG.setRoot(Result.second);
773 }
774
775
776 // It is always conservatively correct for llvm.returnaddress and
777 // llvm.frameaddress to return 0.
778 std::pair<SDOperand, SDOperand>
779 TargetLowering::LowerFrameReturnAddress(bool isFrameAddr, SDOperand Chain,
780                                         unsigned Depth, SelectionDAG &DAG) {
781   return std::make_pair(DAG.getConstant(0, getPointerTy()), Chain);
782 }
783
784 SDOperand TargetLowering::LowerOperation(SDOperand Op) {
785   assert(0 && "LowerOperation not implemented for this target!");
786   abort();
787 }
788
789 void SelectionDAGLowering::visitFrameReturnAddress(CallInst &I, bool isFrame) {
790   unsigned Depth = (unsigned)cast<ConstantUInt>(I.getOperand(1))->getValue();
791   std::pair<SDOperand,SDOperand> Result =
792     TLI.LowerFrameReturnAddress(isFrame, getRoot(), Depth, DAG);
793   setValue(&I, Result.first);
794   DAG.setRoot(Result.second);
795 }
796
797 void SelectionDAGLowering::visitMemIntrinsic(CallInst &I, unsigned Op) {
798   std::vector<SDOperand> Ops;
799   Ops.push_back(getRoot());
800   Ops.push_back(getValue(I.getOperand(1)));
801   Ops.push_back(getValue(I.getOperand(2)));
802   Ops.push_back(getValue(I.getOperand(3)));
803   Ops.push_back(getValue(I.getOperand(4)));
804   DAG.setRoot(DAG.getNode(Op, MVT::Other, Ops));
805 }
806
807 //===----------------------------------------------------------------------===//
808 // SelectionDAGISel code
809 //===----------------------------------------------------------------------===//
810
811 unsigned SelectionDAGISel::MakeReg(MVT::ValueType VT) {
812   return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
813 }
814
815
816
817 bool SelectionDAGISel::runOnFunction(Function &Fn) {
818   MachineFunction &MF = MachineFunction::construct(&Fn, TLI.getTargetMachine());
819   RegMap = MF.getSSARegMap();
820   DEBUG(std::cerr << "\n\n\n=== " << Fn.getName() << "\n");
821
822   FunctionLoweringInfo FuncInfo(TLI, Fn, MF);
823
824   for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I)
825     SelectBasicBlock(I, MF, FuncInfo);
826   
827   return true;
828 }
829
830
831 SDOperand SelectionDAGISel::
832 CopyValueToVirtualRegister(SelectionDAGLowering &SDL, Value *V, unsigned Reg) {
833   SelectionDAG &DAG = SDL.DAG;
834   SDOperand Op = SDL.getValue(V);
835   assert((Op.getOpcode() != ISD::CopyFromReg ||
836           cast<RegSDNode>(Op)->getReg() != Reg) &&
837          "Copy from a reg to the same reg!");
838   return DAG.getCopyToReg(SDL.getRoot(), Op, Reg);
839 }
840
841 /// IsOnlyUsedInOneBasicBlock - If the specified argument is only used in a
842 /// single basic block, return that block.  Otherwise, return a null pointer.
843 static BasicBlock *IsOnlyUsedInOneBasicBlock(Argument *A) {
844   if (A->use_empty()) return 0;
845   BasicBlock *BB = cast<Instruction>(A->use_back())->getParent();
846   for (Argument::use_iterator UI = A->use_begin(), E = A->use_end(); UI != E;
847        ++UI)
848     if (isa<PHINode>(*UI) || cast<Instruction>(*UI)->getParent() != BB)
849       return 0;  // Disagreement among the users?
850   return BB;
851 }
852
853 void SelectionDAGISel::
854 LowerArguments(BasicBlock *BB, SelectionDAGLowering &SDL,
855                std::vector<SDOperand> &UnorderedChains) {
856   // If this is the entry block, emit arguments.
857   Function &F = *BB->getParent();
858   FunctionLoweringInfo &FuncInfo = SDL.FuncInfo;
859
860   if (BB == &F.front()) {
861     SDOperand OldRoot = SDL.DAG.getRoot();
862
863     std::vector<SDOperand> Args = TLI.LowerArguments(F, SDL.DAG);
864
865     // If there were side effects accessing the argument list, do not do
866     // anything special.
867     if (OldRoot != SDL.DAG.getRoot()) {
868       unsigned a = 0;
869       for (Function::aiterator AI = F.abegin(), E = F.aend(); AI != E; ++AI,++a)
870         if (!AI->use_empty()) {
871           SDL.setValue(AI, Args[a]);
872           SDOperand Copy = 
873             CopyValueToVirtualRegister(SDL, AI, FuncInfo.ValueMap[AI]);
874           UnorderedChains.push_back(Copy);
875         }
876     } else {
877       // Otherwise, if any argument is only accessed in a single basic block,
878       // emit that argument only to that basic block.
879       unsigned a = 0;
880       for (Function::aiterator AI = F.abegin(), E = F.aend(); AI != E; ++AI,++a)
881         if (!AI->use_empty()) {
882           if (BasicBlock *BBU = IsOnlyUsedInOneBasicBlock(AI)) {
883             FuncInfo.BlockLocalArguments.insert(std::make_pair(BBU,
884                                                       std::make_pair(AI, a)));
885           } else {
886             SDL.setValue(AI, Args[a]);
887             SDOperand Copy = 
888               CopyValueToVirtualRegister(SDL, AI, FuncInfo.ValueMap[AI]);
889             UnorderedChains.push_back(Copy);
890           }
891         }
892     }
893   }
894
895   // See if there are any block-local arguments that need to be emitted in this
896   // block.
897
898   if (!FuncInfo.BlockLocalArguments.empty()) {
899     std::multimap<BasicBlock*, std::pair<Argument*, unsigned> >::iterator BLAI =
900       FuncInfo.BlockLocalArguments.lower_bound(BB);
901     if (BLAI != FuncInfo.BlockLocalArguments.end() && BLAI->first == BB) {
902       // Lower the arguments into this block.
903       std::vector<SDOperand> Args = TLI.LowerArguments(F, SDL.DAG);
904       
905       // Set up the value mapping for the local arguments.
906       for (; BLAI != FuncInfo.BlockLocalArguments.end() && BLAI->first == BB;
907            ++BLAI)
908         SDL.setValue(BLAI->second.first, Args[BLAI->second.second]);
909       
910       // Any dead arguments will just be ignored here.
911     }
912   }
913 }
914
915
916 void SelectionDAGISel::BuildSelectionDAG(SelectionDAG &DAG, BasicBlock *LLVMBB,
917        std::vector<std::pair<MachineInstr*, unsigned> > &PHINodesToUpdate,
918                                     FunctionLoweringInfo &FuncInfo) {
919   SelectionDAGLowering SDL(DAG, TLI, FuncInfo);
920
921   std::vector<SDOperand> UnorderedChains;
922   
923   // Lower any arguments needed in this block.
924   LowerArguments(LLVMBB, SDL, UnorderedChains);
925
926   BB = FuncInfo.MBBMap[LLVMBB];
927   SDL.setCurrentBasicBlock(BB);
928
929   // Lower all of the non-terminator instructions.
930   for (BasicBlock::iterator I = LLVMBB->begin(), E = --LLVMBB->end();
931        I != E; ++I)
932     SDL.visit(*I);
933
934   // Ensure that all instructions which are used outside of their defining
935   // blocks are available as virtual registers.
936   for (BasicBlock::iterator I = LLVMBB->begin(), E = LLVMBB->end(); I != E;++I)
937     if (!I->use_empty() && !isa<PHINode>(I)) {
938       std::map<const Value*, unsigned>::iterator VMI =FuncInfo.ValueMap.find(I);
939       if (VMI != FuncInfo.ValueMap.end())
940         UnorderedChains.push_back(
941                            CopyValueToVirtualRegister(SDL, I, VMI->second));
942     }
943
944   // Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
945   // ensure constants are generated when needed.  Remember the virtual registers
946   // that need to be added to the Machine PHI nodes as input.  We cannot just
947   // directly add them, because expansion might result in multiple MBB's for one
948   // BB.  As such, the start of the BB might correspond to a different MBB than
949   // the end.
950   // 
951
952   // Emit constants only once even if used by multiple PHI nodes.
953   std::map<Constant*, unsigned> ConstantsOut;
954
955   // Check successor nodes PHI nodes that expect a constant to be available from
956   // this block.
957   TerminatorInst *TI = LLVMBB->getTerminator();
958   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
959     BasicBlock *SuccBB = TI->getSuccessor(succ);
960     MachineBasicBlock::iterator MBBI = FuncInfo.MBBMap[SuccBB]->begin();
961     PHINode *PN;
962
963     // At this point we know that there is a 1-1 correspondence between LLVM PHI
964     // nodes and Machine PHI nodes, but the incoming operands have not been
965     // emitted yet.
966     for (BasicBlock::iterator I = SuccBB->begin();
967          (PN = dyn_cast<PHINode>(I)); ++I)
968       if (!PN->use_empty()) {
969         unsigned Reg;
970         Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
971         if (Constant *C = dyn_cast<Constant>(PHIOp)) {
972           unsigned &RegOut = ConstantsOut[C];
973           if (RegOut == 0) {
974             RegOut = FuncInfo.CreateRegForValue(C);
975             UnorderedChains.push_back(
976                              CopyValueToVirtualRegister(SDL, C, RegOut));
977           }
978           Reg = RegOut;
979         } else {
980           Reg = FuncInfo.ValueMap[PHIOp];
981           if (Reg == 0) {
982             assert(isa<AllocaInst>(PHIOp) && 
983                    FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
984                    "Didn't codegen value into a register!??");
985             Reg = FuncInfo.CreateRegForValue(PHIOp);
986             UnorderedChains.push_back(
987                              CopyValueToVirtualRegister(SDL, PHIOp, Reg));
988           }
989         }
990         
991         // Remember that this register needs to added to the machine PHI node as
992         // the input for this MBB.
993         unsigned NumElements =
994           TLI.getNumElements(TLI.getValueType(PN->getType()));
995         for (unsigned i = 0, e = NumElements; i != e; ++i)
996           PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
997       }
998   }
999   ConstantsOut.clear();
1000
1001   // Turn all of the unordered chains into one factored node.
1002   if (!UnorderedChains.empty()) {
1003     UnorderedChains.push_back(SDL.getRoot());
1004     DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other, UnorderedChains));
1005   }
1006
1007   // Lower the terminator after the copies are emitted.
1008   SDL.visit(*LLVMBB->getTerminator());
1009
1010   // Make sure the root of the DAG is up-to-date.
1011   DAG.setRoot(SDL.getRoot());
1012 }
1013
1014 void SelectionDAGISel::SelectBasicBlock(BasicBlock *LLVMBB, MachineFunction &MF,
1015                                         FunctionLoweringInfo &FuncInfo) {
1016   SelectionDAG DAG(TLI.getTargetMachine(), MF);
1017   CurDAG = &DAG;
1018   std::vector<std::pair<MachineInstr*, unsigned> > PHINodesToUpdate;
1019
1020   // First step, lower LLVM code to some DAG.  This DAG may use operations and
1021   // types that are not supported by the target.
1022   BuildSelectionDAG(DAG, LLVMBB, PHINodesToUpdate, FuncInfo);
1023
1024   DEBUG(std::cerr << "Lowered selection DAG:\n");
1025   DEBUG(DAG.dump());
1026
1027   // Second step, hack on the DAG until it only uses operations and types that
1028   // the target supports.
1029   DAG.Legalize(TLI);
1030
1031   DEBUG(std::cerr << "Legalized selection DAG:\n");
1032   DEBUG(DAG.dump());
1033
1034   // Finally, instruction select all of the operations to machine code, adding
1035   // the code to the MachineBasicBlock.
1036   InstructionSelectBasicBlock(DAG);
1037
1038   if (ViewDAGs) DAG.viewGraph();
1039
1040   DEBUG(std::cerr << "Selected machine code:\n");
1041   DEBUG(BB->dump());
1042
1043   // Finally, now that we know what the last MBB the LLVM BB expanded is, update
1044   // PHI nodes in successors.
1045   for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i) {
1046     MachineInstr *PHI = PHINodesToUpdate[i].first;
1047     assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
1048            "This is not a machine PHI node that we are updating!");
1049     PHI->addRegOperand(PHINodesToUpdate[i].second);
1050     PHI->addMachineBasicBlockOperand(BB);
1051   }
1052 }