Fix spelling.
authorRobert Wilhelm <robert.wilhelm@gmx.net>
Sat, 14 Sep 2013 09:34:24 +0000 (09:34 +0000)
committerRobert Wilhelm <robert.wilhelm@gmx.net>
Sat, 14 Sep 2013 09:34:24 +0000 (09:34 +0000)
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@190749 91177308-0d34-0410-b5e6-96231b3b80d8

lib/Target/ARM/ARMBaseInstrInfo.cpp

index 696d039e74e2eaad1588813dfc7cce375fbf22c2..321c3f4b029e326764c4612779badb6960ba307d 100644 (file)
@@ -4201,7 +4201,7 @@ breakPartialRegDependency(MachineBasicBlock::iterator MI,
   // FIXME: In some cases, VLDRS can be changed to a VLD1DUPd32 which defines
   // the full D-register by loading the same value to both lanes.  The
   // instruction is micro-coded with 2 uops, so don't do this until we can
-  // properly schedule micro-coded instuctions.  The dispatcher stalls cause
+  // properly schedule micro-coded instructions.  The dispatcher stalls cause
   // too big regressions.
 
   // Insert the dependency-breaking FCONSTD before MI.