R600/SI: Fix broken check lines
authorMatt Arsenault <Matthew.Arsenault@amd.com>
Sun, 14 Sep 2014 18:32:05 +0000 (18:32 +0000)
committerMatt Arsenault <Matthew.Arsenault@amd.com>
Sun, 14 Sep 2014 18:32:05 +0000 (18:32 +0000)
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@217736 91177308-0d34-0410-b5e6-96231b3b80d8

test/CodeGen/R600/unaligned-load-store.ll

index 7df7ba00d547e67e12d12b46045baf19d5e1953a..cca7df5f34ee081fcb20aa0a9870bcea29abb78e 100644 (file)
@@ -80,7 +80,7 @@ define void @store_lds_i64_align_4(i64 addrspace(3)* %out, i64 %val) #0 {
 }
 
 ; SI-LABEL: @store_lds_i64_align_4_with_offset
-; DS_WRITE_B32 v[{{[0-9]+}}], v[{{[0-9]+}}], v{{[0-9]}}, 0x9, 0x9
+; SI: DS_WRITE2_B32 v{{[0-9]+}}, v{{[0-9]+}}, v{{[0-9]+}}, 0x8, 0x9
 ; SI: S_ENDPGM
 define void @store_lds_i64_align_4_with_offset(i64 addrspace(3)* %out) #0 {
   %ptr = getelementptr i64 addrspace(3)* %out, i32 4
@@ -90,7 +90,7 @@ define void @store_lds_i64_align_4_with_offset(i64 addrspace(3)* %out) #0 {
 
 ; SI-LABEL: @store_lds_i64_align_4_with_split_offset
 ; The tests for the case where the lo offset is 8-bits, but the hi offset is 9-bits
-; DS_WRITE_B32 v[{{[0-9]+}}], v[{{[0-9]+}}], v{{[0-9]}}, 0x0, 0x1
+; SI: DS_WRITE2_B32 v{{[0-9]+}}, v{{[0-9]+}}, v{{[0-9]}}, 0x0, 0x1
 ; SI: S_ENDPGM
 define void @store_lds_i64_align_4_with_split_offset(i64 addrspace(3)* %out) #0 {
   %ptr = bitcast i64 addrspace(3)* %out to i32 addrspace(3)*