Fix grammar / missing words
authorMatt Arsenault <Matthew.Arsenault@amd.com>
Thu, 10 Oct 2013 18:47:35 +0000 (18:47 +0000)
committerMatt Arsenault <Matthew.Arsenault@amd.com>
Thu, 10 Oct 2013 18:47:35 +0000 (18:47 +0000)
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@192380 91177308-0d34-0410-b5e6-96231b3b80d8

include/llvm/Target/TargetOpcodes.h

index 516e0706b8977b8faeeea27cbe52e4a9d187c345..86ac7dfb427309223a078ef83d56986f4dd19ff6 100644 (file)
@@ -69,8 +69,9 @@ namespace TargetOpcode {
     DBG_VALUE = 11,
 
     /// REG_SEQUENCE - This variadic instruction is used to form a register that
-    /// represent a consecutive sequence of sub-registers. It's used as register
-    /// coalescing / allocation aid and must be eliminated before code emission.
+    /// represents a consecutive sequence of sub-registers. It's used as a
+    /// register coalescing / allocation aid and must be eliminated before code
+    /// emission.
     // In SDNode form, the first operand encodes the register class created by
     // the REG_SEQUENCE, while each subsequent pair names a vreg + subreg index
     // pair.  Once it has been lowered to a MachineInstr, the regclass operand