Don't use MachineOperator::is(Phys|Virt)Register
authorChris Lattner <sabre@nondot.org>
Tue, 10 Feb 2004 20:31:28 +0000 (20:31 +0000)
committerChris Lattner <sabre@nondot.org>
Tue, 10 Feb 2004 20:31:28 +0000 (20:31 +0000)
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@11276 91177308-0d34-0410-b5e6-96231b3b80d8

lib/Target/X86/FloatingPoint.cpp
lib/Target/X86/X86FloatingPoint.cpp
lib/Target/X86/X86InstrInfo.cpp

index 4231776aeefcbc2d139e84a91298731e42040654..0a0fe9b2c2cd5fb578b99368c30436adab3e58d7 100644 (file)
@@ -357,7 +357,7 @@ void FPS::popStackAfter(MachineBasicBlock::iterator &I) {
 }
 
 static unsigned getFPReg(const MachineOperand &MO) {
-  assert(MO.isPhysicalRegister() && "Expected an FP register!");
+  assert(MO.isRegister() && "Expected an FP register!");
   unsigned Reg = MO.getReg();
   assert(Reg >= X86::FP0 && Reg <= X86::FP6 && "Expected FP register!");
   return Reg - X86::FP0;
index 4231776aeefcbc2d139e84a91298731e42040654..0a0fe9b2c2cd5fb578b99368c30436adab3e58d7 100644 (file)
@@ -357,7 +357,7 @@ void FPS::popStackAfter(MachineBasicBlock::iterator &I) {
 }
 
 static unsigned getFPReg(const MachineOperand &MO) {
-  assert(MO.isPhysicalRegister() && "Expected an FP register!");
+  assert(MO.isRegister() && "Expected an FP register!");
   unsigned Reg = MO.getReg();
   assert(Reg >= X86::FP0 && Reg <= X86::FP6 && "Expected FP register!");
   return Reg - X86::FP0;
index 8911562bfc86473465cf6ec4ac42e3ff0e5d41f3..298af02d8aec2752d12d4e1c9ec35488cf881d2d 100644 (file)
@@ -42,8 +42,8 @@ bool X86InstrInfo::isNOPinstr(const MachineInstr &MI) const {
   // Make sure the instruction is EXACTLY `xchg ax, ax'
   if (MI.getOpcode() == X86::XCHGrr16) {
     const MachineOperand &op0 = MI.getOperand(0), &op1 = MI.getOperand(1);
-    if (op0.isPhysicalRegister() && op0.getReg() == X86::AX &&
-        op1.isPhysicalRegister() && op1.getReg() == X86::AX) {
+    if (op0.isRegister() && op0.getReg() == X86::AX &&
+        op1.isRegister() && op1.getReg() == X86::AX) {
       return true;
     }
   }