fed3f7758edcd89935a080e03e7e6bb090f84b33
[oota-llvm.git] / utils / TableGen / X86RecognizableInstr.cpp
1 //===- X86RecognizableInstr.cpp - Disassembler instruction spec --*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file is part of the X86 Disassembler Emitter.
11 // It contains the implementation of a single recognizable instruction.
12 // Documentation for the disassembler emitter in general can be found in
13 //  X86DisasemblerEmitter.h.
14 //
15 //===----------------------------------------------------------------------===//
16
17 #include "X86RecognizableInstr.h"
18 #include "X86DisassemblerShared.h"
19 #include "X86ModRMFilters.h"
20 #include "llvm/Support/ErrorHandling.h"
21 #include <string>
22
23 using namespace llvm;
24
25 #define MRM_MAPPING     \
26   MAP(C1, 33)           \
27   MAP(C2, 34)           \
28   MAP(C3, 35)           \
29   MAP(C4, 36)           \
30   MAP(C8, 37)           \
31   MAP(C9, 38)           \
32   MAP(CA, 39)           \
33   MAP(CB, 40)           \
34   MAP(E8, 41)           \
35   MAP(F0, 42)           \
36   MAP(F8, 45)           \
37   MAP(F9, 46)           \
38   MAP(D0, 47)           \
39   MAP(D1, 48)           \
40   MAP(D4, 49)           \
41   MAP(D5, 50)           \
42   MAP(D6, 51)           \
43   MAP(D8, 52)           \
44   MAP(D9, 53)           \
45   MAP(DA, 54)           \
46   MAP(DB, 55)           \
47   MAP(DC, 56)           \
48   MAP(DD, 57)           \
49   MAP(DE, 58)           \
50   MAP(DF, 59)
51
52 // A clone of X86 since we can't depend on something that is generated.
53 namespace X86Local {
54   enum {
55     Pseudo      = 0,
56     RawFrm      = 1,
57     AddRegFrm   = 2,
58     MRMDestReg  = 3,
59     MRMDestMem  = 4,
60     MRMSrcReg   = 5,
61     MRMSrcMem   = 6,
62     MRM0r = 16, MRM1r = 17, MRM2r = 18, MRM3r = 19,
63     MRM4r = 20, MRM5r = 21, MRM6r = 22, MRM7r = 23,
64     MRM0m = 24, MRM1m = 25, MRM2m = 26, MRM3m = 27,
65     MRM4m = 28, MRM5m = 29, MRM6m = 30, MRM7m = 31,
66     MRMInitReg  = 32,
67     RawFrmImm8  = 43,
68     RawFrmImm16 = 44,
69 #define MAP(from, to) MRM_##from = to,
70     MRM_MAPPING
71 #undef MAP
72     lastMRM
73   };
74
75   enum {
76     TB  = 1,
77     REP = 2,
78     D8 = 3, D9 = 4, DA = 5, DB = 6,
79     DC = 7, DD = 8, DE = 9, DF = 10,
80     XD = 11,  XS = 12,
81     T8 = 13,  P_TA = 14,
82     A6 = 15,  A7 = 16, T8XD = 17, T8XS = 18, TAXD = 19,
83     XOP8 = 20, XOP9 = 21, XOPA = 22
84   };
85 }
86
87 // If rows are added to the opcode extension tables, then corresponding entries
88 // must be added here.
89 //
90 // If the row corresponds to a single byte (i.e., 8f), then add an entry for
91 // that byte to ONE_BYTE_EXTENSION_TABLES.
92 //
93 // If the row corresponds to two bytes where the first is 0f, add an entry for
94 // the second byte to TWO_BYTE_EXTENSION_TABLES.
95 //
96 // If the row corresponds to some other set of bytes, you will need to modify
97 // the code in RecognizableInstr::emitDecodePath() as well, and add new prefixes
98 // to the X86 TD files, except in two cases: if the first two bytes of such a
99 // new combination are 0f 38 or 0f 3a, you just have to add maps called
100 // THREE_BYTE_38_EXTENSION_TABLES and THREE_BYTE_3A_EXTENSION_TABLES and add a
101 // switch(Opcode) just below the case X86Local::T8: or case X86Local::TA: line
102 // in RecognizableInstr::emitDecodePath().
103
104 #define ONE_BYTE_EXTENSION_TABLES \
105   EXTENSION_TABLE(80)             \
106   EXTENSION_TABLE(81)             \
107   EXTENSION_TABLE(82)             \
108   EXTENSION_TABLE(83)             \
109   EXTENSION_TABLE(8f)             \
110   EXTENSION_TABLE(c0)             \
111   EXTENSION_TABLE(c1)             \
112   EXTENSION_TABLE(c6)             \
113   EXTENSION_TABLE(c7)             \
114   EXTENSION_TABLE(d0)             \
115   EXTENSION_TABLE(d1)             \
116   EXTENSION_TABLE(d2)             \
117   EXTENSION_TABLE(d3)             \
118   EXTENSION_TABLE(f6)             \
119   EXTENSION_TABLE(f7)             \
120   EXTENSION_TABLE(fe)             \
121   EXTENSION_TABLE(ff)
122
123 #define TWO_BYTE_EXTENSION_TABLES \
124   EXTENSION_TABLE(00)             \
125   EXTENSION_TABLE(01)             \
126   EXTENSION_TABLE(0d)             \
127   EXTENSION_TABLE(18)             \
128   EXTENSION_TABLE(71)             \
129   EXTENSION_TABLE(72)             \
130   EXTENSION_TABLE(73)             \
131   EXTENSION_TABLE(ae)             \
132   EXTENSION_TABLE(ba)             \
133   EXTENSION_TABLE(c7)
134
135 #define THREE_BYTE_38_EXTENSION_TABLES \
136   EXTENSION_TABLE(F3)
137
138 #define XOP9_MAP_EXTENSION_TABLES \
139   EXTENSION_TABLE(01)             \
140   EXTENSION_TABLE(02)
141
142 using namespace X86Disassembler;
143
144 /// needsModRMForDecode - Indicates whether a particular instruction requires a
145 ///   ModR/M byte for the instruction to be properly decoded.  For example, a
146 ///   MRMDestReg instruction needs the Mod field in the ModR/M byte to be set to
147 ///   0b11.
148 ///
149 /// @param form - The form of the instruction.
150 /// @return     - true if the form implies that a ModR/M byte is required, false
151 ///               otherwise.
152 static bool needsModRMForDecode(uint8_t form) {
153   if (form == X86Local::MRMDestReg    ||
154      form == X86Local::MRMDestMem    ||
155      form == X86Local::MRMSrcReg     ||
156      form == X86Local::MRMSrcMem     ||
157      (form >= X86Local::MRM0r && form <= X86Local::MRM7r) ||
158      (form >= X86Local::MRM0m && form <= X86Local::MRM7m))
159     return true;
160   else
161     return false;
162 }
163
164 /// isRegFormat - Indicates whether a particular form requires the Mod field of
165 ///   the ModR/M byte to be 0b11.
166 ///
167 /// @param form - The form of the instruction.
168 /// @return     - true if the form implies that Mod must be 0b11, false
169 ///               otherwise.
170 static bool isRegFormat(uint8_t form) {
171   if (form == X86Local::MRMDestReg ||
172      form == X86Local::MRMSrcReg  ||
173      (form >= X86Local::MRM0r && form <= X86Local::MRM7r))
174     return true;
175   else
176     return false;
177 }
178
179 /// byteFromBitsInit - Extracts a value at most 8 bits in width from a BitsInit.
180 ///   Useful for switch statements and the like.
181 ///
182 /// @param init - A reference to the BitsInit to be decoded.
183 /// @return     - The field, with the first bit in the BitsInit as the lowest
184 ///               order bit.
185 static uint8_t byteFromBitsInit(BitsInit &init) {
186   int width = init.getNumBits();
187
188   assert(width <= 8 && "Field is too large for uint8_t!");
189
190   int     index;
191   uint8_t mask = 0x01;
192
193   uint8_t ret = 0;
194
195   for (index = 0; index < width; index++) {
196     if (static_cast<BitInit*>(init.getBit(index))->getValue())
197       ret |= mask;
198
199     mask <<= 1;
200   }
201
202   return ret;
203 }
204
205 /// byteFromRec - Extract a value at most 8 bits in with from a Record given the
206 ///   name of the field.
207 ///
208 /// @param rec  - The record from which to extract the value.
209 /// @param name - The name of the field in the record.
210 /// @return     - The field, as translated by byteFromBitsInit().
211 static uint8_t byteFromRec(const Record* rec, const std::string &name) {
212   BitsInit* bits = rec->getValueAsBitsInit(name);
213   return byteFromBitsInit(*bits);
214 }
215
216 RecognizableInstr::RecognizableInstr(DisassemblerTables &tables,
217                                      const CodeGenInstruction &insn,
218                                      InstrUID uid) {
219   UID = uid;
220
221   Rec = insn.TheDef;
222   Name = Rec->getName();
223   Spec = &tables.specForUID(UID);
224
225   if (!Rec->isSubClassOf("X86Inst")) {
226     ShouldBeEmitted = false;
227     return;
228   }
229
230   Prefix   = byteFromRec(Rec, "Prefix");
231   Opcode   = byteFromRec(Rec, "Opcode");
232   Form     = byteFromRec(Rec, "FormBits");
233   SegOvr   = byteFromRec(Rec, "SegOvrBits");
234
235   HasOpSizePrefix  = Rec->getValueAsBit("hasOpSizePrefix");
236   HasAdSizePrefix  = Rec->getValueAsBit("hasAdSizePrefix");
237   HasREX_WPrefix   = Rec->getValueAsBit("hasREX_WPrefix");
238   HasVEXPrefix     = Rec->getValueAsBit("hasVEXPrefix");
239   HasVEX_4VPrefix  = Rec->getValueAsBit("hasVEX_4VPrefix");
240   HasVEX_4VOp3Prefix = Rec->getValueAsBit("hasVEX_4VOp3Prefix");
241   HasVEX_WPrefix   = Rec->getValueAsBit("hasVEX_WPrefix");
242   HasMemOp4Prefix  = Rec->getValueAsBit("hasMemOp4Prefix");
243   IgnoresVEX_L     = Rec->getValueAsBit("ignoresVEX_L");
244   HasEVEXPrefix    = Rec->getValueAsBit("hasEVEXPrefix");
245   HasEVEX_L2Prefix = Rec->getValueAsBit("hasEVEX_L2");
246   HasEVEX_K        = Rec->getValueAsBit("hasEVEX_K");
247   HasEVEX_B        = Rec->getValueAsBit("hasEVEX_B");
248   HasLockPrefix    = Rec->getValueAsBit("hasLockPrefix");
249   IsCodeGenOnly    = Rec->getValueAsBit("isCodeGenOnly");
250
251   Name      = Rec->getName();
252   AsmString = Rec->getValueAsString("AsmString");
253
254   Operands = &insn.Operands.OperandList;
255
256   IsSSE            = (HasOpSizePrefix && (Name.find("16") == Name.npos)) ||
257                      (Name.find("CRC32") != Name.npos);
258   HasFROperands    = hasFROperands();
259   HasVEX_LPrefix   = Rec->getValueAsBit("hasVEX_L");
260
261   // Check for 64-bit inst which does not require REX
262   Is32Bit = false;
263   Is64Bit = false;
264   // FIXME: Is there some better way to check for In64BitMode?
265   std::vector<Record*> Predicates = Rec->getValueAsListOfDefs("Predicates");
266   for (unsigned i = 0, e = Predicates.size(); i != e; ++i) {
267     if (Predicates[i]->getName().find("32Bit") != Name.npos) {
268       Is32Bit = true;
269       break;
270     }
271     if (Predicates[i]->getName().find("64Bit") != Name.npos) {
272       Is64Bit = true;
273       break;
274     }
275   }
276   // FIXME: These instructions aren't marked as 64-bit in any way
277   Is64Bit |= Rec->getName() == "JMP64pcrel32" ||
278              Rec->getName() == "MASKMOVDQU64" ||
279              Rec->getName() == "POPFS64" ||
280              Rec->getName() == "POPGS64" ||
281              Rec->getName() == "PUSHFS64" ||
282              Rec->getName() == "PUSHGS64" ||
283              Rec->getName() == "REX64_PREFIX" ||
284              Rec->getName().find("MOV64") != Name.npos ||
285              Rec->getName().find("PUSH64") != Name.npos ||
286              Rec->getName().find("POP64") != Name.npos;
287
288   ShouldBeEmitted  = true;
289 }
290
291 void RecognizableInstr::processInstr(DisassemblerTables &tables,
292                                      const CodeGenInstruction &insn,
293                                      InstrUID uid)
294 {
295   // Ignore "asm parser only" instructions.
296   if (insn.TheDef->getValueAsBit("isAsmParserOnly"))
297     return;
298
299   RecognizableInstr recogInstr(tables, insn, uid);
300
301   recogInstr.emitInstructionSpecifier(tables);
302
303   if (recogInstr.shouldBeEmitted())
304     recogInstr.emitDecodePath(tables);
305 }
306
307 #define EVEX_KB(n) (HasEVEX_K && HasEVEX_B? n##_K_B : \
308                     (HasEVEX_K? n##_K : (HasEVEX_B ? n##_B : n)))
309
310 InstructionContext RecognizableInstr::insnContext() const {
311   InstructionContext insnContext;
312
313   if (HasEVEXPrefix) {
314     if (HasVEX_LPrefix && HasEVEX_L2Prefix) {
315       errs() << "Don't support VEX.L if EVEX_L2 is enabled: " << Name << "\n";
316       llvm_unreachable("Don't support VEX.L if EVEX_L2 is enabled");
317     }
318     // VEX_L & VEX_W
319     if (HasVEX_LPrefix && HasVEX_WPrefix) {
320       if (HasOpSizePrefix)
321         insnContext = EVEX_KB(IC_EVEX_L_W_OPSIZE);
322       else if (Prefix == X86Local::XS || Prefix == X86Local::T8XS)
323         insnContext = EVEX_KB(IC_EVEX_L_W_XS);
324       else if (Prefix == X86Local::XD || Prefix == X86Local::T8XD ||
325                Prefix == X86Local::TAXD)
326         insnContext = EVEX_KB(IC_EVEX_L_W_XD);
327       else
328         insnContext = EVEX_KB(IC_EVEX_L_W);
329     } else if (HasVEX_LPrefix) {
330       // VEX_L
331       if (HasOpSizePrefix)
332         insnContext = EVEX_KB(IC_EVEX_L_OPSIZE);
333       else if (Prefix == X86Local::XS || Prefix == X86Local::T8XS)
334         insnContext = EVEX_KB(IC_EVEX_L_XS);
335       else if (Prefix == X86Local::XD || Prefix == X86Local::T8XD ||
336                Prefix == X86Local::TAXD)
337         insnContext = EVEX_KB(IC_EVEX_L_XD);
338       else
339         insnContext = EVEX_KB(IC_EVEX_L);
340     }
341     else if (HasEVEX_L2Prefix && HasVEX_WPrefix) {
342       // EVEX_L2 & VEX_W
343       if (HasOpSizePrefix)
344         insnContext = EVEX_KB(IC_EVEX_L2_W_OPSIZE);
345       else if (Prefix == X86Local::XS || Prefix == X86Local::T8XS)
346         insnContext = EVEX_KB(IC_EVEX_L2_W_XS);
347       else if (Prefix == X86Local::XD || Prefix == X86Local::T8XD ||
348                Prefix == X86Local::TAXD)
349         insnContext = EVEX_KB(IC_EVEX_L2_W_XD);
350       else
351         insnContext = EVEX_KB(IC_EVEX_L2_W);
352     } else if (HasEVEX_L2Prefix) {
353       // EVEX_L2
354       if (HasOpSizePrefix)
355         insnContext = EVEX_KB(IC_EVEX_L2_OPSIZE);
356       else if (Prefix == X86Local::XD || Prefix == X86Local::T8XD ||
357           Prefix == X86Local::TAXD)
358         insnContext = EVEX_KB(IC_EVEX_L2_XD);
359       else if (Prefix == X86Local::XS || Prefix == X86Local::T8XS)
360         insnContext = EVEX_KB(IC_EVEX_L2_XS);
361       else 
362         insnContext = EVEX_KB(IC_EVEX_L2);
363     }
364     else if (HasVEX_WPrefix) {
365       // VEX_W
366       if (HasOpSizePrefix)
367         insnContext = EVEX_KB(IC_EVEX_W_OPSIZE);
368       else if (Prefix == X86Local::XS || Prefix == X86Local::T8XS)
369         insnContext = EVEX_KB(IC_EVEX_W_XS);
370       else if (Prefix == X86Local::XD || Prefix == X86Local::T8XD ||
371                Prefix == X86Local::TAXD)
372         insnContext = EVEX_KB(IC_EVEX_W_XD);
373       else
374         insnContext = EVEX_KB(IC_EVEX_W);
375     }
376     // No L, no W
377     else if (HasOpSizePrefix)
378       insnContext = EVEX_KB(IC_EVEX_OPSIZE);
379     else if (Prefix == X86Local::XD || Prefix == X86Local::T8XD ||
380              Prefix == X86Local::TAXD)
381       insnContext = EVEX_KB(IC_EVEX_XD);
382     else if (Prefix == X86Local::XS || Prefix == X86Local::T8XS)
383       insnContext = EVEX_KB(IC_EVEX_XS);
384     else
385       insnContext = EVEX_KB(IC_EVEX);
386     /// eof EVEX
387   } else if (HasVEX_4VPrefix || HasVEX_4VOp3Prefix|| HasVEXPrefix) {
388     if (HasVEX_LPrefix && HasVEX_WPrefix) {
389       if (HasOpSizePrefix)
390         insnContext = IC_VEX_L_W_OPSIZE;
391       else if (Prefix == X86Local::XS || Prefix == X86Local::T8XS)
392         insnContext = IC_VEX_L_W_XS;
393       else if (Prefix == X86Local::XD || Prefix == X86Local::T8XD ||
394                Prefix == X86Local::TAXD)
395         insnContext = IC_VEX_L_W_XD;
396       else
397         insnContext = IC_VEX_L_W;
398     } else if (HasOpSizePrefix && HasVEX_LPrefix)
399       insnContext = IC_VEX_L_OPSIZE;
400     else if (HasOpSizePrefix && HasVEX_WPrefix)
401       insnContext = IC_VEX_W_OPSIZE;
402     else if (HasOpSizePrefix)
403       insnContext = IC_VEX_OPSIZE;
404     else if (HasVEX_LPrefix &&
405              (Prefix == X86Local::XS || Prefix == X86Local::T8XS))
406       insnContext = IC_VEX_L_XS;
407     else if (HasVEX_LPrefix && (Prefix == X86Local::XD ||
408                                 Prefix == X86Local::T8XD ||
409                                 Prefix == X86Local::TAXD))
410       insnContext = IC_VEX_L_XD;
411     else if (HasVEX_WPrefix &&
412              (Prefix == X86Local::XS || Prefix == X86Local::T8XS))
413       insnContext = IC_VEX_W_XS;
414     else if (HasVEX_WPrefix && (Prefix == X86Local::XD ||
415                                 Prefix == X86Local::T8XD ||
416                                 Prefix == X86Local::TAXD))
417       insnContext = IC_VEX_W_XD;
418     else if (HasVEX_WPrefix)
419       insnContext = IC_VEX_W;
420     else if (HasVEX_LPrefix)
421       insnContext = IC_VEX_L;
422     else if (Prefix == X86Local::XD || Prefix == X86Local::T8XD ||
423              Prefix == X86Local::TAXD)
424       insnContext = IC_VEX_XD;
425     else if (Prefix == X86Local::XS || Prefix == X86Local::T8XS)
426       insnContext = IC_VEX_XS;
427     else
428       insnContext = IC_VEX;
429   } else if (Is64Bit || HasREX_WPrefix) {
430     if (HasREX_WPrefix && HasOpSizePrefix)
431       insnContext = IC_64BIT_REXW_OPSIZE;
432     else if (HasOpSizePrefix && (Prefix == X86Local::XD ||
433                                  Prefix == X86Local::T8XD ||
434                                  Prefix == X86Local::TAXD))
435       insnContext = IC_64BIT_XD_OPSIZE;
436     else if (HasOpSizePrefix &&
437              (Prefix == X86Local::XS || Prefix == X86Local::T8XS))
438       insnContext = IC_64BIT_XS_OPSIZE;
439     else if (HasOpSizePrefix)
440       insnContext = IC_64BIT_OPSIZE;
441     else if (HasAdSizePrefix)
442       insnContext = IC_64BIT_ADSIZE;
443     else if (HasREX_WPrefix &&
444              (Prefix == X86Local::XS || Prefix == X86Local::T8XS))
445       insnContext = IC_64BIT_REXW_XS;
446     else if (HasREX_WPrefix && (Prefix == X86Local::XD ||
447                                 Prefix == X86Local::T8XD ||
448                                 Prefix == X86Local::TAXD))
449       insnContext = IC_64BIT_REXW_XD;
450     else if (Prefix == X86Local::XD || Prefix == X86Local::T8XD ||
451              Prefix == X86Local::TAXD)
452       insnContext = IC_64BIT_XD;
453     else if (Prefix == X86Local::XS || Prefix == X86Local::T8XS)
454       insnContext = IC_64BIT_XS;
455     else if (HasREX_WPrefix)
456       insnContext = IC_64BIT_REXW;
457     else
458       insnContext = IC_64BIT;
459   } else {
460     if (HasOpSizePrefix && (Prefix == X86Local::XD ||
461                             Prefix == X86Local::T8XD ||
462                             Prefix == X86Local::TAXD))
463       insnContext = IC_XD_OPSIZE;
464     else if (HasOpSizePrefix &&
465              (Prefix == X86Local::XS || Prefix == X86Local::T8XS))
466       insnContext = IC_XS_OPSIZE;
467     else if (HasOpSizePrefix)
468       insnContext = IC_OPSIZE;
469     else if (HasAdSizePrefix)
470       insnContext = IC_ADSIZE;
471     else if (Prefix == X86Local::XD || Prefix == X86Local::T8XD ||
472              Prefix == X86Local::TAXD)
473       insnContext = IC_XD;
474     else if (Prefix == X86Local::XS || Prefix == X86Local::T8XS ||
475              Prefix == X86Local::REP)
476       insnContext = IC_XS;
477     else
478       insnContext = IC;
479   }
480
481   return insnContext;
482 }
483
484 RecognizableInstr::filter_ret RecognizableInstr::filter() const {
485   ///////////////////
486   // FILTER_STRONG
487   //
488
489   // Filter out intrinsics
490
491   assert(Rec->isSubClassOf("X86Inst") && "Can only filter X86 instructions");
492
493   if (Form == X86Local::Pseudo ||
494       (IsCodeGenOnly && Name.find("_REV") == Name.npos &&
495        Name.find("INC32") == Name.npos && Name.find("DEC32") == Name.npos))
496     return FILTER_STRONG;
497
498
499   // Filter out artificial instructions but leave in the LOCK_PREFIX so it is
500   // printed as a separate "instruction".
501
502   if (Name.find("_Int") != Name.npos       ||
503       Name.find("Int_") != Name.npos)
504     return FILTER_STRONG;
505
506   // Filter out instructions with segment override prefixes.
507   // They're too messy to handle now and we'll special case them if needed.
508
509   if (SegOvr)
510     return FILTER_STRONG;
511
512
513   /////////////////
514   // FILTER_WEAK
515   //
516
517
518   // Filter out instructions with a LOCK prefix;
519   //   prefer forms that do not have the prefix
520   if (HasLockPrefix)
521     return FILTER_WEAK;
522
523   // Filter out alternate forms of AVX instructions
524   if (Name.find("_alt") != Name.npos ||
525       Name.find("XrYr") != Name.npos ||
526       (Name.find("r64r") != Name.npos && Name.find("r64r64") == Name.npos) ||
527       Name.find("_64mr") != Name.npos ||
528       Name.find("Xrr") != Name.npos ||
529       Name.find("rr64") != Name.npos)
530     return FILTER_WEAK;
531
532   // Special cases.
533
534   if (Name.find("PCMPISTRI") != Name.npos && Name != "PCMPISTRI")
535     return FILTER_WEAK;
536   if (Name.find("PCMPESTRI") != Name.npos && Name != "PCMPESTRI")
537     return FILTER_WEAK;
538
539   if (Name.find("MOV") != Name.npos && Name.find("r0") != Name.npos)
540     return FILTER_WEAK;
541   if (Name.find("MOVZ") != Name.npos && Name.find("MOVZX") == Name.npos)
542     return FILTER_WEAK;
543   if (Name.find("Fs") != Name.npos)
544     return FILTER_WEAK;
545   if (Name == "PUSH64i16"         ||
546       Name == "MOVPQI2QImr"       ||
547       Name == "VMOVPQI2QImr"      ||
548       Name == "MMX_MOVD64rrv164"  ||
549       Name == "MOV64ri64i32"      ||
550       Name == "VMASKMOVDQU64"     ||
551       Name == "VEXTRACTPSrr64"    ||
552       Name == "VMOVQd64rr"        ||
553       Name == "VMOVQs64rr")
554     return FILTER_WEAK;
555
556   // XACQUIRE and XRELEASE reuse REPNE and REP respectively.
557   // For now, just prefer the REP versions.
558   if (Name == "XACQUIRE_PREFIX" ||
559       Name == "XRELEASE_PREFIX")
560     return FILTER_WEAK;
561
562   if (HasFROperands && Name.find("MOV") != Name.npos &&
563      ((Name.find("2") != Name.npos && Name.find("32") == Name.npos) ||
564       (Name.find("to") != Name.npos)))
565     return FILTER_STRONG;
566
567   return FILTER_NORMAL;
568 }
569
570 bool RecognizableInstr::hasFROperands() const {
571   const std::vector<CGIOperandList::OperandInfo> &OperandList = *Operands;
572   unsigned numOperands = OperandList.size();
573
574   for (unsigned operandIndex = 0; operandIndex < numOperands; ++operandIndex) {
575     const std::string &recName = OperandList[operandIndex].Rec->getName();
576
577     if (recName.find("FR") != recName.npos)
578       return true;
579   }
580   return false;
581 }
582
583 void RecognizableInstr::handleOperand(bool optional, unsigned &operandIndex,
584                                       unsigned &physicalOperandIndex,
585                                       unsigned &numPhysicalOperands,
586                                       const unsigned *operandMapping,
587                                       OperandEncoding (*encodingFromString)
588                                         (const std::string&,
589                                          bool hasOpSizePrefix)) {
590   if (optional) {
591     if (physicalOperandIndex >= numPhysicalOperands)
592       return;
593   } else {
594     assert(physicalOperandIndex < numPhysicalOperands);
595   }
596
597   while (operandMapping[operandIndex] != operandIndex) {
598     Spec->operands[operandIndex].encoding = ENCODING_DUP;
599     Spec->operands[operandIndex].type =
600       (OperandType)(TYPE_DUP0 + operandMapping[operandIndex]);
601     ++operandIndex;
602   }
603
604   const std::string &typeName = (*Operands)[operandIndex].Rec->getName();
605
606   Spec->operands[operandIndex].encoding = encodingFromString(typeName,
607                                                               HasOpSizePrefix);
608   Spec->operands[operandIndex].type = typeFromString(typeName,
609                                                      IsSSE,
610                                                      HasREX_WPrefix,
611                                                      HasOpSizePrefix);
612
613   ++operandIndex;
614   ++physicalOperandIndex;
615 }
616
617 void RecognizableInstr::emitInstructionSpecifier(DisassemblerTables &tables) {
618   Spec->name       = Name;
619
620   if (!ShouldBeEmitted)
621     return;
622
623   switch (filter()) {
624   case FILTER_WEAK:
625     Spec->filtered = true;
626     break;
627   case FILTER_STRONG:
628     ShouldBeEmitted = false;
629     return;
630   case FILTER_NORMAL:
631     break;
632   }
633
634   Spec->insnContext = insnContext();
635
636   const std::vector<CGIOperandList::OperandInfo> &OperandList = *Operands;
637
638   unsigned numOperands = OperandList.size();
639   unsigned numPhysicalOperands = 0;
640
641   // operandMapping maps from operands in OperandList to their originals.
642   // If operandMapping[i] != i, then the entry is a duplicate.
643   unsigned operandMapping[X86_MAX_OPERANDS];
644   assert(numOperands <= X86_MAX_OPERANDS && "X86_MAX_OPERANDS is not large enough");
645
646   for (unsigned operandIndex = 0; operandIndex < numOperands; ++operandIndex) {
647     if (OperandList[operandIndex].Constraints.size()) {
648       const CGIOperandList::ConstraintInfo &Constraint =
649         OperandList[operandIndex].Constraints[0];
650       if (Constraint.isTied()) {
651         operandMapping[operandIndex] = operandIndex;
652         operandMapping[Constraint.getTiedOperand()] = operandIndex;
653       } else {
654         ++numPhysicalOperands;
655         operandMapping[operandIndex] = operandIndex;
656       }
657     } else {
658       ++numPhysicalOperands;
659       operandMapping[operandIndex] = operandIndex;
660     }
661   }
662
663 #define HANDLE_OPERAND(class)               \
664   handleOperand(false,                      \
665                 operandIndex,               \
666                 physicalOperandIndex,       \
667                 numPhysicalOperands,        \
668                 operandMapping,             \
669                 class##EncodingFromString);
670
671 #define HANDLE_OPTIONAL(class)              \
672   handleOperand(true,                       \
673                 operandIndex,               \
674                 physicalOperandIndex,       \
675                 numPhysicalOperands,        \
676                 operandMapping,             \
677                 class##EncodingFromString);
678
679   // operandIndex should always be < numOperands
680   unsigned operandIndex = 0;
681   // physicalOperandIndex should always be < numPhysicalOperands
682   unsigned physicalOperandIndex = 0;
683
684   switch (Form) {
685   case X86Local::RawFrm:
686     // Operand 1 (optional) is an address or immediate.
687     // Operand 2 (optional) is an immediate.
688     assert(numPhysicalOperands <= 2 &&
689            "Unexpected number of operands for RawFrm");
690     HANDLE_OPTIONAL(relocation)
691     HANDLE_OPTIONAL(immediate)
692     break;
693   case X86Local::AddRegFrm:
694     // Operand 1 is added to the opcode.
695     // Operand 2 (optional) is an address.
696     assert(numPhysicalOperands >= 1 && numPhysicalOperands <= 2 &&
697            "Unexpected number of operands for AddRegFrm");
698     HANDLE_OPERAND(opcodeModifier)
699     HANDLE_OPTIONAL(relocation)
700     break;
701   case X86Local::MRMDestReg:
702     // Operand 1 is a register operand in the R/M field.
703     // Operand 2 is a register operand in the Reg/Opcode field.
704     // - In AVX, there is a register operand in the VEX.vvvv field here -
705     // Operand 3 (optional) is an immediate.
706     if (HasVEX_4VPrefix)
707       assert(numPhysicalOperands >= 3 && numPhysicalOperands <= 4 &&
708              "Unexpected number of operands for MRMDestRegFrm with VEX_4V");
709     else
710       assert(numPhysicalOperands >= 2 && numPhysicalOperands <= 3 &&
711              "Unexpected number of operands for MRMDestRegFrm");
712
713     HANDLE_OPERAND(rmRegister)
714
715     if (HasVEX_4VPrefix)
716       // FIXME: In AVX, the register below becomes the one encoded
717       // in ModRMVEX and the one above the one in the VEX.VVVV field
718       HANDLE_OPERAND(vvvvRegister)
719
720     HANDLE_OPERAND(roRegister)
721     HANDLE_OPTIONAL(immediate)
722     break;
723   case X86Local::MRMDestMem:
724     // Operand 1 is a memory operand (possibly SIB-extended)
725     // Operand 2 is a register operand in the Reg/Opcode field.
726     // - In AVX, there is a register operand in the VEX.vvvv field here -
727     // Operand 3 (optional) is an immediate.
728     if (HasVEX_4VPrefix)
729       assert(numPhysicalOperands >= 3 && numPhysicalOperands <= 4 &&
730              "Unexpected number of operands for MRMDestMemFrm with VEX_4V");
731     else
732       assert(numPhysicalOperands >= 2 && numPhysicalOperands <= 3 &&
733              "Unexpected number of operands for MRMDestMemFrm");
734     HANDLE_OPERAND(memory)
735
736     if (HasEVEX_K)
737       HANDLE_OPERAND(writemaskRegister)
738
739     if (HasVEX_4VPrefix)
740       // FIXME: In AVX, the register below becomes the one encoded
741       // in ModRMVEX and the one above the one in the VEX.VVVV field
742       HANDLE_OPERAND(vvvvRegister)
743
744     HANDLE_OPERAND(roRegister)
745     HANDLE_OPTIONAL(immediate)
746     break;
747   case X86Local::MRMSrcReg:
748     // Operand 1 is a register operand in the Reg/Opcode field.
749     // Operand 2 is a register operand in the R/M field.
750     // - In AVX, there is a register operand in the VEX.vvvv field here -
751     // Operand 3 (optional) is an immediate.
752     // Operand 4 (optional) is an immediate.
753
754     if (HasVEX_4VPrefix || HasVEX_4VOp3Prefix)
755       assert(numPhysicalOperands >= 3 && numPhysicalOperands <= 5 &&
756              "Unexpected number of operands for MRMSrcRegFrm with VEX_4V");
757     else
758       assert(numPhysicalOperands >= 2 && numPhysicalOperands <= 4 &&
759              "Unexpected number of operands for MRMSrcRegFrm");
760
761     HANDLE_OPERAND(roRegister)
762
763     if (HasEVEX_K)
764       HANDLE_OPERAND(writemaskRegister)
765
766     if (HasVEX_4VPrefix)
767       // FIXME: In AVX, the register below becomes the one encoded
768       // in ModRMVEX and the one above the one in the VEX.VVVV field
769       HANDLE_OPERAND(vvvvRegister)
770
771     if (HasMemOp4Prefix)
772       HANDLE_OPERAND(immediate)
773
774     HANDLE_OPERAND(rmRegister)
775
776     if (HasVEX_4VOp3Prefix)
777       HANDLE_OPERAND(vvvvRegister)
778
779     if (!HasMemOp4Prefix)
780       HANDLE_OPTIONAL(immediate)
781     HANDLE_OPTIONAL(immediate) // above might be a register in 7:4
782     HANDLE_OPTIONAL(immediate)
783     break;
784   case X86Local::MRMSrcMem:
785     // Operand 1 is a register operand in the Reg/Opcode field.
786     // Operand 2 is a memory operand (possibly SIB-extended)
787     // - In AVX, there is a register operand in the VEX.vvvv field here -
788     // Operand 3 (optional) is an immediate.
789
790     if (HasVEX_4VPrefix || HasVEX_4VOp3Prefix)
791       assert(numPhysicalOperands >= 3 && numPhysicalOperands <= 5 &&
792              "Unexpected number of operands for MRMSrcMemFrm with VEX_4V");
793     else
794       assert(numPhysicalOperands >= 2 && numPhysicalOperands <= 3 &&
795              "Unexpected number of operands for MRMSrcMemFrm");
796
797     HANDLE_OPERAND(roRegister)
798
799     if (HasEVEX_K)
800       HANDLE_OPERAND(writemaskRegister)
801
802     if (HasVEX_4VPrefix)
803       // FIXME: In AVX, the register below becomes the one encoded
804       // in ModRMVEX and the one above the one in the VEX.VVVV field
805       HANDLE_OPERAND(vvvvRegister)
806
807     if (HasMemOp4Prefix)
808       HANDLE_OPERAND(immediate)
809
810     HANDLE_OPERAND(memory)
811
812     if (HasVEX_4VOp3Prefix)
813       HANDLE_OPERAND(vvvvRegister)
814
815     if (!HasMemOp4Prefix)
816       HANDLE_OPTIONAL(immediate)
817     HANDLE_OPTIONAL(immediate) // above might be a register in 7:4
818     break;
819   case X86Local::MRM0r:
820   case X86Local::MRM1r:
821   case X86Local::MRM2r:
822   case X86Local::MRM3r:
823   case X86Local::MRM4r:
824   case X86Local::MRM5r:
825   case X86Local::MRM6r:
826   case X86Local::MRM7r:
827     {
828       // Operand 1 is a register operand in the R/M field.
829       // Operand 2 (optional) is an immediate or relocation.
830       // Operand 3 (optional) is an immediate.
831       unsigned kOp = (HasEVEX_K) ? 1:0;
832       unsigned Op4v = (HasVEX_4VPrefix) ? 1:0;
833       if (numPhysicalOperands > 3 + kOp + Op4v)
834         llvm_unreachable("Unexpected number of operands for MRMnr");
835     }
836     if (HasVEX_4VPrefix)
837       HANDLE_OPERAND(vvvvRegister)
838
839     if (HasEVEX_K)
840       HANDLE_OPERAND(writemaskRegister)
841     HANDLE_OPTIONAL(rmRegister)
842     HANDLE_OPTIONAL(relocation)
843     HANDLE_OPTIONAL(immediate)
844     break;
845   case X86Local::MRM0m:
846   case X86Local::MRM1m:
847   case X86Local::MRM2m:
848   case X86Local::MRM3m:
849   case X86Local::MRM4m:
850   case X86Local::MRM5m:
851   case X86Local::MRM6m:
852   case X86Local::MRM7m:
853     {
854       // Operand 1 is a memory operand (possibly SIB-extended)
855       // Operand 2 (optional) is an immediate or relocation.
856       unsigned kOp = (HasEVEX_K) ? 1:0;
857       unsigned Op4v = (HasVEX_4VPrefix) ? 1:0;
858       if (numPhysicalOperands < 1 + kOp + Op4v ||
859           numPhysicalOperands > 2 + kOp + Op4v)
860         llvm_unreachable("Unexpected number of operands for MRMnm");
861     }
862     if (HasVEX_4VPrefix)
863       HANDLE_OPERAND(vvvvRegister)
864     if (HasEVEX_K)
865       HANDLE_OPERAND(writemaskRegister)
866     HANDLE_OPERAND(memory)
867     HANDLE_OPTIONAL(relocation)
868     break;
869   case X86Local::RawFrmImm8:
870     // operand 1 is a 16-bit immediate
871     // operand 2 is an 8-bit immediate
872     assert(numPhysicalOperands == 2 &&
873            "Unexpected number of operands for X86Local::RawFrmImm8");
874     HANDLE_OPERAND(immediate)
875     HANDLE_OPERAND(immediate)
876     break;
877   case X86Local::RawFrmImm16:
878     // operand 1 is a 16-bit immediate
879     // operand 2 is a 16-bit immediate
880     HANDLE_OPERAND(immediate)
881     HANDLE_OPERAND(immediate)
882     break;
883   case X86Local::MRM_F8:
884     if (Opcode == 0xc6) {
885       assert(numPhysicalOperands == 1 &&
886              "Unexpected number of operands for X86Local::MRM_F8");
887       HANDLE_OPERAND(immediate)
888     } else if (Opcode == 0xc7) {
889       assert(numPhysicalOperands == 1 &&
890              "Unexpected number of operands for X86Local::MRM_F8");
891       HANDLE_OPERAND(relocation)
892     }
893     break;
894   case X86Local::MRMInitReg:
895     // Ignored.
896     break;
897   }
898
899   #undef HANDLE_OPERAND
900   #undef HANDLE_OPTIONAL
901 }
902
903 void RecognizableInstr::emitDecodePath(DisassemblerTables &tables) const {
904   // Special cases where the LLVM tables are not complete
905
906 #define MAP(from, to)                     \
907   case X86Local::MRM_##from:              \
908     filter = new ExactFilter(0x##from);   \
909     break;
910
911   OpcodeType    opcodeType  = (OpcodeType)-1;
912
913   ModRMFilter*  filter      = NULL;
914   uint8_t       opcodeToSet = 0;
915
916   switch (Prefix) {
917   default: llvm_unreachable("Invalid prefix!");
918   // Extended two-byte opcodes can start with f2 0f, f3 0f, or 0f
919   case X86Local::XD:
920   case X86Local::XS:
921   case X86Local::TB:
922     opcodeType = TWOBYTE;
923
924     switch (Opcode) {
925     default:
926       if (needsModRMForDecode(Form))
927         filter = new ModFilter(isRegFormat(Form));
928       else
929         filter = new DumbFilter();
930       break;
931 #define EXTENSION_TABLE(n) case 0x##n:
932     TWO_BYTE_EXTENSION_TABLES
933 #undef EXTENSION_TABLE
934       switch (Form) {
935       default:
936         llvm_unreachable("Unhandled two-byte extended opcode");
937       case X86Local::MRM0r:
938       case X86Local::MRM1r:
939       case X86Local::MRM2r:
940       case X86Local::MRM3r:
941       case X86Local::MRM4r:
942       case X86Local::MRM5r:
943       case X86Local::MRM6r:
944       case X86Local::MRM7r:
945         filter = new ExtendedFilter(true, Form - X86Local::MRM0r);
946         break;
947       case X86Local::MRM0m:
948       case X86Local::MRM1m:
949       case X86Local::MRM2m:
950       case X86Local::MRM3m:
951       case X86Local::MRM4m:
952       case X86Local::MRM5m:
953       case X86Local::MRM6m:
954       case X86Local::MRM7m:
955         filter = new ExtendedFilter(false, Form - X86Local::MRM0m);
956         break;
957       MRM_MAPPING
958       } // switch (Form)
959       break;
960     } // switch (Opcode)
961     opcodeToSet = Opcode;
962     break;
963   case X86Local::T8:
964   case X86Local::T8XD:
965   case X86Local::T8XS:
966     opcodeType = THREEBYTE_38;
967     switch (Opcode) {
968     default:
969       if (needsModRMForDecode(Form))
970         filter = new ModFilter(isRegFormat(Form));
971       else
972         filter = new DumbFilter();
973       break;
974 #define EXTENSION_TABLE(n) case 0x##n:
975     THREE_BYTE_38_EXTENSION_TABLES
976 #undef EXTENSION_TABLE
977       switch (Form) {
978       default:
979         llvm_unreachable("Unhandled two-byte extended opcode");
980       case X86Local::MRM0r:
981       case X86Local::MRM1r:
982       case X86Local::MRM2r:
983       case X86Local::MRM3r:
984       case X86Local::MRM4r:
985       case X86Local::MRM5r:
986       case X86Local::MRM6r:
987       case X86Local::MRM7r:
988         filter = new ExtendedFilter(true, Form - X86Local::MRM0r);
989         break;
990       case X86Local::MRM0m:
991       case X86Local::MRM1m:
992       case X86Local::MRM2m:
993       case X86Local::MRM3m:
994       case X86Local::MRM4m:
995       case X86Local::MRM5m:
996       case X86Local::MRM6m:
997       case X86Local::MRM7m:
998         filter = new ExtendedFilter(false, Form - X86Local::MRM0m);
999         break;
1000       MRM_MAPPING
1001       } // switch (Form)
1002       break;
1003     } // switch (Opcode)
1004     opcodeToSet = Opcode;
1005     break;
1006   case X86Local::P_TA:
1007   case X86Local::TAXD:
1008     opcodeType = THREEBYTE_3A;
1009     if (needsModRMForDecode(Form))
1010       filter = new ModFilter(isRegFormat(Form));
1011     else
1012       filter = new DumbFilter();
1013     opcodeToSet = Opcode;
1014     break;
1015   case X86Local::A6:
1016     opcodeType = THREEBYTE_A6;
1017     if (needsModRMForDecode(Form))
1018       filter = new ModFilter(isRegFormat(Form));
1019     else
1020       filter = new DumbFilter();
1021     opcodeToSet = Opcode;
1022     break;
1023   case X86Local::A7:
1024     opcodeType = THREEBYTE_A7;
1025     if (needsModRMForDecode(Form))
1026       filter = new ModFilter(isRegFormat(Form));
1027     else
1028       filter = new DumbFilter();
1029     opcodeToSet = Opcode;
1030     break;
1031   case X86Local::XOP8:
1032     opcodeType = XOP8_MAP;
1033     if (needsModRMForDecode(Form))
1034       filter = new ModFilter(isRegFormat(Form));
1035     else
1036       filter = new DumbFilter();
1037     opcodeToSet = Opcode;
1038     break;
1039   case X86Local::XOP9:
1040     opcodeType = XOP9_MAP;
1041     switch (Opcode) {
1042     default:
1043       if (needsModRMForDecode(Form))
1044         filter = new ModFilter(isRegFormat(Form));
1045       else
1046         filter = new DumbFilter();
1047       break;
1048 #define EXTENSION_TABLE(n) case 0x##n:
1049     XOP9_MAP_EXTENSION_TABLES
1050 #undef EXTENSION_TABLE
1051       switch (Form) {
1052       default:
1053         llvm_unreachable("Unhandled XOP9 extended opcode");
1054       case X86Local::MRM0r:
1055       case X86Local::MRM1r:
1056       case X86Local::MRM2r:
1057       case X86Local::MRM3r:
1058       case X86Local::MRM4r:
1059       case X86Local::MRM5r:
1060       case X86Local::MRM6r:
1061       case X86Local::MRM7r:
1062         filter = new ExtendedFilter(true, Form - X86Local::MRM0r);
1063         break;
1064       case X86Local::MRM0m:
1065       case X86Local::MRM1m:
1066       case X86Local::MRM2m:
1067       case X86Local::MRM3m:
1068       case X86Local::MRM4m:
1069       case X86Local::MRM5m:
1070       case X86Local::MRM6m:
1071       case X86Local::MRM7m:
1072         filter = new ExtendedFilter(false, Form - X86Local::MRM0m);
1073         break;
1074       MRM_MAPPING
1075       } // switch (Form)
1076       break;
1077     } // switch (Opcode)
1078     opcodeToSet = Opcode;
1079     break;
1080   case X86Local::XOPA:
1081     opcodeType = XOPA_MAP;
1082     if (needsModRMForDecode(Form))
1083       filter = new ModFilter(isRegFormat(Form));
1084     else
1085       filter = new DumbFilter();
1086     opcodeToSet = Opcode;
1087     break;
1088   case X86Local::D8:
1089   case X86Local::D9:
1090   case X86Local::DA:
1091   case X86Local::DB:
1092   case X86Local::DC:
1093   case X86Local::DD:
1094   case X86Local::DE:
1095   case X86Local::DF:
1096     assert(Opcode >= 0xc0 && "Unexpected opcode for an escape opcode");
1097     opcodeType = ONEBYTE;
1098     if (Form == X86Local::AddRegFrm) {
1099       Spec->modifierType = MODIFIER_MODRM;
1100       Spec->modifierBase = Opcode;
1101       filter = new AddRegEscapeFilter(Opcode);
1102     } else {
1103       filter = new EscapeFilter(true, Opcode);
1104     }
1105     opcodeToSet = 0xd8 + (Prefix - X86Local::D8);
1106     break;
1107   case X86Local::REP:
1108   case 0:
1109     opcodeType = ONEBYTE;
1110     switch (Opcode) {
1111 #define EXTENSION_TABLE(n) case 0x##n:
1112     ONE_BYTE_EXTENSION_TABLES
1113 #undef EXTENSION_TABLE
1114       switch (Form) {
1115       default:
1116         llvm_unreachable("Fell through the cracks of a single-byte "
1117                          "extended opcode");
1118       case X86Local::MRM0r:
1119       case X86Local::MRM1r:
1120       case X86Local::MRM2r:
1121       case X86Local::MRM3r:
1122       case X86Local::MRM4r:
1123       case X86Local::MRM5r:
1124       case X86Local::MRM6r:
1125       case X86Local::MRM7r:
1126         filter = new ExtendedFilter(true, Form - X86Local::MRM0r);
1127         break;
1128       case X86Local::MRM0m:
1129       case X86Local::MRM1m:
1130       case X86Local::MRM2m:
1131       case X86Local::MRM3m:
1132       case X86Local::MRM4m:
1133       case X86Local::MRM5m:
1134       case X86Local::MRM6m:
1135       case X86Local::MRM7m:
1136         filter = new ExtendedFilter(false, Form - X86Local::MRM0m);
1137         break;
1138       MRM_MAPPING
1139       } // switch (Form)
1140       break;
1141     case 0xd8:
1142     case 0xd9:
1143     case 0xda:
1144     case 0xdb:
1145     case 0xdc:
1146     case 0xdd:
1147     case 0xde:
1148     case 0xdf:
1149       filter = new EscapeFilter(false, Form - X86Local::MRM0m);
1150       break;
1151     default:
1152       if (needsModRMForDecode(Form))
1153         filter = new ModFilter(isRegFormat(Form));
1154       else
1155         filter = new DumbFilter();
1156       break;
1157     } // switch (Opcode)
1158     opcodeToSet = Opcode;
1159   } // switch (Prefix)
1160
1161   assert(opcodeType != (OpcodeType)-1 &&
1162          "Opcode type not set");
1163   assert(filter && "Filter not set");
1164
1165   if (Form == X86Local::AddRegFrm) {
1166     if(Spec->modifierType != MODIFIER_MODRM) {
1167       assert(opcodeToSet < 0xf9 &&
1168              "Not enough room for all ADDREG_FRM operands");
1169
1170       uint8_t currentOpcode;
1171
1172       for (currentOpcode = opcodeToSet;
1173            currentOpcode < opcodeToSet + 8;
1174            ++currentOpcode)
1175         tables.setTableFields(opcodeType,
1176                               insnContext(),
1177                               currentOpcode,
1178                               *filter,
1179                               UID, Is32Bit, IgnoresVEX_L);
1180
1181       Spec->modifierType = MODIFIER_OPCODE;
1182       Spec->modifierBase = opcodeToSet;
1183     } else {
1184       // modifierBase was set where MODIFIER_MODRM was set
1185       tables.setTableFields(opcodeType,
1186                             insnContext(),
1187                             opcodeToSet,
1188                             *filter,
1189                             UID, Is32Bit, IgnoresVEX_L);
1190     }
1191   } else {
1192     tables.setTableFields(opcodeType,
1193                           insnContext(),
1194                           opcodeToSet,
1195                           *filter,
1196                           UID, Is32Bit, IgnoresVEX_L);
1197
1198     Spec->modifierType = MODIFIER_NONE;
1199     Spec->modifierBase = opcodeToSet;
1200   }
1201
1202   delete filter;
1203
1204 #undef MAP
1205 }
1206
1207 #define TYPE(str, type) if (s == str) return type;
1208 OperandType RecognizableInstr::typeFromString(const std::string &s,
1209                                               bool isSSE,
1210                                               bool hasREX_WPrefix,
1211                                               bool hasOpSizePrefix) {
1212   if (isSSE) {
1213     // For SSE instructions, we ignore the OpSize prefix and force operand
1214     // sizes.
1215     TYPE("GR16",              TYPE_R16)
1216     TYPE("GR32",              TYPE_R32)
1217     TYPE("GR64",              TYPE_R64)
1218   }
1219   if(hasREX_WPrefix) {
1220     // For instructions with a REX_W prefix, a declared 32-bit register encoding
1221     // is special.
1222     TYPE("GR32",              TYPE_R32)
1223   }
1224   if(!hasOpSizePrefix) {
1225     // For instructions without an OpSize prefix, a declared 16-bit register or
1226     // immediate encoding is special.
1227     TYPE("GR16",              TYPE_R16)
1228     TYPE("i16imm",            TYPE_IMM16)
1229   }
1230   TYPE("i16mem",              TYPE_Mv)
1231   TYPE("i16imm",              TYPE_IMMv)
1232   TYPE("i16i8imm",            TYPE_IMMv)
1233   TYPE("GR16",                TYPE_Rv)
1234   TYPE("i32mem",              TYPE_Mv)
1235   TYPE("i32imm",              TYPE_IMMv)
1236   TYPE("i32i8imm",            TYPE_IMM32)
1237   TYPE("u32u8imm",            TYPE_IMM32)
1238   TYPE("GR32",                TYPE_Rv)
1239   TYPE("i64mem",              TYPE_Mv)
1240   TYPE("i64i32imm",           TYPE_IMM64)
1241   TYPE("i64i8imm",            TYPE_IMM64)
1242   TYPE("GR64",                TYPE_R64)
1243   TYPE("i8mem",               TYPE_M8)
1244   TYPE("i8imm",               TYPE_IMM8)
1245   TYPE("GR8",                 TYPE_R8)
1246   TYPE("VR128",               TYPE_XMM128)
1247   TYPE("VR128X",              TYPE_XMM128)
1248   TYPE("f128mem",             TYPE_M128)
1249   TYPE("f256mem",             TYPE_M256)
1250   TYPE("f512mem",             TYPE_M512)
1251   TYPE("FR64",                TYPE_XMM64)
1252   TYPE("FR64X",               TYPE_XMM64)
1253   TYPE("f64mem",              TYPE_M64FP)
1254   TYPE("sdmem",               TYPE_M64FP)
1255   TYPE("FR32",                TYPE_XMM32)
1256   TYPE("FR32X",               TYPE_XMM32)
1257   TYPE("f32mem",              TYPE_M32FP)
1258   TYPE("ssmem",               TYPE_M32FP)
1259   TYPE("RST",                 TYPE_ST)
1260   TYPE("i128mem",             TYPE_M128)
1261   TYPE("i256mem",             TYPE_M256)
1262   TYPE("i512mem",             TYPE_M512)
1263   TYPE("i64i32imm_pcrel",     TYPE_REL64)
1264   TYPE("i16imm_pcrel",        TYPE_REL16)
1265   TYPE("i32imm_pcrel",        TYPE_REL32)
1266   TYPE("SSECC",               TYPE_IMM3)
1267   TYPE("AVXCC",               TYPE_IMM5)
1268   TYPE("brtarget",            TYPE_RELv)
1269   TYPE("uncondbrtarget",      TYPE_RELv)
1270   TYPE("brtarget8",           TYPE_REL8)
1271   TYPE("f80mem",              TYPE_M80FP)
1272   TYPE("lea32mem",            TYPE_LEA)
1273   TYPE("lea64_32mem",         TYPE_LEA)
1274   TYPE("lea64mem",            TYPE_LEA)
1275   TYPE("VR64",                TYPE_MM64)
1276   TYPE("i64imm",              TYPE_IMMv)
1277   TYPE("opaque32mem",         TYPE_M1616)
1278   TYPE("opaque48mem",         TYPE_M1632)
1279   TYPE("opaque80mem",         TYPE_M1664)
1280   TYPE("opaque512mem",        TYPE_M512)
1281   TYPE("SEGMENT_REG",         TYPE_SEGMENTREG)
1282   TYPE("DEBUG_REG",           TYPE_DEBUGREG)
1283   TYPE("CONTROL_REG",         TYPE_CONTROLREG)
1284   TYPE("offset8",             TYPE_MOFFS8)
1285   TYPE("offset16",            TYPE_MOFFS16)
1286   TYPE("offset32",            TYPE_MOFFS32)
1287   TYPE("offset64",            TYPE_MOFFS64)
1288   TYPE("VR256",               TYPE_XMM256)
1289   TYPE("VR256X",              TYPE_XMM256)
1290   TYPE("VR512",               TYPE_XMM512)
1291   TYPE("VK8",                 TYPE_VK8)
1292   TYPE("VK8WM",               TYPE_VK8)
1293   TYPE("VK16",                TYPE_VK16)
1294   TYPE("VK16WM",              TYPE_VK16)
1295   TYPE("GR16_NOAX",           TYPE_Rv)
1296   TYPE("GR32_NOAX",           TYPE_Rv)
1297   TYPE("GR64_NOAX",           TYPE_R64)
1298   TYPE("vx32mem",             TYPE_M32)
1299   TYPE("vy32mem",             TYPE_M32)
1300   TYPE("vz32mem",             TYPE_M32)
1301   TYPE("vx64mem",             TYPE_M64)
1302   TYPE("vy64mem",             TYPE_M64)
1303   TYPE("vy64xmem",            TYPE_M64)
1304   TYPE("vz64mem",             TYPE_M64)
1305   errs() << "Unhandled type string " << s << "\n";
1306   llvm_unreachable("Unhandled type string");
1307 }
1308 #undef TYPE
1309
1310 #define ENCODING(str, encoding) if (s == str) return encoding;
1311 OperandEncoding RecognizableInstr::immediateEncodingFromString
1312   (const std::string &s,
1313    bool hasOpSizePrefix) {
1314   if(!hasOpSizePrefix) {
1315     // For instructions without an OpSize prefix, a declared 16-bit register or
1316     // immediate encoding is special.
1317     ENCODING("i16imm",        ENCODING_IW)
1318   }
1319   ENCODING("i32i8imm",        ENCODING_IB)
1320   ENCODING("u32u8imm",        ENCODING_IB)
1321   ENCODING("SSECC",           ENCODING_IB)
1322   ENCODING("AVXCC",           ENCODING_IB)
1323   ENCODING("i16imm",          ENCODING_Iv)
1324   ENCODING("i16i8imm",        ENCODING_IB)
1325   ENCODING("i32imm",          ENCODING_Iv)
1326   ENCODING("i64i32imm",       ENCODING_ID)
1327   ENCODING("i64i8imm",        ENCODING_IB)
1328   ENCODING("i8imm",           ENCODING_IB)
1329   // This is not a typo.  Instructions like BLENDVPD put
1330   // register IDs in 8-bit immediates nowadays.
1331   ENCODING("FR32",            ENCODING_IB)
1332   ENCODING("FR64",            ENCODING_IB)
1333   ENCODING("VR128",           ENCODING_IB)
1334   ENCODING("VR256",           ENCODING_IB)
1335   ENCODING("FR32X",           ENCODING_IB)
1336   ENCODING("FR64X",           ENCODING_IB)
1337   ENCODING("VR128X",          ENCODING_IB)
1338   ENCODING("VR256X",          ENCODING_IB)
1339   ENCODING("VR512",           ENCODING_IB)
1340   errs() << "Unhandled immediate encoding " << s << "\n";
1341   llvm_unreachable("Unhandled immediate encoding");
1342 }
1343
1344 OperandEncoding RecognizableInstr::rmRegisterEncodingFromString
1345   (const std::string &s,
1346    bool hasOpSizePrefix) {
1347   ENCODING("GR16",            ENCODING_RM)
1348   ENCODING("GR32",            ENCODING_RM)
1349   ENCODING("GR64",            ENCODING_RM)
1350   ENCODING("GR8",             ENCODING_RM)
1351   ENCODING("VR128",           ENCODING_RM)
1352   ENCODING("VR128X",          ENCODING_RM)
1353   ENCODING("FR64",            ENCODING_RM)
1354   ENCODING("FR32",            ENCODING_RM)
1355   ENCODING("FR64X",           ENCODING_RM)
1356   ENCODING("FR32X",           ENCODING_RM)
1357   ENCODING("VR64",            ENCODING_RM)
1358   ENCODING("VR256",           ENCODING_RM)
1359   ENCODING("VR256X",          ENCODING_RM)
1360   ENCODING("VR512",           ENCODING_RM)
1361   ENCODING("VK8",             ENCODING_RM)
1362   ENCODING("VK16",            ENCODING_RM)
1363   errs() << "Unhandled R/M register encoding " << s << "\n";
1364   llvm_unreachable("Unhandled R/M register encoding");
1365 }
1366
1367 OperandEncoding RecognizableInstr::roRegisterEncodingFromString
1368   (const std::string &s,
1369    bool hasOpSizePrefix) {
1370   ENCODING("GR16",            ENCODING_REG)
1371   ENCODING("GR32",            ENCODING_REG)
1372   ENCODING("GR64",            ENCODING_REG)
1373   ENCODING("GR8",             ENCODING_REG)
1374   ENCODING("VR128",           ENCODING_REG)
1375   ENCODING("FR64",            ENCODING_REG)
1376   ENCODING("FR32",            ENCODING_REG)
1377   ENCODING("VR64",            ENCODING_REG)
1378   ENCODING("SEGMENT_REG",     ENCODING_REG)
1379   ENCODING("DEBUG_REG",       ENCODING_REG)
1380   ENCODING("CONTROL_REG",     ENCODING_REG)
1381   ENCODING("VR256",           ENCODING_REG)
1382   ENCODING("VR256X",          ENCODING_REG)
1383   ENCODING("VR128X",          ENCODING_REG)
1384   ENCODING("FR64X",           ENCODING_REG)
1385   ENCODING("FR32X",           ENCODING_REG)
1386   ENCODING("VR512",           ENCODING_REG)
1387   ENCODING("VK8",             ENCODING_REG)
1388   ENCODING("VK16",            ENCODING_REG)
1389   ENCODING("VK8WM",           ENCODING_REG)
1390   ENCODING("VK16WM",          ENCODING_REG)
1391   errs() << "Unhandled reg/opcode register encoding " << s << "\n";
1392   llvm_unreachable("Unhandled reg/opcode register encoding");
1393 }
1394
1395 OperandEncoding RecognizableInstr::vvvvRegisterEncodingFromString
1396   (const std::string &s,
1397    bool hasOpSizePrefix) {
1398   ENCODING("GR32",            ENCODING_VVVV)
1399   ENCODING("GR64",            ENCODING_VVVV)
1400   ENCODING("FR32",            ENCODING_VVVV)
1401   ENCODING("FR64",            ENCODING_VVVV)
1402   ENCODING("VR128",           ENCODING_VVVV)
1403   ENCODING("VR256",           ENCODING_VVVV)
1404   ENCODING("FR32X",           ENCODING_VVVV)
1405   ENCODING("FR64X",           ENCODING_VVVV)
1406   ENCODING("VR128X",          ENCODING_VVVV)
1407   ENCODING("VR256X",          ENCODING_VVVV)
1408   ENCODING("VR512",           ENCODING_VVVV)
1409   ENCODING("VK8",             ENCODING_VVVV)
1410   ENCODING("VK16",            ENCODING_VVVV)
1411   errs() << "Unhandled VEX.vvvv register encoding " << s << "\n";
1412   llvm_unreachable("Unhandled VEX.vvvv register encoding");
1413 }
1414
1415 OperandEncoding RecognizableInstr::writemaskRegisterEncodingFromString
1416   (const std::string &s,
1417    bool hasOpSizePrefix) {
1418   ENCODING("VK8WM",           ENCODING_WRITEMASK)
1419   ENCODING("VK16WM",          ENCODING_WRITEMASK)
1420   errs() << "Unhandled mask register encoding " << s << "\n";
1421   llvm_unreachable("Unhandled mask register encoding");
1422 }
1423
1424 OperandEncoding RecognizableInstr::memoryEncodingFromString
1425   (const std::string &s,
1426    bool hasOpSizePrefix) {
1427   ENCODING("i16mem",          ENCODING_RM)
1428   ENCODING("i32mem",          ENCODING_RM)
1429   ENCODING("i64mem",          ENCODING_RM)
1430   ENCODING("i8mem",           ENCODING_RM)
1431   ENCODING("ssmem",           ENCODING_RM)
1432   ENCODING("sdmem",           ENCODING_RM)
1433   ENCODING("f128mem",         ENCODING_RM)
1434   ENCODING("f256mem",         ENCODING_RM)
1435   ENCODING("f512mem",         ENCODING_RM)
1436   ENCODING("f64mem",          ENCODING_RM)
1437   ENCODING("f32mem",          ENCODING_RM)
1438   ENCODING("i128mem",         ENCODING_RM)
1439   ENCODING("i256mem",         ENCODING_RM)
1440   ENCODING("i512mem",         ENCODING_RM)
1441   ENCODING("f80mem",          ENCODING_RM)
1442   ENCODING("lea32mem",        ENCODING_RM)
1443   ENCODING("lea64_32mem",     ENCODING_RM)
1444   ENCODING("lea64mem",        ENCODING_RM)
1445   ENCODING("opaque32mem",     ENCODING_RM)
1446   ENCODING("opaque48mem",     ENCODING_RM)
1447   ENCODING("opaque80mem",     ENCODING_RM)
1448   ENCODING("opaque512mem",    ENCODING_RM)
1449   ENCODING("vx32mem",         ENCODING_RM)
1450   ENCODING("vy32mem",         ENCODING_RM)
1451   ENCODING("vz32mem",         ENCODING_RM)
1452   ENCODING("vx64mem",         ENCODING_RM)
1453   ENCODING("vy64mem",         ENCODING_RM)
1454   ENCODING("vy64xmem",        ENCODING_RM)
1455   ENCODING("vz64mem",         ENCODING_RM)
1456   errs() << "Unhandled memory encoding " << s << "\n";
1457   llvm_unreachable("Unhandled memory encoding");
1458 }
1459
1460 OperandEncoding RecognizableInstr::relocationEncodingFromString
1461   (const std::string &s,
1462    bool hasOpSizePrefix) {
1463   if(!hasOpSizePrefix) {
1464     // For instructions without an OpSize prefix, a declared 16-bit register or
1465     // immediate encoding is special.
1466     ENCODING("i16imm",        ENCODING_IW)
1467   }
1468   ENCODING("i16imm",          ENCODING_Iv)
1469   ENCODING("i16i8imm",        ENCODING_IB)
1470   ENCODING("i32imm",          ENCODING_Iv)
1471   ENCODING("i32i8imm",        ENCODING_IB)
1472   ENCODING("i64i32imm",       ENCODING_ID)
1473   ENCODING("i64i8imm",        ENCODING_IB)
1474   ENCODING("i8imm",           ENCODING_IB)
1475   ENCODING("i64i32imm_pcrel", ENCODING_ID)
1476   ENCODING("i16imm_pcrel",    ENCODING_IW)
1477   ENCODING("i32imm_pcrel",    ENCODING_ID)
1478   ENCODING("brtarget",        ENCODING_Iv)
1479   ENCODING("brtarget8",       ENCODING_IB)
1480   ENCODING("i64imm",          ENCODING_IO)
1481   ENCODING("offset8",         ENCODING_Ia)
1482   ENCODING("offset16",        ENCODING_Ia)
1483   ENCODING("offset32",        ENCODING_Ia)
1484   ENCODING("offset64",        ENCODING_Ia)
1485   errs() << "Unhandled relocation encoding " << s << "\n";
1486   llvm_unreachable("Unhandled relocation encoding");
1487 }
1488
1489 OperandEncoding RecognizableInstr::opcodeModifierEncodingFromString
1490   (const std::string &s,
1491    bool hasOpSizePrefix) {
1492   ENCODING("RST",             ENCODING_I)
1493   ENCODING("GR32",            ENCODING_Rv)
1494   ENCODING("GR64",            ENCODING_RO)
1495   ENCODING("GR16",            ENCODING_Rv)
1496   ENCODING("GR8",             ENCODING_RB)
1497   ENCODING("GR16_NOAX",       ENCODING_Rv)
1498   ENCODING("GR32_NOAX",       ENCODING_Rv)
1499   ENCODING("GR64_NOAX",       ENCODING_RO)
1500   errs() << "Unhandled opcode modifier encoding " << s << "\n";
1501   llvm_unreachable("Unhandled opcode modifier encoding");
1502 }
1503 #undef ENCODING