30f27ec54132b1886bfde6ce0d2a350744df23ee
[oota-llvm.git] / utils / TableGen / AsmMatcherEmitter.cpp
1 //===- AsmMatcherEmitter.cpp - Generate an assembly matcher ---------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This tablegen backend emits a target specifier matcher for converting parsed
11 // assembly operands in the MCInst structures. It also emits a matcher for
12 // custom operand parsing.
13 //
14 // Converting assembly operands into MCInst structures
15 // ---------------------------------------------------
16 //
17 // The input to the target specific matcher is a list of literal tokens and
18 // operands. The target specific parser should generally eliminate any syntax
19 // which is not relevant for matching; for example, comma tokens should have
20 // already been consumed and eliminated by the parser. Most instructions will
21 // end up with a single literal token (the instruction name) and some number of
22 // operands.
23 //
24 // Some example inputs, for X86:
25 //   'addl' (immediate ...) (register ...)
26 //   'add' (immediate ...) (memory ...)
27 //   'call' '*' %epc
28 //
29 // The assembly matcher is responsible for converting this input into a precise
30 // machine instruction (i.e., an instruction with a well defined encoding). This
31 // mapping has several properties which complicate matching:
32 //
33 //  - It may be ambiguous; many architectures can legally encode particular
34 //    variants of an instruction in different ways (for example, using a smaller
35 //    encoding for small immediates). Such ambiguities should never be
36 //    arbitrarily resolved by the assembler, the assembler is always responsible
37 //    for choosing the "best" available instruction.
38 //
39 //  - It may depend on the subtarget or the assembler context. Instructions
40 //    which are invalid for the current mode, but otherwise unambiguous (e.g.,
41 //    an SSE instruction in a file being assembled for i486) should be accepted
42 //    and rejected by the assembler front end. However, if the proper encoding
43 //    for an instruction is dependent on the assembler context then the matcher
44 //    is responsible for selecting the correct machine instruction for the
45 //    current mode.
46 //
47 // The core matching algorithm attempts to exploit the regularity in most
48 // instruction sets to quickly determine the set of possibly matching
49 // instructions, and the simplify the generated code. Additionally, this helps
50 // to ensure that the ambiguities are intentionally resolved by the user.
51 //
52 // The matching is divided into two distinct phases:
53 //
54 //   1. Classification: Each operand is mapped to the unique set which (a)
55 //      contains it, and (b) is the largest such subset for which a single
56 //      instruction could match all members.
57 //
58 //      For register classes, we can generate these subgroups automatically. For
59 //      arbitrary operands, we expect the user to define the classes and their
60 //      relations to one another (for example, 8-bit signed immediates as a
61 //      subset of 32-bit immediates).
62 //
63 //      By partitioning the operands in this way, we guarantee that for any
64 //      tuple of classes, any single instruction must match either all or none
65 //      of the sets of operands which could classify to that tuple.
66 //
67 //      In addition, the subset relation amongst classes induces a partial order
68 //      on such tuples, which we use to resolve ambiguities.
69 //
70 //   2. The input can now be treated as a tuple of classes (static tokens are
71 //      simple singleton sets). Each such tuple should generally map to a single
72 //      instruction (we currently ignore cases where this isn't true, whee!!!),
73 //      which we can emit a simple matcher for.
74 //
75 // Custom Operand Parsing
76 // ----------------------
77 //
78 //  Some targets need a custom way to parse operands, some specific instructions
79 //  can contain arguments that can represent processor flags and other kinds of
80 //  identifiers that need to be mapped to specific values in the final encoded
81 //  instructions. The target specific custom operand parsing works in the
82 //  following way:
83 //
84 //   1. A operand match table is built, each entry contains a mnemonic, an
85 //      operand class, a mask for all operand positions for that same
86 //      class/mnemonic and target features to be checked while trying to match.
87 //
88 //   2. The operand matcher will try every possible entry with the same
89 //      mnemonic and will check if the target feature for this mnemonic also
90 //      matches. After that, if the operand to be matched has its index
91 //      present in the mask, a successful match occurs. Otherwise, fallback
92 //      to the regular operand parsing.
93 //
94 //   3. For a match success, each operand class that has a 'ParserMethod'
95 //      becomes part of a switch from where the custom method is called.
96 //
97 //===----------------------------------------------------------------------===//
98
99 #include "CodeGenTarget.h"
100 #include "llvm/ADT/PointerUnion.h"
101 #include "llvm/ADT/STLExtras.h"
102 #include "llvm/ADT/SmallPtrSet.h"
103 #include "llvm/ADT/SmallVector.h"
104 #include "llvm/ADT/StringExtras.h"
105 #include "llvm/Support/CommandLine.h"
106 #include "llvm/Support/Debug.h"
107 #include "llvm/Support/ErrorHandling.h"
108 #include "llvm/TableGen/Error.h"
109 #include "llvm/TableGen/Record.h"
110 #include "llvm/TableGen/StringMatcher.h"
111 #include "llvm/TableGen/StringToOffsetTable.h"
112 #include "llvm/TableGen/TableGenBackend.h"
113 #include <cassert>
114 #include <cctype>
115 #include <map>
116 #include <set>
117 #include <sstream>
118 #include <forward_list>
119 using namespace llvm;
120
121 #define DEBUG_TYPE "asm-matcher-emitter"
122
123 static cl::opt<std::string>
124 MatchPrefix("match-prefix", cl::init(""),
125             cl::desc("Only match instructions with the given prefix"));
126
127 namespace {
128 class AsmMatcherInfo;
129 struct SubtargetFeatureInfo;
130
131 // Register sets are used as keys in some second-order sets TableGen creates
132 // when generating its data structures. This means that the order of two
133 // RegisterSets can be seen in the outputted AsmMatcher tables occasionally, and
134 // can even affect compiler output (at least seen in diagnostics produced when
135 // all matches fail). So we use a type that sorts them consistently.
136 typedef std::set<Record*, LessRecordByID> RegisterSet;
137
138 class AsmMatcherEmitter {
139   RecordKeeper &Records;
140 public:
141   AsmMatcherEmitter(RecordKeeper &R) : Records(R) {}
142
143   void run(raw_ostream &o);
144 };
145
146 /// ClassInfo - Helper class for storing the information about a particular
147 /// class of operands which can be matched.
148 struct ClassInfo {
149   enum ClassInfoKind {
150     /// Invalid kind, for use as a sentinel value.
151     Invalid = 0,
152
153     /// The class for a particular token.
154     Token,
155
156     /// The (first) register class, subsequent register classes are
157     /// RegisterClass0+1, and so on.
158     RegisterClass0,
159
160     /// The (first) user defined class, subsequent user defined classes are
161     /// UserClass0+1, and so on.
162     UserClass0 = 1<<16
163   };
164
165   /// Kind - The class kind, which is either a predefined kind, or (UserClass0 +
166   /// N) for the Nth user defined class.
167   unsigned Kind;
168
169   /// SuperClasses - The super classes of this class. Note that for simplicities
170   /// sake user operands only record their immediate super class, while register
171   /// operands include all superclasses.
172   std::vector<ClassInfo*> SuperClasses;
173
174   /// Name - The full class name, suitable for use in an enum.
175   std::string Name;
176
177   /// ClassName - The unadorned generic name for this class (e.g., Token).
178   std::string ClassName;
179
180   /// ValueName - The name of the value this class represents; for a token this
181   /// is the literal token string, for an operand it is the TableGen class (or
182   /// empty if this is a derived class).
183   std::string ValueName;
184
185   /// PredicateMethod - The name of the operand method to test whether the
186   /// operand matches this class; this is not valid for Token or register kinds.
187   std::string PredicateMethod;
188
189   /// RenderMethod - The name of the operand method to add this operand to an
190   /// MCInst; this is not valid for Token or register kinds.
191   std::string RenderMethod;
192
193   /// ParserMethod - The name of the operand method to do a target specific
194   /// parsing on the operand.
195   std::string ParserMethod;
196
197   /// For register classes: the records for all the registers in this class.
198   RegisterSet Registers;
199
200   /// For custom match classes: the diagnostic kind for when the predicate fails.
201   std::string DiagnosticType;
202 public:
203   /// isRegisterClass() - Check if this is a register class.
204   bool isRegisterClass() const {
205     return Kind >= RegisterClass0 && Kind < UserClass0;
206   }
207
208   /// isUserClass() - Check if this is a user defined class.
209   bool isUserClass() const {
210     return Kind >= UserClass0;
211   }
212
213   /// isRelatedTo - Check whether this class is "related" to \p RHS. Classes
214   /// are related if they are in the same class hierarchy.
215   bool isRelatedTo(const ClassInfo &RHS) const {
216     // Tokens are only related to tokens.
217     if (Kind == Token || RHS.Kind == Token)
218       return Kind == Token && RHS.Kind == Token;
219
220     // Registers classes are only related to registers classes, and only if
221     // their intersection is non-empty.
222     if (isRegisterClass() || RHS.isRegisterClass()) {
223       if (!isRegisterClass() || !RHS.isRegisterClass())
224         return false;
225
226       RegisterSet Tmp;
227       std::insert_iterator<RegisterSet> II(Tmp, Tmp.begin());
228       std::set_intersection(Registers.begin(), Registers.end(),
229                             RHS.Registers.begin(), RHS.Registers.end(),
230                             II, LessRecordByID());
231
232       return !Tmp.empty();
233     }
234
235     // Otherwise we have two users operands; they are related if they are in the
236     // same class hierarchy.
237     //
238     // FIXME: This is an oversimplification, they should only be related if they
239     // intersect, however we don't have that information.
240     assert(isUserClass() && RHS.isUserClass() && "Unexpected class!");
241     const ClassInfo *Root = this;
242     while (!Root->SuperClasses.empty())
243       Root = Root->SuperClasses.front();
244
245     const ClassInfo *RHSRoot = &RHS;
246     while (!RHSRoot->SuperClasses.empty())
247       RHSRoot = RHSRoot->SuperClasses.front();
248
249     return Root == RHSRoot;
250   }
251
252   /// isSubsetOf - Test whether this class is a subset of \p RHS.
253   bool isSubsetOf(const ClassInfo &RHS) const {
254     // This is a subset of RHS if it is the same class...
255     if (this == &RHS)
256       return true;
257
258     // ... or if any of its super classes are a subset of RHS.
259     for (const ClassInfo *CI : SuperClasses)
260       if (CI->isSubsetOf(RHS))
261         return true;
262
263     return false;
264   }
265
266   /// operator< - Compare two classes.
267   // FIXME: This ordering seems to be broken. For example:
268   // u64 < i64, i64 < s8, s8 < u64, forming a cycle
269   // u64 is a subset of i64
270   // i64 and s8 are not subsets of each other, so are ordered by name
271   // s8 and u64 are not subsets of each other, so are ordered by name
272   bool operator<(const ClassInfo &RHS) const {
273     if (this == &RHS)
274       return false;
275
276     // Unrelated classes can be ordered by kind.
277     if (!isRelatedTo(RHS))
278       return Kind < RHS.Kind;
279
280     switch (Kind) {
281     case Invalid:
282       llvm_unreachable("Invalid kind!");
283
284     default:
285       // This class precedes the RHS if it is a proper subset of the RHS.
286       if (isSubsetOf(RHS))
287         return true;
288       if (RHS.isSubsetOf(*this))
289         return false;
290
291       // Otherwise, order by name to ensure we have a total ordering.
292       return ValueName < RHS.ValueName;
293     }
294   }
295 };
296
297 /// MatchableInfo - Helper class for storing the necessary information for an
298 /// instruction or alias which is capable of being matched.
299 struct MatchableInfo {
300   struct AsmOperand {
301     /// Token - This is the token that the operand came from.
302     StringRef Token;
303
304     /// The unique class instance this operand should match.
305     ClassInfo *Class;
306
307     /// The operand name this is, if anything.
308     StringRef SrcOpName;
309
310     /// The suboperand index within SrcOpName, or -1 for the entire operand.
311     int SubOpIdx;
312
313     /// Whether the token is "isolated", i.e., it is preceded and followed
314     /// by separators.
315     bool IsIsolatedToken;
316
317     /// Register record if this token is singleton register.
318     Record *SingletonReg;
319
320     explicit AsmOperand(bool IsIsolatedToken, StringRef T)
321         : Token(T), Class(nullptr), SubOpIdx(-1),
322           IsIsolatedToken(IsIsolatedToken), SingletonReg(nullptr) {}
323   };
324
325   /// ResOperand - This represents a single operand in the result instruction
326   /// generated by the match.  In cases (like addressing modes) where a single
327   /// assembler operand expands to multiple MCOperands, this represents the
328   /// single assembler operand, not the MCOperand.
329   struct ResOperand {
330     enum {
331       /// RenderAsmOperand - This represents an operand result that is
332       /// generated by calling the render method on the assembly operand.  The
333       /// corresponding AsmOperand is specified by AsmOperandNum.
334       RenderAsmOperand,
335
336       /// TiedOperand - This represents a result operand that is a duplicate of
337       /// a previous result operand.
338       TiedOperand,
339
340       /// ImmOperand - This represents an immediate value that is dumped into
341       /// the operand.
342       ImmOperand,
343
344       /// RegOperand - This represents a fixed register that is dumped in.
345       RegOperand
346     } Kind;
347
348     union {
349       /// This is the operand # in the AsmOperands list that this should be
350       /// copied from.
351       unsigned AsmOperandNum;
352
353       /// TiedOperandNum - This is the (earlier) result operand that should be
354       /// copied from.
355       unsigned TiedOperandNum;
356
357       /// ImmVal - This is the immediate value added to the instruction.
358       int64_t ImmVal;
359
360       /// Register - This is the register record.
361       Record *Register;
362     };
363
364     /// MINumOperands - The number of MCInst operands populated by this
365     /// operand.
366     unsigned MINumOperands;
367
368     static ResOperand getRenderedOp(unsigned AsmOpNum, unsigned NumOperands) {
369       ResOperand X;
370       X.Kind = RenderAsmOperand;
371       X.AsmOperandNum = AsmOpNum;
372       X.MINumOperands = NumOperands;
373       return X;
374     }
375
376     static ResOperand getTiedOp(unsigned TiedOperandNum) {
377       ResOperand X;
378       X.Kind = TiedOperand;
379       X.TiedOperandNum = TiedOperandNum;
380       X.MINumOperands = 1;
381       return X;
382     }
383
384     static ResOperand getImmOp(int64_t Val) {
385       ResOperand X;
386       X.Kind = ImmOperand;
387       X.ImmVal = Val;
388       X.MINumOperands = 1;
389       return X;
390     }
391
392     static ResOperand getRegOp(Record *Reg) {
393       ResOperand X;
394       X.Kind = RegOperand;
395       X.Register = Reg;
396       X.MINumOperands = 1;
397       return X;
398     }
399   };
400
401   /// AsmVariantID - Target's assembly syntax variant no.
402   int AsmVariantID;
403
404   /// AsmString - The assembly string for this instruction (with variants
405   /// removed), e.g. "movsx $src, $dst".
406   std::string AsmString;
407
408   /// TheDef - This is the definition of the instruction or InstAlias that this
409   /// matchable came from.
410   Record *const TheDef;
411
412   /// DefRec - This is the definition that it came from.
413   PointerUnion<const CodeGenInstruction*, const CodeGenInstAlias*> DefRec;
414
415   const CodeGenInstruction *getResultInst() const {
416     if (DefRec.is<const CodeGenInstruction*>())
417       return DefRec.get<const CodeGenInstruction*>();
418     return DefRec.get<const CodeGenInstAlias*>()->ResultInst;
419   }
420
421   /// ResOperands - This is the operand list that should be built for the result
422   /// MCInst.
423   SmallVector<ResOperand, 8> ResOperands;
424
425   /// Mnemonic - This is the first token of the matched instruction, its
426   /// mnemonic.
427   StringRef Mnemonic;
428
429   /// AsmOperands - The textual operands that this instruction matches,
430   /// annotated with a class and where in the OperandList they were defined.
431   /// This directly corresponds to the tokenized AsmString after the mnemonic is
432   /// removed.
433   SmallVector<AsmOperand, 8> AsmOperands;
434
435   /// Predicates - The required subtarget features to match this instruction.
436   SmallVector<const SubtargetFeatureInfo *, 4> RequiredFeatures;
437
438   /// ConversionFnKind - The enum value which is passed to the generated
439   /// convertToMCInst to convert parsed operands into an MCInst for this
440   /// function.
441   std::string ConversionFnKind;
442
443   /// If this instruction is deprecated in some form.
444   bool HasDeprecation;
445
446   /// If this is an alias, this is use to determine whether or not to using
447   /// the conversion function defined by the instruction's AsmMatchConverter
448   /// or to use the function generated by the alias.
449   bool UseInstAsmMatchConverter;
450
451   MatchableInfo(const CodeGenInstruction &CGI)
452     : AsmVariantID(0), AsmString(CGI.AsmString), TheDef(CGI.TheDef), DefRec(&CGI),
453       UseInstAsmMatchConverter(true) {
454   }
455
456   MatchableInfo(std::unique_ptr<const CodeGenInstAlias> Alias)
457     : AsmVariantID(0), AsmString(Alias->AsmString), TheDef(Alias->TheDef),
458       DefRec(Alias.release()),
459       UseInstAsmMatchConverter(
460         TheDef->getValueAsBit("UseInstAsmMatchConverter")) {
461   }
462
463   // Could remove this and the dtor if PointerUnion supported unique_ptr
464   // elements with a dynamic failure/assertion (like the one below) in the case
465   // where it was copied while being in an owning state.
466   MatchableInfo(const MatchableInfo &RHS)
467       : AsmVariantID(RHS.AsmVariantID), AsmString(RHS.AsmString),
468         TheDef(RHS.TheDef), DefRec(RHS.DefRec), ResOperands(RHS.ResOperands),
469         Mnemonic(RHS.Mnemonic), AsmOperands(RHS.AsmOperands),
470         RequiredFeatures(RHS.RequiredFeatures),
471         ConversionFnKind(RHS.ConversionFnKind),
472         HasDeprecation(RHS.HasDeprecation),
473         UseInstAsmMatchConverter(RHS.UseInstAsmMatchConverter) {
474     assert(!DefRec.is<const CodeGenInstAlias *>());
475   }
476
477   ~MatchableInfo() {
478     delete DefRec.dyn_cast<const CodeGenInstAlias*>();
479   }
480
481   // Two-operand aliases clone from the main matchable, but mark the second
482   // operand as a tied operand of the first for purposes of the assembler.
483   void formTwoOperandAlias(StringRef Constraint);
484
485   void initialize(const AsmMatcherInfo &Info,
486                   SmallPtrSetImpl<Record*> &SingletonRegisters,
487                   int AsmVariantNo, std::string &RegisterPrefix);
488
489   /// validate - Return true if this matchable is a valid thing to match against
490   /// and perform a bunch of validity checking.
491   bool validate(StringRef CommentDelimiter, bool Hack) const;
492
493   /// extractSingletonRegisterForAsmOperand - Extract singleton register,
494   /// if present, from specified token.
495   void
496   extractSingletonRegisterForAsmOperand(unsigned i, const AsmMatcherInfo &Info,
497                                         std::string &RegisterPrefix);
498
499   /// findAsmOperand - Find the AsmOperand with the specified name and
500   /// suboperand index.
501   int findAsmOperand(StringRef N, int SubOpIdx) const {
502     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
503       if (N == AsmOperands[i].SrcOpName &&
504           SubOpIdx == AsmOperands[i].SubOpIdx)
505         return i;
506     return -1;
507   }
508
509   /// findAsmOperandNamed - Find the first AsmOperand with the specified name.
510   /// This does not check the suboperand index.
511   int findAsmOperandNamed(StringRef N) const {
512     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
513       if (N == AsmOperands[i].SrcOpName)
514         return i;
515     return -1;
516   }
517
518   void buildInstructionResultOperands();
519   void buildAliasResultOperands();
520
521   /// operator< - Compare two matchables.
522   bool operator<(const MatchableInfo &RHS) const {
523     // The primary comparator is the instruction mnemonic.
524     if (Mnemonic != RHS.Mnemonic)
525       return Mnemonic < RHS.Mnemonic;
526
527     if (AsmOperands.size() != RHS.AsmOperands.size())
528       return AsmOperands.size() < RHS.AsmOperands.size();
529
530     // Compare lexicographically by operand. The matcher validates that other
531     // orderings wouldn't be ambiguous using \see couldMatchAmbiguouslyWith().
532     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
533       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
534         return true;
535       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
536         return false;
537     }
538
539     // Give matches that require more features higher precedence. This is useful
540     // because we cannot define AssemblerPredicates with the negation of
541     // processor features. For example, ARM v6 "nop" may be either a HINT or
542     // MOV. With v6, we want to match HINT. The assembler has no way to
543     // predicate MOV under "NoV6", but HINT will always match first because it
544     // requires V6 while MOV does not.
545     if (RequiredFeatures.size() != RHS.RequiredFeatures.size())
546       return RequiredFeatures.size() > RHS.RequiredFeatures.size();
547
548     return false;
549   }
550
551   /// couldMatchAmbiguouslyWith - Check whether this matchable could
552   /// ambiguously match the same set of operands as \p RHS (without being a
553   /// strictly superior match).
554   bool couldMatchAmbiguouslyWith(const MatchableInfo &RHS) const {
555     // The primary comparator is the instruction mnemonic.
556     if (Mnemonic != RHS.Mnemonic)
557       return false;
558
559     // The number of operands is unambiguous.
560     if (AsmOperands.size() != RHS.AsmOperands.size())
561       return false;
562
563     // Otherwise, make sure the ordering of the two instructions is unambiguous
564     // by checking that either (a) a token or operand kind discriminates them,
565     // or (b) the ordering among equivalent kinds is consistent.
566
567     // Tokens and operand kinds are unambiguous (assuming a correct target
568     // specific parser).
569     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
570       if (AsmOperands[i].Class->Kind != RHS.AsmOperands[i].Class->Kind ||
571           AsmOperands[i].Class->Kind == ClassInfo::Token)
572         if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class ||
573             *RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
574           return false;
575
576     // Otherwise, this operand could commute if all operands are equivalent, or
577     // there is a pair of operands that compare less than and a pair that
578     // compare greater than.
579     bool HasLT = false, HasGT = false;
580     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
581       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
582         HasLT = true;
583       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
584         HasGT = true;
585     }
586
587     return !(HasLT ^ HasGT);
588   }
589
590   void dump() const;
591
592 private:
593   void tokenizeAsmString(const AsmMatcherInfo &Info);
594   void addAsmOperand(size_t Start, size_t End);
595 };
596
597 /// SubtargetFeatureInfo - Helper class for storing information on a subtarget
598 /// feature which participates in instruction matching.
599 struct SubtargetFeatureInfo {
600   /// \brief The predicate record for this feature.
601   Record *TheDef;
602
603   /// \brief An unique index assigned to represent this feature.
604   uint64_t Index;
605
606   SubtargetFeatureInfo(Record *D, uint64_t Idx) : TheDef(D), Index(Idx) {}
607
608   /// \brief The name of the enumerated constant identifying this feature.
609   std::string getEnumName() const {
610     return "Feature_" + TheDef->getName();
611   }
612
613   void dump() const {
614     errs() << getEnumName() << " " << Index << "\n";
615     TheDef->dump();
616   }
617 };
618
619 struct OperandMatchEntry {
620   unsigned OperandMask;
621   const MatchableInfo* MI;
622   ClassInfo *CI;
623
624   static OperandMatchEntry create(const MatchableInfo *mi, ClassInfo *ci,
625                                   unsigned opMask) {
626     OperandMatchEntry X;
627     X.OperandMask = opMask;
628     X.CI = ci;
629     X.MI = mi;
630     return X;
631   }
632 };
633
634
635 class AsmMatcherInfo {
636 public:
637   /// Tracked Records
638   RecordKeeper &Records;
639
640   /// The tablegen AsmParser record.
641   Record *AsmParser;
642
643   /// Target - The target information.
644   CodeGenTarget &Target;
645
646   /// The classes which are needed for matching.
647   std::forward_list<ClassInfo> Classes;
648
649   /// The information on the matchables to match.
650   std::vector<std::unique_ptr<MatchableInfo>> Matchables;
651
652   /// Info for custom matching operands by user defined methods.
653   std::vector<OperandMatchEntry> OperandMatchInfo;
654
655   /// Map of Register records to their class information.
656   typedef std::map<Record*, ClassInfo*, LessRecordByID> RegisterClassesTy;
657   RegisterClassesTy RegisterClasses;
658
659   /// Map of Predicate records to their subtarget information.
660   std::map<Record *, SubtargetFeatureInfo, LessRecordByID> SubtargetFeatures;
661
662   /// Map of AsmOperandClass records to their class information.
663   std::map<Record*, ClassInfo*> AsmOperandClasses;
664
665 private:
666   /// Map of token to class information which has already been constructed.
667   std::map<std::string, ClassInfo*> TokenClasses;
668
669   /// Map of RegisterClass records to their class information.
670   std::map<Record*, ClassInfo*> RegisterClassClasses;
671
672 private:
673   /// getTokenClass - Lookup or create the class for the given token.
674   ClassInfo *getTokenClass(StringRef Token);
675
676   /// getOperandClass - Lookup or create the class for the given operand.
677   ClassInfo *getOperandClass(const CGIOperandList::OperandInfo &OI,
678                              int SubOpIdx);
679   ClassInfo *getOperandClass(Record *Rec, int SubOpIdx);
680
681   /// buildRegisterClasses - Build the ClassInfo* instances for register
682   /// classes.
683   void buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters);
684
685   /// buildOperandClasses - Build the ClassInfo* instances for user defined
686   /// operand classes.
687   void buildOperandClasses();
688
689   void buildInstructionOperandReference(MatchableInfo *II, StringRef OpName,
690                                         unsigned AsmOpIdx);
691   void buildAliasOperandReference(MatchableInfo *II, StringRef OpName,
692                                   MatchableInfo::AsmOperand &Op);
693
694 public:
695   AsmMatcherInfo(Record *AsmParser,
696                  CodeGenTarget &Target,
697                  RecordKeeper &Records);
698
699   /// buildInfo - Construct the various tables used during matching.
700   void buildInfo();
701
702   /// buildOperandMatchInfo - Build the necessary information to handle user
703   /// defined operand parsing methods.
704   void buildOperandMatchInfo();
705
706   /// getSubtargetFeature - Lookup or create the subtarget feature info for the
707   /// given operand.
708   const SubtargetFeatureInfo *getSubtargetFeature(Record *Def) const {
709     assert(Def->isSubClassOf("Predicate") && "Invalid predicate type!");
710     const auto &I = SubtargetFeatures.find(Def);
711     return I == SubtargetFeatures.end() ? nullptr : &I->second;
712   }
713
714   RecordKeeper &getRecords() const {
715     return Records;
716   }
717 };
718
719 } // End anonymous namespace
720
721 void MatchableInfo::dump() const {
722   errs() << TheDef->getName() << " -- " << "flattened:\"" << AsmString <<"\"\n";
723
724   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
725     const AsmOperand &Op = AsmOperands[i];
726     errs() << "  op[" << i << "] = " << Op.Class->ClassName << " - ";
727     errs() << '\"' << Op.Token << "\"\n";
728   }
729 }
730
731 static std::pair<StringRef, StringRef>
732 parseTwoOperandConstraint(StringRef S, ArrayRef<SMLoc> Loc) {
733   // Split via the '='.
734   std::pair<StringRef, StringRef> Ops = S.split('=');
735   if (Ops.second == "")
736     PrintFatalError(Loc, "missing '=' in two-operand alias constraint");
737   // Trim whitespace and the leading '$' on the operand names.
738   size_t start = Ops.first.find_first_of('$');
739   if (start == std::string::npos)
740     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
741   Ops.first = Ops.first.slice(start + 1, std::string::npos);
742   size_t end = Ops.first.find_last_of(" \t");
743   Ops.first = Ops.first.slice(0, end);
744   // Now the second operand.
745   start = Ops.second.find_first_of('$');
746   if (start == std::string::npos)
747     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
748   Ops.second = Ops.second.slice(start + 1, std::string::npos);
749   end = Ops.second.find_last_of(" \t");
750   Ops.first = Ops.first.slice(0, end);
751   return Ops;
752 }
753
754 void MatchableInfo::formTwoOperandAlias(StringRef Constraint) {
755   // Figure out which operands are aliased and mark them as tied.
756   std::pair<StringRef, StringRef> Ops =
757     parseTwoOperandConstraint(Constraint, TheDef->getLoc());
758
759   // Find the AsmOperands that refer to the operands we're aliasing.
760   int SrcAsmOperand = findAsmOperandNamed(Ops.first);
761   int DstAsmOperand = findAsmOperandNamed(Ops.second);
762   if (SrcAsmOperand == -1)
763     PrintFatalError(TheDef->getLoc(),
764                     "unknown source two-operand alias operand '" + Ops.first +
765                     "'.");
766   if (DstAsmOperand == -1)
767     PrintFatalError(TheDef->getLoc(),
768                     "unknown destination two-operand alias operand '" +
769                     Ops.second + "'.");
770
771   // Find the ResOperand that refers to the operand we're aliasing away
772   // and update it to refer to the combined operand instead.
773   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
774     ResOperand &Op = ResOperands[i];
775     if (Op.Kind == ResOperand::RenderAsmOperand &&
776         Op.AsmOperandNum == (unsigned)SrcAsmOperand) {
777       Op.AsmOperandNum = DstAsmOperand;
778       break;
779     }
780   }
781   // Remove the AsmOperand for the alias operand.
782   AsmOperands.erase(AsmOperands.begin() + SrcAsmOperand);
783   // Adjust the ResOperand references to any AsmOperands that followed
784   // the one we just deleted.
785   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
786     ResOperand &Op = ResOperands[i];
787     switch(Op.Kind) {
788     default:
789       // Nothing to do for operands that don't reference AsmOperands.
790       break;
791     case ResOperand::RenderAsmOperand:
792       if (Op.AsmOperandNum > (unsigned)SrcAsmOperand)
793         --Op.AsmOperandNum;
794       break;
795     case ResOperand::TiedOperand:
796       if (Op.TiedOperandNum > (unsigned)SrcAsmOperand)
797         --Op.TiedOperandNum;
798       break;
799     }
800   }
801 }
802
803 void MatchableInfo::initialize(const AsmMatcherInfo &Info,
804                                SmallPtrSetImpl<Record*> &SingletonRegisters,
805                                int AsmVariantNo, std::string &RegisterPrefix) {
806   AsmVariantID = AsmVariantNo;
807   AsmString =
808     CodeGenInstruction::FlattenAsmStringVariants(AsmString, AsmVariantNo);
809
810   tokenizeAsmString(Info);
811
812   // Compute the require features.
813   std::vector<Record*> Predicates =TheDef->getValueAsListOfDefs("Predicates");
814   for (unsigned i = 0, e = Predicates.size(); i != e; ++i)
815     if (const SubtargetFeatureInfo *Feature =
816             Info.getSubtargetFeature(Predicates[i]))
817       RequiredFeatures.push_back(Feature);
818
819   // Collect singleton registers, if used.
820   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
821     extractSingletonRegisterForAsmOperand(i, Info, RegisterPrefix);
822     if (Record *Reg = AsmOperands[i].SingletonReg)
823       SingletonRegisters.insert(Reg);
824   }
825
826   const RecordVal *DepMask = TheDef->getValue("DeprecatedFeatureMask");
827   if (!DepMask)
828     DepMask = TheDef->getValue("ComplexDeprecationPredicate");
829
830   HasDeprecation =
831       DepMask ? !DepMask->getValue()->getAsUnquotedString().empty() : false;
832 }
833
834 /// Append an AsmOperand for the given substring of AsmString.
835 void MatchableInfo::addAsmOperand(size_t Start, size_t End) {
836   StringRef String = AsmString;
837   StringRef Separators = "[]*! \t,";
838   // Look for separators before and after to figure out is this token is
839   // isolated.  Accept '$$' as that's how we escape '$'.
840   bool IsIsolatedToken =
841       (!Start || Separators.find(String[Start - 1]) != StringRef::npos ||
842        String.substr(Start - 1, 2) == "$$") &&
843       (End >= String.size() || Separators.find(String[End]) != StringRef::npos);
844   AsmOperands.push_back(AsmOperand(IsIsolatedToken, String.slice(Start, End)));
845 }
846
847 /// tokenizeAsmString - Tokenize a simplified assembly string.
848 void MatchableInfo::tokenizeAsmString(const AsmMatcherInfo &Info) {
849   StringRef String = AsmString;
850   unsigned Prev = 0;
851   bool InTok = true;
852   for (unsigned i = 0, e = String.size(); i != e; ++i) {
853     switch (String[i]) {
854     case '[':
855     case ']':
856     case '*':
857     case '!':
858     case ' ':
859     case '\t':
860     case ',':
861       if (InTok) {
862         addAsmOperand(Prev, i);
863         InTok = false;
864       }
865       if (!isspace(String[i]) && String[i] != ',')
866         addAsmOperand(i, i + 1);
867       Prev = i + 1;
868       break;
869
870     case '\\':
871       if (InTok) {
872         addAsmOperand(Prev, i);
873         InTok = false;
874       }
875       ++i;
876       assert(i != String.size() && "Invalid quoted character");
877       addAsmOperand(i, i + 1);
878       Prev = i + 1;
879       break;
880
881     case '$': {
882       if (InTok) {
883         addAsmOperand(Prev, i);
884         InTok = false;
885       }
886
887       // If this isn't "${", start new identifier looking like "$xxx"
888       if (i + 1 == String.size() || String[i + 1] != '{') {
889         Prev = i;
890         break;
891       }
892
893       // If this is "${" find the next "}" and make an identifier like "${xxx}"
894       StringRef::iterator End = std::find(String.begin() + i, String.end(),'}');
895       assert(End != String.end() && "Missing brace in operand reference!");
896       size_t EndPos = End - String.begin();
897       addAsmOperand(i, EndPos+1);
898       Prev = EndPos + 1;
899       i = EndPos;
900       break;
901     }
902
903     case '.':
904       if (!Info.AsmParser->getValueAsBit("MnemonicContainsDot")) {
905         if (InTok)
906           addAsmOperand(Prev, i);
907         Prev = i;
908       }
909       InTok = true;
910       break;
911
912     default:
913       InTok = true;
914     }
915   }
916   if (InTok && Prev != String.size())
917     addAsmOperand(Prev, StringRef::npos);
918
919   // The first token of the instruction is the mnemonic, which must be a
920   // simple string, not a $foo variable or a singleton register.
921   if (AsmOperands.empty())
922     PrintFatalError(TheDef->getLoc(),
923                   "Instruction '" + TheDef->getName() + "' has no tokens");
924   Mnemonic = AsmOperands[0].Token;
925   if (Mnemonic.empty())
926     PrintFatalError(TheDef->getLoc(),
927                   "Missing instruction mnemonic");
928   // FIXME : Check and raise an error if it is a register.
929   if (Mnemonic[0] == '$')
930     PrintFatalError(TheDef->getLoc(),
931                     "Invalid instruction mnemonic '" + Mnemonic + "'!");
932
933   // Remove the first operand, it is tracked in the mnemonic field.
934   AsmOperands.erase(AsmOperands.begin());
935 }
936
937 bool MatchableInfo::validate(StringRef CommentDelimiter, bool Hack) const {
938   // Reject matchables with no .s string.
939   if (AsmString.empty())
940     PrintFatalError(TheDef->getLoc(), "instruction with empty asm string");
941
942   // Reject any matchables with a newline in them, they should be marked
943   // isCodeGenOnly if they are pseudo instructions.
944   if (AsmString.find('\n') != std::string::npos)
945     PrintFatalError(TheDef->getLoc(),
946                   "multiline instruction is not valid for the asmparser, "
947                   "mark it isCodeGenOnly");
948
949   // Remove comments from the asm string.  We know that the asmstring only
950   // has one line.
951   if (!CommentDelimiter.empty() &&
952       StringRef(AsmString).find(CommentDelimiter) != StringRef::npos)
953     PrintFatalError(TheDef->getLoc(),
954                   "asmstring for instruction has comment character in it, "
955                   "mark it isCodeGenOnly");
956
957   // Reject matchables with operand modifiers, these aren't something we can
958   // handle, the target should be refactored to use operands instead of
959   // modifiers.
960   //
961   // Also, check for instructions which reference the operand multiple times;
962   // this implies a constraint we would not honor.
963   std::set<std::string> OperandNames;
964   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
965     StringRef Tok = AsmOperands[i].Token;
966     if (Tok[0] == '$' && Tok.find(':') != StringRef::npos)
967       PrintFatalError(TheDef->getLoc(),
968                       "matchable with operand modifier '" + Tok +
969                       "' not supported by asm matcher.  Mark isCodeGenOnly!");
970
971     // Verify that any operand is only mentioned once.
972     // We reject aliases and ignore instructions for now.
973     if (Tok[0] == '$' && !OperandNames.insert(Tok).second) {
974       if (!Hack)
975         PrintFatalError(TheDef->getLoc(),
976                         "ERROR: matchable with tied operand '" + Tok +
977                         "' can never be matched!");
978       // FIXME: Should reject these.  The ARM backend hits this with $lane in a
979       // bunch of instructions.  It is unclear what the right answer is.
980       DEBUG({
981         errs() << "warning: '" << TheDef->getName() << "': "
982                << "ignoring instruction with tied operand '"
983                << Tok << "'\n";
984       });
985       return false;
986     }
987   }
988
989   return true;
990 }
991
992 /// extractSingletonRegisterForAsmOperand - Extract singleton register,
993 /// if present, from specified token.
994 void MatchableInfo::
995 extractSingletonRegisterForAsmOperand(unsigned OperandNo,
996                                       const AsmMatcherInfo &Info,
997                                       std::string &RegisterPrefix) {
998   StringRef Tok = AsmOperands[OperandNo].Token;
999
1000   // If this token is not an isolated token, i.e., it isn't separated from
1001   // other tokens (e.g. with whitespace), don't interpret it as a register name.
1002   if (!AsmOperands[OperandNo].IsIsolatedToken)
1003     return;
1004
1005   if (RegisterPrefix.empty()) {
1006     std::string LoweredTok = Tok.lower();
1007     if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(LoweredTok))
1008       AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
1009     return;
1010   }
1011
1012   if (!Tok.startswith(RegisterPrefix))
1013     return;
1014
1015   StringRef RegName = Tok.substr(RegisterPrefix.size());
1016   if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(RegName))
1017     AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
1018
1019   // If there is no register prefix (i.e. "%" in "%eax"), then this may
1020   // be some random non-register token, just ignore it.
1021   return;
1022 }
1023
1024 static std::string getEnumNameForToken(StringRef Str) {
1025   std::string Res;
1026
1027   for (StringRef::iterator it = Str.begin(), ie = Str.end(); it != ie; ++it) {
1028     switch (*it) {
1029     case '*': Res += "_STAR_"; break;
1030     case '%': Res += "_PCT_"; break;
1031     case ':': Res += "_COLON_"; break;
1032     case '!': Res += "_EXCLAIM_"; break;
1033     case '.': Res += "_DOT_"; break;
1034     case '<': Res += "_LT_"; break;
1035     case '>': Res += "_GT_"; break;
1036     case '-': Res += "_MINUS_"; break;
1037     default:
1038       if ((*it >= 'A' && *it <= 'Z') ||
1039           (*it >= 'a' && *it <= 'z') ||
1040           (*it >= '0' && *it <= '9'))
1041         Res += *it;
1042       else
1043         Res += "_" + utostr((unsigned) *it) + "_";
1044     }
1045   }
1046
1047   return Res;
1048 }
1049
1050 ClassInfo *AsmMatcherInfo::getTokenClass(StringRef Token) {
1051   ClassInfo *&Entry = TokenClasses[Token];
1052
1053   if (!Entry) {
1054     Classes.emplace_front();
1055     Entry = &Classes.front();
1056     Entry->Kind = ClassInfo::Token;
1057     Entry->ClassName = "Token";
1058     Entry->Name = "MCK_" + getEnumNameForToken(Token);
1059     Entry->ValueName = Token;
1060     Entry->PredicateMethod = "<invalid>";
1061     Entry->RenderMethod = "<invalid>";
1062     Entry->ParserMethod = "";
1063     Entry->DiagnosticType = "";
1064   }
1065
1066   return Entry;
1067 }
1068
1069 ClassInfo *
1070 AsmMatcherInfo::getOperandClass(const CGIOperandList::OperandInfo &OI,
1071                                 int SubOpIdx) {
1072   Record *Rec = OI.Rec;
1073   if (SubOpIdx != -1)
1074     Rec = cast<DefInit>(OI.MIOperandInfo->getArg(SubOpIdx))->getDef();
1075   return getOperandClass(Rec, SubOpIdx);
1076 }
1077
1078 ClassInfo *
1079 AsmMatcherInfo::getOperandClass(Record *Rec, int SubOpIdx) {
1080   if (Rec->isSubClassOf("RegisterOperand")) {
1081     // RegisterOperand may have an associated ParserMatchClass. If it does,
1082     // use it, else just fall back to the underlying register class.
1083     const RecordVal *R = Rec->getValue("ParserMatchClass");
1084     if (!R || !R->getValue())
1085       PrintFatalError("Record `" + Rec->getName() +
1086         "' does not have a ParserMatchClass!\n");
1087
1088     if (DefInit *DI= dyn_cast<DefInit>(R->getValue())) {
1089       Record *MatchClass = DI->getDef();
1090       if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1091         return CI;
1092     }
1093
1094     // No custom match class. Just use the register class.
1095     Record *ClassRec = Rec->getValueAsDef("RegClass");
1096     if (!ClassRec)
1097       PrintFatalError(Rec->getLoc(), "RegisterOperand `" + Rec->getName() +
1098                     "' has no associated register class!\n");
1099     if (ClassInfo *CI = RegisterClassClasses[ClassRec])
1100       return CI;
1101     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1102   }
1103
1104
1105   if (Rec->isSubClassOf("RegisterClass")) {
1106     if (ClassInfo *CI = RegisterClassClasses[Rec])
1107       return CI;
1108     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1109   }
1110
1111   if (!Rec->isSubClassOf("Operand"))
1112     PrintFatalError(Rec->getLoc(), "Operand `" + Rec->getName() +
1113                   "' does not derive from class Operand!\n");
1114   Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1115   if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1116     return CI;
1117
1118   PrintFatalError(Rec->getLoc(), "operand has no match class!");
1119 }
1120
1121 struct LessRegisterSet {
1122   bool operator() (const RegisterSet &LHS, const RegisterSet & RHS) const {
1123     // std::set<T> defines its own compariso "operator<", but it
1124     // performs a lexicographical comparison by T's innate comparison
1125     // for some reason. We don't want non-deterministic pointer
1126     // comparisons so use this instead.
1127     return std::lexicographical_compare(LHS.begin(), LHS.end(),
1128                                         RHS.begin(), RHS.end(),
1129                                         LessRecordByID());
1130   }
1131 };
1132
1133 void AsmMatcherInfo::
1134 buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters) {
1135   const auto &Registers = Target.getRegBank().getRegisters();
1136   auto &RegClassList = Target.getRegBank().getRegClasses();
1137
1138   typedef std::set<RegisterSet, LessRegisterSet> RegisterSetSet;
1139
1140   // The register sets used for matching.
1141   RegisterSetSet RegisterSets;
1142
1143   // Gather the defined sets.
1144   for (const CodeGenRegisterClass &RC : RegClassList)
1145     RegisterSets.insert(
1146         RegisterSet(RC.getOrder().begin(), RC.getOrder().end()));
1147
1148   // Add any required singleton sets.
1149   for (Record *Rec : SingletonRegisters) {
1150     RegisterSets.insert(RegisterSet(&Rec, &Rec + 1));
1151   }
1152
1153   // Introduce derived sets where necessary (when a register does not determine
1154   // a unique register set class), and build the mapping of registers to the set
1155   // they should classify to.
1156   std::map<Record*, RegisterSet> RegisterMap;
1157   for (const CodeGenRegister &CGR : Registers) {
1158     // Compute the intersection of all sets containing this register.
1159     RegisterSet ContainingSet;
1160
1161     for (const RegisterSet &RS : RegisterSets) {
1162       if (!RS.count(CGR.TheDef))
1163         continue;
1164
1165       if (ContainingSet.empty()) {
1166         ContainingSet = RS;
1167         continue;
1168       }
1169
1170       RegisterSet Tmp;
1171       std::swap(Tmp, ContainingSet);
1172       std::insert_iterator<RegisterSet> II(ContainingSet,
1173                                            ContainingSet.begin());
1174       std::set_intersection(Tmp.begin(), Tmp.end(), RS.begin(), RS.end(), II,
1175                             LessRecordByID());
1176     }
1177
1178     if (!ContainingSet.empty()) {
1179       RegisterSets.insert(ContainingSet);
1180       RegisterMap.insert(std::make_pair(CGR.TheDef, ContainingSet));
1181     }
1182   }
1183
1184   // Construct the register classes.
1185   std::map<RegisterSet, ClassInfo*, LessRegisterSet> RegisterSetClasses;
1186   unsigned Index = 0;
1187   for (const RegisterSet &RS : RegisterSets) {
1188     Classes.emplace_front();
1189     ClassInfo *CI = &Classes.front();
1190     CI->Kind = ClassInfo::RegisterClass0 + Index;
1191     CI->ClassName = "Reg" + utostr(Index);
1192     CI->Name = "MCK_Reg" + utostr(Index);
1193     CI->ValueName = "";
1194     CI->PredicateMethod = ""; // unused
1195     CI->RenderMethod = "addRegOperands";
1196     CI->Registers = RS;
1197     // FIXME: diagnostic type.
1198     CI->DiagnosticType = "";
1199     RegisterSetClasses.insert(std::make_pair(RS, CI));
1200     ++Index;
1201   }
1202
1203   // Find the superclasses; we could compute only the subgroup lattice edges,
1204   // but there isn't really a point.
1205   for (const RegisterSet &RS : RegisterSets) {
1206     ClassInfo *CI = RegisterSetClasses[RS];
1207     for (const RegisterSet &RS2 : RegisterSets)
1208       if (RS != RS2 &&
1209           std::includes(RS2.begin(), RS2.end(), RS.begin(), RS.end(),
1210                         LessRecordByID()))
1211         CI->SuperClasses.push_back(RegisterSetClasses[RS2]);
1212   }
1213
1214   // Name the register classes which correspond to a user defined RegisterClass.
1215   for (const CodeGenRegisterClass &RC : RegClassList) {
1216     // Def will be NULL for non-user defined register classes.
1217     Record *Def = RC.getDef();
1218     if (!Def)
1219       continue;
1220     ClassInfo *CI = RegisterSetClasses[RegisterSet(RC.getOrder().begin(),
1221                                                    RC.getOrder().end())];
1222     if (CI->ValueName.empty()) {
1223       CI->ClassName = RC.getName();
1224       CI->Name = "MCK_" + RC.getName();
1225       CI->ValueName = RC.getName();
1226     } else
1227       CI->ValueName = CI->ValueName + "," + RC.getName();
1228
1229     RegisterClassClasses.insert(std::make_pair(Def, CI));
1230   }
1231
1232   // Populate the map for individual registers.
1233   for (std::map<Record*, RegisterSet>::iterator it = RegisterMap.begin(),
1234          ie = RegisterMap.end(); it != ie; ++it)
1235     RegisterClasses[it->first] = RegisterSetClasses[it->second];
1236
1237   // Name the register classes which correspond to singleton registers.
1238   for (Record *Rec : SingletonRegisters) {
1239     ClassInfo *CI = RegisterClasses[Rec];
1240     assert(CI && "Missing singleton register class info!");
1241
1242     if (CI->ValueName.empty()) {
1243       CI->ClassName = Rec->getName();
1244       CI->Name = "MCK_" + Rec->getName();
1245       CI->ValueName = Rec->getName();
1246     } else
1247       CI->ValueName = CI->ValueName + "," + Rec->getName();
1248   }
1249 }
1250
1251 void AsmMatcherInfo::buildOperandClasses() {
1252   std::vector<Record*> AsmOperands =
1253     Records.getAllDerivedDefinitions("AsmOperandClass");
1254
1255   // Pre-populate AsmOperandClasses map.
1256   for (Record *Rec : AsmOperands) {
1257     Classes.emplace_front();
1258     AsmOperandClasses[Rec] = &Classes.front();
1259   }
1260
1261   unsigned Index = 0;
1262   for (Record *Rec : AsmOperands) {
1263     ClassInfo *CI = AsmOperandClasses[Rec];
1264     CI->Kind = ClassInfo::UserClass0 + Index;
1265
1266     ListInit *Supers = Rec->getValueAsListInit("SuperClasses");
1267     for (Init *I : Supers->getValues()) {
1268       DefInit *DI = dyn_cast<DefInit>(I);
1269       if (!DI) {
1270         PrintError(Rec->getLoc(), "Invalid super class reference!");
1271         continue;
1272       }
1273
1274       ClassInfo *SC = AsmOperandClasses[DI->getDef()];
1275       if (!SC)
1276         PrintError(Rec->getLoc(), "Invalid super class reference!");
1277       else
1278         CI->SuperClasses.push_back(SC);
1279     }
1280     CI->ClassName = Rec->getValueAsString("Name");
1281     CI->Name = "MCK_" + CI->ClassName;
1282     CI->ValueName = Rec->getName();
1283
1284     // Get or construct the predicate method name.
1285     Init *PMName = Rec->getValueInit("PredicateMethod");
1286     if (StringInit *SI = dyn_cast<StringInit>(PMName)) {
1287       CI->PredicateMethod = SI->getValue();
1288     } else {
1289       assert(isa<UnsetInit>(PMName) && "Unexpected PredicateMethod field!");
1290       CI->PredicateMethod = "is" + CI->ClassName;
1291     }
1292
1293     // Get or construct the render method name.
1294     Init *RMName = Rec->getValueInit("RenderMethod");
1295     if (StringInit *SI = dyn_cast<StringInit>(RMName)) {
1296       CI->RenderMethod = SI->getValue();
1297     } else {
1298       assert(isa<UnsetInit>(RMName) && "Unexpected RenderMethod field!");
1299       CI->RenderMethod = "add" + CI->ClassName + "Operands";
1300     }
1301
1302     // Get the parse method name or leave it as empty.
1303     Init *PRMName = Rec->getValueInit("ParserMethod");
1304     if (StringInit *SI = dyn_cast<StringInit>(PRMName))
1305       CI->ParserMethod = SI->getValue();
1306
1307     // Get the diagnostic type or leave it as empty.
1308     // Get the parse method name or leave it as empty.
1309     Init *DiagnosticType = Rec->getValueInit("DiagnosticType");
1310     if (StringInit *SI = dyn_cast<StringInit>(DiagnosticType))
1311       CI->DiagnosticType = SI->getValue();
1312
1313     ++Index;
1314   }
1315 }
1316
1317 AsmMatcherInfo::AsmMatcherInfo(Record *asmParser,
1318                                CodeGenTarget &target,
1319                                RecordKeeper &records)
1320   : Records(records), AsmParser(asmParser), Target(target) {
1321 }
1322
1323 /// buildOperandMatchInfo - Build the necessary information to handle user
1324 /// defined operand parsing methods.
1325 void AsmMatcherInfo::buildOperandMatchInfo() {
1326
1327   /// Map containing a mask with all operands indices that can be found for
1328   /// that class inside a instruction.
1329   typedef std::map<ClassInfo *, unsigned, less_ptr<ClassInfo>> OpClassMaskTy;
1330   OpClassMaskTy OpClassMask;
1331
1332   for (const auto &MI : Matchables) {
1333     OpClassMask.clear();
1334
1335     // Keep track of all operands of this instructions which belong to the
1336     // same class.
1337     for (unsigned i = 0, e = MI->AsmOperands.size(); i != e; ++i) {
1338       const MatchableInfo::AsmOperand &Op = MI->AsmOperands[i];
1339       if (Op.Class->ParserMethod.empty())
1340         continue;
1341       unsigned &OperandMask = OpClassMask[Op.Class];
1342       OperandMask |= (1 << i);
1343     }
1344
1345     // Generate operand match info for each mnemonic/operand class pair.
1346     for (const auto &OCM : OpClassMask) {
1347       unsigned OpMask = OCM.second;
1348       ClassInfo *CI = OCM.first;
1349       OperandMatchInfo.push_back(OperandMatchEntry::create(MI.get(), CI,
1350                                                            OpMask));
1351     }
1352   }
1353 }
1354
1355 void AsmMatcherInfo::buildInfo() {
1356   // Build information about all of the AssemblerPredicates.
1357   std::vector<Record*> AllPredicates =
1358     Records.getAllDerivedDefinitions("Predicate");
1359   for (unsigned i = 0, e = AllPredicates.size(); i != e; ++i) {
1360     Record *Pred = AllPredicates[i];
1361     // Ignore predicates that are not intended for the assembler.
1362     if (!Pred->getValueAsBit("AssemblerMatcherPredicate"))
1363       continue;
1364
1365     if (Pred->getName().empty())
1366       PrintFatalError(Pred->getLoc(), "Predicate has no name!");
1367
1368     SubtargetFeatures.insert(std::make_pair(
1369         Pred, SubtargetFeatureInfo(Pred, SubtargetFeatures.size())));
1370     DEBUG(SubtargetFeatures.find(Pred)->second.dump());
1371     assert(SubtargetFeatures.size() <= 64 && "Too many subtarget features!");
1372   }
1373
1374   // Parse the instructions; we need to do this first so that we can gather the
1375   // singleton register classes.
1376   SmallPtrSet<Record*, 16> SingletonRegisters;
1377   unsigned VariantCount = Target.getAsmParserVariantCount();
1378   for (unsigned VC = 0; VC != VariantCount; ++VC) {
1379     Record *AsmVariant = Target.getAsmParserVariant(VC);
1380     std::string CommentDelimiter =
1381       AsmVariant->getValueAsString("CommentDelimiter");
1382     std::string RegisterPrefix = AsmVariant->getValueAsString("RegisterPrefix");
1383     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
1384
1385     for (const CodeGenInstruction *CGI : Target.instructions()) {
1386
1387       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1388       // filter the set of instructions we consider.
1389       if (!StringRef(CGI->TheDef->getName()).startswith(MatchPrefix))
1390         continue;
1391
1392       // Ignore "codegen only" instructions.
1393       if (CGI->TheDef->getValueAsBit("isCodeGenOnly"))
1394         continue;
1395
1396       auto II = llvm::make_unique<MatchableInfo>(*CGI);
1397
1398       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1399
1400       // Ignore instructions which shouldn't be matched and diagnose invalid
1401       // instruction definitions with an error.
1402       if (!II->validate(CommentDelimiter, true))
1403         continue;
1404
1405       Matchables.push_back(std::move(II));
1406     }
1407
1408     // Parse all of the InstAlias definitions and stick them in the list of
1409     // matchables.
1410     std::vector<Record*> AllInstAliases =
1411       Records.getAllDerivedDefinitions("InstAlias");
1412     for (unsigned i = 0, e = AllInstAliases.size(); i != e; ++i) {
1413       auto Alias = llvm::make_unique<CodeGenInstAlias>(AllInstAliases[i],
1414                                                        AsmVariantNo, Target);
1415
1416       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1417       // filter the set of instruction aliases we consider, based on the target
1418       // instruction.
1419       if (!StringRef(Alias->ResultInst->TheDef->getName())
1420             .startswith( MatchPrefix))
1421         continue;
1422
1423       auto II = llvm::make_unique<MatchableInfo>(std::move(Alias));
1424
1425       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1426
1427       // Validate the alias definitions.
1428       II->validate(CommentDelimiter, false);
1429
1430       Matchables.push_back(std::move(II));
1431     }
1432   }
1433
1434   // Build info for the register classes.
1435   buildRegisterClasses(SingletonRegisters);
1436
1437   // Build info for the user defined assembly operand classes.
1438   buildOperandClasses();
1439
1440   // Build the information about matchables, now that we have fully formed
1441   // classes.
1442   std::vector<std::unique_ptr<MatchableInfo>> NewMatchables;
1443   for (auto &II : Matchables) {
1444     // Parse the tokens after the mnemonic.
1445     // Note: buildInstructionOperandReference may insert new AsmOperands, so
1446     // don't precompute the loop bound.
1447     for (unsigned i = 0; i != II->AsmOperands.size(); ++i) {
1448       MatchableInfo::AsmOperand &Op = II->AsmOperands[i];
1449       StringRef Token = Op.Token;
1450
1451       // Check for singleton registers.
1452       if (Record *RegRecord = II->AsmOperands[i].SingletonReg) {
1453         Op.Class = RegisterClasses[RegRecord];
1454         assert(Op.Class && Op.Class->Registers.size() == 1 &&
1455                "Unexpected class for singleton register");
1456         continue;
1457       }
1458
1459       // Check for simple tokens.
1460       if (Token[0] != '$') {
1461         Op.Class = getTokenClass(Token);
1462         continue;
1463       }
1464
1465       if (Token.size() > 1 && isdigit(Token[1])) {
1466         Op.Class = getTokenClass(Token);
1467         continue;
1468       }
1469
1470       // Otherwise this is an operand reference.
1471       StringRef OperandName;
1472       if (Token[1] == '{')
1473         OperandName = Token.substr(2, Token.size() - 3);
1474       else
1475         OperandName = Token.substr(1);
1476
1477       if (II->DefRec.is<const CodeGenInstruction*>())
1478         buildInstructionOperandReference(II.get(), OperandName, i);
1479       else
1480         buildAliasOperandReference(II.get(), OperandName, Op);
1481     }
1482
1483     if (II->DefRec.is<const CodeGenInstruction*>()) {
1484       II->buildInstructionResultOperands();
1485       // If the instruction has a two-operand alias, build up the
1486       // matchable here. We'll add them in bulk at the end to avoid
1487       // confusing this loop.
1488       std::string Constraint =
1489         II->TheDef->getValueAsString("TwoOperandAliasConstraint");
1490       if (Constraint != "") {
1491         // Start by making a copy of the original matchable.
1492         auto AliasII = llvm::make_unique<MatchableInfo>(*II);
1493
1494         // Adjust it to be a two-operand alias.
1495         AliasII->formTwoOperandAlias(Constraint);
1496
1497         // Add the alias to the matchables list.
1498         NewMatchables.push_back(std::move(AliasII));
1499       }
1500     } else
1501       II->buildAliasResultOperands();
1502   }
1503   if (!NewMatchables.empty())
1504     Matchables.insert(Matchables.end(),
1505                       std::make_move_iterator(NewMatchables.begin()),
1506                       std::make_move_iterator(NewMatchables.end()));
1507
1508   // Process token alias definitions and set up the associated superclass
1509   // information.
1510   std::vector<Record*> AllTokenAliases =
1511     Records.getAllDerivedDefinitions("TokenAlias");
1512   for (unsigned i = 0, e = AllTokenAliases.size(); i != e; ++i) {
1513     Record *Rec = AllTokenAliases[i];
1514     ClassInfo *FromClass = getTokenClass(Rec->getValueAsString("FromToken"));
1515     ClassInfo *ToClass = getTokenClass(Rec->getValueAsString("ToToken"));
1516     if (FromClass == ToClass)
1517       PrintFatalError(Rec->getLoc(),
1518                     "error: Destination value identical to source value.");
1519     FromClass->SuperClasses.push_back(ToClass);
1520   }
1521
1522   // Reorder classes so that classes precede super classes.
1523   Classes.sort();
1524 }
1525
1526 /// buildInstructionOperandReference - The specified operand is a reference to a
1527 /// named operand such as $src.  Resolve the Class and OperandInfo pointers.
1528 void AsmMatcherInfo::
1529 buildInstructionOperandReference(MatchableInfo *II,
1530                                  StringRef OperandName,
1531                                  unsigned AsmOpIdx) {
1532   const CodeGenInstruction &CGI = *II->DefRec.get<const CodeGenInstruction*>();
1533   const CGIOperandList &Operands = CGI.Operands;
1534   MatchableInfo::AsmOperand *Op = &II->AsmOperands[AsmOpIdx];
1535
1536   // Map this token to an operand.
1537   unsigned Idx;
1538   if (!Operands.hasOperandNamed(OperandName, Idx))
1539     PrintFatalError(II->TheDef->getLoc(),
1540                     "error: unable to find operand: '" + OperandName + "'");
1541
1542   // If the instruction operand has multiple suboperands, but the parser
1543   // match class for the asm operand is still the default "ImmAsmOperand",
1544   // then handle each suboperand separately.
1545   if (Op->SubOpIdx == -1 && Operands[Idx].MINumOperands > 1) {
1546     Record *Rec = Operands[Idx].Rec;
1547     assert(Rec->isSubClassOf("Operand") && "Unexpected operand!");
1548     Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1549     if (MatchClass && MatchClass->getValueAsString("Name") == "Imm") {
1550       // Insert remaining suboperands after AsmOpIdx in II->AsmOperands.
1551       StringRef Token = Op->Token; // save this in case Op gets moved
1552       for (unsigned SI = 1, SE = Operands[Idx].MINumOperands; SI != SE; ++SI) {
1553         MatchableInfo::AsmOperand NewAsmOp(/*IsIsolatedToken=*/true, Token);
1554         NewAsmOp.SubOpIdx = SI;
1555         II->AsmOperands.insert(II->AsmOperands.begin()+AsmOpIdx+SI, NewAsmOp);
1556       }
1557       // Replace Op with first suboperand.
1558       Op = &II->AsmOperands[AsmOpIdx]; // update the pointer in case it moved
1559       Op->SubOpIdx = 0;
1560     }
1561   }
1562
1563   // Set up the operand class.
1564   Op->Class = getOperandClass(Operands[Idx], Op->SubOpIdx);
1565
1566   // If the named operand is tied, canonicalize it to the untied operand.
1567   // For example, something like:
1568   //   (outs GPR:$dst), (ins GPR:$src)
1569   // with an asmstring of
1570   //   "inc $src"
1571   // we want to canonicalize to:
1572   //   "inc $dst"
1573   // so that we know how to provide the $dst operand when filling in the result.
1574   int OITied = -1;
1575   if (Operands[Idx].MINumOperands == 1)
1576     OITied = Operands[Idx].getTiedRegister();
1577   if (OITied != -1) {
1578     // The tied operand index is an MIOperand index, find the operand that
1579     // contains it.
1580     std::pair<unsigned, unsigned> Idx = Operands.getSubOperandNumber(OITied);
1581     OperandName = Operands[Idx.first].Name;
1582     Op->SubOpIdx = Idx.second;
1583   }
1584
1585   Op->SrcOpName = OperandName;
1586 }
1587
1588 /// buildAliasOperandReference - When parsing an operand reference out of the
1589 /// matching string (e.g. "movsx $src, $dst"), determine what the class of the
1590 /// operand reference is by looking it up in the result pattern definition.
1591 void AsmMatcherInfo::buildAliasOperandReference(MatchableInfo *II,
1592                                                 StringRef OperandName,
1593                                                 MatchableInfo::AsmOperand &Op) {
1594   const CodeGenInstAlias &CGA = *II->DefRec.get<const CodeGenInstAlias*>();
1595
1596   // Set up the operand class.
1597   for (unsigned i = 0, e = CGA.ResultOperands.size(); i != e; ++i)
1598     if (CGA.ResultOperands[i].isRecord() &&
1599         CGA.ResultOperands[i].getName() == OperandName) {
1600       // It's safe to go with the first one we find, because CodeGenInstAlias
1601       // validates that all operands with the same name have the same record.
1602       Op.SubOpIdx = CGA.ResultInstOperandIndex[i].second;
1603       // Use the match class from the Alias definition, not the
1604       // destination instruction, as we may have an immediate that's
1605       // being munged by the match class.
1606       Op.Class = getOperandClass(CGA.ResultOperands[i].getRecord(),
1607                                  Op.SubOpIdx);
1608       Op.SrcOpName = OperandName;
1609       return;
1610     }
1611
1612   PrintFatalError(II->TheDef->getLoc(),
1613                   "error: unable to find operand: '" + OperandName + "'");
1614 }
1615
1616 void MatchableInfo::buildInstructionResultOperands() {
1617   const CodeGenInstruction *ResultInst = getResultInst();
1618
1619   // Loop over all operands of the result instruction, determining how to
1620   // populate them.
1621   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1622     const CGIOperandList::OperandInfo &OpInfo = ResultInst->Operands[i];
1623
1624     // If this is a tied operand, just copy from the previously handled operand.
1625     int TiedOp = -1;
1626     if (OpInfo.MINumOperands == 1)
1627       TiedOp = OpInfo.getTiedRegister();
1628     if (TiedOp != -1) {
1629       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1630       continue;
1631     }
1632
1633     // Find out what operand from the asmparser this MCInst operand comes from.
1634     int SrcOperand = findAsmOperandNamed(OpInfo.Name);
1635     if (OpInfo.Name.empty() || SrcOperand == -1) {
1636       // This may happen for operands that are tied to a suboperand of a
1637       // complex operand.  Simply use a dummy value here; nobody should
1638       // use this operand slot.
1639       // FIXME: The long term goal is for the MCOperand list to not contain
1640       // tied operands at all.
1641       ResOperands.push_back(ResOperand::getImmOp(0));
1642       continue;
1643     }
1644
1645     // Check if the one AsmOperand populates the entire operand.
1646     unsigned NumOperands = OpInfo.MINumOperands;
1647     if (AsmOperands[SrcOperand].SubOpIdx == -1) {
1648       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand, NumOperands));
1649       continue;
1650     }
1651
1652     // Add a separate ResOperand for each suboperand.
1653     for (unsigned AI = 0; AI < NumOperands; ++AI) {
1654       assert(AsmOperands[SrcOperand+AI].SubOpIdx == (int)AI &&
1655              AsmOperands[SrcOperand+AI].SrcOpName == OpInfo.Name &&
1656              "unexpected AsmOperands for suboperands");
1657       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand + AI, 1));
1658     }
1659   }
1660 }
1661
1662 void MatchableInfo::buildAliasResultOperands() {
1663   const CodeGenInstAlias &CGA = *DefRec.get<const CodeGenInstAlias*>();
1664   const CodeGenInstruction *ResultInst = getResultInst();
1665
1666   // Loop over all operands of the result instruction, determining how to
1667   // populate them.
1668   unsigned AliasOpNo = 0;
1669   unsigned LastOpNo = CGA.ResultInstOperandIndex.size();
1670   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1671     const CGIOperandList::OperandInfo *OpInfo = &ResultInst->Operands[i];
1672
1673     // If this is a tied operand, just copy from the previously handled operand.
1674     int TiedOp = -1;
1675     if (OpInfo->MINumOperands == 1)
1676       TiedOp = OpInfo->getTiedRegister();
1677     if (TiedOp != -1) {
1678       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1679       continue;
1680     }
1681
1682     // Handle all the suboperands for this operand.
1683     const std::string &OpName = OpInfo->Name;
1684     for ( ; AliasOpNo <  LastOpNo &&
1685             CGA.ResultInstOperandIndex[AliasOpNo].first == i; ++AliasOpNo) {
1686       int SubIdx = CGA.ResultInstOperandIndex[AliasOpNo].second;
1687
1688       // Find out what operand from the asmparser that this MCInst operand
1689       // comes from.
1690       switch (CGA.ResultOperands[AliasOpNo].Kind) {
1691       case CodeGenInstAlias::ResultOperand::K_Record: {
1692         StringRef Name = CGA.ResultOperands[AliasOpNo].getName();
1693         int SrcOperand = findAsmOperand(Name, SubIdx);
1694         if (SrcOperand == -1)
1695           PrintFatalError(TheDef->getLoc(), "Instruction '" +
1696                         TheDef->getName() + "' has operand '" + OpName +
1697                         "' that doesn't appear in asm string!");
1698         unsigned NumOperands = (SubIdx == -1 ? OpInfo->MINumOperands : 1);
1699         ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand,
1700                                                         NumOperands));
1701         break;
1702       }
1703       case CodeGenInstAlias::ResultOperand::K_Imm: {
1704         int64_t ImmVal = CGA.ResultOperands[AliasOpNo].getImm();
1705         ResOperands.push_back(ResOperand::getImmOp(ImmVal));
1706         break;
1707       }
1708       case CodeGenInstAlias::ResultOperand::K_Reg: {
1709         Record *Reg = CGA.ResultOperands[AliasOpNo].getRegister();
1710         ResOperands.push_back(ResOperand::getRegOp(Reg));
1711         break;
1712       }
1713       }
1714     }
1715   }
1716 }
1717
1718 static unsigned getConverterOperandID(const std::string &Name,
1719                                       SetVector<std::string> &Table,
1720                                       bool &IsNew) {
1721   IsNew = Table.insert(Name);
1722
1723   unsigned ID = IsNew ? Table.size() - 1 :
1724     std::find(Table.begin(), Table.end(), Name) - Table.begin();
1725
1726   assert(ID < Table.size());
1727
1728   return ID;
1729 }
1730
1731
1732 static void emitConvertFuncs(CodeGenTarget &Target, StringRef ClassName,
1733                              std::vector<std::unique_ptr<MatchableInfo>> &Infos,
1734                              raw_ostream &OS) {
1735   SetVector<std::string> OperandConversionKinds;
1736   SetVector<std::string> InstructionConversionKinds;
1737   std::vector<std::vector<uint8_t> > ConversionTable;
1738   size_t MaxRowLength = 2; // minimum is custom converter plus terminator.
1739
1740   // TargetOperandClass - This is the target's operand class, like X86Operand.
1741   std::string TargetOperandClass = Target.getName() + "Operand";
1742
1743   // Write the convert function to a separate stream, so we can drop it after
1744   // the enum. We'll build up the conversion handlers for the individual
1745   // operand types opportunistically as we encounter them.
1746   std::string ConvertFnBody;
1747   raw_string_ostream CvtOS(ConvertFnBody);
1748   // Start the unified conversion function.
1749   CvtOS << "void " << Target.getName() << ClassName << "::\n"
1750         << "convertToMCInst(unsigned Kind, MCInst &Inst, "
1751         << "unsigned Opcode,\n"
1752         << "                const OperandVector"
1753         << " &Operands) {\n"
1754         << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1755         << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1756         << "  Inst.setOpcode(Opcode);\n"
1757         << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1758         << "    switch (*p) {\n"
1759         << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1760         << "    case CVT_Reg:\n"
1761         << "      static_cast<" << TargetOperandClass
1762         << "&>(*Operands[*(p + 1)]).addRegOperands(Inst, 1);\n"
1763         << "      break;\n"
1764         << "    case CVT_Tied:\n"
1765         << "      Inst.addOperand(Inst.getOperand(*(p + 1)));\n"
1766         << "      break;\n";
1767
1768   std::string OperandFnBody;
1769   raw_string_ostream OpOS(OperandFnBody);
1770   // Start the operand number lookup function.
1771   OpOS << "void " << Target.getName() << ClassName << "::\n"
1772        << "convertToMapAndConstraints(unsigned Kind,\n";
1773   OpOS.indent(27);
1774   OpOS << "const OperandVector &Operands) {\n"
1775        << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1776        << "  unsigned NumMCOperands = 0;\n"
1777        << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1778        << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1779        << "    switch (*p) {\n"
1780        << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1781        << "    case CVT_Reg:\n"
1782        << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1783        << "      Operands[*(p + 1)]->setConstraint(\"r\");\n"
1784        << "      ++NumMCOperands;\n"
1785        << "      break;\n"
1786        << "    case CVT_Tied:\n"
1787        << "      ++NumMCOperands;\n"
1788        << "      break;\n";
1789
1790   // Pre-populate the operand conversion kinds with the standard always
1791   // available entries.
1792   OperandConversionKinds.insert("CVT_Done");
1793   OperandConversionKinds.insert("CVT_Reg");
1794   OperandConversionKinds.insert("CVT_Tied");
1795   enum { CVT_Done, CVT_Reg, CVT_Tied };
1796
1797   for (auto &II : Infos) {
1798     // Check if we have a custom match function.
1799     std::string AsmMatchConverter =
1800       II->getResultInst()->TheDef->getValueAsString("AsmMatchConverter");
1801     if (!AsmMatchConverter.empty() && II->UseInstAsmMatchConverter) {
1802       std::string Signature = "ConvertCustom_" + AsmMatchConverter;
1803       II->ConversionFnKind = Signature;
1804
1805       // Check if we have already generated this signature.
1806       if (!InstructionConversionKinds.insert(Signature))
1807         continue;
1808
1809       // Remember this converter for the kind enum.
1810       unsigned KindID = OperandConversionKinds.size();
1811       OperandConversionKinds.insert("CVT_" +
1812                                     getEnumNameForToken(AsmMatchConverter));
1813
1814       // Add the converter row for this instruction.
1815       ConversionTable.emplace_back();
1816       ConversionTable.back().push_back(KindID);
1817       ConversionTable.back().push_back(CVT_Done);
1818
1819       // Add the handler to the conversion driver function.
1820       CvtOS << "    case CVT_"
1821             << getEnumNameForToken(AsmMatchConverter) << ":\n"
1822             << "      " << AsmMatchConverter << "(Inst, Operands);\n"
1823             << "      break;\n";
1824
1825       // FIXME: Handle the operand number lookup for custom match functions.
1826       continue;
1827     }
1828
1829     // Build the conversion function signature.
1830     std::string Signature = "Convert";
1831
1832     std::vector<uint8_t> ConversionRow;
1833
1834     // Compute the convert enum and the case body.
1835     MaxRowLength = std::max(MaxRowLength, II->ResOperands.size()*2 + 1 );
1836
1837     for (unsigned i = 0, e = II->ResOperands.size(); i != e; ++i) {
1838       const MatchableInfo::ResOperand &OpInfo = II->ResOperands[i];
1839
1840       // Generate code to populate each result operand.
1841       switch (OpInfo.Kind) {
1842       case MatchableInfo::ResOperand::RenderAsmOperand: {
1843         // This comes from something we parsed.
1844         const MatchableInfo::AsmOperand &Op =
1845           II->AsmOperands[OpInfo.AsmOperandNum];
1846
1847         // Registers are always converted the same, don't duplicate the
1848         // conversion function based on them.
1849         Signature += "__";
1850         std::string Class;
1851         Class = Op.Class->isRegisterClass() ? "Reg" : Op.Class->ClassName;
1852         Signature += Class;
1853         Signature += utostr(OpInfo.MINumOperands);
1854         Signature += "_" + itostr(OpInfo.AsmOperandNum);
1855
1856         // Add the conversion kind, if necessary, and get the associated ID
1857         // the index of its entry in the vector).
1858         std::string Name = "CVT_" + (Op.Class->isRegisterClass() ? "Reg" :
1859                                      Op.Class->RenderMethod);
1860         Name = getEnumNameForToken(Name);
1861
1862         bool IsNewConverter = false;
1863         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1864                                             IsNewConverter);
1865
1866         // Add the operand entry to the instruction kind conversion row.
1867         ConversionRow.push_back(ID);
1868         ConversionRow.push_back(OpInfo.AsmOperandNum + 1);
1869
1870         if (!IsNewConverter)
1871           break;
1872
1873         // This is a new operand kind. Add a handler for it to the
1874         // converter driver.
1875         CvtOS << "    case " << Name << ":\n"
1876               << "      static_cast<" << TargetOperandClass
1877               << "&>(*Operands[*(p + 1)])." << Op.Class->RenderMethod
1878               << "(Inst, " << OpInfo.MINumOperands << ");\n"
1879               << "      break;\n";
1880
1881         // Add a handler for the operand number lookup.
1882         OpOS << "    case " << Name << ":\n"
1883              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n";
1884
1885         if (Op.Class->isRegisterClass())
1886           OpOS << "      Operands[*(p + 1)]->setConstraint(\"r\");\n";
1887         else
1888           OpOS << "      Operands[*(p + 1)]->setConstraint(\"m\");\n";
1889         OpOS << "      NumMCOperands += " << OpInfo.MINumOperands << ";\n"
1890              << "      break;\n";
1891         break;
1892       }
1893       case MatchableInfo::ResOperand::TiedOperand: {
1894         // If this operand is tied to a previous one, just copy the MCInst
1895         // operand from the earlier one.We can only tie single MCOperand values.
1896         assert(OpInfo.MINumOperands == 1 && "Not a singular MCOperand");
1897         unsigned TiedOp = OpInfo.TiedOperandNum;
1898         assert(i > TiedOp && "Tied operand precedes its target!");
1899         Signature += "__Tie" + utostr(TiedOp);
1900         ConversionRow.push_back(CVT_Tied);
1901         ConversionRow.push_back(TiedOp);
1902         break;
1903       }
1904       case MatchableInfo::ResOperand::ImmOperand: {
1905         int64_t Val = OpInfo.ImmVal;
1906         std::string Ty = "imm_" + itostr(Val);
1907         Ty = getEnumNameForToken(Ty);
1908         Signature += "__" + Ty;
1909
1910         std::string Name = "CVT_" + Ty;
1911         bool IsNewConverter = false;
1912         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1913                                             IsNewConverter);
1914         // Add the operand entry to the instruction kind conversion row.
1915         ConversionRow.push_back(ID);
1916         ConversionRow.push_back(0);
1917
1918         if (!IsNewConverter)
1919           break;
1920
1921         CvtOS << "    case " << Name << ":\n"
1922               << "      Inst.addOperand(MCOperand::createImm(" << Val << "));\n"
1923               << "      break;\n";
1924
1925         OpOS << "    case " << Name << ":\n"
1926              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1927              << "      Operands[*(p + 1)]->setConstraint(\"\");\n"
1928              << "      ++NumMCOperands;\n"
1929              << "      break;\n";
1930         break;
1931       }
1932       case MatchableInfo::ResOperand::RegOperand: {
1933         std::string Reg, Name;
1934         if (!OpInfo.Register) {
1935           Name = "reg0";
1936           Reg = "0";
1937         } else {
1938           Reg = getQualifiedName(OpInfo.Register);
1939           Name = "reg" + OpInfo.Register->getName();
1940         }
1941         Signature += "__" + Name;
1942         Name = "CVT_" + Name;
1943         bool IsNewConverter = false;
1944         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1945                                             IsNewConverter);
1946         // Add the operand entry to the instruction kind conversion row.
1947         ConversionRow.push_back(ID);
1948         ConversionRow.push_back(0);
1949
1950         if (!IsNewConverter)
1951           break;
1952         CvtOS << "    case " << Name << ":\n"
1953               << "      Inst.addOperand(MCOperand::createReg(" << Reg << "));\n"
1954               << "      break;\n";
1955
1956         OpOS << "    case " << Name << ":\n"
1957              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1958              << "      Operands[*(p + 1)]->setConstraint(\"m\");\n"
1959              << "      ++NumMCOperands;\n"
1960              << "      break;\n";
1961       }
1962       }
1963     }
1964
1965     // If there were no operands, add to the signature to that effect
1966     if (Signature == "Convert")
1967       Signature += "_NoOperands";
1968
1969     II->ConversionFnKind = Signature;
1970
1971     // Save the signature. If we already have it, don't add a new row
1972     // to the table.
1973     if (!InstructionConversionKinds.insert(Signature))
1974       continue;
1975
1976     // Add the row to the table.
1977     ConversionTable.push_back(std::move(ConversionRow));
1978   }
1979
1980   // Finish up the converter driver function.
1981   CvtOS << "    }\n  }\n}\n\n";
1982
1983   // Finish up the operand number lookup function.
1984   OpOS << "    }\n  }\n}\n\n";
1985
1986   OS << "namespace {\n";
1987
1988   // Output the operand conversion kind enum.
1989   OS << "enum OperatorConversionKind {\n";
1990   for (unsigned i = 0, e = OperandConversionKinds.size(); i != e; ++i)
1991     OS << "  " << OperandConversionKinds[i] << ",\n";
1992   OS << "  CVT_NUM_CONVERTERS\n";
1993   OS << "};\n\n";
1994
1995   // Output the instruction conversion kind enum.
1996   OS << "enum InstructionConversionKind {\n";
1997   for (const std::string &Signature : InstructionConversionKinds)
1998     OS << "  " << Signature << ",\n";
1999   OS << "  CVT_NUM_SIGNATURES\n";
2000   OS << "};\n\n";
2001
2002
2003   OS << "} // end anonymous namespace\n\n";
2004
2005   // Output the conversion table.
2006   OS << "static const uint8_t ConversionTable[CVT_NUM_SIGNATURES]["
2007      << MaxRowLength << "] = {\n";
2008
2009   for (unsigned Row = 0, ERow = ConversionTable.size(); Row != ERow; ++Row) {
2010     assert(ConversionTable[Row].size() % 2 == 0 && "bad conversion row!");
2011     OS << "  // " << InstructionConversionKinds[Row] << "\n";
2012     OS << "  { ";
2013     for (unsigned i = 0, e = ConversionTable[Row].size(); i != e; i += 2)
2014       OS << OperandConversionKinds[ConversionTable[Row][i]] << ", "
2015          << (unsigned)(ConversionTable[Row][i + 1]) << ", ";
2016     OS << "CVT_Done },\n";
2017   }
2018
2019   OS << "};\n\n";
2020
2021   // Spit out the conversion driver function.
2022   OS << CvtOS.str();
2023
2024   // Spit out the operand number lookup function.
2025   OS << OpOS.str();
2026 }
2027
2028 /// emitMatchClassEnumeration - Emit the enumeration for match class kinds.
2029 static void emitMatchClassEnumeration(CodeGenTarget &Target,
2030                                       std::forward_list<ClassInfo> &Infos,
2031                                       raw_ostream &OS) {
2032   OS << "namespace {\n\n";
2033
2034   OS << "/// MatchClassKind - The kinds of classes which participate in\n"
2035      << "/// instruction matching.\n";
2036   OS << "enum MatchClassKind {\n";
2037   OS << "  InvalidMatchClass = 0,\n";
2038   for (const auto &CI : Infos) {
2039     OS << "  " << CI.Name << ", // ";
2040     if (CI.Kind == ClassInfo::Token) {
2041       OS << "'" << CI.ValueName << "'\n";
2042     } else if (CI.isRegisterClass()) {
2043       if (!CI.ValueName.empty())
2044         OS << "register class '" << CI.ValueName << "'\n";
2045       else
2046         OS << "derived register class\n";
2047     } else {
2048       OS << "user defined class '" << CI.ValueName << "'\n";
2049     }
2050   }
2051   OS << "  NumMatchClassKinds\n";
2052   OS << "};\n\n";
2053
2054   OS << "}\n\n";
2055 }
2056
2057 /// emitValidateOperandClass - Emit the function to validate an operand class.
2058 static void emitValidateOperandClass(AsmMatcherInfo &Info,
2059                                      raw_ostream &OS) {
2060   OS << "static unsigned validateOperandClass(MCParsedAsmOperand &GOp, "
2061      << "MatchClassKind Kind) {\n";
2062   OS << "  " << Info.Target.getName() << "Operand &Operand = ("
2063      << Info.Target.getName() << "Operand&)GOp;\n";
2064
2065   // The InvalidMatchClass is not to match any operand.
2066   OS << "  if (Kind == InvalidMatchClass)\n";
2067   OS << "    return MCTargetAsmParser::Match_InvalidOperand;\n\n";
2068
2069   // Check for Token operands first.
2070   // FIXME: Use a more specific diagnostic type.
2071   OS << "  if (Operand.isToken())\n";
2072   OS << "    return isSubclass(matchTokenString(Operand.getToken()), Kind) ?\n"
2073      << "             MCTargetAsmParser::Match_Success :\n"
2074      << "             MCTargetAsmParser::Match_InvalidOperand;\n\n";
2075
2076   // Check the user classes. We don't care what order since we're only
2077   // actually matching against one of them.
2078   for (const auto &CI : Info.Classes) {
2079     if (!CI.isUserClass())
2080       continue;
2081
2082     OS << "  // '" << CI.ClassName << "' class\n";
2083     OS << "  if (Kind == " << CI.Name << ") {\n";
2084     OS << "    if (Operand." << CI.PredicateMethod << "())\n";
2085     OS << "      return MCTargetAsmParser::Match_Success;\n";
2086     if (!CI.DiagnosticType.empty())
2087       OS << "    return " << Info.Target.getName() << "AsmParser::Match_"
2088          << CI.DiagnosticType << ";\n";
2089     OS << "  }\n\n";
2090   }
2091
2092   // Check for register operands, including sub-classes.
2093   OS << "  if (Operand.isReg()) {\n";
2094   OS << "    MatchClassKind OpKind;\n";
2095   OS << "    switch (Operand.getReg()) {\n";
2096   OS << "    default: OpKind = InvalidMatchClass; break;\n";
2097   for (const auto &RC : Info.RegisterClasses)
2098     OS << "    case " << Info.Target.getName() << "::"
2099        << RC.first->getName() << ": OpKind = " << RC.second->Name
2100        << "; break;\n";
2101   OS << "    }\n";
2102   OS << "    return isSubclass(OpKind, Kind) ? "
2103      << "MCTargetAsmParser::Match_Success :\n                             "
2104      << "         MCTargetAsmParser::Match_InvalidOperand;\n  }\n\n";
2105
2106   // Generic fallthrough match failure case for operands that don't have
2107   // specialized diagnostic types.
2108   OS << "  return MCTargetAsmParser::Match_InvalidOperand;\n";
2109   OS << "}\n\n";
2110 }
2111
2112 /// emitIsSubclass - Emit the subclass predicate function.
2113 static void emitIsSubclass(CodeGenTarget &Target,
2114                            std::forward_list<ClassInfo> &Infos,
2115                            raw_ostream &OS) {
2116   OS << "/// isSubclass - Compute whether \\p A is a subclass of \\p B.\n";
2117   OS << "static bool isSubclass(MatchClassKind A, MatchClassKind B) {\n";
2118   OS << "  if (A == B)\n";
2119   OS << "    return true;\n\n";
2120
2121   std::string OStr;
2122   raw_string_ostream SS(OStr);
2123   unsigned Count = 0;
2124   SS << "  switch (A) {\n";
2125   SS << "  default:\n";
2126   SS << "    return false;\n";
2127   for (const auto &A : Infos) {
2128     std::vector<StringRef> SuperClasses;
2129     for (const auto &B : Infos) {
2130       if (&A != &B && A.isSubsetOf(B))
2131         SuperClasses.push_back(B.Name);
2132     }
2133
2134     if (SuperClasses.empty())
2135       continue;
2136     ++Count;
2137
2138     SS << "\n  case " << A.Name << ":\n";
2139
2140     if (SuperClasses.size() == 1) {
2141       SS << "    return B == " << SuperClasses.back().str() << ";\n";
2142       continue;
2143     }
2144
2145     if (!SuperClasses.empty()) {
2146       SS << "    switch (B) {\n";
2147       SS << "    default: return false;\n";
2148       for (unsigned i = 0, e = SuperClasses.size(); i != e; ++i)
2149         SS << "    case " << SuperClasses[i].str() << ": return true;\n";
2150       SS << "    }\n";
2151     } else {
2152       // No case statement to emit
2153       SS << "    return false;\n";
2154     }
2155   }
2156   SS << "  }\n";
2157
2158   // If there were case statements emitted into the string stream, write them
2159   // to the output stream, otherwise write the default.
2160   if (Count)
2161     OS << SS.str();
2162   else
2163     OS << "  return false;\n";
2164
2165   OS << "}\n\n";
2166 }
2167
2168 /// emitMatchTokenString - Emit the function to match a token string to the
2169 /// appropriate match class value.
2170 static void emitMatchTokenString(CodeGenTarget &Target,
2171                                  std::forward_list<ClassInfo> &Infos,
2172                                  raw_ostream &OS) {
2173   // Construct the match list.
2174   std::vector<StringMatcher::StringPair> Matches;
2175   for (const auto &CI : Infos) {
2176     if (CI.Kind == ClassInfo::Token)
2177       Matches.emplace_back(CI.ValueName, "return " + CI.Name + ";");
2178   }
2179
2180   OS << "static MatchClassKind matchTokenString(StringRef Name) {\n";
2181
2182   StringMatcher("Name", Matches, OS).Emit();
2183
2184   OS << "  return InvalidMatchClass;\n";
2185   OS << "}\n\n";
2186 }
2187
2188 /// emitMatchRegisterName - Emit the function to match a string to the target
2189 /// specific register enum.
2190 static void emitMatchRegisterName(CodeGenTarget &Target, Record *AsmParser,
2191                                   raw_ostream &OS) {
2192   // Construct the match list.
2193   std::vector<StringMatcher::StringPair> Matches;
2194   const auto &Regs = Target.getRegBank().getRegisters();
2195   for (const CodeGenRegister &Reg : Regs) {
2196     if (Reg.TheDef->getValueAsString("AsmName").empty())
2197       continue;
2198
2199     Matches.emplace_back(Reg.TheDef->getValueAsString("AsmName"),
2200                          "return " + utostr(Reg.EnumValue) + ";");
2201   }
2202
2203   OS << "static unsigned MatchRegisterName(StringRef Name) {\n";
2204
2205   StringMatcher("Name", Matches, OS).Emit();
2206
2207   OS << "  return 0;\n";
2208   OS << "}\n\n";
2209 }
2210
2211 static const char *getMinimalTypeForRange(uint64_t Range) {
2212   assert(Range <= 0xFFFFFFFFFFFFFFFFULL && "Enum too large");
2213   if (Range > 0xFFFFFFFFULL)
2214     return "uint64_t";
2215   if (Range > 0xFFFF)
2216     return "uint32_t";
2217   if (Range > 0xFF)
2218     return "uint16_t";
2219   return "uint8_t";
2220 }
2221
2222 static const char *getMinimalRequiredFeaturesType(const AsmMatcherInfo &Info) {
2223   uint64_t MaxIndex = Info.SubtargetFeatures.size();
2224   if (MaxIndex > 0)
2225     MaxIndex--;
2226   return getMinimalTypeForRange(1ULL << MaxIndex);
2227 }
2228
2229 /// emitSubtargetFeatureFlagEnumeration - Emit the subtarget feature flag
2230 /// definitions.
2231 static void emitSubtargetFeatureFlagEnumeration(AsmMatcherInfo &Info,
2232                                                 raw_ostream &OS) {
2233   OS << "// Flags for subtarget features that participate in "
2234      << "instruction matching.\n";
2235   OS << "enum SubtargetFeatureFlag : " << getMinimalRequiredFeaturesType(Info)
2236      << " {\n";
2237   for (const auto &SF : Info.SubtargetFeatures) {
2238     const SubtargetFeatureInfo &SFI = SF.second;
2239     OS << "  " << SFI.getEnumName() << " = (1ULL << " << SFI.Index << "),\n";
2240   }
2241   OS << "  Feature_None = 0\n";
2242   OS << "};\n\n";
2243 }
2244
2245 /// emitOperandDiagnosticTypes - Emit the operand matching diagnostic types.
2246 static void emitOperandDiagnosticTypes(AsmMatcherInfo &Info, raw_ostream &OS) {
2247   // Get the set of diagnostic types from all of the operand classes.
2248   std::set<StringRef> Types;
2249   for (std::map<Record*, ClassInfo*>::const_iterator
2250        I = Info.AsmOperandClasses.begin(),
2251        E = Info.AsmOperandClasses.end(); I != E; ++I) {
2252     if (!I->second->DiagnosticType.empty())
2253       Types.insert(I->second->DiagnosticType);
2254   }
2255
2256   if (Types.empty()) return;
2257
2258   // Now emit the enum entries.
2259   for (std::set<StringRef>::const_iterator I = Types.begin(), E = Types.end();
2260        I != E; ++I)
2261     OS << "  Match_" << *I << ",\n";
2262   OS << "  END_OPERAND_DIAGNOSTIC_TYPES\n";
2263 }
2264
2265 /// emitGetSubtargetFeatureName - Emit the helper function to get the
2266 /// user-level name for a subtarget feature.
2267 static void emitGetSubtargetFeatureName(AsmMatcherInfo &Info, raw_ostream &OS) {
2268   OS << "// User-level names for subtarget features that participate in\n"
2269      << "// instruction matching.\n"
2270      << "static const char *getSubtargetFeatureName(uint64_t Val) {\n";
2271   if (!Info.SubtargetFeatures.empty()) {
2272     OS << "  switch(Val) {\n";
2273     for (const auto &SF : Info.SubtargetFeatures) {
2274       const SubtargetFeatureInfo &SFI = SF.second;
2275       // FIXME: Totally just a placeholder name to get the algorithm working.
2276       OS << "  case " << SFI.getEnumName() << ": return \""
2277          << SFI.TheDef->getValueAsString("PredicateName") << "\";\n";
2278     }
2279     OS << "  default: return \"(unknown)\";\n";
2280     OS << "  }\n";
2281   } else {
2282     // Nothing to emit, so skip the switch
2283     OS << "  return \"(unknown)\";\n";
2284   }
2285   OS << "}\n\n";
2286 }
2287
2288 /// emitComputeAvailableFeatures - Emit the function to compute the list of
2289 /// available features given a subtarget.
2290 static void emitComputeAvailableFeatures(AsmMatcherInfo &Info,
2291                                          raw_ostream &OS) {
2292   std::string ClassName =
2293     Info.AsmParser->getValueAsString("AsmParserClassName");
2294
2295   OS << "uint64_t " << Info.Target.getName() << ClassName << "::\n"
2296      << "ComputeAvailableFeatures(const FeatureBitset& FB) const {\n";
2297   OS << "  uint64_t Features = 0;\n";
2298   for (const auto &SF : Info.SubtargetFeatures) {
2299     const SubtargetFeatureInfo &SFI = SF.second;
2300
2301     OS << "  if (";
2302     std::string CondStorage =
2303       SFI.TheDef->getValueAsString("AssemblerCondString");
2304     StringRef Conds = CondStorage;
2305     std::pair<StringRef,StringRef> Comma = Conds.split(',');
2306     bool First = true;
2307     do {
2308       if (!First)
2309         OS << " && ";
2310
2311       bool Neg = false;
2312       StringRef Cond = Comma.first;
2313       if (Cond[0] == '!') {
2314         Neg = true;
2315         Cond = Cond.substr(1);
2316       }
2317
2318       OS << "(";
2319       if (Neg)
2320         OS << "!";
2321       OS << "FB[" << Info.Target.getName() << "::" << Cond << "])";
2322
2323       if (Comma.second.empty())
2324         break;
2325
2326       First = false;
2327       Comma = Comma.second.split(',');
2328     } while (true);
2329
2330     OS << ")\n";
2331     OS << "    Features |= " << SFI.getEnumName() << ";\n";
2332   }
2333   OS << "  return Features;\n";
2334   OS << "}\n\n";
2335 }
2336
2337 static std::string GetAliasRequiredFeatures(Record *R,
2338                                             const AsmMatcherInfo &Info) {
2339   std::vector<Record*> ReqFeatures = R->getValueAsListOfDefs("Predicates");
2340   std::string Result;
2341   unsigned NumFeatures = 0;
2342   for (unsigned i = 0, e = ReqFeatures.size(); i != e; ++i) {
2343     const SubtargetFeatureInfo *F = Info.getSubtargetFeature(ReqFeatures[i]);
2344
2345     if (!F)
2346       PrintFatalError(R->getLoc(), "Predicate '" + ReqFeatures[i]->getName() +
2347                     "' is not marked as an AssemblerPredicate!");
2348
2349     if (NumFeatures)
2350       Result += '|';
2351
2352     Result += F->getEnumName();
2353     ++NumFeatures;
2354   }
2355
2356   if (NumFeatures > 1)
2357     Result = '(' + Result + ')';
2358   return Result;
2359 }
2360
2361 static void emitMnemonicAliasVariant(raw_ostream &OS,const AsmMatcherInfo &Info,
2362                                      std::vector<Record*> &Aliases,
2363                                      unsigned Indent = 0,
2364                                   StringRef AsmParserVariantName = StringRef()){
2365   // Keep track of all the aliases from a mnemonic.  Use an std::map so that the
2366   // iteration order of the map is stable.
2367   std::map<std::string, std::vector<Record*> > AliasesFromMnemonic;
2368
2369   for (unsigned i = 0, e = Aliases.size(); i != e; ++i) {
2370     Record *R = Aliases[i];
2371     // FIXME: Allow AssemblerVariantName to be a comma separated list.
2372     std::string AsmVariantName = R->getValueAsString("AsmVariantName");
2373     if (AsmVariantName != AsmParserVariantName)
2374       continue;
2375     AliasesFromMnemonic[R->getValueAsString("FromMnemonic")].push_back(R);
2376   }
2377   if (AliasesFromMnemonic.empty())
2378     return;
2379
2380   // Process each alias a "from" mnemonic at a time, building the code executed
2381   // by the string remapper.
2382   std::vector<StringMatcher::StringPair> Cases;
2383   for (std::map<std::string, std::vector<Record*> >::iterator
2384        I = AliasesFromMnemonic.begin(), E = AliasesFromMnemonic.end();
2385        I != E; ++I) {
2386     const std::vector<Record*> &ToVec = I->second;
2387
2388     // Loop through each alias and emit code that handles each case.  If there
2389     // are two instructions without predicates, emit an error.  If there is one,
2390     // emit it last.
2391     std::string MatchCode;
2392     int AliasWithNoPredicate = -1;
2393
2394     for (unsigned i = 0, e = ToVec.size(); i != e; ++i) {
2395       Record *R = ToVec[i];
2396       std::string FeatureMask = GetAliasRequiredFeatures(R, Info);
2397
2398       // If this unconditionally matches, remember it for later and diagnose
2399       // duplicates.
2400       if (FeatureMask.empty()) {
2401         if (AliasWithNoPredicate != -1) {
2402           // We can't have two aliases from the same mnemonic with no predicate.
2403           PrintError(ToVec[AliasWithNoPredicate]->getLoc(),
2404                      "two MnemonicAliases with the same 'from' mnemonic!");
2405           PrintFatalError(R->getLoc(), "this is the other MnemonicAlias.");
2406         }
2407
2408         AliasWithNoPredicate = i;
2409         continue;
2410       }
2411       if (R->getValueAsString("ToMnemonic") == I->first)
2412         PrintFatalError(R->getLoc(), "MnemonicAlias to the same string");
2413
2414       if (!MatchCode.empty())
2415         MatchCode += "else ";
2416       MatchCode += "if ((Features & " + FeatureMask + ") == "+FeatureMask+")\n";
2417       MatchCode += "  Mnemonic = \"" +R->getValueAsString("ToMnemonic")+"\";\n";
2418     }
2419
2420     if (AliasWithNoPredicate != -1) {
2421       Record *R = ToVec[AliasWithNoPredicate];
2422       if (!MatchCode.empty())
2423         MatchCode += "else\n  ";
2424       MatchCode += "Mnemonic = \"" + R->getValueAsString("ToMnemonic")+"\";\n";
2425     }
2426
2427     MatchCode += "return;";
2428
2429     Cases.push_back(std::make_pair(I->first, MatchCode));
2430   }
2431   StringMatcher("Mnemonic", Cases, OS).Emit(Indent);
2432 }
2433
2434 /// emitMnemonicAliases - If the target has any MnemonicAlias<> definitions,
2435 /// emit a function for them and return true, otherwise return false.
2436 static bool emitMnemonicAliases(raw_ostream &OS, const AsmMatcherInfo &Info,
2437                                 CodeGenTarget &Target) {
2438   // Ignore aliases when match-prefix is set.
2439   if (!MatchPrefix.empty())
2440     return false;
2441
2442   std::vector<Record*> Aliases =
2443     Info.getRecords().getAllDerivedDefinitions("MnemonicAlias");
2444   if (Aliases.empty()) return false;
2445
2446   OS << "static void applyMnemonicAliases(StringRef &Mnemonic, "
2447     "uint64_t Features, unsigned VariantID) {\n";
2448   OS << "  switch (VariantID) {\n";
2449   unsigned VariantCount = Target.getAsmParserVariantCount();
2450   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2451     Record *AsmVariant = Target.getAsmParserVariant(VC);
2452     int AsmParserVariantNo = AsmVariant->getValueAsInt("Variant");
2453     std::string AsmParserVariantName = AsmVariant->getValueAsString("Name");
2454     OS << "    case " << AsmParserVariantNo << ":\n";
2455     emitMnemonicAliasVariant(OS, Info, Aliases, /*Indent=*/2,
2456                              AsmParserVariantName);
2457     OS << "    break;\n";
2458   }
2459   OS << "  }\n";
2460
2461   // Emit aliases that apply to all variants.
2462   emitMnemonicAliasVariant(OS, Info, Aliases);
2463
2464   OS << "}\n\n";
2465
2466   return true;
2467 }
2468
2469 static void emitCustomOperandParsing(raw_ostream &OS, CodeGenTarget &Target,
2470                               const AsmMatcherInfo &Info, StringRef ClassName,
2471                               StringToOffsetTable &StringTable,
2472                               unsigned MaxMnemonicIndex) {
2473   unsigned MaxMask = 0;
2474   for (std::vector<OperandMatchEntry>::const_iterator it =
2475        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2476        it != ie; ++it) {
2477     MaxMask |= it->OperandMask;
2478   }
2479
2480   // Emit the static custom operand parsing table;
2481   OS << "namespace {\n";
2482   OS << "  struct OperandMatchEntry {\n";
2483   OS << "    " << getMinimalRequiredFeaturesType(Info)
2484                << " RequiredFeatures;\n";
2485   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2486                << " Mnemonic;\n";
2487   OS << "    " << getMinimalTypeForRange(std::distance(
2488                       Info.Classes.begin(), Info.Classes.end())) << " Class;\n";
2489   OS << "    " << getMinimalTypeForRange(MaxMask)
2490                << " OperandMask;\n\n";
2491   OS << "    StringRef getMnemonic() const {\n";
2492   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2493   OS << "                       MnemonicTable[Mnemonic]);\n";
2494   OS << "    }\n";
2495   OS << "  };\n\n";
2496
2497   OS << "  // Predicate for searching for an opcode.\n";
2498   OS << "  struct LessOpcodeOperand {\n";
2499   OS << "    bool operator()(const OperandMatchEntry &LHS, StringRef RHS) {\n";
2500   OS << "      return LHS.getMnemonic()  < RHS;\n";
2501   OS << "    }\n";
2502   OS << "    bool operator()(StringRef LHS, const OperandMatchEntry &RHS) {\n";
2503   OS << "      return LHS < RHS.getMnemonic();\n";
2504   OS << "    }\n";
2505   OS << "    bool operator()(const OperandMatchEntry &LHS,";
2506   OS << " const OperandMatchEntry &RHS) {\n";
2507   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2508   OS << "    }\n";
2509   OS << "  };\n";
2510
2511   OS << "} // end anonymous namespace.\n\n";
2512
2513   OS << "static const OperandMatchEntry OperandMatchTable["
2514      << Info.OperandMatchInfo.size() << "] = {\n";
2515
2516   OS << "  /* Operand List Mask, Mnemonic, Operand Class, Features */\n";
2517   for (std::vector<OperandMatchEntry>::const_iterator it =
2518        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2519        it != ie; ++it) {
2520     const OperandMatchEntry &OMI = *it;
2521     const MatchableInfo &II = *OMI.MI;
2522
2523     OS << "  { ";
2524
2525     // Write the required features mask.
2526     if (!II.RequiredFeatures.empty()) {
2527       for (unsigned i = 0, e = II.RequiredFeatures.size(); i != e; ++i) {
2528         if (i) OS << "|";
2529         OS << II.RequiredFeatures[i]->getEnumName();
2530       }
2531     } else
2532       OS << "0";
2533
2534     // Store a pascal-style length byte in the mnemonic.
2535     std::string LenMnemonic = char(II.Mnemonic.size()) + II.Mnemonic.str();
2536     OS << ", " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2537        << " /* " << II.Mnemonic << " */, ";
2538
2539     OS << OMI.CI->Name;
2540
2541     OS << ", " << OMI.OperandMask;
2542     OS << " /* ";
2543     bool printComma = false;
2544     for (int i = 0, e = 31; i !=e; ++i)
2545       if (OMI.OperandMask & (1 << i)) {
2546         if (printComma)
2547           OS << ", ";
2548         OS << i;
2549         printComma = true;
2550       }
2551     OS << " */";
2552
2553     OS << " },\n";
2554   }
2555   OS << "};\n\n";
2556
2557   // Emit the operand class switch to call the correct custom parser for
2558   // the found operand class.
2559   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2560      << Target.getName() << ClassName << "::\n"
2561      << "tryCustomParseOperand(OperandVector"
2562      << " &Operands,\n                      unsigned MCK) {\n\n"
2563      << "  switch(MCK) {\n";
2564
2565   for (const auto &CI : Info.Classes) {
2566     if (CI.ParserMethod.empty())
2567       continue;
2568     OS << "  case " << CI.Name << ":\n"
2569        << "    return " << CI.ParserMethod << "(Operands);\n";
2570   }
2571
2572   OS << "  default:\n";
2573   OS << "    return MatchOperand_NoMatch;\n";
2574   OS << "  }\n";
2575   OS << "  return MatchOperand_NoMatch;\n";
2576   OS << "}\n\n";
2577
2578   // Emit the static custom operand parser. This code is very similar with
2579   // the other matcher. Also use MatchResultTy here just in case we go for
2580   // a better error handling.
2581   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2582      << Target.getName() << ClassName << "::\n"
2583      << "MatchOperandParserImpl(OperandVector"
2584      << " &Operands,\n                       StringRef Mnemonic) {\n";
2585
2586   // Emit code to get the available features.
2587   OS << "  // Get the current feature set.\n";
2588   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2589
2590   OS << "  // Get the next operand index.\n";
2591   OS << "  unsigned NextOpNum = Operands.size()-1;\n";
2592
2593   // Emit code to search the table.
2594   OS << "  // Search the table.\n";
2595   OS << "  std::pair<const OperandMatchEntry*, const OperandMatchEntry*>";
2596   OS << " MnemonicRange =\n";
2597   OS << "    std::equal_range(OperandMatchTable, OperandMatchTable+"
2598      << Info.OperandMatchInfo.size() << ", Mnemonic,\n"
2599      << "                     LessOpcodeOperand());\n\n";
2600
2601   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2602   OS << "    return MatchOperand_NoMatch;\n\n";
2603
2604   OS << "  for (const OperandMatchEntry *it = MnemonicRange.first,\n"
2605      << "       *ie = MnemonicRange.second; it != ie; ++it) {\n";
2606
2607   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2608   OS << "    assert(Mnemonic == it->getMnemonic());\n\n";
2609
2610   // Emit check that the required features are available.
2611   OS << "    // check if the available features match\n";
2612   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2613      << "!= it->RequiredFeatures) {\n";
2614   OS << "      continue;\n";
2615   OS << "    }\n\n";
2616
2617   // Emit check to ensure the operand number matches.
2618   OS << "    // check if the operand in question has a custom parser.\n";
2619   OS << "    if (!(it->OperandMask & (1 << NextOpNum)))\n";
2620   OS << "      continue;\n\n";
2621
2622   // Emit call to the custom parser method
2623   OS << "    // call custom parse method to handle the operand\n";
2624   OS << "    OperandMatchResultTy Result = ";
2625   OS << "tryCustomParseOperand(Operands, it->Class);\n";
2626   OS << "    if (Result != MatchOperand_NoMatch)\n";
2627   OS << "      return Result;\n";
2628   OS << "  }\n\n";
2629
2630   OS << "  // Okay, we had no match.\n";
2631   OS << "  return MatchOperand_NoMatch;\n";
2632   OS << "}\n\n";
2633 }
2634
2635 void AsmMatcherEmitter::run(raw_ostream &OS) {
2636   CodeGenTarget Target(Records);
2637   Record *AsmParser = Target.getAsmParser();
2638   std::string ClassName = AsmParser->getValueAsString("AsmParserClassName");
2639
2640   // Compute the information on the instructions to match.
2641   AsmMatcherInfo Info(AsmParser, Target, Records);
2642   Info.buildInfo();
2643
2644   // Sort the instruction table using the partial order on classes. We use
2645   // stable_sort to ensure that ambiguous instructions are still
2646   // deterministically ordered.
2647   std::stable_sort(Info.Matchables.begin(), Info.Matchables.end(),
2648                    [](const std::unique_ptr<MatchableInfo> &a,
2649                       const std::unique_ptr<MatchableInfo> &b){
2650                      return *a < *b;});
2651
2652   DEBUG_WITH_TYPE("instruction_info", {
2653       for (const auto &MI : Info.Matchables)
2654         MI->dump();
2655     });
2656
2657   // Check for ambiguous matchables.
2658   DEBUG_WITH_TYPE("ambiguous_instrs", {
2659     unsigned NumAmbiguous = 0;
2660     for (auto I = Info.Matchables.begin(), E = Info.Matchables.end(); I != E;
2661          ++I) {
2662       for (auto J = std::next(I); J != E; ++J) {
2663         const MatchableInfo &A = **I;
2664         const MatchableInfo &B = **J;
2665
2666         if (A.couldMatchAmbiguouslyWith(B)) {
2667           errs() << "warning: ambiguous matchables:\n";
2668           A.dump();
2669           errs() << "\nis incomparable with:\n";
2670           B.dump();
2671           errs() << "\n\n";
2672           ++NumAmbiguous;
2673         }
2674       }
2675     }
2676     if (NumAmbiguous)
2677       errs() << "warning: " << NumAmbiguous
2678              << " ambiguous matchables!\n";
2679   });
2680
2681   // Compute the information on the custom operand parsing.
2682   Info.buildOperandMatchInfo();
2683
2684   // Write the output.
2685
2686   // Information for the class declaration.
2687   OS << "\n#ifdef GET_ASSEMBLER_HEADER\n";
2688   OS << "#undef GET_ASSEMBLER_HEADER\n";
2689   OS << "  // This should be included into the middle of the declaration of\n";
2690   OS << "  // your subclasses implementation of MCTargetAsmParser.\n";
2691   OS << "  uint64_t ComputeAvailableFeatures(const FeatureBitset& FB) const;\n";
2692   OS << "  void convertToMCInst(unsigned Kind, MCInst &Inst, "
2693      << "unsigned Opcode,\n"
2694      << "                       const OperandVector "
2695      << "&Operands);\n";
2696   OS << "  void convertToMapAndConstraints(unsigned Kind,\n                ";
2697   OS << "           const OperandVector &Operands) override;\n";
2698   OS << "  bool mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) override;\n";
2699   OS << "  unsigned MatchInstructionImpl(const OperandVector &Operands,\n"
2700      << "                                MCInst &Inst,\n"
2701      << "                                uint64_t &ErrorInfo,"
2702      << " bool matchingInlineAsm,\n"
2703      << "                                unsigned VariantID = 0);\n";
2704
2705   if (!Info.OperandMatchInfo.empty()) {
2706     OS << "\n  enum OperandMatchResultTy {\n";
2707     OS << "    MatchOperand_Success,    // operand matched successfully\n";
2708     OS << "    MatchOperand_NoMatch,    // operand did not match\n";
2709     OS << "    MatchOperand_ParseFail   // operand matched but had errors\n";
2710     OS << "  };\n";
2711     OS << "  OperandMatchResultTy MatchOperandParserImpl(\n";
2712     OS << "    OperandVector &Operands,\n";
2713     OS << "    StringRef Mnemonic);\n";
2714
2715     OS << "  OperandMatchResultTy tryCustomParseOperand(\n";
2716     OS << "    OperandVector &Operands,\n";
2717     OS << "    unsigned MCK);\n\n";
2718   }
2719
2720   OS << "#endif // GET_ASSEMBLER_HEADER_INFO\n\n";
2721
2722   // Emit the operand match diagnostic enum names.
2723   OS << "\n#ifdef GET_OPERAND_DIAGNOSTIC_TYPES\n";
2724   OS << "#undef GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2725   emitOperandDiagnosticTypes(Info, OS);
2726   OS << "#endif // GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2727
2728
2729   OS << "\n#ifdef GET_REGISTER_MATCHER\n";
2730   OS << "#undef GET_REGISTER_MATCHER\n\n";
2731
2732   // Emit the subtarget feature enumeration.
2733   emitSubtargetFeatureFlagEnumeration(Info, OS);
2734
2735   // Emit the function to match a register name to number.
2736   // This should be omitted for Mips target
2737   if (AsmParser->getValueAsBit("ShouldEmitMatchRegisterName"))
2738     emitMatchRegisterName(Target, AsmParser, OS);
2739
2740   OS << "#endif // GET_REGISTER_MATCHER\n\n";
2741
2742   OS << "\n#ifdef GET_SUBTARGET_FEATURE_NAME\n";
2743   OS << "#undef GET_SUBTARGET_FEATURE_NAME\n\n";
2744
2745   // Generate the helper function to get the names for subtarget features.
2746   emitGetSubtargetFeatureName(Info, OS);
2747
2748   OS << "#endif // GET_SUBTARGET_FEATURE_NAME\n\n";
2749
2750   OS << "\n#ifdef GET_MATCHER_IMPLEMENTATION\n";
2751   OS << "#undef GET_MATCHER_IMPLEMENTATION\n\n";
2752
2753   // Generate the function that remaps for mnemonic aliases.
2754   bool HasMnemonicAliases = emitMnemonicAliases(OS, Info, Target);
2755
2756   // Generate the convertToMCInst function to convert operands into an MCInst.
2757   // Also, generate the convertToMapAndConstraints function for MS-style inline
2758   // assembly.  The latter doesn't actually generate a MCInst.
2759   emitConvertFuncs(Target, ClassName, Info.Matchables, OS);
2760
2761   // Emit the enumeration for classes which participate in matching.
2762   emitMatchClassEnumeration(Target, Info.Classes, OS);
2763
2764   // Emit the routine to match token strings to their match class.
2765   emitMatchTokenString(Target, Info.Classes, OS);
2766
2767   // Emit the subclass predicate routine.
2768   emitIsSubclass(Target, Info.Classes, OS);
2769
2770   // Emit the routine to validate an operand against a match class.
2771   emitValidateOperandClass(Info, OS);
2772
2773   // Emit the available features compute function.
2774   emitComputeAvailableFeatures(Info, OS);
2775
2776
2777   StringToOffsetTable StringTable;
2778
2779   size_t MaxNumOperands = 0;
2780   unsigned MaxMnemonicIndex = 0;
2781   bool HasDeprecation = false;
2782   for (const auto &MI : Info.Matchables) {
2783     MaxNumOperands = std::max(MaxNumOperands, MI->AsmOperands.size());
2784     HasDeprecation |= MI->HasDeprecation;
2785
2786     // Store a pascal-style length byte in the mnemonic.
2787     std::string LenMnemonic = char(MI->Mnemonic.size()) + MI->Mnemonic.str();
2788     MaxMnemonicIndex = std::max(MaxMnemonicIndex,
2789                         StringTable.GetOrAddStringOffset(LenMnemonic, false));
2790   }
2791
2792   OS << "static const char *const MnemonicTable =\n";
2793   StringTable.EmitString(OS);
2794   OS << ";\n\n";
2795
2796   // Emit the static match table; unused classes get initalized to 0 which is
2797   // guaranteed to be InvalidMatchClass.
2798   //
2799   // FIXME: We can reduce the size of this table very easily. First, we change
2800   // it so that store the kinds in separate bit-fields for each index, which
2801   // only needs to be the max width used for classes at that index (we also need
2802   // to reject based on this during classification). If we then make sure to
2803   // order the match kinds appropriately (putting mnemonics last), then we
2804   // should only end up using a few bits for each class, especially the ones
2805   // following the mnemonic.
2806   OS << "namespace {\n";
2807   OS << "  struct MatchEntry {\n";
2808   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2809                << " Mnemonic;\n";
2810   OS << "    uint16_t Opcode;\n";
2811   OS << "    " << getMinimalTypeForRange(Info.Matchables.size())
2812                << " ConvertFn;\n";
2813   OS << "    " << getMinimalRequiredFeaturesType(Info)
2814                << " RequiredFeatures;\n";
2815   OS << "    " << getMinimalTypeForRange(
2816                       std::distance(Info.Classes.begin(), Info.Classes.end()))
2817      << " Classes[" << MaxNumOperands << "];\n";
2818   OS << "    StringRef getMnemonic() const {\n";
2819   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2820   OS << "                       MnemonicTable[Mnemonic]);\n";
2821   OS << "    }\n";
2822   OS << "  };\n\n";
2823
2824   OS << "  // Predicate for searching for an opcode.\n";
2825   OS << "  struct LessOpcode {\n";
2826   OS << "    bool operator()(const MatchEntry &LHS, StringRef RHS) {\n";
2827   OS << "      return LHS.getMnemonic() < RHS;\n";
2828   OS << "    }\n";
2829   OS << "    bool operator()(StringRef LHS, const MatchEntry &RHS) {\n";
2830   OS << "      return LHS < RHS.getMnemonic();\n";
2831   OS << "    }\n";
2832   OS << "    bool operator()(const MatchEntry &LHS, const MatchEntry &RHS) {\n";
2833   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2834   OS << "    }\n";
2835   OS << "  };\n";
2836
2837   OS << "} // end anonymous namespace.\n\n";
2838
2839   unsigned VariantCount = Target.getAsmParserVariantCount();
2840   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2841     Record *AsmVariant = Target.getAsmParserVariant(VC);
2842     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2843
2844     OS << "static const MatchEntry MatchTable" << VC << "[] = {\n";
2845
2846     for (const auto &MI : Info.Matchables) {
2847       if (MI->AsmVariantID != AsmVariantNo)
2848         continue;
2849
2850       // Store a pascal-style length byte in the mnemonic.
2851       std::string LenMnemonic = char(MI->Mnemonic.size()) + MI->Mnemonic.str();
2852       OS << "  { " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2853          << " /* " << MI->Mnemonic << " */, "
2854          << Target.getName() << "::"
2855          << MI->getResultInst()->TheDef->getName() << ", "
2856          << MI->ConversionFnKind << ", ";
2857
2858       // Write the required features mask.
2859       if (!MI->RequiredFeatures.empty()) {
2860         for (unsigned i = 0, e = MI->RequiredFeatures.size(); i != e; ++i) {
2861           if (i) OS << "|";
2862           OS << MI->RequiredFeatures[i]->getEnumName();
2863         }
2864       } else
2865         OS << "0";
2866
2867       OS << ", { ";
2868       for (unsigned i = 0, e = MI->AsmOperands.size(); i != e; ++i) {
2869         const MatchableInfo::AsmOperand &Op = MI->AsmOperands[i];
2870
2871         if (i) OS << ", ";
2872         OS << Op.Class->Name;
2873       }
2874       OS << " }, },\n";
2875     }
2876
2877     OS << "};\n\n";
2878   }
2879
2880   // A method to determine if a mnemonic is in the list.
2881   OS << "bool " << Target.getName() << ClassName << "::\n"
2882      << "mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) {\n";
2883   OS << "  // Find the appropriate table for this asm variant.\n";
2884   OS << "  const MatchEntry *Start, *End;\n";
2885   OS << "  switch (VariantID) {\n";
2886   OS << "  default: llvm_unreachable(\"invalid variant!\");\n";
2887   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2888     Record *AsmVariant = Target.getAsmParserVariant(VC);
2889     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2890     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2891        << "); End = std::end(MatchTable" << VC << "); break;\n";
2892   }
2893   OS << "  }\n";
2894   OS << "  // Search the table.\n";
2895   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2896   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n";
2897   OS << "  return MnemonicRange.first != MnemonicRange.second;\n";
2898   OS << "}\n\n";
2899
2900   // Finally, build the match function.
2901   OS << "unsigned " << Target.getName() << ClassName << "::\n"
2902      << "MatchInstructionImpl(const OperandVector &Operands,\n";
2903   OS << "                     MCInst &Inst, uint64_t &ErrorInfo,\n"
2904      << "                     bool matchingInlineAsm, unsigned VariantID) {\n";
2905
2906   OS << "  // Eliminate obvious mismatches.\n";
2907   OS << "  if (Operands.size() > " << (MaxNumOperands+1) << ") {\n";
2908   OS << "    ErrorInfo = " << (MaxNumOperands+1) << ";\n";
2909   OS << "    return Match_InvalidOperand;\n";
2910   OS << "  }\n\n";
2911
2912   // Emit code to get the available features.
2913   OS << "  // Get the current feature set.\n";
2914   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2915
2916   OS << "  // Get the instruction mnemonic, which is the first token.\n";
2917   OS << "  StringRef Mnemonic = ((" << Target.getName()
2918      << "Operand&)*Operands[0]).getToken();\n\n";
2919
2920   if (HasMnemonicAliases) {
2921     OS << "  // Process all MnemonicAliases to remap the mnemonic.\n";
2922     OS << "  applyMnemonicAliases(Mnemonic, AvailableFeatures, VariantID);\n\n";
2923   }
2924
2925   // Emit code to compute the class list for this operand vector.
2926   OS << "  // Some state to try to produce better error messages.\n";
2927   OS << "  bool HadMatchOtherThanFeatures = false;\n";
2928   OS << "  bool HadMatchOtherThanPredicate = false;\n";
2929   OS << "  unsigned RetCode = Match_InvalidOperand;\n";
2930   OS << "  uint64_t MissingFeatures = ~0ULL;\n";
2931   OS << "  // Set ErrorInfo to the operand that mismatches if it is\n";
2932   OS << "  // wrong for all instances of the instruction.\n";
2933   OS << "  ErrorInfo = ~0ULL;\n";
2934
2935   // Emit code to search the table.
2936   OS << "  // Find the appropriate table for this asm variant.\n";
2937   OS << "  const MatchEntry *Start, *End;\n";
2938   OS << "  switch (VariantID) {\n";
2939   OS << "  default: llvm_unreachable(\"invalid variant!\");\n";
2940   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2941     Record *AsmVariant = Target.getAsmParserVariant(VC);
2942     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2943     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2944        << "); End = std::end(MatchTable" << VC << "); break;\n";
2945   }
2946   OS << "  }\n";
2947   OS << "  // Search the table.\n";
2948   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2949   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n\n";
2950
2951   OS << "  // Return a more specific error code if no mnemonics match.\n";
2952   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2953   OS << "    return Match_MnemonicFail;\n\n";
2954
2955   OS << "  for (const MatchEntry *it = MnemonicRange.first, "
2956      << "*ie = MnemonicRange.second;\n";
2957   OS << "       it != ie; ++it) {\n";
2958
2959   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2960   OS << "    assert(Mnemonic == it->getMnemonic());\n";
2961
2962   // Emit check that the subclasses match.
2963   OS << "    bool OperandsValid = true;\n";
2964   OS << "    for (unsigned i = 0; i != " << MaxNumOperands << "; ++i) {\n";
2965   OS << "      if (i + 1 >= Operands.size()) {\n";
2966   OS << "        OperandsValid = (it->Classes[i] == " <<"InvalidMatchClass);\n";
2967   OS << "        if (!OperandsValid) ErrorInfo = i + 1;\n";
2968   OS << "        break;\n";
2969   OS << "      }\n";
2970   OS << "      unsigned Diag = validateOperandClass(*Operands[i+1],\n";
2971   OS.indent(43);
2972   OS << "(MatchClassKind)it->Classes[i]);\n";
2973   OS << "      if (Diag == Match_Success)\n";
2974   OS << "        continue;\n";
2975   OS << "      // If the generic handler indicates an invalid operand\n";
2976   OS << "      // failure, check for a special case.\n";
2977   OS << "      if (Diag == Match_InvalidOperand) {\n";
2978   OS << "        Diag = validateTargetOperandClass(*Operands[i+1],\n";
2979   OS.indent(43);
2980   OS << "(MatchClassKind)it->Classes[i]);\n";
2981   OS << "        if (Diag == Match_Success)\n";
2982   OS << "          continue;\n";
2983   OS << "      }\n";
2984   OS << "      // If this operand is broken for all of the instances of this\n";
2985   OS << "      // mnemonic, keep track of it so we can report loc info.\n";
2986   OS << "      // If we already had a match that only failed due to a\n";
2987   OS << "      // target predicate, that diagnostic is preferred.\n";
2988   OS << "      if (!HadMatchOtherThanPredicate &&\n";
2989   OS << "          (it == MnemonicRange.first || ErrorInfo <= i+1)) {\n";
2990   OS << "        ErrorInfo = i+1;\n";
2991   OS << "        // InvalidOperand is the default. Prefer specificity.\n";
2992   OS << "        if (Diag != Match_InvalidOperand)\n";
2993   OS << "          RetCode = Diag;\n";
2994   OS << "      }\n";
2995   OS << "      // Otherwise, just reject this instance of the mnemonic.\n";
2996   OS << "      OperandsValid = false;\n";
2997   OS << "      break;\n";
2998   OS << "    }\n\n";
2999
3000   OS << "    if (!OperandsValid) continue;\n";
3001
3002   // Emit check that the required features are available.
3003   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
3004      << "!= it->RequiredFeatures) {\n";
3005   OS << "      HadMatchOtherThanFeatures = true;\n";
3006   OS << "      uint64_t NewMissingFeatures = it->RequiredFeatures & "
3007         "~AvailableFeatures;\n";
3008   OS << "      if (countPopulation(NewMissingFeatures) <=\n"
3009         "          countPopulation(MissingFeatures))\n";
3010   OS << "        MissingFeatures = NewMissingFeatures;\n";
3011   OS << "      continue;\n";
3012   OS << "    }\n";
3013   OS << "\n";
3014   OS << "    Inst.clear();\n\n";
3015   OS << "    if (matchingInlineAsm) {\n";
3016   OS << "      Inst.setOpcode(it->Opcode);\n";
3017   OS << "      convertToMapAndConstraints(it->ConvertFn, Operands);\n";
3018   OS << "      return Match_Success;\n";
3019   OS << "    }\n\n";
3020   OS << "    // We have selected a definite instruction, convert the parsed\n"
3021      << "    // operands into the appropriate MCInst.\n";
3022   OS << "    convertToMCInst(it->ConvertFn, Inst, it->Opcode, Operands);\n";
3023   OS << "\n";
3024
3025   // Verify the instruction with the target-specific match predicate function.
3026   OS << "    // We have a potential match. Check the target predicate to\n"
3027      << "    // handle any context sensitive constraints.\n"
3028      << "    unsigned MatchResult;\n"
3029      << "    if ((MatchResult = checkTargetMatchPredicate(Inst)) !="
3030      << " Match_Success) {\n"
3031      << "      Inst.clear();\n"
3032      << "      RetCode = MatchResult;\n"
3033      << "      HadMatchOtherThanPredicate = true;\n"
3034      << "      continue;\n"
3035      << "    }\n\n";
3036
3037   // Call the post-processing function, if used.
3038   std::string InsnCleanupFn =
3039     AsmParser->getValueAsString("AsmParserInstCleanup");
3040   if (!InsnCleanupFn.empty())
3041     OS << "    " << InsnCleanupFn << "(Inst);\n";
3042
3043   if (HasDeprecation) {
3044     OS << "    std::string Info;\n";
3045     OS << "    if (MII.get(Inst.getOpcode()).getDeprecatedInfo(Inst, STI, Info)) {\n";
3046     OS << "      SMLoc Loc = ((" << Target.getName()
3047        << "Operand&)*Operands[0]).getStartLoc();\n";
3048     OS << "      getParser().Warning(Loc, Info, None);\n";
3049     OS << "    }\n";
3050   }
3051
3052   OS << "    return Match_Success;\n";
3053   OS << "  }\n\n";
3054
3055   OS << "  // Okay, we had no match.  Try to return a useful error code.\n";
3056   OS << "  if (HadMatchOtherThanPredicate || !HadMatchOtherThanFeatures)\n";
3057   OS << "    return RetCode;\n\n";
3058   OS << "  // Missing feature matches return which features were missing\n";
3059   OS << "  ErrorInfo = MissingFeatures;\n";
3060   OS << "  return Match_MissingFeature;\n";
3061   OS << "}\n\n";
3062
3063   if (!Info.OperandMatchInfo.empty())
3064     emitCustomOperandParsing(OS, Target, Info, ClassName, StringTable,
3065                              MaxMnemonicIndex);
3066
3067   OS << "#endif // GET_MATCHER_IMPLEMENTATION\n\n";
3068 }
3069
3070 namespace llvm {
3071
3072 void EmitAsmMatcher(RecordKeeper &RK, raw_ostream &OS) {
3073   emitSourceFileHeader("Assembly Matcher Source Fragment", OS);
3074   AsmMatcherEmitter(RK).run(OS);
3075 }
3076
3077 } // End llvm namespace