b7af7236207d51c2523be654f381db0c917998e6
[oota-llvm.git] / test / MC / ARM / thumb2-mclass.s
1 @ RUN: llvm-mc -triple=thumbv7m-apple-darwin -show-encoding < %s | FileCheck %s
2   .syntax unified
3   .globl _func
4
5 @ Check that the assembler can handle the documented syntax from the ARM ARM.
6 @ These tests test instruction encodings specific to v7m & v7m (FeatureMClass).
7
8 @------------------------------------------------------------------------------
9 @ MRS
10 @------------------------------------------------------------------------------
11
12         mrs  r0, apsr
13         mrs  r0, iapsr
14         mrs  r0, eapsr
15         mrs  r0, xpsr
16         mrs  r0, ipsr
17         mrs  r0, epsr
18         mrs  r0, iepsr
19         mrs  r0, msp
20         mrs  r0, psp
21         mrs  r0, primask
22         mrs  r0, basepri
23         mrs  r0, basepri_max
24         mrs  r0, faultmask
25         mrs  r0, control
26
27 @ CHECK: mrs    r0, apsr                @ encoding: [0xef,0xf3,0x00,0x80]
28 @ CHECK: mrs    r0, iapsr               @ encoding: [0xef,0xf3,0x01,0x80]
29 @ CHECK: mrs    r0, eapsr               @ encoding: [0xef,0xf3,0x02,0x80]
30 @ CHECK: mrs    r0, xpsr                @ encoding: [0xef,0xf3,0x03,0x80]
31 @ CHECK: mrs    r0, ipsr                @ encoding: [0xef,0xf3,0x05,0x80]
32 @ CHECK: mrs    r0, epsr                @ encoding: [0xef,0xf3,0x06,0x80]
33 @ CHECK: mrs    r0, iepsr               @ encoding: [0xef,0xf3,0x07,0x80]
34 @ CHECK: mrs    r0, msp                 @ encoding: [0xef,0xf3,0x08,0x80]
35 @ CHECK: mrs    r0, psp                 @ encoding: [0xef,0xf3,0x09,0x80]
36 @ CHECK: mrs    r0, primask             @ encoding: [0xef,0xf3,0x10,0x80]
37 @ CHECK: mrs    r0, basepri             @ encoding: [0xef,0xf3,0x11,0x80]
38 @ CHECK: mrs    r0, basepri_max         @ encoding: [0xef,0xf3,0x12,0x80]
39 @ CHECK: mrs    r0, faultmask           @ encoding: [0xef,0xf3,0x13,0x80]
40 @ CHECK: mrs    r0, control             @ encoding: [0xef,0xf3,0x14,0x80]
41
42 @------------------------------------------------------------------------------
43 @ MSR
44 @------------------------------------------------------------------------------
45
46         msr  apsr, r0
47         msr  apsr_nzcvq, r0
48         msr  apsr_g, r0
49         msr  apsr_nzcvqg, r0
50         msr  iapsr, r0
51         msr  iapsr_nzcvq, r0
52         msr  iapsr_g, r0
53         msr  iapsr_nzcvqg, r0
54         msr  eapsr, r0
55         msr  eapsr_nzcvq, r0
56         msr  eapsr_g, r0
57         msr  eapsr_nzcvqg, r0
58         msr  xpsr, r0
59         msr  xpsr_nzcvq, r0
60         msr  xpsr_g, r0
61         msr  xpsr_nzcvqg, r0
62         msr  ipsr, r0
63         msr  epsr, r0
64         msr  iepsr, r0
65         msr  msp, r0
66         msr  psp, r0
67         msr  primask, r0
68         msr  basepri, r0
69         msr  basepri_max, r0
70         msr  faultmask, r0
71         msr  control, r0
72
73 @ CHECK: msr    apsr, r0                @ encoding: [0x80,0xf3,0x00,0x88]
74 @ CHECK: msr    apsr, r0                @ encoding: [0x80,0xf3,0x00,0x88]
75 @ CHECK: msr    apsr_g, r0              @ encoding: [0x80,0xf3,0x00,0x84]
76 @ CHECK: msr    apsr_nzcvqg, r0         @ encoding: [0x80,0xf3,0x00,0x8c]
77 @ CHECK: msr    iapsr, r0               @ encoding: [0x80,0xf3,0x01,0x88]
78 @ CHECK: msr    iapsr, r0               @ encoding: [0x80,0xf3,0x01,0x88]
79 @ CHECK: msr    iapsr_g, r0             @ encoding: [0x80,0xf3,0x01,0x84]
80 @ CHECK: msr    iapsr_nzcvqg, r0        @ encoding: [0x80,0xf3,0x01,0x8c]
81 @ CHECK: msr    eapsr, r0               @ encoding: [0x80,0xf3,0x02,0x88]
82 @ CHECK: msr    eapsr, r0               @ encoding: [0x80,0xf3,0x02,0x88]
83 @ CHECK: msr    eapsr_g, r0             @ encoding: [0x80,0xf3,0x02,0x84]
84 @ CHECK: msr    eapsr_nzcvqg, r0        @ encoding: [0x80,0xf3,0x02,0x8c]
85 @ CHECK: msr    xpsr, r0                @ encoding: [0x80,0xf3,0x03,0x88]
86 @ CHECK: msr    xpsr, r0                @ encoding: [0x80,0xf3,0x03,0x88]
87 @ CHECK: msr    xpsr_g, r0              @ encoding: [0x80,0xf3,0x03,0x84]
88 @ CHECK: msr    xpsr_nzcvqg, r0         @ encoding: [0x80,0xf3,0x03,0x8c]
89 @ CHECK: msr    ipsr, r0                @ encoding: [0x80,0xf3,0x05,0x88]
90 @ CHECK: msr    epsr, r0                @ encoding: [0x80,0xf3,0x06,0x88]
91 @ CHECK: msr    iepsr, r0               @ encoding: [0x80,0xf3,0x07,0x88]
92 @ CHECK: msr    msp, r0                 @ encoding: [0x80,0xf3,0x08,0x88]
93 @ CHECK: msr    psp, r0                 @ encoding: [0x80,0xf3,0x09,0x88]
94 @ CHECK: msr    primask, r0             @ encoding: [0x80,0xf3,0x10,0x88]
95 @ CHECK: msr    basepri, r0             @ encoding: [0x80,0xf3,0x11,0x88]
96 @ CHECK: msr    basepri_max, r0         @ encoding: [0x80,0xf3,0x12,0x88]
97 @ CHECK: msr    faultmask, r0           @ encoding: [0x80,0xf3,0x13,0x88]
98 @ CHECK: msr    control, r0             @ encoding: [0x80,0xf3,0x14,0x88]