8dcbf11cb69590cb95f0f72e047fc2a72a3ce654
[oota-llvm.git] / test / CodeGen / X86 / vector-shuffle-128-v4.ll
1 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE2
2 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+sse3 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE3
3 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+ssse3 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSSE3
4 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+sse4.1 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE41
5 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+avx | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX1
6 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+avx2 | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX2
7
8 target datalayout = "e-m:e-i64:64-f80:128-n8:16:32:64-S128"
9 target triple = "x86_64-unknown-unknown"
10
11 define <4 x i32> @shuffle_v4i32_0001(<4 x i32> %a, <4 x i32> %b) {
12 ; SSE-LABEL: shuffle_v4i32_0001:
13 ; SSE:       # BB#0:
14 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[0,0,0,1]
15 ; SSE-NEXT:    retq
16 ;
17 ; AVX-LABEL: shuffle_v4i32_0001:
18 ; AVX:       # BB#0:
19 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[0,0,0,1]
20 ; AVX-NEXT:    retq
21   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 0, i32 0, i32 0, i32 1>
22   ret <4 x i32> %shuffle
23 }
24 define <4 x i32> @shuffle_v4i32_0020(<4 x i32> %a, <4 x i32> %b) {
25 ; SSE-LABEL: shuffle_v4i32_0020:
26 ; SSE:       # BB#0:
27 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[0,0,2,0]
28 ; SSE-NEXT:    retq
29 ;
30 ; AVX-LABEL: shuffle_v4i32_0020:
31 ; AVX:       # BB#0:
32 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[0,0,2,0]
33 ; AVX-NEXT:    retq
34   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 0, i32 0, i32 2, i32 0>
35   ret <4 x i32> %shuffle
36 }
37 define <4 x i32> @shuffle_v4i32_0112(<4 x i32> %a, <4 x i32> %b) {
38 ; SSE-LABEL: shuffle_v4i32_0112:
39 ; SSE:       # BB#0:
40 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[0,1,1,2]
41 ; SSE-NEXT:    retq
42 ;
43 ; AVX-LABEL: shuffle_v4i32_0112:
44 ; AVX:       # BB#0:
45 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[0,1,1,2]
46 ; AVX-NEXT:    retq
47   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 0, i32 1, i32 1, i32 2>
48   ret <4 x i32> %shuffle
49 }
50 define <4 x i32> @shuffle_v4i32_0300(<4 x i32> %a, <4 x i32> %b) {
51 ; SSE-LABEL: shuffle_v4i32_0300:
52 ; SSE:       # BB#0:
53 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[0,3,0,0]
54 ; SSE-NEXT:    retq
55 ;
56 ; AVX-LABEL: shuffle_v4i32_0300:
57 ; AVX:       # BB#0:
58 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[0,3,0,0]
59 ; AVX-NEXT:    retq
60   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 0, i32 3, i32 0, i32 0>
61   ret <4 x i32> %shuffle
62 }
63 define <4 x i32> @shuffle_v4i32_1000(<4 x i32> %a, <4 x i32> %b) {
64 ; SSE-LABEL: shuffle_v4i32_1000:
65 ; SSE:       # BB#0:
66 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[1,0,0,0]
67 ; SSE-NEXT:    retq
68 ;
69 ; AVX-LABEL: shuffle_v4i32_1000:
70 ; AVX:       # BB#0:
71 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[1,0,0,0]
72 ; AVX-NEXT:    retq
73   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 1, i32 0, i32 0, i32 0>
74   ret <4 x i32> %shuffle
75 }
76 define <4 x i32> @shuffle_v4i32_2200(<4 x i32> %a, <4 x i32> %b) {
77 ; SSE-LABEL: shuffle_v4i32_2200:
78 ; SSE:       # BB#0:
79 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[2,2,0,0]
80 ; SSE-NEXT:    retq
81 ;
82 ; AVX-LABEL: shuffle_v4i32_2200:
83 ; AVX:       # BB#0:
84 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[2,2,0,0]
85 ; AVX-NEXT:    retq
86   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 2, i32 2, i32 0, i32 0>
87   ret <4 x i32> %shuffle
88 }
89 define <4 x i32> @shuffle_v4i32_3330(<4 x i32> %a, <4 x i32> %b) {
90 ; SSE-LABEL: shuffle_v4i32_3330:
91 ; SSE:       # BB#0:
92 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[3,3,3,0]
93 ; SSE-NEXT:    retq
94 ;
95 ; AVX-LABEL: shuffle_v4i32_3330:
96 ; AVX:       # BB#0:
97 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[3,3,3,0]
98 ; AVX-NEXT:    retq
99   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 3, i32 3, i32 3, i32 0>
100   ret <4 x i32> %shuffle
101 }
102 define <4 x i32> @shuffle_v4i32_3210(<4 x i32> %a, <4 x i32> %b) {
103 ; SSE-LABEL: shuffle_v4i32_3210:
104 ; SSE:       # BB#0:
105 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[3,2,1,0]
106 ; SSE-NEXT:    retq
107 ;
108 ; AVX-LABEL: shuffle_v4i32_3210:
109 ; AVX:       # BB#0:
110 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[3,2,1,0]
111 ; AVX-NEXT:    retq
112   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 3, i32 2, i32 1, i32 0>
113   ret <4 x i32> %shuffle
114 }
115
116 define <4 x i32> @shuffle_v4i32_2121(<4 x i32> %a, <4 x i32> %b) {
117 ; SSE-LABEL: shuffle_v4i32_2121:
118 ; SSE:       # BB#0:
119 ; SSE-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[2,1,2,1]
120 ; SSE-NEXT:    retq
121 ;
122 ; AVX-LABEL: shuffle_v4i32_2121:
123 ; AVX:       # BB#0:
124 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[2,1,2,1]
125 ; AVX-NEXT:    retq
126   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 2, i32 1, i32 2, i32 1>
127   ret <4 x i32> %shuffle
128 }
129
130 define <4 x float> @shuffle_v4f32_0001(<4 x float> %a, <4 x float> %b) {
131 ; SSE-LABEL: shuffle_v4f32_0001:
132 ; SSE:       # BB#0:
133 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,0,0,1]
134 ; SSE-NEXT:    retq
135 ;
136 ; AVX-LABEL: shuffle_v4f32_0001:
137 ; AVX:       # BB#0:
138 ; AVX-NEXT:    vpermilps {{.*#+}} xmm0 = xmm0[0,0,0,1]
139 ; AVX-NEXT:    retq
140   %shuffle = shufflevector <4 x float> %a, <4 x float> %b, <4 x i32> <i32 0, i32 0, i32 0, i32 1>
141   ret <4 x float> %shuffle
142 }
143 define <4 x float> @shuffle_v4f32_0020(<4 x float> %a, <4 x float> %b) {
144 ; SSE-LABEL: shuffle_v4f32_0020:
145 ; SSE:       # BB#0:
146 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,0,2,0]
147 ; SSE-NEXT:    retq
148 ;
149 ; AVX-LABEL: shuffle_v4f32_0020:
150 ; AVX:       # BB#0:
151 ; AVX-NEXT:    vpermilps {{.*#+}} xmm0 = xmm0[0,0,2,0]
152 ; AVX-NEXT:    retq
153   %shuffle = shufflevector <4 x float> %a, <4 x float> %b, <4 x i32> <i32 0, i32 0, i32 2, i32 0>
154   ret <4 x float> %shuffle
155 }
156 define <4 x float> @shuffle_v4f32_0300(<4 x float> %a, <4 x float> %b) {
157 ; SSE-LABEL: shuffle_v4f32_0300:
158 ; SSE:       # BB#0:
159 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,3,0,0]
160 ; SSE-NEXT:    retq
161 ;
162 ; AVX-LABEL: shuffle_v4f32_0300:
163 ; AVX:       # BB#0:
164 ; AVX-NEXT:    vpermilps {{.*#+}} xmm0 = xmm0[0,3,0,0]
165 ; AVX-NEXT:    retq
166   %shuffle = shufflevector <4 x float> %a, <4 x float> %b, <4 x i32> <i32 0, i32 3, i32 0, i32 0>
167   ret <4 x float> %shuffle
168 }
169 define <4 x float> @shuffle_v4f32_1000(<4 x float> %a, <4 x float> %b) {
170 ; SSE-LABEL: shuffle_v4f32_1000:
171 ; SSE:       # BB#0:
172 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[1,0,0,0]
173 ; SSE-NEXT:    retq
174 ;
175 ; AVX-LABEL: shuffle_v4f32_1000:
176 ; AVX:       # BB#0:
177 ; AVX-NEXT:    vpermilps {{.*#+}} xmm0 = xmm0[1,0,0,0]
178 ; AVX-NEXT:    retq
179   %shuffle = shufflevector <4 x float> %a, <4 x float> %b, <4 x i32> <i32 1, i32 0, i32 0, i32 0>
180   ret <4 x float> %shuffle
181 }
182 define <4 x float> @shuffle_v4f32_2200(<4 x float> %a, <4 x float> %b) {
183 ; SSE-LABEL: shuffle_v4f32_2200:
184 ; SSE:       # BB#0:
185 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,2,0,0]
186 ; SSE-NEXT:    retq
187 ;
188 ; AVX-LABEL: shuffle_v4f32_2200:
189 ; AVX:       # BB#0:
190 ; AVX-NEXT:    vpermilps {{.*#+}} xmm0 = xmm0[2,2,0,0]
191 ; AVX-NEXT:    retq
192   %shuffle = shufflevector <4 x float> %a, <4 x float> %b, <4 x i32> <i32 2, i32 2, i32 0, i32 0>
193   ret <4 x float> %shuffle
194 }
195 define <4 x float> @shuffle_v4f32_3330(<4 x float> %a, <4 x float> %b) {
196 ; SSE-LABEL: shuffle_v4f32_3330:
197 ; SSE:       # BB#0:
198 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[3,3,3,0]
199 ; SSE-NEXT:    retq
200 ;
201 ; AVX-LABEL: shuffle_v4f32_3330:
202 ; AVX:       # BB#0:
203 ; AVX-NEXT:    vpermilps {{.*#+}} xmm0 = xmm0[3,3,3,0]
204 ; AVX-NEXT:    retq
205   %shuffle = shufflevector <4 x float> %a, <4 x float> %b, <4 x i32> <i32 3, i32 3, i32 3, i32 0>
206   ret <4 x float> %shuffle
207 }
208 define <4 x float> @shuffle_v4f32_3210(<4 x float> %a, <4 x float> %b) {
209 ; SSE-LABEL: shuffle_v4f32_3210:
210 ; SSE:       # BB#0:
211 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[3,2,1,0]
212 ; SSE-NEXT:    retq
213 ;
214 ; AVX-LABEL: shuffle_v4f32_3210:
215 ; AVX:       # BB#0:
216 ; AVX-NEXT:    vpermilps {{.*#+}} xmm0 = xmm0[3,2,1,0]
217 ; AVX-NEXT:    retq
218   %shuffle = shufflevector <4 x float> %a, <4 x float> %b, <4 x i32> <i32 3, i32 2, i32 1, i32 0>
219   ret <4 x float> %shuffle
220 }
221 define <4 x float> @shuffle_v4f32_0011(<4 x float> %a, <4 x float> %b) {
222 ; SSE-LABEL: shuffle_v4f32_0011:
223 ; SSE:       # BB#0:
224 ; SSE-NEXT:    unpcklps {{.*#+}} xmm0 = xmm0[0,0,1,1]
225 ; SSE-NEXT:    retq
226 ;
227 ; AVX-LABEL: shuffle_v4f32_0011:
228 ; AVX:       # BB#0:
229 ; AVX-NEXT:    vunpcklps {{.*#+}} xmm0 = xmm0[0,0,1,1]
230 ; AVX-NEXT:    retq
231   %shuffle = shufflevector <4 x float> %a, <4 x float> %b, <4 x i32> <i32 0, i32 0, i32 1, i32 1>
232   ret <4 x float> %shuffle
233 }
234 define <4 x float> @shuffle_v4f32_2233(<4 x float> %a, <4 x float> %b) {
235 ; SSE-LABEL: shuffle_v4f32_2233:
236 ; SSE:       # BB#0:
237 ; SSE-NEXT:    unpckhps {{.*#+}} xmm0 = xmm0[2,2,3,3]
238 ; SSE-NEXT:    retq
239 ;
240 ; AVX-LABEL: shuffle_v4f32_2233:
241 ; AVX:       # BB#0:
242 ; AVX-NEXT:    vunpckhps {{.*#+}} xmm0 = xmm0[2,2,3,3]
243 ; AVX-NEXT:    retq
244   %shuffle = shufflevector <4 x float> %a, <4 x float> %b, <4 x i32> <i32 2, i32 2, i32 3, i32 3>
245   ret <4 x float> %shuffle
246 }
247 define <4 x float> @shuffle_v4f32_0022(<4 x float> %a, <4 x float> %b) {
248 ; SSE2-LABEL: shuffle_v4f32_0022:
249 ; SSE2:       # BB#0:
250 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,0,2,2]
251 ; SSE2-NEXT:    retq
252 ;
253 ; SSE3-LABEL: shuffle_v4f32_0022:
254 ; SSE3:       # BB#0:
255 ; SSE3-NEXT:    movsldup {{.*#+}} xmm0 = xmm0[0,0,2,2]
256 ; SSE3-NEXT:    retq
257 ;
258 ; SSSE3-LABEL: shuffle_v4f32_0022:
259 ; SSSE3:       # BB#0:
260 ; SSSE3-NEXT:    movsldup {{.*#+}} xmm0 = xmm0[0,0,2,2]
261 ; SSSE3-NEXT:    retq
262 ;
263 ; SSE41-LABEL: shuffle_v4f32_0022:
264 ; SSE41:       # BB#0:
265 ; SSE41-NEXT:    movsldup {{.*#+}} xmm0 = xmm0[0,0,2,2]
266 ; SSE41-NEXT:    retq
267 ;
268 ; AVX-LABEL: shuffle_v4f32_0022:
269 ; AVX:       # BB#0:
270 ; AVX-NEXT:    vmovsldup {{.*#+}} xmm0 = xmm0[0,0,2,2]
271 ; AVX-NEXT:    retq
272   %shuffle = shufflevector <4 x float> %a, <4 x float> %b, <4 x i32> <i32 0, i32 0, i32 2, i32 2>
273   ret <4 x float> %shuffle
274 }
275 define <4 x float> @shuffle_v4f32_1133(<4 x float> %a, <4 x float> %b) {
276 ; SSE2-LABEL: shuffle_v4f32_1133:
277 ; SSE2:       # BB#0:
278 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[1,1,3,3]
279 ; SSE2-NEXT:    retq
280 ;
281 ; SSE3-LABEL: shuffle_v4f32_1133:
282 ; SSE3:       # BB#0:
283 ; SSE3-NEXT:    movshdup {{.*#+}} xmm0 = xmm0[1,1,3,3]
284 ; SSE3-NEXT:    retq
285 ;
286 ; SSSE3-LABEL: shuffle_v4f32_1133:
287 ; SSSE3:       # BB#0:
288 ; SSSE3-NEXT:    movshdup {{.*#+}} xmm0 = xmm0[1,1,3,3]
289 ; SSSE3-NEXT:    retq
290 ;
291 ; SSE41-LABEL: shuffle_v4f32_1133:
292 ; SSE41:       # BB#0:
293 ; SSE41-NEXT:    movshdup {{.*#+}} xmm0 = xmm0[1,1,3,3]
294 ; SSE41-NEXT:    retq
295 ;
296 ; AVX-LABEL: shuffle_v4f32_1133:
297 ; AVX:       # BB#0:
298 ; AVX-NEXT:    vmovshdup {{.*#+}} xmm0 = xmm0[1,1,3,3]
299 ; AVX-NEXT:    retq
300   %shuffle = shufflevector <4 x float> %a, <4 x float> %b, <4 x i32> <i32 1, i32 1, i32 3, i32 3>
301   ret <4 x float> %shuffle
302 }
303
304 define <4 x i32> @shuffle_v4i32_0124(<4 x i32> %a, <4 x i32> %b) {
305 ; SSE2-LABEL: shuffle_v4i32_0124:
306 ; SSE2:       # BB#0:
307 ; SSE2-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[2,0]
308 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,0]
309 ; SSE2-NEXT:    retq
310 ;
311 ; SSE3-LABEL: shuffle_v4i32_0124:
312 ; SSE3:       # BB#0:
313 ; SSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[2,0]
314 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,0]
315 ; SSE3-NEXT:    retq
316 ;
317 ; SSSE3-LABEL: shuffle_v4i32_0124:
318 ; SSSE3:       # BB#0:
319 ; SSSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[2,0]
320 ; SSSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,0]
321 ; SSSE3-NEXT:    retq
322 ;
323 ; SSE41-LABEL: shuffle_v4i32_0124:
324 ; SSE41:       # BB#0:
325 ; SSE41-NEXT:    insertps {{.*#+}} xmm0 = xmm0[0,1,2],xmm1[0]
326 ; SSE41-NEXT:    retq
327 ;
328 ; AVX-LABEL: shuffle_v4i32_0124:
329 ; AVX:       # BB#0:
330 ; AVX-NEXT:    vinsertps {{.*#+}} xmm0 = xmm0[0,1,2],xmm1[0]
331 ; AVX-NEXT:    retq
332   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 0, i32 1, i32 2, i32 4>
333   ret <4 x i32> %shuffle
334 }
335 define <4 x i32> @shuffle_v4i32_0142(<4 x i32> %a, <4 x i32> %b) {
336 ; SSE-LABEL: shuffle_v4i32_0142:
337 ; SSE:       # BB#0:
338 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[2,0]
339 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[0,2]
340 ; SSE-NEXT:    retq
341 ;
342 ; AVX-LABEL: shuffle_v4i32_0142:
343 ; AVX:       # BB#0:
344 ; AVX-NEXT:    vshufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[2,0]
345 ; AVX-NEXT:    vshufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[0,2]
346 ; AVX-NEXT:    retq
347   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 0, i32 1, i32 4, i32 2>
348   ret <4 x i32> %shuffle
349 }
350 define <4 x i32> @shuffle_v4i32_0412(<4 x i32> %a, <4 x i32> %b) {
351 ; SSE-LABEL: shuffle_v4i32_0412:
352 ; SSE:       # BB#0:
353 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[0,0]
354 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[2,0],xmm0[1,2]
355 ; SSE-NEXT:    movaps %xmm1, %xmm0
356 ; SSE-NEXT:    retq
357 ;
358 ; AVX-LABEL: shuffle_v4i32_0412:
359 ; AVX:       # BB#0:
360 ; AVX-NEXT:    vshufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[0,0]
361 ; AVX-NEXT:    vshufps {{.*#+}} xmm0 = xmm1[2,0],xmm0[1,2]
362 ; AVX-NEXT:    retq
363   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 0, i32 4, i32 1, i32 2>
364   ret <4 x i32> %shuffle
365 }
366 define <4 x i32> @shuffle_v4i32_4012(<4 x i32> %a, <4 x i32> %b) {
367 ; SSE-LABEL: shuffle_v4i32_4012:
368 ; SSE:       # BB#0:
369 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[0,0]
370 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,2],xmm0[1,2]
371 ; SSE-NEXT:    movaps %xmm1, %xmm0
372 ; SSE-NEXT:    retq
373 ;
374 ; AVX-LABEL: shuffle_v4i32_4012:
375 ; AVX:       # BB#0:
376 ; AVX-NEXT:    vshufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[0,0]
377 ; AVX-NEXT:    vshufps {{.*#+}} xmm0 = xmm1[0,2],xmm0[1,2]
378 ; AVX-NEXT:    retq
379   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 4, i32 0, i32 1, i32 2>
380   ret <4 x i32> %shuffle
381 }
382 define <4 x i32> @shuffle_v4i32_0145(<4 x i32> %a, <4 x i32> %b) {
383 ; SSE-LABEL: shuffle_v4i32_0145:
384 ; SSE:       # BB#0:
385 ; SSE-NEXT:    punpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
386 ; SSE-NEXT:    retq
387 ;
388 ; AVX-LABEL: shuffle_v4i32_0145:
389 ; AVX:       # BB#0:
390 ; AVX-NEXT:    vpunpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
391 ; AVX-NEXT:    retq
392   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 0, i32 1, i32 4, i32 5>
393   ret <4 x i32> %shuffle
394 }
395 define <4 x i32> @shuffle_v4i32_0451(<4 x i32> %a, <4 x i32> %b) {
396 ; SSE-LABEL: shuffle_v4i32_0451:
397 ; SSE:       # BB#0:
398 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[0,1]
399 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,2,3,1]
400 ; SSE-NEXT:    retq
401 ;
402 ; AVX-LABEL: shuffle_v4i32_0451:
403 ; AVX:       # BB#0:
404 ; AVX-NEXT:    vshufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[0,1]
405 ; AVX-NEXT:    vshufps {{.*#+}} xmm0 = xmm0[0,2,3,1]
406 ; AVX-NEXT:    retq
407   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 0, i32 4, i32 5, i32 1>
408   ret <4 x i32> %shuffle
409 }
410 define <4 x i32> @shuffle_v4i32_4501(<4 x i32> %a, <4 x i32> %b) {
411 ; SSE-LABEL: shuffle_v4i32_4501:
412 ; SSE:       # BB#0:
413 ; SSE-NEXT:    punpcklqdq {{.*#+}} xmm1 = xmm1[0],xmm0[0]
414 ; SSE-NEXT:    movdqa %xmm1, %xmm0
415 ; SSE-NEXT:    retq
416 ;
417 ; AVX-LABEL: shuffle_v4i32_4501:
418 ; AVX:       # BB#0:
419 ; AVX-NEXT:    vpunpcklqdq {{.*#+}} xmm0 = xmm1[0],xmm0[0]
420 ; AVX-NEXT:    retq
421   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 4, i32 5, i32 0, i32 1>
422   ret <4 x i32> %shuffle
423 }
424 define <4 x i32> @shuffle_v4i32_4015(<4 x i32> %a, <4 x i32> %b) {
425 ; SSE-LABEL: shuffle_v4i32_4015:
426 ; SSE:       # BB#0:
427 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[0,1]
428 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0,1,3]
429 ; SSE-NEXT:    retq
430 ;
431 ; AVX-LABEL: shuffle_v4i32_4015:
432 ; AVX:       # BB#0:
433 ; AVX-NEXT:    vshufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[0,1]
434 ; AVX-NEXT:    vshufps {{.*#+}} xmm0 = xmm0[2,0,1,3]
435 ; AVX-NEXT:    retq
436   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 4, i32 0, i32 1, i32 5>
437   ret <4 x i32> %shuffle
438 }
439
440 define <4 x float> @shuffle_v4f32_4zzz(<4 x float> %a) {
441 ; SSE2-LABEL: shuffle_v4f32_4zzz:
442 ; SSE2:       # BB#0:
443 ; SSE2-NEXT:    xorps %xmm1, %xmm1
444 ; SSE2-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
445 ; SSE2-NEXT:    movaps %xmm1, %xmm0
446 ; SSE2-NEXT:    retq
447 ;
448 ; SSE3-LABEL: shuffle_v4f32_4zzz:
449 ; SSE3:       # BB#0:
450 ; SSE3-NEXT:    xorps %xmm1, %xmm1
451 ; SSE3-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
452 ; SSE3-NEXT:    movaps %xmm1, %xmm0
453 ; SSE3-NEXT:    retq
454 ;
455 ; SSSE3-LABEL: shuffle_v4f32_4zzz:
456 ; SSSE3:       # BB#0:
457 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
458 ; SSSE3-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
459 ; SSSE3-NEXT:    movaps %xmm1, %xmm0
460 ; SSSE3-NEXT:    retq
461 ;
462 ; SSE41-LABEL: shuffle_v4f32_4zzz:
463 ; SSE41:       # BB#0:
464 ; SSE41-NEXT:    xorps %xmm1, %xmm1
465 ; SSE41-NEXT:    blendps {{.*#+}} xmm0 = xmm0[0],xmm1[1,2,3]
466 ; SSE41-NEXT:    retq
467 ;
468 ; AVX-LABEL: shuffle_v4f32_4zzz:
469 ; AVX:       # BB#0:
470 ; AVX-NEXT:    vxorps %xmm1, %xmm1, %xmm1
471 ; AVX-NEXT:    vblendps {{.*#+}} xmm0 = xmm0[0],xmm1[1,2,3]
472 ; AVX-NEXT:    retq
473   %shuffle = shufflevector <4 x float> zeroinitializer, <4 x float> %a, <4 x i32> <i32 4, i32 1, i32 2, i32 3>
474   ret <4 x float> %shuffle
475 }
476
477 define <4 x float> @shuffle_v4f32_z4zz(<4 x float> %a) {
478 ; SSE2-LABEL: shuffle_v4f32_z4zz:
479 ; SSE2:       # BB#0:
480 ; SSE2-NEXT:    xorps %xmm1, %xmm1
481 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,0],xmm1[2,0]
482 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[3,0]
483 ; SSE2-NEXT:    retq
484 ;
485 ; SSE3-LABEL: shuffle_v4f32_z4zz:
486 ; SSE3:       # BB#0:
487 ; SSE3-NEXT:    xorps %xmm1, %xmm1
488 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,0],xmm1[2,0]
489 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[3,0]
490 ; SSE3-NEXT:    retq
491 ;
492 ; SSSE3-LABEL: shuffle_v4f32_z4zz:
493 ; SSSE3:       # BB#0:
494 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
495 ; SSSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,0],xmm1[2,0]
496 ; SSSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[3,0]
497 ; SSSE3-NEXT:    retq
498 ;
499 ; SSE41-LABEL: shuffle_v4f32_z4zz:
500 ; SSE41:       # BB#0:
501 ; SSE41-NEXT:    insertps {{.*#+}} xmm0 = zero,xmm0[0],zero,zero
502 ; SSE41-NEXT:    retq
503 ;
504 ; AVX-LABEL: shuffle_v4f32_z4zz:
505 ; AVX:       # BB#0:
506 ; AVX-NEXT:    vinsertps {{.*#+}} xmm0 = zero,xmm0[0],zero,zero
507 ; AVX-NEXT:    retq
508   %shuffle = shufflevector <4 x float> zeroinitializer, <4 x float> %a, <4 x i32> <i32 2, i32 4, i32 3, i32 0>
509   ret <4 x float> %shuffle
510 }
511
512 define <4 x float> @shuffle_v4f32_zz4z(<4 x float> %a) {
513 ; SSE2-LABEL: shuffle_v4f32_zz4z:
514 ; SSE2:       # BB#0:
515 ; SSE2-NEXT:    xorps %xmm1, %xmm1
516 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,0],xmm1[0,0]
517 ; SSE2-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[0,2]
518 ; SSE2-NEXT:    movaps %xmm1, %xmm0
519 ; SSE2-NEXT:    retq
520 ;
521 ; SSE3-LABEL: shuffle_v4f32_zz4z:
522 ; SSE3:       # BB#0:
523 ; SSE3-NEXT:    xorps %xmm1, %xmm1
524 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,0],xmm1[0,0]
525 ; SSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[0,2]
526 ; SSE3-NEXT:    movaps %xmm1, %xmm0
527 ; SSE3-NEXT:    retq
528 ;
529 ; SSSE3-LABEL: shuffle_v4f32_zz4z:
530 ; SSSE3:       # BB#0:
531 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
532 ; SSSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,0],xmm1[0,0]
533 ; SSSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[0,2]
534 ; SSSE3-NEXT:    movaps %xmm1, %xmm0
535 ; SSSE3-NEXT:    retq
536 ;
537 ; SSE41-LABEL: shuffle_v4f32_zz4z:
538 ; SSE41:       # BB#0:
539 ; SSE41-NEXT:    insertps {{.*#+}} xmm0 = zero,zero,xmm0[0],zero
540 ; SSE41-NEXT:    retq
541 ;
542 ; AVX-LABEL: shuffle_v4f32_zz4z:
543 ; AVX:       # BB#0:
544 ; AVX-NEXT:    vinsertps {{.*#+}} xmm0 = zero,zero,xmm0[0],zero
545 ; AVX-NEXT:    retq
546   %shuffle = shufflevector <4 x float> zeroinitializer, <4 x float> %a, <4 x i32> <i32 0, i32 0, i32 4, i32 0>
547   ret <4 x float> %shuffle
548 }
549
550 define <4 x float> @shuffle_v4f32_zuu4(<4 x float> %a) {
551 ; SSE2-LABEL: shuffle_v4f32_zuu4:
552 ; SSE2:       # BB#0:
553 ; SSE2-NEXT:    xorps %xmm1, %xmm1
554 ; SSE2-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,1],xmm0[2,0]
555 ; SSE2-NEXT:    movaps %xmm1, %xmm0
556 ; SSE2-NEXT:    retq
557 ;
558 ; SSE3-LABEL: shuffle_v4f32_zuu4:
559 ; SSE3:       # BB#0:
560 ; SSE3-NEXT:    xorps %xmm1, %xmm1
561 ; SSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,1],xmm0[2,0]
562 ; SSE3-NEXT:    movaps %xmm1, %xmm0
563 ; SSE3-NEXT:    retq
564 ;
565 ; SSSE3-LABEL: shuffle_v4f32_zuu4:
566 ; SSSE3:       # BB#0:
567 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
568 ; SSSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,1],xmm0[2,0]
569 ; SSSE3-NEXT:    movaps %xmm1, %xmm0
570 ; SSSE3-NEXT:    retq
571 ;
572 ; SSE41-LABEL: shuffle_v4f32_zuu4:
573 ; SSE41:       # BB#0:
574 ; SSE41-NEXT:    insertps {{.*#+}} xmm0 = zero,zero,zero,xmm0[0]
575 ; SSE41-NEXT:    retq
576 ;
577 ; AVX-LABEL: shuffle_v4f32_zuu4:
578 ; AVX:       # BB#0:
579 ; AVX-NEXT:    vinsertps {{.*#+}} xmm0 = zero,zero,zero,xmm0[0]
580 ; AVX-NEXT:    retq
581   %shuffle = shufflevector <4 x float> zeroinitializer, <4 x float> %a, <4 x i32> <i32 0, i32 undef, i32 undef, i32 4>
582   ret <4 x float> %shuffle
583 }
584
585 define <4 x float> @shuffle_v4f32_zzz7(<4 x float> %a) {
586 ; SSE2-LABEL: shuffle_v4f32_zzz7:
587 ; SSE2:       # BB#0:
588 ; SSE2-NEXT:    xorps %xmm1, %xmm1
589 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[3,0],xmm1[2,0]
590 ; SSE2-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,1],xmm0[2,0]
591 ; SSE2-NEXT:    movaps %xmm1, %xmm0
592 ; SSE2-NEXT:    retq
593 ;
594 ; SSE3-LABEL: shuffle_v4f32_zzz7:
595 ; SSE3:       # BB#0:
596 ; SSE3-NEXT:    xorps %xmm1, %xmm1
597 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[3,0],xmm1[2,0]
598 ; SSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,1],xmm0[2,0]
599 ; SSE3-NEXT:    movaps %xmm1, %xmm0
600 ; SSE3-NEXT:    retq
601 ;
602 ; SSSE3-LABEL: shuffle_v4f32_zzz7:
603 ; SSSE3:       # BB#0:
604 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
605 ; SSSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[3,0],xmm1[2,0]
606 ; SSSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,1],xmm0[2,0]
607 ; SSSE3-NEXT:    movaps %xmm1, %xmm0
608 ; SSSE3-NEXT:    retq
609 ;
610 ; SSE41-LABEL: shuffle_v4f32_zzz7:
611 ; SSE41:       # BB#0:
612 ; SSE41-NEXT:    xorps %xmm1, %xmm1
613 ; SSE41-NEXT:    blendps {{.*#+}} xmm0 = xmm1[0,1,2],xmm0[3]
614 ; SSE41-NEXT:    retq
615 ;
616 ; AVX-LABEL: shuffle_v4f32_zzz7:
617 ; AVX:       # BB#0:
618 ; AVX-NEXT:    vxorps %xmm1, %xmm1, %xmm1
619 ; AVX-NEXT:    vblendps {{.*#+}} xmm0 = xmm1[0,1,2],xmm0[3]
620 ; AVX-NEXT:    retq
621   %shuffle = shufflevector <4 x float> zeroinitializer, <4 x float> %a, <4 x i32> <i32 0, i32 1, i32 2, i32 7>
622   ret <4 x float> %shuffle
623 }
624
625 define <4 x float> @shuffle_v4f32_z6zz(<4 x float> %a) {
626 ; SSE2-LABEL: shuffle_v4f32_z6zz:
627 ; SSE2:       # BB#0:
628 ; SSE2-NEXT:    xorps %xmm1, %xmm1
629 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[0,0]
630 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[2,3]
631 ; SSE2-NEXT:    retq
632 ;
633 ; SSE3-LABEL: shuffle_v4f32_z6zz:
634 ; SSE3:       # BB#0:
635 ; SSE3-NEXT:    xorps %xmm1, %xmm1
636 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[0,0]
637 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[2,3]
638 ; SSE3-NEXT:    retq
639 ;
640 ; SSSE3-LABEL: shuffle_v4f32_z6zz:
641 ; SSSE3:       # BB#0:
642 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
643 ; SSSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[0,0]
644 ; SSSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[2,3]
645 ; SSSE3-NEXT:    retq
646 ;
647 ; SSE41-LABEL: shuffle_v4f32_z6zz:
648 ; SSE41:       # BB#0:
649 ; SSE41-NEXT:    insertps {{.*#+}} xmm0 = zero,xmm0[2],zero,zero
650 ; SSE41-NEXT:    retq
651 ;
652 ; AVX-LABEL: shuffle_v4f32_z6zz:
653 ; AVX:       # BB#0:
654 ; AVX-NEXT:    vinsertps {{.*#+}} xmm0 = zero,xmm0[2],zero,zero
655 ; AVX-NEXT:    retq
656   %shuffle = shufflevector <4 x float> zeroinitializer, <4 x float> %a, <4 x i32> <i32 0, i32 6, i32 2, i32 3>
657   ret <4 x float> %shuffle
658 }
659
660 define <4 x float> @shuffle_v4f32_0z23(<4 x float> %a) {
661 ; SSE-LABEL: shuffle_v4f32_0z23:
662 ; SSE:       # BB#0:
663 ; SSE-NEXT:    xorps %xmm1, %xmm1
664 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[0,0]
665 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[2,0],xmm0[2,3]
666 ; SSE-NEXT:    movaps %xmm1, %xmm0
667 ; SSE-NEXT:    retq
668 ;
669 ; AVX-LABEL: shuffle_v4f32_0z23:
670 ; AVX:       # BB#0:
671 ; AVX-NEXT:    vxorps %xmm1, %xmm1, %xmm1
672 ; AVX-NEXT:    vshufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[0,0]
673 ; AVX-NEXT:    vshufps {{.*#+}} xmm0 = xmm1[2,0],xmm0[2,3]
674 ; AVX-NEXT:    retq
675   %shuffle = shufflevector <4 x float> %a, <4 x float> zeroinitializer, <4 x i32> <i32 0, i32 4, i32 2, i32 3>
676   ret <4 x float> %shuffle
677 }
678
679 define <4 x float> @shuffle_v4f32_01z3(<4 x float> %a) {
680 ; SSE-LABEL: shuffle_v4f32_01z3:
681 ; SSE:       # BB#0:
682 ; SSE-NEXT:    xorps %xmm1, %xmm1
683 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[3,0]
684 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[0,2]
685 ; SSE-NEXT:    retq
686 ;
687 ; AVX-LABEL: shuffle_v4f32_01z3:
688 ; AVX:       # BB#0:
689 ; AVX-NEXT:    vxorps %xmm1, %xmm1, %xmm1
690 ; AVX-NEXT:    vshufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[3,0]
691 ; AVX-NEXT:    vshufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[0,2]
692 ; AVX-NEXT:    retq
693   %shuffle = shufflevector <4 x float> %a, <4 x float> zeroinitializer, <4 x i32> <i32 0, i32 1, i32 4, i32 3>
694   ret <4 x float> %shuffle
695 }
696
697 define <4 x float> @shuffle_v4f32_012z(<4 x float> %a) {
698 ; SSE2-LABEL: shuffle_v4f32_012z:
699 ; SSE2:       # BB#0:
700 ; SSE2-NEXT:    xorps %xmm1, %xmm1
701 ; SSE2-NEXT:    shufps {{.*#+}} xmm1 = xmm1[3,0],xmm0[2,0]
702 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,0]
703 ; SSE2-NEXT:    retq
704 ;
705 ; SSE3-LABEL: shuffle_v4f32_012z:
706 ; SSE3:       # BB#0:
707 ; SSE3-NEXT:    xorps %xmm1, %xmm1
708 ; SSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[3,0],xmm0[2,0]
709 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,0]
710 ; SSE3-NEXT:    retq
711 ;
712 ; SSSE3-LABEL: shuffle_v4f32_012z:
713 ; SSSE3:       # BB#0:
714 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
715 ; SSSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[3,0],xmm0[2,0]
716 ; SSSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,0]
717 ; SSSE3-NEXT:    retq
718 ;
719 ; SSE41-LABEL: shuffle_v4f32_012z:
720 ; SSE41:       # BB#0:
721 ; SSE41-NEXT:    xorps %xmm1, %xmm1
722 ; SSE41-NEXT:    blendps {{.*#+}} xmm0 = xmm0[0,1,2],xmm1[3]
723 ; SSE41-NEXT:    retq
724 ;
725 ; AVX-LABEL: shuffle_v4f32_012z:
726 ; AVX:       # BB#0:
727 ; AVX-NEXT:    vxorps %xmm1, %xmm1, %xmm1
728 ; AVX-NEXT:    vblendps {{.*#+}} xmm0 = xmm0[0,1,2],xmm1[3]
729 ; AVX-NEXT:    retq
730   %shuffle = shufflevector <4 x float> %a, <4 x float> zeroinitializer, <4 x i32> <i32 0, i32 1, i32 2, i32 7>
731   ret <4 x float> %shuffle
732 }
733
734 define <4 x float> @shuffle_v4f32_0zz3(<4 x float> %a) {
735 ; SSE-LABEL: shuffle_v4f32_0zz3:
736 ; SSE:       # BB#0:
737 ; SSE-NEXT:    xorps %xmm1, %xmm1
738 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,3],xmm1[0,0]
739 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,2,3,1]
740 ; SSE-NEXT:    retq
741 ;
742 ; AVX-LABEL: shuffle_v4f32_0zz3:
743 ; AVX:       # BB#0:
744 ; AVX-NEXT:    vxorps %xmm1, %xmm1, %xmm1
745 ; AVX-NEXT:    vshufps {{.*#+}} xmm0 = xmm0[0,3],xmm1[0,0]
746 ; AVX-NEXT:    vshufps {{.*#+}} xmm0 = xmm0[0,2,3,1]
747 ; AVX-NEXT:    retq
748   %shuffle = shufflevector <4 x float> %a, <4 x float> zeroinitializer, <4 x i32> <i32 0, i32 4, i32 4, i32 3>
749   ret <4 x float> %shuffle
750 }
751
752 define <4 x i32> @shuffle_v4i32_4zzz(<4 x i32> %a) {
753 ; SSE2-LABEL: shuffle_v4i32_4zzz:
754 ; SSE2:       # BB#0:
755 ; SSE2-NEXT:    xorps %xmm1, %xmm1
756 ; SSE2-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
757 ; SSE2-NEXT:    movaps %xmm1, %xmm0
758 ; SSE2-NEXT:    retq
759 ;
760 ; SSE3-LABEL: shuffle_v4i32_4zzz:
761 ; SSE3:       # BB#0:
762 ; SSE3-NEXT:    xorps %xmm1, %xmm1
763 ; SSE3-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
764 ; SSE3-NEXT:    movaps %xmm1, %xmm0
765 ; SSE3-NEXT:    retq
766 ;
767 ; SSSE3-LABEL: shuffle_v4i32_4zzz:
768 ; SSSE3:       # BB#0:
769 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
770 ; SSSE3-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
771 ; SSSE3-NEXT:    movaps %xmm1, %xmm0
772 ; SSSE3-NEXT:    retq
773 ;
774 ; SSE41-LABEL: shuffle_v4i32_4zzz:
775 ; SSE41:       # BB#0:
776 ; SSE41-NEXT:    pxor %xmm1, %xmm1
777 ; SSE41-NEXT:    pblendw {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,3,4,5,6,7]
778 ; SSE41-NEXT:    retq
779 ;
780 ; AVX-LABEL: shuffle_v4i32_4zzz:
781 ; AVX:       # BB#0:
782 ; AVX-NEXT:    vpxor %xmm1, %xmm1, %xmm1
783 ; AVX-NEXT:    vpblendw {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,3,4,5,6,7]
784 ; AVX-NEXT:    retq
785   %shuffle = shufflevector <4 x i32> zeroinitializer, <4 x i32> %a, <4 x i32> <i32 4, i32 1, i32 2, i32 3>
786   ret <4 x i32> %shuffle
787 }
788
789 define <4 x i32> @shuffle_v4i32_z4zz(<4 x i32> %a) {
790 ; SSE2-LABEL: shuffle_v4i32_z4zz:
791 ; SSE2:       # BB#0:
792 ; SSE2-NEXT:    xorps %xmm1, %xmm1
793 ; SSE2-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
794 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,0,1,1]
795 ; SSE2-NEXT:    retq
796 ;
797 ; SSE3-LABEL: shuffle_v4i32_z4zz:
798 ; SSE3:       # BB#0:
799 ; SSE3-NEXT:    xorps %xmm1, %xmm1
800 ; SSE3-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
801 ; SSE3-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,0,1,1]
802 ; SSE3-NEXT:    retq
803 ;
804 ; SSSE3-LABEL: shuffle_v4i32_z4zz:
805 ; SSSE3:       # BB#0:
806 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
807 ; SSSE3-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
808 ; SSSE3-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,0,1,1]
809 ; SSSE3-NEXT:    retq
810 ;
811 ; SSE41-LABEL: shuffle_v4i32_z4zz:
812 ; SSE41:       # BB#0:
813 ; SSE41-NEXT:    pxor %xmm1, %xmm1
814 ; SSE41-NEXT:    pblendw {{.*#+}} xmm1 = xmm0[0,1],xmm1[2,3,4,5,6,7]
815 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,0,1,1]
816 ; SSE41-NEXT:    retq
817 ;
818 ; AVX-LABEL: shuffle_v4i32_z4zz:
819 ; AVX:       # BB#0:
820 ; AVX-NEXT:    vpxor %xmm1, %xmm1, %xmm1
821 ; AVX-NEXT:    vpblendw {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,3,4,5,6,7]
822 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[1,0,1,1]
823 ; AVX-NEXT:    retq
824   %shuffle = shufflevector <4 x i32> zeroinitializer, <4 x i32> %a, <4 x i32> <i32 2, i32 4, i32 3, i32 0>
825   ret <4 x i32> %shuffle
826 }
827
828 define <4 x i32> @shuffle_v4i32_zz4z(<4 x i32> %a) {
829 ; SSE2-LABEL: shuffle_v4i32_zz4z:
830 ; SSE2:       # BB#0:
831 ; SSE2-NEXT:    xorps %xmm1, %xmm1
832 ; SSE2-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
833 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,0,1]
834 ; SSE2-NEXT:    retq
835 ;
836 ; SSE3-LABEL: shuffle_v4i32_zz4z:
837 ; SSE3:       # BB#0:
838 ; SSE3-NEXT:    xorps %xmm1, %xmm1
839 ; SSE3-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
840 ; SSE3-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,0,1]
841 ; SSE3-NEXT:    retq
842 ;
843 ; SSSE3-LABEL: shuffle_v4i32_zz4z:
844 ; SSSE3:       # BB#0:
845 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
846 ; SSSE3-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
847 ; SSSE3-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,0,1]
848 ; SSSE3-NEXT:    retq
849 ;
850 ; SSE41-LABEL: shuffle_v4i32_zz4z:
851 ; SSE41:       # BB#0:
852 ; SSE41-NEXT:    pxor %xmm1, %xmm1
853 ; SSE41-NEXT:    pblendw {{.*#+}} xmm1 = xmm0[0,1],xmm1[2,3,4,5,6,7]
854 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,0,1]
855 ; SSE41-NEXT:    retq
856 ;
857 ; AVX-LABEL: shuffle_v4i32_zz4z:
858 ; AVX:       # BB#0:
859 ; AVX-NEXT:    vpxor %xmm1, %xmm1, %xmm1
860 ; AVX-NEXT:    vpblendw {{.*#+}} xmm0 = xmm0[0,1],xmm1[2,3,4,5,6,7]
861 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[1,1,0,1]
862 ; AVX-NEXT:    retq
863   %shuffle = shufflevector <4 x i32> zeroinitializer, <4 x i32> %a, <4 x i32> <i32 0, i32 0, i32 4, i32 0>
864   ret <4 x i32> %shuffle
865 }
866
867 define <4 x i32> @shuffle_v4i32_zuu4(<4 x i32> %a) {
868 ; SSE-LABEL: shuffle_v4i32_zuu4:
869 ; SSE:       # BB#0:
870 ; SSE-NEXT:    pslldq {{.*#+}} xmm0 = zero,zero,zero,zero,zero,zero,zero,zero,zero,zero,zero,zero,xmm0[0,1,2,3]
871 ; SSE-NEXT:    retq
872 ;
873 ; AVX-LABEL: shuffle_v4i32_zuu4:
874 ; AVX:       # BB#0:
875 ; AVX-NEXT:    vpslldq {{.*#+}} xmm0 = zero,zero,zero,zero,zero,zero,zero,zero,zero,zero,zero,zero,xmm0[0,1,2,3]
876 ; AVX-NEXT:    retq
877   %shuffle = shufflevector <4 x i32> zeroinitializer, <4 x i32> %a, <4 x i32> <i32 0, i32 undef, i32 undef, i32 4>
878   ret <4 x i32> %shuffle
879 }
880
881 define <4 x i32> @shuffle_v4i32_z6zz(<4 x i32> %a) {
882 ; SSE2-LABEL: shuffle_v4i32_z6zz:
883 ; SSE2:       # BB#0:
884 ; SSE2-NEXT:    xorps %xmm1, %xmm1
885 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[0,0]
886 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[2,3]
887 ; SSE2-NEXT:    retq
888 ;
889 ; SSE3-LABEL: shuffle_v4i32_z6zz:
890 ; SSE3:       # BB#0:
891 ; SSE3-NEXT:    xorps %xmm1, %xmm1
892 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[0,0]
893 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[2,3]
894 ; SSE3-NEXT:    retq
895 ;
896 ; SSSE3-LABEL: shuffle_v4i32_z6zz:
897 ; SSSE3:       # BB#0:
898 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
899 ; SSSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[0,0]
900 ; SSSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[2,0],xmm1[2,3]
901 ; SSSE3-NEXT:    retq
902 ;
903 ; SSE41-LABEL: shuffle_v4i32_z6zz:
904 ; SSE41:       # BB#0:
905 ; SSE41-NEXT:    insertps {{.*#+}} xmm0 = zero,xmm0[2],zero,zero
906 ; SSE41-NEXT:    retq
907 ;
908 ; AVX-LABEL: shuffle_v4i32_z6zz:
909 ; AVX:       # BB#0:
910 ; AVX-NEXT:    vinsertps {{.*#+}} xmm0 = zero,xmm0[2],zero,zero
911 ; AVX-NEXT:    retq
912   %shuffle = shufflevector <4 x i32> zeroinitializer, <4 x i32> %a, <4 x i32> <i32 0, i32 6, i32 2, i32 3>
913   ret <4 x i32> %shuffle
914 }
915
916 define <4 x i32> @shuffle_v4i32_7012(<4 x i32> %a, <4 x i32> %b) {
917 ; SSE2-LABEL: shuffle_v4i32_7012:
918 ; SSE2:       # BB#0:
919 ; SSE2-NEXT:    shufps {{.*#+}} xmm1 = xmm1[3,0],xmm0[0,0]
920 ; SSE2-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,2],xmm0[1,2]
921 ; SSE2-NEXT:    movaps %xmm1, %xmm0
922 ; SSE2-NEXT:    retq
923 ;
924 ; SSE3-LABEL: shuffle_v4i32_7012:
925 ; SSE3:       # BB#0:
926 ; SSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[3,0],xmm0[0,0]
927 ; SSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,2],xmm0[1,2]
928 ; SSE3-NEXT:    movaps %xmm1, %xmm0
929 ; SSE3-NEXT:    retq
930 ;
931 ; SSSE3-LABEL: shuffle_v4i32_7012:
932 ; SSSE3:       # BB#0:
933 ; SSSE3-NEXT:    palignr {{.*#+}} xmm0 = xmm1[12,13,14,15],xmm0[0,1,2,3,4,5,6,7,8,9,10,11]
934 ; SSSE3-NEXT:    retq
935 ;
936 ; SSE41-LABEL: shuffle_v4i32_7012:
937 ; SSE41:       # BB#0:
938 ; SSE41-NEXT:    palignr {{.*#+}} xmm0 = xmm1[12,13,14,15],xmm0[0,1,2,3,4,5,6,7,8,9,10,11]
939 ; SSE41-NEXT:    retq
940 ;
941 ; AVX-LABEL: shuffle_v4i32_7012:
942 ; AVX:       # BB#0:
943 ; AVX-NEXT:    vpalignr {{.*#+}} xmm0 = xmm1[12,13,14,15],xmm0[0,1,2,3,4,5,6,7,8,9,10,11]
944 ; AVX-NEXT:    retq
945   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 7, i32 0, i32 1, i32 2>
946   ret <4 x i32> %shuffle
947 }
948
949 define <4 x i32> @shuffle_v4i32_6701(<4 x i32> %a, <4 x i32> %b) {
950 ; SSE2-LABEL: shuffle_v4i32_6701:
951 ; SSE2:       # BB#0:
952 ; SSE2-NEXT:    shufpd {{.*#+}} xmm1 = xmm1[1],xmm0[0]
953 ; SSE2-NEXT:    movapd %xmm1, %xmm0
954 ; SSE2-NEXT:    retq
955 ;
956 ; SSE3-LABEL: shuffle_v4i32_6701:
957 ; SSE3:       # BB#0:
958 ; SSE3-NEXT:    shufpd {{.*#+}} xmm1 = xmm1[1],xmm0[0]
959 ; SSE3-NEXT:    movapd %xmm1, %xmm0
960 ; SSE3-NEXT:    retq
961 ;
962 ; SSSE3-LABEL: shuffle_v4i32_6701:
963 ; SSSE3:       # BB#0:
964 ; SSSE3-NEXT:    palignr {{.*#+}} xmm0 = xmm1[8,9,10,11,12,13,14,15],xmm0[0,1,2,3,4,5,6,7]
965 ; SSSE3-NEXT:    retq
966 ;
967 ; SSE41-LABEL: shuffle_v4i32_6701:
968 ; SSE41:       # BB#0:
969 ; SSE41-NEXT:    palignr {{.*#+}} xmm0 = xmm1[8,9,10,11,12,13,14,15],xmm0[0,1,2,3,4,5,6,7]
970 ; SSE41-NEXT:    retq
971 ;
972 ; AVX-LABEL: shuffle_v4i32_6701:
973 ; AVX:       # BB#0:
974 ; AVX-NEXT:    vpalignr {{.*#+}} xmm0 = xmm1[8,9,10,11,12,13,14,15],xmm0[0,1,2,3,4,5,6,7]
975 ; AVX-NEXT:    retq
976   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 6, i32 7, i32 0, i32 1>
977   ret <4 x i32> %shuffle
978 }
979
980 define <4 x i32> @shuffle_v4i32_5670(<4 x i32> %a, <4 x i32> %b) {
981 ; SSE2-LABEL: shuffle_v4i32_5670:
982 ; SSE2:       # BB#0:
983 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,0],xmm1[3,0]
984 ; SSE2-NEXT:    shufps {{.*#+}} xmm1 = xmm1[1,2],xmm0[2,0]
985 ; SSE2-NEXT:    movaps %xmm1, %xmm0
986 ; SSE2-NEXT:    retq
987 ;
988 ; SSE3-LABEL: shuffle_v4i32_5670:
989 ; SSE3:       # BB#0:
990 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,0],xmm1[3,0]
991 ; SSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[1,2],xmm0[2,0]
992 ; SSE3-NEXT:    movaps %xmm1, %xmm0
993 ; SSE3-NEXT:    retq
994 ;
995 ; SSSE3-LABEL: shuffle_v4i32_5670:
996 ; SSSE3:       # BB#0:
997 ; SSSE3-NEXT:    palignr {{.*#+}} xmm0 = xmm1[4,5,6,7,8,9,10,11,12,13,14,15],xmm0[0,1,2,3]
998 ; SSSE3-NEXT:    retq
999 ;
1000 ; SSE41-LABEL: shuffle_v4i32_5670:
1001 ; SSE41:       # BB#0:
1002 ; SSE41-NEXT:    palignr {{.*#+}} xmm0 = xmm1[4,5,6,7,8,9,10,11,12,13,14,15],xmm0[0,1,2,3]
1003 ; SSE41-NEXT:    retq
1004 ;
1005 ; AVX-LABEL: shuffle_v4i32_5670:
1006 ; AVX:       # BB#0:
1007 ; AVX-NEXT:    vpalignr {{.*#+}} xmm0 = xmm1[4,5,6,7,8,9,10,11,12,13,14,15],xmm0[0,1,2,3]
1008 ; AVX-NEXT:    retq
1009   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 5, i32 6, i32 7, i32 0>
1010   ret <4 x i32> %shuffle
1011 }
1012
1013 define <4 x i32> @shuffle_v4i32_1234(<4 x i32> %a, <4 x i32> %b) {
1014 ; SSE2-LABEL: shuffle_v4i32_1234:
1015 ; SSE2:       # BB#0:
1016 ; SSE2-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[3,0]
1017 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[1,2],xmm1[2,0]
1018 ; SSE2-NEXT:    retq
1019 ;
1020 ; SSE3-LABEL: shuffle_v4i32_1234:
1021 ; SSE3:       # BB#0:
1022 ; SSE3-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,0],xmm0[3,0]
1023 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[1,2],xmm1[2,0]
1024 ; SSE3-NEXT:    retq
1025 ;
1026 ; SSSE3-LABEL: shuffle_v4i32_1234:
1027 ; SSSE3:       # BB#0:
1028 ; SSSE3-NEXT:    palignr {{.*#+}} xmm1 = xmm0[4,5,6,7,8,9,10,11,12,13,14,15],xmm1[0,1,2,3]
1029 ; SSSE3-NEXT:    movdqa %xmm1, %xmm0
1030 ; SSSE3-NEXT:    retq
1031 ;
1032 ; SSE41-LABEL: shuffle_v4i32_1234:
1033 ; SSE41:       # BB#0:
1034 ; SSE41-NEXT:    palignr {{.*#+}} xmm1 = xmm0[4,5,6,7,8,9,10,11,12,13,14,15],xmm1[0,1,2,3]
1035 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
1036 ; SSE41-NEXT:    retq
1037 ;
1038 ; AVX-LABEL: shuffle_v4i32_1234:
1039 ; AVX:       # BB#0:
1040 ; AVX-NEXT:    vpalignr {{.*#+}} xmm0 = xmm0[4,5,6,7,8,9,10,11,12,13,14,15],xmm1[0,1,2,3]
1041 ; AVX-NEXT:    retq
1042   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 1, i32 2, i32 3, i32 4>
1043   ret <4 x i32> %shuffle
1044 }
1045
1046 define <4 x i32> @shuffle_v4i32_2345(<4 x i32> %a, <4 x i32> %b) {
1047 ; SSE2-LABEL: shuffle_v4i32_2345:
1048 ; SSE2:       # BB#0:
1049 ; SSE2-NEXT:    shufpd {{.*#+}} xmm0 = xmm0[1],xmm1[0]
1050 ; SSE2-NEXT:    retq
1051 ;
1052 ; SSE3-LABEL: shuffle_v4i32_2345:
1053 ; SSE3:       # BB#0:
1054 ; SSE3-NEXT:    shufpd {{.*#+}} xmm0 = xmm0[1],xmm1[0]
1055 ; SSE3-NEXT:    retq
1056 ;
1057 ; SSSE3-LABEL: shuffle_v4i32_2345:
1058 ; SSSE3:       # BB#0:
1059 ; SSSE3-NEXT:    palignr {{.*#+}} xmm1 = xmm0[8,9,10,11,12,13,14,15],xmm1[0,1,2,3,4,5,6,7]
1060 ; SSSE3-NEXT:    movdqa %xmm1, %xmm0
1061 ; SSSE3-NEXT:    retq
1062 ;
1063 ; SSE41-LABEL: shuffle_v4i32_2345:
1064 ; SSE41:       # BB#0:
1065 ; SSE41-NEXT:    palignr {{.*#+}} xmm1 = xmm0[8,9,10,11,12,13,14,15],xmm1[0,1,2,3,4,5,6,7]
1066 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
1067 ; SSE41-NEXT:    retq
1068 ;
1069 ; AVX-LABEL: shuffle_v4i32_2345:
1070 ; AVX:       # BB#0:
1071 ; AVX-NEXT:    vpalignr {{.*#+}} xmm0 = xmm0[8,9,10,11,12,13,14,15],xmm1[0,1,2,3,4,5,6,7]
1072 ; AVX-NEXT:    retq
1073   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 2, i32 3, i32 4, i32 5>
1074   ret <4 x i32> %shuffle
1075 }
1076
1077 define <4 x i32> @shuffle_v4i32_3456(<4 x i32> %a, <4 x i32> %b) {
1078 ; SSE2-LABEL: shuffle_v4i32_3456:
1079 ; SSE2:       # BB#0:
1080 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[3,0],xmm1[0,0]
1081 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,2],xmm1[1,2]
1082 ; SSE2-NEXT:    retq
1083 ;
1084 ; SSE3-LABEL: shuffle_v4i32_3456:
1085 ; SSE3:       # BB#0:
1086 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[3,0],xmm1[0,0]
1087 ; SSE3-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,2],xmm1[1,2]
1088 ; SSE3-NEXT:    retq
1089 ;
1090 ; SSSE3-LABEL: shuffle_v4i32_3456:
1091 ; SSSE3:       # BB#0:
1092 ; SSSE3-NEXT:    palignr {{.*#+}} xmm1 = xmm0[12,13,14,15],xmm1[0,1,2,3,4,5,6,7,8,9,10,11]
1093 ; SSSE3-NEXT:    movdqa %xmm1, %xmm0
1094 ; SSSE3-NEXT:    retq
1095 ;
1096 ; SSE41-LABEL: shuffle_v4i32_3456:
1097 ; SSE41:       # BB#0:
1098 ; SSE41-NEXT:    palignr {{.*#+}} xmm1 = xmm0[12,13,14,15],xmm1[0,1,2,3,4,5,6,7,8,9,10,11]
1099 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
1100 ; SSE41-NEXT:    retq
1101 ;
1102 ; AVX-LABEL: shuffle_v4i32_3456:
1103 ; AVX:       # BB#0:
1104 ; AVX-NEXT:    vpalignr {{.*#+}} xmm0 = xmm0[12,13,14,15],xmm1[0,1,2,3,4,5,6,7,8,9,10,11]
1105 ; AVX-NEXT:    retq
1106   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 3, i32 4, i32 5, i32 6>
1107   ret <4 x i32> %shuffle
1108 }
1109
1110 define <4 x i32> @shuffle_v4i32_0u1u(<4 x i32> %a, <4 x i32> %b) {
1111 ; SSE2-LABEL: shuffle_v4i32_0u1u:
1112 ; SSE2:       # BB#0:
1113 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[0,1,1,3]
1114 ; SSE2-NEXT:    retq
1115 ;
1116 ; SSE3-LABEL: shuffle_v4i32_0u1u:
1117 ; SSE3:       # BB#0:
1118 ; SSE3-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[0,1,1,3]
1119 ; SSE3-NEXT:    retq
1120 ;
1121 ; SSSE3-LABEL: shuffle_v4i32_0u1u:
1122 ; SSSE3:       # BB#0:
1123 ; SSSE3-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[0,1,1,3]
1124 ; SSSE3-NEXT:    retq
1125 ;
1126 ; SSE41-LABEL: shuffle_v4i32_0u1u:
1127 ; SSE41:       # BB#0:
1128 ; SSE41-NEXT:    pmovzxdq {{.*#+}} xmm0 = xmm0[0],zero,xmm0[1],zero
1129 ; SSE41-NEXT:    retq
1130 ;
1131 ; AVX-LABEL: shuffle_v4i32_0u1u:
1132 ; AVX:       # BB#0:
1133 ; AVX-NEXT:    vpmovzxdq {{.*#+}} xmm0 = xmm0[0],zero,xmm0[1],zero
1134 ; AVX-NEXT:    retq
1135   %shuffle = shufflevector <4 x i32> %a, <4 x i32> %b, <4 x i32> <i32 0, i32 undef, i32 1, i32 undef>
1136   ret <4 x i32> %shuffle
1137 }
1138
1139 define <4 x i32> @shuffle_v4i32_0z1z(<4 x i32> %a) {
1140 ; SSE2-LABEL: shuffle_v4i32_0z1z:
1141 ; SSE2:       # BB#0:
1142 ; SSE2-NEXT:    pxor %xmm1, %xmm1
1143 ; SSE2-NEXT:    punpckldq {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1]
1144 ; SSE2-NEXT:    retq
1145 ;
1146 ; SSE3-LABEL: shuffle_v4i32_0z1z:
1147 ; SSE3:       # BB#0:
1148 ; SSE3-NEXT:    pxor %xmm1, %xmm1
1149 ; SSE3-NEXT:    punpckldq {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1]
1150 ; SSE3-NEXT:    retq
1151 ;
1152 ; SSSE3-LABEL: shuffle_v4i32_0z1z:
1153 ; SSSE3:       # BB#0:
1154 ; SSSE3-NEXT:    pxor %xmm1, %xmm1
1155 ; SSSE3-NEXT:    punpckldq {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1]
1156 ; SSSE3-NEXT:    retq
1157 ;
1158 ; SSE41-LABEL: shuffle_v4i32_0z1z:
1159 ; SSE41:       # BB#0:
1160 ; SSE41-NEXT:    pmovzxdq {{.*#+}} xmm0 = xmm0[0],zero,xmm0[1],zero
1161 ; SSE41-NEXT:    retq
1162 ;
1163 ; AVX-LABEL: shuffle_v4i32_0z1z:
1164 ; AVX:       # BB#0:
1165 ; AVX-NEXT:    vpmovzxdq {{.*#+}} xmm0 = xmm0[0],zero,xmm0[1],zero
1166 ; AVX-NEXT:    retq
1167   %shuffle = shufflevector <4 x i32> %a, <4 x i32> zeroinitializer, <4 x i32> <i32 0, i32 5, i32 1, i32 7>
1168   ret <4 x i32> %shuffle
1169 }
1170
1171 define <4 x i32> @shuffle_v4i32_01zu(<4 x i32> %a) {
1172 ; SSE-LABEL: shuffle_v4i32_01zu:
1173 ; SSE:       # BB#0:
1174 ; SSE-NEXT:    movq {{.*#+}} xmm0 = xmm0[0],zero
1175 ; SSE-NEXT:    retq
1176 ;
1177 ; AVX-LABEL: shuffle_v4i32_01zu:
1178 ; AVX:       # BB#0:
1179 ; AVX-NEXT:    vmovq {{.*#+}} xmm0 = xmm0[0],zero
1180 ; AVX-NEXT:    retq
1181   %shuffle = shufflevector <4 x i32> %a, <4 x i32> zeroinitializer, <4 x i32> <i32 0, i32 1, i32 7, i32 undef>
1182   ret <4 x i32> %shuffle
1183 }
1184
1185 define <4 x i32> @shuffle_v4i32_0z23(<4 x i32> %a) {
1186 ; SSE-LABEL: shuffle_v4i32_0z23:
1187 ; SSE:       # BB#0:
1188 ; SSE-NEXT:    andps {{.*}}(%rip), %xmm0
1189 ; SSE-NEXT:    retq
1190 ;
1191 ; AVX-LABEL: shuffle_v4i32_0z23:
1192 ; AVX:       # BB#0:
1193 ; AVX-NEXT:    vandps {{.*}}(%rip), %xmm0, %xmm0
1194 ; AVX-NEXT:    retq
1195   %shuffle = shufflevector <4 x i32> %a, <4 x i32> zeroinitializer, <4 x i32> <i32 0, i32 4, i32 2, i32 3>
1196   ret <4 x i32> %shuffle
1197 }
1198
1199 define <4 x i32> @shuffle_v4i32_01z3(<4 x i32> %a) {
1200 ; SSE-LABEL: shuffle_v4i32_01z3:
1201 ; SSE:       # BB#0:
1202 ; SSE-NEXT:    andps {{.*}}(%rip), %xmm0
1203 ; SSE-NEXT:    retq
1204 ;
1205 ; AVX-LABEL: shuffle_v4i32_01z3:
1206 ; AVX:       # BB#0:
1207 ; AVX-NEXT:    vandps {{.*}}(%rip), %xmm0, %xmm0
1208 ; AVX-NEXT:    retq
1209   %shuffle = shufflevector <4 x i32> %a, <4 x i32> zeroinitializer, <4 x i32> <i32 0, i32 1, i32 4, i32 3>
1210   ret <4 x i32> %shuffle
1211 }
1212
1213 define <4 x i32> @shuffle_v4i32_012z(<4 x i32> %a) {
1214 ; SSE2-LABEL: shuffle_v4i32_012z:
1215 ; SSE2:       # BB#0:
1216 ; SSE2-NEXT:    andps {{.*}}(%rip), %xmm0
1217 ; SSE2-NEXT:    retq
1218 ;
1219 ; SSE3-LABEL: shuffle_v4i32_012z:
1220 ; SSE3:       # BB#0:
1221 ; SSE3-NEXT:    andps {{.*}}(%rip), %xmm0
1222 ; SSE3-NEXT:    retq
1223 ;
1224 ; SSSE3-LABEL: shuffle_v4i32_012z:
1225 ; SSSE3:       # BB#0:
1226 ; SSSE3-NEXT:    andps {{.*}}(%rip), %xmm0
1227 ; SSSE3-NEXT:    retq
1228 ;
1229 ; SSE41-LABEL: shuffle_v4i32_012z:
1230 ; SSE41:       # BB#0:
1231 ; SSE41-NEXT:    pxor %xmm1, %xmm1
1232 ; SSE41-NEXT:    pblendw {{.*#+}} xmm0 = xmm0[0,1,2,3,4,5],xmm1[6,7]
1233 ; SSE41-NEXT:    retq
1234 ;
1235 ; AVX1-LABEL: shuffle_v4i32_012z:
1236 ; AVX1:       # BB#0:
1237 ; AVX1-NEXT:    vpxor %xmm1, %xmm1, %xmm1
1238 ; AVX1-NEXT:    vpblendw {{.*#+}} xmm0 = xmm0[0,1,2,3,4,5],xmm1[6,7]
1239 ; AVX1-NEXT:    retq
1240 ;
1241 ; AVX2-LABEL: shuffle_v4i32_012z:
1242 ; AVX2:       # BB#0:
1243 ; AVX2-NEXT:    vpxor %xmm1, %xmm1, %xmm1
1244 ; AVX2-NEXT:    vpblendd {{.*#+}} xmm0 = xmm0[0,1,2],xmm1[3]
1245 ; AVX2-NEXT:    retq
1246   %shuffle = shufflevector <4 x i32> %a, <4 x i32> zeroinitializer, <4 x i32> <i32 0, i32 1, i32 2, i32 7>
1247   ret <4 x i32> %shuffle
1248 }
1249
1250 define <4 x i32> @shuffle_v4i32_0zz3(<4 x i32> %a) {
1251 ; SSE-LABEL: shuffle_v4i32_0zz3:
1252 ; SSE:       # BB#0:
1253 ; SSE-NEXT:    andps {{.*}}(%rip), %xmm0
1254 ; SSE-NEXT:    retq
1255 ;
1256 ; AVX-LABEL: shuffle_v4i32_0zz3:
1257 ; AVX:       # BB#0:
1258 ; AVX-NEXT:    vandps {{.*}}(%rip), %xmm0, %xmm0
1259 ; AVX-NEXT:    retq
1260   %shuffle = shufflevector <4 x i32> %a, <4 x i32> zeroinitializer, <4 x i32> <i32 0, i32 4, i32 4, i32 3>
1261   ret <4 x i32> %shuffle
1262 }
1263
1264 define <4 x i32> @insert_reg_and_zero_v4i32(i32 %a) {
1265 ; SSE-LABEL: insert_reg_and_zero_v4i32:
1266 ; SSE:       # BB#0:
1267 ; SSE-NEXT:    movd %edi, %xmm0
1268 ; SSE-NEXT:    retq
1269 ;
1270 ; AVX-LABEL: insert_reg_and_zero_v4i32:
1271 ; AVX:       # BB#0:
1272 ; AVX-NEXT:    vmovd %edi, %xmm0
1273 ; AVX-NEXT:    retq
1274   %v = insertelement <4 x i32> undef, i32 %a, i32 0
1275   %shuffle = shufflevector <4 x i32> %v, <4 x i32> zeroinitializer, <4 x i32> <i32 0, i32 5, i32 6, i32 7>
1276   ret <4 x i32> %shuffle
1277 }
1278
1279 define <4 x i32> @insert_mem_and_zero_v4i32(i32* %ptr) {
1280 ; SSE-LABEL: insert_mem_and_zero_v4i32:
1281 ; SSE:       # BB#0:
1282 ; SSE-NEXT:    movd {{.*#+}} xmm0 = mem[0],zero,zero,zero
1283 ; SSE-NEXT:    retq
1284 ;
1285 ; AVX-LABEL: insert_mem_and_zero_v4i32:
1286 ; AVX:       # BB#0:
1287 ; AVX-NEXT:    vmovd {{.*#+}} xmm0 = mem[0],zero,zero,zero
1288 ; AVX-NEXT:    retq
1289   %a = load i32* %ptr
1290   %v = insertelement <4 x i32> undef, i32 %a, i32 0
1291   %shuffle = shufflevector <4 x i32> %v, <4 x i32> zeroinitializer, <4 x i32> <i32 0, i32 5, i32 6, i32 7>
1292   ret <4 x i32> %shuffle
1293 }
1294
1295 define <4 x float> @insert_reg_and_zero_v4f32(float %a) {
1296 ; SSE2-LABEL: insert_reg_and_zero_v4f32:
1297 ; SSE2:       # BB#0:
1298 ; SSE2-NEXT:    xorps %xmm1, %xmm1
1299 ; SSE2-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
1300 ; SSE2-NEXT:    movaps %xmm1, %xmm0
1301 ; SSE2-NEXT:    retq
1302 ;
1303 ; SSE3-LABEL: insert_reg_and_zero_v4f32:
1304 ; SSE3:       # BB#0:
1305 ; SSE3-NEXT:    xorps %xmm1, %xmm1
1306 ; SSE3-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
1307 ; SSE3-NEXT:    movaps %xmm1, %xmm0
1308 ; SSE3-NEXT:    retq
1309 ;
1310 ; SSSE3-LABEL: insert_reg_and_zero_v4f32:
1311 ; SSSE3:       # BB#0:
1312 ; SSSE3-NEXT:    xorps %xmm1, %xmm1
1313 ; SSSE3-NEXT:    movss {{.*#+}} xmm1 = xmm0[0],xmm1[1,2,3]
1314 ; SSSE3-NEXT:    movaps %xmm1, %xmm0
1315 ; SSSE3-NEXT:    retq
1316 ;
1317 ; SSE41-LABEL: insert_reg_and_zero_v4f32:
1318 ; SSE41:       # BB#0:
1319 ; SSE41-NEXT:    xorps %xmm1, %xmm1
1320 ; SSE41-NEXT:    blendps {{.*#+}} xmm0 = xmm0[0],xmm1[1,2,3]
1321 ; SSE41-NEXT:    retq
1322 ;
1323 ; AVX-LABEL: insert_reg_and_zero_v4f32:
1324 ; AVX:       # BB#0:
1325 ; AVX-NEXT:    vxorps %xmm1, %xmm1, %xmm1
1326 ; AVX-NEXT:    vmovss {{.*#+}} xmm0 = xmm0[0],xmm1[1,2,3]
1327 ; AVX-NEXT:    retq
1328   %v = insertelement <4 x float> undef, float %a, i32 0
1329   %shuffle = shufflevector <4 x float> %v, <4 x float> zeroinitializer, <4 x i32> <i32 0, i32 5, i32 6, i32 7>
1330   ret <4 x float> %shuffle
1331 }
1332
1333 define <4 x float> @insert_mem_and_zero_v4f32(float* %ptr) {
1334 ; SSE-LABEL: insert_mem_and_zero_v4f32:
1335 ; SSE:       # BB#0:
1336 ; SSE-NEXT:    movss {{.*#+}} xmm0 = mem[0],zero,zero,zero
1337 ; SSE-NEXT:    retq
1338 ;
1339 ; AVX-LABEL: insert_mem_and_zero_v4f32:
1340 ; AVX:       # BB#0:
1341 ; AVX-NEXT:    vmovss {{.*#+}} xmm0 = mem[0],zero,zero,zero
1342 ; AVX-NEXT:    retq
1343   %a = load float* %ptr
1344   %v = insertelement <4 x float> undef, float %a, i32 0
1345   %shuffle = shufflevector <4 x float> %v, <4 x float> zeroinitializer, <4 x i32> <i32 0, i32 5, i32 6, i32 7>
1346   ret <4 x float> %shuffle
1347 }
1348
1349 define <4 x i32> @insert_reg_lo_v4i32(i64 %a, <4 x i32> %b) {
1350 ; SSE2-LABEL: insert_reg_lo_v4i32:
1351 ; SSE2:       # BB#0:
1352 ; SSE2-NEXT:    movd %rdi, %xmm1
1353 ; SSE2-NEXT:    movsd {{.*#+}} xmm0 = xmm1[0],xmm0[1]
1354 ; SSE2-NEXT:    retq
1355 ;
1356 ; SSE3-LABEL: insert_reg_lo_v4i32:
1357 ; SSE3:       # BB#0:
1358 ; SSE3-NEXT:    movd %rdi, %xmm1
1359 ; SSE3-NEXT:    movsd {{.*#+}} xmm0 = xmm1[0],xmm0[1]
1360 ; SSE3-NEXT:    retq
1361 ;
1362 ; SSSE3-LABEL: insert_reg_lo_v4i32:
1363 ; SSSE3:       # BB#0:
1364 ; SSSE3-NEXT:    movd %rdi, %xmm1
1365 ; SSSE3-NEXT:    movsd {{.*#+}} xmm0 = xmm1[0],xmm0[1]
1366 ; SSSE3-NEXT:    retq
1367 ;
1368 ; SSE41-LABEL: insert_reg_lo_v4i32:
1369 ; SSE41:       # BB#0:
1370 ; SSE41-NEXT:    movd %rdi, %xmm1
1371 ; SSE41-NEXT:    pblendw {{.*#+}} xmm0 = xmm1[0,1,2,3],xmm0[4,5,6,7]
1372 ; SSE41-NEXT:    retq
1373 ;
1374 ; AVX1-LABEL: insert_reg_lo_v4i32:
1375 ; AVX1:       # BB#0:
1376 ; AVX1-NEXT:    vmovq %rdi, %xmm1
1377 ; AVX1-NEXT:    vpblendw {{.*#+}} xmm0 = xmm1[0,1,2,3],xmm0[4,5,6,7]
1378 ; AVX1-NEXT:    retq
1379 ;
1380 ; AVX2-LABEL: insert_reg_lo_v4i32:
1381 ; AVX2:       # BB#0:
1382 ; AVX2-NEXT:    vmovq %rdi, %xmm1
1383 ; AVX2-NEXT:    vpblendd {{.*#+}} xmm0 = xmm1[0,1],xmm0[2,3]
1384 ; AVX2-NEXT:    retq
1385   %a.cast = bitcast i64 %a to <2 x i32>
1386   %v = shufflevector <2 x i32> %a.cast, <2 x i32> undef, <4 x i32> <i32 0, i32 1, i32 undef, i32 undef>
1387   %shuffle = shufflevector <4 x i32> %v, <4 x i32> %b, <4 x i32> <i32 0, i32 1, i32 6, i32 7>
1388   ret <4 x i32> %shuffle
1389 }
1390
1391 define <4 x i32> @insert_mem_lo_v4i32(<2 x i32>* %ptr, <4 x i32> %b) {
1392 ; SSE2-LABEL: insert_mem_lo_v4i32:
1393 ; SSE2:       # BB#0:
1394 ; SSE2-NEXT:    movlpd (%rdi), %xmm0
1395 ; SSE2-NEXT:    retq
1396 ;
1397 ; SSE3-LABEL: insert_mem_lo_v4i32:
1398 ; SSE3:       # BB#0:
1399 ; SSE3-NEXT:    movlpd (%rdi), %xmm0
1400 ; SSE3-NEXT:    retq
1401 ;
1402 ; SSSE3-LABEL: insert_mem_lo_v4i32:
1403 ; SSSE3:       # BB#0:
1404 ; SSSE3-NEXT:    movlpd (%rdi), %xmm0
1405 ; SSSE3-NEXT:    retq
1406 ;
1407 ; SSE41-LABEL: insert_mem_lo_v4i32:
1408 ; SSE41:       # BB#0:
1409 ; SSE41-NEXT:    movq {{.*#+}} xmm1 = mem[0],zero
1410 ; SSE41-NEXT:    pblendw {{.*#+}} xmm0 = xmm1[0,1,2,3],xmm0[4,5,6,7]
1411 ; SSE41-NEXT:    retq
1412 ;
1413 ; AVX1-LABEL: insert_mem_lo_v4i32:
1414 ; AVX1:       # BB#0:
1415 ; AVX1-NEXT:    vmovq {{.*#+}} xmm1 = mem[0],zero
1416 ; AVX1-NEXT:    vpblendw {{.*#+}} xmm0 = xmm1[0,1,2,3],xmm0[4,5,6,7]
1417 ; AVX1-NEXT:    retq
1418 ;
1419 ; AVX2-LABEL: insert_mem_lo_v4i32:
1420 ; AVX2:       # BB#0:
1421 ; AVX2-NEXT:    vmovq {{.*#+}} xmm1 = mem[0],zero
1422 ; AVX2-NEXT:    vpblendd {{.*#+}} xmm0 = xmm1[0,1],xmm0[2,3]
1423 ; AVX2-NEXT:    retq
1424   %a = load <2 x i32>* %ptr
1425   %v = shufflevector <2 x i32> %a, <2 x i32> undef, <4 x i32> <i32 0, i32 1, i32 undef, i32 undef>
1426   %shuffle = shufflevector <4 x i32> %v, <4 x i32> %b, <4 x i32> <i32 0, i32 1, i32 6, i32 7>
1427   ret <4 x i32> %shuffle
1428 }
1429
1430 define <4 x i32> @insert_reg_hi_v4i32(i64 %a, <4 x i32> %b) {
1431 ; SSE-LABEL: insert_reg_hi_v4i32:
1432 ; SSE:       # BB#0:
1433 ; SSE-NEXT:    movd %rdi, %xmm1
1434 ; SSE-NEXT:    punpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
1435 ; SSE-NEXT:    retq
1436 ;
1437 ; AVX-LABEL: insert_reg_hi_v4i32:
1438 ; AVX:       # BB#0:
1439 ; AVX-NEXT:    vmovq %rdi, %xmm1
1440 ; AVX-NEXT:    vpunpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
1441 ; AVX-NEXT:    retq
1442   %a.cast = bitcast i64 %a to <2 x i32>
1443   %v = shufflevector <2 x i32> %a.cast, <2 x i32> undef, <4 x i32> <i32 0, i32 1, i32 undef, i32 undef>
1444   %shuffle = shufflevector <4 x i32> %v, <4 x i32> %b, <4 x i32> <i32 4, i32 5, i32 0, i32 1>
1445   ret <4 x i32> %shuffle
1446 }
1447
1448 define <4 x i32> @insert_mem_hi_v4i32(<2 x i32>* %ptr, <4 x i32> %b) {
1449 ; SSE-LABEL: insert_mem_hi_v4i32:
1450 ; SSE:       # BB#0:
1451 ; SSE-NEXT:    movq {{.*#+}} xmm1 = mem[0],zero
1452 ; SSE-NEXT:    punpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
1453 ; SSE-NEXT:    retq
1454 ;
1455 ; AVX-LABEL: insert_mem_hi_v4i32:
1456 ; AVX:       # BB#0:
1457 ; AVX-NEXT:    vmovq {{.*#+}} xmm1 = mem[0],zero
1458 ; AVX-NEXT:    vpunpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
1459 ; AVX-NEXT:    retq
1460   %a = load <2 x i32>* %ptr
1461   %v = shufflevector <2 x i32> %a, <2 x i32> undef, <4 x i32> <i32 0, i32 1, i32 undef, i32 undef>
1462   %shuffle = shufflevector <4 x i32> %v, <4 x i32> %b, <4 x i32> <i32 4, i32 5, i32 0, i32 1>
1463   ret <4 x i32> %shuffle
1464 }
1465
1466 define <4 x float> @insert_reg_lo_v4f32(double %a, <4 x float> %b) {
1467 ; SSE-LABEL: insert_reg_lo_v4f32:
1468 ; SSE:       # BB#0:
1469 ; SSE-NEXT:    movsd {{.*#+}} xmm1 = xmm0[0],xmm1[1]
1470 ; SSE-NEXT:    movapd %xmm1, %xmm0
1471 ; SSE-NEXT:    retq
1472 ;
1473 ; AVX-LABEL: insert_reg_lo_v4f32:
1474 ; AVX:       # BB#0:
1475 ; AVX-NEXT:    vmovsd {{.*#+}} xmm0 = xmm0[0],xmm1[1]
1476 ; AVX-NEXT:    retq
1477   %a.cast = bitcast double %a to <2 x float>
1478   %v = shufflevector <2 x float> %a.cast, <2 x float> undef, <4 x i32> <i32 0, i32 1, i32 undef, i32 undef>
1479   %shuffle = shufflevector <4 x float> %v, <4 x float> %b, <4 x i32> <i32 0, i32 1, i32 6, i32 7>
1480   ret <4 x float> %shuffle
1481 }
1482
1483 define <4 x float> @insert_mem_lo_v4f32(<2 x float>* %ptr, <4 x float> %b) {
1484 ; SSE-LABEL: insert_mem_lo_v4f32:
1485 ; SSE:       # BB#0:
1486 ; SSE-NEXT:    movlpd (%rdi), %xmm0
1487 ; SSE-NEXT:    retq
1488 ;
1489 ; AVX-LABEL: insert_mem_lo_v4f32:
1490 ; AVX:       # BB#0:
1491 ; AVX-NEXT:    vmovlpd (%rdi), %xmm0, %xmm0
1492 ; AVX-NEXT:    retq
1493   %a = load <2 x float>* %ptr
1494   %v = shufflevector <2 x float> %a, <2 x float> undef, <4 x i32> <i32 0, i32 1, i32 undef, i32 undef>
1495   %shuffle = shufflevector <4 x float> %v, <4 x float> %b, <4 x i32> <i32 0, i32 1, i32 6, i32 7>
1496   ret <4 x float> %shuffle
1497 }
1498
1499 define <4 x float> @insert_reg_hi_v4f32(double %a, <4 x float> %b) {
1500 ; SSE-LABEL: insert_reg_hi_v4f32:
1501 ; SSE:       # BB#0:
1502 ; SSE-NEXT:    unpcklpd {{.*#+}} xmm1 = xmm1[0],xmm0[0]
1503 ; SSE-NEXT:    movapd %xmm1, %xmm0
1504 ; SSE-NEXT:    retq
1505 ;
1506 ; AVX-LABEL: insert_reg_hi_v4f32:
1507 ; AVX:       # BB#0:
1508 ; AVX-NEXT:    vunpcklpd {{.*#+}} xmm0 = xmm1[0],xmm0[0]
1509 ; AVX-NEXT:    retq
1510   %a.cast = bitcast double %a to <2 x float>
1511   %v = shufflevector <2 x float> %a.cast, <2 x float> undef, <4 x i32> <i32 0, i32 1, i32 undef, i32 undef>
1512   %shuffle = shufflevector <4 x float> %v, <4 x float> %b, <4 x i32> <i32 4, i32 5, i32 0, i32 1>
1513   ret <4 x float> %shuffle
1514 }
1515
1516 define <4 x float> @insert_mem_hi_v4f32(<2 x float>* %ptr, <4 x float> %b) {
1517 ; SSE-LABEL: insert_mem_hi_v4f32:
1518 ; SSE:       # BB#0:
1519 ; SSE-NEXT:    movhpd (%rdi), %xmm0
1520 ; SSE-NEXT:    retq
1521 ;
1522 ; AVX-LABEL: insert_mem_hi_v4f32:
1523 ; AVX:       # BB#0:
1524 ; AVX-NEXT:    vmovhpd (%rdi), %xmm0, %xmm0
1525 ; AVX-NEXT:    retq
1526   %a = load <2 x float>* %ptr
1527   %v = shufflevector <2 x float> %a, <2 x float> undef, <4 x i32> <i32 0, i32 1, i32 undef, i32 undef>
1528   %shuffle = shufflevector <4 x float> %v, <4 x float> %b, <4 x i32> <i32 4, i32 5, i32 0, i32 1>
1529   ret <4 x float> %shuffle
1530 }
1531
1532 define <4 x float> @shuffle_mem_v4f32_3210(<4 x float>* %ptr) {
1533 ; SSE-LABEL: shuffle_mem_v4f32_3210:
1534 ; SSE:       # BB#0:
1535 ; SSE-NEXT:    movaps (%rdi), %xmm0
1536 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[3,2,1,0]
1537 ; SSE-NEXT:    retq
1538 ;
1539 ; AVX-LABEL: shuffle_mem_v4f32_3210:
1540 ; AVX:       # BB#0:
1541 ; AVX-NEXT:    vpermilps {{.*#+}} xmm0 = mem[3,2,1,0]
1542 ; AVX-NEXT:    retq
1543   %a = load <4 x float>* %ptr
1544   %shuffle = shufflevector <4 x float> %a, <4 x float> undef, <4 x i32> <i32 3, i32 2, i32 1, i32 0>
1545   ret <4 x float> %shuffle
1546 }
1547
1548 ;
1549 ; Shuffle to logical bit shifts
1550 ;
1551
1552 define <4 x i32> @shuffle_v4i32_z0zX(<4 x i32> %a) {
1553 ; SSE-LABEL: shuffle_v4i32_z0zX:
1554 ; SSE:       # BB#0:
1555 ; SSE-NEXT:    psllq $32, %xmm0
1556 ; SSE-NEXT:    retq
1557 ;
1558 ; AVX-LABEL: shuffle_v4i32_z0zX:
1559 ; AVX:       # BB#0:
1560 ; AVX-NEXT:    vpsllq $32, %xmm0, %xmm0
1561 ; AVX-NEXT:    retq
1562   %shuffle = shufflevector <4 x i32> %a, <4 x i32> zeroinitializer, <4 x i32> <i32 4, i32 0, i32 4, i32 undef>
1563   ret <4 x i32> %shuffle
1564 }
1565
1566 define <4 x i32> @shuffle_v4i32_1z3z(<4 x i32> %a) {
1567 ; SSE-LABEL: shuffle_v4i32_1z3z:
1568 ; SSE:       # BB#0:
1569 ; SSE-NEXT:    psrlq $32, %xmm0
1570 ; SSE-NEXT:    retq
1571 ;
1572 ; AVX-LABEL: shuffle_v4i32_1z3z:
1573 ; AVX:       # BB#0:
1574 ; AVX-NEXT:    vpsrlq $32, %xmm0, %xmm0
1575 ; AVX-NEXT:    retq
1576   %shuffle = shufflevector <4 x i32> %a, <4 x i32> zeroinitializer, <4 x i32> <i32 1, i32 4, i32 3, i32 4>
1577   ret <4 x i32> %shuffle
1578 }