5f3c9278f8d5c7b27f862d516fa5987b5cd92d83
[oota-llvm.git] / test / CodeGen / PowerPC / fp128-bitcast-after-operation.ll
1 ; RUN: llc -mtriple=powerpc64le-unknown-linux-gnu -mcpu=pwr8 < %s | FileCheck %s -check-prefix=PPC64
2 ; RUN: llc -mtriple=powerpc64le-unknown-linux-gnu -mcpu=pwr7 < %s | FileCheck %s -check-prefix=PPC64
3 ; RUN: llc -mtriple=powerpc64-unknown-linux-gnu -mcpu=pwr8 < %s | FileCheck %s -check-prefix=PPC64
4 ; RUN: llc -mtriple=powerpc64-unknown-linux-gnu -mcpu=pwr7 < %s | FileCheck %s -check-prefix=PPC64
5 ; RUN: llc -mtriple=powerpc-unknown-linux-gnu < %s | FileCheck %s -check-prefix=PPC32
6
7 define i128 @test_abs(ppc_fp128 %x) nounwind  {
8 entry:
9 ; PPC64-LABEL: test_abs:
10 ; PPC64-DAG: stxsdx 2, 0, [[ADDR_HI:[0-9]+]]
11 ; PPC64-DAG: stxsdx 1, 0, [[ADDR_LO:[0-9]+]]
12 ; PPC64-DAG: addi [[ADDR_HI]], [[SP:[0-9]+]], [[OFFSET_HI:-?[0-9]+]]
13 ; PPC64-DAG: addi [[ADDR_LO]], [[SP]], [[OFFSET_LO:-?[0-9]+]]
14 ; PPC64-DAG: li [[MASK_REG:[0-9]+]], 1
15 ; PPC64: sldi [[MASK_REG]], [[MASK_REG]], 63
16 ; PPC64-DAG: ld [[HI:[0-9]+]], [[OFFSET_LO]]([[SP]])
17 ; PPC64-DAG: ld [[LO:[0-9]+]], [[OFFSET_HI]]([[SP]])
18 ; PPC64: and [[FLIP_BIT:[0-9]+]], [[HI]], [[MASK_REG]]
19 ; PPC64-DAG: xor 3, [[HI]], [[FLIP_BIT]]
20 ; PPC64-DAG: xor 4, [[LO]], [[FLIP_BIT]]
21 ; PPC64: blr
22
23 ; PPC32-DAG: stfd 1, 24(1)
24 ; PPC32-DAG: stfd 2, 16(1)
25 ; PPC32: nop
26 ; PPC32-DAG: lwz [[HI0:[0-9]+]], 24(1)
27 ; PPC32-DAG: lwz [[LO0:[0-9]+]], 16(1)
28 ; PPC32-DAG: lwz [[HI1:[0-9]+]], 28(1)
29 ; PPC32-DAG: lwz [[LO1:[0-9]+]], 20(1)
30 ; PPC32: rlwinm [[FLIP_BIT:[0-9]+]], [[HI0]], 0, 0, 0
31 ; PPC32-DAG: xor [[HI0]], [[HI0]], [[FLIP_BIT]]
32 ; PPC32-DAG: xor [[LO0]], [[LO0]], [[FLIP_BIT]]
33 ; PPC32: blr
34         %0 = tail call ppc_fp128 @llvm.fabs.ppcf128(ppc_fp128 %x)
35         %1 = bitcast ppc_fp128 %0 to i128
36         ret i128 %1
37 }
38
39 define i128 @test_neg(ppc_fp128 %x) nounwind  {
40 entry:
41 ; PPC64-LABEL: test_neg:
42 ; PPC64-DAG: stxsdx 2, 0, [[ADDR_HI:[0-9]+]]
43 ; PPC64-DAG: stxsdx 1, 0, [[ADDR_LO:[0-9]+]]
44 ; PPC64-DAG: addi [[ADDR_HI]], [[SP:[0-9]+]], [[OFFSET_HI:-?[0-9]+]]
45 ; PPC64-DAG: addi [[ADDR_LO]], [[SP]], [[OFFSET_LO:-?[0-9]+]]
46 ; PPC64-DAG: li [[FLIP_BIT:[0-9]+]], 1
47 ; PPC64-DAG: sldi [[FLIP_BIT]], [[FLIP_BIT]], 63
48 ; PPC64-DAG: ld [[HI:[0-9]+]], [[OFFSET_LO]]([[SP]])
49 ; PPC64-DAG: ld [[LO:[0-9]+]], [[OFFSET_HI]]([[SP]])
50 ; PPC64-NOT: BARRIER
51 ; PPC64-DAG: xor 3, [[HI]], [[FLIP_BIT]]
52 ; PPC64-DAG: xor 4, [[LO]], [[FLIP_BIT]]
53 ; PPC64: blr
54
55 ; PPC32-DAG: stfd 1, 24(1)
56 ; PPC32-DAG: stfd 2, 16(1)
57 ; PPC32: nop
58 ; PPC32-DAG: lwz [[HI0:[0-9]+]], 24(1)
59 ; PPC32-DAG: lwz [[LO0:[0-9]+]], 16(1)
60 ; PPC32-DAG: lwz [[HI1:[0-9]+]], 28(1)
61 ; PPC32-DAG: lwz [[LO1:[0-9]+]], 20(1)
62 ; PPC32-NOT: BARRIER
63 ; PPC32-DAG: xoris [[HI0]], [[HI0]], 32768
64 ; PPC32-DAG: xoris [[LO0]], [[LO0]], 32768
65 ; PPC32: blr
66         %0 = fsub ppc_fp128 0xM80000000000000000000000000000000, %x
67         %1 = bitcast ppc_fp128 %0 to i128
68         ret i128 %1
69 }
70
71 define i128 @test_copysign(ppc_fp128 %x) nounwind  {
72 entry:
73 ; PPC64-LABEL: test_copysign:
74 ; PPC64-DAG: stxsdx 1, 0, [[ADDR_REG:[0-9]+]]
75 ; PPC64-DAG: addi [[ADDR_REG]], 1, [[OFFSET:-?[0-9]+]]
76 ; PPC64-DAG: li [[SIGN:[0-9]+]], 1
77 ; PPC64-DAG: sldi [[SIGN]], [[SIGN]], 63
78 ; PPC64-DAG: li [[HI_TMP:[0-9]+]], 16399
79 ; PPC64-DAG: sldi [[CST_HI:[0-9]+]], [[HI_TMP]], 48
80 ; PPC64-DAG: li [[LO_TMP:[0-9]+]], 3019
81 ; PPC64-DAG: sldi [[CST_LO:[0-9]+]], [[LO_TMP]], 52
82 ; PPC64-NOT: BARRIER
83 ; PPC64-DAG: ld [[X_HI:[0-9]+]], [[OFFSET]](1)
84 ; PPC64-DAG: and [[NEW_HI_TMP:[0-9]+]], [[X_HI]], [[SIGN]]
85 ; PPC64-DAG: or 3, [[NEW_HI_TMP]], [[CST_HI]]
86 ; PPC64-DAG: xor 4, [[SIGN]], [[CST_LO]]
87 ; PPC64: blr
88
89 ; PPC32: stfd 1, [[STACK:[0-9]+]](1)
90 ; PPC32: nop
91 ; PPC32: lwz [[HI:[0-9]+]], [[STACK]](1)
92 ; PPC32: rlwinm [[FLIP_BIT:[0-9]+]], [[HI]], 0, 0, 0
93 ; PPC32-NOT: BARRIER
94 ; PPC32-DAG: oris {{[0-9]+}}, [[FLIP_BIT]], 16399
95 ; PPC32-DAG: xoris {{[0-9]+}}, [[FLIP_BIT]], 48304
96 ; PPC32: blr
97         %0 = tail call ppc_fp128 @llvm.copysign.ppcf128(ppc_fp128 0xMBCB0000000000000400F000000000000, ppc_fp128 %x)
98         %1 = bitcast ppc_fp128 %0 to i128
99         ret i128 %1
100 }
101
102 declare ppc_fp128 @llvm.fabs.ppcf128(ppc_fp128)
103 declare ppc_fp128 @llvm.copysign.ppcf128(ppc_fp128, ppc_fp128)