41c2e7cc18fb5186329db9d6e43577eee9295f84
[oota-llvm.git] / test / CodeGen / ARM / vqrshrn.ll
1 ; RUN: llc < %s -march=arm -mattr=+neon | FileCheck %s
2
3 define <8 x i8> @vqrshrns8(<8 x i16>* %A) nounwind {
4 ;CHECK: vqrshrns8:
5 ;CHECK: vqrshrn.s16
6         %tmp1 = load <8 x i16>* %A
7         %tmp2 = call <8 x i8> @llvm.arm.neon.vqrshiftns.v8i8(<8 x i16> %tmp1, <8 x i16> < i16 -8, i16 -8, i16 -8, i16 -8, i16 -8, i16 -8, i16 -8, i16 -8 >)
8         ret <8 x i8> %tmp2
9 }
10
11 define <4 x i16> @vqrshrns16(<4 x i32>* %A) nounwind {
12 ;CHECK: vqrshrns16:
13 ;CHECK: vqrshrn.s32
14         %tmp1 = load <4 x i32>* %A
15         %tmp2 = call <4 x i16> @llvm.arm.neon.vqrshiftns.v4i16(<4 x i32> %tmp1, <4 x i32> < i32 -16, i32 -16, i32 -16, i32 -16 >)
16         ret <4 x i16> %tmp2
17 }
18
19 define <2 x i32> @vqrshrns32(<2 x i64>* %A) nounwind {
20 ;CHECK: vqrshrns32:
21 ;CHECK: vqrshrn.s64
22         %tmp1 = load <2 x i64>* %A
23         %tmp2 = call <2 x i32> @llvm.arm.neon.vqrshiftns.v2i32(<2 x i64> %tmp1, <2 x i64> < i64 -32, i64 -32 >)
24         ret <2 x i32> %tmp2
25 }
26
27 define <8 x i8> @vqrshrnu8(<8 x i16>* %A) nounwind {
28 ;CHECK: vqrshrnu8:
29 ;CHECK: vqrshrn.u16
30         %tmp1 = load <8 x i16>* %A
31         %tmp2 = call <8 x i8> @llvm.arm.neon.vqrshiftnu.v8i8(<8 x i16> %tmp1, <8 x i16> < i16 -8, i16 -8, i16 -8, i16 -8, i16 -8, i16 -8, i16 -8, i16 -8 >)
32         ret <8 x i8> %tmp2
33 }
34
35 define <4 x i16> @vqrshrnu16(<4 x i32>* %A) nounwind {
36 ;CHECK: vqrshrnu16:
37 ;CHECK: vqrshrn.u32
38         %tmp1 = load <4 x i32>* %A
39         %tmp2 = call <4 x i16> @llvm.arm.neon.vqrshiftnu.v4i16(<4 x i32> %tmp1, <4 x i32> < i32 -16, i32 -16, i32 -16, i32 -16 >)
40         ret <4 x i16> %tmp2
41 }
42
43 define <2 x i32> @vqrshrnu32(<2 x i64>* %A) nounwind {
44 ;CHECK: vqrshrnu32:
45 ;CHECK: vqrshrn.u64
46         %tmp1 = load <2 x i64>* %A
47         %tmp2 = call <2 x i32> @llvm.arm.neon.vqrshiftnu.v2i32(<2 x i64> %tmp1, <2 x i64> < i64 -32, i64 -32 >)
48         ret <2 x i32> %tmp2
49 }
50
51 define <8 x i8> @vqrshruns8(<8 x i16>* %A) nounwind {
52 ;CHECK: vqrshruns8:
53 ;CHECK: vqrshrun.s16
54         %tmp1 = load <8 x i16>* %A
55         %tmp2 = call <8 x i8> @llvm.arm.neon.vqrshiftnsu.v8i8(<8 x i16> %tmp1, <8 x i16> < i16 -8, i16 -8, i16 -8, i16 -8, i16 -8, i16 -8, i16 -8, i16 -8 >)
56         ret <8 x i8> %tmp2
57 }
58
59 define <4 x i16> @vqrshruns16(<4 x i32>* %A) nounwind {
60 ;CHECK: vqrshruns16:
61 ;CHECK: vqrshrun.s32
62         %tmp1 = load <4 x i32>* %A
63         %tmp2 = call <4 x i16> @llvm.arm.neon.vqrshiftnsu.v4i16(<4 x i32> %tmp1, <4 x i32> < i32 -16, i32 -16, i32 -16, i32 -16 >)
64         ret <4 x i16> %tmp2
65 }
66
67 define <2 x i32> @vqrshruns32(<2 x i64>* %A) nounwind {
68 ;CHECK: vqrshruns32:
69 ;CHECK: vqrshrun.s64
70         %tmp1 = load <2 x i64>* %A
71         %tmp2 = call <2 x i32> @llvm.arm.neon.vqrshiftnsu.v2i32(<2 x i64> %tmp1, <2 x i64> < i64 -32, i64 -32 >)
72         ret <2 x i32> %tmp2
73 }
74
75 declare <8 x i8>  @llvm.arm.neon.vqrshiftns.v8i8(<8 x i16>, <8 x i16>) nounwind readnone
76 declare <4 x i16> @llvm.arm.neon.vqrshiftns.v4i16(<4 x i32>, <4 x i32>) nounwind readnone
77 declare <2 x i32> @llvm.arm.neon.vqrshiftns.v2i32(<2 x i64>, <2 x i64>) nounwind readnone
78
79 declare <8 x i8>  @llvm.arm.neon.vqrshiftnu.v8i8(<8 x i16>, <8 x i16>) nounwind readnone
80 declare <4 x i16> @llvm.arm.neon.vqrshiftnu.v4i16(<4 x i32>, <4 x i32>) nounwind readnone
81 declare <2 x i32> @llvm.arm.neon.vqrshiftnu.v2i32(<2 x i64>, <2 x i64>) nounwind readnone
82
83 declare <8 x i8>  @llvm.arm.neon.vqrshiftnsu.v8i8(<8 x i16>, <8 x i16>) nounwind readnone
84 declare <4 x i16> @llvm.arm.neon.vqrshiftnsu.v4i16(<4 x i32>, <4 x i32>) nounwind readnone
85 declare <2 x i32> @llvm.arm.neon.vqrshiftnsu.v2i32(<2 x i64>, <2 x i64>) nounwind readnone