f3ec067bdb328ef99116c8f541328fac3facd69b
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.cpp
1 //===-- X86InstrInfo.cpp - X86 Instruction Information --------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86InstrInfo.h"
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86MachineFunctionInfo.h"
18 #include "X86Subtarget.h"
19 #include "X86TargetMachine.h"
20 #include "llvm/ADT/STLExtras.h"
21 #include "llvm/CodeGen/LiveVariables.h"
22 #include "llvm/CodeGen/MachineConstantPool.h"
23 #include "llvm/CodeGen/MachineDominators.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineRegisterInfo.h"
27 #include "llvm/DerivedTypes.h"
28 #include "llvm/LLVMContext.h"
29 #include "llvm/MC/MCAsmInfo.h"
30 #include "llvm/MC/MCInst.h"
31 #include "llvm/Support/CommandLine.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/ErrorHandling.h"
34 #include "llvm/Support/raw_ostream.h"
35 #include "llvm/Target/TargetOptions.h"
36 #include <limits>
37
38 #define GET_INSTRINFO_CTOR
39 #include "X86GenInstrInfo.inc"
40
41 using namespace llvm;
42
43 static cl::opt<bool>
44 NoFusing("disable-spill-fusing",
45          cl::desc("Disable fusing of spill code into instructions"));
46 static cl::opt<bool>
47 PrintFailedFusing("print-failed-fuse-candidates",
48                   cl::desc("Print instructions that the allocator wants to"
49                            " fuse, but the X86 backend currently can't"),
50                   cl::Hidden);
51 static cl::opt<bool>
52 ReMatPICStubLoad("remat-pic-stub-load",
53                  cl::desc("Re-materialize load from stub in PIC mode"),
54                  cl::init(false), cl::Hidden);
55
56 enum {
57   // Select which memory operand is being unfolded.
58   // (stored in bits 0 - 3)
59   TB_INDEX_0    = 0,
60   TB_INDEX_1    = 1,
61   TB_INDEX_2    = 2,
62   TB_INDEX_3    = 3,
63   TB_INDEX_MASK = 0xf,
64
65   // Do not insert the reverse map (MemOp -> RegOp) into the table.
66   // This may be needed because there is a many -> one mapping.
67   TB_NO_REVERSE   = 1 << 4,
68
69   // Do not insert the forward map (RegOp -> MemOp) into the table.
70   // This is needed for Native Client, which prohibits branch
71   // instructions from using a memory operand.
72   TB_NO_FORWARD   = 1 << 5,
73
74   TB_FOLDED_LOAD  = 1 << 6,
75   TB_FOLDED_STORE = 1 << 7,
76
77   // Minimum alignment required for load/store.
78   // Used for RegOp->MemOp conversion.
79   // (stored in bits 8 - 15)
80   TB_ALIGN_SHIFT = 8,
81   TB_ALIGN_NONE  =    0 << TB_ALIGN_SHIFT,
82   TB_ALIGN_16    =   16 << TB_ALIGN_SHIFT,
83   TB_ALIGN_32    =   32 << TB_ALIGN_SHIFT,
84   TB_ALIGN_MASK  = 0xff << TB_ALIGN_SHIFT
85 };
86
87 struct X86OpTblEntry {
88   uint16_t RegOp;
89   uint16_t MemOp;
90   uint16_t Flags;
91 };
92
93 X86InstrInfo::X86InstrInfo(X86TargetMachine &tm)
94   : X86GenInstrInfo((tm.getSubtarget<X86Subtarget>().is64Bit()
95                      ? X86::ADJCALLSTACKDOWN64
96                      : X86::ADJCALLSTACKDOWN32),
97                     (tm.getSubtarget<X86Subtarget>().is64Bit()
98                      ? X86::ADJCALLSTACKUP64
99                      : X86::ADJCALLSTACKUP32)),
100     TM(tm), RI(tm, *this) {
101
102   static const X86OpTblEntry OpTbl2Addr[] = {
103     { X86::ADC32ri,     X86::ADC32mi,    0 },
104     { X86::ADC32ri8,    X86::ADC32mi8,   0 },
105     { X86::ADC32rr,     X86::ADC32mr,    0 },
106     { X86::ADC64ri32,   X86::ADC64mi32,  0 },
107     { X86::ADC64ri8,    X86::ADC64mi8,   0 },
108     { X86::ADC64rr,     X86::ADC64mr,    0 },
109     { X86::ADD16ri,     X86::ADD16mi,    0 },
110     { X86::ADD16ri8,    X86::ADD16mi8,   0 },
111     { X86::ADD16ri_DB,  X86::ADD16mi,    TB_NO_REVERSE },
112     { X86::ADD16ri8_DB, X86::ADD16mi8,   TB_NO_REVERSE },
113     { X86::ADD16rr,     X86::ADD16mr,    0 },
114     { X86::ADD16rr_DB,  X86::ADD16mr,    TB_NO_REVERSE },
115     { X86::ADD32ri,     X86::ADD32mi,    0 },
116     { X86::ADD32ri8,    X86::ADD32mi8,   0 },
117     { X86::ADD32ri_DB,  X86::ADD32mi,    TB_NO_REVERSE },
118     { X86::ADD32ri8_DB, X86::ADD32mi8,   TB_NO_REVERSE },
119     { X86::ADD32rr,     X86::ADD32mr,    0 },
120     { X86::ADD32rr_DB,  X86::ADD32mr,    TB_NO_REVERSE },
121     { X86::ADD64ri32,   X86::ADD64mi32,  0 },
122     { X86::ADD64ri8,    X86::ADD64mi8,   0 },
123     { X86::ADD64ri32_DB,X86::ADD64mi32,  TB_NO_REVERSE },
124     { X86::ADD64ri8_DB, X86::ADD64mi8,   TB_NO_REVERSE },
125     { X86::ADD64rr,     X86::ADD64mr,    0 },
126     { X86::ADD64rr_DB,  X86::ADD64mr,    TB_NO_REVERSE },
127     { X86::ADD8ri,      X86::ADD8mi,     0 },
128     { X86::ADD8rr,      X86::ADD8mr,     0 },
129     { X86::AND16ri,     X86::AND16mi,    0 },
130     { X86::AND16ri8,    X86::AND16mi8,   0 },
131     { X86::AND16rr,     X86::AND16mr,    0 },
132     { X86::AND32ri,     X86::AND32mi,    0 },
133     { X86::AND32ri8,    X86::AND32mi8,   0 },
134     { X86::AND32rr,     X86::AND32mr,    0 },
135     { X86::AND64ri32,   X86::AND64mi32,  0 },
136     { X86::AND64ri8,    X86::AND64mi8,   0 },
137     { X86::AND64rr,     X86::AND64mr,    0 },
138     { X86::AND8ri,      X86::AND8mi,     0 },
139     { X86::AND8rr,      X86::AND8mr,     0 },
140     { X86::DEC16r,      X86::DEC16m,     0 },
141     { X86::DEC32r,      X86::DEC32m,     0 },
142     { X86::DEC64_16r,   X86::DEC64_16m,  0 },
143     { X86::DEC64_32r,   X86::DEC64_32m,  0 },
144     { X86::DEC64r,      X86::DEC64m,     0 },
145     { X86::DEC8r,       X86::DEC8m,      0 },
146     { X86::INC16r,      X86::INC16m,     0 },
147     { X86::INC32r,      X86::INC32m,     0 },
148     { X86::INC64_16r,   X86::INC64_16m,  0 },
149     { X86::INC64_32r,   X86::INC64_32m,  0 },
150     { X86::INC64r,      X86::INC64m,     0 },
151     { X86::INC8r,       X86::INC8m,      0 },
152     { X86::NEG16r,      X86::NEG16m,     0 },
153     { X86::NEG32r,      X86::NEG32m,     0 },
154     { X86::NEG64r,      X86::NEG64m,     0 },
155     { X86::NEG8r,       X86::NEG8m,      0 },
156     { X86::NOT16r,      X86::NOT16m,     0 },
157     { X86::NOT32r,      X86::NOT32m,     0 },
158     { X86::NOT64r,      X86::NOT64m,     0 },
159     { X86::NOT8r,       X86::NOT8m,      0 },
160     { X86::OR16ri,      X86::OR16mi,     0 },
161     { X86::OR16ri8,     X86::OR16mi8,    0 },
162     { X86::OR16rr,      X86::OR16mr,     0 },
163     { X86::OR32ri,      X86::OR32mi,     0 },
164     { X86::OR32ri8,     X86::OR32mi8,    0 },
165     { X86::OR32rr,      X86::OR32mr,     0 },
166     { X86::OR64ri32,    X86::OR64mi32,   0 },
167     { X86::OR64ri8,     X86::OR64mi8,    0 },
168     { X86::OR64rr,      X86::OR64mr,     0 },
169     { X86::OR8ri,       X86::OR8mi,      0 },
170     { X86::OR8rr,       X86::OR8mr,      0 },
171     { X86::ROL16r1,     X86::ROL16m1,    0 },
172     { X86::ROL16rCL,    X86::ROL16mCL,   0 },
173     { X86::ROL16ri,     X86::ROL16mi,    0 },
174     { X86::ROL32r1,     X86::ROL32m1,    0 },
175     { X86::ROL32rCL,    X86::ROL32mCL,   0 },
176     { X86::ROL32ri,     X86::ROL32mi,    0 },
177     { X86::ROL64r1,     X86::ROL64m1,    0 },
178     { X86::ROL64rCL,    X86::ROL64mCL,   0 },
179     { X86::ROL64ri,     X86::ROL64mi,    0 },
180     { X86::ROL8r1,      X86::ROL8m1,     0 },
181     { X86::ROL8rCL,     X86::ROL8mCL,    0 },
182     { X86::ROL8ri,      X86::ROL8mi,     0 },
183     { X86::ROR16r1,     X86::ROR16m1,    0 },
184     { X86::ROR16rCL,    X86::ROR16mCL,   0 },
185     { X86::ROR16ri,     X86::ROR16mi,    0 },
186     { X86::ROR32r1,     X86::ROR32m1,    0 },
187     { X86::ROR32rCL,    X86::ROR32mCL,   0 },
188     { X86::ROR32ri,     X86::ROR32mi,    0 },
189     { X86::ROR64r1,     X86::ROR64m1,    0 },
190     { X86::ROR64rCL,    X86::ROR64mCL,   0 },
191     { X86::ROR64ri,     X86::ROR64mi,    0 },
192     { X86::ROR8r1,      X86::ROR8m1,     0 },
193     { X86::ROR8rCL,     X86::ROR8mCL,    0 },
194     { X86::ROR8ri,      X86::ROR8mi,     0 },
195     { X86::SAR16r1,     X86::SAR16m1,    0 },
196     { X86::SAR16rCL,    X86::SAR16mCL,   0 },
197     { X86::SAR16ri,     X86::SAR16mi,    0 },
198     { X86::SAR32r1,     X86::SAR32m1,    0 },
199     { X86::SAR32rCL,    X86::SAR32mCL,   0 },
200     { X86::SAR32ri,     X86::SAR32mi,    0 },
201     { X86::SAR64r1,     X86::SAR64m1,    0 },
202     { X86::SAR64rCL,    X86::SAR64mCL,   0 },
203     { X86::SAR64ri,     X86::SAR64mi,    0 },
204     { X86::SAR8r1,      X86::SAR8m1,     0 },
205     { X86::SAR8rCL,     X86::SAR8mCL,    0 },
206     { X86::SAR8ri,      X86::SAR8mi,     0 },
207     { X86::SBB32ri,     X86::SBB32mi,    0 },
208     { X86::SBB32ri8,    X86::SBB32mi8,   0 },
209     { X86::SBB32rr,     X86::SBB32mr,    0 },
210     { X86::SBB64ri32,   X86::SBB64mi32,  0 },
211     { X86::SBB64ri8,    X86::SBB64mi8,   0 },
212     { X86::SBB64rr,     X86::SBB64mr,    0 },
213     { X86::SHL16rCL,    X86::SHL16mCL,   0 },
214     { X86::SHL16ri,     X86::SHL16mi,    0 },
215     { X86::SHL32rCL,    X86::SHL32mCL,   0 },
216     { X86::SHL32ri,     X86::SHL32mi,    0 },
217     { X86::SHL64rCL,    X86::SHL64mCL,   0 },
218     { X86::SHL64ri,     X86::SHL64mi,    0 },
219     { X86::SHL8rCL,     X86::SHL8mCL,    0 },
220     { X86::SHL8ri,      X86::SHL8mi,     0 },
221     { X86::SHLD16rrCL,  X86::SHLD16mrCL, 0 },
222     { X86::SHLD16rri8,  X86::SHLD16mri8, 0 },
223     { X86::SHLD32rrCL,  X86::SHLD32mrCL, 0 },
224     { X86::SHLD32rri8,  X86::SHLD32mri8, 0 },
225     { X86::SHLD64rrCL,  X86::SHLD64mrCL, 0 },
226     { X86::SHLD64rri8,  X86::SHLD64mri8, 0 },
227     { X86::SHR16r1,     X86::SHR16m1,    0 },
228     { X86::SHR16rCL,    X86::SHR16mCL,   0 },
229     { X86::SHR16ri,     X86::SHR16mi,    0 },
230     { X86::SHR32r1,     X86::SHR32m1,    0 },
231     { X86::SHR32rCL,    X86::SHR32mCL,   0 },
232     { X86::SHR32ri,     X86::SHR32mi,    0 },
233     { X86::SHR64r1,     X86::SHR64m1,    0 },
234     { X86::SHR64rCL,    X86::SHR64mCL,   0 },
235     { X86::SHR64ri,     X86::SHR64mi,    0 },
236     { X86::SHR8r1,      X86::SHR8m1,     0 },
237     { X86::SHR8rCL,     X86::SHR8mCL,    0 },
238     { X86::SHR8ri,      X86::SHR8mi,     0 },
239     { X86::SHRD16rrCL,  X86::SHRD16mrCL, 0 },
240     { X86::SHRD16rri8,  X86::SHRD16mri8, 0 },
241     { X86::SHRD32rrCL,  X86::SHRD32mrCL, 0 },
242     { X86::SHRD32rri8,  X86::SHRD32mri8, 0 },
243     { X86::SHRD64rrCL,  X86::SHRD64mrCL, 0 },
244     { X86::SHRD64rri8,  X86::SHRD64mri8, 0 },
245     { X86::SUB16ri,     X86::SUB16mi,    0 },
246     { X86::SUB16ri8,    X86::SUB16mi8,   0 },
247     { X86::SUB16rr,     X86::SUB16mr,    0 },
248     { X86::SUB32ri,     X86::SUB32mi,    0 },
249     { X86::SUB32ri8,    X86::SUB32mi8,   0 },
250     { X86::SUB32rr,     X86::SUB32mr,    0 },
251     { X86::SUB64ri32,   X86::SUB64mi32,  0 },
252     { X86::SUB64ri8,    X86::SUB64mi8,   0 },
253     { X86::SUB64rr,     X86::SUB64mr,    0 },
254     { X86::SUB8ri,      X86::SUB8mi,     0 },
255     { X86::SUB8rr,      X86::SUB8mr,     0 },
256     { X86::XOR16ri,     X86::XOR16mi,    0 },
257     { X86::XOR16ri8,    X86::XOR16mi8,   0 },
258     { X86::XOR16rr,     X86::XOR16mr,    0 },
259     { X86::XOR32ri,     X86::XOR32mi,    0 },
260     { X86::XOR32ri8,    X86::XOR32mi8,   0 },
261     { X86::XOR32rr,     X86::XOR32mr,    0 },
262     { X86::XOR64ri32,   X86::XOR64mi32,  0 },
263     { X86::XOR64ri8,    X86::XOR64mi8,   0 },
264     { X86::XOR64rr,     X86::XOR64mr,    0 },
265     { X86::XOR8ri,      X86::XOR8mi,     0 },
266     { X86::XOR8rr,      X86::XOR8mr,     0 }
267   };
268
269   for (unsigned i = 0, e = array_lengthof(OpTbl2Addr); i != e; ++i) {
270     unsigned RegOp = OpTbl2Addr[i].RegOp;
271     unsigned MemOp = OpTbl2Addr[i].MemOp;
272     unsigned Flags = OpTbl2Addr[i].Flags;
273     AddTableEntry(RegOp2MemOpTable2Addr, MemOp2RegOpTable,
274                   RegOp, MemOp,
275                   // Index 0, folded load and store, no alignment requirement.
276                   Flags | TB_INDEX_0 | TB_FOLDED_LOAD | TB_FOLDED_STORE);
277   }
278
279   static const X86OpTblEntry OpTbl0[] = {
280     { X86::BT16ri8,     X86::BT16mi8,       TB_FOLDED_LOAD },
281     { X86::BT32ri8,     X86::BT32mi8,       TB_FOLDED_LOAD },
282     { X86::BT64ri8,     X86::BT64mi8,       TB_FOLDED_LOAD },
283     { X86::CALL32r,     X86::CALL32m,       TB_FOLDED_LOAD },
284     { X86::CALL64r,     X86::CALL64m,       TB_FOLDED_LOAD },
285     { X86::CMP16ri,     X86::CMP16mi,       TB_FOLDED_LOAD },
286     { X86::CMP16ri8,    X86::CMP16mi8,      TB_FOLDED_LOAD },
287     { X86::CMP16rr,     X86::CMP16mr,       TB_FOLDED_LOAD },
288     { X86::CMP32ri,     X86::CMP32mi,       TB_FOLDED_LOAD },
289     { X86::CMP32ri8,    X86::CMP32mi8,      TB_FOLDED_LOAD },
290     { X86::CMP32rr,     X86::CMP32mr,       TB_FOLDED_LOAD },
291     { X86::CMP64ri32,   X86::CMP64mi32,     TB_FOLDED_LOAD },
292     { X86::CMP64ri8,    X86::CMP64mi8,      TB_FOLDED_LOAD },
293     { X86::CMP64rr,     X86::CMP64mr,       TB_FOLDED_LOAD },
294     { X86::CMP8ri,      X86::CMP8mi,        TB_FOLDED_LOAD },
295     { X86::CMP8rr,      X86::CMP8mr,        TB_FOLDED_LOAD },
296     { X86::DIV16r,      X86::DIV16m,        TB_FOLDED_LOAD },
297     { X86::DIV32r,      X86::DIV32m,        TB_FOLDED_LOAD },
298     { X86::DIV64r,      X86::DIV64m,        TB_FOLDED_LOAD },
299     { X86::DIV8r,       X86::DIV8m,         TB_FOLDED_LOAD },
300     { X86::EXTRACTPSrr, X86::EXTRACTPSmr,   TB_FOLDED_STORE },
301     { X86::FsMOVAPDrr,  X86::MOVSDmr,       TB_FOLDED_STORE | TB_NO_REVERSE },
302     { X86::FsMOVAPSrr,  X86::MOVSSmr,       TB_FOLDED_STORE | TB_NO_REVERSE },
303     { X86::IDIV16r,     X86::IDIV16m,       TB_FOLDED_LOAD },
304     { X86::IDIV32r,     X86::IDIV32m,       TB_FOLDED_LOAD },
305     { X86::IDIV64r,     X86::IDIV64m,       TB_FOLDED_LOAD },
306     { X86::IDIV8r,      X86::IDIV8m,        TB_FOLDED_LOAD },
307     { X86::IMUL16r,     X86::IMUL16m,       TB_FOLDED_LOAD },
308     { X86::IMUL32r,     X86::IMUL32m,       TB_FOLDED_LOAD },
309     { X86::IMUL64r,     X86::IMUL64m,       TB_FOLDED_LOAD },
310     { X86::IMUL8r,      X86::IMUL8m,        TB_FOLDED_LOAD },
311     { X86::JMP32r,      X86::JMP32m,        TB_FOLDED_LOAD },
312     { X86::JMP64r,      X86::JMP64m,        TB_FOLDED_LOAD },
313     { X86::MOV16ri,     X86::MOV16mi,       TB_FOLDED_STORE },
314     { X86::MOV16rr,     X86::MOV16mr,       TB_FOLDED_STORE },
315     { X86::MOV32ri,     X86::MOV32mi,       TB_FOLDED_STORE },
316     { X86::MOV32rr,     X86::MOV32mr,       TB_FOLDED_STORE },
317     { X86::MOV64ri32,   X86::MOV64mi32,     TB_FOLDED_STORE },
318     { X86::MOV64rr,     X86::MOV64mr,       TB_FOLDED_STORE },
319     { X86::MOV8ri,      X86::MOV8mi,        TB_FOLDED_STORE },
320     { X86::MOV8rr,      X86::MOV8mr,        TB_FOLDED_STORE },
321     { X86::MOV8rr_NOREX, X86::MOV8mr_NOREX, TB_FOLDED_STORE },
322     { X86::MOVAPDrr,    X86::MOVAPDmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
323     { X86::MOVAPSrr,    X86::MOVAPSmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
324     { X86::MOVDQArr,    X86::MOVDQAmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
325     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr,   TB_FOLDED_STORE },
326     { X86::MOVPQIto64rr,X86::MOVPQI2QImr,   TB_FOLDED_STORE },
327     { X86::MOVSDto64rr, X86::MOVSDto64mr,   TB_FOLDED_STORE },
328     { X86::MOVSS2DIrr,  X86::MOVSS2DImr,    TB_FOLDED_STORE },
329     { X86::MOVUPDrr,    X86::MOVUPDmr,      TB_FOLDED_STORE },
330     { X86::MOVUPSrr,    X86::MOVUPSmr,      TB_FOLDED_STORE },
331     { X86::MUL16r,      X86::MUL16m,        TB_FOLDED_LOAD },
332     { X86::MUL32r,      X86::MUL32m,        TB_FOLDED_LOAD },
333     { X86::MUL64r,      X86::MUL64m,        TB_FOLDED_LOAD },
334     { X86::MUL8r,       X86::MUL8m,         TB_FOLDED_LOAD },
335     { X86::SETAEr,      X86::SETAEm,        TB_FOLDED_STORE },
336     { X86::SETAr,       X86::SETAm,         TB_FOLDED_STORE },
337     { X86::SETBEr,      X86::SETBEm,        TB_FOLDED_STORE },
338     { X86::SETBr,       X86::SETBm,         TB_FOLDED_STORE },
339     { X86::SETEr,       X86::SETEm,         TB_FOLDED_STORE },
340     { X86::SETGEr,      X86::SETGEm,        TB_FOLDED_STORE },
341     { X86::SETGr,       X86::SETGm,         TB_FOLDED_STORE },
342     { X86::SETLEr,      X86::SETLEm,        TB_FOLDED_STORE },
343     { X86::SETLr,       X86::SETLm,         TB_FOLDED_STORE },
344     { X86::SETNEr,      X86::SETNEm,        TB_FOLDED_STORE },
345     { X86::SETNOr,      X86::SETNOm,        TB_FOLDED_STORE },
346     { X86::SETNPr,      X86::SETNPm,        TB_FOLDED_STORE },
347     { X86::SETNSr,      X86::SETNSm,        TB_FOLDED_STORE },
348     { X86::SETOr,       X86::SETOm,         TB_FOLDED_STORE },
349     { X86::SETPr,       X86::SETPm,         TB_FOLDED_STORE },
350     { X86::SETSr,       X86::SETSm,         TB_FOLDED_STORE },
351     { X86::TAILJMPr,    X86::TAILJMPm,      TB_FOLDED_LOAD },
352     { X86::TAILJMPr64,  X86::TAILJMPm64,    TB_FOLDED_LOAD },
353     { X86::TEST16ri,    X86::TEST16mi,      TB_FOLDED_LOAD },
354     { X86::TEST32ri,    X86::TEST32mi,      TB_FOLDED_LOAD },
355     { X86::TEST64ri32,  X86::TEST64mi32,    TB_FOLDED_LOAD },
356     { X86::TEST8ri,     X86::TEST8mi,       TB_FOLDED_LOAD },
357     // AVX 128-bit versions of foldable instructions
358     { X86::VEXTRACTPSrr,X86::VEXTRACTPSmr,  TB_FOLDED_STORE  },
359     { X86::FsVMOVAPDrr, X86::VMOVSDmr,      TB_FOLDED_STORE | TB_NO_REVERSE },
360     { X86::FsVMOVAPSrr, X86::VMOVSSmr,      TB_FOLDED_STORE | TB_NO_REVERSE },
361     { X86::VEXTRACTF128rr, X86::VEXTRACTF128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
362     { X86::VMOVAPDrr,   X86::VMOVAPDmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
363     { X86::VMOVAPSrr,   X86::VMOVAPSmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
364     { X86::VMOVDQArr,   X86::VMOVDQAmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
365     { X86::VMOVPDI2DIrr,X86::VMOVPDI2DImr,  TB_FOLDED_STORE },
366     { X86::VMOVPQIto64rr, X86::VMOVPQI2QImr,TB_FOLDED_STORE },
367     { X86::VMOVSDto64rr,X86::VMOVSDto64mr,  TB_FOLDED_STORE },
368     { X86::VMOVSS2DIrr, X86::VMOVSS2DImr,   TB_FOLDED_STORE },
369     { X86::VMOVUPDrr,   X86::VMOVUPDmr,     TB_FOLDED_STORE },
370     { X86::VMOVUPSrr,   X86::VMOVUPSmr,     TB_FOLDED_STORE },
371     // AVX 256-bit foldable instructions
372     { X86::VEXTRACTI128rr, X86::VEXTRACTI128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
373     { X86::VMOVAPDYrr,  X86::VMOVAPDYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
374     { X86::VMOVAPSYrr,  X86::VMOVAPSYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
375     { X86::VMOVDQAYrr,  X86::VMOVDQAYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
376     { X86::VMOVUPDYrr,  X86::VMOVUPDYmr,    TB_FOLDED_STORE },
377     { X86::VMOVUPSYrr,  X86::VMOVUPSYmr,    TB_FOLDED_STORE }
378   };
379
380   for (unsigned i = 0, e = array_lengthof(OpTbl0); i != e; ++i) {
381     unsigned RegOp      = OpTbl0[i].RegOp;
382     unsigned MemOp      = OpTbl0[i].MemOp;
383     unsigned Flags      = OpTbl0[i].Flags;
384     AddTableEntry(RegOp2MemOpTable0, MemOp2RegOpTable,
385                   RegOp, MemOp, TB_INDEX_0 | Flags);
386   }
387
388   static const X86OpTblEntry OpTbl1[] = {
389     { X86::CMP16rr,         X86::CMP16rm,             0 },
390     { X86::CMP32rr,         X86::CMP32rm,             0 },
391     { X86::CMP64rr,         X86::CMP64rm,             0 },
392     { X86::CMP8rr,          X86::CMP8rm,              0 },
393     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm,          0 },
394     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm,        0 },
395     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm,          0 },
396     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm,        0 },
397     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm,          0 },
398     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm,          0 },
399     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm,       0 },
400     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm,         0 },
401     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm,       0 },
402     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm,         0 },
403     { X86::FsMOVAPDrr,      X86::MOVSDrm,             TB_NO_REVERSE },
404     { X86::FsMOVAPSrr,      X86::MOVSSrm,             TB_NO_REVERSE },
405     { X86::IMUL16rri,       X86::IMUL16rmi,           0 },
406     { X86::IMUL16rri8,      X86::IMUL16rmi8,          0 },
407     { X86::IMUL32rri,       X86::IMUL32rmi,           0 },
408     { X86::IMUL32rri8,      X86::IMUL32rmi8,          0 },
409     { X86::IMUL64rri32,     X86::IMUL64rmi32,         0 },
410     { X86::IMUL64rri8,      X86::IMUL64rmi8,          0 },
411     { X86::Int_COMISDrr,    X86::Int_COMISDrm,        0 },
412     { X86::Int_COMISSrr,    X86::Int_COMISSrm,        0 },
413     { X86::CVTSD2SI64rr,    X86::CVTSD2SI64rm,        0 },
414     { X86::CVTSD2SIrr,      X86::CVTSD2SIrm,          0 },
415     { X86::CVTSS2SI64rr,    X86::CVTSS2SI64rm,        0 },
416     { X86::CVTSS2SIrr,      X86::CVTSS2SIrm,          0 },
417     { X86::CVTTPD2DQrr,     X86::CVTTPD2DQrm,         TB_ALIGN_16 },
418     { X86::CVTTPS2DQrr,     X86::CVTTPS2DQrm,         TB_ALIGN_16 },
419     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm,  0 },
420     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm,     0 },
421     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm,  0 },
422     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm,     0 },
423     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm,       0 },
424     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm,       0 },
425     { X86::MOV16rr,         X86::MOV16rm,             0 },
426     { X86::MOV32rr,         X86::MOV32rm,             0 },
427     { X86::MOV64rr,         X86::MOV64rm,             0 },
428     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm,         0 },
429     { X86::MOV64toSDrr,     X86::MOV64toSDrm,         0 },
430     { X86::MOV8rr,          X86::MOV8rm,              0 },
431     { X86::MOVAPDrr,        X86::MOVAPDrm,            TB_ALIGN_16 },
432     { X86::MOVAPSrr,        X86::MOVAPSrm,            TB_ALIGN_16 },
433     { X86::MOVDDUPrr,       X86::MOVDDUPrm,           0 },
434     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm,         0 },
435     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm,          0 },
436     { X86::MOVDQArr,        X86::MOVDQArm,            TB_ALIGN_16 },
437     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm,          TB_ALIGN_16 },
438     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm,          TB_ALIGN_16 },
439     { X86::MOVSX16rr8,      X86::MOVSX16rm8,          0 },
440     { X86::MOVSX32rr16,     X86::MOVSX32rm16,         0 },
441     { X86::MOVSX32rr8,      X86::MOVSX32rm8,          0 },
442     { X86::MOVSX64rr16,     X86::MOVSX64rm16,         0 },
443     { X86::MOVSX64rr32,     X86::MOVSX64rm32,         0 },
444     { X86::MOVSX64rr8,      X86::MOVSX64rm8,          0 },
445     { X86::MOVUPDrr,        X86::MOVUPDrm,            TB_ALIGN_16 },
446     { X86::MOVUPSrr,        X86::MOVUPSrm,            0 },
447     { X86::MOVZDI2PDIrr,    X86::MOVZDI2PDIrm,        0 },
448     { X86::MOVZQI2PQIrr,    X86::MOVZQI2PQIrm,        0 },
449     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm,     TB_ALIGN_16 },
450     { X86::MOVZX16rr8,      X86::MOVZX16rm8,          0 },
451     { X86::MOVZX32rr16,     X86::MOVZX32rm16,         0 },
452     { X86::MOVZX32_NOREXrr8, X86::MOVZX32_NOREXrm8,   0 },
453     { X86::MOVZX32rr8,      X86::MOVZX32rm8,          0 },
454     { X86::MOVZX64rr16,     X86::MOVZX64rm16,         0 },
455     { X86::MOVZX64rr32,     X86::MOVZX64rm32,         0 },
456     { X86::MOVZX64rr8,      X86::MOVZX64rm8,          0 },
457     { X86::PABSBrr128,      X86::PABSBrm128,          TB_ALIGN_16 },
458     { X86::PABSDrr128,      X86::PABSDrm128,          TB_ALIGN_16 },
459     { X86::PABSWrr128,      X86::PABSWrm128,          TB_ALIGN_16 },
460     { X86::PSHUFDri,        X86::PSHUFDmi,            TB_ALIGN_16 },
461     { X86::PSHUFHWri,       X86::PSHUFHWmi,           TB_ALIGN_16 },
462     { X86::PSHUFLWri,       X86::PSHUFLWmi,           TB_ALIGN_16 },
463     { X86::RCPPSr,          X86::RCPPSm,              TB_ALIGN_16 },
464     { X86::RCPPSr_Int,      X86::RCPPSm_Int,          TB_ALIGN_16 },
465     { X86::RSQRTPSr,        X86::RSQRTPSm,            TB_ALIGN_16 },
466     { X86::RSQRTPSr_Int,    X86::RSQRTPSm_Int,        TB_ALIGN_16 },
467     { X86::RSQRTSSr,        X86::RSQRTSSm,            0 },
468     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int,        0 },
469     { X86::SQRTPDr,         X86::SQRTPDm,             TB_ALIGN_16 },
470     { X86::SQRTPDr_Int,     X86::SQRTPDm_Int,         TB_ALIGN_16 },
471     { X86::SQRTPSr,         X86::SQRTPSm,             TB_ALIGN_16 },
472     { X86::SQRTPSr_Int,     X86::SQRTPSm_Int,         TB_ALIGN_16 },
473     { X86::SQRTSDr,         X86::SQRTSDm,             0 },
474     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int,         0 },
475     { X86::SQRTSSr,         X86::SQRTSSm,             0 },
476     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int,         0 },
477     { X86::TEST16rr,        X86::TEST16rm,            0 },
478     { X86::TEST32rr,        X86::TEST32rm,            0 },
479     { X86::TEST64rr,        X86::TEST64rm,            0 },
480     { X86::TEST8rr,         X86::TEST8rm,             0 },
481     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
482     { X86::UCOMISDrr,       X86::UCOMISDrm,           0 },
483     { X86::UCOMISSrr,       X86::UCOMISSrm,           0 },
484     // AVX 128-bit versions of foldable instructions
485     { X86::Int_VCOMISDrr,   X86::Int_VCOMISDrm,       0 },
486     { X86::Int_VCOMISSrr,   X86::Int_VCOMISSrm,       0 },
487     { X86::Int_VUCOMISDrr,  X86::Int_VUCOMISDrm,      0 },
488     { X86::Int_VUCOMISSrr,  X86::Int_VUCOMISSrm,      0 },
489     { X86::VCVTTSD2SI64rr,  X86::VCVTTSD2SI64rm,      0 },
490     { X86::Int_VCVTTSD2SI64rr,X86::Int_VCVTTSD2SI64rm,0 },
491     { X86::VCVTTSD2SIrr,    X86::VCVTTSD2SIrm,        0 },
492     { X86::Int_VCVTTSD2SIrr,X86::Int_VCVTTSD2SIrm,    0 },
493     { X86::VCVTTSS2SI64rr,  X86::VCVTTSS2SI64rm,      0 },
494     { X86::Int_VCVTTSS2SI64rr,X86::Int_VCVTTSS2SI64rm,0 },
495     { X86::VCVTTSS2SIrr,    X86::VCVTTSS2SIrm,        0 },
496     { X86::Int_VCVTTSS2SIrr,X86::Int_VCVTTSS2SIrm,    0 },
497     { X86::VCVTSD2SI64rr,   X86::VCVTSD2SI64rm,       0 },
498     { X86::VCVTSD2SIrr,     X86::VCVTSD2SIrm,         0 },
499     { X86::VCVTSS2SI64rr,   X86::VCVTSS2SI64rm,       0 },
500     { X86::VCVTSS2SIrr,     X86::VCVTSS2SIrm,         0 },
501     { X86::FsVMOVAPDrr,     X86::VMOVSDrm,            TB_NO_REVERSE },
502     { X86::FsVMOVAPSrr,     X86::VMOVSSrm,            TB_NO_REVERSE },
503     { X86::VMOV64toPQIrr,   X86::VMOVQI2PQIrm,        0 },
504     { X86::VMOV64toSDrr,    X86::VMOV64toSDrm,        0 },
505     { X86::VMOVAPDrr,       X86::VMOVAPDrm,           TB_ALIGN_16 },
506     { X86::VMOVAPSrr,       X86::VMOVAPSrm,           TB_ALIGN_16 },
507     { X86::VMOVDDUPrr,      X86::VMOVDDUPrm,          0 },
508     { X86::VMOVDI2PDIrr,    X86::VMOVDI2PDIrm,        0 },
509     { X86::VMOVDI2SSrr,     X86::VMOVDI2SSrm,         0 },
510     { X86::VMOVDQArr,       X86::VMOVDQArm,           TB_ALIGN_16 },
511     { X86::VMOVSLDUPrr,     X86::VMOVSLDUPrm,         TB_ALIGN_16 },
512     { X86::VMOVSHDUPrr,     X86::VMOVSHDUPrm,         TB_ALIGN_16 },
513     { X86::VMOVUPDrr,       X86::VMOVUPDrm,           0 },
514     { X86::VMOVUPSrr,       X86::VMOVUPSrm,           0 },
515     { X86::VMOVZDI2PDIrr,   X86::VMOVZDI2PDIrm,       0 },
516     { X86::VMOVZQI2PQIrr,   X86::VMOVZQI2PQIrm,       0 },
517     { X86::VMOVZPQILo2PQIrr,X86::VMOVZPQILo2PQIrm,    TB_ALIGN_16 },
518     { X86::VPABSBrr128,     X86::VPABSBrm128,         0 },
519     { X86::VPABSDrr128,     X86::VPABSDrm128,         0 },
520     { X86::VPABSWrr128,     X86::VPABSWrm128,         0 },
521     { X86::VPERMILPDri,     X86::VPERMILPDmi,         0 },
522     { X86::VPERMILPSri,     X86::VPERMILPSmi,         0 },
523     { X86::VPSHUFDri,       X86::VPSHUFDmi,           0 },
524     { X86::VPSHUFHWri,      X86::VPSHUFHWmi,          0 },
525     { X86::VPSHUFLWri,      X86::VPSHUFLWmi,          0 },
526     { X86::VRCPPSr,         X86::VRCPPSm,             0 },
527     { X86::VRCPPSr_Int,     X86::VRCPPSm_Int,         0 },
528     { X86::VRSQRTPSr,       X86::VRSQRTPSm,           0 },
529     { X86::VRSQRTPSr_Int,   X86::VRSQRTPSm_Int,       0 },
530     { X86::VSQRTPDr,        X86::VSQRTPDm,            0 },
531     { X86::VSQRTPDr_Int,    X86::VSQRTPDm_Int,        0 },
532     { X86::VSQRTPSr,        X86::VSQRTPSm,            0 },
533     { X86::VSQRTPSr_Int,    X86::VSQRTPSm_Int,        0 },
534     { X86::VUCOMISDrr,      X86::VUCOMISDrm,          0 },
535     { X86::VUCOMISSrr,      X86::VUCOMISSrm,          0 },
536     { X86::VBROADCASTSSrr,  X86::VBROADCASTSSrm,      TB_NO_REVERSE },
537
538     // AVX 256-bit foldable instructions
539     { X86::VMOVAPDYrr,      X86::VMOVAPDYrm,          TB_ALIGN_32 },
540     { X86::VMOVAPSYrr,      X86::VMOVAPSYrm,          TB_ALIGN_32 },
541     { X86::VMOVDQAYrr,      X86::VMOVDQAYrm,          TB_ALIGN_32 },
542     { X86::VMOVUPDYrr,      X86::VMOVUPDYrm,          0 },
543     { X86::VMOVUPSYrr,      X86::VMOVUPSYrm,          0 },
544     { X86::VPERMILPDYri,    X86::VPERMILPDYmi,        0 },
545     { X86::VPERMILPSYri,    X86::VPERMILPSYmi,        0 },
546
547     // AVX2 foldable instructions
548     { X86::VPABSBrr256,     X86::VPABSBrm256,         0 },
549     { X86::VPABSDrr256,     X86::VPABSDrm256,         0 },
550     { X86::VPABSWrr256,     X86::VPABSWrm256,         0 },
551     { X86::VPSHUFDYri,      X86::VPSHUFDYmi,          0 },
552     { X86::VPSHUFHWYri,     X86::VPSHUFHWYmi,         0 },
553     { X86::VPSHUFLWYri,     X86::VPSHUFLWYmi,         0 },
554     { X86::VRCPPSYr,        X86::VRCPPSYm,            0 },
555     { X86::VRCPPSYr_Int,    X86::VRCPPSYm_Int,        0 },
556     { X86::VRSQRTPSYr,      X86::VRSQRTPSYm,          0 },
557     { X86::VRSQRTPSYr_Int,  X86::VRSQRTPSYm_Int,      0 },
558     { X86::VSQRTPDYr,       X86::VSQRTPDYm,           0 },
559     { X86::VSQRTPDYr_Int,   X86::VSQRTPDYm_Int,       0 },
560     { X86::VSQRTPSYr,       X86::VSQRTPSYm,           0 },
561     { X86::VSQRTPSYr_Int,   X86::VSQRTPSYm_Int,       0 },
562     { X86::VBROADCASTSSYrr, X86::VBROADCASTSSYrm,     TB_NO_REVERSE },
563     { X86::VBROADCASTSDYrr, X86::VBROADCASTSDYrm,     TB_NO_REVERSE },
564
565     // BMI/BMI2/LZCNT/POPCNT foldable instructions
566     { X86::BEXTR32rr,       X86::BEXTR32rm,           0 },
567     { X86::BEXTR64rr,       X86::BEXTR64rm,           0 },
568     { X86::BLSI32rr,        X86::BLSI32rm,            0 },
569     { X86::BLSI64rr,        X86::BLSI64rm,            0 },
570     { X86::BLSMSK32rr,      X86::BLSMSK32rm,          0 },
571     { X86::BLSMSK64rr,      X86::BLSMSK64rm,          0 },
572     { X86::BLSR32rr,        X86::BLSR32rm,            0 },
573     { X86::BLSR64rr,        X86::BLSR64rm,            0 },
574     { X86::BZHI32rr,        X86::BZHI32rm,            0 },
575     { X86::BZHI64rr,        X86::BZHI64rm,            0 },
576     { X86::LZCNT16rr,       X86::LZCNT16rm,           0 },
577     { X86::LZCNT32rr,       X86::LZCNT32rm,           0 },
578     { X86::LZCNT64rr,       X86::LZCNT64rm,           0 },
579     { X86::POPCNT16rr,      X86::POPCNT16rm,          0 },
580     { X86::POPCNT32rr,      X86::POPCNT32rm,          0 },
581     { X86::POPCNT64rr,      X86::POPCNT64rm,          0 },
582     { X86::RORX32ri,        X86::RORX32mi,            0 },
583     { X86::RORX64ri,        X86::RORX64mi,            0 },
584     { X86::SARX32rr,        X86::SARX32rm,            0 },
585     { X86::SARX64rr,        X86::SARX64rm,            0 },
586     { X86::SHRX32rr,        X86::SHRX32rm,            0 },
587     { X86::SHRX64rr,        X86::SHRX64rm,            0 },
588     { X86::SHLX32rr,        X86::SHLX32rm,            0 },
589     { X86::SHLX64rr,        X86::SHLX64rm,            0 },
590     { X86::TZCNT16rr,       X86::TZCNT16rm,           0 },
591     { X86::TZCNT32rr,       X86::TZCNT32rm,           0 },
592     { X86::TZCNT64rr,       X86::TZCNT64rm,           0 },
593   };
594
595   for (unsigned i = 0, e = array_lengthof(OpTbl1); i != e; ++i) {
596     unsigned RegOp = OpTbl1[i].RegOp;
597     unsigned MemOp = OpTbl1[i].MemOp;
598     unsigned Flags = OpTbl1[i].Flags;
599     AddTableEntry(RegOp2MemOpTable1, MemOp2RegOpTable,
600                   RegOp, MemOp,
601                   // Index 1, folded load
602                   Flags | TB_INDEX_1 | TB_FOLDED_LOAD);
603   }
604
605   static const X86OpTblEntry OpTbl2[] = {
606     { X86::ADC32rr,         X86::ADC32rm,       0 },
607     { X86::ADC64rr,         X86::ADC64rm,       0 },
608     { X86::ADD16rr,         X86::ADD16rm,       0 },
609     { X86::ADD16rr_DB,      X86::ADD16rm,       TB_NO_REVERSE },
610     { X86::ADD32rr,         X86::ADD32rm,       0 },
611     { X86::ADD32rr_DB,      X86::ADD32rm,       TB_NO_REVERSE },
612     { X86::ADD64rr,         X86::ADD64rm,       0 },
613     { X86::ADD64rr_DB,      X86::ADD64rm,       TB_NO_REVERSE },
614     { X86::ADD8rr,          X86::ADD8rm,        0 },
615     { X86::ADDPDrr,         X86::ADDPDrm,       TB_ALIGN_16 },
616     { X86::ADDPSrr,         X86::ADDPSrm,       TB_ALIGN_16 },
617     { X86::ADDSDrr,         X86::ADDSDrm,       0 },
618     { X86::ADDSSrr,         X86::ADDSSrm,       0 },
619     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm,    TB_ALIGN_16 },
620     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm,    TB_ALIGN_16 },
621     { X86::AND16rr,         X86::AND16rm,       0 },
622     { X86::AND32rr,         X86::AND32rm,       0 },
623     { X86::AND64rr,         X86::AND64rm,       0 },
624     { X86::AND8rr,          X86::AND8rm,        0 },
625     { X86::ANDNPDrr,        X86::ANDNPDrm,      TB_ALIGN_16 },
626     { X86::ANDNPSrr,        X86::ANDNPSrm,      TB_ALIGN_16 },
627     { X86::ANDPDrr,         X86::ANDPDrm,       TB_ALIGN_16 },
628     { X86::ANDPSrr,         X86::ANDPSrm,       TB_ALIGN_16 },
629     { X86::BLENDPDrri,      X86::BLENDPDrmi,    TB_ALIGN_16 },
630     { X86::BLENDPSrri,      X86::BLENDPSrmi,    TB_ALIGN_16 },
631     { X86::BLENDVPDrr0,     X86::BLENDVPDrm0,   TB_ALIGN_16 },
632     { X86::BLENDVPSrr0,     X86::BLENDVPSrm0,   TB_ALIGN_16 },
633     { X86::CMOVA16rr,       X86::CMOVA16rm,     0 },
634     { X86::CMOVA32rr,       X86::CMOVA32rm,     0 },
635     { X86::CMOVA64rr,       X86::CMOVA64rm,     0 },
636     { X86::CMOVAE16rr,      X86::CMOVAE16rm,    0 },
637     { X86::CMOVAE32rr,      X86::CMOVAE32rm,    0 },
638     { X86::CMOVAE64rr,      X86::CMOVAE64rm,    0 },
639     { X86::CMOVB16rr,       X86::CMOVB16rm,     0 },
640     { X86::CMOVB32rr,       X86::CMOVB32rm,     0 },
641     { X86::CMOVB64rr,       X86::CMOVB64rm,     0 },
642     { X86::CMOVBE16rr,      X86::CMOVBE16rm,    0 },
643     { X86::CMOVBE32rr,      X86::CMOVBE32rm,    0 },
644     { X86::CMOVBE64rr,      X86::CMOVBE64rm,    0 },
645     { X86::CMOVE16rr,       X86::CMOVE16rm,     0 },
646     { X86::CMOVE32rr,       X86::CMOVE32rm,     0 },
647     { X86::CMOVE64rr,       X86::CMOVE64rm,     0 },
648     { X86::CMOVG16rr,       X86::CMOVG16rm,     0 },
649     { X86::CMOVG32rr,       X86::CMOVG32rm,     0 },
650     { X86::CMOVG64rr,       X86::CMOVG64rm,     0 },
651     { X86::CMOVGE16rr,      X86::CMOVGE16rm,    0 },
652     { X86::CMOVGE32rr,      X86::CMOVGE32rm,    0 },
653     { X86::CMOVGE64rr,      X86::CMOVGE64rm,    0 },
654     { X86::CMOVL16rr,       X86::CMOVL16rm,     0 },
655     { X86::CMOVL32rr,       X86::CMOVL32rm,     0 },
656     { X86::CMOVL64rr,       X86::CMOVL64rm,     0 },
657     { X86::CMOVLE16rr,      X86::CMOVLE16rm,    0 },
658     { X86::CMOVLE32rr,      X86::CMOVLE32rm,    0 },
659     { X86::CMOVLE64rr,      X86::CMOVLE64rm,    0 },
660     { X86::CMOVNE16rr,      X86::CMOVNE16rm,    0 },
661     { X86::CMOVNE32rr,      X86::CMOVNE32rm,    0 },
662     { X86::CMOVNE64rr,      X86::CMOVNE64rm,    0 },
663     { X86::CMOVNO16rr,      X86::CMOVNO16rm,    0 },
664     { X86::CMOVNO32rr,      X86::CMOVNO32rm,    0 },
665     { X86::CMOVNO64rr,      X86::CMOVNO64rm,    0 },
666     { X86::CMOVNP16rr,      X86::CMOVNP16rm,    0 },
667     { X86::CMOVNP32rr,      X86::CMOVNP32rm,    0 },
668     { X86::CMOVNP64rr,      X86::CMOVNP64rm,    0 },
669     { X86::CMOVNS16rr,      X86::CMOVNS16rm,    0 },
670     { X86::CMOVNS32rr,      X86::CMOVNS32rm,    0 },
671     { X86::CMOVNS64rr,      X86::CMOVNS64rm,    0 },
672     { X86::CMOVO16rr,       X86::CMOVO16rm,     0 },
673     { X86::CMOVO32rr,       X86::CMOVO32rm,     0 },
674     { X86::CMOVO64rr,       X86::CMOVO64rm,     0 },
675     { X86::CMOVP16rr,       X86::CMOVP16rm,     0 },
676     { X86::CMOVP32rr,       X86::CMOVP32rm,     0 },
677     { X86::CMOVP64rr,       X86::CMOVP64rm,     0 },
678     { X86::CMOVS16rr,       X86::CMOVS16rm,     0 },
679     { X86::CMOVS32rr,       X86::CMOVS32rm,     0 },
680     { X86::CMOVS64rr,       X86::CMOVS64rm,     0 },
681     { X86::CMPPDrri,        X86::CMPPDrmi,      TB_ALIGN_16 },
682     { X86::CMPPSrri,        X86::CMPPSrmi,      TB_ALIGN_16 },
683     { X86::CMPSDrr,         X86::CMPSDrm,       0 },
684     { X86::CMPSSrr,         X86::CMPSSrm,       0 },
685     { X86::DIVPDrr,         X86::DIVPDrm,       TB_ALIGN_16 },
686     { X86::DIVPSrr,         X86::DIVPSrm,       TB_ALIGN_16 },
687     { X86::DIVSDrr,         X86::DIVSDrm,       0 },
688     { X86::DIVSSrr,         X86::DIVSSrm,       0 },
689     { X86::FsANDNPDrr,      X86::FsANDNPDrm,    TB_ALIGN_16 },
690     { X86::FsANDNPSrr,      X86::FsANDNPSrm,    TB_ALIGN_16 },
691     { X86::FsANDPDrr,       X86::FsANDPDrm,     TB_ALIGN_16 },
692     { X86::FsANDPSrr,       X86::FsANDPSrm,     TB_ALIGN_16 },
693     { X86::FsORPDrr,        X86::FsORPDrm,      TB_ALIGN_16 },
694     { X86::FsORPSrr,        X86::FsORPSrm,      TB_ALIGN_16 },
695     { X86::FsXORPDrr,       X86::FsXORPDrm,     TB_ALIGN_16 },
696     { X86::FsXORPSrr,       X86::FsXORPSrm,     TB_ALIGN_16 },
697     { X86::HADDPDrr,        X86::HADDPDrm,      TB_ALIGN_16 },
698     { X86::HADDPSrr,        X86::HADDPSrm,      TB_ALIGN_16 },
699     { X86::HSUBPDrr,        X86::HSUBPDrm,      TB_ALIGN_16 },
700     { X86::HSUBPSrr,        X86::HSUBPSrm,      TB_ALIGN_16 },
701     { X86::IMUL16rr,        X86::IMUL16rm,      0 },
702     { X86::IMUL32rr,        X86::IMUL32rm,      0 },
703     { X86::IMUL64rr,        X86::IMUL64rm,      0 },
704     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm,   0 },
705     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm,   0 },
706     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm,      0 },
707     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm,    0 },
708     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm,      0 },
709     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm,    0 },
710     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm,      0 },
711     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm,      0 },
712     { X86::MAXPDrr,         X86::MAXPDrm,       TB_ALIGN_16 },
713     { X86::MAXPSrr,         X86::MAXPSrm,       TB_ALIGN_16 },
714     { X86::MAXSDrr,         X86::MAXSDrm,       0 },
715     { X86::MAXSSrr,         X86::MAXSSrm,       0 },
716     { X86::MINPDrr,         X86::MINPDrm,       TB_ALIGN_16 },
717     { X86::MINPSrr,         X86::MINPSrm,       TB_ALIGN_16 },
718     { X86::MINSDrr,         X86::MINSDrm,       0 },
719     { X86::MINSSrr,         X86::MINSSrm,       0 },
720     { X86::MPSADBWrri,      X86::MPSADBWrmi,    TB_ALIGN_16 },
721     { X86::MULPDrr,         X86::MULPDrm,       TB_ALIGN_16 },
722     { X86::MULPSrr,         X86::MULPSrm,       TB_ALIGN_16 },
723     { X86::MULSDrr,         X86::MULSDrm,       0 },
724     { X86::MULSSrr,         X86::MULSSrm,       0 },
725     { X86::OR16rr,          X86::OR16rm,        0 },
726     { X86::OR32rr,          X86::OR32rm,        0 },
727     { X86::OR64rr,          X86::OR64rm,        0 },
728     { X86::OR8rr,           X86::OR8rm,         0 },
729     { X86::ORPDrr,          X86::ORPDrm,        TB_ALIGN_16 },
730     { X86::ORPSrr,          X86::ORPSrm,        TB_ALIGN_16 },
731     { X86::PACKSSDWrr,      X86::PACKSSDWrm,    TB_ALIGN_16 },
732     { X86::PACKSSWBrr,      X86::PACKSSWBrm,    TB_ALIGN_16 },
733     { X86::PACKUSDWrr,      X86::PACKUSDWrm,    TB_ALIGN_16 },
734     { X86::PACKUSWBrr,      X86::PACKUSWBrm,    TB_ALIGN_16 },
735     { X86::PADDBrr,         X86::PADDBrm,       TB_ALIGN_16 },
736     { X86::PADDDrr,         X86::PADDDrm,       TB_ALIGN_16 },
737     { X86::PADDQrr,         X86::PADDQrm,       TB_ALIGN_16 },
738     { X86::PADDSBrr,        X86::PADDSBrm,      TB_ALIGN_16 },
739     { X86::PADDSWrr,        X86::PADDSWrm,      TB_ALIGN_16 },
740     { X86::PADDUSBrr,       X86::PADDUSBrm,     TB_ALIGN_16 },
741     { X86::PADDUSWrr,       X86::PADDUSWrm,     TB_ALIGN_16 },
742     { X86::PADDWrr,         X86::PADDWrm,       TB_ALIGN_16 },
743     { X86::PALIGNR128rr,    X86::PALIGNR128rm,  TB_ALIGN_16 },
744     { X86::PANDNrr,         X86::PANDNrm,       TB_ALIGN_16 },
745     { X86::PANDrr,          X86::PANDrm,        TB_ALIGN_16 },
746     { X86::PAVGBrr,         X86::PAVGBrm,       TB_ALIGN_16 },
747     { X86::PAVGWrr,         X86::PAVGWrm,       TB_ALIGN_16 },
748     { X86::PBLENDWrri,      X86::PBLENDWrmi,    TB_ALIGN_16 },
749     { X86::PCMPEQBrr,       X86::PCMPEQBrm,     TB_ALIGN_16 },
750     { X86::PCMPEQDrr,       X86::PCMPEQDrm,     TB_ALIGN_16 },
751     { X86::PCMPEQQrr,       X86::PCMPEQQrm,     TB_ALIGN_16 },
752     { X86::PCMPEQWrr,       X86::PCMPEQWrm,     TB_ALIGN_16 },
753     { X86::PCMPGTBrr,       X86::PCMPGTBrm,     TB_ALIGN_16 },
754     { X86::PCMPGTDrr,       X86::PCMPGTDrm,     TB_ALIGN_16 },
755     { X86::PCMPGTQrr,       X86::PCMPGTQrm,     TB_ALIGN_16 },
756     { X86::PCMPGTWrr,       X86::PCMPGTWrm,     TB_ALIGN_16 },
757     { X86::PHADDDrr,        X86::PHADDDrm,      TB_ALIGN_16 },
758     { X86::PHADDWrr,        X86::PHADDWrm,      TB_ALIGN_16 },
759     { X86::PHADDSWrr128,    X86::PHADDSWrm128,  TB_ALIGN_16 },
760     { X86::PHSUBDrr,        X86::PHSUBDrm,      TB_ALIGN_16 },
761     { X86::PHSUBSWrr128,    X86::PHSUBSWrm128,  TB_ALIGN_16 },
762     { X86::PHSUBWrr,        X86::PHSUBWrm,      TB_ALIGN_16 },
763     { X86::PINSRWrri,       X86::PINSRWrmi,     TB_ALIGN_16 },
764     { X86::PMADDUBSWrr128,  X86::PMADDUBSWrm128, TB_ALIGN_16 },
765     { X86::PMADDWDrr,       X86::PMADDWDrm,     TB_ALIGN_16 },
766     { X86::PMAXSWrr,        X86::PMAXSWrm,      TB_ALIGN_16 },
767     { X86::PMAXUBrr,        X86::PMAXUBrm,      TB_ALIGN_16 },
768     { X86::PMINSWrr,        X86::PMINSWrm,      TB_ALIGN_16 },
769     { X86::PMINUBrr,        X86::PMINUBrm,      TB_ALIGN_16 },
770     { X86::PMINSBrr,        X86::PMINSBrm,      TB_ALIGN_16 },
771     { X86::PMINSDrr,        X86::PMINSDrm,      TB_ALIGN_16 },
772     { X86::PMINUDrr,        X86::PMINUDrm,      TB_ALIGN_16 },
773     { X86::PMINUWrr,        X86::PMINUWrm,      TB_ALIGN_16 },
774     { X86::PMAXSBrr,        X86::PMAXSBrm,      TB_ALIGN_16 },
775     { X86::PMAXSDrr,        X86::PMAXSDrm,      TB_ALIGN_16 },
776     { X86::PMAXUDrr,        X86::PMAXUDrm,      TB_ALIGN_16 },
777     { X86::PMAXUWrr,        X86::PMAXUWrm,      TB_ALIGN_16 },
778     { X86::PMULDQrr,        X86::PMULDQrm,      TB_ALIGN_16 },
779     { X86::PMULHRSWrr128,   X86::PMULHRSWrm128, TB_ALIGN_16 },
780     { X86::PMULHUWrr,       X86::PMULHUWrm,     TB_ALIGN_16 },
781     { X86::PMULHWrr,        X86::PMULHWrm,      TB_ALIGN_16 },
782     { X86::PMULLDrr,        X86::PMULLDrm,      TB_ALIGN_16 },
783     { X86::PMULLWrr,        X86::PMULLWrm,      TB_ALIGN_16 },
784     { X86::PMULUDQrr,       X86::PMULUDQrm,     TB_ALIGN_16 },
785     { X86::PORrr,           X86::PORrm,         TB_ALIGN_16 },
786     { X86::PSADBWrr,        X86::PSADBWrm,      TB_ALIGN_16 },
787     { X86::PSHUFBrr,        X86::PSHUFBrm,      TB_ALIGN_16 },
788     { X86::PSIGNBrr,        X86::PSIGNBrm,      TB_ALIGN_16 },
789     { X86::PSIGNWrr,        X86::PSIGNWrm,      TB_ALIGN_16 },
790     { X86::PSIGNDrr,        X86::PSIGNDrm,      TB_ALIGN_16 },
791     { X86::PSLLDrr,         X86::PSLLDrm,       TB_ALIGN_16 },
792     { X86::PSLLQrr,         X86::PSLLQrm,       TB_ALIGN_16 },
793     { X86::PSLLWrr,         X86::PSLLWrm,       TB_ALIGN_16 },
794     { X86::PSRADrr,         X86::PSRADrm,       TB_ALIGN_16 },
795     { X86::PSRAWrr,         X86::PSRAWrm,       TB_ALIGN_16 },
796     { X86::PSRLDrr,         X86::PSRLDrm,       TB_ALIGN_16 },
797     { X86::PSRLQrr,         X86::PSRLQrm,       TB_ALIGN_16 },
798     { X86::PSRLWrr,         X86::PSRLWrm,       TB_ALIGN_16 },
799     { X86::PSUBBrr,         X86::PSUBBrm,       TB_ALIGN_16 },
800     { X86::PSUBDrr,         X86::PSUBDrm,       TB_ALIGN_16 },
801     { X86::PSUBSBrr,        X86::PSUBSBrm,      TB_ALIGN_16 },
802     { X86::PSUBSWrr,        X86::PSUBSWrm,      TB_ALIGN_16 },
803     { X86::PSUBWrr,         X86::PSUBWrm,       TB_ALIGN_16 },
804     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm,   TB_ALIGN_16 },
805     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm,   TB_ALIGN_16 },
806     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm,  TB_ALIGN_16 },
807     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm,   TB_ALIGN_16 },
808     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm,   TB_ALIGN_16 },
809     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm,   TB_ALIGN_16 },
810     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm,  TB_ALIGN_16 },
811     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm,   TB_ALIGN_16 },
812     { X86::PXORrr,          X86::PXORrm,        TB_ALIGN_16 },
813     { X86::SBB32rr,         X86::SBB32rm,       0 },
814     { X86::SBB64rr,         X86::SBB64rm,       0 },
815     { X86::SHUFPDrri,       X86::SHUFPDrmi,     TB_ALIGN_16 },
816     { X86::SHUFPSrri,       X86::SHUFPSrmi,     TB_ALIGN_16 },
817     { X86::SUB16rr,         X86::SUB16rm,       0 },
818     { X86::SUB32rr,         X86::SUB32rm,       0 },
819     { X86::SUB64rr,         X86::SUB64rm,       0 },
820     { X86::SUB8rr,          X86::SUB8rm,        0 },
821     { X86::SUBPDrr,         X86::SUBPDrm,       TB_ALIGN_16 },
822     { X86::SUBPSrr,         X86::SUBPSrm,       TB_ALIGN_16 },
823     { X86::SUBSDrr,         X86::SUBSDrm,       0 },
824     { X86::SUBSSrr,         X86::SUBSSrm,       0 },
825     // FIXME: TEST*rr -> swapped operand of TEST*mr.
826     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm,    TB_ALIGN_16 },
827     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm,    TB_ALIGN_16 },
828     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm,    TB_ALIGN_16 },
829     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm,    TB_ALIGN_16 },
830     { X86::XOR16rr,         X86::XOR16rm,       0 },
831     { X86::XOR32rr,         X86::XOR32rm,       0 },
832     { X86::XOR64rr,         X86::XOR64rm,       0 },
833     { X86::XOR8rr,          X86::XOR8rm,        0 },
834     { X86::XORPDrr,         X86::XORPDrm,       TB_ALIGN_16 },
835     { X86::XORPSrr,         X86::XORPSrm,       TB_ALIGN_16 },
836     // AVX 128-bit versions of foldable instructions
837     { X86::VCVTSD2SSrr,       X86::VCVTSD2SSrm,        0 },
838     { X86::Int_VCVTSD2SSrr,   X86::Int_VCVTSD2SSrm,    0 },
839     { X86::VCVTSI2SD64rr,     X86::VCVTSI2SD64rm,      0 },
840     { X86::Int_VCVTSI2SD64rr, X86::Int_VCVTSI2SD64rm,  0 },
841     { X86::VCVTSI2SDrr,       X86::VCVTSI2SDrm,        0 },
842     { X86::Int_VCVTSI2SDrr,   X86::Int_VCVTSI2SDrm,    0 },
843     { X86::VCVTSI2SS64rr,     X86::VCVTSI2SS64rm,      0 },
844     { X86::Int_VCVTSI2SS64rr, X86::Int_VCVTSI2SS64rm,  0 },
845     { X86::VCVTSI2SSrr,       X86::VCVTSI2SSrm,        0 },
846     { X86::Int_VCVTSI2SSrr,   X86::Int_VCVTSI2SSrm,    0 },
847     { X86::VCVTSS2SDrr,       X86::VCVTSS2SDrm,        0 },
848     { X86::Int_VCVTSS2SDrr,   X86::Int_VCVTSS2SDrm,    0 },
849     { X86::VCVTTPD2DQrr,      X86::VCVTTPD2DQXrm,      0 },
850     { X86::VCVTTPS2DQrr,      X86::VCVTTPS2DQrm,       0 },
851     { X86::VRSQRTSSr,         X86::VRSQRTSSm,          0 },
852     { X86::VSQRTSDr,          X86::VSQRTSDm,           0 },
853     { X86::VSQRTSSr,          X86::VSQRTSSm,           0 },
854     { X86::VADDPDrr,          X86::VADDPDrm,           0 },
855     { X86::VADDPSrr,          X86::VADDPSrm,           0 },
856     { X86::VADDSDrr,          X86::VADDSDrm,           0 },
857     { X86::VADDSSrr,          X86::VADDSSrm,           0 },
858     { X86::VADDSUBPDrr,       X86::VADDSUBPDrm,        0 },
859     { X86::VADDSUBPSrr,       X86::VADDSUBPSrm,        0 },
860     { X86::VANDNPDrr,         X86::VANDNPDrm,          0 },
861     { X86::VANDNPSrr,         X86::VANDNPSrm,          0 },
862     { X86::VANDPDrr,          X86::VANDPDrm,           0 },
863     { X86::VANDPSrr,          X86::VANDPSrm,           0 },
864     { X86::VBLENDPDrri,       X86::VBLENDPDrmi,        0 },
865     { X86::VBLENDPSrri,       X86::VBLENDPSrmi,        0 },
866     { X86::VBLENDVPDrr,       X86::VBLENDVPDrm,        0 },
867     { X86::VBLENDVPSrr,       X86::VBLENDVPSrm,        0 },
868     { X86::VCMPPDrri,         X86::VCMPPDrmi,          0 },
869     { X86::VCMPPSrri,         X86::VCMPPSrmi,          0 },
870     { X86::VCMPSDrr,          X86::VCMPSDrm,           0 },
871     { X86::VCMPSSrr,          X86::VCMPSSrm,           0 },
872     { X86::VDIVPDrr,          X86::VDIVPDrm,           0 },
873     { X86::VDIVPSrr,          X86::VDIVPSrm,           0 },
874     { X86::VDIVSDrr,          X86::VDIVSDrm,           0 },
875     { X86::VDIVSSrr,          X86::VDIVSSrm,           0 },
876     { X86::VFsANDNPDrr,       X86::VFsANDNPDrm,        TB_ALIGN_16 },
877     { X86::VFsANDNPSrr,       X86::VFsANDNPSrm,        TB_ALIGN_16 },
878     { X86::VFsANDPDrr,        X86::VFsANDPDrm,         TB_ALIGN_16 },
879     { X86::VFsANDPSrr,        X86::VFsANDPSrm,         TB_ALIGN_16 },
880     { X86::VFsORPDrr,         X86::VFsORPDrm,          TB_ALIGN_16 },
881     { X86::VFsORPSrr,         X86::VFsORPSrm,          TB_ALIGN_16 },
882     { X86::VFsXORPDrr,        X86::VFsXORPDrm,         TB_ALIGN_16 },
883     { X86::VFsXORPSrr,        X86::VFsXORPSrm,         TB_ALIGN_16 },
884     { X86::VHADDPDrr,         X86::VHADDPDrm,          0 },
885     { X86::VHADDPSrr,         X86::VHADDPSrm,          0 },
886     { X86::VHSUBPDrr,         X86::VHSUBPDrm,          0 },
887     { X86::VHSUBPSrr,         X86::VHSUBPSrm,          0 },
888     { X86::Int_VCMPSDrr,      X86::Int_VCMPSDrm,       0 },
889     { X86::Int_VCMPSSrr,      X86::Int_VCMPSSrm,       0 },
890     { X86::VMAXPDrr,          X86::VMAXPDrm,           0 },
891     { X86::VMAXPSrr,          X86::VMAXPSrm,           0 },
892     { X86::VMAXSDrr,          X86::VMAXSDrm,           0 },
893     { X86::VMAXSSrr,          X86::VMAXSSrm,           0 },
894     { X86::VMINPDrr,          X86::VMINPDrm,           0 },
895     { X86::VMINPSrr,          X86::VMINPSrm,           0 },
896     { X86::VMINSDrr,          X86::VMINSDrm,           0 },
897     { X86::VMINSSrr,          X86::VMINSSrm,           0 },
898     { X86::VMPSADBWrri,       X86::VMPSADBWrmi,        0 },
899     { X86::VMULPDrr,          X86::VMULPDrm,           0 },
900     { X86::VMULPSrr,          X86::VMULPSrm,           0 },
901     { X86::VMULSDrr,          X86::VMULSDrm,           0 },
902     { X86::VMULSSrr,          X86::VMULSSrm,           0 },
903     { X86::VORPDrr,           X86::VORPDrm,            0 },
904     { X86::VORPSrr,           X86::VORPSrm,            0 },
905     { X86::VPACKSSDWrr,       X86::VPACKSSDWrm,        0 },
906     { X86::VPACKSSWBrr,       X86::VPACKSSWBrm,        0 },
907     { X86::VPACKUSDWrr,       X86::VPACKUSDWrm,        0 },
908     { X86::VPACKUSWBrr,       X86::VPACKUSWBrm,        0 },
909     { X86::VPADDBrr,          X86::VPADDBrm,           0 },
910     { X86::VPADDDrr,          X86::VPADDDrm,           0 },
911     { X86::VPADDQrr,          X86::VPADDQrm,           0 },
912     { X86::VPADDSBrr,         X86::VPADDSBrm,          0 },
913     { X86::VPADDSWrr,         X86::VPADDSWrm,          0 },
914     { X86::VPADDUSBrr,        X86::VPADDUSBrm,         0 },
915     { X86::VPADDUSWrr,        X86::VPADDUSWrm,         0 },
916     { X86::VPADDWrr,          X86::VPADDWrm,           0 },
917     { X86::VPALIGNR128rr,     X86::VPALIGNR128rm,      0 },
918     { X86::VPANDNrr,          X86::VPANDNrm,           0 },
919     { X86::VPANDrr,           X86::VPANDrm,            0 },
920     { X86::VPAVGBrr,          X86::VPAVGBrm,           0 },
921     { X86::VPAVGWrr,          X86::VPAVGWrm,           0 },
922     { X86::VPBLENDWrri,       X86::VPBLENDWrmi,        0 },
923     { X86::VPCMPEQBrr,        X86::VPCMPEQBrm,         0 },
924     { X86::VPCMPEQDrr,        X86::VPCMPEQDrm,         0 },
925     { X86::VPCMPEQQrr,        X86::VPCMPEQQrm,         0 },
926     { X86::VPCMPEQWrr,        X86::VPCMPEQWrm,         0 },
927     { X86::VPCMPGTBrr,        X86::VPCMPGTBrm,         0 },
928     { X86::VPCMPGTDrr,        X86::VPCMPGTDrm,         0 },
929     { X86::VPCMPGTQrr,        X86::VPCMPGTQrm,         0 },
930     { X86::VPCMPGTWrr,        X86::VPCMPGTWrm,         0 },
931     { X86::VPHADDDrr,         X86::VPHADDDrm,          0 },
932     { X86::VPHADDSWrr128,     X86::VPHADDSWrm128,      0 },
933     { X86::VPHADDWrr,         X86::VPHADDWrm,          0 },
934     { X86::VPHSUBDrr,         X86::VPHSUBDrm,          0 },
935     { X86::VPHSUBSWrr128,     X86::VPHSUBSWrm128,      0 },
936     { X86::VPHSUBWrr,         X86::VPHSUBWrm,          0 },
937     { X86::VPERMILPDrr,       X86::VPERMILPDrm,        0 },
938     { X86::VPERMILPSrr,       X86::VPERMILPSrm,        0 },
939     { X86::VPINSRWrri,        X86::VPINSRWrmi,         0 },
940     { X86::VPMADDUBSWrr128,   X86::VPMADDUBSWrm128,    0 },
941     { X86::VPMADDWDrr,        X86::VPMADDWDrm,         0 },
942     { X86::VPMAXSWrr,         X86::VPMAXSWrm,          0 },
943     { X86::VPMAXUBrr,         X86::VPMAXUBrm,          0 },
944     { X86::VPMINSWrr,         X86::VPMINSWrm,          0 },
945     { X86::VPMINUBrr,         X86::VPMINUBrm,          0 },
946     { X86::VPMINSBrr,         X86::VPMINSBrm,          0 },
947     { X86::VPMINSDrr,         X86::VPMINSDrm,          0 },
948     { X86::VPMINUDrr,         X86::VPMINUDrm,          0 },
949     { X86::VPMINUWrr,         X86::VPMINUWrm,          0 },
950     { X86::VPMAXSBrr,         X86::VPMAXSBrm,          0 },
951     { X86::VPMAXSDrr,         X86::VPMAXSDrm,          0 },
952     { X86::VPMAXUDrr,         X86::VPMAXUDrm,          0 },
953     { X86::VPMAXUWrr,         X86::VPMAXUWrm,          0 },
954     { X86::VPMULDQrr,         X86::VPMULDQrm,          0 },
955     { X86::VPMULHRSWrr128,    X86::VPMULHRSWrm128,     0 },
956     { X86::VPMULHUWrr,        X86::VPMULHUWrm,         0 },
957     { X86::VPMULHWrr,         X86::VPMULHWrm,          0 },
958     { X86::VPMULLDrr,         X86::VPMULLDrm,          0 },
959     { X86::VPMULLWrr,         X86::VPMULLWrm,          0 },
960     { X86::VPMULUDQrr,        X86::VPMULUDQrm,         0 },
961     { X86::VPORrr,            X86::VPORrm,             0 },
962     { X86::VPSADBWrr,         X86::VPSADBWrm,          0 },
963     { X86::VPSHUFBrr,         X86::VPSHUFBrm,          0 },
964     { X86::VPSIGNBrr,         X86::VPSIGNBrm,          0 },
965     { X86::VPSIGNWrr,         X86::VPSIGNWrm,          0 },
966     { X86::VPSIGNDrr,         X86::VPSIGNDrm,          0 },
967     { X86::VPSLLDrr,          X86::VPSLLDrm,           0 },
968     { X86::VPSLLQrr,          X86::VPSLLQrm,           0 },
969     { X86::VPSLLWrr,          X86::VPSLLWrm,           0 },
970     { X86::VPSRADrr,          X86::VPSRADrm,           0 },
971     { X86::VPSRAWrr,          X86::VPSRAWrm,           0 },
972     { X86::VPSRLDrr,          X86::VPSRLDrm,           0 },
973     { X86::VPSRLQrr,          X86::VPSRLQrm,           0 },
974     { X86::VPSRLWrr,          X86::VPSRLWrm,           0 },
975     { X86::VPSUBBrr,          X86::VPSUBBrm,           0 },
976     { X86::VPSUBDrr,          X86::VPSUBDrm,           0 },
977     { X86::VPSUBSBrr,         X86::VPSUBSBrm,          0 },
978     { X86::VPSUBSWrr,         X86::VPSUBSWrm,          0 },
979     { X86::VPSUBWrr,          X86::VPSUBWrm,           0 },
980     { X86::VPUNPCKHBWrr,      X86::VPUNPCKHBWrm,       0 },
981     { X86::VPUNPCKHDQrr,      X86::VPUNPCKHDQrm,       0 },
982     { X86::VPUNPCKHQDQrr,     X86::VPUNPCKHQDQrm,      0 },
983     { X86::VPUNPCKHWDrr,      X86::VPUNPCKHWDrm,       0 },
984     { X86::VPUNPCKLBWrr,      X86::VPUNPCKLBWrm,       0 },
985     { X86::VPUNPCKLDQrr,      X86::VPUNPCKLDQrm,       0 },
986     { X86::VPUNPCKLQDQrr,     X86::VPUNPCKLQDQrm,      0 },
987     { X86::VPUNPCKLWDrr,      X86::VPUNPCKLWDrm,       0 },
988     { X86::VPXORrr,           X86::VPXORrm,            0 },
989     { X86::VSHUFPDrri,        X86::VSHUFPDrmi,         0 },
990     { X86::VSHUFPSrri,        X86::VSHUFPSrmi,         0 },
991     { X86::VSUBPDrr,          X86::VSUBPDrm,           0 },
992     { X86::VSUBPSrr,          X86::VSUBPSrm,           0 },
993     { X86::VSUBSDrr,          X86::VSUBSDrm,           0 },
994     { X86::VSUBSSrr,          X86::VSUBSSrm,           0 },
995     { X86::VUNPCKHPDrr,       X86::VUNPCKHPDrm,        0 },
996     { X86::VUNPCKHPSrr,       X86::VUNPCKHPSrm,        0 },
997     { X86::VUNPCKLPDrr,       X86::VUNPCKLPDrm,        0 },
998     { X86::VUNPCKLPSrr,       X86::VUNPCKLPSrm,        0 },
999     { X86::VXORPDrr,          X86::VXORPDrm,           0 },
1000     { X86::VXORPSrr,          X86::VXORPSrm,           0 },
1001     // AVX 256-bit foldable instructions
1002     { X86::VADDPDYrr,         X86::VADDPDYrm,          0 },
1003     { X86::VADDPSYrr,         X86::VADDPSYrm,          0 },
1004     { X86::VADDSUBPDYrr,      X86::VADDSUBPDYrm,       0 },
1005     { X86::VADDSUBPSYrr,      X86::VADDSUBPSYrm,       0 },
1006     { X86::VANDNPDYrr,        X86::VANDNPDYrm,         0 },
1007     { X86::VANDNPSYrr,        X86::VANDNPSYrm,         0 },
1008     { X86::VANDPDYrr,         X86::VANDPDYrm,          0 },
1009     { X86::VANDPSYrr,         X86::VANDPSYrm,          0 },
1010     { X86::VBLENDPDYrri,      X86::VBLENDPDYrmi,       0 },
1011     { X86::VBLENDPSYrri,      X86::VBLENDPSYrmi,       0 },
1012     { X86::VBLENDVPDYrr,      X86::VBLENDVPDYrm,       0 },
1013     { X86::VBLENDVPSYrr,      X86::VBLENDVPSYrm,       0 },
1014     { X86::VCMPPDYrri,        X86::VCMPPDYrmi,         0 },
1015     { X86::VCMPPSYrri,        X86::VCMPPSYrmi,         0 },
1016     { X86::VDIVPDYrr,         X86::VDIVPDYrm,          0 },
1017     { X86::VDIVPSYrr,         X86::VDIVPSYrm,          0 },
1018     { X86::VHADDPDYrr,        X86::VHADDPDYrm,         0 },
1019     { X86::VHADDPSYrr,        X86::VHADDPSYrm,         0 },
1020     { X86::VHSUBPDYrr,        X86::VHSUBPDYrm,         0 },
1021     { X86::VHSUBPSYrr,        X86::VHSUBPSYrm,         0 },
1022     { X86::VINSERTF128rr,     X86::VINSERTF128rm,      0 },
1023     { X86::VMAXPDYrr,         X86::VMAXPDYrm,          0 },
1024     { X86::VMAXPSYrr,         X86::VMAXPSYrm,          0 },
1025     { X86::VMINPDYrr,         X86::VMINPDYrm,          0 },
1026     { X86::VMINPSYrr,         X86::VMINPSYrm,          0 },
1027     { X86::VMULPDYrr,         X86::VMULPDYrm,          0 },
1028     { X86::VMULPSYrr,         X86::VMULPSYrm,          0 },
1029     { X86::VORPDYrr,          X86::VORPDYrm,           0 },
1030     { X86::VORPSYrr,          X86::VORPSYrm,           0 },
1031     { X86::VPERM2F128rr,      X86::VPERM2F128rm,       0 },
1032     { X86::VPERMILPDYrr,      X86::VPERMILPDYrm,       0 },
1033     { X86::VPERMILPSYrr,      X86::VPERMILPSYrm,       0 },
1034     { X86::VSHUFPDYrri,       X86::VSHUFPDYrmi,        0 },
1035     { X86::VSHUFPSYrri,       X86::VSHUFPSYrmi,        0 },
1036     { X86::VSUBPDYrr,         X86::VSUBPDYrm,          0 },
1037     { X86::VSUBPSYrr,         X86::VSUBPSYrm,          0 },
1038     { X86::VUNPCKHPDYrr,      X86::VUNPCKHPDYrm,       0 },
1039     { X86::VUNPCKHPSYrr,      X86::VUNPCKHPSYrm,       0 },
1040     { X86::VUNPCKLPDYrr,      X86::VUNPCKLPDYrm,       0 },
1041     { X86::VUNPCKLPSYrr,      X86::VUNPCKLPSYrm,       0 },
1042     { X86::VXORPDYrr,         X86::VXORPDYrm,          0 },
1043     { X86::VXORPSYrr,         X86::VXORPSYrm,          0 },
1044     // AVX2 foldable instructions
1045     { X86::VINSERTI128rr,     X86::VINSERTI128rm,      0 },
1046     { X86::VPACKSSDWYrr,      X86::VPACKSSDWYrm,       0 },
1047     { X86::VPACKSSWBYrr,      X86::VPACKSSWBYrm,       0 },
1048     { X86::VPACKUSDWYrr,      X86::VPACKUSDWYrm,       0 },
1049     { X86::VPACKUSWBYrr,      X86::VPACKUSWBYrm,       0 },
1050     { X86::VPADDBYrr,         X86::VPADDBYrm,          0 },
1051     { X86::VPADDDYrr,         X86::VPADDDYrm,          0 },
1052     { X86::VPADDQYrr,         X86::VPADDQYrm,          0 },
1053     { X86::VPADDSBYrr,        X86::VPADDSBYrm,         0 },
1054     { X86::VPADDSWYrr,        X86::VPADDSWYrm,         0 },
1055     { X86::VPADDUSBYrr,       X86::VPADDUSBYrm,        0 },
1056     { X86::VPADDUSWYrr,       X86::VPADDUSWYrm,        0 },
1057     { X86::VPADDWYrr,         X86::VPADDWYrm,          0 },
1058     { X86::VPALIGNR256rr,     X86::VPALIGNR256rm,      0 },
1059     { X86::VPANDNYrr,         X86::VPANDNYrm,          0 },
1060     { X86::VPANDYrr,          X86::VPANDYrm,           0 },
1061     { X86::VPAVGBYrr,         X86::VPAVGBYrm,          0 },
1062     { X86::VPAVGWYrr,         X86::VPAVGWYrm,          0 },
1063     { X86::VPBLENDDrri,       X86::VPBLENDDrmi,        0 },
1064     { X86::VPBLENDDYrri,      X86::VPBLENDDYrmi,       0 },
1065     { X86::VPBLENDWYrri,      X86::VPBLENDWYrmi,       0 },
1066     { X86::VPCMPEQBYrr,       X86::VPCMPEQBYrm,        0 },
1067     { X86::VPCMPEQDYrr,       X86::VPCMPEQDYrm,        0 },
1068     { X86::VPCMPEQQYrr,       X86::VPCMPEQQYrm,        0 },
1069     { X86::VPCMPEQWYrr,       X86::VPCMPEQWYrm,        0 },
1070     { X86::VPCMPGTBYrr,       X86::VPCMPGTBYrm,        0 },
1071     { X86::VPCMPGTDYrr,       X86::VPCMPGTDYrm,        0 },
1072     { X86::VPCMPGTQYrr,       X86::VPCMPGTQYrm,        0 },
1073     { X86::VPCMPGTWYrr,       X86::VPCMPGTWYrm,        0 },
1074     { X86::VPERM2I128rr,      X86::VPERM2I128rm,       0 },
1075     { X86::VPERMDYrr,         X86::VPERMDYrm,          0 },
1076     { X86::VPERMPDYri,        X86::VPERMPDYmi,         0 },
1077     { X86::VPERMPSYrr,        X86::VPERMPSYrm,         0 },
1078     { X86::VPERMQYri,         X86::VPERMQYmi,          0 },
1079     { X86::VPHADDDYrr,        X86::VPHADDDYrm,         0 },
1080     { X86::VPHADDSWrr256,     X86::VPHADDSWrm256,      0 },
1081     { X86::VPHADDWYrr,        X86::VPHADDWYrm,         0 },
1082     { X86::VPHSUBDYrr,        X86::VPHSUBDYrm,         0 },
1083     { X86::VPHSUBSWrr256,     X86::VPHSUBSWrm256,      0 },
1084     { X86::VPHSUBWYrr,        X86::VPHSUBWYrm,         0 },
1085     { X86::VPMADDUBSWrr256,   X86::VPMADDUBSWrm256,    0 },
1086     { X86::VPMADDWDYrr,       X86::VPMADDWDYrm,        0 },
1087     { X86::VPMAXSWYrr,        X86::VPMAXSWYrm,         0 },
1088     { X86::VPMAXUBYrr,        X86::VPMAXUBYrm,         0 },
1089     { X86::VPMINSWYrr,        X86::VPMINSWYrm,         0 },
1090     { X86::VPMINUBYrr,        X86::VPMINUBYrm,         0 },
1091     { X86::VPMINSBYrr,        X86::VPMINSBYrm,         0 },
1092     { X86::VPMINSDYrr,        X86::VPMINSDYrm,         0 },
1093     { X86::VPMINUDYrr,        X86::VPMINUDYrm,         0 },
1094     { X86::VPMINUWYrr,        X86::VPMINUWYrm,         0 },
1095     { X86::VPMAXSBYrr,        X86::VPMAXSBYrm,         0 },
1096     { X86::VPMAXSDYrr,        X86::VPMAXSDYrm,         0 },
1097     { X86::VPMAXUDYrr,        X86::VPMAXUDYrm,         0 },
1098     { X86::VPMAXUWYrr,        X86::VPMAXUWYrm,         0 },
1099     { X86::VMPSADBWYrri,      X86::VMPSADBWYrmi,       0 },
1100     { X86::VPMULDQYrr,        X86::VPMULDQYrm,         0 },
1101     { X86::VPMULHRSWrr256,    X86::VPMULHRSWrm256,     0 },
1102     { X86::VPMULHUWYrr,       X86::VPMULHUWYrm,        0 },
1103     { X86::VPMULHWYrr,        X86::VPMULHWYrm,         0 },
1104     { X86::VPMULLDYrr,        X86::VPMULLDYrm,         0 },
1105     { X86::VPMULLWYrr,        X86::VPMULLWYrm,         0 },
1106     { X86::VPMULUDQYrr,       X86::VPMULUDQYrm,        0 },
1107     { X86::VPORYrr,           X86::VPORYrm,            0 },
1108     { X86::VPSADBWYrr,        X86::VPSADBWYrm,         0 },
1109     { X86::VPSHUFBYrr,        X86::VPSHUFBYrm,         0 },
1110     { X86::VPSIGNBYrr,        X86::VPSIGNBYrm,         0 },
1111     { X86::VPSIGNWYrr,        X86::VPSIGNWYrm,         0 },
1112     { X86::VPSIGNDYrr,        X86::VPSIGNDYrm,         0 },
1113     { X86::VPSLLDYrr,         X86::VPSLLDYrm,          0 },
1114     { X86::VPSLLQYrr,         X86::VPSLLQYrm,          0 },
1115     { X86::VPSLLWYrr,         X86::VPSLLWYrm,          0 },
1116     { X86::VPSLLVDrr,         X86::VPSLLVDrm,          0 },
1117     { X86::VPSLLVDYrr,        X86::VPSLLVDYrm,         0 },
1118     { X86::VPSLLVQrr,         X86::VPSLLVQrm,          0 },
1119     { X86::VPSLLVQYrr,        X86::VPSLLVQYrm,         0 },
1120     { X86::VPSRADYrr,         X86::VPSRADYrm,          0 },
1121     { X86::VPSRAWYrr,         X86::VPSRAWYrm,          0 },
1122     { X86::VPSRAVDrr,         X86::VPSRAVDrm,          0 },
1123     { X86::VPSRAVDYrr,        X86::VPSRAVDYrm,         0 },
1124     { X86::VPSRLDYrr,         X86::VPSRLDYrm,          0 },
1125     { X86::VPSRLQYrr,         X86::VPSRLQYrm,          0 },
1126     { X86::VPSRLWYrr,         X86::VPSRLWYrm,          0 },
1127     { X86::VPSRLVDrr,         X86::VPSRLVDrm,          0 },
1128     { X86::VPSRLVDYrr,        X86::VPSRLVDYrm,         0 },
1129     { X86::VPSRLVQrr,         X86::VPSRLVQrm,          0 },
1130     { X86::VPSRLVQYrr,        X86::VPSRLVQYrm,         0 },
1131     { X86::VPSUBBYrr,         X86::VPSUBBYrm,          0 },
1132     { X86::VPSUBDYrr,         X86::VPSUBDYrm,          0 },
1133     { X86::VPSUBSBYrr,        X86::VPSUBSBYrm,         0 },
1134     { X86::VPSUBSWYrr,        X86::VPSUBSWYrm,         0 },
1135     { X86::VPSUBWYrr,         X86::VPSUBWYrm,          0 },
1136     { X86::VPUNPCKHBWYrr,     X86::VPUNPCKHBWYrm,      0 },
1137     { X86::VPUNPCKHDQYrr,     X86::VPUNPCKHDQYrm,      0 },
1138     { X86::VPUNPCKHQDQYrr,    X86::VPUNPCKHQDQYrm,     0 },
1139     { X86::VPUNPCKHWDYrr,     X86::VPUNPCKHWDYrm,      0 },
1140     { X86::VPUNPCKLBWYrr,     X86::VPUNPCKLBWYrm,      0 },
1141     { X86::VPUNPCKLDQYrr,     X86::VPUNPCKLDQYrm,      0 },
1142     { X86::VPUNPCKLQDQYrr,    X86::VPUNPCKLQDQYrm,     0 },
1143     { X86::VPUNPCKLWDYrr,     X86::VPUNPCKLWDYrm,      0 },
1144     { X86::VPXORYrr,          X86::VPXORYrm,           0 },
1145     // FIXME: add AVX 256-bit foldable instructions
1146
1147     // FMA4 foldable patterns
1148     { X86::VFMADDSS4rr,       X86::VFMADDSS4mr,        0           },
1149     { X86::VFMADDSD4rr,       X86::VFMADDSD4mr,        0           },
1150     { X86::VFMADDPS4rr,       X86::VFMADDPS4mr,        TB_ALIGN_16 },
1151     { X86::VFMADDPD4rr,       X86::VFMADDPD4mr,        TB_ALIGN_16 },
1152     { X86::VFMADDPS4rrY,      X86::VFMADDPS4mrY,       TB_ALIGN_32 },
1153     { X86::VFMADDPD4rrY,      X86::VFMADDPD4mrY,       TB_ALIGN_32 },
1154     { X86::VFNMADDSS4rr,      X86::VFNMADDSS4mr,       0           },
1155     { X86::VFNMADDSD4rr,      X86::VFNMADDSD4mr,       0           },
1156     { X86::VFNMADDPS4rr,      X86::VFNMADDPS4mr,       TB_ALIGN_16 },
1157     { X86::VFNMADDPD4rr,      X86::VFNMADDPD4mr,       TB_ALIGN_16 },
1158     { X86::VFNMADDPS4rrY,     X86::VFNMADDPS4mrY,      TB_ALIGN_32 },
1159     { X86::VFNMADDPD4rrY,     X86::VFNMADDPD4mrY,      TB_ALIGN_32 },
1160     { X86::VFMSUBSS4rr,       X86::VFMSUBSS4mr,        0           },
1161     { X86::VFMSUBSD4rr,       X86::VFMSUBSD4mr,        0           },
1162     { X86::VFMSUBPS4rr,       X86::VFMSUBPS4mr,        TB_ALIGN_16 },
1163     { X86::VFMSUBPD4rr,       X86::VFMSUBPD4mr,        TB_ALIGN_16 },
1164     { X86::VFMSUBPS4rrY,      X86::VFMSUBPS4mrY,       TB_ALIGN_32 },
1165     { X86::VFMSUBPD4rrY,      X86::VFMSUBPD4mrY,       TB_ALIGN_32 },
1166     { X86::VFNMSUBSS4rr,      X86::VFNMSUBSS4mr,       0           },
1167     { X86::VFNMSUBSD4rr,      X86::VFNMSUBSD4mr,       0           },
1168     { X86::VFNMSUBPS4rr,      X86::VFNMSUBPS4mr,       TB_ALIGN_16 },
1169     { X86::VFNMSUBPD4rr,      X86::VFNMSUBPD4mr,       TB_ALIGN_16 },
1170     { X86::VFNMSUBPS4rrY,     X86::VFNMSUBPS4mrY,      TB_ALIGN_32 },
1171     { X86::VFNMSUBPD4rrY,     X86::VFNMSUBPD4mrY,      TB_ALIGN_32 },
1172     { X86::VFMADDSUBPS4rr,    X86::VFMADDSUBPS4mr,     TB_ALIGN_16 },
1173     { X86::VFMADDSUBPD4rr,    X86::VFMADDSUBPD4mr,     TB_ALIGN_16 },
1174     { X86::VFMADDSUBPS4rrY,   X86::VFMADDSUBPS4mrY,    TB_ALIGN_32 },
1175     { X86::VFMADDSUBPD4rrY,   X86::VFMADDSUBPD4mrY,    TB_ALIGN_32 },
1176     { X86::VFMSUBADDPS4rr,    X86::VFMSUBADDPS4mr,     TB_ALIGN_16 },
1177     { X86::VFMSUBADDPD4rr,    X86::VFMSUBADDPD4mr,     TB_ALIGN_16 },
1178     { X86::VFMSUBADDPS4rrY,   X86::VFMSUBADDPS4mrY,    TB_ALIGN_32 },
1179     { X86::VFMSUBADDPD4rrY,   X86::VFMSUBADDPD4mrY,    TB_ALIGN_32 },
1180
1181     // BMI/BMI2 foldable instructions
1182     { X86::ANDN32rr,          X86::ANDN32rm,            0 },
1183     { X86::ANDN64rr,          X86::ANDN64rm,            0 },
1184     { X86::MULX32rr,          X86::MULX32rm,            0 },
1185     { X86::MULX64rr,          X86::MULX64rm,            0 },
1186     { X86::PDEP32rr,          X86::PDEP32rm,            0 },
1187     { X86::PDEP64rr,          X86::PDEP64rm,            0 },
1188     { X86::PEXT32rr,          X86::PEXT32rm,            0 },
1189     { X86::PEXT64rr,          X86::PEXT64rm,            0 },
1190   };
1191
1192   for (unsigned i = 0, e = array_lengthof(OpTbl2); i != e; ++i) {
1193     unsigned RegOp = OpTbl2[i].RegOp;
1194     unsigned MemOp = OpTbl2[i].MemOp;
1195     unsigned Flags = OpTbl2[i].Flags;
1196     AddTableEntry(RegOp2MemOpTable2, MemOp2RegOpTable,
1197                   RegOp, MemOp,
1198                   // Index 2, folded load
1199                   Flags | TB_INDEX_2 | TB_FOLDED_LOAD);
1200   }
1201
1202   static const X86OpTblEntry OpTbl3[] = {
1203     // FMA foldable instructions
1204     { X86::VFMADDSSr231r,         X86::VFMADDSSr231m,         0 },
1205     { X86::VFMADDSDr231r,         X86::VFMADDSDr231m,         0 },
1206     { X86::VFMADDSSr132r,         X86::VFMADDSSr132m,         0 },
1207     { X86::VFMADDSDr132r,         X86::VFMADDSDr132m,         0 },
1208     { X86::VFMADDSSr213r,         X86::VFMADDSSr213m,         0 },
1209     { X86::VFMADDSDr213r,         X86::VFMADDSDr213m,         0 },
1210     { X86::VFMADDSSr213r_Int,     X86::VFMADDSSr213m_Int,     0 },
1211     { X86::VFMADDSDr213r_Int,     X86::VFMADDSDr213m_Int,     0 },
1212
1213     { X86::VFMADDPSr231r,         X86::VFMADDPSr231m,         TB_ALIGN_16 },
1214     { X86::VFMADDPDr231r,         X86::VFMADDPDr231m,         TB_ALIGN_16 },
1215     { X86::VFMADDPSr132r,         X86::VFMADDPSr132m,         TB_ALIGN_16 },
1216     { X86::VFMADDPDr132r,         X86::VFMADDPDr132m,         TB_ALIGN_16 },
1217     { X86::VFMADDPSr213r,         X86::VFMADDPSr213m,         TB_ALIGN_16 },
1218     { X86::VFMADDPDr213r,         X86::VFMADDPDr213m,         TB_ALIGN_16 },
1219     { X86::VFMADDPSr231rY,        X86::VFMADDPSr231mY,        TB_ALIGN_32 },
1220     { X86::VFMADDPDr231rY,        X86::VFMADDPDr231mY,        TB_ALIGN_32 },
1221     { X86::VFMADDPSr132rY,        X86::VFMADDPSr132mY,        TB_ALIGN_32 },
1222     { X86::VFMADDPDr132rY,        X86::VFMADDPDr132mY,        TB_ALIGN_32 },
1223     { X86::VFMADDPSr213rY,        X86::VFMADDPSr213mY,        TB_ALIGN_32 },
1224     { X86::VFMADDPDr213rY,        X86::VFMADDPDr213mY,        TB_ALIGN_32 },
1225
1226     { X86::VFNMADDSSr231r,        X86::VFNMADDSSr231m,        0 },
1227     { X86::VFNMADDSDr231r,        X86::VFNMADDSDr231m,        0 },
1228     { X86::VFNMADDSSr132r,        X86::VFNMADDSSr132m,        0 },
1229     { X86::VFNMADDSDr132r,        X86::VFNMADDSDr132m,        0 },
1230     { X86::VFNMADDSSr213r,        X86::VFNMADDSSr213m,        0 },
1231     { X86::VFNMADDSDr213r,        X86::VFNMADDSDr213m,        0 },
1232     { X86::VFNMADDSSr213r_Int,    X86::VFNMADDSSr213m_Int,    0 },
1233     { X86::VFNMADDSDr213r_Int,    X86::VFNMADDSDr213m_Int,    0 },
1234
1235     { X86::VFNMADDPSr231r,        X86::VFNMADDPSr231m,        TB_ALIGN_16 },
1236     { X86::VFNMADDPDr231r,        X86::VFNMADDPDr231m,        TB_ALIGN_16 },
1237     { X86::VFNMADDPSr132r,        X86::VFNMADDPSr132m,        TB_ALIGN_16 },
1238     { X86::VFNMADDPDr132r,        X86::VFNMADDPDr132m,        TB_ALIGN_16 },
1239     { X86::VFNMADDPSr213r,        X86::VFNMADDPSr213m,        TB_ALIGN_16 },
1240     { X86::VFNMADDPDr213r,        X86::VFNMADDPDr213m,        TB_ALIGN_16 },
1241     { X86::VFNMADDPSr231rY,       X86::VFNMADDPSr231mY,       TB_ALIGN_32 },
1242     { X86::VFNMADDPDr231rY,       X86::VFNMADDPDr231mY,       TB_ALIGN_32 },
1243     { X86::VFNMADDPSr132rY,       X86::VFNMADDPSr132mY,       TB_ALIGN_32 },
1244     { X86::VFNMADDPDr132rY,       X86::VFNMADDPDr132mY,       TB_ALIGN_32 },
1245     { X86::VFNMADDPSr213rY,       X86::VFNMADDPSr213mY,       TB_ALIGN_32 },
1246     { X86::VFNMADDPDr213rY,       X86::VFNMADDPDr213mY,       TB_ALIGN_32 },
1247
1248     { X86::VFMSUBSSr231r,         X86::VFMSUBSSr231m,         0 },
1249     { X86::VFMSUBSDr231r,         X86::VFMSUBSDr231m,         0 },
1250     { X86::VFMSUBSSr132r,         X86::VFMSUBSSr132m,         0 },
1251     { X86::VFMSUBSDr132r,         X86::VFMSUBSDr132m,         0 },
1252     { X86::VFMSUBSSr213r,         X86::VFMSUBSSr213m,         0 },
1253     { X86::VFMSUBSDr213r,         X86::VFMSUBSDr213m,         0 },
1254     { X86::VFMSUBSSr213r_Int,     X86::VFMSUBSSr213m_Int,     0 },
1255     { X86::VFMSUBSDr213r_Int,     X86::VFMSUBSDr213m_Int,     0 },
1256
1257     { X86::VFMSUBPSr231r,         X86::VFMSUBPSr231m,         TB_ALIGN_16 },
1258     { X86::VFMSUBPDr231r,         X86::VFMSUBPDr231m,         TB_ALIGN_16 },
1259     { X86::VFMSUBPSr132r,         X86::VFMSUBPSr132m,         TB_ALIGN_16 },
1260     { X86::VFMSUBPDr132r,         X86::VFMSUBPDr132m,         TB_ALIGN_16 },
1261     { X86::VFMSUBPSr213r,         X86::VFMSUBPSr213m,         TB_ALIGN_16 },
1262     { X86::VFMSUBPDr213r,         X86::VFMSUBPDr213m,         TB_ALIGN_16 },
1263     { X86::VFMSUBPSr231rY,        X86::VFMSUBPSr231mY,        TB_ALIGN_32 },
1264     { X86::VFMSUBPDr231rY,        X86::VFMSUBPDr231mY,        TB_ALIGN_32 },
1265     { X86::VFMSUBPSr132rY,        X86::VFMSUBPSr132mY,        TB_ALIGN_32 },
1266     { X86::VFMSUBPDr132rY,        X86::VFMSUBPDr132mY,        TB_ALIGN_32 },
1267     { X86::VFMSUBPSr213rY,        X86::VFMSUBPSr213mY,        TB_ALIGN_32 },
1268     { X86::VFMSUBPDr213rY,        X86::VFMSUBPDr213mY,        TB_ALIGN_32 },
1269
1270     { X86::VFNMSUBSSr231r,        X86::VFNMSUBSSr231m,        0 },
1271     { X86::VFNMSUBSDr231r,        X86::VFNMSUBSDr231m,        0 },
1272     { X86::VFNMSUBSSr132r,        X86::VFNMSUBSSr132m,        0 },
1273     { X86::VFNMSUBSDr132r,        X86::VFNMSUBSDr132m,        0 },
1274     { X86::VFNMSUBSSr213r,        X86::VFNMSUBSSr213m,        0 },
1275     { X86::VFNMSUBSDr213r,        X86::VFNMSUBSDr213m,        0 },
1276     { X86::VFNMSUBSSr213r_Int,    X86::VFNMSUBSSr213m_Int,    0 },
1277     { X86::VFNMSUBSDr213r_Int,    X86::VFNMSUBSDr213m_Int,    0 },
1278
1279     { X86::VFNMSUBPSr231r,        X86::VFNMSUBPSr231m,        TB_ALIGN_16 },
1280     { X86::VFNMSUBPDr231r,        X86::VFNMSUBPDr231m,        TB_ALIGN_16 },
1281     { X86::VFNMSUBPSr132r,        X86::VFNMSUBPSr132m,        TB_ALIGN_16 },
1282     { X86::VFNMSUBPDr132r,        X86::VFNMSUBPDr132m,        TB_ALIGN_16 },
1283     { X86::VFNMSUBPSr213r,        X86::VFNMSUBPSr213m,        TB_ALIGN_16 },
1284     { X86::VFNMSUBPDr213r,        X86::VFNMSUBPDr213m,        TB_ALIGN_16 },
1285     { X86::VFNMSUBPSr231rY,       X86::VFNMSUBPSr231mY,       TB_ALIGN_32 },
1286     { X86::VFNMSUBPDr231rY,       X86::VFNMSUBPDr231mY,       TB_ALIGN_32 },
1287     { X86::VFNMSUBPSr132rY,       X86::VFNMSUBPSr132mY,       TB_ALIGN_32 },
1288     { X86::VFNMSUBPDr132rY,       X86::VFNMSUBPDr132mY,       TB_ALIGN_32 },
1289     { X86::VFNMSUBPSr213rY,       X86::VFNMSUBPSr213mY,       TB_ALIGN_32 },
1290     { X86::VFNMSUBPDr213rY,       X86::VFNMSUBPDr213mY,       TB_ALIGN_32 },
1291
1292     { X86::VFMADDSUBPSr231r,      X86::VFMADDSUBPSr231m,      TB_ALIGN_16 },
1293     { X86::VFMADDSUBPDr231r,      X86::VFMADDSUBPDr231m,      TB_ALIGN_16 },
1294     { X86::VFMADDSUBPSr132r,      X86::VFMADDSUBPSr132m,      TB_ALIGN_16 },
1295     { X86::VFMADDSUBPDr132r,      X86::VFMADDSUBPDr132m,      TB_ALIGN_16 },
1296     { X86::VFMADDSUBPSr213r,      X86::VFMADDSUBPSr213m,      TB_ALIGN_16 },
1297     { X86::VFMADDSUBPDr213r,      X86::VFMADDSUBPDr213m,      TB_ALIGN_16 },
1298     { X86::VFMADDSUBPSr231rY,     X86::VFMADDSUBPSr231mY,     TB_ALIGN_32 },
1299     { X86::VFMADDSUBPDr231rY,     X86::VFMADDSUBPDr231mY,     TB_ALIGN_32 },
1300     { X86::VFMADDSUBPSr132rY,     X86::VFMADDSUBPSr132mY,     TB_ALIGN_32 },
1301     { X86::VFMADDSUBPDr132rY,     X86::VFMADDSUBPDr132mY,     TB_ALIGN_32 },
1302     { X86::VFMADDSUBPSr213rY,     X86::VFMADDSUBPSr213mY,     TB_ALIGN_32 },
1303     { X86::VFMADDSUBPDr213rY,     X86::VFMADDSUBPDr213mY,     TB_ALIGN_32 },
1304
1305     { X86::VFMSUBADDPSr231r,      X86::VFMSUBADDPSr231m,      TB_ALIGN_16 },
1306     { X86::VFMSUBADDPDr231r,      X86::VFMSUBADDPDr231m,      TB_ALIGN_16 },
1307     { X86::VFMSUBADDPSr132r,      X86::VFMSUBADDPSr132m,      TB_ALIGN_16 },
1308     { X86::VFMSUBADDPDr132r,      X86::VFMSUBADDPDr132m,      TB_ALIGN_16 },
1309     { X86::VFMSUBADDPSr213r,      X86::VFMSUBADDPSr213m,      TB_ALIGN_16 },
1310     { X86::VFMSUBADDPDr213r,      X86::VFMSUBADDPDr213m,      TB_ALIGN_16 },
1311     { X86::VFMSUBADDPSr231rY,     X86::VFMSUBADDPSr231mY,     TB_ALIGN_32 },
1312     { X86::VFMSUBADDPDr231rY,     X86::VFMSUBADDPDr231mY,     TB_ALIGN_32 },
1313     { X86::VFMSUBADDPSr132rY,     X86::VFMSUBADDPSr132mY,     TB_ALIGN_32 },
1314     { X86::VFMSUBADDPDr132rY,     X86::VFMSUBADDPDr132mY,     TB_ALIGN_32 },
1315     { X86::VFMSUBADDPSr213rY,     X86::VFMSUBADDPSr213mY,     TB_ALIGN_32 },
1316     { X86::VFMSUBADDPDr213rY,     X86::VFMSUBADDPDr213mY,     TB_ALIGN_32 },
1317
1318     // FMA4 foldable patterns
1319     { X86::VFMADDSS4rr,           X86::VFMADDSS4rm,           0           },
1320     { X86::VFMADDSD4rr,           X86::VFMADDSD4rm,           0           },
1321     { X86::VFMADDPS4rr,           X86::VFMADDPS4rm,           TB_ALIGN_16 },
1322     { X86::VFMADDPD4rr,           X86::VFMADDPD4rm,           TB_ALIGN_16 },
1323     { X86::VFMADDPS4rrY,          X86::VFMADDPS4rmY,          TB_ALIGN_32 },
1324     { X86::VFMADDPD4rrY,          X86::VFMADDPD4rmY,          TB_ALIGN_32 },
1325     { X86::VFNMADDSS4rr,          X86::VFNMADDSS4rm,          0           },
1326     { X86::VFNMADDSD4rr,          X86::VFNMADDSD4rm,          0           },
1327     { X86::VFNMADDPS4rr,          X86::VFNMADDPS4rm,          TB_ALIGN_16 },
1328     { X86::VFNMADDPD4rr,          X86::VFNMADDPD4rm,          TB_ALIGN_16 },
1329     { X86::VFNMADDPS4rrY,         X86::VFNMADDPS4rmY,         TB_ALIGN_32 },
1330     { X86::VFNMADDPD4rrY,         X86::VFNMADDPD4rmY,         TB_ALIGN_32 },
1331     { X86::VFMSUBSS4rr,           X86::VFMSUBSS4rm,           0           },
1332     { X86::VFMSUBSD4rr,           X86::VFMSUBSD4rm,           0           },
1333     { X86::VFMSUBPS4rr,           X86::VFMSUBPS4rm,           TB_ALIGN_16 },
1334     { X86::VFMSUBPD4rr,           X86::VFMSUBPD4rm,           TB_ALIGN_16 },
1335     { X86::VFMSUBPS4rrY,          X86::VFMSUBPS4rmY,          TB_ALIGN_32 },
1336     { X86::VFMSUBPD4rrY,          X86::VFMSUBPD4rmY,          TB_ALIGN_32 },
1337     { X86::VFNMSUBSS4rr,          X86::VFNMSUBSS4rm,          0           },
1338     { X86::VFNMSUBSD4rr,          X86::VFNMSUBSD4rm,          0           },
1339     { X86::VFNMSUBPS4rr,          X86::VFNMSUBPS4rm,          TB_ALIGN_16 },
1340     { X86::VFNMSUBPD4rr,          X86::VFNMSUBPD4rm,          TB_ALIGN_16 },
1341     { X86::VFNMSUBPS4rrY,         X86::VFNMSUBPS4rmY,         TB_ALIGN_32 },
1342     { X86::VFNMSUBPD4rrY,         X86::VFNMSUBPD4rmY,         TB_ALIGN_32 },
1343     { X86::VFMADDSUBPS4rr,        X86::VFMADDSUBPS4rm,        TB_ALIGN_16 },
1344     { X86::VFMADDSUBPD4rr,        X86::VFMADDSUBPD4rm,        TB_ALIGN_16 },
1345     { X86::VFMADDSUBPS4rrY,       X86::VFMADDSUBPS4rmY,       TB_ALIGN_32 },
1346     { X86::VFMADDSUBPD4rrY,       X86::VFMADDSUBPD4rmY,       TB_ALIGN_32 },
1347     { X86::VFMSUBADDPS4rr,        X86::VFMSUBADDPS4rm,        TB_ALIGN_16 },
1348     { X86::VFMSUBADDPD4rr,        X86::VFMSUBADDPD4rm,        TB_ALIGN_16 },
1349     { X86::VFMSUBADDPS4rrY,       X86::VFMSUBADDPS4rmY,       TB_ALIGN_32 },
1350     { X86::VFMSUBADDPD4rrY,       X86::VFMSUBADDPD4rmY,       TB_ALIGN_32 },
1351   };
1352
1353   for (unsigned i = 0, e = array_lengthof(OpTbl3); i != e; ++i) {
1354     unsigned RegOp = OpTbl3[i].RegOp;
1355     unsigned MemOp = OpTbl3[i].MemOp;
1356     unsigned Flags = OpTbl3[i].Flags;
1357     AddTableEntry(RegOp2MemOpTable3, MemOp2RegOpTable,
1358                   RegOp, MemOp,
1359                   // Index 3, folded load
1360                   Flags | TB_INDEX_3 | TB_FOLDED_LOAD);
1361   }
1362
1363 }
1364
1365 void
1366 X86InstrInfo::AddTableEntry(RegOp2MemOpTableType &R2MTable,
1367                             MemOp2RegOpTableType &M2RTable,
1368                             unsigned RegOp, unsigned MemOp, unsigned Flags) {
1369     if ((Flags & TB_NO_FORWARD) == 0) {
1370       assert(!R2MTable.count(RegOp) && "Duplicate entry!");
1371       R2MTable[RegOp] = std::make_pair(MemOp, Flags);
1372     }
1373     if ((Flags & TB_NO_REVERSE) == 0) {
1374       assert(!M2RTable.count(MemOp) &&
1375            "Duplicated entries in unfolding maps?");
1376       M2RTable[MemOp] = std::make_pair(RegOp, Flags);
1377     }
1378 }
1379
1380 bool
1381 X86InstrInfo::isCoalescableExtInstr(const MachineInstr &MI,
1382                                     unsigned &SrcReg, unsigned &DstReg,
1383                                     unsigned &SubIdx) const {
1384   switch (MI.getOpcode()) {
1385   default: break;
1386   case X86::MOVSX16rr8:
1387   case X86::MOVZX16rr8:
1388   case X86::MOVSX32rr8:
1389   case X86::MOVZX32rr8:
1390   case X86::MOVSX64rr8:
1391   case X86::MOVZX64rr8:
1392     if (!TM.getSubtarget<X86Subtarget>().is64Bit())
1393       // It's not always legal to reference the low 8-bit of the larger
1394       // register in 32-bit mode.
1395       return false;
1396   case X86::MOVSX32rr16:
1397   case X86::MOVZX32rr16:
1398   case X86::MOVSX64rr16:
1399   case X86::MOVZX64rr16:
1400   case X86::MOVSX64rr32:
1401   case X86::MOVZX64rr32: {
1402     if (MI.getOperand(0).getSubReg() || MI.getOperand(1).getSubReg())
1403       // Be conservative.
1404       return false;
1405     SrcReg = MI.getOperand(1).getReg();
1406     DstReg = MI.getOperand(0).getReg();
1407     switch (MI.getOpcode()) {
1408     default: llvm_unreachable("Unreachable!");
1409     case X86::MOVSX16rr8:
1410     case X86::MOVZX16rr8:
1411     case X86::MOVSX32rr8:
1412     case X86::MOVZX32rr8:
1413     case X86::MOVSX64rr8:
1414     case X86::MOVZX64rr8:
1415       SubIdx = X86::sub_8bit;
1416       break;
1417     case X86::MOVSX32rr16:
1418     case X86::MOVZX32rr16:
1419     case X86::MOVSX64rr16:
1420     case X86::MOVZX64rr16:
1421       SubIdx = X86::sub_16bit;
1422       break;
1423     case X86::MOVSX64rr32:
1424     case X86::MOVZX64rr32:
1425       SubIdx = X86::sub_32bit;
1426       break;
1427     }
1428     return true;
1429   }
1430   }
1431   return false;
1432 }
1433
1434 /// isFrameOperand - Return true and the FrameIndex if the specified
1435 /// operand and follow operands form a reference to the stack frame.
1436 bool X86InstrInfo::isFrameOperand(const MachineInstr *MI, unsigned int Op,
1437                                   int &FrameIndex) const {
1438   if (MI->getOperand(Op).isFI() && MI->getOperand(Op+1).isImm() &&
1439       MI->getOperand(Op+2).isReg() && MI->getOperand(Op+3).isImm() &&
1440       MI->getOperand(Op+1).getImm() == 1 &&
1441       MI->getOperand(Op+2).getReg() == 0 &&
1442       MI->getOperand(Op+3).getImm() == 0) {
1443     FrameIndex = MI->getOperand(Op).getIndex();
1444     return true;
1445   }
1446   return false;
1447 }
1448
1449 static bool isFrameLoadOpcode(int Opcode) {
1450   switch (Opcode) {
1451   default:
1452     return false;
1453   case X86::MOV8rm:
1454   case X86::MOV16rm:
1455   case X86::MOV32rm:
1456   case X86::MOV64rm:
1457   case X86::LD_Fp64m:
1458   case X86::MOVSSrm:
1459   case X86::MOVSDrm:
1460   case X86::MOVAPSrm:
1461   case X86::MOVAPDrm:
1462   case X86::MOVDQArm:
1463   case X86::VMOVSSrm:
1464   case X86::VMOVSDrm:
1465   case X86::VMOVAPSrm:
1466   case X86::VMOVAPDrm:
1467   case X86::VMOVDQArm:
1468   case X86::VMOVAPSYrm:
1469   case X86::VMOVAPDYrm:
1470   case X86::VMOVDQAYrm:
1471   case X86::MMX_MOVD64rm:
1472   case X86::MMX_MOVQ64rm:
1473     return true;
1474   }
1475 }
1476
1477 static bool isFrameStoreOpcode(int Opcode) {
1478   switch (Opcode) {
1479   default: break;
1480   case X86::MOV8mr:
1481   case X86::MOV16mr:
1482   case X86::MOV32mr:
1483   case X86::MOV64mr:
1484   case X86::ST_FpP64m:
1485   case X86::MOVSSmr:
1486   case X86::MOVSDmr:
1487   case X86::MOVAPSmr:
1488   case X86::MOVAPDmr:
1489   case X86::MOVDQAmr:
1490   case X86::VMOVSSmr:
1491   case X86::VMOVSDmr:
1492   case X86::VMOVAPSmr:
1493   case X86::VMOVAPDmr:
1494   case X86::VMOVDQAmr:
1495   case X86::VMOVAPSYmr:
1496   case X86::VMOVAPDYmr:
1497   case X86::VMOVDQAYmr:
1498   case X86::MMX_MOVD64mr:
1499   case X86::MMX_MOVQ64mr:
1500   case X86::MMX_MOVNTQmr:
1501     return true;
1502   }
1503   return false;
1504 }
1505
1506 unsigned X86InstrInfo::isLoadFromStackSlot(const MachineInstr *MI,
1507                                            int &FrameIndex) const {
1508   if (isFrameLoadOpcode(MI->getOpcode()))
1509     if (MI->getOperand(0).getSubReg() == 0 && isFrameOperand(MI, 1, FrameIndex))
1510       return MI->getOperand(0).getReg();
1511   return 0;
1512 }
1513
1514 unsigned X86InstrInfo::isLoadFromStackSlotPostFE(const MachineInstr *MI,
1515                                                  int &FrameIndex) const {
1516   if (isFrameLoadOpcode(MI->getOpcode())) {
1517     unsigned Reg;
1518     if ((Reg = isLoadFromStackSlot(MI, FrameIndex)))
1519       return Reg;
1520     // Check for post-frame index elimination operations
1521     const MachineMemOperand *Dummy;
1522     return hasLoadFromStackSlot(MI, Dummy, FrameIndex);
1523   }
1524   return 0;
1525 }
1526
1527 unsigned X86InstrInfo::isStoreToStackSlot(const MachineInstr *MI,
1528                                           int &FrameIndex) const {
1529   if (isFrameStoreOpcode(MI->getOpcode()))
1530     if (MI->getOperand(X86::AddrNumOperands).getSubReg() == 0 &&
1531         isFrameOperand(MI, 0, FrameIndex))
1532       return MI->getOperand(X86::AddrNumOperands).getReg();
1533   return 0;
1534 }
1535
1536 unsigned X86InstrInfo::isStoreToStackSlotPostFE(const MachineInstr *MI,
1537                                                 int &FrameIndex) const {
1538   if (isFrameStoreOpcode(MI->getOpcode())) {
1539     unsigned Reg;
1540     if ((Reg = isStoreToStackSlot(MI, FrameIndex)))
1541       return Reg;
1542     // Check for post-frame index elimination operations
1543     const MachineMemOperand *Dummy;
1544     return hasStoreToStackSlot(MI, Dummy, FrameIndex);
1545   }
1546   return 0;
1547 }
1548
1549 /// regIsPICBase - Return true if register is PIC base (i.e.g defined by
1550 /// X86::MOVPC32r.
1551 static bool regIsPICBase(unsigned BaseReg, const MachineRegisterInfo &MRI) {
1552   // Don't waste compile time scanning use-def chains of physregs.
1553   if (!TargetRegisterInfo::isVirtualRegister(BaseReg))
1554     return false;
1555   bool isPICBase = false;
1556   for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
1557          E = MRI.def_end(); I != E; ++I) {
1558     MachineInstr *DefMI = I.getOperand().getParent();
1559     if (DefMI->getOpcode() != X86::MOVPC32r)
1560       return false;
1561     assert(!isPICBase && "More than one PIC base?");
1562     isPICBase = true;
1563   }
1564   return isPICBase;
1565 }
1566
1567 bool
1568 X86InstrInfo::isReallyTriviallyReMaterializable(const MachineInstr *MI,
1569                                                 AliasAnalysis *AA) const {
1570   switch (MI->getOpcode()) {
1571   default: break;
1572   case X86::MOV8rm:
1573   case X86::MOV16rm:
1574   case X86::MOV32rm:
1575   case X86::MOV64rm:
1576   case X86::LD_Fp64m:
1577   case X86::MOVSSrm:
1578   case X86::MOVSDrm:
1579   case X86::MOVAPSrm:
1580   case X86::MOVUPSrm:
1581   case X86::MOVAPDrm:
1582   case X86::MOVDQArm:
1583   case X86::MOVDQUrm:
1584   case X86::VMOVSSrm:
1585   case X86::VMOVSDrm:
1586   case X86::VMOVAPSrm:
1587   case X86::VMOVUPSrm:
1588   case X86::VMOVAPDrm:
1589   case X86::VMOVDQArm:
1590   case X86::VMOVDQUrm:
1591   case X86::VMOVAPSYrm:
1592   case X86::VMOVUPSYrm:
1593   case X86::VMOVAPDYrm:
1594   case X86::VMOVDQAYrm:
1595   case X86::VMOVDQUYrm:
1596   case X86::MMX_MOVD64rm:
1597   case X86::MMX_MOVQ64rm:
1598   case X86::FsVMOVAPSrm:
1599   case X86::FsVMOVAPDrm:
1600   case X86::FsMOVAPSrm:
1601   case X86::FsMOVAPDrm: {
1602     // Loads from constant pools are trivially rematerializable.
1603     if (MI->getOperand(1).isReg() &&
1604         MI->getOperand(2).isImm() &&
1605         MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
1606         MI->isInvariantLoad(AA)) {
1607       unsigned BaseReg = MI->getOperand(1).getReg();
1608       if (BaseReg == 0 || BaseReg == X86::RIP)
1609         return true;
1610       // Allow re-materialization of PIC load.
1611       if (!ReMatPICStubLoad && MI->getOperand(4).isGlobal())
1612         return false;
1613       const MachineFunction &MF = *MI->getParent()->getParent();
1614       const MachineRegisterInfo &MRI = MF.getRegInfo();
1615       return regIsPICBase(BaseReg, MRI);
1616     }
1617     return false;
1618   }
1619
1620   case X86::LEA32r:
1621   case X86::LEA64r: {
1622     if (MI->getOperand(2).isImm() &&
1623         MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
1624         !MI->getOperand(4).isReg()) {
1625       // lea fi#, lea GV, etc. are all rematerializable.
1626       if (!MI->getOperand(1).isReg())
1627         return true;
1628       unsigned BaseReg = MI->getOperand(1).getReg();
1629       if (BaseReg == 0)
1630         return true;
1631       // Allow re-materialization of lea PICBase + x.
1632       const MachineFunction &MF = *MI->getParent()->getParent();
1633       const MachineRegisterInfo &MRI = MF.getRegInfo();
1634       return regIsPICBase(BaseReg, MRI);
1635     }
1636     return false;
1637   }
1638   }
1639
1640   // All other instructions marked M_REMATERIALIZABLE are always trivially
1641   // rematerializable.
1642   return true;
1643 }
1644
1645 /// isSafeToClobberEFLAGS - Return true if it's safe insert an instruction that
1646 /// would clobber the EFLAGS condition register. Note the result may be
1647 /// conservative. If it cannot definitely determine the safety after visiting
1648 /// a few instructions in each direction it assumes it's not safe.
1649 static bool isSafeToClobberEFLAGS(MachineBasicBlock &MBB,
1650                                   MachineBasicBlock::iterator I) {
1651   MachineBasicBlock::iterator E = MBB.end();
1652
1653   // For compile time consideration, if we are not able to determine the
1654   // safety after visiting 4 instructions in each direction, we will assume
1655   // it's not safe.
1656   MachineBasicBlock::iterator Iter = I;
1657   for (unsigned i = 0; Iter != E && i < 4; ++i) {
1658     bool SeenDef = false;
1659     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1660       MachineOperand &MO = Iter->getOperand(j);
1661       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
1662         SeenDef = true;
1663       if (!MO.isReg())
1664         continue;
1665       if (MO.getReg() == X86::EFLAGS) {
1666         if (MO.isUse())
1667           return false;
1668         SeenDef = true;
1669       }
1670     }
1671
1672     if (SeenDef)
1673       // This instruction defines EFLAGS, no need to look any further.
1674       return true;
1675     ++Iter;
1676     // Skip over DBG_VALUE.
1677     while (Iter != E && Iter->isDebugValue())
1678       ++Iter;
1679   }
1680
1681   // It is safe to clobber EFLAGS at the end of a block of no successor has it
1682   // live in.
1683   if (Iter == E) {
1684     for (MachineBasicBlock::succ_iterator SI = MBB.succ_begin(),
1685            SE = MBB.succ_end(); SI != SE; ++SI)
1686       if ((*SI)->isLiveIn(X86::EFLAGS))
1687         return false;
1688     return true;
1689   }
1690
1691   MachineBasicBlock::iterator B = MBB.begin();
1692   Iter = I;
1693   for (unsigned i = 0; i < 4; ++i) {
1694     // If we make it to the beginning of the block, it's safe to clobber
1695     // EFLAGS iff EFLAGS is not live-in.
1696     if (Iter == B)
1697       return !MBB.isLiveIn(X86::EFLAGS);
1698
1699     --Iter;
1700     // Skip over DBG_VALUE.
1701     while (Iter != B && Iter->isDebugValue())
1702       --Iter;
1703
1704     bool SawKill = false;
1705     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1706       MachineOperand &MO = Iter->getOperand(j);
1707       // A register mask may clobber EFLAGS, but we should still look for a
1708       // live EFLAGS def.
1709       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
1710         SawKill = true;
1711       if (MO.isReg() && MO.getReg() == X86::EFLAGS) {
1712         if (MO.isDef()) return MO.isDead();
1713         if (MO.isKill()) SawKill = true;
1714       }
1715     }
1716
1717     if (SawKill)
1718       // This instruction kills EFLAGS and doesn't redefine it, so
1719       // there's no need to look further.
1720       return true;
1721   }
1722
1723   // Conservative answer.
1724   return false;
1725 }
1726
1727 void X86InstrInfo::reMaterialize(MachineBasicBlock &MBB,
1728                                  MachineBasicBlock::iterator I,
1729                                  unsigned DestReg, unsigned SubIdx,
1730                                  const MachineInstr *Orig,
1731                                  const TargetRegisterInfo &TRI) const {
1732   DebugLoc DL = Orig->getDebugLoc();
1733
1734   // MOV32r0 etc. are implemented with xor which clobbers condition code.
1735   // Re-materialize them as movri instructions to avoid side effects.
1736   bool Clone = true;
1737   unsigned Opc = Orig->getOpcode();
1738   switch (Opc) {
1739   default: break;
1740   case X86::MOV8r0:
1741   case X86::MOV16r0:
1742   case X86::MOV32r0:
1743   case X86::MOV64r0: {
1744     if (!isSafeToClobberEFLAGS(MBB, I)) {
1745       switch (Opc) {
1746       default: llvm_unreachable("Unreachable!");
1747       case X86::MOV8r0:  Opc = X86::MOV8ri;  break;
1748       case X86::MOV16r0: Opc = X86::MOV16ri; break;
1749       case X86::MOV32r0: Opc = X86::MOV32ri; break;
1750       case X86::MOV64r0: Opc = X86::MOV64ri64i32; break;
1751       }
1752       Clone = false;
1753     }
1754     break;
1755   }
1756   }
1757
1758   if (Clone) {
1759     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
1760     MBB.insert(I, MI);
1761   } else {
1762     BuildMI(MBB, I, DL, get(Opc)).addOperand(Orig->getOperand(0)).addImm(0);
1763   }
1764
1765   MachineInstr *NewMI = prior(I);
1766   NewMI->substituteRegister(Orig->getOperand(0).getReg(), DestReg, SubIdx, TRI);
1767 }
1768
1769 /// hasLiveCondCodeDef - True if MI has a condition code def, e.g. EFLAGS, that
1770 /// is not marked dead.
1771 static bool hasLiveCondCodeDef(MachineInstr *MI) {
1772   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1773     MachineOperand &MO = MI->getOperand(i);
1774     if (MO.isReg() && MO.isDef() &&
1775         MO.getReg() == X86::EFLAGS && !MO.isDead()) {
1776       return true;
1777     }
1778   }
1779   return false;
1780 }
1781
1782 /// convertToThreeAddressWithLEA - Helper for convertToThreeAddress when
1783 /// 16-bit LEA is disabled, use 32-bit LEA to form 3-address code by promoting
1784 /// to a 32-bit superregister and then truncating back down to a 16-bit
1785 /// subregister.
1786 MachineInstr *
1787 X86InstrInfo::convertToThreeAddressWithLEA(unsigned MIOpc,
1788                                            MachineFunction::iterator &MFI,
1789                                            MachineBasicBlock::iterator &MBBI,
1790                                            LiveVariables *LV) const {
1791   MachineInstr *MI = MBBI;
1792   unsigned Dest = MI->getOperand(0).getReg();
1793   unsigned Src = MI->getOperand(1).getReg();
1794   bool isDead = MI->getOperand(0).isDead();
1795   bool isKill = MI->getOperand(1).isKill();
1796
1797   unsigned Opc = TM.getSubtarget<X86Subtarget>().is64Bit()
1798     ? X86::LEA64_32r : X86::LEA32r;
1799   MachineRegisterInfo &RegInfo = MFI->getParent()->getRegInfo();
1800   unsigned leaInReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
1801   unsigned leaOutReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1802
1803   // Build and insert into an implicit UNDEF value. This is OK because
1804   // well be shifting and then extracting the lower 16-bits.
1805   // This has the potential to cause partial register stall. e.g.
1806   //   movw    (%rbp,%rcx,2), %dx
1807   //   leal    -65(%rdx), %esi
1808   // But testing has shown this *does* help performance in 64-bit mode (at
1809   // least on modern x86 machines).
1810   BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg);
1811   MachineInstr *InsMI =
1812     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1813     .addReg(leaInReg, RegState::Define, X86::sub_16bit)
1814     .addReg(Src, getKillRegState(isKill));
1815
1816   MachineInstrBuilder MIB = BuildMI(*MFI, MBBI, MI->getDebugLoc(),
1817                                     get(Opc), leaOutReg);
1818   switch (MIOpc) {
1819   default: llvm_unreachable("Unreachable!");
1820   case X86::SHL16ri: {
1821     unsigned ShAmt = MI->getOperand(2).getImm();
1822     MIB.addReg(0).addImm(1 << ShAmt)
1823        .addReg(leaInReg, RegState::Kill).addImm(0).addReg(0);
1824     break;
1825   }
1826   case X86::INC16r:
1827   case X86::INC64_16r:
1828     addRegOffset(MIB, leaInReg, true, 1);
1829     break;
1830   case X86::DEC16r:
1831   case X86::DEC64_16r:
1832     addRegOffset(MIB, leaInReg, true, -1);
1833     break;
1834   case X86::ADD16ri:
1835   case X86::ADD16ri8:
1836   case X86::ADD16ri_DB:
1837   case X86::ADD16ri8_DB:
1838     addRegOffset(MIB, leaInReg, true, MI->getOperand(2).getImm());
1839     break;
1840   case X86::ADD16rr:
1841   case X86::ADD16rr_DB: {
1842     unsigned Src2 = MI->getOperand(2).getReg();
1843     bool isKill2 = MI->getOperand(2).isKill();
1844     unsigned leaInReg2 = 0;
1845     MachineInstr *InsMI2 = 0;
1846     if (Src == Src2) {
1847       // ADD16rr %reg1028<kill>, %reg1028
1848       // just a single insert_subreg.
1849       addRegReg(MIB, leaInReg, true, leaInReg, false);
1850     } else {
1851       leaInReg2 = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
1852       // Build and insert into an implicit UNDEF value. This is OK because
1853       // well be shifting and then extracting the lower 16-bits.
1854       BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(X86::IMPLICIT_DEF),leaInReg2);
1855       InsMI2 =
1856         BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(TargetOpcode::COPY))
1857         .addReg(leaInReg2, RegState::Define, X86::sub_16bit)
1858         .addReg(Src2, getKillRegState(isKill2));
1859       addRegReg(MIB, leaInReg, true, leaInReg2, true);
1860     }
1861     if (LV && isKill2 && InsMI2)
1862       LV->replaceKillInstruction(Src2, MI, InsMI2);
1863     break;
1864   }
1865   }
1866
1867   MachineInstr *NewMI = MIB;
1868   MachineInstr *ExtMI =
1869     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1870     .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1871     .addReg(leaOutReg, RegState::Kill, X86::sub_16bit);
1872
1873   if (LV) {
1874     // Update live variables
1875     LV->getVarInfo(leaInReg).Kills.push_back(NewMI);
1876     LV->getVarInfo(leaOutReg).Kills.push_back(ExtMI);
1877     if (isKill)
1878       LV->replaceKillInstruction(Src, MI, InsMI);
1879     if (isDead)
1880       LV->replaceKillInstruction(Dest, MI, ExtMI);
1881   }
1882
1883   return ExtMI;
1884 }
1885
1886 /// convertToThreeAddress - This method must be implemented by targets that
1887 /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
1888 /// may be able to convert a two-address instruction into a true
1889 /// three-address instruction on demand.  This allows the X86 target (for
1890 /// example) to convert ADD and SHL instructions into LEA instructions if they
1891 /// would require register copies due to two-addressness.
1892 ///
1893 /// This method returns a null pointer if the transformation cannot be
1894 /// performed, otherwise it returns the new instruction.
1895 ///
1896 MachineInstr *
1897 X86InstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
1898                                     MachineBasicBlock::iterator &MBBI,
1899                                     LiveVariables *LV) const {
1900   MachineInstr *MI = MBBI;
1901   MachineFunction &MF = *MI->getParent()->getParent();
1902   // All instructions input are two-addr instructions.  Get the known operands.
1903   const MachineOperand &Dest = MI->getOperand(0);
1904   const MachineOperand &Src = MI->getOperand(1);
1905
1906   MachineInstr *NewMI = NULL;
1907   // FIXME: 16-bit LEA's are really slow on Athlons, but not bad on P4's.  When
1908   // we have better subtarget support, enable the 16-bit LEA generation here.
1909   // 16-bit LEA is also slow on Core2.
1910   bool DisableLEA16 = true;
1911   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
1912
1913   unsigned MIOpc = MI->getOpcode();
1914   switch (MIOpc) {
1915   case X86::SHUFPSrri: {
1916     assert(MI->getNumOperands() == 4 && "Unknown shufps instruction!");
1917     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1918
1919     unsigned B = MI->getOperand(1).getReg();
1920     unsigned C = MI->getOperand(2).getReg();
1921     if (B != C) return 0;
1922     unsigned M = MI->getOperand(3).getImm();
1923     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::PSHUFDri))
1924       .addOperand(Dest).addOperand(Src).addImm(M);
1925     break;
1926   }
1927   case X86::SHUFPDrri: {
1928     assert(MI->getNumOperands() == 4 && "Unknown shufpd instruction!");
1929     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1930
1931     unsigned B = MI->getOperand(1).getReg();
1932     unsigned C = MI->getOperand(2).getReg();
1933     if (B != C) return 0;
1934     unsigned M = MI->getOperand(3).getImm();
1935
1936     // Convert to PSHUFD mask.
1937     M = ((M & 1) << 1) | ((M & 1) << 3) | ((M & 2) << 4) | ((M & 2) << 6)| 0x44;
1938
1939     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::PSHUFDri))
1940       .addOperand(Dest).addOperand(Src).addImm(M);
1941     break;
1942   }
1943   case X86::SHL64ri: {
1944     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1945     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1946     // the flags produced by a shift yet, so this is safe.
1947     unsigned ShAmt = MI->getOperand(2).getImm();
1948     if (ShAmt == 0 || ShAmt >= 4) return 0;
1949
1950     // LEA can't handle RSP.
1951     if (TargetRegisterInfo::isVirtualRegister(Src.getReg()) &&
1952         !MF.getRegInfo().constrainRegClass(Src.getReg(),
1953                                            &X86::GR64_NOSPRegClass))
1954       return 0;
1955
1956     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
1957       .addOperand(Dest)
1958       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
1959     break;
1960   }
1961   case X86::SHL32ri: {
1962     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1963     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1964     // the flags produced by a shift yet, so this is safe.
1965     unsigned ShAmt = MI->getOperand(2).getImm();
1966     if (ShAmt == 0 || ShAmt >= 4) return 0;
1967
1968     // LEA can't handle ESP.
1969     if (TargetRegisterInfo::isVirtualRegister(Src.getReg()) &&
1970         !MF.getRegInfo().constrainRegClass(Src.getReg(),
1971                                            &X86::GR32_NOSPRegClass))
1972       return 0;
1973
1974     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1975     NewMI = BuildMI(MF, MI->getDebugLoc(), get(Opc))
1976       .addOperand(Dest)
1977       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
1978     break;
1979   }
1980   case X86::SHL16ri: {
1981     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1982     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1983     // the flags produced by a shift yet, so this is safe.
1984     unsigned ShAmt = MI->getOperand(2).getImm();
1985     if (ShAmt == 0 || ShAmt >= 4) return 0;
1986
1987     if (DisableLEA16)
1988       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1989     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1990       .addOperand(Dest)
1991       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
1992     break;
1993   }
1994   default: {
1995     // The following opcodes also sets the condition code register(s). Only
1996     // convert them to equivalent lea if the condition code register def's
1997     // are dead!
1998     if (hasLiveCondCodeDef(MI))
1999       return 0;
2000
2001     switch (MIOpc) {
2002     default: return 0;
2003     case X86::INC64r:
2004     case X86::INC32r:
2005     case X86::INC64_32r: {
2006       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
2007       unsigned Opc = MIOpc == X86::INC64r ? X86::LEA64r
2008         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
2009       const TargetRegisterClass *RC = MIOpc == X86::INC64r ?
2010         (const TargetRegisterClass*)&X86::GR64_NOSPRegClass :
2011         (const TargetRegisterClass*)&X86::GR32_NOSPRegClass;
2012
2013       // LEA can't handle RSP.
2014       if (TargetRegisterInfo::isVirtualRegister(Src.getReg()) &&
2015           !MF.getRegInfo().constrainRegClass(Src.getReg(), RC))
2016         return 0;
2017
2018       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2019                         .addOperand(Dest).addOperand(Src), 1);
2020       break;
2021     }
2022     case X86::INC16r:
2023     case X86::INC64_16r:
2024       if (DisableLEA16)
2025         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2026       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
2027       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2028                         .addOperand(Dest).addOperand(Src), 1);
2029       break;
2030     case X86::DEC64r:
2031     case X86::DEC32r:
2032     case X86::DEC64_32r: {
2033       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
2034       unsigned Opc = MIOpc == X86::DEC64r ? X86::LEA64r
2035         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
2036       const TargetRegisterClass *RC = MIOpc == X86::DEC64r ?
2037         (const TargetRegisterClass*)&X86::GR64_NOSPRegClass :
2038         (const TargetRegisterClass*)&X86::GR32_NOSPRegClass;
2039       // LEA can't handle RSP.
2040       if (TargetRegisterInfo::isVirtualRegister(Src.getReg()) &&
2041           !MF.getRegInfo().constrainRegClass(Src.getReg(), RC))
2042         return 0;
2043
2044       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2045                         .addOperand(Dest).addOperand(Src), -1);
2046       break;
2047     }
2048     case X86::DEC16r:
2049     case X86::DEC64_16r:
2050       if (DisableLEA16)
2051         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2052       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
2053       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2054                         .addOperand(Dest).addOperand(Src), -1);
2055       break;
2056     case X86::ADD64rr:
2057     case X86::ADD64rr_DB:
2058     case X86::ADD32rr:
2059     case X86::ADD32rr_DB: {
2060       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2061       unsigned Opc;
2062       const TargetRegisterClass *RC;
2063       if (MIOpc == X86::ADD64rr || MIOpc == X86::ADD64rr_DB) {
2064         Opc = X86::LEA64r;
2065         RC = &X86::GR64_NOSPRegClass;
2066       } else {
2067         Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2068         RC = &X86::GR32_NOSPRegClass;
2069       }
2070
2071
2072       unsigned Src2 = MI->getOperand(2).getReg();
2073       bool isKill2 = MI->getOperand(2).isKill();
2074
2075       // LEA can't handle RSP.
2076       if (TargetRegisterInfo::isVirtualRegister(Src2) &&
2077           !MF.getRegInfo().constrainRegClass(Src2, RC))
2078         return 0;
2079
2080       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2081                         .addOperand(Dest),
2082                         Src.getReg(), Src.isKill(), Src2, isKill2);
2083
2084       // Preserve undefness of the operands.
2085       bool isUndef = MI->getOperand(1).isUndef();
2086       bool isUndef2 = MI->getOperand(2).isUndef();
2087       NewMI->getOperand(1).setIsUndef(isUndef);
2088       NewMI->getOperand(3).setIsUndef(isUndef2);
2089
2090       if (LV && isKill2)
2091         LV->replaceKillInstruction(Src2, MI, NewMI);
2092       break;
2093     }
2094     case X86::ADD16rr:
2095     case X86::ADD16rr_DB: {
2096       if (DisableLEA16)
2097         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2098       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2099       unsigned Src2 = MI->getOperand(2).getReg();
2100       bool isKill2 = MI->getOperand(2).isKill();
2101       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2102                         .addOperand(Dest),
2103                         Src.getReg(), Src.isKill(), Src2, isKill2);
2104
2105       // Preserve undefness of the operands.
2106       bool isUndef = MI->getOperand(1).isUndef();
2107       bool isUndef2 = MI->getOperand(2).isUndef();
2108       NewMI->getOperand(1).setIsUndef(isUndef);
2109       NewMI->getOperand(3).setIsUndef(isUndef2);
2110
2111       if (LV && isKill2)
2112         LV->replaceKillInstruction(Src2, MI, NewMI);
2113       break;
2114     }
2115     case X86::ADD64ri32:
2116     case X86::ADD64ri8:
2117     case X86::ADD64ri32_DB:
2118     case X86::ADD64ri8_DB:
2119       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2120       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
2121                         .addOperand(Dest).addOperand(Src),
2122                         MI->getOperand(2).getImm());
2123       break;
2124     case X86::ADD32ri:
2125     case X86::ADD32ri8:
2126     case X86::ADD32ri_DB:
2127     case X86::ADD32ri8_DB: {
2128       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2129       unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2130       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2131                         .addOperand(Dest).addOperand(Src),
2132                         MI->getOperand(2).getImm());
2133       break;
2134     }
2135     case X86::ADD16ri:
2136     case X86::ADD16ri8:
2137     case X86::ADD16ri_DB:
2138     case X86::ADD16ri8_DB:
2139       if (DisableLEA16)
2140         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2141       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2142       NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2143                         .addOperand(Dest).addOperand(Src),
2144                         MI->getOperand(2).getImm());
2145       break;
2146     }
2147   }
2148   }
2149
2150   if (!NewMI) return 0;
2151
2152   if (LV) {  // Update live variables
2153     if (Src.isKill())
2154       LV->replaceKillInstruction(Src.getReg(), MI, NewMI);
2155     if (Dest.isDead())
2156       LV->replaceKillInstruction(Dest.getReg(), MI, NewMI);
2157   }
2158
2159   MFI->insert(MBBI, NewMI);          // Insert the new inst
2160   return NewMI;
2161 }
2162
2163 /// commuteInstruction - We have a few instructions that must be hacked on to
2164 /// commute them.
2165 ///
2166 MachineInstr *
2167 X86InstrInfo::commuteInstruction(MachineInstr *MI, bool NewMI) const {
2168   switch (MI->getOpcode()) {
2169   case X86::SHRD16rri8: // A = SHRD16rri8 B, C, I -> A = SHLD16rri8 C, B, (16-I)
2170   case X86::SHLD16rri8: // A = SHLD16rri8 B, C, I -> A = SHRD16rri8 C, B, (16-I)
2171   case X86::SHRD32rri8: // A = SHRD32rri8 B, C, I -> A = SHLD32rri8 C, B, (32-I)
2172   case X86::SHLD32rri8: // A = SHLD32rri8 B, C, I -> A = SHRD32rri8 C, B, (32-I)
2173   case X86::SHRD64rri8: // A = SHRD64rri8 B, C, I -> A = SHLD64rri8 C, B, (64-I)
2174   case X86::SHLD64rri8:{// A = SHLD64rri8 B, C, I -> A = SHRD64rri8 C, B, (64-I)
2175     unsigned Opc;
2176     unsigned Size;
2177     switch (MI->getOpcode()) {
2178     default: llvm_unreachable("Unreachable!");
2179     case X86::SHRD16rri8: Size = 16; Opc = X86::SHLD16rri8; break;
2180     case X86::SHLD16rri8: Size = 16; Opc = X86::SHRD16rri8; break;
2181     case X86::SHRD32rri8: Size = 32; Opc = X86::SHLD32rri8; break;
2182     case X86::SHLD32rri8: Size = 32; Opc = X86::SHRD32rri8; break;
2183     case X86::SHRD64rri8: Size = 64; Opc = X86::SHLD64rri8; break;
2184     case X86::SHLD64rri8: Size = 64; Opc = X86::SHRD64rri8; break;
2185     }
2186     unsigned Amt = MI->getOperand(3).getImm();
2187     if (NewMI) {
2188       MachineFunction &MF = *MI->getParent()->getParent();
2189       MI = MF.CloneMachineInstr(MI);
2190       NewMI = false;
2191     }
2192     MI->setDesc(get(Opc));
2193     MI->getOperand(3).setImm(Size-Amt);
2194     return TargetInstrInfo::commuteInstruction(MI, NewMI);
2195   }
2196   case X86::CMOVB16rr:  case X86::CMOVB32rr:  case X86::CMOVB64rr:
2197   case X86::CMOVAE16rr: case X86::CMOVAE32rr: case X86::CMOVAE64rr:
2198   case X86::CMOVE16rr:  case X86::CMOVE32rr:  case X86::CMOVE64rr:
2199   case X86::CMOVNE16rr: case X86::CMOVNE32rr: case X86::CMOVNE64rr:
2200   case X86::CMOVBE16rr: case X86::CMOVBE32rr: case X86::CMOVBE64rr:
2201   case X86::CMOVA16rr:  case X86::CMOVA32rr:  case X86::CMOVA64rr:
2202   case X86::CMOVL16rr:  case X86::CMOVL32rr:  case X86::CMOVL64rr:
2203   case X86::CMOVGE16rr: case X86::CMOVGE32rr: case X86::CMOVGE64rr:
2204   case X86::CMOVLE16rr: case X86::CMOVLE32rr: case X86::CMOVLE64rr:
2205   case X86::CMOVG16rr:  case X86::CMOVG32rr:  case X86::CMOVG64rr:
2206   case X86::CMOVS16rr:  case X86::CMOVS32rr:  case X86::CMOVS64rr:
2207   case X86::CMOVNS16rr: case X86::CMOVNS32rr: case X86::CMOVNS64rr:
2208   case X86::CMOVP16rr:  case X86::CMOVP32rr:  case X86::CMOVP64rr:
2209   case X86::CMOVNP16rr: case X86::CMOVNP32rr: case X86::CMOVNP64rr:
2210   case X86::CMOVO16rr:  case X86::CMOVO32rr:  case X86::CMOVO64rr:
2211   case X86::CMOVNO16rr: case X86::CMOVNO32rr: case X86::CMOVNO64rr: {
2212     unsigned Opc;
2213     switch (MI->getOpcode()) {
2214     default: llvm_unreachable("Unreachable!");
2215     case X86::CMOVB16rr:  Opc = X86::CMOVAE16rr; break;
2216     case X86::CMOVB32rr:  Opc = X86::CMOVAE32rr; break;
2217     case X86::CMOVB64rr:  Opc = X86::CMOVAE64rr; break;
2218     case X86::CMOVAE16rr: Opc = X86::CMOVB16rr; break;
2219     case X86::CMOVAE32rr: Opc = X86::CMOVB32rr; break;
2220     case X86::CMOVAE64rr: Opc = X86::CMOVB64rr; break;
2221     case X86::CMOVE16rr:  Opc = X86::CMOVNE16rr; break;
2222     case X86::CMOVE32rr:  Opc = X86::CMOVNE32rr; break;
2223     case X86::CMOVE64rr:  Opc = X86::CMOVNE64rr; break;
2224     case X86::CMOVNE16rr: Opc = X86::CMOVE16rr; break;
2225     case X86::CMOVNE32rr: Opc = X86::CMOVE32rr; break;
2226     case X86::CMOVNE64rr: Opc = X86::CMOVE64rr; break;
2227     case X86::CMOVBE16rr: Opc = X86::CMOVA16rr; break;
2228     case X86::CMOVBE32rr: Opc = X86::CMOVA32rr; break;
2229     case X86::CMOVBE64rr: Opc = X86::CMOVA64rr; break;
2230     case X86::CMOVA16rr:  Opc = X86::CMOVBE16rr; break;
2231     case X86::CMOVA32rr:  Opc = X86::CMOVBE32rr; break;
2232     case X86::CMOVA64rr:  Opc = X86::CMOVBE64rr; break;
2233     case X86::CMOVL16rr:  Opc = X86::CMOVGE16rr; break;
2234     case X86::CMOVL32rr:  Opc = X86::CMOVGE32rr; break;
2235     case X86::CMOVL64rr:  Opc = X86::CMOVGE64rr; break;
2236     case X86::CMOVGE16rr: Opc = X86::CMOVL16rr; break;
2237     case X86::CMOVGE32rr: Opc = X86::CMOVL32rr; break;
2238     case X86::CMOVGE64rr: Opc = X86::CMOVL64rr; break;
2239     case X86::CMOVLE16rr: Opc = X86::CMOVG16rr; break;
2240     case X86::CMOVLE32rr: Opc = X86::CMOVG32rr; break;
2241     case X86::CMOVLE64rr: Opc = X86::CMOVG64rr; break;
2242     case X86::CMOVG16rr:  Opc = X86::CMOVLE16rr; break;
2243     case X86::CMOVG32rr:  Opc = X86::CMOVLE32rr; break;
2244     case X86::CMOVG64rr:  Opc = X86::CMOVLE64rr; break;
2245     case X86::CMOVS16rr:  Opc = X86::CMOVNS16rr; break;
2246     case X86::CMOVS32rr:  Opc = X86::CMOVNS32rr; break;
2247     case X86::CMOVS64rr:  Opc = X86::CMOVNS64rr; break;
2248     case X86::CMOVNS16rr: Opc = X86::CMOVS16rr; break;
2249     case X86::CMOVNS32rr: Opc = X86::CMOVS32rr; break;
2250     case X86::CMOVNS64rr: Opc = X86::CMOVS64rr; break;
2251     case X86::CMOVP16rr:  Opc = X86::CMOVNP16rr; break;
2252     case X86::CMOVP32rr:  Opc = X86::CMOVNP32rr; break;
2253     case X86::CMOVP64rr:  Opc = X86::CMOVNP64rr; break;
2254     case X86::CMOVNP16rr: Opc = X86::CMOVP16rr; break;
2255     case X86::CMOVNP32rr: Opc = X86::CMOVP32rr; break;
2256     case X86::CMOVNP64rr: Opc = X86::CMOVP64rr; break;
2257     case X86::CMOVO16rr:  Opc = X86::CMOVNO16rr; break;
2258     case X86::CMOVO32rr:  Opc = X86::CMOVNO32rr; break;
2259     case X86::CMOVO64rr:  Opc = X86::CMOVNO64rr; break;
2260     case X86::CMOVNO16rr: Opc = X86::CMOVO16rr; break;
2261     case X86::CMOVNO32rr: Opc = X86::CMOVO32rr; break;
2262     case X86::CMOVNO64rr: Opc = X86::CMOVO64rr; break;
2263     }
2264     if (NewMI) {
2265       MachineFunction &MF = *MI->getParent()->getParent();
2266       MI = MF.CloneMachineInstr(MI);
2267       NewMI = false;
2268     }
2269     MI->setDesc(get(Opc));
2270     // Fallthrough intended.
2271   }
2272   default:
2273     return TargetInstrInfo::commuteInstruction(MI, NewMI);
2274   }
2275 }
2276
2277 static X86::CondCode getCondFromBranchOpc(unsigned BrOpc) {
2278   switch (BrOpc) {
2279   default: return X86::COND_INVALID;
2280   case X86::JE_4:  return X86::COND_E;
2281   case X86::JNE_4: return X86::COND_NE;
2282   case X86::JL_4:  return X86::COND_L;
2283   case X86::JLE_4: return X86::COND_LE;
2284   case X86::JG_4:  return X86::COND_G;
2285   case X86::JGE_4: return X86::COND_GE;
2286   case X86::JB_4:  return X86::COND_B;
2287   case X86::JBE_4: return X86::COND_BE;
2288   case X86::JA_4:  return X86::COND_A;
2289   case X86::JAE_4: return X86::COND_AE;
2290   case X86::JS_4:  return X86::COND_S;
2291   case X86::JNS_4: return X86::COND_NS;
2292   case X86::JP_4:  return X86::COND_P;
2293   case X86::JNP_4: return X86::COND_NP;
2294   case X86::JO_4:  return X86::COND_O;
2295   case X86::JNO_4: return X86::COND_NO;
2296   }
2297 }
2298
2299 /// getCondFromSETOpc - return condition code of a SET opcode.
2300 static X86::CondCode getCondFromSETOpc(unsigned Opc) {
2301   switch (Opc) {
2302   default: return X86::COND_INVALID;
2303   case X86::SETAr:  case X86::SETAm:  return X86::COND_A;
2304   case X86::SETAEr: case X86::SETAEm: return X86::COND_AE;
2305   case X86::SETBr:  case X86::SETBm:  return X86::COND_B;
2306   case X86::SETBEr: case X86::SETBEm: return X86::COND_BE;
2307   case X86::SETEr:  case X86::SETEm:  return X86::COND_E;
2308   case X86::SETGr:  case X86::SETGm:  return X86::COND_G;
2309   case X86::SETGEr: case X86::SETGEm: return X86::COND_GE;
2310   case X86::SETLr:  case X86::SETLm:  return X86::COND_L;
2311   case X86::SETLEr: case X86::SETLEm: return X86::COND_LE;
2312   case X86::SETNEr: case X86::SETNEm: return X86::COND_NE;
2313   case X86::SETNOr: case X86::SETNOm: return X86::COND_NO;
2314   case X86::SETNPr: case X86::SETNPm: return X86::COND_NP;
2315   case X86::SETNSr: case X86::SETNSm: return X86::COND_NS;
2316   case X86::SETOr:  case X86::SETOm:  return X86::COND_O;
2317   case X86::SETPr:  case X86::SETPm:  return X86::COND_P;
2318   case X86::SETSr:  case X86::SETSm:  return X86::COND_S;
2319   }
2320 }
2321
2322 /// getCondFromCmovOpc - return condition code of a CMov opcode.
2323 X86::CondCode X86::getCondFromCMovOpc(unsigned Opc) {
2324   switch (Opc) {
2325   default: return X86::COND_INVALID;
2326   case X86::CMOVA16rm:  case X86::CMOVA16rr:  case X86::CMOVA32rm:
2327   case X86::CMOVA32rr:  case X86::CMOVA64rm:  case X86::CMOVA64rr:
2328     return X86::COND_A;
2329   case X86::CMOVAE16rm: case X86::CMOVAE16rr: case X86::CMOVAE32rm:
2330   case X86::CMOVAE32rr: case X86::CMOVAE64rm: case X86::CMOVAE64rr:
2331     return X86::COND_AE;
2332   case X86::CMOVB16rm:  case X86::CMOVB16rr:  case X86::CMOVB32rm:
2333   case X86::CMOVB32rr:  case X86::CMOVB64rm:  case X86::CMOVB64rr:
2334     return X86::COND_B;
2335   case X86::CMOVBE16rm: case X86::CMOVBE16rr: case X86::CMOVBE32rm:
2336   case X86::CMOVBE32rr: case X86::CMOVBE64rm: case X86::CMOVBE64rr:
2337     return X86::COND_BE;
2338   case X86::CMOVE16rm:  case X86::CMOVE16rr:  case X86::CMOVE32rm:
2339   case X86::CMOVE32rr:  case X86::CMOVE64rm:  case X86::CMOVE64rr:
2340     return X86::COND_E;
2341   case X86::CMOVG16rm:  case X86::CMOVG16rr:  case X86::CMOVG32rm:
2342   case X86::CMOVG32rr:  case X86::CMOVG64rm:  case X86::CMOVG64rr:
2343     return X86::COND_G;
2344   case X86::CMOVGE16rm: case X86::CMOVGE16rr: case X86::CMOVGE32rm:
2345   case X86::CMOVGE32rr: case X86::CMOVGE64rm: case X86::CMOVGE64rr:
2346     return X86::COND_GE;
2347   case X86::CMOVL16rm:  case X86::CMOVL16rr:  case X86::CMOVL32rm:
2348   case X86::CMOVL32rr:  case X86::CMOVL64rm:  case X86::CMOVL64rr:
2349     return X86::COND_L;
2350   case X86::CMOVLE16rm: case X86::CMOVLE16rr: case X86::CMOVLE32rm:
2351   case X86::CMOVLE32rr: case X86::CMOVLE64rm: case X86::CMOVLE64rr:
2352     return X86::COND_LE;
2353   case X86::CMOVNE16rm: case X86::CMOVNE16rr: case X86::CMOVNE32rm:
2354   case X86::CMOVNE32rr: case X86::CMOVNE64rm: case X86::CMOVNE64rr:
2355     return X86::COND_NE;
2356   case X86::CMOVNO16rm: case X86::CMOVNO16rr: case X86::CMOVNO32rm:
2357   case X86::CMOVNO32rr: case X86::CMOVNO64rm: case X86::CMOVNO64rr:
2358     return X86::COND_NO;
2359   case X86::CMOVNP16rm: case X86::CMOVNP16rr: case X86::CMOVNP32rm:
2360   case X86::CMOVNP32rr: case X86::CMOVNP64rm: case X86::CMOVNP64rr:
2361     return X86::COND_NP;
2362   case X86::CMOVNS16rm: case X86::CMOVNS16rr: case X86::CMOVNS32rm:
2363   case X86::CMOVNS32rr: case X86::CMOVNS64rm: case X86::CMOVNS64rr:
2364     return X86::COND_NS;
2365   case X86::CMOVO16rm:  case X86::CMOVO16rr:  case X86::CMOVO32rm:
2366   case X86::CMOVO32rr:  case X86::CMOVO64rm:  case X86::CMOVO64rr:
2367     return X86::COND_O;
2368   case X86::CMOVP16rm:  case X86::CMOVP16rr:  case X86::CMOVP32rm:
2369   case X86::CMOVP32rr:  case X86::CMOVP64rm:  case X86::CMOVP64rr:
2370     return X86::COND_P;
2371   case X86::CMOVS16rm:  case X86::CMOVS16rr:  case X86::CMOVS32rm:
2372   case X86::CMOVS32rr:  case X86::CMOVS64rm:  case X86::CMOVS64rr:
2373     return X86::COND_S;
2374   }
2375 }
2376
2377 unsigned X86::GetCondBranchFromCond(X86::CondCode CC) {
2378   switch (CC) {
2379   default: llvm_unreachable("Illegal condition code!");
2380   case X86::COND_E:  return X86::JE_4;
2381   case X86::COND_NE: return X86::JNE_4;
2382   case X86::COND_L:  return X86::JL_4;
2383   case X86::COND_LE: return X86::JLE_4;
2384   case X86::COND_G:  return X86::JG_4;
2385   case X86::COND_GE: return X86::JGE_4;
2386   case X86::COND_B:  return X86::JB_4;
2387   case X86::COND_BE: return X86::JBE_4;
2388   case X86::COND_A:  return X86::JA_4;
2389   case X86::COND_AE: return X86::JAE_4;
2390   case X86::COND_S:  return X86::JS_4;
2391   case X86::COND_NS: return X86::JNS_4;
2392   case X86::COND_P:  return X86::JP_4;
2393   case X86::COND_NP: return X86::JNP_4;
2394   case X86::COND_O:  return X86::JO_4;
2395   case X86::COND_NO: return X86::JNO_4;
2396   }
2397 }
2398
2399 /// GetOppositeBranchCondition - Return the inverse of the specified condition,
2400 /// e.g. turning COND_E to COND_NE.
2401 X86::CondCode X86::GetOppositeBranchCondition(X86::CondCode CC) {
2402   switch (CC) {
2403   default: llvm_unreachable("Illegal condition code!");
2404   case X86::COND_E:  return X86::COND_NE;
2405   case X86::COND_NE: return X86::COND_E;
2406   case X86::COND_L:  return X86::COND_GE;
2407   case X86::COND_LE: return X86::COND_G;
2408   case X86::COND_G:  return X86::COND_LE;
2409   case X86::COND_GE: return X86::COND_L;
2410   case X86::COND_B:  return X86::COND_AE;
2411   case X86::COND_BE: return X86::COND_A;
2412   case X86::COND_A:  return X86::COND_BE;
2413   case X86::COND_AE: return X86::COND_B;
2414   case X86::COND_S:  return X86::COND_NS;
2415   case X86::COND_NS: return X86::COND_S;
2416   case X86::COND_P:  return X86::COND_NP;
2417   case X86::COND_NP: return X86::COND_P;
2418   case X86::COND_O:  return X86::COND_NO;
2419   case X86::COND_NO: return X86::COND_O;
2420   }
2421 }
2422
2423 /// getSwappedCondition - assume the flags are set by MI(a,b), return
2424 /// the condition code if we modify the instructions such that flags are
2425 /// set by MI(b,a).
2426 static X86::CondCode getSwappedCondition(X86::CondCode CC) {
2427   switch (CC) {
2428   default: return X86::COND_INVALID;
2429   case X86::COND_E:  return X86::COND_E;
2430   case X86::COND_NE: return X86::COND_NE;
2431   case X86::COND_L:  return X86::COND_G;
2432   case X86::COND_LE: return X86::COND_GE;
2433   case X86::COND_G:  return X86::COND_L;
2434   case X86::COND_GE: return X86::COND_LE;
2435   case X86::COND_B:  return X86::COND_A;
2436   case X86::COND_BE: return X86::COND_AE;
2437   case X86::COND_A:  return X86::COND_B;
2438   case X86::COND_AE: return X86::COND_BE;
2439   }
2440 }
2441
2442 /// getSETFromCond - Return a set opcode for the given condition and
2443 /// whether it has memory operand.
2444 static unsigned getSETFromCond(X86::CondCode CC,
2445                                bool HasMemoryOperand) {
2446   static const uint16_t Opc[16][2] = {
2447     { X86::SETAr,  X86::SETAm  },
2448     { X86::SETAEr, X86::SETAEm },
2449     { X86::SETBr,  X86::SETBm  },
2450     { X86::SETBEr, X86::SETBEm },
2451     { X86::SETEr,  X86::SETEm  },
2452     { X86::SETGr,  X86::SETGm  },
2453     { X86::SETGEr, X86::SETGEm },
2454     { X86::SETLr,  X86::SETLm  },
2455     { X86::SETLEr, X86::SETLEm },
2456     { X86::SETNEr, X86::SETNEm },
2457     { X86::SETNOr, X86::SETNOm },
2458     { X86::SETNPr, X86::SETNPm },
2459     { X86::SETNSr, X86::SETNSm },
2460     { X86::SETOr,  X86::SETOm  },
2461     { X86::SETPr,  X86::SETPm  },
2462     { X86::SETSr,  X86::SETSm  }
2463   };
2464
2465   assert(CC < 16 && "Can only handle standard cond codes");
2466   return Opc[CC][HasMemoryOperand ? 1 : 0];
2467 }
2468
2469 /// getCMovFromCond - Return a cmov opcode for the given condition,
2470 /// register size in bytes, and operand type.
2471 static unsigned getCMovFromCond(X86::CondCode CC, unsigned RegBytes,
2472                                 bool HasMemoryOperand) {
2473   static const uint16_t Opc[32][3] = {
2474     { X86::CMOVA16rr,  X86::CMOVA32rr,  X86::CMOVA64rr  },
2475     { X86::CMOVAE16rr, X86::CMOVAE32rr, X86::CMOVAE64rr },
2476     { X86::CMOVB16rr,  X86::CMOVB32rr,  X86::CMOVB64rr  },
2477     { X86::CMOVBE16rr, X86::CMOVBE32rr, X86::CMOVBE64rr },
2478     { X86::CMOVE16rr,  X86::CMOVE32rr,  X86::CMOVE64rr  },
2479     { X86::CMOVG16rr,  X86::CMOVG32rr,  X86::CMOVG64rr  },
2480     { X86::CMOVGE16rr, X86::CMOVGE32rr, X86::CMOVGE64rr },
2481     { X86::CMOVL16rr,  X86::CMOVL32rr,  X86::CMOVL64rr  },
2482     { X86::CMOVLE16rr, X86::CMOVLE32rr, X86::CMOVLE64rr },
2483     { X86::CMOVNE16rr, X86::CMOVNE32rr, X86::CMOVNE64rr },
2484     { X86::CMOVNO16rr, X86::CMOVNO32rr, X86::CMOVNO64rr },
2485     { X86::CMOVNP16rr, X86::CMOVNP32rr, X86::CMOVNP64rr },
2486     { X86::CMOVNS16rr, X86::CMOVNS32rr, X86::CMOVNS64rr },
2487     { X86::CMOVO16rr,  X86::CMOVO32rr,  X86::CMOVO64rr  },
2488     { X86::CMOVP16rr,  X86::CMOVP32rr,  X86::CMOVP64rr  },
2489     { X86::CMOVS16rr,  X86::CMOVS32rr,  X86::CMOVS64rr  },
2490     { X86::CMOVA16rm,  X86::CMOVA32rm,  X86::CMOVA64rm  },
2491     { X86::CMOVAE16rm, X86::CMOVAE32rm, X86::CMOVAE64rm },
2492     { X86::CMOVB16rm,  X86::CMOVB32rm,  X86::CMOVB64rm  },
2493     { X86::CMOVBE16rm, X86::CMOVBE32rm, X86::CMOVBE64rm },
2494     { X86::CMOVE16rm,  X86::CMOVE32rm,  X86::CMOVE64rm  },
2495     { X86::CMOVG16rm,  X86::CMOVG32rm,  X86::CMOVG64rm  },
2496     { X86::CMOVGE16rm, X86::CMOVGE32rm, X86::CMOVGE64rm },
2497     { X86::CMOVL16rm,  X86::CMOVL32rm,  X86::CMOVL64rm  },
2498     { X86::CMOVLE16rm, X86::CMOVLE32rm, X86::CMOVLE64rm },
2499     { X86::CMOVNE16rm, X86::CMOVNE32rm, X86::CMOVNE64rm },
2500     { X86::CMOVNO16rm, X86::CMOVNO32rm, X86::CMOVNO64rm },
2501     { X86::CMOVNP16rm, X86::CMOVNP32rm, X86::CMOVNP64rm },
2502     { X86::CMOVNS16rm, X86::CMOVNS32rm, X86::CMOVNS64rm },
2503     { X86::CMOVO16rm,  X86::CMOVO32rm,  X86::CMOVO64rm  },
2504     { X86::CMOVP16rm,  X86::CMOVP32rm,  X86::CMOVP64rm  },
2505     { X86::CMOVS16rm,  X86::CMOVS32rm,  X86::CMOVS64rm  }
2506   };
2507
2508   assert(CC < 16 && "Can only handle standard cond codes");
2509   unsigned Idx = HasMemoryOperand ? 16+CC : CC;
2510   switch(RegBytes) {
2511   default: llvm_unreachable("Illegal register size!");
2512   case 2: return Opc[Idx][0];
2513   case 4: return Opc[Idx][1];
2514   case 8: return Opc[Idx][2];
2515   }
2516 }
2517
2518 bool X86InstrInfo::isUnpredicatedTerminator(const MachineInstr *MI) const {
2519   if (!MI->isTerminator()) return false;
2520
2521   // Conditional branch is a special case.
2522   if (MI->isBranch() && !MI->isBarrier())
2523     return true;
2524   if (!MI->isPredicable())
2525     return true;
2526   return !isPredicated(MI);
2527 }
2528
2529 bool X86InstrInfo::AnalyzeBranch(MachineBasicBlock &MBB,
2530                                  MachineBasicBlock *&TBB,
2531                                  MachineBasicBlock *&FBB,
2532                                  SmallVectorImpl<MachineOperand> &Cond,
2533                                  bool AllowModify) const {
2534   // Start from the bottom of the block and work up, examining the
2535   // terminator instructions.
2536   MachineBasicBlock::iterator I = MBB.end();
2537   MachineBasicBlock::iterator UnCondBrIter = MBB.end();
2538   while (I != MBB.begin()) {
2539     --I;
2540     if (I->isDebugValue())
2541       continue;
2542
2543     // Working from the bottom, when we see a non-terminator instruction, we're
2544     // done.
2545     if (!isUnpredicatedTerminator(I))
2546       break;
2547
2548     // A terminator that isn't a branch can't easily be handled by this
2549     // analysis.
2550     if (!I->isBranch())
2551       return true;
2552
2553     // Handle unconditional branches.
2554     if (I->getOpcode() == X86::JMP_4) {
2555       UnCondBrIter = I;
2556
2557       if (!AllowModify) {
2558         TBB = I->getOperand(0).getMBB();
2559         continue;
2560       }
2561
2562       // If the block has any instructions after a JMP, delete them.
2563       while (llvm::next(I) != MBB.end())
2564         llvm::next(I)->eraseFromParent();
2565
2566       Cond.clear();
2567       FBB = 0;
2568
2569       // Delete the JMP if it's equivalent to a fall-through.
2570       if (MBB.isLayoutSuccessor(I->getOperand(0).getMBB())) {
2571         TBB = 0;
2572         I->eraseFromParent();
2573         I = MBB.end();
2574         UnCondBrIter = MBB.end();
2575         continue;
2576       }
2577
2578       // TBB is used to indicate the unconditional destination.
2579       TBB = I->getOperand(0).getMBB();
2580       continue;
2581     }
2582
2583     // Handle conditional branches.
2584     X86::CondCode BranchCode = getCondFromBranchOpc(I->getOpcode());
2585     if (BranchCode == X86::COND_INVALID)
2586       return true;  // Can't handle indirect branch.
2587
2588     // Working from the bottom, handle the first conditional branch.
2589     if (Cond.empty()) {
2590       MachineBasicBlock *TargetBB = I->getOperand(0).getMBB();
2591       if (AllowModify && UnCondBrIter != MBB.end() &&
2592           MBB.isLayoutSuccessor(TargetBB)) {
2593         // If we can modify the code and it ends in something like:
2594         //
2595         //     jCC L1
2596         //     jmp L2
2597         //   L1:
2598         //     ...
2599         //   L2:
2600         //
2601         // Then we can change this to:
2602         //
2603         //     jnCC L2
2604         //   L1:
2605         //     ...
2606         //   L2:
2607         //
2608         // Which is a bit more efficient.
2609         // We conditionally jump to the fall-through block.
2610         BranchCode = GetOppositeBranchCondition(BranchCode);
2611         unsigned JNCC = GetCondBranchFromCond(BranchCode);
2612         MachineBasicBlock::iterator OldInst = I;
2613
2614         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(JNCC))
2615           .addMBB(UnCondBrIter->getOperand(0).getMBB());
2616         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(X86::JMP_4))
2617           .addMBB(TargetBB);
2618
2619         OldInst->eraseFromParent();
2620         UnCondBrIter->eraseFromParent();
2621
2622         // Restart the analysis.
2623         UnCondBrIter = MBB.end();
2624         I = MBB.end();
2625         continue;
2626       }
2627
2628       FBB = TBB;
2629       TBB = I->getOperand(0).getMBB();
2630       Cond.push_back(MachineOperand::CreateImm(BranchCode));
2631       continue;
2632     }
2633
2634     // Handle subsequent conditional branches. Only handle the case where all
2635     // conditional branches branch to the same destination and their condition
2636     // opcodes fit one of the special multi-branch idioms.
2637     assert(Cond.size() == 1);
2638     assert(TBB);
2639
2640     // Only handle the case where all conditional branches branch to the same
2641     // destination.
2642     if (TBB != I->getOperand(0).getMBB())
2643       return true;
2644
2645     // If the conditions are the same, we can leave them alone.
2646     X86::CondCode OldBranchCode = (X86::CondCode)Cond[0].getImm();
2647     if (OldBranchCode == BranchCode)
2648       continue;
2649
2650     // If they differ, see if they fit one of the known patterns. Theoretically,
2651     // we could handle more patterns here, but we shouldn't expect to see them
2652     // if instruction selection has done a reasonable job.
2653     if ((OldBranchCode == X86::COND_NP &&
2654          BranchCode == X86::COND_E) ||
2655         (OldBranchCode == X86::COND_E &&
2656          BranchCode == X86::COND_NP))
2657       BranchCode = X86::COND_NP_OR_E;
2658     else if ((OldBranchCode == X86::COND_P &&
2659               BranchCode == X86::COND_NE) ||
2660              (OldBranchCode == X86::COND_NE &&
2661               BranchCode == X86::COND_P))
2662       BranchCode = X86::COND_NE_OR_P;
2663     else
2664       return true;
2665
2666     // Update the MachineOperand.
2667     Cond[0].setImm(BranchCode);
2668   }
2669
2670   return false;
2671 }
2672
2673 unsigned X86InstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
2674   MachineBasicBlock::iterator I = MBB.end();
2675   unsigned Count = 0;
2676
2677   while (I != MBB.begin()) {
2678     --I;
2679     if (I->isDebugValue())
2680       continue;
2681     if (I->getOpcode() != X86::JMP_4 &&
2682         getCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
2683       break;
2684     // Remove the branch.
2685     I->eraseFromParent();
2686     I = MBB.end();
2687     ++Count;
2688   }
2689
2690   return Count;
2691 }
2692
2693 unsigned
2694 X86InstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
2695                            MachineBasicBlock *FBB,
2696                            const SmallVectorImpl<MachineOperand> &Cond,
2697                            DebugLoc DL) const {
2698   // Shouldn't be a fall through.
2699   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
2700   assert((Cond.size() == 1 || Cond.size() == 0) &&
2701          "X86 branch conditions have one component!");
2702
2703   if (Cond.empty()) {
2704     // Unconditional branch?
2705     assert(!FBB && "Unconditional branch with multiple successors!");
2706     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(TBB);
2707     return 1;
2708   }
2709
2710   // Conditional branch.
2711   unsigned Count = 0;
2712   X86::CondCode CC = (X86::CondCode)Cond[0].getImm();
2713   switch (CC) {
2714   case X86::COND_NP_OR_E:
2715     // Synthesize NP_OR_E with two branches.
2716     BuildMI(&MBB, DL, get(X86::JNP_4)).addMBB(TBB);
2717     ++Count;
2718     BuildMI(&MBB, DL, get(X86::JE_4)).addMBB(TBB);
2719     ++Count;
2720     break;
2721   case X86::COND_NE_OR_P:
2722     // Synthesize NE_OR_P with two branches.
2723     BuildMI(&MBB, DL, get(X86::JNE_4)).addMBB(TBB);
2724     ++Count;
2725     BuildMI(&MBB, DL, get(X86::JP_4)).addMBB(TBB);
2726     ++Count;
2727     break;
2728   default: {
2729     unsigned Opc = GetCondBranchFromCond(CC);
2730     BuildMI(&MBB, DL, get(Opc)).addMBB(TBB);
2731     ++Count;
2732   }
2733   }
2734   if (FBB) {
2735     // Two-way Conditional branch. Insert the second branch.
2736     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(FBB);
2737     ++Count;
2738   }
2739   return Count;
2740 }
2741
2742 bool X86InstrInfo::
2743 canInsertSelect(const MachineBasicBlock &MBB,
2744                 const SmallVectorImpl<MachineOperand> &Cond,
2745                 unsigned TrueReg, unsigned FalseReg,
2746                 int &CondCycles, int &TrueCycles, int &FalseCycles) const {
2747   // Not all subtargets have cmov instructions.
2748   if (!TM.getSubtarget<X86Subtarget>().hasCMov())
2749     return false;
2750   if (Cond.size() != 1)
2751     return false;
2752   // We cannot do the composite conditions, at least not in SSA form.
2753   if ((X86::CondCode)Cond[0].getImm() > X86::COND_S)
2754     return false;
2755
2756   // Check register classes.
2757   const MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
2758   const TargetRegisterClass *RC =
2759     RI.getCommonSubClass(MRI.getRegClass(TrueReg), MRI.getRegClass(FalseReg));
2760   if (!RC)
2761     return false;
2762
2763   // We have cmov instructions for 16, 32, and 64 bit general purpose registers.
2764   if (X86::GR16RegClass.hasSubClassEq(RC) ||
2765       X86::GR32RegClass.hasSubClassEq(RC) ||
2766       X86::GR64RegClass.hasSubClassEq(RC)) {
2767     // This latency applies to Pentium M, Merom, Wolfdale, Nehalem, and Sandy
2768     // Bridge. Probably Ivy Bridge as well.
2769     CondCycles = 2;
2770     TrueCycles = 2;
2771     FalseCycles = 2;
2772     return true;
2773   }
2774
2775   // Can't do vectors.
2776   return false;
2777 }
2778
2779 void X86InstrInfo::insertSelect(MachineBasicBlock &MBB,
2780                                 MachineBasicBlock::iterator I, DebugLoc DL,
2781                                 unsigned DstReg,
2782                                 const SmallVectorImpl<MachineOperand> &Cond,
2783                                 unsigned TrueReg, unsigned FalseReg) const {
2784    MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
2785    assert(Cond.size() == 1 && "Invalid Cond array");
2786    unsigned Opc = getCMovFromCond((X86::CondCode)Cond[0].getImm(),
2787                                   MRI.getRegClass(DstReg)->getSize(),
2788                                   false/*HasMemoryOperand*/);
2789    BuildMI(MBB, I, DL, get(Opc), DstReg).addReg(FalseReg).addReg(TrueReg);
2790 }
2791
2792 /// isHReg - Test if the given register is a physical h register.
2793 static bool isHReg(unsigned Reg) {
2794   return X86::GR8_ABCD_HRegClass.contains(Reg);
2795 }
2796
2797 // Try and copy between VR128/VR64 and GR64 registers.
2798 static unsigned CopyToFromAsymmetricReg(unsigned DestReg, unsigned SrcReg,
2799                                         bool HasAVX) {
2800   // SrcReg(VR128) -> DestReg(GR64)
2801   // SrcReg(VR64)  -> DestReg(GR64)
2802   // SrcReg(GR64)  -> DestReg(VR128)
2803   // SrcReg(GR64)  -> DestReg(VR64)
2804
2805   if (X86::GR64RegClass.contains(DestReg)) {
2806     if (X86::VR128RegClass.contains(SrcReg))
2807       // Copy from a VR128 register to a GR64 register.
2808       return HasAVX ? X86::VMOVPQIto64rr : X86::MOVPQIto64rr;
2809     if (X86::VR64RegClass.contains(SrcReg))
2810       // Copy from a VR64 register to a GR64 register.
2811       return X86::MOVSDto64rr;
2812   } else if (X86::GR64RegClass.contains(SrcReg)) {
2813     // Copy from a GR64 register to a VR128 register.
2814     if (X86::VR128RegClass.contains(DestReg))
2815       return HasAVX ? X86::VMOV64toPQIrr : X86::MOV64toPQIrr;
2816     // Copy from a GR64 register to a VR64 register.
2817     if (X86::VR64RegClass.contains(DestReg))
2818       return X86::MOV64toSDrr;
2819   }
2820
2821   // SrcReg(FR32) -> DestReg(GR32)
2822   // SrcReg(GR32) -> DestReg(FR32)
2823
2824   if (X86::GR32RegClass.contains(DestReg) && X86::FR32RegClass.contains(SrcReg))
2825     // Copy from a FR32 register to a GR32 register.
2826     return HasAVX ? X86::VMOVSS2DIrr : X86::MOVSS2DIrr;
2827
2828   if (X86::FR32RegClass.contains(DestReg) && X86::GR32RegClass.contains(SrcReg))
2829     // Copy from a GR32 register to a FR32 register.
2830     return HasAVX ? X86::VMOVDI2SSrr : X86::MOVDI2SSrr;
2831
2832   return 0;
2833 }
2834
2835 void X86InstrInfo::copyPhysReg(MachineBasicBlock &MBB,
2836                                MachineBasicBlock::iterator MI, DebugLoc DL,
2837                                unsigned DestReg, unsigned SrcReg,
2838                                bool KillSrc) const {
2839   // First deal with the normal symmetric copies.
2840   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2841   unsigned Opc;
2842   if (X86::GR64RegClass.contains(DestReg, SrcReg))
2843     Opc = X86::MOV64rr;
2844   else if (X86::GR32RegClass.contains(DestReg, SrcReg))
2845     Opc = X86::MOV32rr;
2846   else if (X86::GR16RegClass.contains(DestReg, SrcReg))
2847     Opc = X86::MOV16rr;
2848   else if (X86::GR8RegClass.contains(DestReg, SrcReg)) {
2849     // Copying to or from a physical H register on x86-64 requires a NOREX
2850     // move.  Otherwise use a normal move.
2851     if ((isHReg(DestReg) || isHReg(SrcReg)) &&
2852         TM.getSubtarget<X86Subtarget>().is64Bit()) {
2853       Opc = X86::MOV8rr_NOREX;
2854       // Both operands must be encodable without an REX prefix.
2855       assert(X86::GR8_NOREXRegClass.contains(SrcReg, DestReg) &&
2856              "8-bit H register can not be copied outside GR8_NOREX");
2857     } else
2858       Opc = X86::MOV8rr;
2859   } else if (X86::VR128RegClass.contains(DestReg, SrcReg))
2860     Opc = HasAVX ? X86::VMOVAPSrr : X86::MOVAPSrr;
2861   else if (X86::VR256RegClass.contains(DestReg, SrcReg))
2862     Opc = X86::VMOVAPSYrr;
2863   else if (X86::VR64RegClass.contains(DestReg, SrcReg))
2864     Opc = X86::MMX_MOVQ64rr;
2865   else
2866     Opc = CopyToFromAsymmetricReg(DestReg, SrcReg, HasAVX);
2867
2868   if (Opc) {
2869     BuildMI(MBB, MI, DL, get(Opc), DestReg)
2870       .addReg(SrcReg, getKillRegState(KillSrc));
2871     return;
2872   }
2873
2874   // Moving EFLAGS to / from another register requires a push and a pop.
2875   // Notice that we have to adjust the stack if we don't want to clobber the
2876   // first frame index. See X86FrameLowering.cpp - colobbersTheStack.
2877   if (SrcReg == X86::EFLAGS) {
2878     if (X86::GR64RegClass.contains(DestReg)) {
2879       BuildMI(MBB, MI, DL, get(X86::PUSHF64));
2880       BuildMI(MBB, MI, DL, get(X86::POP64r), DestReg);
2881       return;
2882     }
2883     if (X86::GR32RegClass.contains(DestReg)) {
2884       BuildMI(MBB, MI, DL, get(X86::PUSHF32));
2885       BuildMI(MBB, MI, DL, get(X86::POP32r), DestReg);
2886       return;
2887     }
2888   }
2889   if (DestReg == X86::EFLAGS) {
2890     if (X86::GR64RegClass.contains(SrcReg)) {
2891       BuildMI(MBB, MI, DL, get(X86::PUSH64r))
2892         .addReg(SrcReg, getKillRegState(KillSrc));
2893       BuildMI(MBB, MI, DL, get(X86::POPF64));
2894       return;
2895     }
2896     if (X86::GR32RegClass.contains(SrcReg)) {
2897       BuildMI(MBB, MI, DL, get(X86::PUSH32r))
2898         .addReg(SrcReg, getKillRegState(KillSrc));
2899       BuildMI(MBB, MI, DL, get(X86::POPF32));
2900       return;
2901     }
2902   }
2903
2904   DEBUG(dbgs() << "Cannot copy " << RI.getName(SrcReg)
2905                << " to " << RI.getName(DestReg) << '\n');
2906   llvm_unreachable("Cannot emit physreg copy instruction");
2907 }
2908
2909 static unsigned getLoadStoreRegOpcode(unsigned Reg,
2910                                       const TargetRegisterClass *RC,
2911                                       bool isStackAligned,
2912                                       const TargetMachine &TM,
2913                                       bool load) {
2914   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2915   switch (RC->getSize()) {
2916   default:
2917     llvm_unreachable("Unknown spill size");
2918   case 1:
2919     assert(X86::GR8RegClass.hasSubClassEq(RC) && "Unknown 1-byte regclass");
2920     if (TM.getSubtarget<X86Subtarget>().is64Bit())
2921       // Copying to or from a physical H register on x86-64 requires a NOREX
2922       // move.  Otherwise use a normal move.
2923       if (isHReg(Reg) || X86::GR8_ABCD_HRegClass.hasSubClassEq(RC))
2924         return load ? X86::MOV8rm_NOREX : X86::MOV8mr_NOREX;
2925     return load ? X86::MOV8rm : X86::MOV8mr;
2926   case 2:
2927     assert(X86::GR16RegClass.hasSubClassEq(RC) && "Unknown 2-byte regclass");
2928     return load ? X86::MOV16rm : X86::MOV16mr;
2929   case 4:
2930     if (X86::GR32RegClass.hasSubClassEq(RC))
2931       return load ? X86::MOV32rm : X86::MOV32mr;
2932     if (X86::FR32RegClass.hasSubClassEq(RC))
2933       return load ?
2934         (HasAVX ? X86::VMOVSSrm : X86::MOVSSrm) :
2935         (HasAVX ? X86::VMOVSSmr : X86::MOVSSmr);
2936     if (X86::RFP32RegClass.hasSubClassEq(RC))
2937       return load ? X86::LD_Fp32m : X86::ST_Fp32m;
2938     llvm_unreachable("Unknown 4-byte regclass");
2939   case 8:
2940     if (X86::GR64RegClass.hasSubClassEq(RC))
2941       return load ? X86::MOV64rm : X86::MOV64mr;
2942     if (X86::FR64RegClass.hasSubClassEq(RC))
2943       return load ?
2944         (HasAVX ? X86::VMOVSDrm : X86::MOVSDrm) :
2945         (HasAVX ? X86::VMOVSDmr : X86::MOVSDmr);
2946     if (X86::VR64RegClass.hasSubClassEq(RC))
2947       return load ? X86::MMX_MOVQ64rm : X86::MMX_MOVQ64mr;
2948     if (X86::RFP64RegClass.hasSubClassEq(RC))
2949       return load ? X86::LD_Fp64m : X86::ST_Fp64m;
2950     llvm_unreachable("Unknown 8-byte regclass");
2951   case 10:
2952     assert(X86::RFP80RegClass.hasSubClassEq(RC) && "Unknown 10-byte regclass");
2953     return load ? X86::LD_Fp80m : X86::ST_FpP80m;
2954   case 16: {
2955     assert(X86::VR128RegClass.hasSubClassEq(RC) && "Unknown 16-byte regclass");
2956     // If stack is realigned we can use aligned stores.
2957     if (isStackAligned)
2958       return load ?
2959         (HasAVX ? X86::VMOVAPSrm : X86::MOVAPSrm) :
2960         (HasAVX ? X86::VMOVAPSmr : X86::MOVAPSmr);
2961     else
2962       return load ?
2963         (HasAVX ? X86::VMOVUPSrm : X86::MOVUPSrm) :
2964         (HasAVX ? X86::VMOVUPSmr : X86::MOVUPSmr);
2965   }
2966   case 32:
2967     assert(X86::VR256RegClass.hasSubClassEq(RC) && "Unknown 32-byte regclass");
2968     // If stack is realigned we can use aligned stores.
2969     if (isStackAligned)
2970       return load ? X86::VMOVAPSYrm : X86::VMOVAPSYmr;
2971     else
2972       return load ? X86::VMOVUPSYrm : X86::VMOVUPSYmr;
2973   }
2974 }
2975
2976 static unsigned getStoreRegOpcode(unsigned SrcReg,
2977                                   const TargetRegisterClass *RC,
2978                                   bool isStackAligned,
2979                                   TargetMachine &TM) {
2980   return getLoadStoreRegOpcode(SrcReg, RC, isStackAligned, TM, false);
2981 }
2982
2983
2984 static unsigned getLoadRegOpcode(unsigned DestReg,
2985                                  const TargetRegisterClass *RC,
2986                                  bool isStackAligned,
2987                                  const TargetMachine &TM) {
2988   return getLoadStoreRegOpcode(DestReg, RC, isStackAligned, TM, true);
2989 }
2990
2991 void X86InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
2992                                        MachineBasicBlock::iterator MI,
2993                                        unsigned SrcReg, bool isKill, int FrameIdx,
2994                                        const TargetRegisterClass *RC,
2995                                        const TargetRegisterInfo *TRI) const {
2996   const MachineFunction &MF = *MBB.getParent();
2997   assert(MF.getFrameInfo()->getObjectSize(FrameIdx) >= RC->getSize() &&
2998          "Stack slot too small for store");
2999   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3000   bool isAligned = (TM.getFrameLowering()->getStackAlignment() >= Alignment) ||
3001     RI.canRealignStack(MF);
3002   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
3003   DebugLoc DL = MBB.findDebugLoc(MI);
3004   addFrameReference(BuildMI(MBB, MI, DL, get(Opc)), FrameIdx)
3005     .addReg(SrcReg, getKillRegState(isKill));
3006 }
3007
3008 void X86InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
3009                                   bool isKill,
3010                                   SmallVectorImpl<MachineOperand> &Addr,
3011                                   const TargetRegisterClass *RC,
3012                                   MachineInstr::mmo_iterator MMOBegin,
3013                                   MachineInstr::mmo_iterator MMOEnd,
3014                                   SmallVectorImpl<MachineInstr*> &NewMIs) const {
3015   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3016   bool isAligned = MMOBegin != MMOEnd &&
3017                    (*MMOBegin)->getAlignment() >= Alignment;
3018   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
3019   DebugLoc DL;
3020   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc));
3021   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
3022     MIB.addOperand(Addr[i]);
3023   MIB.addReg(SrcReg, getKillRegState(isKill));
3024   (*MIB).setMemRefs(MMOBegin, MMOEnd);
3025   NewMIs.push_back(MIB);
3026 }
3027
3028
3029 void X86InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
3030                                         MachineBasicBlock::iterator MI,
3031                                         unsigned DestReg, int FrameIdx,
3032                                         const TargetRegisterClass *RC,
3033                                         const TargetRegisterInfo *TRI) const {
3034   const MachineFunction &MF = *MBB.getParent();
3035   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3036   bool isAligned = (TM.getFrameLowering()->getStackAlignment() >= Alignment) ||
3037     RI.canRealignStack(MF);
3038   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
3039   DebugLoc DL = MBB.findDebugLoc(MI);
3040   addFrameReference(BuildMI(MBB, MI, DL, get(Opc), DestReg), FrameIdx);
3041 }
3042
3043 void X86InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
3044                                  SmallVectorImpl<MachineOperand> &Addr,
3045                                  const TargetRegisterClass *RC,
3046                                  MachineInstr::mmo_iterator MMOBegin,
3047                                  MachineInstr::mmo_iterator MMOEnd,
3048                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
3049   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3050   bool isAligned = MMOBegin != MMOEnd &&
3051                    (*MMOBegin)->getAlignment() >= Alignment;
3052   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
3053   DebugLoc DL;
3054   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc), DestReg);
3055   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
3056     MIB.addOperand(Addr[i]);
3057   (*MIB).setMemRefs(MMOBegin, MMOEnd);
3058   NewMIs.push_back(MIB);
3059 }
3060
3061 bool X86InstrInfo::
3062 analyzeCompare(const MachineInstr *MI, unsigned &SrcReg, unsigned &SrcReg2,
3063                int &CmpMask, int &CmpValue) const {
3064   switch (MI->getOpcode()) {
3065   default: break;
3066   case X86::CMP64ri32:
3067   case X86::CMP64ri8:
3068   case X86::CMP32ri:
3069   case X86::CMP32ri8:
3070   case X86::CMP16ri:
3071   case X86::CMP16ri8:
3072   case X86::CMP8ri:
3073     SrcReg = MI->getOperand(0).getReg();
3074     SrcReg2 = 0;
3075     CmpMask = ~0;
3076     CmpValue = MI->getOperand(1).getImm();
3077     return true;
3078   // A SUB can be used to perform comparison.
3079   case X86::SUB64rm:
3080   case X86::SUB32rm:
3081   case X86::SUB16rm:
3082   case X86::SUB8rm:
3083     SrcReg = MI->getOperand(1).getReg();
3084     SrcReg2 = 0;
3085     CmpMask = ~0;
3086     CmpValue = 0;
3087     return true;
3088   case X86::SUB64rr:
3089   case X86::SUB32rr:
3090   case X86::SUB16rr:
3091   case X86::SUB8rr:
3092     SrcReg = MI->getOperand(1).getReg();
3093     SrcReg2 = MI->getOperand(2).getReg();
3094     CmpMask = ~0;
3095     CmpValue = 0;
3096     return true;
3097   case X86::SUB64ri32:
3098   case X86::SUB64ri8:
3099   case X86::SUB32ri:
3100   case X86::SUB32ri8:
3101   case X86::SUB16ri:
3102   case X86::SUB16ri8:
3103   case X86::SUB8ri:
3104     SrcReg = MI->getOperand(1).getReg();
3105     SrcReg2 = 0;
3106     CmpMask = ~0;
3107     CmpValue = MI->getOperand(2).getImm();
3108     return true;
3109   case X86::CMP64rr:
3110   case X86::CMP32rr:
3111   case X86::CMP16rr:
3112   case X86::CMP8rr:
3113     SrcReg = MI->getOperand(0).getReg();
3114     SrcReg2 = MI->getOperand(1).getReg();
3115     CmpMask = ~0;
3116     CmpValue = 0;
3117     return true;
3118   case X86::TEST8rr:
3119   case X86::TEST16rr:
3120   case X86::TEST32rr:
3121   case X86::TEST64rr:
3122     SrcReg = MI->getOperand(0).getReg();
3123     if (MI->getOperand(1).getReg() != SrcReg) return false;
3124     // Compare against zero.
3125     SrcReg2 = 0;
3126     CmpMask = ~0;
3127     CmpValue = 0;
3128     return true;
3129   }
3130   return false;
3131 }
3132
3133 /// isRedundantFlagInstr - check whether the first instruction, whose only
3134 /// purpose is to update flags, can be made redundant.
3135 /// CMPrr can be made redundant by SUBrr if the operands are the same.
3136 /// This function can be extended later on.
3137 /// SrcReg, SrcRegs: register operands for FlagI.
3138 /// ImmValue: immediate for FlagI if it takes an immediate.
3139 inline static bool isRedundantFlagInstr(MachineInstr *FlagI, unsigned SrcReg,
3140                                         unsigned SrcReg2, int ImmValue,
3141                                         MachineInstr *OI) {
3142   if (((FlagI->getOpcode() == X86::CMP64rr &&
3143         OI->getOpcode() == X86::SUB64rr) ||
3144        (FlagI->getOpcode() == X86::CMP32rr &&
3145         OI->getOpcode() == X86::SUB32rr)||
3146        (FlagI->getOpcode() == X86::CMP16rr &&
3147         OI->getOpcode() == X86::SUB16rr)||
3148        (FlagI->getOpcode() == X86::CMP8rr &&
3149         OI->getOpcode() == X86::SUB8rr)) &&
3150       ((OI->getOperand(1).getReg() == SrcReg &&
3151         OI->getOperand(2).getReg() == SrcReg2) ||
3152        (OI->getOperand(1).getReg() == SrcReg2 &&
3153         OI->getOperand(2).getReg() == SrcReg)))
3154     return true;
3155
3156   if (((FlagI->getOpcode() == X86::CMP64ri32 &&
3157         OI->getOpcode() == X86::SUB64ri32) ||
3158        (FlagI->getOpcode() == X86::CMP64ri8 &&
3159         OI->getOpcode() == X86::SUB64ri8) ||
3160        (FlagI->getOpcode() == X86::CMP32ri &&
3161         OI->getOpcode() == X86::SUB32ri) ||
3162        (FlagI->getOpcode() == X86::CMP32ri8 &&
3163         OI->getOpcode() == X86::SUB32ri8) ||
3164        (FlagI->getOpcode() == X86::CMP16ri &&
3165         OI->getOpcode() == X86::SUB16ri) ||
3166        (FlagI->getOpcode() == X86::CMP16ri8 &&
3167         OI->getOpcode() == X86::SUB16ri8) ||
3168        (FlagI->getOpcode() == X86::CMP8ri &&
3169         OI->getOpcode() == X86::SUB8ri)) &&
3170       OI->getOperand(1).getReg() == SrcReg &&
3171       OI->getOperand(2).getImm() == ImmValue)
3172     return true;
3173   return false;
3174 }
3175
3176 /// isDefConvertible - check whether the definition can be converted
3177 /// to remove a comparison against zero.
3178 inline static bool isDefConvertible(MachineInstr *MI) {
3179   switch (MI->getOpcode()) {
3180   default: return false;
3181   case X86::SUB64ri32: case X86::SUB64ri8: case X86::SUB32ri:
3182   case X86::SUB32ri8:  case X86::SUB16ri:  case X86::SUB16ri8:
3183   case X86::SUB8ri:    case X86::SUB64rr:  case X86::SUB32rr:
3184   case X86::SUB16rr:   case X86::SUB8rr:   case X86::SUB64rm:
3185   case X86::SUB32rm:   case X86::SUB16rm:  case X86::SUB8rm:
3186   case X86::DEC64r:    case X86::DEC32r:   case X86::DEC16r: case X86::DEC8r:
3187   case X86::DEC64_32r: case X86::DEC64_16r:
3188   case X86::ADD64ri32: case X86::ADD64ri8: case X86::ADD32ri:
3189   case X86::ADD32ri8:  case X86::ADD16ri:  case X86::ADD16ri8:
3190   case X86::ADD8ri:    case X86::ADD64rr:  case X86::ADD32rr:
3191   case X86::ADD16rr:   case X86::ADD8rr:   case X86::ADD64rm:
3192   case X86::ADD32rm:   case X86::ADD16rm:  case X86::ADD8rm:
3193   case X86::INC64r:    case X86::INC32r:   case X86::INC16r: case X86::INC8r:
3194   case X86::INC64_32r: case X86::INC64_16r:
3195   case X86::AND64ri32: case X86::AND64ri8: case X86::AND32ri:
3196   case X86::AND32ri8:  case X86::AND16ri:  case X86::AND16ri8:
3197   case X86::AND8ri:    case X86::AND64rr:  case X86::AND32rr:
3198   case X86::AND16rr:   case X86::AND8rr:   case X86::AND64rm:
3199   case X86::AND32rm:   case X86::AND16rm:  case X86::AND8rm:
3200   case X86::XOR64ri32: case X86::XOR64ri8: case X86::XOR32ri:
3201   case X86::XOR32ri8:  case X86::XOR16ri:  case X86::XOR16ri8:
3202   case X86::XOR8ri:    case X86::XOR64rr:  case X86::XOR32rr:
3203   case X86::XOR16rr:   case X86::XOR8rr:   case X86::XOR64rm:
3204   case X86::XOR32rm:   case X86::XOR16rm:  case X86::XOR8rm:
3205   case X86::OR64ri32:  case X86::OR64ri8:  case X86::OR32ri:
3206   case X86::OR32ri8:   case X86::OR16ri:   case X86::OR16ri8:
3207   case X86::OR8ri:     case X86::OR64rr:   case X86::OR32rr:
3208   case X86::OR16rr:    case X86::OR8rr:    case X86::OR64rm:
3209   case X86::OR32rm:    case X86::OR16rm:   case X86::OR8rm:
3210   case X86::ANDN32rr:  case X86::ANDN32rm:
3211   case X86::ANDN64rr:  case X86::ANDN64rm:
3212     return true;
3213   }
3214 }
3215
3216 /// optimizeCompareInstr - Check if there exists an earlier instruction that
3217 /// operates on the same source operands and sets flags in the same way as
3218 /// Compare; remove Compare if possible.
3219 bool X86InstrInfo::
3220 optimizeCompareInstr(MachineInstr *CmpInstr, unsigned SrcReg, unsigned SrcReg2,
3221                      int CmpMask, int CmpValue,
3222                      const MachineRegisterInfo *MRI) const {
3223   // Check whether we can replace SUB with CMP.
3224   unsigned NewOpcode = 0;
3225   switch (CmpInstr->getOpcode()) {
3226   default: break;
3227   case X86::SUB64ri32:
3228   case X86::SUB64ri8:
3229   case X86::SUB32ri:
3230   case X86::SUB32ri8:
3231   case X86::SUB16ri:
3232   case X86::SUB16ri8:
3233   case X86::SUB8ri:
3234   case X86::SUB64rm:
3235   case X86::SUB32rm:
3236   case X86::SUB16rm:
3237   case X86::SUB8rm:
3238   case X86::SUB64rr:
3239   case X86::SUB32rr:
3240   case X86::SUB16rr:
3241   case X86::SUB8rr: {
3242     if (!MRI->use_nodbg_empty(CmpInstr->getOperand(0).getReg()))
3243       return false;
3244     // There is no use of the destination register, we can replace SUB with CMP.
3245     switch (CmpInstr->getOpcode()) {
3246     default: llvm_unreachable("Unreachable!");
3247     case X86::SUB64rm:   NewOpcode = X86::CMP64rm;   break;
3248     case X86::SUB32rm:   NewOpcode = X86::CMP32rm;   break;
3249     case X86::SUB16rm:   NewOpcode = X86::CMP16rm;   break;
3250     case X86::SUB8rm:    NewOpcode = X86::CMP8rm;    break;
3251     case X86::SUB64rr:   NewOpcode = X86::CMP64rr;   break;
3252     case X86::SUB32rr:   NewOpcode = X86::CMP32rr;   break;
3253     case X86::SUB16rr:   NewOpcode = X86::CMP16rr;   break;
3254     case X86::SUB8rr:    NewOpcode = X86::CMP8rr;    break;
3255     case X86::SUB64ri32: NewOpcode = X86::CMP64ri32; break;
3256     case X86::SUB64ri8:  NewOpcode = X86::CMP64ri8;  break;
3257     case X86::SUB32ri:   NewOpcode = X86::CMP32ri;   break;
3258     case X86::SUB32ri8:  NewOpcode = X86::CMP32ri8;  break;
3259     case X86::SUB16ri:   NewOpcode = X86::CMP16ri;   break;
3260     case X86::SUB16ri8:  NewOpcode = X86::CMP16ri8;  break;
3261     case X86::SUB8ri:    NewOpcode = X86::CMP8ri;    break;
3262     }
3263     CmpInstr->setDesc(get(NewOpcode));
3264     CmpInstr->RemoveOperand(0);
3265     // Fall through to optimize Cmp if Cmp is CMPrr or CMPri.
3266     if (NewOpcode == X86::CMP64rm || NewOpcode == X86::CMP32rm ||
3267         NewOpcode == X86::CMP16rm || NewOpcode == X86::CMP8rm)
3268       return false;
3269   }
3270   }
3271
3272   // Get the unique definition of SrcReg.
3273   MachineInstr *MI = MRI->getUniqueVRegDef(SrcReg);
3274   if (!MI) return false;
3275
3276   // CmpInstr is the first instruction of the BB.
3277   MachineBasicBlock::iterator I = CmpInstr, Def = MI;
3278
3279   // If we are comparing against zero, check whether we can use MI to update
3280   // EFLAGS. If MI is not in the same BB as CmpInstr, do not optimize.
3281   bool IsCmpZero = (SrcReg2 == 0 && CmpValue == 0);
3282   if (IsCmpZero && (MI->getParent() != CmpInstr->getParent() ||
3283       !isDefConvertible(MI)))
3284     return false;
3285
3286   // We are searching for an earlier instruction that can make CmpInstr
3287   // redundant and that instruction will be saved in Sub.
3288   MachineInstr *Sub = NULL;
3289   const TargetRegisterInfo *TRI = &getRegisterInfo();
3290
3291   // We iterate backward, starting from the instruction before CmpInstr and
3292   // stop when reaching the definition of a source register or done with the BB.
3293   // RI points to the instruction before CmpInstr.
3294   // If the definition is in this basic block, RE points to the definition;
3295   // otherwise, RE is the rend of the basic block.
3296   MachineBasicBlock::reverse_iterator
3297       RI = MachineBasicBlock::reverse_iterator(I),
3298       RE = CmpInstr->getParent() == MI->getParent() ?
3299            MachineBasicBlock::reverse_iterator(++Def) /* points to MI */ :
3300            CmpInstr->getParent()->rend();
3301   MachineInstr *Movr0Inst = 0;
3302   for (; RI != RE; ++RI) {
3303     MachineInstr *Instr = &*RI;
3304     // Check whether CmpInstr can be made redundant by the current instruction.
3305     if (!IsCmpZero &&
3306         isRedundantFlagInstr(CmpInstr, SrcReg, SrcReg2, CmpValue, Instr)) {
3307       Sub = Instr;
3308       break;
3309     }
3310
3311     if (Instr->modifiesRegister(X86::EFLAGS, TRI) ||
3312         Instr->readsRegister(X86::EFLAGS, TRI)) {
3313       // This instruction modifies or uses EFLAGS.
3314
3315       // MOV32r0 etc. are implemented with xor which clobbers condition code.
3316       // They are safe to move up, if the definition to EFLAGS is dead and
3317       // earlier instructions do not read or write EFLAGS.
3318       if (!Movr0Inst && (Instr->getOpcode() == X86::MOV8r0 ||
3319            Instr->getOpcode() == X86::MOV16r0 ||
3320            Instr->getOpcode() == X86::MOV32r0 ||
3321            Instr->getOpcode() == X86::MOV64r0) &&
3322           Instr->registerDefIsDead(X86::EFLAGS, TRI)) {
3323         Movr0Inst = Instr;
3324         continue;
3325       }
3326
3327       // We can't remove CmpInstr.
3328       return false;
3329     }
3330   }
3331
3332   // Return false if no candidates exist.
3333   if (!IsCmpZero && !Sub)
3334     return false;
3335
3336   bool IsSwapped = (SrcReg2 != 0 && Sub->getOperand(1).getReg() == SrcReg2 &&
3337                     Sub->getOperand(2).getReg() == SrcReg);
3338
3339   // Scan forward from the instruction after CmpInstr for uses of EFLAGS.
3340   // It is safe to remove CmpInstr if EFLAGS is redefined or killed.
3341   // If we are done with the basic block, we need to check whether EFLAGS is
3342   // live-out.
3343   bool IsSafe = false;
3344   SmallVector<std::pair<MachineInstr*, unsigned /*NewOpc*/>, 4> OpsToUpdate;
3345   MachineBasicBlock::iterator E = CmpInstr->getParent()->end();
3346   for (++I; I != E; ++I) {
3347     const MachineInstr &Instr = *I;
3348     bool ModifyEFLAGS = Instr.modifiesRegister(X86::EFLAGS, TRI);
3349     bool UseEFLAGS = Instr.readsRegister(X86::EFLAGS, TRI);
3350     // We should check the usage if this instruction uses and updates EFLAGS.
3351     if (!UseEFLAGS && ModifyEFLAGS) {
3352       // It is safe to remove CmpInstr if EFLAGS is updated again.
3353       IsSafe = true;
3354       break;
3355     }
3356     if (!UseEFLAGS && !ModifyEFLAGS)
3357       continue;
3358
3359     // EFLAGS is used by this instruction.
3360     X86::CondCode OldCC;
3361     bool OpcIsSET = false;
3362     if (IsCmpZero || IsSwapped) {
3363       // We decode the condition code from opcode.
3364       if (Instr.isBranch())
3365         OldCC = getCondFromBranchOpc(Instr.getOpcode());
3366       else {
3367         OldCC = getCondFromSETOpc(Instr.getOpcode());
3368         if (OldCC != X86::COND_INVALID)
3369           OpcIsSET = true;
3370         else
3371           OldCC = X86::getCondFromCMovOpc(Instr.getOpcode());
3372       }
3373       if (OldCC == X86::COND_INVALID) return false;
3374     }
3375     if (IsCmpZero) {
3376       switch (OldCC) {
3377       default: break;
3378       case X86::COND_A: case X86::COND_AE:
3379       case X86::COND_B: case X86::COND_BE:
3380       case X86::COND_G: case X86::COND_GE:
3381       case X86::COND_L: case X86::COND_LE:
3382       case X86::COND_O: case X86::COND_NO:
3383         // CF and OF are used, we can't perform this optimization.
3384         return false;
3385       }
3386     } else if (IsSwapped) {
3387       // If we have SUB(r1, r2) and CMP(r2, r1), the condition code needs
3388       // to be changed from r2 > r1 to r1 < r2, from r2 < r1 to r1 > r2, etc.
3389       // We swap the condition code and synthesize the new opcode.
3390       X86::CondCode NewCC = getSwappedCondition(OldCC);
3391       if (NewCC == X86::COND_INVALID) return false;
3392
3393       // Synthesize the new opcode.
3394       bool HasMemoryOperand = Instr.hasOneMemOperand();
3395       unsigned NewOpc;
3396       if (Instr.isBranch())
3397         NewOpc = GetCondBranchFromCond(NewCC);
3398       else if(OpcIsSET)
3399         NewOpc = getSETFromCond(NewCC, HasMemoryOperand);
3400       else {
3401         unsigned DstReg = Instr.getOperand(0).getReg();
3402         NewOpc = getCMovFromCond(NewCC, MRI->getRegClass(DstReg)->getSize(),
3403                                  HasMemoryOperand);
3404       }
3405
3406       // Push the MachineInstr to OpsToUpdate.
3407       // If it is safe to remove CmpInstr, the condition code of these
3408       // instructions will be modified.
3409       OpsToUpdate.push_back(std::make_pair(&*I, NewOpc));
3410     }
3411     if (ModifyEFLAGS || Instr.killsRegister(X86::EFLAGS, TRI)) {
3412       // It is safe to remove CmpInstr if EFLAGS is updated again or killed.
3413       IsSafe = true;
3414       break;
3415     }
3416   }
3417
3418   // If EFLAGS is not killed nor re-defined, we should check whether it is
3419   // live-out. If it is live-out, do not optimize.
3420   if ((IsCmpZero || IsSwapped) && !IsSafe) {
3421     MachineBasicBlock *MBB = CmpInstr->getParent();
3422     for (MachineBasicBlock::succ_iterator SI = MBB->succ_begin(),
3423              SE = MBB->succ_end(); SI != SE; ++SI)
3424       if ((*SI)->isLiveIn(X86::EFLAGS))
3425         return false;
3426   }
3427
3428   // The instruction to be updated is either Sub or MI.
3429   Sub = IsCmpZero ? MI : Sub;
3430   // Move Movr0Inst to the place right before Sub.
3431   if (Movr0Inst) {
3432     Sub->getParent()->remove(Movr0Inst);
3433     Sub->getParent()->insert(MachineBasicBlock::iterator(Sub), Movr0Inst);
3434   }
3435
3436   // Make sure Sub instruction defines EFLAGS and mark the def live.
3437   unsigned LastOperand = Sub->getNumOperands() - 1;
3438   assert(Sub->getNumOperands() >= 2 &&
3439          Sub->getOperand(LastOperand).isReg() &&
3440          Sub->getOperand(LastOperand).getReg() == X86::EFLAGS &&
3441          "EFLAGS should be the last operand of SUB, ADD, OR, XOR, AND");
3442   Sub->getOperand(LastOperand).setIsDef(true);
3443   Sub->getOperand(LastOperand).setIsDead(false);
3444   CmpInstr->eraseFromParent();
3445
3446   // Modify the condition code of instructions in OpsToUpdate.
3447   for (unsigned i = 0, e = OpsToUpdate.size(); i < e; i++)
3448     OpsToUpdate[i].first->setDesc(get(OpsToUpdate[i].second));
3449   return true;
3450 }
3451
3452 /// optimizeLoadInstr - Try to remove the load by folding it to a register
3453 /// operand at the use. We fold the load instructions if load defines a virtual
3454 /// register, the virtual register is used once in the same BB, and the
3455 /// instructions in-between do not load or store, and have no side effects.
3456 MachineInstr* X86InstrInfo::
3457 optimizeLoadInstr(MachineInstr *MI, const MachineRegisterInfo *MRI,
3458                   unsigned &FoldAsLoadDefReg,
3459                   MachineInstr *&DefMI) const {
3460   if (FoldAsLoadDefReg == 0)
3461     return 0;
3462   // To be conservative, if there exists another load, clear the load candidate.
3463   if (MI->mayLoad()) {
3464     FoldAsLoadDefReg = 0;
3465     return 0;
3466   }
3467
3468   // Check whether we can move DefMI here.
3469   DefMI = MRI->getVRegDef(FoldAsLoadDefReg);
3470   assert(DefMI);
3471   bool SawStore = false;
3472   if (!DefMI->isSafeToMove(this, 0, SawStore))
3473     return 0;
3474
3475   // We try to commute MI if possible.
3476   unsigned IdxEnd = (MI->isCommutable()) ? 2 : 1;
3477   for (unsigned Idx = 0; Idx < IdxEnd; Idx++) {
3478     // Collect information about virtual register operands of MI.
3479     unsigned SrcOperandId = 0;
3480     bool FoundSrcOperand = false;
3481     for (unsigned i = 0, e = MI->getDesc().getNumOperands(); i != e; ++i) {
3482       MachineOperand &MO = MI->getOperand(i);
3483       if (!MO.isReg())
3484         continue;
3485       unsigned Reg = MO.getReg();
3486       if (Reg != FoldAsLoadDefReg)
3487         continue;
3488       // Do not fold if we have a subreg use or a def or multiple uses.
3489       if (MO.getSubReg() || MO.isDef() || FoundSrcOperand)
3490         return 0;
3491
3492       SrcOperandId = i;
3493       FoundSrcOperand = true;
3494     }
3495     if (!FoundSrcOperand) return 0;
3496
3497     // Check whether we can fold the def into SrcOperandId.
3498     SmallVector<unsigned, 8> Ops;
3499     Ops.push_back(SrcOperandId);
3500     MachineInstr *FoldMI = foldMemoryOperand(MI, Ops, DefMI);
3501     if (FoldMI) {
3502       FoldAsLoadDefReg = 0;
3503       return FoldMI;
3504     }
3505
3506     if (Idx == 1) {
3507       // MI was changed but it didn't help, commute it back!
3508       commuteInstruction(MI, false);
3509       return 0;
3510     }
3511
3512     // Check whether we can commute MI and enable folding.
3513     if (MI->isCommutable()) {
3514       MachineInstr *NewMI = commuteInstruction(MI, false);
3515       // Unable to commute.
3516       if (!NewMI) return 0;
3517       if (NewMI != MI) {
3518         // New instruction. It doesn't need to be kept.
3519         NewMI->eraseFromParent();
3520         return 0;
3521       }
3522     }
3523   }
3524   return 0;
3525 }
3526
3527 /// Expand2AddrUndef - Expand a single-def pseudo instruction to a two-addr
3528 /// instruction with two undef reads of the register being defined.  This is
3529 /// used for mapping:
3530 ///   %xmm4 = V_SET0
3531 /// to:
3532 ///   %xmm4 = PXORrr %xmm4<undef>, %xmm4<undef>
3533 ///
3534 static bool Expand2AddrUndef(MachineInstrBuilder &MIB,
3535                              const MCInstrDesc &Desc) {
3536   assert(Desc.getNumOperands() == 3 && "Expected two-addr instruction.");
3537   unsigned Reg = MIB->getOperand(0).getReg();
3538   MIB->setDesc(Desc);
3539
3540   // MachineInstr::addOperand() will insert explicit operands before any
3541   // implicit operands.
3542   MIB.addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
3543   // But we don't trust that.
3544   assert(MIB->getOperand(1).getReg() == Reg &&
3545          MIB->getOperand(2).getReg() == Reg && "Misplaced operand");
3546   return true;
3547 }
3548
3549 bool X86InstrInfo::expandPostRAPseudo(MachineBasicBlock::iterator MI) const {
3550   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
3551   MachineInstrBuilder MIB(*MI->getParent()->getParent(), MI);
3552   switch (MI->getOpcode()) {
3553   case X86::SETB_C8r:
3554     return Expand2AddrUndef(MIB, get(X86::SBB8rr));
3555   case X86::SETB_C16r:
3556     return Expand2AddrUndef(MIB, get(X86::SBB16rr));
3557   case X86::SETB_C32r:
3558     return Expand2AddrUndef(MIB, get(X86::SBB32rr));
3559   case X86::SETB_C64r:
3560     return Expand2AddrUndef(MIB, get(X86::SBB64rr));
3561   case X86::V_SET0:
3562   case X86::FsFLD0SS:
3563   case X86::FsFLD0SD:
3564     return Expand2AddrUndef(MIB, get(HasAVX ? X86::VXORPSrr : X86::XORPSrr));
3565   case X86::AVX_SET0:
3566     assert(HasAVX && "AVX not supported");
3567     return Expand2AddrUndef(MIB, get(X86::VXORPSYrr));
3568   case X86::V_SETALLONES:
3569     return Expand2AddrUndef(MIB, get(HasAVX ? X86::VPCMPEQDrr : X86::PCMPEQDrr));
3570   case X86::AVX2_SETALLONES:
3571     return Expand2AddrUndef(MIB, get(X86::VPCMPEQDYrr));
3572   case X86::TEST8ri_NOREX:
3573     MI->setDesc(get(X86::TEST8ri));
3574     return true;
3575   }
3576   return false;
3577 }
3578
3579 MachineInstr*
3580 X86InstrInfo::emitFrameIndexDebugValue(MachineFunction &MF,
3581                                        int FrameIx, uint64_t Offset,
3582                                        const MDNode *MDPtr,
3583                                        DebugLoc DL) const {
3584   X86AddressMode AM;
3585   AM.BaseType = X86AddressMode::FrameIndexBase;
3586   AM.Base.FrameIndex = FrameIx;
3587   MachineInstrBuilder MIB = BuildMI(MF, DL, get(X86::DBG_VALUE));
3588   addFullAddress(MIB, AM).addImm(Offset).addMetadata(MDPtr);
3589   return &*MIB;
3590 }
3591
3592 static MachineInstr *FuseTwoAddrInst(MachineFunction &MF, unsigned Opcode,
3593                                      const SmallVectorImpl<MachineOperand> &MOs,
3594                                      MachineInstr *MI,
3595                                      const TargetInstrInfo &TII) {
3596   // Create the base instruction with the memory operand as the first part.
3597   // Omit the implicit operands, something BuildMI can't do.
3598   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
3599                                               MI->getDebugLoc(), true);
3600   MachineInstrBuilder MIB(MF, NewMI);
3601   unsigned NumAddrOps = MOs.size();
3602   for (unsigned i = 0; i != NumAddrOps; ++i)
3603     MIB.addOperand(MOs[i]);
3604   if (NumAddrOps < 4)  // FrameIndex only
3605     addOffset(MIB, 0);
3606
3607   // Loop over the rest of the ri operands, converting them over.
3608   unsigned NumOps = MI->getDesc().getNumOperands()-2;
3609   for (unsigned i = 0; i != NumOps; ++i) {
3610     MachineOperand &MO = MI->getOperand(i+2);
3611     MIB.addOperand(MO);
3612   }
3613   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
3614     MachineOperand &MO = MI->getOperand(i);
3615     MIB.addOperand(MO);
3616   }
3617   return MIB;
3618 }
3619
3620 static MachineInstr *FuseInst(MachineFunction &MF,
3621                               unsigned Opcode, unsigned OpNo,
3622                               const SmallVectorImpl<MachineOperand> &MOs,
3623                               MachineInstr *MI, const TargetInstrInfo &TII) {
3624   // Omit the implicit operands, something BuildMI can't do.
3625   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
3626                                               MI->getDebugLoc(), true);
3627   MachineInstrBuilder MIB(MF, NewMI);
3628
3629   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
3630     MachineOperand &MO = MI->getOperand(i);
3631     if (i == OpNo) {
3632       assert(MO.isReg() && "Expected to fold into reg operand!");
3633       unsigned NumAddrOps = MOs.size();
3634       for (unsigned i = 0; i != NumAddrOps; ++i)
3635         MIB.addOperand(MOs[i]);
3636       if (NumAddrOps < 4)  // FrameIndex only
3637         addOffset(MIB, 0);
3638     } else {
3639       MIB.addOperand(MO);
3640     }
3641   }
3642   return MIB;
3643 }
3644
3645 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
3646                                 const SmallVectorImpl<MachineOperand> &MOs,
3647                                 MachineInstr *MI) {
3648   MachineFunction &MF = *MI->getParent()->getParent();
3649   MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), TII.get(Opcode));
3650
3651   unsigned NumAddrOps = MOs.size();
3652   for (unsigned i = 0; i != NumAddrOps; ++i)
3653     MIB.addOperand(MOs[i]);
3654   if (NumAddrOps < 4)  // FrameIndex only
3655     addOffset(MIB, 0);
3656   return MIB.addImm(0);
3657 }
3658
3659 MachineInstr*
3660 X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
3661                                     MachineInstr *MI, unsigned i,
3662                                     const SmallVectorImpl<MachineOperand> &MOs,
3663                                     unsigned Size, unsigned Align) const {
3664   const DenseMap<unsigned, std::pair<unsigned,unsigned> > *OpcodeTablePtr = 0;
3665   bool isTwoAddrFold = false;
3666   unsigned NumOps = MI->getDesc().getNumOperands();
3667   bool isTwoAddr = NumOps > 1 &&
3668     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
3669
3670   // FIXME: AsmPrinter doesn't know how to handle
3671   // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
3672   if (MI->getOpcode() == X86::ADD32ri &&
3673       MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
3674     return NULL;
3675
3676   MachineInstr *NewMI = NULL;
3677   // Folding a memory location into the two-address part of a two-address
3678   // instruction is different than folding it other places.  It requires
3679   // replacing the *two* registers with the memory location.
3680   if (isTwoAddr && NumOps >= 2 && i < 2 &&
3681       MI->getOperand(0).isReg() &&
3682       MI->getOperand(1).isReg() &&
3683       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) {
3684     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
3685     isTwoAddrFold = true;
3686   } else if (i == 0) { // If operand 0
3687     unsigned Opc = 0;
3688     switch (MI->getOpcode()) {
3689     default: break;
3690     case X86::MOV64r0: Opc = X86::MOV64mi32; break;
3691     case X86::MOV32r0: Opc = X86::MOV32mi;   break;
3692     case X86::MOV16r0: Opc = X86::MOV16mi;   break;
3693     case X86::MOV8r0:  Opc = X86::MOV8mi;    break;
3694     }
3695     if (Opc)
3696        NewMI = MakeM0Inst(*this, Opc, MOs, MI);
3697     if (NewMI)
3698       return NewMI;
3699
3700     OpcodeTablePtr = &RegOp2MemOpTable0;
3701   } else if (i == 1) {
3702     OpcodeTablePtr = &RegOp2MemOpTable1;
3703   } else if (i == 2) {
3704     OpcodeTablePtr = &RegOp2MemOpTable2;
3705   } else if (i == 3) {
3706     OpcodeTablePtr = &RegOp2MemOpTable3;
3707   }
3708
3709   // If table selected...
3710   if (OpcodeTablePtr) {
3711     // Find the Opcode to fuse
3712     DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3713       OpcodeTablePtr->find(MI->getOpcode());
3714     if (I != OpcodeTablePtr->end()) {
3715       unsigned Opcode = I->second.first;
3716       unsigned MinAlign = (I->second.second & TB_ALIGN_MASK) >> TB_ALIGN_SHIFT;
3717       if (Align < MinAlign)
3718         return NULL;
3719       bool NarrowToMOV32rm = false;
3720       if (Size) {
3721         unsigned RCSize = getRegClass(MI->getDesc(), i, &RI, MF)->getSize();
3722         if (Size < RCSize) {
3723           // Check if it's safe to fold the load. If the size of the object is
3724           // narrower than the load width, then it's not.
3725           if (Opcode != X86::MOV64rm || RCSize != 8 || Size != 4)
3726             return NULL;
3727           // If this is a 64-bit load, but the spill slot is 32, then we can do
3728           // a 32-bit load which is implicitly zero-extended. This likely is due
3729           // to liveintervalanalysis remat'ing a load from stack slot.
3730           if (MI->getOperand(0).getSubReg() || MI->getOperand(1).getSubReg())
3731             return NULL;
3732           Opcode = X86::MOV32rm;
3733           NarrowToMOV32rm = true;
3734         }
3735       }
3736
3737       if (isTwoAddrFold)
3738         NewMI = FuseTwoAddrInst(MF, Opcode, MOs, MI, *this);
3739       else
3740         NewMI = FuseInst(MF, Opcode, i, MOs, MI, *this);
3741
3742       if (NarrowToMOV32rm) {
3743         // If this is the special case where we use a MOV32rm to load a 32-bit
3744         // value and zero-extend the top bits. Change the destination register
3745         // to a 32-bit one.
3746         unsigned DstReg = NewMI->getOperand(0).getReg();
3747         if (TargetRegisterInfo::isPhysicalRegister(DstReg))
3748           NewMI->getOperand(0).setReg(RI.getSubReg(DstReg,
3749                                                    X86::sub_32bit));
3750         else
3751           NewMI->getOperand(0).setSubReg(X86::sub_32bit);
3752       }
3753       return NewMI;
3754     }
3755   }
3756
3757   // No fusion
3758   if (PrintFailedFusing && !MI->isCopy())
3759     dbgs() << "We failed to fuse operand " << i << " in " << *MI;
3760   return NULL;
3761 }
3762
3763 /// hasPartialRegUpdate - Return true for all instructions that only update
3764 /// the first 32 or 64-bits of the destination register and leave the rest
3765 /// unmodified. This can be used to avoid folding loads if the instructions
3766 /// only update part of the destination register, and the non-updated part is
3767 /// not needed. e.g. cvtss2sd, sqrtss. Unfolding the load from these
3768 /// instructions breaks the partial register dependency and it can improve
3769 /// performance. e.g.:
3770 ///
3771 ///   movss (%rdi), %xmm0
3772 ///   cvtss2sd %xmm0, %xmm0
3773 ///
3774 /// Instead of
3775 ///   cvtss2sd (%rdi), %xmm0
3776 ///
3777 /// FIXME: This should be turned into a TSFlags.
3778 ///
3779 static bool hasPartialRegUpdate(unsigned Opcode) {
3780   switch (Opcode) {
3781   case X86::CVTSI2SSrr:
3782   case X86::CVTSI2SS64rr:
3783   case X86::CVTSI2SDrr:
3784   case X86::CVTSI2SD64rr:
3785   case X86::CVTSD2SSrr:
3786   case X86::Int_CVTSD2SSrr:
3787   case X86::CVTSS2SDrr:
3788   case X86::Int_CVTSS2SDrr:
3789   case X86::RCPSSr:
3790   case X86::RCPSSr_Int:
3791   case X86::ROUNDSDr:
3792   case X86::ROUNDSDr_Int:
3793   case X86::ROUNDSSr:
3794   case X86::ROUNDSSr_Int:
3795   case X86::RSQRTSSr:
3796   case X86::RSQRTSSr_Int:
3797   case X86::SQRTSSr:
3798   case X86::SQRTSSr_Int:
3799   // AVX encoded versions
3800   case X86::VCVTSD2SSrr:
3801   case X86::Int_VCVTSD2SSrr:
3802   case X86::VCVTSS2SDrr:
3803   case X86::Int_VCVTSS2SDrr:
3804   case X86::VRCPSSr:
3805   case X86::VROUNDSDr:
3806   case X86::VROUNDSDr_Int:
3807   case X86::VROUNDSSr:
3808   case X86::VROUNDSSr_Int:
3809   case X86::VRSQRTSSr:
3810   case X86::VSQRTSSr:
3811     return true;
3812   }
3813
3814   return false;
3815 }
3816
3817 /// getPartialRegUpdateClearance - Inform the ExeDepsFix pass how many idle
3818 /// instructions we would like before a partial register update.
3819 unsigned X86InstrInfo::
3820 getPartialRegUpdateClearance(const MachineInstr *MI, unsigned OpNum,
3821                              const TargetRegisterInfo *TRI) const {
3822   if (OpNum != 0 || !hasPartialRegUpdate(MI->getOpcode()))
3823     return 0;
3824
3825   // If MI is marked as reading Reg, the partial register update is wanted.
3826   const MachineOperand &MO = MI->getOperand(0);
3827   unsigned Reg = MO.getReg();
3828   if (TargetRegisterInfo::isVirtualRegister(Reg)) {
3829     if (MO.readsReg() || MI->readsVirtualRegister(Reg))
3830       return 0;
3831   } else {
3832     if (MI->readsRegister(Reg, TRI))
3833       return 0;
3834   }
3835
3836   // If any of the preceding 16 instructions are reading Reg, insert a
3837   // dependency breaking instruction.  The magic number is based on a few
3838   // Nehalem experiments.
3839   return 16;
3840 }
3841
3842 void X86InstrInfo::
3843 breakPartialRegDependency(MachineBasicBlock::iterator MI, unsigned OpNum,
3844                           const TargetRegisterInfo *TRI) const {
3845   unsigned Reg = MI->getOperand(OpNum).getReg();
3846   if (X86::VR128RegClass.contains(Reg)) {
3847     // These instructions are all floating point domain, so xorps is the best
3848     // choice.
3849     bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
3850     unsigned Opc = HasAVX ? X86::VXORPSrr : X86::XORPSrr;
3851     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(Opc), Reg)
3852       .addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
3853   } else if (X86::VR256RegClass.contains(Reg)) {
3854     // Use vxorps to clear the full ymm register.
3855     // It wants to read and write the xmm sub-register.
3856     unsigned XReg = TRI->getSubReg(Reg, X86::sub_xmm);
3857     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(X86::VXORPSrr), XReg)
3858       .addReg(XReg, RegState::Undef).addReg(XReg, RegState::Undef)
3859       .addReg(Reg, RegState::ImplicitDefine);
3860   } else
3861     return;
3862   MI->addRegisterKilled(Reg, TRI, true);
3863 }
3864
3865 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
3866                                                   MachineInstr *MI,
3867                                            const SmallVectorImpl<unsigned> &Ops,
3868                                                   int FrameIndex) const {
3869   // Check switch flag
3870   if (NoFusing) return NULL;
3871
3872   // Unless optimizing for size, don't fold to avoid partial
3873   // register update stalls
3874   if (!MF.getFunction()->getFnAttributes().
3875         hasAttribute(Attribute::OptimizeForSize) &&
3876       hasPartialRegUpdate(MI->getOpcode()))
3877     return 0;
3878
3879   const MachineFrameInfo *MFI = MF.getFrameInfo();
3880   unsigned Size = MFI->getObjectSize(FrameIndex);
3881   unsigned Alignment = MFI->getObjectAlignment(FrameIndex);
3882   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
3883     unsigned NewOpc = 0;
3884     unsigned RCSize = 0;
3885     switch (MI->getOpcode()) {
3886     default: return NULL;
3887     case X86::TEST8rr:  NewOpc = X86::CMP8ri; RCSize = 1; break;
3888     case X86::TEST16rr: NewOpc = X86::CMP16ri8; RCSize = 2; break;
3889     case X86::TEST32rr: NewOpc = X86::CMP32ri8; RCSize = 4; break;
3890     case X86::TEST64rr: NewOpc = X86::CMP64ri8; RCSize = 8; break;
3891     }
3892     // Check if it's safe to fold the load. If the size of the object is
3893     // narrower than the load width, then it's not.
3894     if (Size < RCSize)
3895       return NULL;
3896     // Change to CMPXXri r, 0 first.
3897     MI->setDesc(get(NewOpc));
3898     MI->getOperand(1).ChangeToImmediate(0);
3899   } else if (Ops.size() != 1)
3900     return NULL;
3901
3902   SmallVector<MachineOperand,4> MOs;
3903   MOs.push_back(MachineOperand::CreateFI(FrameIndex));
3904   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, Size, Alignment);
3905 }
3906
3907 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
3908                                                   MachineInstr *MI,
3909                                            const SmallVectorImpl<unsigned> &Ops,
3910                                                   MachineInstr *LoadMI) const {
3911   // Check switch flag
3912   if (NoFusing) return NULL;
3913
3914   // Unless optimizing for size, don't fold to avoid partial
3915   // register update stalls
3916   if (!MF.getFunction()->getFnAttributes().
3917         hasAttribute(Attribute::OptimizeForSize) &&
3918       hasPartialRegUpdate(MI->getOpcode()))
3919     return 0;
3920
3921   // Determine the alignment of the load.
3922   unsigned Alignment = 0;
3923   if (LoadMI->hasOneMemOperand())
3924     Alignment = (*LoadMI->memoperands_begin())->getAlignment();
3925   else
3926     switch (LoadMI->getOpcode()) {
3927     case X86::AVX2_SETALLONES:
3928     case X86::AVX_SET0:
3929       Alignment = 32;
3930       break;
3931     case X86::V_SET0:
3932     case X86::V_SETALLONES:
3933       Alignment = 16;
3934       break;
3935     case X86::FsFLD0SD:
3936       Alignment = 8;
3937       break;
3938     case X86::FsFLD0SS:
3939       Alignment = 4;
3940       break;
3941     default:
3942       return 0;
3943     }
3944   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
3945     unsigned NewOpc = 0;
3946     switch (MI->getOpcode()) {
3947     default: return NULL;
3948     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
3949     case X86::TEST16rr: NewOpc = X86::CMP16ri8; break;
3950     case X86::TEST32rr: NewOpc = X86::CMP32ri8; break;
3951     case X86::TEST64rr: NewOpc = X86::CMP64ri8; break;
3952     }
3953     // Change to CMPXXri r, 0 first.
3954     MI->setDesc(get(NewOpc));
3955     MI->getOperand(1).ChangeToImmediate(0);
3956   } else if (Ops.size() != 1)
3957     return NULL;
3958
3959   // Make sure the subregisters match.
3960   // Otherwise we risk changing the size of the load.
3961   if (LoadMI->getOperand(0).getSubReg() != MI->getOperand(Ops[0]).getSubReg())
3962     return NULL;
3963
3964   SmallVector<MachineOperand,X86::AddrNumOperands> MOs;
3965   switch (LoadMI->getOpcode()) {
3966   case X86::V_SET0:
3967   case X86::V_SETALLONES:
3968   case X86::AVX2_SETALLONES:
3969   case X86::AVX_SET0:
3970   case X86::FsFLD0SD:
3971   case X86::FsFLD0SS: {
3972     // Folding a V_SET0 or V_SETALLONES as a load, to ease register pressure.
3973     // Create a constant-pool entry and operands to load from it.
3974
3975     // Medium and large mode can't fold loads this way.
3976     if (TM.getCodeModel() != CodeModel::Small &&
3977         TM.getCodeModel() != CodeModel::Kernel)
3978       return NULL;
3979
3980     // x86-32 PIC requires a PIC base register for constant pools.
3981     unsigned PICBase = 0;
3982     if (TM.getRelocationModel() == Reloc::PIC_) {
3983       if (TM.getSubtarget<X86Subtarget>().is64Bit())
3984         PICBase = X86::RIP;
3985       else
3986         // FIXME: PICBase = getGlobalBaseReg(&MF);
3987         // This doesn't work for several reasons.
3988         // 1. GlobalBaseReg may have been spilled.
3989         // 2. It may not be live at MI.
3990         return NULL;
3991     }
3992
3993     // Create a constant-pool entry.
3994     MachineConstantPool &MCP = *MF.getConstantPool();
3995     Type *Ty;
3996     unsigned Opc = LoadMI->getOpcode();
3997     if (Opc == X86::FsFLD0SS)
3998       Ty = Type::getFloatTy(MF.getFunction()->getContext());
3999     else if (Opc == X86::FsFLD0SD)
4000       Ty = Type::getDoubleTy(MF.getFunction()->getContext());
4001     else if (Opc == X86::AVX2_SETALLONES || Opc == X86::AVX_SET0)
4002       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 8);
4003     else
4004       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 4);
4005
4006     bool IsAllOnes = (Opc == X86::V_SETALLONES || Opc == X86::AVX2_SETALLONES);
4007     const Constant *C = IsAllOnes ? Constant::getAllOnesValue(Ty) :
4008                                     Constant::getNullValue(Ty);
4009     unsigned CPI = MCP.getConstantPoolIndex(C, Alignment);
4010
4011     // Create operands to load from the constant pool entry.
4012     MOs.push_back(MachineOperand::CreateReg(PICBase, false));
4013     MOs.push_back(MachineOperand::CreateImm(1));
4014     MOs.push_back(MachineOperand::CreateReg(0, false));
4015     MOs.push_back(MachineOperand::CreateCPI(CPI, 0));
4016     MOs.push_back(MachineOperand::CreateReg(0, false));
4017     break;
4018   }
4019   default: {
4020     if ((LoadMI->getOpcode() == X86::MOVSSrm ||
4021          LoadMI->getOpcode() == X86::VMOVSSrm) &&
4022         MF.getRegInfo().getRegClass(LoadMI->getOperand(0).getReg())->getSize()
4023           > 4)
4024       // These instructions only load 32 bits, we can't fold them if the
4025       // destination register is wider than 32 bits (4 bytes).
4026       return NULL;
4027     if ((LoadMI->getOpcode() == X86::MOVSDrm ||
4028          LoadMI->getOpcode() == X86::VMOVSDrm) &&
4029         MF.getRegInfo().getRegClass(LoadMI->getOperand(0).getReg())->getSize()
4030           > 8)
4031       // These instructions only load 64 bits, we can't fold them if the
4032       // destination register is wider than 64 bits (8 bytes).
4033       return NULL;
4034
4035     // Folding a normal load. Just copy the load's address operands.
4036     unsigned NumOps = LoadMI->getDesc().getNumOperands();
4037     for (unsigned i = NumOps - X86::AddrNumOperands; i != NumOps; ++i)
4038       MOs.push_back(LoadMI->getOperand(i));
4039     break;
4040   }
4041   }
4042   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, 0, Alignment);
4043 }
4044
4045
4046 bool X86InstrInfo::canFoldMemoryOperand(const MachineInstr *MI,
4047                                   const SmallVectorImpl<unsigned> &Ops) const {
4048   // Check switch flag
4049   if (NoFusing) return 0;
4050
4051   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
4052     switch (MI->getOpcode()) {
4053     default: return false;
4054     case X86::TEST8rr:
4055     case X86::TEST16rr:
4056     case X86::TEST32rr:
4057     case X86::TEST64rr:
4058       return true;
4059     case X86::ADD32ri:
4060       // FIXME: AsmPrinter doesn't know how to handle
4061       // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
4062       if (MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
4063         return false;
4064       break;
4065     }
4066   }
4067
4068   if (Ops.size() != 1)
4069     return false;
4070
4071   unsigned OpNum = Ops[0];
4072   unsigned Opc = MI->getOpcode();
4073   unsigned NumOps = MI->getDesc().getNumOperands();
4074   bool isTwoAddr = NumOps > 1 &&
4075     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
4076
4077   // Folding a memory location into the two-address part of a two-address
4078   // instruction is different than folding it other places.  It requires
4079   // replacing the *two* registers with the memory location.
4080   const DenseMap<unsigned, std::pair<unsigned,unsigned> > *OpcodeTablePtr = 0;
4081   if (isTwoAddr && NumOps >= 2 && OpNum < 2) {
4082     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
4083   } else if (OpNum == 0) { // If operand 0
4084     switch (Opc) {
4085     case X86::MOV8r0:
4086     case X86::MOV16r0:
4087     case X86::MOV32r0:
4088     case X86::MOV64r0: return true;
4089     default: break;
4090     }
4091     OpcodeTablePtr = &RegOp2MemOpTable0;
4092   } else if (OpNum == 1) {
4093     OpcodeTablePtr = &RegOp2MemOpTable1;
4094   } else if (OpNum == 2) {
4095     OpcodeTablePtr = &RegOp2MemOpTable2;
4096   } else if (OpNum == 3) {
4097     OpcodeTablePtr = &RegOp2MemOpTable3;
4098   }
4099
4100   if (OpcodeTablePtr && OpcodeTablePtr->count(Opc))
4101     return true;
4102   return TargetInstrInfo::canFoldMemoryOperand(MI, Ops);
4103 }
4104
4105 bool X86InstrInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
4106                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
4107                                 SmallVectorImpl<MachineInstr*> &NewMIs) const {
4108   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
4109     MemOp2RegOpTable.find(MI->getOpcode());
4110   if (I == MemOp2RegOpTable.end())
4111     return false;
4112   unsigned Opc = I->second.first;
4113   unsigned Index = I->second.second & TB_INDEX_MASK;
4114   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
4115   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
4116   if (UnfoldLoad && !FoldedLoad)
4117     return false;
4118   UnfoldLoad &= FoldedLoad;
4119   if (UnfoldStore && !FoldedStore)
4120     return false;
4121   UnfoldStore &= FoldedStore;
4122
4123   const MCInstrDesc &MCID = get(Opc);
4124   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
4125   if (!MI->hasOneMemOperand() &&
4126       RC == &X86::VR128RegClass &&
4127       !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
4128     // Without memoperands, loadRegFromAddr and storeRegToStackSlot will
4129     // conservatively assume the address is unaligned. That's bad for
4130     // performance.
4131     return false;
4132   SmallVector<MachineOperand, X86::AddrNumOperands> AddrOps;
4133   SmallVector<MachineOperand,2> BeforeOps;
4134   SmallVector<MachineOperand,2> AfterOps;
4135   SmallVector<MachineOperand,4> ImpOps;
4136   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
4137     MachineOperand &Op = MI->getOperand(i);
4138     if (i >= Index && i < Index + X86::AddrNumOperands)
4139       AddrOps.push_back(Op);
4140     else if (Op.isReg() && Op.isImplicit())
4141       ImpOps.push_back(Op);
4142     else if (i < Index)
4143       BeforeOps.push_back(Op);
4144     else if (i > Index)
4145       AfterOps.push_back(Op);
4146   }
4147
4148   // Emit the load instruction.
4149   if (UnfoldLoad) {
4150     std::pair<MachineInstr::mmo_iterator,
4151               MachineInstr::mmo_iterator> MMOs =
4152       MF.extractLoadMemRefs(MI->memoperands_begin(),
4153                             MI->memoperands_end());
4154     loadRegFromAddr(MF, Reg, AddrOps, RC, MMOs.first, MMOs.second, NewMIs);
4155     if (UnfoldStore) {
4156       // Address operands cannot be marked isKill.
4157       for (unsigned i = 1; i != 1 + X86::AddrNumOperands; ++i) {
4158         MachineOperand &MO = NewMIs[0]->getOperand(i);
4159         if (MO.isReg())
4160           MO.setIsKill(false);
4161       }
4162     }
4163   }
4164
4165   // Emit the data processing instruction.
4166   MachineInstr *DataMI = MF.CreateMachineInstr(MCID, MI->getDebugLoc(), true);
4167   MachineInstrBuilder MIB(MF, DataMI);
4168
4169   if (FoldedStore)
4170     MIB.addReg(Reg, RegState::Define);
4171   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
4172     MIB.addOperand(BeforeOps[i]);
4173   if (FoldedLoad)
4174     MIB.addReg(Reg);
4175   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
4176     MIB.addOperand(AfterOps[i]);
4177   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
4178     MachineOperand &MO = ImpOps[i];
4179     MIB.addReg(MO.getReg(),
4180                getDefRegState(MO.isDef()) |
4181                RegState::Implicit |
4182                getKillRegState(MO.isKill()) |
4183                getDeadRegState(MO.isDead()) |
4184                getUndefRegState(MO.isUndef()));
4185   }
4186   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
4187   switch (DataMI->getOpcode()) {
4188   default: break;
4189   case X86::CMP64ri32:
4190   case X86::CMP64ri8:
4191   case X86::CMP32ri:
4192   case X86::CMP32ri8:
4193   case X86::CMP16ri:
4194   case X86::CMP16ri8:
4195   case X86::CMP8ri: {
4196     MachineOperand &MO0 = DataMI->getOperand(0);
4197     MachineOperand &MO1 = DataMI->getOperand(1);
4198     if (MO1.getImm() == 0) {
4199       unsigned NewOpc;
4200       switch (DataMI->getOpcode()) {
4201       default: llvm_unreachable("Unreachable!");
4202       case X86::CMP64ri8:
4203       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
4204       case X86::CMP32ri8:
4205       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
4206       case X86::CMP16ri8:
4207       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
4208       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
4209       }
4210       DataMI->setDesc(get(NewOpc));
4211       MO1.ChangeToRegister(MO0.getReg(), false);
4212     }
4213   }
4214   }
4215   NewMIs.push_back(DataMI);
4216
4217   // Emit the store instruction.
4218   if (UnfoldStore) {
4219     const TargetRegisterClass *DstRC = getRegClass(MCID, 0, &RI, MF);
4220     std::pair<MachineInstr::mmo_iterator,
4221               MachineInstr::mmo_iterator> MMOs =
4222       MF.extractStoreMemRefs(MI->memoperands_begin(),
4223                              MI->memoperands_end());
4224     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, MMOs.first, MMOs.second, NewMIs);
4225   }
4226
4227   return true;
4228 }
4229
4230 bool
4231 X86InstrInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
4232                                   SmallVectorImpl<SDNode*> &NewNodes) const {
4233   if (!N->isMachineOpcode())
4234     return false;
4235
4236   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
4237     MemOp2RegOpTable.find(N->getMachineOpcode());
4238   if (I == MemOp2RegOpTable.end())
4239     return false;
4240   unsigned Opc = I->second.first;
4241   unsigned Index = I->second.second & TB_INDEX_MASK;
4242   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
4243   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
4244   const MCInstrDesc &MCID = get(Opc);
4245   MachineFunction &MF = DAG.getMachineFunction();
4246   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
4247   unsigned NumDefs = MCID.NumDefs;
4248   std::vector<SDValue> AddrOps;
4249   std::vector<SDValue> BeforeOps;
4250   std::vector<SDValue> AfterOps;
4251   DebugLoc dl = N->getDebugLoc();
4252   unsigned NumOps = N->getNumOperands();
4253   for (unsigned i = 0; i != NumOps-1; ++i) {
4254     SDValue Op = N->getOperand(i);
4255     if (i >= Index-NumDefs && i < Index-NumDefs + X86::AddrNumOperands)
4256       AddrOps.push_back(Op);
4257     else if (i < Index-NumDefs)
4258       BeforeOps.push_back(Op);
4259     else if (i > Index-NumDefs)
4260       AfterOps.push_back(Op);
4261   }
4262   SDValue Chain = N->getOperand(NumOps-1);
4263   AddrOps.push_back(Chain);
4264
4265   // Emit the load instruction.
4266   SDNode *Load = 0;
4267   if (FoldedLoad) {
4268     EVT VT = *RC->vt_begin();
4269     std::pair<MachineInstr::mmo_iterator,
4270               MachineInstr::mmo_iterator> MMOs =
4271       MF.extractLoadMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
4272                             cast<MachineSDNode>(N)->memoperands_end());
4273     if (!(*MMOs.first) &&
4274         RC == &X86::VR128RegClass &&
4275         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
4276       // Do not introduce a slow unaligned load.
4277       return false;
4278     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
4279     bool isAligned = (*MMOs.first) &&
4280                      (*MMOs.first)->getAlignment() >= Alignment;
4281     Load = DAG.getMachineNode(getLoadRegOpcode(0, RC, isAligned, TM), dl,
4282                               VT, MVT::Other, &AddrOps[0], AddrOps.size());
4283     NewNodes.push_back(Load);
4284
4285     // Preserve memory reference information.
4286     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
4287   }
4288
4289   // Emit the data processing instruction.
4290   std::vector<EVT> VTs;
4291   const TargetRegisterClass *DstRC = 0;
4292   if (MCID.getNumDefs() > 0) {
4293     DstRC = getRegClass(MCID, 0, &RI, MF);
4294     VTs.push_back(*DstRC->vt_begin());
4295   }
4296   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
4297     EVT VT = N->getValueType(i);
4298     if (VT != MVT::Other && i >= (unsigned)MCID.getNumDefs())
4299       VTs.push_back(VT);
4300   }
4301   if (Load)
4302     BeforeOps.push_back(SDValue(Load, 0));
4303   std::copy(AfterOps.begin(), AfterOps.end(), std::back_inserter(BeforeOps));
4304   SDNode *NewNode= DAG.getMachineNode(Opc, dl, VTs, &BeforeOps[0],
4305                                       BeforeOps.size());
4306   NewNodes.push_back(NewNode);
4307
4308   // Emit the store instruction.
4309   if (FoldedStore) {
4310     AddrOps.pop_back();
4311     AddrOps.push_back(SDValue(NewNode, 0));
4312     AddrOps.push_back(Chain);
4313     std::pair<MachineInstr::mmo_iterator,
4314               MachineInstr::mmo_iterator> MMOs =
4315       MF.extractStoreMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
4316                              cast<MachineSDNode>(N)->memoperands_end());
4317     if (!(*MMOs.first) &&
4318         RC == &X86::VR128RegClass &&
4319         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
4320       // Do not introduce a slow unaligned store.
4321       return false;
4322     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
4323     bool isAligned = (*MMOs.first) &&
4324                      (*MMOs.first)->getAlignment() >= Alignment;
4325     SDNode *Store = DAG.getMachineNode(getStoreRegOpcode(0, DstRC,
4326                                                          isAligned, TM),
4327                                        dl, MVT::Other,
4328                                        &AddrOps[0], AddrOps.size());
4329     NewNodes.push_back(Store);
4330
4331     // Preserve memory reference information.
4332     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
4333   }
4334
4335   return true;
4336 }
4337
4338 unsigned X86InstrInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
4339                                       bool UnfoldLoad, bool UnfoldStore,
4340                                       unsigned *LoadRegIndex) const {
4341   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
4342     MemOp2RegOpTable.find(Opc);
4343   if (I == MemOp2RegOpTable.end())
4344     return 0;
4345   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
4346   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
4347   if (UnfoldLoad && !FoldedLoad)
4348     return 0;
4349   if (UnfoldStore && !FoldedStore)
4350     return 0;
4351   if (LoadRegIndex)
4352     *LoadRegIndex = I->second.second & TB_INDEX_MASK;
4353   return I->second.first;
4354 }
4355
4356 bool
4357 X86InstrInfo::areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
4358                                      int64_t &Offset1, int64_t &Offset2) const {
4359   if (!Load1->isMachineOpcode() || !Load2->isMachineOpcode())
4360     return false;
4361   unsigned Opc1 = Load1->getMachineOpcode();
4362   unsigned Opc2 = Load2->getMachineOpcode();
4363   switch (Opc1) {
4364   default: return false;
4365   case X86::MOV8rm:
4366   case X86::MOV16rm:
4367   case X86::MOV32rm:
4368   case X86::MOV64rm:
4369   case X86::LD_Fp32m:
4370   case X86::LD_Fp64m:
4371   case X86::LD_Fp80m:
4372   case X86::MOVSSrm:
4373   case X86::MOVSDrm:
4374   case X86::MMX_MOVD64rm:
4375   case X86::MMX_MOVQ64rm:
4376   case X86::FsMOVAPSrm:
4377   case X86::FsMOVAPDrm:
4378   case X86::MOVAPSrm:
4379   case X86::MOVUPSrm:
4380   case X86::MOVAPDrm:
4381   case X86::MOVDQArm:
4382   case X86::MOVDQUrm:
4383   // AVX load instructions
4384   case X86::VMOVSSrm:
4385   case X86::VMOVSDrm:
4386   case X86::FsVMOVAPSrm:
4387   case X86::FsVMOVAPDrm:
4388   case X86::VMOVAPSrm:
4389   case X86::VMOVUPSrm:
4390   case X86::VMOVAPDrm:
4391   case X86::VMOVDQArm:
4392   case X86::VMOVDQUrm:
4393   case X86::VMOVAPSYrm:
4394   case X86::VMOVUPSYrm:
4395   case X86::VMOVAPDYrm:
4396   case X86::VMOVDQAYrm:
4397   case X86::VMOVDQUYrm:
4398     break;
4399   }
4400   switch (Opc2) {
4401   default: return false;
4402   case X86::MOV8rm:
4403   case X86::MOV16rm:
4404   case X86::MOV32rm:
4405   case X86::MOV64rm:
4406   case X86::LD_Fp32m:
4407   case X86::LD_Fp64m:
4408   case X86::LD_Fp80m:
4409   case X86::MOVSSrm:
4410   case X86::MOVSDrm:
4411   case X86::MMX_MOVD64rm:
4412   case X86::MMX_MOVQ64rm:
4413   case X86::FsMOVAPSrm:
4414   case X86::FsMOVAPDrm:
4415   case X86::MOVAPSrm:
4416   case X86::MOVUPSrm:
4417   case X86::MOVAPDrm:
4418   case X86::MOVDQArm:
4419   case X86::MOVDQUrm:
4420   // AVX load instructions
4421   case X86::VMOVSSrm:
4422   case X86::VMOVSDrm:
4423   case X86::FsVMOVAPSrm:
4424   case X86::FsVMOVAPDrm:
4425   case X86::VMOVAPSrm:
4426   case X86::VMOVUPSrm:
4427   case X86::VMOVAPDrm:
4428   case X86::VMOVDQArm:
4429   case X86::VMOVDQUrm:
4430   case X86::VMOVAPSYrm:
4431   case X86::VMOVUPSYrm:
4432   case X86::VMOVAPDYrm:
4433   case X86::VMOVDQAYrm:
4434   case X86::VMOVDQUYrm:
4435     break;
4436   }
4437
4438   // Check if chain operands and base addresses match.
4439   if (Load1->getOperand(0) != Load2->getOperand(0) ||
4440       Load1->getOperand(5) != Load2->getOperand(5))
4441     return false;
4442   // Segment operands should match as well.
4443   if (Load1->getOperand(4) != Load2->getOperand(4))
4444     return false;
4445   // Scale should be 1, Index should be Reg0.
4446   if (Load1->getOperand(1) == Load2->getOperand(1) &&
4447       Load1->getOperand(2) == Load2->getOperand(2)) {
4448     if (cast<ConstantSDNode>(Load1->getOperand(1))->getZExtValue() != 1)
4449       return false;
4450
4451     // Now let's examine the displacements.
4452     if (isa<ConstantSDNode>(Load1->getOperand(3)) &&
4453         isa<ConstantSDNode>(Load2->getOperand(3))) {
4454       Offset1 = cast<ConstantSDNode>(Load1->getOperand(3))->getSExtValue();
4455       Offset2 = cast<ConstantSDNode>(Load2->getOperand(3))->getSExtValue();
4456       return true;
4457     }
4458   }
4459   return false;
4460 }
4461
4462 bool X86InstrInfo::shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
4463                                            int64_t Offset1, int64_t Offset2,
4464                                            unsigned NumLoads) const {
4465   assert(Offset2 > Offset1);
4466   if ((Offset2 - Offset1) / 8 > 64)
4467     return false;
4468
4469   unsigned Opc1 = Load1->getMachineOpcode();
4470   unsigned Opc2 = Load2->getMachineOpcode();
4471   if (Opc1 != Opc2)
4472     return false;  // FIXME: overly conservative?
4473
4474   switch (Opc1) {
4475   default: break;
4476   case X86::LD_Fp32m:
4477   case X86::LD_Fp64m:
4478   case X86::LD_Fp80m:
4479   case X86::MMX_MOVD64rm:
4480   case X86::MMX_MOVQ64rm:
4481     return false;
4482   }
4483
4484   EVT VT = Load1->getValueType(0);
4485   switch (VT.getSimpleVT().SimpleTy) {
4486   default:
4487     // XMM registers. In 64-bit mode we can be a bit more aggressive since we
4488     // have 16 of them to play with.
4489     if (TM.getSubtargetImpl()->is64Bit()) {
4490       if (NumLoads >= 3)
4491         return false;
4492     } else if (NumLoads) {
4493       return false;
4494     }
4495     break;
4496   case MVT::i8:
4497   case MVT::i16:
4498   case MVT::i32:
4499   case MVT::i64:
4500   case MVT::f32:
4501   case MVT::f64:
4502     if (NumLoads)
4503       return false;
4504     break;
4505   }
4506
4507   return true;
4508 }
4509
4510
4511 bool X86InstrInfo::
4512 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
4513   assert(Cond.size() == 1 && "Invalid X86 branch condition!");
4514   X86::CondCode CC = static_cast<X86::CondCode>(Cond[0].getImm());
4515   if (CC == X86::COND_NE_OR_P || CC == X86::COND_NP_OR_E)
4516     return true;
4517   Cond[0].setImm(GetOppositeBranchCondition(CC));
4518   return false;
4519 }
4520
4521 bool X86InstrInfo::
4522 isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
4523   // FIXME: Return false for x87 stack register classes for now. We can't
4524   // allow any loads of these registers before FpGet_ST0_80.
4525   return !(RC == &X86::CCRRegClass || RC == &X86::RFP32RegClass ||
4526            RC == &X86::RFP64RegClass || RC == &X86::RFP80RegClass);
4527 }
4528
4529 /// getGlobalBaseReg - Return a virtual register initialized with the
4530 /// the global base register value. Output instructions required to
4531 /// initialize the register in the function entry block, if necessary.
4532 ///
4533 /// TODO: Eliminate this and move the code to X86MachineFunctionInfo.
4534 ///
4535 unsigned X86InstrInfo::getGlobalBaseReg(MachineFunction *MF) const {
4536   assert(!TM.getSubtarget<X86Subtarget>().is64Bit() &&
4537          "X86-64 PIC uses RIP relative addressing");
4538
4539   X86MachineFunctionInfo *X86FI = MF->getInfo<X86MachineFunctionInfo>();
4540   unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
4541   if (GlobalBaseReg != 0)
4542     return GlobalBaseReg;
4543
4544   // Create the register. The code to initialize it is inserted
4545   // later, by the CGBR pass (below).
4546   MachineRegisterInfo &RegInfo = MF->getRegInfo();
4547   GlobalBaseReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
4548   X86FI->setGlobalBaseReg(GlobalBaseReg);
4549   return GlobalBaseReg;
4550 }
4551
4552 // These are the replaceable SSE instructions. Some of these have Int variants
4553 // that we don't include here. We don't want to replace instructions selected
4554 // by intrinsics.
4555 static const uint16_t ReplaceableInstrs[][3] = {
4556   //PackedSingle     PackedDouble    PackedInt
4557   { X86::MOVAPSmr,   X86::MOVAPDmr,  X86::MOVDQAmr  },
4558   { X86::MOVAPSrm,   X86::MOVAPDrm,  X86::MOVDQArm  },
4559   { X86::MOVAPSrr,   X86::MOVAPDrr,  X86::MOVDQArr  },
4560   { X86::MOVUPSmr,   X86::MOVUPDmr,  X86::MOVDQUmr  },
4561   { X86::MOVUPSrm,   X86::MOVUPDrm,  X86::MOVDQUrm  },
4562   { X86::MOVNTPSmr,  X86::MOVNTPDmr, X86::MOVNTDQmr },
4563   { X86::ANDNPSrm,   X86::ANDNPDrm,  X86::PANDNrm   },
4564   { X86::ANDNPSrr,   X86::ANDNPDrr,  X86::PANDNrr   },
4565   { X86::ANDPSrm,    X86::ANDPDrm,   X86::PANDrm    },
4566   { X86::ANDPSrr,    X86::ANDPDrr,   X86::PANDrr    },
4567   { X86::ORPSrm,     X86::ORPDrm,    X86::PORrm     },
4568   { X86::ORPSrr,     X86::ORPDrr,    X86::PORrr     },
4569   { X86::XORPSrm,    X86::XORPDrm,   X86::PXORrm    },
4570   { X86::XORPSrr,    X86::XORPDrr,   X86::PXORrr    },
4571   // AVX 128-bit support
4572   { X86::VMOVAPSmr,  X86::VMOVAPDmr,  X86::VMOVDQAmr  },
4573   { X86::VMOVAPSrm,  X86::VMOVAPDrm,  X86::VMOVDQArm  },
4574   { X86::VMOVAPSrr,  X86::VMOVAPDrr,  X86::VMOVDQArr  },
4575   { X86::VMOVUPSmr,  X86::VMOVUPDmr,  X86::VMOVDQUmr  },
4576   { X86::VMOVUPSrm,  X86::VMOVUPDrm,  X86::VMOVDQUrm  },
4577   { X86::VMOVNTPSmr, X86::VMOVNTPDmr, X86::VMOVNTDQmr },
4578   { X86::VANDNPSrm,  X86::VANDNPDrm,  X86::VPANDNrm   },
4579   { X86::VANDNPSrr,  X86::VANDNPDrr,  X86::VPANDNrr   },
4580   { X86::VANDPSrm,   X86::VANDPDrm,   X86::VPANDrm    },
4581   { X86::VANDPSrr,   X86::VANDPDrr,   X86::VPANDrr    },
4582   { X86::VORPSrm,    X86::VORPDrm,    X86::VPORrm     },
4583   { X86::VORPSrr,    X86::VORPDrr,    X86::VPORrr     },
4584   { X86::VXORPSrm,   X86::VXORPDrm,   X86::VPXORrm    },
4585   { X86::VXORPSrr,   X86::VXORPDrr,   X86::VPXORrr    },
4586   // AVX 256-bit support
4587   { X86::VMOVAPSYmr,   X86::VMOVAPDYmr,   X86::VMOVDQAYmr  },
4588   { X86::VMOVAPSYrm,   X86::VMOVAPDYrm,   X86::VMOVDQAYrm  },
4589   { X86::VMOVAPSYrr,   X86::VMOVAPDYrr,   X86::VMOVDQAYrr  },
4590   { X86::VMOVUPSYmr,   X86::VMOVUPDYmr,   X86::VMOVDQUYmr  },
4591   { X86::VMOVUPSYrm,   X86::VMOVUPDYrm,   X86::VMOVDQUYrm  },
4592   { X86::VMOVNTPSYmr,  X86::VMOVNTPDYmr,  X86::VMOVNTDQYmr }
4593 };
4594
4595 static const uint16_t ReplaceableInstrsAVX2[][3] = {
4596   //PackedSingle       PackedDouble       PackedInt
4597   { X86::VANDNPSYrm,   X86::VANDNPDYrm,   X86::VPANDNYrm   },
4598   { X86::VANDNPSYrr,   X86::VANDNPDYrr,   X86::VPANDNYrr   },
4599   { X86::VANDPSYrm,    X86::VANDPDYrm,    X86::VPANDYrm    },
4600   { X86::VANDPSYrr,    X86::VANDPDYrr,    X86::VPANDYrr    },
4601   { X86::VORPSYrm,     X86::VORPDYrm,     X86::VPORYrm     },
4602   { X86::VORPSYrr,     X86::VORPDYrr,     X86::VPORYrr     },
4603   { X86::VXORPSYrm,    X86::VXORPDYrm,    X86::VPXORYrm    },
4604   { X86::VXORPSYrr,    X86::VXORPDYrr,    X86::VPXORYrr    },
4605   { X86::VEXTRACTF128mr, X86::VEXTRACTF128mr, X86::VEXTRACTI128mr },
4606   { X86::VEXTRACTF128rr, X86::VEXTRACTF128rr, X86::VEXTRACTI128rr },
4607   { X86::VINSERTF128rm,  X86::VINSERTF128rm,  X86::VINSERTI128rm },
4608   { X86::VINSERTF128rr,  X86::VINSERTF128rr,  X86::VINSERTI128rr },
4609   { X86::VPERM2F128rm,   X86::VPERM2F128rm,   X86::VPERM2I128rm },
4610   { X86::VPERM2F128rr,   X86::VPERM2F128rr,   X86::VPERM2I128rr }
4611 };
4612
4613 // FIXME: Some shuffle and unpack instructions have equivalents in different
4614 // domains, but they require a bit more work than just switching opcodes.
4615
4616 static const uint16_t *lookup(unsigned opcode, unsigned domain) {
4617   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrs); i != e; ++i)
4618     if (ReplaceableInstrs[i][domain-1] == opcode)
4619       return ReplaceableInstrs[i];
4620   return 0;
4621 }
4622
4623 static const uint16_t *lookupAVX2(unsigned opcode, unsigned domain) {
4624   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrsAVX2); i != e; ++i)
4625     if (ReplaceableInstrsAVX2[i][domain-1] == opcode)
4626       return ReplaceableInstrsAVX2[i];
4627   return 0;
4628 }
4629
4630 std::pair<uint16_t, uint16_t>
4631 X86InstrInfo::getExecutionDomain(const MachineInstr *MI) const {
4632   uint16_t domain = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
4633   bool hasAVX2 = TM.getSubtarget<X86Subtarget>().hasAVX2();
4634   uint16_t validDomains = 0;
4635   if (domain && lookup(MI->getOpcode(), domain))
4636     validDomains = 0xe;
4637   else if (domain && lookupAVX2(MI->getOpcode(), domain))
4638     validDomains = hasAVX2 ? 0xe : 0x6;
4639   return std::make_pair(domain, validDomains);
4640 }
4641
4642 void X86InstrInfo::setExecutionDomain(MachineInstr *MI, unsigned Domain) const {
4643   assert(Domain>0 && Domain<4 && "Invalid execution domain");
4644   uint16_t dom = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
4645   assert(dom && "Not an SSE instruction");
4646   const uint16_t *table = lookup(MI->getOpcode(), dom);
4647   if (!table) { // try the other table
4648     assert((TM.getSubtarget<X86Subtarget>().hasAVX2() || Domain < 3) &&
4649            "256-bit vector operations only available in AVX2");
4650     table = lookupAVX2(MI->getOpcode(), dom);
4651   }
4652   assert(table && "Cannot change domain");
4653   MI->setDesc(get(table[Domain-1]));
4654 }
4655
4656 /// getNoopForMachoTarget - Return the noop instruction to use for a noop.
4657 void X86InstrInfo::getNoopForMachoTarget(MCInst &NopInst) const {
4658   NopInst.setOpcode(X86::NOOP);
4659 }
4660
4661 bool X86InstrInfo::isHighLatencyDef(int opc) const {
4662   switch (opc) {
4663   default: return false;
4664   case X86::DIVSDrm:
4665   case X86::DIVSDrm_Int:
4666   case X86::DIVSDrr:
4667   case X86::DIVSDrr_Int:
4668   case X86::DIVSSrm:
4669   case X86::DIVSSrm_Int:
4670   case X86::DIVSSrr:
4671   case X86::DIVSSrr_Int:
4672   case X86::SQRTPDm:
4673   case X86::SQRTPDm_Int:
4674   case X86::SQRTPDr:
4675   case X86::SQRTPDr_Int:
4676   case X86::SQRTPSm:
4677   case X86::SQRTPSm_Int:
4678   case X86::SQRTPSr:
4679   case X86::SQRTPSr_Int:
4680   case X86::SQRTSDm:
4681   case X86::SQRTSDm_Int:
4682   case X86::SQRTSDr:
4683   case X86::SQRTSDr_Int:
4684   case X86::SQRTSSm:
4685   case X86::SQRTSSm_Int:
4686   case X86::SQRTSSr:
4687   case X86::SQRTSSr_Int:
4688   // AVX instructions with high latency
4689   case X86::VDIVSDrm:
4690   case X86::VDIVSDrm_Int:
4691   case X86::VDIVSDrr:
4692   case X86::VDIVSDrr_Int:
4693   case X86::VDIVSSrm:
4694   case X86::VDIVSSrm_Int:
4695   case X86::VDIVSSrr:
4696   case X86::VDIVSSrr_Int:
4697   case X86::VSQRTPDm:
4698   case X86::VSQRTPDm_Int:
4699   case X86::VSQRTPDr:
4700   case X86::VSQRTPDr_Int:
4701   case X86::VSQRTPSm:
4702   case X86::VSQRTPSm_Int:
4703   case X86::VSQRTPSr:
4704   case X86::VSQRTPSr_Int:
4705   case X86::VSQRTSDm:
4706   case X86::VSQRTSDm_Int:
4707   case X86::VSQRTSDr:
4708   case X86::VSQRTSSm:
4709   case X86::VSQRTSSm_Int:
4710   case X86::VSQRTSSr:
4711     return true;
4712   }
4713 }
4714
4715 bool X86InstrInfo::
4716 hasHighOperandLatency(const InstrItineraryData *ItinData,
4717                       const MachineRegisterInfo *MRI,
4718                       const MachineInstr *DefMI, unsigned DefIdx,
4719                       const MachineInstr *UseMI, unsigned UseIdx) const {
4720   return isHighLatencyDef(DefMI->getOpcode());
4721 }
4722
4723 namespace {
4724   /// CGBR - Create Global Base Reg pass. This initializes the PIC
4725   /// global base register for x86-32.
4726   struct CGBR : public MachineFunctionPass {
4727     static char ID;
4728     CGBR() : MachineFunctionPass(ID) {}
4729
4730     virtual bool runOnMachineFunction(MachineFunction &MF) {
4731       const X86TargetMachine *TM =
4732         static_cast<const X86TargetMachine *>(&MF.getTarget());
4733
4734       assert(!TM->getSubtarget<X86Subtarget>().is64Bit() &&
4735              "X86-64 PIC uses RIP relative addressing");
4736
4737       // Only emit a global base reg in PIC mode.
4738       if (TM->getRelocationModel() != Reloc::PIC_)
4739         return false;
4740
4741       X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
4742       unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
4743
4744       // If we didn't need a GlobalBaseReg, don't insert code.
4745       if (GlobalBaseReg == 0)
4746         return false;
4747
4748       // Insert the set of GlobalBaseReg into the first MBB of the function
4749       MachineBasicBlock &FirstMBB = MF.front();
4750       MachineBasicBlock::iterator MBBI = FirstMBB.begin();
4751       DebugLoc DL = FirstMBB.findDebugLoc(MBBI);
4752       MachineRegisterInfo &RegInfo = MF.getRegInfo();
4753       const X86InstrInfo *TII = TM->getInstrInfo();
4754
4755       unsigned PC;
4756       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT())
4757         PC = RegInfo.createVirtualRegister(&X86::GR32RegClass);
4758       else
4759         PC = GlobalBaseReg;
4760
4761       // Operand of MovePCtoStack is completely ignored by asm printer. It's
4762       // only used in JIT code emission as displacement to pc.
4763       BuildMI(FirstMBB, MBBI, DL, TII->get(X86::MOVPC32r), PC).addImm(0);
4764
4765       // If we're using vanilla 'GOT' PIC style, we should use relative addressing
4766       // not to pc, but to _GLOBAL_OFFSET_TABLE_ external.
4767       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT()) {
4768         // Generate addl $__GLOBAL_OFFSET_TABLE_ + [.-piclabel], %some_register
4769         BuildMI(FirstMBB, MBBI, DL, TII->get(X86::ADD32ri), GlobalBaseReg)
4770           .addReg(PC).addExternalSymbol("_GLOBAL_OFFSET_TABLE_",
4771                                         X86II::MO_GOT_ABSOLUTE_ADDRESS);
4772       }
4773
4774       return true;
4775     }
4776
4777     virtual const char *getPassName() const {
4778       return "X86 PIC Global Base Reg Initialization";
4779     }
4780
4781     virtual void getAnalysisUsage(AnalysisUsage &AU) const {
4782       AU.setPreservesCFG();
4783       MachineFunctionPass::getAnalysisUsage(AU);
4784     }
4785   };
4786 }
4787
4788 char CGBR::ID = 0;
4789 FunctionPass*
4790 llvm::createGlobalBaseRegPass() { return new CGBR(); }
4791
4792 namespace {
4793   struct LDTLSCleanup : public MachineFunctionPass {
4794     static char ID;
4795     LDTLSCleanup() : MachineFunctionPass(ID) {}
4796
4797     virtual bool runOnMachineFunction(MachineFunction &MF) {
4798       X86MachineFunctionInfo* MFI = MF.getInfo<X86MachineFunctionInfo>();
4799       if (MFI->getNumLocalDynamicTLSAccesses() < 2) {
4800         // No point folding accesses if there isn't at least two.
4801         return false;
4802       }
4803
4804       MachineDominatorTree *DT = &getAnalysis<MachineDominatorTree>();
4805       return VisitNode(DT->getRootNode(), 0);
4806     }
4807
4808     // Visit the dominator subtree rooted at Node in pre-order.
4809     // If TLSBaseAddrReg is non-null, then use that to replace any
4810     // TLS_base_addr instructions. Otherwise, create the register
4811     // when the first such instruction is seen, and then use it
4812     // as we encounter more instructions.
4813     bool VisitNode(MachineDomTreeNode *Node, unsigned TLSBaseAddrReg) {
4814       MachineBasicBlock *BB = Node->getBlock();
4815       bool Changed = false;
4816
4817       // Traverse the current block.
4818       for (MachineBasicBlock::iterator I = BB->begin(), E = BB->end(); I != E;
4819            ++I) {
4820         switch (I->getOpcode()) {
4821           case X86::TLS_base_addr32:
4822           case X86::TLS_base_addr64:
4823             if (TLSBaseAddrReg)
4824               I = ReplaceTLSBaseAddrCall(I, TLSBaseAddrReg);
4825             else
4826               I = SetRegister(I, &TLSBaseAddrReg);
4827             Changed = true;
4828             break;
4829           default:
4830             break;
4831         }
4832       }
4833
4834       // Visit the children of this block in the dominator tree.
4835       for (MachineDomTreeNode::iterator I = Node->begin(), E = Node->end();
4836            I != E; ++I) {
4837         Changed |= VisitNode(*I, TLSBaseAddrReg);
4838       }
4839
4840       return Changed;
4841     }
4842
4843     // Replace the TLS_base_addr instruction I with a copy from
4844     // TLSBaseAddrReg, returning the new instruction.
4845     MachineInstr *ReplaceTLSBaseAddrCall(MachineInstr *I,
4846                                          unsigned TLSBaseAddrReg) {
4847       MachineFunction *MF = I->getParent()->getParent();
4848       const X86TargetMachine *TM =
4849           static_cast<const X86TargetMachine *>(&MF->getTarget());
4850       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
4851       const X86InstrInfo *TII = TM->getInstrInfo();
4852
4853       // Insert a Copy from TLSBaseAddrReg to RAX/EAX.
4854       MachineInstr *Copy = BuildMI(*I->getParent(), I, I->getDebugLoc(),
4855                                    TII->get(TargetOpcode::COPY),
4856                                    is64Bit ? X86::RAX : X86::EAX)
4857                                    .addReg(TLSBaseAddrReg);
4858
4859       // Erase the TLS_base_addr instruction.
4860       I->eraseFromParent();
4861
4862       return Copy;
4863     }
4864
4865     // Create a virtal register in *TLSBaseAddrReg, and populate it by
4866     // inserting a copy instruction after I. Returns the new instruction.
4867     MachineInstr *SetRegister(MachineInstr *I, unsigned *TLSBaseAddrReg) {
4868       MachineFunction *MF = I->getParent()->getParent();
4869       const X86TargetMachine *TM =
4870           static_cast<const X86TargetMachine *>(&MF->getTarget());
4871       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
4872       const X86InstrInfo *TII = TM->getInstrInfo();
4873
4874       // Create a virtual register for the TLS base address.
4875       MachineRegisterInfo &RegInfo = MF->getRegInfo();
4876       *TLSBaseAddrReg = RegInfo.createVirtualRegister(is64Bit
4877                                                       ? &X86::GR64RegClass
4878                                                       : &X86::GR32RegClass);
4879
4880       // Insert a copy from RAX/EAX to TLSBaseAddrReg.
4881       MachineInstr *Next = I->getNextNode();
4882       MachineInstr *Copy = BuildMI(*I->getParent(), Next, I->getDebugLoc(),
4883                                    TII->get(TargetOpcode::COPY),
4884                                    *TLSBaseAddrReg)
4885                                    .addReg(is64Bit ? X86::RAX : X86::EAX);
4886
4887       return Copy;
4888     }
4889
4890     virtual const char *getPassName() const {
4891       return "Local Dynamic TLS Access Clean-up";
4892     }
4893
4894     virtual void getAnalysisUsage(AnalysisUsage &AU) const {
4895       AU.setPreservesCFG();
4896       AU.addRequired<MachineDominatorTree>();
4897       MachineFunctionPass::getAnalysisUsage(AU);
4898     }
4899   };
4900 }
4901
4902 char LDTLSCleanup::ID = 0;
4903 FunctionPass*
4904 llvm::createCleanupLocalDynamicTLSPass() { return new LDTLSCleanup(); }