1bbd4a76406a7b875b761c855fb0f6915296255f
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "x86-isel"
16 #include "X86ISelLowering.h"
17 #include "X86.h"
18 #include "X86InstrBuilder.h"
19 #include "X86TargetMachine.h"
20 #include "X86TargetObjectFile.h"
21 #include "Utils/X86ShuffleDecode.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/Constants.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/GlobalAlias.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/Function.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/LLVMContext.h"
31 #include "llvm/CodeGen/IntrinsicLowering.h"
32 #include "llvm/CodeGen/MachineFrameInfo.h"
33 #include "llvm/CodeGen/MachineFunction.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/MC/MCAsmInfo.h"
39 #include "llvm/MC/MCContext.h"
40 #include "llvm/MC/MCExpr.h"
41 #include "llvm/MC/MCSymbol.h"
42 #include "llvm/ADT/SmallSet.h"
43 #include "llvm/ADT/Statistic.h"
44 #include "llvm/ADT/StringExtras.h"
45 #include "llvm/ADT/VariadicFunction.h"
46 #include "llvm/Support/CallSite.h"
47 #include "llvm/Support/Debug.h"
48 #include "llvm/Support/ErrorHandling.h"
49 #include "llvm/Support/MathExtras.h"
50 #include "llvm/Target/TargetOptions.h"
51 #include <bitset>
52 #include <cctype>
53 using namespace llvm;
54
55 STATISTIC(NumTailCalls, "Number of tail calls");
56
57 // Forward declarations.
58 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
59                        SDValue V2);
60
61 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
62 /// sets things up to match to an AVX VEXTRACTF128 instruction or a
63 /// simple subregister reference.  Idx is an index in the 128 bits we
64 /// want.  It need not be aligned to a 128-bit bounday.  That makes
65 /// lowering EXTRACT_VECTOR_ELT operations easier.
66 static SDValue Extract128BitVector(SDValue Vec, unsigned IdxVal,
67                                    SelectionDAG &DAG, DebugLoc dl) {
68   EVT VT = Vec.getValueType();
69   assert(VT.is256BitVector() && "Unexpected vector size!");
70   EVT ElVT = VT.getVectorElementType();
71   unsigned Factor = VT.getSizeInBits()/128;
72   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
73                                   VT.getVectorNumElements()/Factor);
74
75   // Extract from UNDEF is UNDEF.
76   if (Vec.getOpcode() == ISD::UNDEF)
77     return DAG.getUNDEF(ResultVT);
78
79   // Extract the relevant 128 bits.  Generate an EXTRACT_SUBVECTOR
80   // we can match to VEXTRACTF128.
81   unsigned ElemsPerChunk = 128 / ElVT.getSizeInBits();
82
83   // This is the index of the first element of the 128-bit chunk
84   // we want.
85   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / 128)
86                                * ElemsPerChunk);
87
88   SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
89   SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
90                                VecIdx);
91
92   return Result;
93 }
94
95 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
96 /// sets things up to match to an AVX VINSERTF128 instruction or a
97 /// simple superregister reference.  Idx is an index in the 128 bits
98 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
99 /// lowering INSERT_VECTOR_ELT operations easier.
100 static SDValue Insert128BitVector(SDValue Result, SDValue Vec,
101                                   unsigned IdxVal, SelectionDAG &DAG,
102                                   DebugLoc dl) {
103   // Inserting UNDEF is Result
104   if (Vec.getOpcode() == ISD::UNDEF)
105     return Result;
106
107   EVT VT = Vec.getValueType();
108   assert(VT.is128BitVector() && "Unexpected vector size!");
109
110   EVT ElVT = VT.getVectorElementType();
111   EVT ResultVT = Result.getValueType();
112
113   // Insert the relevant 128 bits.
114   unsigned ElemsPerChunk = 128/ElVT.getSizeInBits();
115
116   // This is the index of the first element of the 128-bit chunk
117   // we want.
118   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/128)
119                                * ElemsPerChunk);
120
121   SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
122   return DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
123                      VecIdx);
124 }
125
126 /// Concat two 128-bit vectors into a 256 bit vector using VINSERTF128
127 /// instructions. This is used because creating CONCAT_VECTOR nodes of
128 /// BUILD_VECTORS returns a larger BUILD_VECTOR while we're trying to lower
129 /// large BUILD_VECTORS.
130 static SDValue Concat128BitVectors(SDValue V1, SDValue V2, EVT VT,
131                                    unsigned NumElems, SelectionDAG &DAG,
132                                    DebugLoc dl) {
133   SDValue V = Insert128BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
134   return Insert128BitVector(V, V2, NumElems/2, DAG, dl);
135 }
136
137 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
138   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
139   bool is64Bit = Subtarget->is64Bit();
140
141   if (Subtarget->isTargetEnvMacho()) {
142     if (is64Bit)
143       return new X86_64MachoTargetObjectFile();
144     return new TargetLoweringObjectFileMachO();
145   }
146
147   if (Subtarget->isTargetLinux())
148     return new X86LinuxTargetObjectFile();
149   if (Subtarget->isTargetELF())
150     return new TargetLoweringObjectFileELF();
151   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
152     return new TargetLoweringObjectFileCOFF();
153   llvm_unreachable("unknown subtarget type");
154 }
155
156 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
157   : TargetLowering(TM, createTLOF(TM)) {
158   Subtarget = &TM.getSubtarget<X86Subtarget>();
159   X86ScalarSSEf64 = Subtarget->hasSSE2();
160   X86ScalarSSEf32 = Subtarget->hasSSE1();
161   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
162
163   RegInfo = TM.getRegisterInfo();
164   TD = getTargetData();
165
166   // Set up the TargetLowering object.
167   static const MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
168
169   // X86 is weird, it always uses i8 for shift amounts and setcc results.
170   setBooleanContents(ZeroOrOneBooleanContent);
171   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
172   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
173
174   // For 64-bit since we have so many registers use the ILP scheduler, for
175   // 32-bit code use the register pressure specific scheduling.
176   // For Atom, always use ILP scheduling.
177   if (Subtarget->isAtom())
178     setSchedulingPreference(Sched::ILP);
179   else if (Subtarget->is64Bit())
180     setSchedulingPreference(Sched::ILP);
181   else
182     setSchedulingPreference(Sched::RegPressure);
183   setStackPointerRegisterToSaveRestore(X86StackPtr);
184
185   if (Subtarget->isTargetWindows() && !Subtarget->isTargetCygMing()) {
186     // Setup Windows compiler runtime calls.
187     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
188     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
189     setLibcallName(RTLIB::SREM_I64, "_allrem");
190     setLibcallName(RTLIB::UREM_I64, "_aullrem");
191     setLibcallName(RTLIB::MUL_I64, "_allmul");
192     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
193     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
194     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
195     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
196     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
197
198     // The _ftol2 runtime function has an unusual calling conv, which
199     // is modeled by a special pseudo-instruction.
200     setLibcallName(RTLIB::FPTOUINT_F64_I64, 0);
201     setLibcallName(RTLIB::FPTOUINT_F32_I64, 0);
202     setLibcallName(RTLIB::FPTOUINT_F64_I32, 0);
203     setLibcallName(RTLIB::FPTOUINT_F32_I32, 0);
204   }
205
206   if (Subtarget->isTargetDarwin()) {
207     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
208     setUseUnderscoreSetJmp(false);
209     setUseUnderscoreLongJmp(false);
210   } else if (Subtarget->isTargetMingw()) {
211     // MS runtime is weird: it exports _setjmp, but longjmp!
212     setUseUnderscoreSetJmp(true);
213     setUseUnderscoreLongJmp(false);
214   } else {
215     setUseUnderscoreSetJmp(true);
216     setUseUnderscoreLongJmp(true);
217   }
218
219   // Set up the register classes.
220   addRegisterClass(MVT::i8, &X86::GR8RegClass);
221   addRegisterClass(MVT::i16, &X86::GR16RegClass);
222   addRegisterClass(MVT::i32, &X86::GR32RegClass);
223   if (Subtarget->is64Bit())
224     addRegisterClass(MVT::i64, &X86::GR64RegClass);
225
226   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
227
228   // We don't accept any truncstore of integer registers.
229   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
230   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
231   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
232   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
233   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
234   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
235
236   // SETOEQ and SETUNE require checking two conditions.
237   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
238   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
239   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
240   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
241   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
242   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
243
244   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
245   // operation.
246   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
247   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
248   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
249
250   if (Subtarget->is64Bit()) {
251     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
252     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
253   } else if (!TM.Options.UseSoftFloat) {
254     // We have an algorithm for SSE2->double, and we turn this into a
255     // 64-bit FILD followed by conditional FADD for other targets.
256     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
257     // We have an algorithm for SSE2, and we turn this into a 64-bit
258     // FILD for other targets.
259     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
260   }
261
262   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
263   // this operation.
264   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
265   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
266
267   if (!TM.Options.UseSoftFloat) {
268     // SSE has no i16 to fp conversion, only i32
269     if (X86ScalarSSEf32) {
270       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
271       // f32 and f64 cases are Legal, f80 case is not
272       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
273     } else {
274       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
275       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
276     }
277   } else {
278     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
279     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
280   }
281
282   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
283   // are Legal, f80 is custom lowered.
284   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
285   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
286
287   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
288   // this operation.
289   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
290   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
291
292   if (X86ScalarSSEf32) {
293     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
294     // f32 and f64 cases are Legal, f80 case is not
295     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
296   } else {
297     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
298     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
299   }
300
301   // Handle FP_TO_UINT by promoting the destination to a larger signed
302   // conversion.
303   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
304   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
305   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
306
307   if (Subtarget->is64Bit()) {
308     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
309     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
310   } else if (!TM.Options.UseSoftFloat) {
311     // Since AVX is a superset of SSE3, only check for SSE here.
312     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
313       // Expand FP_TO_UINT into a select.
314       // FIXME: We would like to use a Custom expander here eventually to do
315       // the optimal thing for SSE vs. the default expansion in the legalizer.
316       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
317     else
318       // With SSE3 we can use fisttpll to convert to a signed i64; without
319       // SSE, we're stuck with a fistpll.
320       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
321   }
322
323   if (isTargetFTOL()) {
324     // Use the _ftol2 runtime function, which has a pseudo-instruction
325     // to handle its weird calling convention.
326     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Custom);
327   }
328
329   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
330   if (!X86ScalarSSEf64) {
331     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
332     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
333     if (Subtarget->is64Bit()) {
334       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
335       // Without SSE, i64->f64 goes through memory.
336       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
337     }
338   }
339
340   // Scalar integer divide and remainder are lowered to use operations that
341   // produce two results, to match the available instructions. This exposes
342   // the two-result form to trivial CSE, which is able to combine x/y and x%y
343   // into a single instruction.
344   //
345   // Scalar integer multiply-high is also lowered to use two-result
346   // operations, to match the available instructions. However, plain multiply
347   // (low) operations are left as Legal, as there are single-result
348   // instructions for this in x86. Using the two-result multiply instructions
349   // when both high and low results are needed must be arranged by dagcombine.
350   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
351     MVT VT = IntVTs[i];
352     setOperationAction(ISD::MULHS, VT, Expand);
353     setOperationAction(ISD::MULHU, VT, Expand);
354     setOperationAction(ISD::SDIV, VT, Expand);
355     setOperationAction(ISD::UDIV, VT, Expand);
356     setOperationAction(ISD::SREM, VT, Expand);
357     setOperationAction(ISD::UREM, VT, Expand);
358
359     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
360     setOperationAction(ISD::ADDC, VT, Custom);
361     setOperationAction(ISD::ADDE, VT, Custom);
362     setOperationAction(ISD::SUBC, VT, Custom);
363     setOperationAction(ISD::SUBE, VT, Custom);
364   }
365
366   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
367   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
368   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
369   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
370   if (Subtarget->is64Bit())
371     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
372   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
373   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
374   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
375   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
376   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
377   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
378   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
379   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
380
381   // Promote the i8 variants and force them on up to i32 which has a shorter
382   // encoding.
383   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
384   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
385   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
386   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
387   if (Subtarget->hasBMI()) {
388     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
389     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
390     if (Subtarget->is64Bit())
391       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
392   } else {
393     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
394     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
395     if (Subtarget->is64Bit())
396       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
397   }
398
399   if (Subtarget->hasLZCNT()) {
400     // When promoting the i8 variants, force them to i32 for a shorter
401     // encoding.
402     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
403     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
404     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
405     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
406     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
407     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
408     if (Subtarget->is64Bit())
409       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
410   } else {
411     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
412     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
413     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
414     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
415     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
416     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
417     if (Subtarget->is64Bit()) {
418       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
419       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
420     }
421   }
422
423   if (Subtarget->hasPOPCNT()) {
424     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
425   } else {
426     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
427     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
428     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
429     if (Subtarget->is64Bit())
430       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
431   }
432
433   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
434   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
435
436   // These should be promoted to a larger select which is supported.
437   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
438   // X86 wants to expand cmov itself.
439   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
440   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
441   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
442   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
443   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
444   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
445   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
446   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
447   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
448   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
449   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
450   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
451   if (Subtarget->is64Bit()) {
452     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
453     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
454   }
455   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
456
457   // Darwin ABI issue.
458   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
459   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
460   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
461   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
462   if (Subtarget->is64Bit())
463     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
464   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
465   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
466   if (Subtarget->is64Bit()) {
467     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
468     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
469     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
470     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
471     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
472   }
473   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
474   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
475   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
476   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
477   if (Subtarget->is64Bit()) {
478     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
479     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
480     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
481   }
482
483   if (Subtarget->hasSSE1())
484     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
485
486   setOperationAction(ISD::MEMBARRIER    , MVT::Other, Custom);
487   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
488
489   // On X86 and X86-64, atomic operations are lowered to locked instructions.
490   // Locked instructions, in turn, have implicit fence semantics (all memory
491   // operations are flushed before issuing the locked instruction, and they
492   // are not buffered), so we can fold away the common pattern of
493   // fence-atomic-fence.
494   setShouldFoldAtomicFences(true);
495
496   // Expand certain atomics
497   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
498     MVT VT = IntVTs[i];
499     setOperationAction(ISD::ATOMIC_CMP_SWAP, VT, Custom);
500     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
501     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
502   }
503
504   if (!Subtarget->is64Bit()) {
505     setOperationAction(ISD::ATOMIC_LOAD, MVT::i64, Custom);
506     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
507     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
508     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
509     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
510     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
511     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
512     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
513   }
514
515   if (Subtarget->hasCmpxchg16b()) {
516     setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i128, Custom);
517   }
518
519   // FIXME - use subtarget debug flags
520   if (!Subtarget->isTargetDarwin() &&
521       !Subtarget->isTargetELF() &&
522       !Subtarget->isTargetCygMing()) {
523     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
524   }
525
526   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
527   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
528   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
529   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
530   if (Subtarget->is64Bit()) {
531     setExceptionPointerRegister(X86::RAX);
532     setExceptionSelectorRegister(X86::RDX);
533   } else {
534     setExceptionPointerRegister(X86::EAX);
535     setExceptionSelectorRegister(X86::EDX);
536   }
537   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
538   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
539
540   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
541   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
542
543   setOperationAction(ISD::TRAP, MVT::Other, Legal);
544
545   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
546   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
547   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
548   if (Subtarget->is64Bit()) {
549     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
550     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
551   } else {
552     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
553     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
554   }
555
556   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
557   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
558
559   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
560     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
561                        MVT::i64 : MVT::i32, Custom);
562   else if (TM.Options.EnableSegmentedStacks)
563     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
564                        MVT::i64 : MVT::i32, Custom);
565   else
566     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
567                        MVT::i64 : MVT::i32, Expand);
568
569   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
570     // f32 and f64 use SSE.
571     // Set up the FP register classes.
572     addRegisterClass(MVT::f32, &X86::FR32RegClass);
573     addRegisterClass(MVT::f64, &X86::FR64RegClass);
574
575     // Use ANDPD to simulate FABS.
576     setOperationAction(ISD::FABS , MVT::f64, Custom);
577     setOperationAction(ISD::FABS , MVT::f32, Custom);
578
579     // Use XORP to simulate FNEG.
580     setOperationAction(ISD::FNEG , MVT::f64, Custom);
581     setOperationAction(ISD::FNEG , MVT::f32, Custom);
582
583     // Use ANDPD and ORPD to simulate FCOPYSIGN.
584     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
585     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
586
587     // Lower this to FGETSIGNx86 plus an AND.
588     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
589     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
590
591     // We don't support sin/cos/fmod
592     setOperationAction(ISD::FSIN , MVT::f64, Expand);
593     setOperationAction(ISD::FCOS , MVT::f64, Expand);
594     setOperationAction(ISD::FSIN , MVT::f32, Expand);
595     setOperationAction(ISD::FCOS , MVT::f32, Expand);
596
597     // Expand FP immediates into loads from the stack, except for the special
598     // cases we handle.
599     addLegalFPImmediate(APFloat(+0.0)); // xorpd
600     addLegalFPImmediate(APFloat(+0.0f)); // xorps
601   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
602     // Use SSE for f32, x87 for f64.
603     // Set up the FP register classes.
604     addRegisterClass(MVT::f32, &X86::FR32RegClass);
605     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
606
607     // Use ANDPS to simulate FABS.
608     setOperationAction(ISD::FABS , MVT::f32, Custom);
609
610     // Use XORP to simulate FNEG.
611     setOperationAction(ISD::FNEG , MVT::f32, Custom);
612
613     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
614
615     // Use ANDPS and ORPS to simulate FCOPYSIGN.
616     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
617     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
618
619     // We don't support sin/cos/fmod
620     setOperationAction(ISD::FSIN , MVT::f32, Expand);
621     setOperationAction(ISD::FCOS , MVT::f32, Expand);
622
623     // Special cases we handle for FP constants.
624     addLegalFPImmediate(APFloat(+0.0f)); // xorps
625     addLegalFPImmediate(APFloat(+0.0)); // FLD0
626     addLegalFPImmediate(APFloat(+1.0)); // FLD1
627     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
628     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
629
630     if (!TM.Options.UnsafeFPMath) {
631       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
632       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
633     }
634   } else if (!TM.Options.UseSoftFloat) {
635     // f32 and f64 in x87.
636     // Set up the FP register classes.
637     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
638     addRegisterClass(MVT::f32, &X86::RFP32RegClass);
639
640     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
641     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
642     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
643     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
644
645     if (!TM.Options.UnsafeFPMath) {
646       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
647       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
648     }
649     addLegalFPImmediate(APFloat(+0.0)); // FLD0
650     addLegalFPImmediate(APFloat(+1.0)); // FLD1
651     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
652     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
653     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
654     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
655     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
656     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
657   }
658
659   // We don't support FMA.
660   setOperationAction(ISD::FMA, MVT::f64, Expand);
661   setOperationAction(ISD::FMA, MVT::f32, Expand);
662
663   // Long double always uses X87.
664   if (!TM.Options.UseSoftFloat) {
665     addRegisterClass(MVT::f80, &X86::RFP80RegClass);
666     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
667     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
668     {
669       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
670       addLegalFPImmediate(TmpFlt);  // FLD0
671       TmpFlt.changeSign();
672       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
673
674       bool ignored;
675       APFloat TmpFlt2(+1.0);
676       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
677                       &ignored);
678       addLegalFPImmediate(TmpFlt2);  // FLD1
679       TmpFlt2.changeSign();
680       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
681     }
682
683     if (!TM.Options.UnsafeFPMath) {
684       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
685       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
686     }
687
688     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
689     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
690     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
691     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
692     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
693     setOperationAction(ISD::FMA, MVT::f80, Expand);
694   }
695
696   // Always use a library call for pow.
697   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
698   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
699   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
700
701   setOperationAction(ISD::FLOG, MVT::f80, Expand);
702   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
703   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
704   setOperationAction(ISD::FEXP, MVT::f80, Expand);
705   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
706
707   // First set operation action for all vector types to either promote
708   // (for widening) or expand (for scalarization). Then we will selectively
709   // turn on ones that can be effectively codegen'd.
710   for (int VT = MVT::FIRST_VECTOR_VALUETYPE;
711            VT <= MVT::LAST_VECTOR_VALUETYPE; ++VT) {
712     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
713     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
714     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
715     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
716     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
717     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
718     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
719     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
720     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
721     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
722     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
723     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
724     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
725     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
726     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
727     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
728     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
729     setOperationAction(ISD::INSERT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
730     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
731     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
732     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
733     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
734     setOperationAction(ISD::FMA,  (MVT::SimpleValueType)VT, Expand);
735     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
736     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
737     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
738     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
739     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
740     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
741     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
742     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
743     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
744     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
745     setOperationAction(ISD::CTTZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
746     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
747     setOperationAction(ISD::CTLZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
748     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
749     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
750     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
751     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
752     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
753     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
754     setOperationAction(ISD::SETCC, (MVT::SimpleValueType)VT, Expand);
755     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
756     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
757     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
758     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
759     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
760     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
761     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
762     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
763     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
764     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,Expand);
765     setOperationAction(ISD::TRUNCATE,  (MVT::SimpleValueType)VT, Expand);
766     setOperationAction(ISD::SIGN_EXTEND,  (MVT::SimpleValueType)VT, Expand);
767     setOperationAction(ISD::ZERO_EXTEND,  (MVT::SimpleValueType)VT, Expand);
768     setOperationAction(ISD::ANY_EXTEND,  (MVT::SimpleValueType)VT, Expand);
769     setOperationAction(ISD::VSELECT,  (MVT::SimpleValueType)VT, Expand);
770     for (int InnerVT = MVT::FIRST_VECTOR_VALUETYPE;
771              InnerVT <= MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
772       setTruncStoreAction((MVT::SimpleValueType)VT,
773                           (MVT::SimpleValueType)InnerVT, Expand);
774     setLoadExtAction(ISD::SEXTLOAD, (MVT::SimpleValueType)VT, Expand);
775     setLoadExtAction(ISD::ZEXTLOAD, (MVT::SimpleValueType)VT, Expand);
776     setLoadExtAction(ISD::EXTLOAD, (MVT::SimpleValueType)VT, Expand);
777   }
778
779   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
780   // with -msoft-float, disable use of MMX as well.
781   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
782     addRegisterClass(MVT::x86mmx, &X86::VR64RegClass);
783     // No operations on x86mmx supported, everything uses intrinsics.
784   }
785
786   // MMX-sized vectors (other than x86mmx) are expected to be expanded
787   // into smaller operations.
788   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
789   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
790   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
791   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
792   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
793   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
794   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
795   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
796   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
797   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
798   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
799   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
800   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
801   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
802   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
803   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
804   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
805   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
806   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
807   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
808   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
809   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
810   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
811   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
812   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
813   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
814   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
815   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
816   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
817
818   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
819     addRegisterClass(MVT::v4f32, &X86::VR128RegClass);
820
821     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
822     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
823     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
824     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
825     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
826     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
827     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
828     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
829     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
830     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
831     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
832   }
833
834   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
835     addRegisterClass(MVT::v2f64, &X86::VR128RegClass);
836
837     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
838     // registers cannot be used even for integer operations.
839     addRegisterClass(MVT::v16i8, &X86::VR128RegClass);
840     addRegisterClass(MVT::v8i16, &X86::VR128RegClass);
841     addRegisterClass(MVT::v4i32, &X86::VR128RegClass);
842     addRegisterClass(MVT::v2i64, &X86::VR128RegClass);
843
844     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
845     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
846     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
847     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
848     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
849     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
850     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
851     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
852     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
853     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
854     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
855     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
856     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
857     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
858     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
859     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
860
861     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
862     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
863     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
864     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
865
866     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
867     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
868     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
869     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
870     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
871
872     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
873     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
874       MVT VT = (MVT::SimpleValueType)i;
875       // Do not attempt to custom lower non-power-of-2 vectors
876       if (!isPowerOf2_32(VT.getVectorNumElements()))
877         continue;
878       // Do not attempt to custom lower non-128-bit vectors
879       if (!VT.is128BitVector())
880         continue;
881       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
882       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
883       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
884     }
885
886     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
887     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
888     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
889     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
890     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
891     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
892
893     if (Subtarget->is64Bit()) {
894       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
895       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
896     }
897
898     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
899     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
900       MVT VT = (MVT::SimpleValueType)i;
901
902       // Do not attempt to promote non-128-bit vectors
903       if (!VT.is128BitVector())
904         continue;
905
906       setOperationAction(ISD::AND,    VT, Promote);
907       AddPromotedToType (ISD::AND,    VT, MVT::v2i64);
908       setOperationAction(ISD::OR,     VT, Promote);
909       AddPromotedToType (ISD::OR,     VT, MVT::v2i64);
910       setOperationAction(ISD::XOR,    VT, Promote);
911       AddPromotedToType (ISD::XOR,    VT, MVT::v2i64);
912       setOperationAction(ISD::LOAD,   VT, Promote);
913       AddPromotedToType (ISD::LOAD,   VT, MVT::v2i64);
914       setOperationAction(ISD::SELECT, VT, Promote);
915       AddPromotedToType (ISD::SELECT, VT, MVT::v2i64);
916     }
917
918     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
919
920     // Custom lower v2i64 and v2f64 selects.
921     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
922     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
923     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
924     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
925
926     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
927     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
928   }
929
930   if (Subtarget->hasSSE41()) {
931     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
932     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
933     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
934     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
935     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
936     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
937     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
938     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
939     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
940     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
941
942     // FIXME: Do we need to handle scalar-to-vector here?
943     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
944
945     setOperationAction(ISD::VSELECT,            MVT::v2f64, Legal);
946     setOperationAction(ISD::VSELECT,            MVT::v2i64, Legal);
947     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
948     setOperationAction(ISD::VSELECT,            MVT::v4i32, Legal);
949     setOperationAction(ISD::VSELECT,            MVT::v4f32, Legal);
950
951     // i8 and i16 vectors are custom , because the source register and source
952     // source memory operand types are not the same width.  f32 vectors are
953     // custom since the immediate controlling the insert encodes additional
954     // information.
955     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
956     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
957     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
958     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
959
960     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
961     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
962     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
963     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
964
965     // FIXME: these should be Legal but thats only for the case where
966     // the index is constant.  For now custom expand to deal with that.
967     if (Subtarget->is64Bit()) {
968       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
969       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
970     }
971   }
972
973   if (Subtarget->hasSSE2()) {
974     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
975     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
976
977     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
978     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
979
980     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
981     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
982
983     if (Subtarget->hasAVX2()) {
984       setOperationAction(ISD::SRL,             MVT::v2i64, Legal);
985       setOperationAction(ISD::SRL,             MVT::v4i32, Legal);
986
987       setOperationAction(ISD::SHL,             MVT::v2i64, Legal);
988       setOperationAction(ISD::SHL,             MVT::v4i32, Legal);
989
990       setOperationAction(ISD::SRA,             MVT::v4i32, Legal);
991     } else {
992       setOperationAction(ISD::SRL,             MVT::v2i64, Custom);
993       setOperationAction(ISD::SRL,             MVT::v4i32, Custom);
994
995       setOperationAction(ISD::SHL,             MVT::v2i64, Custom);
996       setOperationAction(ISD::SHL,             MVT::v4i32, Custom);
997
998       setOperationAction(ISD::SRA,             MVT::v4i32, Custom);
999     }
1000   }
1001
1002   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX()) {
1003     addRegisterClass(MVT::v32i8,  &X86::VR256RegClass);
1004     addRegisterClass(MVT::v16i16, &X86::VR256RegClass);
1005     addRegisterClass(MVT::v8i32,  &X86::VR256RegClass);
1006     addRegisterClass(MVT::v8f32,  &X86::VR256RegClass);
1007     addRegisterClass(MVT::v4i64,  &X86::VR256RegClass);
1008     addRegisterClass(MVT::v4f64,  &X86::VR256RegClass);
1009
1010     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1011     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1012     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1013
1014     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1015     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1016     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1017     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1018     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1019     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1020
1021     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1022     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1023     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1024     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1025     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1026     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1027
1028     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1029     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1030     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1031
1032     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1033     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1034
1035     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1036     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1037
1038     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1039     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1040
1041     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1042     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1043     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1044     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1045
1046     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1047     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1048     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1049
1050     setOperationAction(ISD::VSELECT,           MVT::v4f64, Legal);
1051     setOperationAction(ISD::VSELECT,           MVT::v4i64, Legal);
1052     setOperationAction(ISD::VSELECT,           MVT::v8i32, Legal);
1053     setOperationAction(ISD::VSELECT,           MVT::v8f32, Legal);
1054
1055     if (Subtarget->hasFMA()) {
1056       setOperationAction(ISD::FMA,             MVT::v8f32, Custom);
1057       setOperationAction(ISD::FMA,             MVT::v4f64, Custom);
1058       setOperationAction(ISD::FMA,             MVT::v4f32, Custom);
1059       setOperationAction(ISD::FMA,             MVT::v2f64, Custom);
1060       setOperationAction(ISD::FMA,             MVT::f32, Custom);
1061       setOperationAction(ISD::FMA,             MVT::f64, Custom);
1062     }
1063
1064     if (Subtarget->hasAVX2()) {
1065       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1066       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1067       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1068       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1069
1070       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1071       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1072       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1073       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1074
1075       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1076       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1077       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1078       // Don't lower v32i8 because there is no 128-bit byte mul
1079
1080       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1081
1082       setOperationAction(ISD::SRL,             MVT::v4i64, Legal);
1083       setOperationAction(ISD::SRL,             MVT::v8i32, Legal);
1084
1085       setOperationAction(ISD::SHL,             MVT::v4i64, Legal);
1086       setOperationAction(ISD::SHL,             MVT::v8i32, Legal);
1087
1088       setOperationAction(ISD::SRA,             MVT::v8i32, Legal);
1089     } else {
1090       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1091       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1092       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1093       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1094
1095       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1096       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1097       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1098       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1099
1100       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1101       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1102       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1103       // Don't lower v32i8 because there is no 128-bit byte mul
1104
1105       setOperationAction(ISD::SRL,             MVT::v4i64, Custom);
1106       setOperationAction(ISD::SRL,             MVT::v8i32, Custom);
1107
1108       setOperationAction(ISD::SHL,             MVT::v4i64, Custom);
1109       setOperationAction(ISD::SHL,             MVT::v8i32, Custom);
1110
1111       setOperationAction(ISD::SRA,             MVT::v8i32, Custom);
1112     }
1113
1114     // Custom lower several nodes for 256-bit types.
1115     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1116              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1117       MVT VT = (MVT::SimpleValueType)i;
1118
1119       // Extract subvector is special because the value type
1120       // (result) is 128-bit but the source is 256-bit wide.
1121       if (VT.is128BitVector())
1122         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1123
1124       // Do not attempt to custom lower other non-256-bit vectors
1125       if (!VT.is256BitVector())
1126         continue;
1127
1128       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1129       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1130       setOperationAction(ISD::INSERT_VECTOR_ELT,  VT, Custom);
1131       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1132       setOperationAction(ISD::SCALAR_TO_VECTOR,   VT, Custom);
1133       setOperationAction(ISD::INSERT_SUBVECTOR,   VT, Custom);
1134       setOperationAction(ISD::CONCAT_VECTORS,     VT, Custom);
1135     }
1136
1137     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1138     for (int i = MVT::v32i8; i != MVT::v4i64; ++i) {
1139       MVT VT = (MVT::SimpleValueType)i;
1140
1141       // Do not attempt to promote non-256-bit vectors
1142       if (!VT.is256BitVector())
1143         continue;
1144
1145       setOperationAction(ISD::AND,    VT, Promote);
1146       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
1147       setOperationAction(ISD::OR,     VT, Promote);
1148       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
1149       setOperationAction(ISD::XOR,    VT, Promote);
1150       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
1151       setOperationAction(ISD::LOAD,   VT, Promote);
1152       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
1153       setOperationAction(ISD::SELECT, VT, Promote);
1154       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
1155     }
1156   }
1157
1158   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1159   // of this type with custom code.
1160   for (int VT = MVT::FIRST_VECTOR_VALUETYPE;
1161            VT != MVT::LAST_VECTOR_VALUETYPE; VT++) {
1162     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1163                        Custom);
1164   }
1165
1166   // We want to custom lower some of our intrinsics.
1167   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1168   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::Other, Custom);
1169
1170
1171   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1172   // handle type legalization for these operations here.
1173   //
1174   // FIXME: We really should do custom legalization for addition and
1175   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1176   // than generic legalization for 64-bit multiplication-with-overflow, though.
1177   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1178     // Add/Sub/Mul with overflow operations are custom lowered.
1179     MVT VT = IntVTs[i];
1180     setOperationAction(ISD::SADDO, VT, Custom);
1181     setOperationAction(ISD::UADDO, VT, Custom);
1182     setOperationAction(ISD::SSUBO, VT, Custom);
1183     setOperationAction(ISD::USUBO, VT, Custom);
1184     setOperationAction(ISD::SMULO, VT, Custom);
1185     setOperationAction(ISD::UMULO, VT, Custom);
1186   }
1187
1188   // There are no 8-bit 3-address imul/mul instructions
1189   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1190   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1191
1192   if (!Subtarget->is64Bit()) {
1193     // These libcalls are not available in 32-bit.
1194     setLibcallName(RTLIB::SHL_I128, 0);
1195     setLibcallName(RTLIB::SRL_I128, 0);
1196     setLibcallName(RTLIB::SRA_I128, 0);
1197   }
1198
1199   // We have target-specific dag combine patterns for the following nodes:
1200   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1201   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1202   setTargetDAGCombine(ISD::VSELECT);
1203   setTargetDAGCombine(ISD::SELECT);
1204   setTargetDAGCombine(ISD::SHL);
1205   setTargetDAGCombine(ISD::SRA);
1206   setTargetDAGCombine(ISD::SRL);
1207   setTargetDAGCombine(ISD::OR);
1208   setTargetDAGCombine(ISD::AND);
1209   setTargetDAGCombine(ISD::ADD);
1210   setTargetDAGCombine(ISD::FADD);
1211   setTargetDAGCombine(ISD::FSUB);
1212   setTargetDAGCombine(ISD::FMA);
1213   setTargetDAGCombine(ISD::SUB);
1214   setTargetDAGCombine(ISD::LOAD);
1215   setTargetDAGCombine(ISD::STORE);
1216   setTargetDAGCombine(ISD::ZERO_EXTEND);
1217   setTargetDAGCombine(ISD::ANY_EXTEND);
1218   setTargetDAGCombine(ISD::SIGN_EXTEND);
1219   setTargetDAGCombine(ISD::TRUNCATE);
1220   setTargetDAGCombine(ISD::UINT_TO_FP);
1221   setTargetDAGCombine(ISD::SINT_TO_FP);
1222   setTargetDAGCombine(ISD::SETCC);
1223   setTargetDAGCombine(ISD::FP_TO_SINT);
1224   if (Subtarget->is64Bit())
1225     setTargetDAGCombine(ISD::MUL);
1226   setTargetDAGCombine(ISD::XOR);
1227
1228   computeRegisterProperties();
1229
1230   // On Darwin, -Os means optimize for size without hurting performance,
1231   // do not reduce the limit.
1232   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1233   maxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1234   maxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1235   maxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1236   maxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1237   maxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1238   setPrefLoopAlignment(4); // 2^4 bytes.
1239   benefitFromCodePlacementOpt = true;
1240
1241   // Predictable cmov don't hurt on atom because it's in-order.
1242   predictableSelectIsExpensive = !Subtarget->isAtom();
1243
1244   setPrefFunctionAlignment(4); // 2^4 bytes.
1245 }
1246
1247
1248 EVT X86TargetLowering::getSetCCResultType(EVT VT) const {
1249   if (!VT.isVector()) return MVT::i8;
1250   return VT.changeVectorElementTypeToInteger();
1251 }
1252
1253
1254 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1255 /// the desired ByVal argument alignment.
1256 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1257   if (MaxAlign == 16)
1258     return;
1259   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1260     if (VTy->getBitWidth() == 128)
1261       MaxAlign = 16;
1262   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1263     unsigned EltAlign = 0;
1264     getMaxByValAlign(ATy->getElementType(), EltAlign);
1265     if (EltAlign > MaxAlign)
1266       MaxAlign = EltAlign;
1267   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1268     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1269       unsigned EltAlign = 0;
1270       getMaxByValAlign(STy->getElementType(i), EltAlign);
1271       if (EltAlign > MaxAlign)
1272         MaxAlign = EltAlign;
1273       if (MaxAlign == 16)
1274         break;
1275     }
1276   }
1277 }
1278
1279 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1280 /// function arguments in the caller parameter area. For X86, aggregates
1281 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1282 /// are at 4-byte boundaries.
1283 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1284   if (Subtarget->is64Bit()) {
1285     // Max of 8 and alignment of type.
1286     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1287     if (TyAlign > 8)
1288       return TyAlign;
1289     return 8;
1290   }
1291
1292   unsigned Align = 4;
1293   if (Subtarget->hasSSE1())
1294     getMaxByValAlign(Ty, Align);
1295   return Align;
1296 }
1297
1298 /// getOptimalMemOpType - Returns the target specific optimal type for load
1299 /// and store operations as a result of memset, memcpy, and memmove
1300 /// lowering. If DstAlign is zero that means it's safe to destination
1301 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1302 /// means there isn't a need to check it against alignment requirement,
1303 /// probably because the source does not need to be loaded. If
1304 /// 'IsZeroVal' is true, that means it's safe to return a
1305 /// non-scalar-integer type, e.g. empty string source, constant, or loaded
1306 /// from memory. 'MemcpyStrSrc' indicates whether the memcpy source is
1307 /// constant so it does not need to be loaded.
1308 /// It returns EVT::Other if the type should be determined using generic
1309 /// target-independent logic.
1310 EVT
1311 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1312                                        unsigned DstAlign, unsigned SrcAlign,
1313                                        bool IsZeroVal,
1314                                        bool MemcpyStrSrc,
1315                                        MachineFunction &MF) const {
1316   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1317   // linux.  This is because the stack realignment code can't handle certain
1318   // cases like PR2962.  This should be removed when PR2962 is fixed.
1319   const Function *F = MF.getFunction();
1320   if (IsZeroVal &&
1321       !F->hasFnAttr(Attribute::NoImplicitFloat)) {
1322     if (Size >= 16 &&
1323         (Subtarget->isUnalignedMemAccessFast() ||
1324          ((DstAlign == 0 || DstAlign >= 16) &&
1325           (SrcAlign == 0 || SrcAlign >= 16))) &&
1326         Subtarget->getStackAlignment() >= 16) {
1327       if (Subtarget->getStackAlignment() >= 32) {
1328         if (Subtarget->hasAVX2())
1329           return MVT::v8i32;
1330         if (Subtarget->hasAVX())
1331           return MVT::v8f32;
1332       }
1333       if (Subtarget->hasSSE2())
1334         return MVT::v4i32;
1335       if (Subtarget->hasSSE1())
1336         return MVT::v4f32;
1337     } else if (!MemcpyStrSrc && Size >= 8 &&
1338                !Subtarget->is64Bit() &&
1339                Subtarget->getStackAlignment() >= 8 &&
1340                Subtarget->hasSSE2()) {
1341       // Do not use f64 to lower memcpy if source is string constant. It's
1342       // better to use i32 to avoid the loads.
1343       return MVT::f64;
1344     }
1345   }
1346   if (Subtarget->is64Bit() && Size >= 8)
1347     return MVT::i64;
1348   return MVT::i32;
1349 }
1350
1351 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1352 /// current function.  The returned value is a member of the
1353 /// MachineJumpTableInfo::JTEntryKind enum.
1354 unsigned X86TargetLowering::getJumpTableEncoding() const {
1355   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1356   // symbol.
1357   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1358       Subtarget->isPICStyleGOT())
1359     return MachineJumpTableInfo::EK_Custom32;
1360
1361   // Otherwise, use the normal jump table encoding heuristics.
1362   return TargetLowering::getJumpTableEncoding();
1363 }
1364
1365 const MCExpr *
1366 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1367                                              const MachineBasicBlock *MBB,
1368                                              unsigned uid,MCContext &Ctx) const{
1369   assert(getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1370          Subtarget->isPICStyleGOT());
1371   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1372   // entries.
1373   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1374                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1375 }
1376
1377 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1378 /// jumptable.
1379 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1380                                                     SelectionDAG &DAG) const {
1381   if (!Subtarget->is64Bit())
1382     // This doesn't have DebugLoc associated with it, but is not really the
1383     // same as a Register.
1384     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), getPointerTy());
1385   return Table;
1386 }
1387
1388 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1389 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1390 /// MCExpr.
1391 const MCExpr *X86TargetLowering::
1392 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1393                              MCContext &Ctx) const {
1394   // X86-64 uses RIP relative addressing based on the jump table label.
1395   if (Subtarget->isPICStyleRIPRel())
1396     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1397
1398   // Otherwise, the reference is relative to the PIC base.
1399   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1400 }
1401
1402 // FIXME: Why this routine is here? Move to RegInfo!
1403 std::pair<const TargetRegisterClass*, uint8_t>
1404 X86TargetLowering::findRepresentativeClass(EVT VT) const{
1405   const TargetRegisterClass *RRC = 0;
1406   uint8_t Cost = 1;
1407   switch (VT.getSimpleVT().SimpleTy) {
1408   default:
1409     return TargetLowering::findRepresentativeClass(VT);
1410   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1411     RRC = Subtarget->is64Bit() ?
1412       (const TargetRegisterClass*)&X86::GR64RegClass :
1413       (const TargetRegisterClass*)&X86::GR32RegClass;
1414     break;
1415   case MVT::x86mmx:
1416     RRC = &X86::VR64RegClass;
1417     break;
1418   case MVT::f32: case MVT::f64:
1419   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1420   case MVT::v4f32: case MVT::v2f64:
1421   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1422   case MVT::v4f64:
1423     RRC = &X86::VR128RegClass;
1424     break;
1425   }
1426   return std::make_pair(RRC, Cost);
1427 }
1428
1429 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1430                                                unsigned &Offset) const {
1431   if (!Subtarget->isTargetLinux())
1432     return false;
1433
1434   if (Subtarget->is64Bit()) {
1435     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1436     Offset = 0x28;
1437     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1438       AddressSpace = 256;
1439     else
1440       AddressSpace = 257;
1441   } else {
1442     // %gs:0x14 on i386
1443     Offset = 0x14;
1444     AddressSpace = 256;
1445   }
1446   return true;
1447 }
1448
1449
1450 //===----------------------------------------------------------------------===//
1451 //               Return Value Calling Convention Implementation
1452 //===----------------------------------------------------------------------===//
1453
1454 #include "X86GenCallingConv.inc"
1455
1456 bool
1457 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1458                                   MachineFunction &MF, bool isVarArg,
1459                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1460                         LLVMContext &Context) const {
1461   SmallVector<CCValAssign, 16> RVLocs;
1462   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1463                  RVLocs, Context);
1464   return CCInfo.CheckReturn(Outs, RetCC_X86);
1465 }
1466
1467 SDValue
1468 X86TargetLowering::LowerReturn(SDValue Chain,
1469                                CallingConv::ID CallConv, bool isVarArg,
1470                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1471                                const SmallVectorImpl<SDValue> &OutVals,
1472                                DebugLoc dl, SelectionDAG &DAG) const {
1473   MachineFunction &MF = DAG.getMachineFunction();
1474   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1475
1476   SmallVector<CCValAssign, 16> RVLocs;
1477   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1478                  RVLocs, *DAG.getContext());
1479   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1480
1481   // Add the regs to the liveout set for the function.
1482   MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
1483   for (unsigned i = 0; i != RVLocs.size(); ++i)
1484     if (RVLocs[i].isRegLoc() && !MRI.isLiveOut(RVLocs[i].getLocReg()))
1485       MRI.addLiveOut(RVLocs[i].getLocReg());
1486
1487   SDValue Flag;
1488
1489   SmallVector<SDValue, 6> RetOps;
1490   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1491   // Operand #1 = Bytes To Pop
1492   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1493                    MVT::i16));
1494
1495   // Copy the result values into the output registers.
1496   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1497     CCValAssign &VA = RVLocs[i];
1498     assert(VA.isRegLoc() && "Can only return in registers!");
1499     SDValue ValToCopy = OutVals[i];
1500     EVT ValVT = ValToCopy.getValueType();
1501
1502     // Promote values to the appropriate types
1503     if (VA.getLocInfo() == CCValAssign::SExt)
1504       ValToCopy = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), ValToCopy);
1505     else if (VA.getLocInfo() == CCValAssign::ZExt)
1506       ValToCopy = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), ValToCopy);
1507     else if (VA.getLocInfo() == CCValAssign::AExt)
1508       ValToCopy = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), ValToCopy);
1509     else if (VA.getLocInfo() == CCValAssign::BCvt)
1510       ValToCopy = DAG.getNode(ISD::BITCAST, dl, VA.getLocVT(), ValToCopy);
1511
1512     // If this is x86-64, and we disabled SSE, we can't return FP values,
1513     // or SSE or MMX vectors.
1514     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
1515          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
1516           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
1517       report_fatal_error("SSE register return with SSE disabled");
1518     }
1519     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1520     // llvm-gcc has never done it right and no one has noticed, so this
1521     // should be OK for now.
1522     if (ValVT == MVT::f64 &&
1523         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
1524       report_fatal_error("SSE2 register return with SSE2 disabled");
1525
1526     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1527     // the RET instruction and handled by the FP Stackifier.
1528     if (VA.getLocReg() == X86::ST0 ||
1529         VA.getLocReg() == X86::ST1) {
1530       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1531       // change the value to the FP stack register class.
1532       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1533         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1534       RetOps.push_back(ValToCopy);
1535       // Don't emit a copytoreg.
1536       continue;
1537     }
1538
1539     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1540     // which is returned in RAX / RDX.
1541     if (Subtarget->is64Bit()) {
1542       if (ValVT == MVT::x86mmx) {
1543         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1544           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
1545           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1546                                   ValToCopy);
1547           // If we don't have SSE2 available, convert to v4f32 so the generated
1548           // register is legal.
1549           if (!Subtarget->hasSSE2())
1550             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
1551         }
1552       }
1553     }
1554
1555     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1556     Flag = Chain.getValue(1);
1557   }
1558
1559   // The x86-64 ABI for returning structs by value requires that we copy
1560   // the sret argument into %rax for the return. We saved the argument into
1561   // a virtual register in the entry block, so now we copy the value out
1562   // and into %rax.
1563   if (Subtarget->is64Bit() &&
1564       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1565     MachineFunction &MF = DAG.getMachineFunction();
1566     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1567     unsigned Reg = FuncInfo->getSRetReturnReg();
1568     assert(Reg &&
1569            "SRetReturnReg should have been set in LowerFormalArguments().");
1570     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1571
1572     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1573     Flag = Chain.getValue(1);
1574
1575     // RAX now acts like a return value.
1576     MRI.addLiveOut(X86::RAX);
1577   }
1578
1579   RetOps[0] = Chain;  // Update chain.
1580
1581   // Add the flag if we have it.
1582   if (Flag.getNode())
1583     RetOps.push_back(Flag);
1584
1585   return DAG.getNode(X86ISD::RET_FLAG, dl,
1586                      MVT::Other, &RetOps[0], RetOps.size());
1587 }
1588
1589 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N, SDValue &Chain) const {
1590   if (N->getNumValues() != 1)
1591     return false;
1592   if (!N->hasNUsesOfValue(1, 0))
1593     return false;
1594
1595   SDValue TCChain = Chain;
1596   SDNode *Copy = *N->use_begin();
1597   if (Copy->getOpcode() == ISD::CopyToReg) {
1598     // If the copy has a glue operand, we conservatively assume it isn't safe to
1599     // perform a tail call.
1600     if (Copy->getOperand(Copy->getNumOperands()-1).getValueType() == MVT::Glue)
1601       return false;
1602     TCChain = Copy->getOperand(0);
1603   } else if (Copy->getOpcode() != ISD::FP_EXTEND)
1604     return false;
1605
1606   bool HasRet = false;
1607   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
1608        UI != UE; ++UI) {
1609     if (UI->getOpcode() != X86ISD::RET_FLAG)
1610       return false;
1611     HasRet = true;
1612   }
1613
1614   if (!HasRet)
1615     return false;
1616
1617   Chain = TCChain;
1618   return true;
1619 }
1620
1621 EVT
1622 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
1623                                             ISD::NodeType ExtendKind) const {
1624   MVT ReturnMVT;
1625   // TODO: Is this also valid on 32-bit?
1626   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
1627     ReturnMVT = MVT::i8;
1628   else
1629     ReturnMVT = MVT::i32;
1630
1631   EVT MinVT = getRegisterType(Context, ReturnMVT);
1632   return VT.bitsLT(MinVT) ? MinVT : VT;
1633 }
1634
1635 /// LowerCallResult - Lower the result values of a call into the
1636 /// appropriate copies out of appropriate physical registers.
1637 ///
1638 SDValue
1639 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1640                                    CallingConv::ID CallConv, bool isVarArg,
1641                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1642                                    DebugLoc dl, SelectionDAG &DAG,
1643                                    SmallVectorImpl<SDValue> &InVals) const {
1644
1645   // Assign locations to each value returned by this call.
1646   SmallVector<CCValAssign, 16> RVLocs;
1647   bool Is64Bit = Subtarget->is64Bit();
1648   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(),
1649                  getTargetMachine(), RVLocs, *DAG.getContext());
1650   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1651
1652   // Copy all of the result registers out of their specified physreg.
1653   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1654     CCValAssign &VA = RVLocs[i];
1655     EVT CopyVT = VA.getValVT();
1656
1657     // If this is x86-64, and we disabled SSE, we can't return FP values
1658     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1659         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
1660       report_fatal_error("SSE register return with SSE disabled");
1661     }
1662
1663     SDValue Val;
1664
1665     // If this is a call to a function that returns an fp value on the floating
1666     // point stack, we must guarantee the value is popped from the stack, so
1667     // a CopyFromReg is not good enough - the copy instruction may be eliminated
1668     // if the return value is not used. We use the FpPOP_RETVAL instruction
1669     // instead.
1670     if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1) {
1671       // If we prefer to use the value in xmm registers, copy it out as f80 and
1672       // use a truncate to move it from fp stack reg to xmm reg.
1673       if (isScalarFPTypeInSSEReg(VA.getValVT())) CopyVT = MVT::f80;
1674       SDValue Ops[] = { Chain, InFlag };
1675       Chain = SDValue(DAG.getMachineNode(X86::FpPOP_RETVAL, dl, CopyVT,
1676                                          MVT::Other, MVT::Glue, Ops, 2), 1);
1677       Val = Chain.getValue(0);
1678
1679       // Round the f80 to the right size, which also moves it to the appropriate
1680       // xmm register.
1681       if (CopyVT != VA.getValVT())
1682         Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1683                           // This truncation won't change the value.
1684                           DAG.getIntPtrConstant(1));
1685     } else {
1686       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1687                                  CopyVT, InFlag).getValue(1);
1688       Val = Chain.getValue(0);
1689     }
1690     InFlag = Chain.getValue(2);
1691     InVals.push_back(Val);
1692   }
1693
1694   return Chain;
1695 }
1696
1697
1698 //===----------------------------------------------------------------------===//
1699 //                C & StdCall & Fast Calling Convention implementation
1700 //===----------------------------------------------------------------------===//
1701 //  StdCall calling convention seems to be standard for many Windows' API
1702 //  routines and around. It differs from C calling convention just a little:
1703 //  callee should clean up the stack, not caller. Symbols should be also
1704 //  decorated in some fancy way :) It doesn't support any vector arguments.
1705 //  For info on fast calling convention see Fast Calling Convention (tail call)
1706 //  implementation LowerX86_32FastCCCallTo.
1707
1708 /// CallIsStructReturn - Determines whether a call uses struct return
1709 /// semantics.
1710 enum StructReturnType {
1711   NotStructReturn,
1712   RegStructReturn,
1713   StackStructReturn
1714 };
1715 static StructReturnType
1716 callIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1717   if (Outs.empty())
1718     return NotStructReturn;
1719
1720   const ISD::ArgFlagsTy &Flags = Outs[0].Flags;
1721   if (!Flags.isSRet())
1722     return NotStructReturn;
1723   if (Flags.isInReg())
1724     return RegStructReturn;
1725   return StackStructReturn;
1726 }
1727
1728 /// ArgsAreStructReturn - Determines whether a function uses struct
1729 /// return semantics.
1730 static StructReturnType
1731 argsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1732   if (Ins.empty())
1733     return NotStructReturn;
1734
1735   const ISD::ArgFlagsTy &Flags = Ins[0].Flags;
1736   if (!Flags.isSRet())
1737     return NotStructReturn;
1738   if (Flags.isInReg())
1739     return RegStructReturn;
1740   return StackStructReturn;
1741 }
1742
1743 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1744 /// by "Src" to address "Dst" with size and alignment information specified by
1745 /// the specific parameter attribute. The copy will be passed as a byval
1746 /// function parameter.
1747 static SDValue
1748 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1749                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1750                           DebugLoc dl) {
1751   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1752
1753   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1754                        /*isVolatile*/false, /*AlwaysInline=*/true,
1755                        MachinePointerInfo(), MachinePointerInfo());
1756 }
1757
1758 /// IsTailCallConvention - Return true if the calling convention is one that
1759 /// supports tail call optimization.
1760 static bool IsTailCallConvention(CallingConv::ID CC) {
1761   return (CC == CallingConv::Fast || CC == CallingConv::GHC);
1762 }
1763
1764 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
1765   if (!CI->isTailCall() || getTargetMachine().Options.DisableTailCalls)
1766     return false;
1767
1768   CallSite CS(CI);
1769   CallingConv::ID CalleeCC = CS.getCallingConv();
1770   if (!IsTailCallConvention(CalleeCC) && CalleeCC != CallingConv::C)
1771     return false;
1772
1773   return true;
1774 }
1775
1776 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
1777 /// a tailcall target by changing its ABI.
1778 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
1779                                    bool GuaranteedTailCallOpt) {
1780   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
1781 }
1782
1783 SDValue
1784 X86TargetLowering::LowerMemArgument(SDValue Chain,
1785                                     CallingConv::ID CallConv,
1786                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1787                                     DebugLoc dl, SelectionDAG &DAG,
1788                                     const CCValAssign &VA,
1789                                     MachineFrameInfo *MFI,
1790                                     unsigned i) const {
1791   // Create the nodes corresponding to a load from this parameter slot.
1792   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1793   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(CallConv,
1794                               getTargetMachine().Options.GuaranteedTailCallOpt);
1795   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1796   EVT ValVT;
1797
1798   // If value is passed by pointer we have address passed instead of the value
1799   // itself.
1800   if (VA.getLocInfo() == CCValAssign::Indirect)
1801     ValVT = VA.getLocVT();
1802   else
1803     ValVT = VA.getValVT();
1804
1805   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1806   // changed with more analysis.
1807   // In case of tail call optimization mark all arguments mutable. Since they
1808   // could be overwritten by lowering of arguments in case of a tail call.
1809   if (Flags.isByVal()) {
1810     unsigned Bytes = Flags.getByValSize();
1811     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
1812     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
1813     return DAG.getFrameIndex(FI, getPointerTy());
1814   } else {
1815     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1816                                     VA.getLocMemOffset(), isImmutable);
1817     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1818     return DAG.getLoad(ValVT, dl, Chain, FIN,
1819                        MachinePointerInfo::getFixedStack(FI),
1820                        false, false, false, 0);
1821   }
1822 }
1823
1824 SDValue
1825 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1826                                         CallingConv::ID CallConv,
1827                                         bool isVarArg,
1828                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1829                                         DebugLoc dl,
1830                                         SelectionDAG &DAG,
1831                                         SmallVectorImpl<SDValue> &InVals)
1832                                           const {
1833   MachineFunction &MF = DAG.getMachineFunction();
1834   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1835
1836   const Function* Fn = MF.getFunction();
1837   if (Fn->hasExternalLinkage() &&
1838       Subtarget->isTargetCygMing() &&
1839       Fn->getName() == "main")
1840     FuncInfo->setForceFramePointer(true);
1841
1842   MachineFrameInfo *MFI = MF.getFrameInfo();
1843   bool Is64Bit = Subtarget->is64Bit();
1844   bool IsWindows = Subtarget->isTargetWindows();
1845   bool IsWin64 = Subtarget->isTargetWin64();
1846
1847   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1848          "Var args not supported with calling convention fastcc or ghc");
1849
1850   // Assign locations to all of the incoming arguments.
1851   SmallVector<CCValAssign, 16> ArgLocs;
1852   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1853                  ArgLocs, *DAG.getContext());
1854
1855   // Allocate shadow area for Win64
1856   if (IsWin64) {
1857     CCInfo.AllocateStack(32, 8);
1858   }
1859
1860   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
1861
1862   unsigned LastVal = ~0U;
1863   SDValue ArgValue;
1864   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1865     CCValAssign &VA = ArgLocs[i];
1866     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1867     // places.
1868     assert(VA.getValNo() != LastVal &&
1869            "Don't support value assigned to multiple locs yet");
1870     (void)LastVal;
1871     LastVal = VA.getValNo();
1872
1873     if (VA.isRegLoc()) {
1874       EVT RegVT = VA.getLocVT();
1875       const TargetRegisterClass *RC;
1876       if (RegVT == MVT::i32)
1877         RC = &X86::GR32RegClass;
1878       else if (Is64Bit && RegVT == MVT::i64)
1879         RC = &X86::GR64RegClass;
1880       else if (RegVT == MVT::f32)
1881         RC = &X86::FR32RegClass;
1882       else if (RegVT == MVT::f64)
1883         RC = &X86::FR64RegClass;
1884       else if (RegVT.is256BitVector())
1885         RC = &X86::VR256RegClass;
1886       else if (RegVT.is128BitVector())
1887         RC = &X86::VR128RegClass;
1888       else if (RegVT == MVT::x86mmx)
1889         RC = &X86::VR64RegClass;
1890       else
1891         llvm_unreachable("Unknown argument type!");
1892
1893       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1894       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1895
1896       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1897       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1898       // right size.
1899       if (VA.getLocInfo() == CCValAssign::SExt)
1900         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1901                                DAG.getValueType(VA.getValVT()));
1902       else if (VA.getLocInfo() == CCValAssign::ZExt)
1903         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1904                                DAG.getValueType(VA.getValVT()));
1905       else if (VA.getLocInfo() == CCValAssign::BCvt)
1906         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
1907
1908       if (VA.isExtInLoc()) {
1909         // Handle MMX values passed in XMM regs.
1910         if (RegVT.isVector()) {
1911           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(),
1912                                  ArgValue);
1913         } else
1914           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1915       }
1916     } else {
1917       assert(VA.isMemLoc());
1918       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1919     }
1920
1921     // If value is passed via pointer - do a load.
1922     if (VA.getLocInfo() == CCValAssign::Indirect)
1923       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
1924                              MachinePointerInfo(), false, false, false, 0);
1925
1926     InVals.push_back(ArgValue);
1927   }
1928
1929   // The x86-64 ABI for returning structs by value requires that we copy
1930   // the sret argument into %rax for the return. Save the argument into
1931   // a virtual register so that we can access it from the return points.
1932   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1933     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1934     unsigned Reg = FuncInfo->getSRetReturnReg();
1935     if (!Reg) {
1936       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1937       FuncInfo->setSRetReturnReg(Reg);
1938     }
1939     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1940     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1941   }
1942
1943   unsigned StackSize = CCInfo.getNextStackOffset();
1944   // Align stack specially for tail calls.
1945   if (FuncIsMadeTailCallSafe(CallConv,
1946                              MF.getTarget().Options.GuaranteedTailCallOpt))
1947     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1948
1949   // If the function takes variable number of arguments, make a frame index for
1950   // the start of the first vararg value... for expansion of llvm.va_start.
1951   if (isVarArg) {
1952     if (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
1953                     CallConv != CallingConv::X86_ThisCall)) {
1954       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
1955     }
1956     if (Is64Bit) {
1957       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1958
1959       // FIXME: We should really autogenerate these arrays
1960       static const uint16_t GPR64ArgRegsWin64[] = {
1961         X86::RCX, X86::RDX, X86::R8,  X86::R9
1962       };
1963       static const uint16_t GPR64ArgRegs64Bit[] = {
1964         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1965       };
1966       static const uint16_t XMMArgRegs64Bit[] = {
1967         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1968         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1969       };
1970       const uint16_t *GPR64ArgRegs;
1971       unsigned NumXMMRegs = 0;
1972
1973       if (IsWin64) {
1974         // The XMM registers which might contain var arg parameters are shadowed
1975         // in their paired GPR.  So we only need to save the GPR to their home
1976         // slots.
1977         TotalNumIntRegs = 4;
1978         GPR64ArgRegs = GPR64ArgRegsWin64;
1979       } else {
1980         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1981         GPR64ArgRegs = GPR64ArgRegs64Bit;
1982
1983         NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs64Bit,
1984                                                 TotalNumXMMRegs);
1985       }
1986       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1987                                                        TotalNumIntRegs);
1988
1989       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1990       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1991              "SSE register cannot be used when SSE is disabled!");
1992       assert(!(NumXMMRegs && MF.getTarget().Options.UseSoftFloat &&
1993                NoImplicitFloatOps) &&
1994              "SSE register cannot be used when SSE is disabled!");
1995       if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
1996           !Subtarget->hasSSE1())
1997         // Kernel mode asks for SSE to be disabled, so don't push them
1998         // on the stack.
1999         TotalNumXMMRegs = 0;
2000
2001       if (IsWin64) {
2002         const TargetFrameLowering &TFI = *getTargetMachine().getFrameLowering();
2003         // Get to the caller-allocated home save location.  Add 8 to account
2004         // for the return address.
2005         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
2006         FuncInfo->setRegSaveFrameIndex(
2007           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
2008         // Fixup to set vararg frame on shadow area (4 x i64).
2009         if (NumIntRegs < 4)
2010           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
2011       } else {
2012         // For X86-64, if there are vararg parameters that are passed via
2013         // registers, then we must store them to their spots on the stack so
2014         // they may be loaded by deferencing the result of va_next.
2015         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
2016         FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
2017         FuncInfo->setRegSaveFrameIndex(
2018           MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
2019                                false));
2020       }
2021
2022       // Store the integer parameter registers.
2023       SmallVector<SDValue, 8> MemOps;
2024       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
2025                                         getPointerTy());
2026       unsigned Offset = FuncInfo->getVarArgsGPOffset();
2027       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
2028         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
2029                                   DAG.getIntPtrConstant(Offset));
2030         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
2031                                      &X86::GR64RegClass);
2032         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2033         SDValue Store =
2034           DAG.getStore(Val.getValue(1), dl, Val, FIN,
2035                        MachinePointerInfo::getFixedStack(
2036                          FuncInfo->getRegSaveFrameIndex(), Offset),
2037                        false, false, 0);
2038         MemOps.push_back(Store);
2039         Offset += 8;
2040       }
2041
2042       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
2043         // Now store the XMM (fp + vector) parameter registers.
2044         SmallVector<SDValue, 11> SaveXMMOps;
2045         SaveXMMOps.push_back(Chain);
2046
2047         unsigned AL = MF.addLiveIn(X86::AL, &X86::GR8RegClass);
2048         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
2049         SaveXMMOps.push_back(ALVal);
2050
2051         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2052                                FuncInfo->getRegSaveFrameIndex()));
2053         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2054                                FuncInfo->getVarArgsFPOffset()));
2055
2056         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
2057           unsigned VReg = MF.addLiveIn(XMMArgRegs64Bit[NumXMMRegs],
2058                                        &X86::VR128RegClass);
2059           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
2060           SaveXMMOps.push_back(Val);
2061         }
2062         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2063                                      MVT::Other,
2064                                      &SaveXMMOps[0], SaveXMMOps.size()));
2065       }
2066
2067       if (!MemOps.empty())
2068         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2069                             &MemOps[0], MemOps.size());
2070     }
2071   }
2072
2073   // Some CCs need callee pop.
2074   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2075                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2076     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2077   } else {
2078     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2079     // If this is an sret function, the return should pop the hidden pointer.
2080     if (!Is64Bit && !IsTailCallConvention(CallConv) && !IsWindows &&
2081         argsAreStructReturn(Ins) == StackStructReturn)
2082       FuncInfo->setBytesToPopOnReturn(4);
2083   }
2084
2085   if (!Is64Bit) {
2086     // RegSaveFrameIndex is X86-64 only.
2087     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2088     if (CallConv == CallingConv::X86_FastCall ||
2089         CallConv == CallingConv::X86_ThisCall)
2090       // fastcc functions can't have varargs.
2091       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2092   }
2093
2094   FuncInfo->setArgumentStackSize(StackSize);
2095
2096   return Chain;
2097 }
2098
2099 SDValue
2100 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2101                                     SDValue StackPtr, SDValue Arg,
2102                                     DebugLoc dl, SelectionDAG &DAG,
2103                                     const CCValAssign &VA,
2104                                     ISD::ArgFlagsTy Flags) const {
2105   unsigned LocMemOffset = VA.getLocMemOffset();
2106   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2107   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2108   if (Flags.isByVal())
2109     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2110
2111   return DAG.getStore(Chain, dl, Arg, PtrOff,
2112                       MachinePointerInfo::getStack(LocMemOffset),
2113                       false, false, 0);
2114 }
2115
2116 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2117 /// optimization is performed and it is required.
2118 SDValue
2119 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2120                                            SDValue &OutRetAddr, SDValue Chain,
2121                                            bool IsTailCall, bool Is64Bit,
2122                                            int FPDiff, DebugLoc dl) const {
2123   // Adjust the Return address stack slot.
2124   EVT VT = getPointerTy();
2125   OutRetAddr = getReturnAddressFrameIndex(DAG);
2126
2127   // Load the "old" Return address.
2128   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2129                            false, false, false, 0);
2130   return SDValue(OutRetAddr.getNode(), 1);
2131 }
2132
2133 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2134 /// optimization is performed and it is required (FPDiff!=0).
2135 static SDValue
2136 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
2137                          SDValue Chain, SDValue RetAddrFrIdx,
2138                          bool Is64Bit, int FPDiff, DebugLoc dl) {
2139   // Store the return address to the appropriate stack slot.
2140   if (!FPDiff) return Chain;
2141   // Calculate the new stack slot for the return address.
2142   int SlotSize = Is64Bit ? 8 : 4;
2143   int NewReturnAddrFI =
2144     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize, false);
2145   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
2146   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
2147   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2148                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2149                        false, false, 0);
2150   return Chain;
2151 }
2152
2153 SDValue
2154 X86TargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
2155                              SmallVectorImpl<SDValue> &InVals) const {
2156   SelectionDAG &DAG                     = CLI.DAG;
2157   DebugLoc &dl                          = CLI.DL;
2158   SmallVector<ISD::OutputArg, 32> &Outs = CLI.Outs;
2159   SmallVector<SDValue, 32> &OutVals     = CLI.OutVals;
2160   SmallVector<ISD::InputArg, 32> &Ins   = CLI.Ins;
2161   SDValue Chain                         = CLI.Chain;
2162   SDValue Callee                        = CLI.Callee;
2163   CallingConv::ID CallConv              = CLI.CallConv;
2164   bool &isTailCall                      = CLI.IsTailCall;
2165   bool isVarArg                         = CLI.IsVarArg;
2166
2167   MachineFunction &MF = DAG.getMachineFunction();
2168   bool Is64Bit        = Subtarget->is64Bit();
2169   bool IsWin64        = Subtarget->isTargetWin64();
2170   bool IsWindows      = Subtarget->isTargetWindows();
2171   StructReturnType SR = callIsStructReturn(Outs);
2172   bool IsSibcall      = false;
2173
2174   if (MF.getTarget().Options.DisableTailCalls)
2175     isTailCall = false;
2176
2177   if (isTailCall) {
2178     // Check if it's really possible to do a tail call.
2179     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2180                     isVarArg, SR != NotStructReturn,
2181                     MF.getFunction()->hasStructRetAttr(),
2182                     Outs, OutVals, Ins, DAG);
2183
2184     // Sibcalls are automatically detected tailcalls which do not require
2185     // ABI changes.
2186     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2187       IsSibcall = true;
2188
2189     if (isTailCall)
2190       ++NumTailCalls;
2191   }
2192
2193   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2194          "Var args not supported with calling convention fastcc or ghc");
2195
2196   // Analyze operands of the call, assigning locations to each operand.
2197   SmallVector<CCValAssign, 16> ArgLocs;
2198   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
2199                  ArgLocs, *DAG.getContext());
2200
2201   // Allocate shadow area for Win64
2202   if (IsWin64) {
2203     CCInfo.AllocateStack(32, 8);
2204   }
2205
2206   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2207
2208   // Get a count of how many bytes are to be pushed on the stack.
2209   unsigned NumBytes = CCInfo.getNextStackOffset();
2210   if (IsSibcall)
2211     // This is a sibcall. The memory operands are available in caller's
2212     // own caller's stack.
2213     NumBytes = 0;
2214   else if (getTargetMachine().Options.GuaranteedTailCallOpt &&
2215            IsTailCallConvention(CallConv))
2216     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2217
2218   int FPDiff = 0;
2219   if (isTailCall && !IsSibcall) {
2220     // Lower arguments at fp - stackoffset + fpdiff.
2221     unsigned NumBytesCallerPushed =
2222       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
2223     FPDiff = NumBytesCallerPushed - NumBytes;
2224
2225     // Set the delta of movement of the returnaddr stackslot.
2226     // But only set if delta is greater than previous delta.
2227     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
2228       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
2229   }
2230
2231   if (!IsSibcall)
2232     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
2233
2234   SDValue RetAddrFrIdx;
2235   // Load return address for tail calls.
2236   if (isTailCall && FPDiff)
2237     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2238                                     Is64Bit, FPDiff, dl);
2239
2240   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2241   SmallVector<SDValue, 8> MemOpChains;
2242   SDValue StackPtr;
2243
2244   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2245   // of tail call optimization arguments are handle later.
2246   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2247     CCValAssign &VA = ArgLocs[i];
2248     EVT RegVT = VA.getLocVT();
2249     SDValue Arg = OutVals[i];
2250     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2251     bool isByVal = Flags.isByVal();
2252
2253     // Promote the value if needed.
2254     switch (VA.getLocInfo()) {
2255     default: llvm_unreachable("Unknown loc info!");
2256     case CCValAssign::Full: break;
2257     case CCValAssign::SExt:
2258       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2259       break;
2260     case CCValAssign::ZExt:
2261       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2262       break;
2263     case CCValAssign::AExt:
2264       if (RegVT.is128BitVector()) {
2265         // Special case: passing MMX values in XMM registers.
2266         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2267         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2268         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2269       } else
2270         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2271       break;
2272     case CCValAssign::BCvt:
2273       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2274       break;
2275     case CCValAssign::Indirect: {
2276       // Store the argument.
2277       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2278       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2279       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2280                            MachinePointerInfo::getFixedStack(FI),
2281                            false, false, 0);
2282       Arg = SpillSlot;
2283       break;
2284     }
2285     }
2286
2287     if (VA.isRegLoc()) {
2288       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2289       if (isVarArg && IsWin64) {
2290         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2291         // shadow reg if callee is a varargs function.
2292         unsigned ShadowReg = 0;
2293         switch (VA.getLocReg()) {
2294         case X86::XMM0: ShadowReg = X86::RCX; break;
2295         case X86::XMM1: ShadowReg = X86::RDX; break;
2296         case X86::XMM2: ShadowReg = X86::R8; break;
2297         case X86::XMM3: ShadowReg = X86::R9; break;
2298         }
2299         if (ShadowReg)
2300           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2301       }
2302     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2303       assert(VA.isMemLoc());
2304       if (StackPtr.getNode() == 0)
2305         StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
2306       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2307                                              dl, DAG, VA, Flags));
2308     }
2309   }
2310
2311   if (!MemOpChains.empty())
2312     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2313                         &MemOpChains[0], MemOpChains.size());
2314
2315   if (Subtarget->isPICStyleGOT()) {
2316     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2317     // GOT pointer.
2318     if (!isTailCall) {
2319       RegsToPass.push_back(std::make_pair(unsigned(X86::EBX),
2320                DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), getPointerTy())));
2321     } else {
2322       // If we are tail calling and generating PIC/GOT style code load the
2323       // address of the callee into ECX. The value in ecx is used as target of
2324       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2325       // for tail calls on PIC/GOT architectures. Normally we would just put the
2326       // address of GOT into ebx and then call target@PLT. But for tail calls
2327       // ebx would be restored (since ebx is callee saved) before jumping to the
2328       // target@PLT.
2329
2330       // Note: The actual moving to ECX is done further down.
2331       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2332       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2333           !G->getGlobal()->hasProtectedVisibility())
2334         Callee = LowerGlobalAddress(Callee, DAG);
2335       else if (isa<ExternalSymbolSDNode>(Callee))
2336         Callee = LowerExternalSymbol(Callee, DAG);
2337     }
2338   }
2339
2340   if (Is64Bit && isVarArg && !IsWin64) {
2341     // From AMD64 ABI document:
2342     // For calls that may call functions that use varargs or stdargs
2343     // (prototype-less calls or calls to functions containing ellipsis (...) in
2344     // the declaration) %al is used as hidden argument to specify the number
2345     // of SSE registers used. The contents of %al do not need to match exactly
2346     // the number of registers, but must be an ubound on the number of SSE
2347     // registers used and is in the range 0 - 8 inclusive.
2348
2349     // Count the number of XMM registers allocated.
2350     static const uint16_t XMMArgRegs[] = {
2351       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2352       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2353     };
2354     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2355     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2356            && "SSE registers cannot be used when SSE is disabled");
2357
2358     RegsToPass.push_back(std::make_pair(unsigned(X86::AL),
2359                                         DAG.getConstant(NumXMMRegs, MVT::i8)));
2360   }
2361
2362   // For tail calls lower the arguments to the 'real' stack slot.
2363   if (isTailCall) {
2364     // Force all the incoming stack arguments to be loaded from the stack
2365     // before any new outgoing arguments are stored to the stack, because the
2366     // outgoing stack slots may alias the incoming argument stack slots, and
2367     // the alias isn't otherwise explicit. This is slightly more conservative
2368     // than necessary, because it means that each store effectively depends
2369     // on every argument instead of just those arguments it would clobber.
2370     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2371
2372     SmallVector<SDValue, 8> MemOpChains2;
2373     SDValue FIN;
2374     int FI = 0;
2375     if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2376       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2377         CCValAssign &VA = ArgLocs[i];
2378         if (VA.isRegLoc())
2379           continue;
2380         assert(VA.isMemLoc());
2381         SDValue Arg = OutVals[i];
2382         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2383         // Create frame index.
2384         int32_t Offset = VA.getLocMemOffset()+FPDiff;
2385         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2386         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2387         FIN = DAG.getFrameIndex(FI, getPointerTy());
2388
2389         if (Flags.isByVal()) {
2390           // Copy relative to framepointer.
2391           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2392           if (StackPtr.getNode() == 0)
2393             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
2394                                           getPointerTy());
2395           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2396
2397           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2398                                                            ArgChain,
2399                                                            Flags, DAG, dl));
2400         } else {
2401           // Store relative to framepointer.
2402           MemOpChains2.push_back(
2403             DAG.getStore(ArgChain, dl, Arg, FIN,
2404                          MachinePointerInfo::getFixedStack(FI),
2405                          false, false, 0));
2406         }
2407       }
2408     }
2409
2410     if (!MemOpChains2.empty())
2411       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2412                           &MemOpChains2[0], MemOpChains2.size());
2413
2414     // Store the return address to the appropriate stack slot.
2415     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
2416                                      FPDiff, dl);
2417   }
2418
2419   // Build a sequence of copy-to-reg nodes chained together with token chain
2420   // and flag operands which copy the outgoing args into registers.
2421   SDValue InFlag;
2422   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2423     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2424                              RegsToPass[i].second, InFlag);
2425     InFlag = Chain.getValue(1);
2426   }
2427
2428   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
2429     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2430     // In the 64-bit large code model, we have to make all calls
2431     // through a register, since the call instruction's 32-bit
2432     // pc-relative offset may not be large enough to hold the whole
2433     // address.
2434   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2435     // If the callee is a GlobalAddress node (quite common, every direct call
2436     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2437     // it.
2438
2439     // We should use extra load for direct calls to dllimported functions in
2440     // non-JIT mode.
2441     const GlobalValue *GV = G->getGlobal();
2442     if (!GV->hasDLLImportLinkage()) {
2443       unsigned char OpFlags = 0;
2444       bool ExtraLoad = false;
2445       unsigned WrapperKind = ISD::DELETED_NODE;
2446
2447       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2448       // external symbols most go through the PLT in PIC mode.  If the symbol
2449       // has hidden or protected visibility, or if it is static or local, then
2450       // we don't need to use the PLT - we can directly call it.
2451       if (Subtarget->isTargetELF() &&
2452           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
2453           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2454         OpFlags = X86II::MO_PLT;
2455       } else if (Subtarget->isPICStyleStubAny() &&
2456                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
2457                  (!Subtarget->getTargetTriple().isMacOSX() ||
2458                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2459         // PC-relative references to external symbols should go through $stub,
2460         // unless we're building with the leopard linker or later, which
2461         // automatically synthesizes these stubs.
2462         OpFlags = X86II::MO_DARWIN_STUB;
2463       } else if (Subtarget->isPICStyleRIPRel() &&
2464                  isa<Function>(GV) &&
2465                  cast<Function>(GV)->hasFnAttr(Attribute::NonLazyBind)) {
2466         // If the function is marked as non-lazy, generate an indirect call
2467         // which loads from the GOT directly. This avoids runtime overhead
2468         // at the cost of eager binding (and one extra byte of encoding).
2469         OpFlags = X86II::MO_GOTPCREL;
2470         WrapperKind = X86ISD::WrapperRIP;
2471         ExtraLoad = true;
2472       }
2473
2474       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2475                                           G->getOffset(), OpFlags);
2476
2477       // Add a wrapper if needed.
2478       if (WrapperKind != ISD::DELETED_NODE)
2479         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
2480       // Add extra indirection if needed.
2481       if (ExtraLoad)
2482         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
2483                              MachinePointerInfo::getGOT(),
2484                              false, false, false, 0);
2485     }
2486   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2487     unsigned char OpFlags = 0;
2488
2489     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
2490     // external symbols should go through the PLT.
2491     if (Subtarget->isTargetELF() &&
2492         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2493       OpFlags = X86II::MO_PLT;
2494     } else if (Subtarget->isPICStyleStubAny() &&
2495                (!Subtarget->getTargetTriple().isMacOSX() ||
2496                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2497       // PC-relative references to external symbols should go through $stub,
2498       // unless we're building with the leopard linker or later, which
2499       // automatically synthesizes these stubs.
2500       OpFlags = X86II::MO_DARWIN_STUB;
2501     }
2502
2503     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2504                                          OpFlags);
2505   }
2506
2507   // Returns a chain & a flag for retval copy to use.
2508   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
2509   SmallVector<SDValue, 8> Ops;
2510
2511   if (!IsSibcall && isTailCall) {
2512     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2513                            DAG.getIntPtrConstant(0, true), InFlag);
2514     InFlag = Chain.getValue(1);
2515   }
2516
2517   Ops.push_back(Chain);
2518   Ops.push_back(Callee);
2519
2520   if (isTailCall)
2521     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
2522
2523   // Add argument registers to the end of the list so that they are known live
2524   // into the call.
2525   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2526     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2527                                   RegsToPass[i].second.getValueType()));
2528
2529   // Add a register mask operand representing the call-preserved registers.
2530   const TargetRegisterInfo *TRI = getTargetMachine().getRegisterInfo();
2531   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
2532   assert(Mask && "Missing call preserved mask for calling convention");
2533   Ops.push_back(DAG.getRegisterMask(Mask));
2534
2535   if (InFlag.getNode())
2536     Ops.push_back(InFlag);
2537
2538   if (isTailCall) {
2539     // We used to do:
2540     //// If this is the first return lowered for this function, add the regs
2541     //// to the liveout set for the function.
2542     // This isn't right, although it's probably harmless on x86; liveouts
2543     // should be computed from returns not tail calls.  Consider a void
2544     // function making a tail call to a function returning int.
2545     return DAG.getNode(X86ISD::TC_RETURN, dl,
2546                        NodeTys, &Ops[0], Ops.size());
2547   }
2548
2549   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2550   InFlag = Chain.getValue(1);
2551
2552   // Create the CALLSEQ_END node.
2553   unsigned NumBytesForCalleeToPush;
2554   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2555                        getTargetMachine().Options.GuaranteedTailCallOpt))
2556     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2557   else if (!Is64Bit && !IsTailCallConvention(CallConv) && !IsWindows &&
2558            SR == StackStructReturn)
2559     // If this is a call to a struct-return function, the callee
2560     // pops the hidden struct pointer, so we have to push it back.
2561     // This is common for Darwin/X86, Linux & Mingw32 targets.
2562     // For MSVC Win32 targets, the caller pops the hidden struct pointer.
2563     NumBytesForCalleeToPush = 4;
2564   else
2565     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2566
2567   // Returns a flag for retval copy to use.
2568   if (!IsSibcall) {
2569     Chain = DAG.getCALLSEQ_END(Chain,
2570                                DAG.getIntPtrConstant(NumBytes, true),
2571                                DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2572                                                      true),
2573                                InFlag);
2574     InFlag = Chain.getValue(1);
2575   }
2576
2577   // Handle result values, copying them out of physregs into vregs that we
2578   // return.
2579   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2580                          Ins, dl, DAG, InVals);
2581 }
2582
2583
2584 //===----------------------------------------------------------------------===//
2585 //                Fast Calling Convention (tail call) implementation
2586 //===----------------------------------------------------------------------===//
2587
2588 //  Like std call, callee cleans arguments, convention except that ECX is
2589 //  reserved for storing the tail called function address. Only 2 registers are
2590 //  free for argument passing (inreg). Tail call optimization is performed
2591 //  provided:
2592 //                * tailcallopt is enabled
2593 //                * caller/callee are fastcc
2594 //  On X86_64 architecture with GOT-style position independent code only local
2595 //  (within module) calls are supported at the moment.
2596 //  To keep the stack aligned according to platform abi the function
2597 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2598 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2599 //  If a tail called function callee has more arguments than the caller the
2600 //  caller needs to make sure that there is room to move the RETADDR to. This is
2601 //  achieved by reserving an area the size of the argument delta right after the
2602 //  original REtADDR, but before the saved framepointer or the spilled registers
2603 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2604 //  stack layout:
2605 //    arg1
2606 //    arg2
2607 //    RETADDR
2608 //    [ new RETADDR
2609 //      move area ]
2610 //    (possible EBP)
2611 //    ESI
2612 //    EDI
2613 //    local1 ..
2614
2615 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2616 /// for a 16 byte align requirement.
2617 unsigned
2618 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2619                                                SelectionDAG& DAG) const {
2620   MachineFunction &MF = DAG.getMachineFunction();
2621   const TargetMachine &TM = MF.getTarget();
2622   const TargetFrameLowering &TFI = *TM.getFrameLowering();
2623   unsigned StackAlignment = TFI.getStackAlignment();
2624   uint64_t AlignMask = StackAlignment - 1;
2625   int64_t Offset = StackSize;
2626   uint64_t SlotSize = TD->getPointerSize();
2627   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2628     // Number smaller than 12 so just add the difference.
2629     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2630   } else {
2631     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2632     Offset = ((~AlignMask) & Offset) + StackAlignment +
2633       (StackAlignment-SlotSize);
2634   }
2635   return Offset;
2636 }
2637
2638 /// MatchingStackOffset - Return true if the given stack call argument is
2639 /// already available in the same position (relatively) of the caller's
2640 /// incoming argument stack.
2641 static
2642 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
2643                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
2644                          const X86InstrInfo *TII) {
2645   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
2646   int FI = INT_MAX;
2647   if (Arg.getOpcode() == ISD::CopyFromReg) {
2648     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
2649     if (!TargetRegisterInfo::isVirtualRegister(VR))
2650       return false;
2651     MachineInstr *Def = MRI->getVRegDef(VR);
2652     if (!Def)
2653       return false;
2654     if (!Flags.isByVal()) {
2655       if (!TII->isLoadFromStackSlot(Def, FI))
2656         return false;
2657     } else {
2658       unsigned Opcode = Def->getOpcode();
2659       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
2660           Def->getOperand(1).isFI()) {
2661         FI = Def->getOperand(1).getIndex();
2662         Bytes = Flags.getByValSize();
2663       } else
2664         return false;
2665     }
2666   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
2667     if (Flags.isByVal())
2668       // ByVal argument is passed in as a pointer but it's now being
2669       // dereferenced. e.g.
2670       // define @foo(%struct.X* %A) {
2671       //   tail call @bar(%struct.X* byval %A)
2672       // }
2673       return false;
2674     SDValue Ptr = Ld->getBasePtr();
2675     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
2676     if (!FINode)
2677       return false;
2678     FI = FINode->getIndex();
2679   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
2680     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
2681     FI = FINode->getIndex();
2682     Bytes = Flags.getByValSize();
2683   } else
2684     return false;
2685
2686   assert(FI != INT_MAX);
2687   if (!MFI->isFixedObjectIndex(FI))
2688     return false;
2689   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
2690 }
2691
2692 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2693 /// for tail call optimization. Targets which want to do tail call
2694 /// optimization should implement this function.
2695 bool
2696 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2697                                                      CallingConv::ID CalleeCC,
2698                                                      bool isVarArg,
2699                                                      bool isCalleeStructRet,
2700                                                      bool isCallerStructRet,
2701                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
2702                                     const SmallVectorImpl<SDValue> &OutVals,
2703                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2704                                                      SelectionDAG& DAG) const {
2705   if (!IsTailCallConvention(CalleeCC) &&
2706       CalleeCC != CallingConv::C)
2707     return false;
2708
2709   // If -tailcallopt is specified, make fastcc functions tail-callable.
2710   const MachineFunction &MF = DAG.getMachineFunction();
2711   const Function *CallerF = DAG.getMachineFunction().getFunction();
2712   CallingConv::ID CallerCC = CallerF->getCallingConv();
2713   bool CCMatch = CallerCC == CalleeCC;
2714
2715   if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2716     if (IsTailCallConvention(CalleeCC) && CCMatch)
2717       return true;
2718     return false;
2719   }
2720
2721   // Look for obvious safe cases to perform tail call optimization that do not
2722   // require ABI changes. This is what gcc calls sibcall.
2723
2724   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
2725   // emit a special epilogue.
2726   if (RegInfo->needsStackRealignment(MF))
2727     return false;
2728
2729   // Also avoid sibcall optimization if either caller or callee uses struct
2730   // return semantics.
2731   if (isCalleeStructRet || isCallerStructRet)
2732     return false;
2733
2734   // An stdcall caller is expected to clean up its arguments; the callee
2735   // isn't going to do that.
2736   if (!CCMatch && CallerCC==CallingConv::X86_StdCall)
2737     return false;
2738
2739   // Do not sibcall optimize vararg calls unless all arguments are passed via
2740   // registers.
2741   if (isVarArg && !Outs.empty()) {
2742
2743     // Optimizing for varargs on Win64 is unlikely to be safe without
2744     // additional testing.
2745     if (Subtarget->isTargetWin64())
2746       return false;
2747
2748     SmallVector<CCValAssign, 16> ArgLocs;
2749     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2750                    getTargetMachine(), ArgLocs, *DAG.getContext());
2751
2752     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2753     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
2754       if (!ArgLocs[i].isRegLoc())
2755         return false;
2756   }
2757
2758   // If the call result is in ST0 / ST1, it needs to be popped off the x87
2759   // stack.  Therefore, if it's not used by the call it is not safe to optimize
2760   // this into a sibcall.
2761   bool Unused = false;
2762   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
2763     if (!Ins[i].Used) {
2764       Unused = true;
2765       break;
2766     }
2767   }
2768   if (Unused) {
2769     SmallVector<CCValAssign, 16> RVLocs;
2770     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(),
2771                    getTargetMachine(), RVLocs, *DAG.getContext());
2772     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2773     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2774       CCValAssign &VA = RVLocs[i];
2775       if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1)
2776         return false;
2777     }
2778   }
2779
2780   // If the calling conventions do not match, then we'd better make sure the
2781   // results are returned in the same way as what the caller expects.
2782   if (!CCMatch) {
2783     SmallVector<CCValAssign, 16> RVLocs1;
2784     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(),
2785                     getTargetMachine(), RVLocs1, *DAG.getContext());
2786     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
2787
2788     SmallVector<CCValAssign, 16> RVLocs2;
2789     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(),
2790                     getTargetMachine(), RVLocs2, *DAG.getContext());
2791     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
2792
2793     if (RVLocs1.size() != RVLocs2.size())
2794       return false;
2795     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
2796       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
2797         return false;
2798       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
2799         return false;
2800       if (RVLocs1[i].isRegLoc()) {
2801         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
2802           return false;
2803       } else {
2804         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
2805           return false;
2806       }
2807     }
2808   }
2809
2810   // If the callee takes no arguments then go on to check the results of the
2811   // call.
2812   if (!Outs.empty()) {
2813     // Check if stack adjustment is needed. For now, do not do this if any
2814     // argument is passed on the stack.
2815     SmallVector<CCValAssign, 16> ArgLocs;
2816     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2817                    getTargetMachine(), ArgLocs, *DAG.getContext());
2818
2819     // Allocate shadow area for Win64
2820     if (Subtarget->isTargetWin64()) {
2821       CCInfo.AllocateStack(32, 8);
2822     }
2823
2824     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2825     if (CCInfo.getNextStackOffset()) {
2826       MachineFunction &MF = DAG.getMachineFunction();
2827       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
2828         return false;
2829
2830       // Check if the arguments are already laid out in the right way as
2831       // the caller's fixed stack objects.
2832       MachineFrameInfo *MFI = MF.getFrameInfo();
2833       const MachineRegisterInfo *MRI = &MF.getRegInfo();
2834       const X86InstrInfo *TII =
2835         ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
2836       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2837         CCValAssign &VA = ArgLocs[i];
2838         SDValue Arg = OutVals[i];
2839         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2840         if (VA.getLocInfo() == CCValAssign::Indirect)
2841           return false;
2842         if (!VA.isRegLoc()) {
2843           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
2844                                    MFI, MRI, TII))
2845             return false;
2846         }
2847       }
2848     }
2849
2850     // If the tailcall address may be in a register, then make sure it's
2851     // possible to register allocate for it. In 32-bit, the call address can
2852     // only target EAX, EDX, or ECX since the tail call must be scheduled after
2853     // callee-saved registers are restored. These happen to be the same
2854     // registers used to pass 'inreg' arguments so watch out for those.
2855     if (!Subtarget->is64Bit() &&
2856         !isa<GlobalAddressSDNode>(Callee) &&
2857         !isa<ExternalSymbolSDNode>(Callee)) {
2858       unsigned NumInRegs = 0;
2859       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2860         CCValAssign &VA = ArgLocs[i];
2861         if (!VA.isRegLoc())
2862           continue;
2863         unsigned Reg = VA.getLocReg();
2864         switch (Reg) {
2865         default: break;
2866         case X86::EAX: case X86::EDX: case X86::ECX:
2867           if (++NumInRegs == 3)
2868             return false;
2869           break;
2870         }
2871       }
2872     }
2873   }
2874
2875   return true;
2876 }
2877
2878 FastISel *
2879 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo,
2880                                   const TargetLibraryInfo *libInfo) const {
2881   return X86::createFastISel(funcInfo, libInfo);
2882 }
2883
2884
2885 //===----------------------------------------------------------------------===//
2886 //                           Other Lowering Hooks
2887 //===----------------------------------------------------------------------===//
2888
2889 static bool MayFoldLoad(SDValue Op) {
2890   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
2891 }
2892
2893 static bool MayFoldIntoStore(SDValue Op) {
2894   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
2895 }
2896
2897 static bool isTargetShuffle(unsigned Opcode) {
2898   switch(Opcode) {
2899   default: return false;
2900   case X86ISD::PSHUFD:
2901   case X86ISD::PSHUFHW:
2902   case X86ISD::PSHUFLW:
2903   case X86ISD::SHUFP:
2904   case X86ISD::PALIGN:
2905   case X86ISD::MOVLHPS:
2906   case X86ISD::MOVLHPD:
2907   case X86ISD::MOVHLPS:
2908   case X86ISD::MOVLPS:
2909   case X86ISD::MOVLPD:
2910   case X86ISD::MOVSHDUP:
2911   case X86ISD::MOVSLDUP:
2912   case X86ISD::MOVDDUP:
2913   case X86ISD::MOVSS:
2914   case X86ISD::MOVSD:
2915   case X86ISD::UNPCKL:
2916   case X86ISD::UNPCKH:
2917   case X86ISD::VPERMILP:
2918   case X86ISD::VPERM2X128:
2919   case X86ISD::VPERMI:
2920     return true;
2921   }
2922 }
2923
2924 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2925                                     SDValue V1, SelectionDAG &DAG) {
2926   switch(Opc) {
2927   default: llvm_unreachable("Unknown x86 shuffle node");
2928   case X86ISD::MOVSHDUP:
2929   case X86ISD::MOVSLDUP:
2930   case X86ISD::MOVDDUP:
2931     return DAG.getNode(Opc, dl, VT, V1);
2932   }
2933 }
2934
2935 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2936                                     SDValue V1, unsigned TargetMask,
2937                                     SelectionDAG &DAG) {
2938   switch(Opc) {
2939   default: llvm_unreachable("Unknown x86 shuffle node");
2940   case X86ISD::PSHUFD:
2941   case X86ISD::PSHUFHW:
2942   case X86ISD::PSHUFLW:
2943   case X86ISD::VPERMILP:
2944   case X86ISD::VPERMI:
2945     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
2946   }
2947 }
2948
2949 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2950                                     SDValue V1, SDValue V2, unsigned TargetMask,
2951                                     SelectionDAG &DAG) {
2952   switch(Opc) {
2953   default: llvm_unreachable("Unknown x86 shuffle node");
2954   case X86ISD::PALIGN:
2955   case X86ISD::SHUFP:
2956   case X86ISD::VPERM2X128:
2957     return DAG.getNode(Opc, dl, VT, V1, V2,
2958                        DAG.getConstant(TargetMask, MVT::i8));
2959   }
2960 }
2961
2962 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2963                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
2964   switch(Opc) {
2965   default: llvm_unreachable("Unknown x86 shuffle node");
2966   case X86ISD::MOVLHPS:
2967   case X86ISD::MOVLHPD:
2968   case X86ISD::MOVHLPS:
2969   case X86ISD::MOVLPS:
2970   case X86ISD::MOVLPD:
2971   case X86ISD::MOVSS:
2972   case X86ISD::MOVSD:
2973   case X86ISD::UNPCKL:
2974   case X86ISD::UNPCKH:
2975     return DAG.getNode(Opc, dl, VT, V1, V2);
2976   }
2977 }
2978
2979 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
2980   MachineFunction &MF = DAG.getMachineFunction();
2981   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2982   int ReturnAddrIndex = FuncInfo->getRAIndex();
2983
2984   if (ReturnAddrIndex == 0) {
2985     // Set up a frame object for the return address.
2986     uint64_t SlotSize = TD->getPointerSize();
2987     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize,
2988                                                            false);
2989     FuncInfo->setRAIndex(ReturnAddrIndex);
2990   }
2991
2992   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2993 }
2994
2995
2996 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2997                                        bool hasSymbolicDisplacement) {
2998   // Offset should fit into 32 bit immediate field.
2999   if (!isInt<32>(Offset))
3000     return false;
3001
3002   // If we don't have a symbolic displacement - we don't have any extra
3003   // restrictions.
3004   if (!hasSymbolicDisplacement)
3005     return true;
3006
3007   // FIXME: Some tweaks might be needed for medium code model.
3008   if (M != CodeModel::Small && M != CodeModel::Kernel)
3009     return false;
3010
3011   // For small code model we assume that latest object is 16MB before end of 31
3012   // bits boundary. We may also accept pretty large negative constants knowing
3013   // that all objects are in the positive half of address space.
3014   if (M == CodeModel::Small && Offset < 16*1024*1024)
3015     return true;
3016
3017   // For kernel code model we know that all object resist in the negative half
3018   // of 32bits address space. We may not accept negative offsets, since they may
3019   // be just off and we may accept pretty large positive ones.
3020   if (M == CodeModel::Kernel && Offset > 0)
3021     return true;
3022
3023   return false;
3024 }
3025
3026 /// isCalleePop - Determines whether the callee is required to pop its
3027 /// own arguments. Callee pop is necessary to support tail calls.
3028 bool X86::isCalleePop(CallingConv::ID CallingConv,
3029                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3030   if (IsVarArg)
3031     return false;
3032
3033   switch (CallingConv) {
3034   default:
3035     return false;
3036   case CallingConv::X86_StdCall:
3037     return !is64Bit;
3038   case CallingConv::X86_FastCall:
3039     return !is64Bit;
3040   case CallingConv::X86_ThisCall:
3041     return !is64Bit;
3042   case CallingConv::Fast:
3043     return TailCallOpt;
3044   case CallingConv::GHC:
3045     return TailCallOpt;
3046   }
3047 }
3048
3049 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3050 /// specific condition code, returning the condition code and the LHS/RHS of the
3051 /// comparison to make.
3052 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3053                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3054   if (!isFP) {
3055     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3056       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3057         // X > -1   -> X == 0, jump !sign.
3058         RHS = DAG.getConstant(0, RHS.getValueType());
3059         return X86::COND_NS;
3060       }
3061       if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3062         // X < 0   -> X == 0, jump on sign.
3063         return X86::COND_S;
3064       }
3065       if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3066         // X < 1   -> X <= 0
3067         RHS = DAG.getConstant(0, RHS.getValueType());
3068         return X86::COND_LE;
3069       }
3070     }
3071
3072     switch (SetCCOpcode) {
3073     default: llvm_unreachable("Invalid integer condition!");
3074     case ISD::SETEQ:  return X86::COND_E;
3075     case ISD::SETGT:  return X86::COND_G;
3076     case ISD::SETGE:  return X86::COND_GE;
3077     case ISD::SETLT:  return X86::COND_L;
3078     case ISD::SETLE:  return X86::COND_LE;
3079     case ISD::SETNE:  return X86::COND_NE;
3080     case ISD::SETULT: return X86::COND_B;
3081     case ISD::SETUGT: return X86::COND_A;
3082     case ISD::SETULE: return X86::COND_BE;
3083     case ISD::SETUGE: return X86::COND_AE;
3084     }
3085   }
3086
3087   // First determine if it is required or is profitable to flip the operands.
3088
3089   // If LHS is a foldable load, but RHS is not, flip the condition.
3090   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3091       !ISD::isNON_EXTLoad(RHS.getNode())) {
3092     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3093     std::swap(LHS, RHS);
3094   }
3095
3096   switch (SetCCOpcode) {
3097   default: break;
3098   case ISD::SETOLT:
3099   case ISD::SETOLE:
3100   case ISD::SETUGT:
3101   case ISD::SETUGE:
3102     std::swap(LHS, RHS);
3103     break;
3104   }
3105
3106   // On a floating point condition, the flags are set as follows:
3107   // ZF  PF  CF   op
3108   //  0 | 0 | 0 | X > Y
3109   //  0 | 0 | 1 | X < Y
3110   //  1 | 0 | 0 | X == Y
3111   //  1 | 1 | 1 | unordered
3112   switch (SetCCOpcode) {
3113   default: llvm_unreachable("Condcode should be pre-legalized away");
3114   case ISD::SETUEQ:
3115   case ISD::SETEQ:   return X86::COND_E;
3116   case ISD::SETOLT:              // flipped
3117   case ISD::SETOGT:
3118   case ISD::SETGT:   return X86::COND_A;
3119   case ISD::SETOLE:              // flipped
3120   case ISD::SETOGE:
3121   case ISD::SETGE:   return X86::COND_AE;
3122   case ISD::SETUGT:              // flipped
3123   case ISD::SETULT:
3124   case ISD::SETLT:   return X86::COND_B;
3125   case ISD::SETUGE:              // flipped
3126   case ISD::SETULE:
3127   case ISD::SETLE:   return X86::COND_BE;
3128   case ISD::SETONE:
3129   case ISD::SETNE:   return X86::COND_NE;
3130   case ISD::SETUO:   return X86::COND_P;
3131   case ISD::SETO:    return X86::COND_NP;
3132   case ISD::SETOEQ:
3133   case ISD::SETUNE:  return X86::COND_INVALID;
3134   }
3135 }
3136
3137 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3138 /// code. Current x86 isa includes the following FP cmov instructions:
3139 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3140 static bool hasFPCMov(unsigned X86CC) {
3141   switch (X86CC) {
3142   default:
3143     return false;
3144   case X86::COND_B:
3145   case X86::COND_BE:
3146   case X86::COND_E:
3147   case X86::COND_P:
3148   case X86::COND_A:
3149   case X86::COND_AE:
3150   case X86::COND_NE:
3151   case X86::COND_NP:
3152     return true;
3153   }
3154 }
3155
3156 /// isFPImmLegal - Returns true if the target can instruction select the
3157 /// specified FP immediate natively. If false, the legalizer will
3158 /// materialize the FP immediate as a load from a constant pool.
3159 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3160   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3161     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3162       return true;
3163   }
3164   return false;
3165 }
3166
3167 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3168 /// the specified range (L, H].
3169 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3170   return (Val < 0) || (Val >= Low && Val < Hi);
3171 }
3172
3173 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3174 /// specified value.
3175 static bool isUndefOrEqual(int Val, int CmpVal) {
3176   if (Val < 0 || Val == CmpVal)
3177     return true;
3178   return false;
3179 }
3180
3181 /// isSequentialOrUndefInRange - Return true if every element in Mask, beginning
3182 /// from position Pos and ending in Pos+Size, falls within the specified
3183 /// sequential range (L, L+Pos]. or is undef.
3184 static bool isSequentialOrUndefInRange(ArrayRef<int> Mask,
3185                                        unsigned Pos, unsigned Size, int Low) {
3186   for (unsigned i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3187     if (!isUndefOrEqual(Mask[i], Low))
3188       return false;
3189   return true;
3190 }
3191
3192 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3193 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3194 /// the second operand.
3195 static bool isPSHUFDMask(ArrayRef<int> Mask, EVT VT) {
3196   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3197     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3198   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3199     return (Mask[0] < 2 && Mask[1] < 2);
3200   return false;
3201 }
3202
3203 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3204 /// is suitable for input to PSHUFHW.
3205 static bool isPSHUFHWMask(ArrayRef<int> Mask, EVT VT, bool HasAVX2) {
3206   if (VT != MVT::v8i16 && (!HasAVX2 || VT != MVT::v16i16))
3207     return false;
3208
3209   // Lower quadword copied in order or undef.
3210   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3211     return false;
3212
3213   // Upper quadword shuffled.
3214   for (unsigned i = 4; i != 8; ++i)
3215     if (!isUndefOrInRange(Mask[i], 4, 8))
3216       return false;
3217
3218   if (VT == MVT::v16i16) {
3219     // Lower quadword copied in order or undef.
3220     if (!isSequentialOrUndefInRange(Mask, 8, 4, 8))
3221       return false;
3222
3223     // Upper quadword shuffled.
3224     for (unsigned i = 12; i != 16; ++i)
3225       if (!isUndefOrInRange(Mask[i], 12, 16))
3226         return false;
3227   }
3228
3229   return true;
3230 }
3231
3232 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3233 /// is suitable for input to PSHUFLW.
3234 static bool isPSHUFLWMask(ArrayRef<int> Mask, EVT VT, bool HasAVX2) {
3235   if (VT != MVT::v8i16 && (!HasAVX2 || VT != MVT::v16i16))
3236     return false;
3237
3238   // Upper quadword copied in order.
3239   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3240     return false;
3241
3242   // Lower quadword shuffled.
3243   for (unsigned i = 0; i != 4; ++i)
3244     if (!isUndefOrInRange(Mask[i], 0, 4))
3245       return false;
3246
3247   if (VT == MVT::v16i16) {
3248     // Upper quadword copied in order.
3249     if (!isSequentialOrUndefInRange(Mask, 12, 4, 12))
3250       return false;
3251
3252     // Lower quadword shuffled.
3253     for (unsigned i = 8; i != 12; ++i)
3254       if (!isUndefOrInRange(Mask[i], 8, 12))
3255         return false;
3256   }
3257
3258   return true;
3259 }
3260
3261 /// isPALIGNRMask - Return true if the node specifies a shuffle of elements that
3262 /// is suitable for input to PALIGNR.
3263 static bool isPALIGNRMask(ArrayRef<int> Mask, EVT VT,
3264                           const X86Subtarget *Subtarget) {
3265   if ((VT.getSizeInBits() == 128 && !Subtarget->hasSSSE3()) ||
3266       (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2()))
3267     return false;
3268
3269   unsigned NumElts = VT.getVectorNumElements();
3270   unsigned NumLanes = VT.getSizeInBits()/128;
3271   unsigned NumLaneElts = NumElts/NumLanes;
3272
3273   // Do not handle 64-bit element shuffles with palignr.
3274   if (NumLaneElts == 2)
3275     return false;
3276
3277   for (unsigned l = 0; l != NumElts; l+=NumLaneElts) {
3278     unsigned i;
3279     for (i = 0; i != NumLaneElts; ++i) {
3280       if (Mask[i+l] >= 0)
3281         break;
3282     }
3283
3284     // Lane is all undef, go to next lane
3285     if (i == NumLaneElts)
3286       continue;
3287
3288     int Start = Mask[i+l];
3289
3290     // Make sure its in this lane in one of the sources
3291     if (!isUndefOrInRange(Start, l, l+NumLaneElts) &&
3292         !isUndefOrInRange(Start, l+NumElts, l+NumElts+NumLaneElts))
3293       return false;
3294
3295     // If not lane 0, then we must match lane 0
3296     if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Start, Mask[i]+l))
3297       return false;
3298
3299     // Correct second source to be contiguous with first source
3300     if (Start >= (int)NumElts)
3301       Start -= NumElts - NumLaneElts;
3302
3303     // Make sure we're shifting in the right direction.
3304     if (Start <= (int)(i+l))
3305       return false;
3306
3307     Start -= i;
3308
3309     // Check the rest of the elements to see if they are consecutive.
3310     for (++i; i != NumLaneElts; ++i) {
3311       int Idx = Mask[i+l];
3312
3313       // Make sure its in this lane
3314       if (!isUndefOrInRange(Idx, l, l+NumLaneElts) &&
3315           !isUndefOrInRange(Idx, l+NumElts, l+NumElts+NumLaneElts))
3316         return false;
3317
3318       // If not lane 0, then we must match lane 0
3319       if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Idx, Mask[i]+l))
3320         return false;
3321
3322       if (Idx >= (int)NumElts)
3323         Idx -= NumElts - NumLaneElts;
3324
3325       if (!isUndefOrEqual(Idx, Start+i))
3326         return false;
3327
3328     }
3329   }
3330
3331   return true;
3332 }
3333
3334 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
3335 /// the two vector operands have swapped position.
3336 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
3337                                      unsigned NumElems) {
3338   for (unsigned i = 0; i != NumElems; ++i) {
3339     int idx = Mask[i];
3340     if (idx < 0)
3341       continue;
3342     else if (idx < (int)NumElems)
3343       Mask[i] = idx + NumElems;
3344     else
3345       Mask[i] = idx - NumElems;
3346   }
3347 }
3348
3349 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
3350 /// specifies a shuffle of elements that is suitable for input to 128/256-bit
3351 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
3352 /// reverse of what x86 shuffles want.
3353 static bool isSHUFPMask(ArrayRef<int> Mask, EVT VT, bool HasAVX,
3354                         bool Commuted = false) {
3355   if (!HasAVX && VT.getSizeInBits() == 256)
3356     return false;
3357
3358   unsigned NumElems = VT.getVectorNumElements();
3359   unsigned NumLanes = VT.getSizeInBits()/128;
3360   unsigned NumLaneElems = NumElems/NumLanes;
3361
3362   if (NumLaneElems != 2 && NumLaneElems != 4)
3363     return false;
3364
3365   // VSHUFPSY divides the resulting vector into 4 chunks.
3366   // The sources are also splitted into 4 chunks, and each destination
3367   // chunk must come from a different source chunk.
3368   //
3369   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
3370   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
3371   //
3372   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
3373   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
3374   //
3375   // VSHUFPDY divides the resulting vector into 4 chunks.
3376   // The sources are also splitted into 4 chunks, and each destination
3377   // chunk must come from a different source chunk.
3378   //
3379   //  SRC1 =>      X3       X2       X1       X0
3380   //  SRC2 =>      Y3       Y2       Y1       Y0
3381   //
3382   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
3383   //
3384   unsigned HalfLaneElems = NumLaneElems/2;
3385   for (unsigned l = 0; l != NumElems; l += NumLaneElems) {
3386     for (unsigned i = 0; i != NumLaneElems; ++i) {
3387       int Idx = Mask[i+l];
3388       unsigned RngStart = l + ((Commuted == (i<HalfLaneElems)) ? NumElems : 0);
3389       if (!isUndefOrInRange(Idx, RngStart, RngStart+NumLaneElems))
3390         return false;
3391       // For VSHUFPSY, the mask of the second half must be the same as the
3392       // first but with the appropriate offsets. This works in the same way as
3393       // VPERMILPS works with masks.
3394       if (NumElems != 8 || l == 0 || Mask[i] < 0)
3395         continue;
3396       if (!isUndefOrEqual(Idx, Mask[i]+l))
3397         return false;
3398     }
3399   }
3400
3401   return true;
3402 }
3403
3404 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3405 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3406 static bool isMOVHLPSMask(ArrayRef<int> Mask, EVT VT) {
3407   if (!VT.is128BitVector())
3408     return false;
3409
3410   unsigned NumElems = VT.getVectorNumElements();
3411
3412   if (NumElems != 4)
3413     return false;
3414
3415   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3416   return isUndefOrEqual(Mask[0], 6) &&
3417          isUndefOrEqual(Mask[1], 7) &&
3418          isUndefOrEqual(Mask[2], 2) &&
3419          isUndefOrEqual(Mask[3], 3);
3420 }
3421
3422 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3423 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3424 /// <2, 3, 2, 3>
3425 static bool isMOVHLPS_v_undef_Mask(ArrayRef<int> Mask, EVT VT) {
3426   if (!VT.is128BitVector())
3427     return false;
3428
3429   unsigned NumElems = VT.getVectorNumElements();
3430
3431   if (NumElems != 4)
3432     return false;
3433
3434   return isUndefOrEqual(Mask[0], 2) &&
3435          isUndefOrEqual(Mask[1], 3) &&
3436          isUndefOrEqual(Mask[2], 2) &&
3437          isUndefOrEqual(Mask[3], 3);
3438 }
3439
3440 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
3441 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
3442 static bool isMOVLPMask(ArrayRef<int> Mask, EVT VT) {
3443   if (!VT.is128BitVector())
3444     return false;
3445
3446   unsigned NumElems = VT.getVectorNumElements();
3447
3448   if (NumElems != 2 && NumElems != 4)
3449     return false;
3450
3451   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
3452     if (!isUndefOrEqual(Mask[i], i + NumElems))
3453       return false;
3454
3455   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
3456     if (!isUndefOrEqual(Mask[i], i))
3457       return false;
3458
3459   return true;
3460 }
3461
3462 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
3463 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
3464 static bool isMOVLHPSMask(ArrayRef<int> Mask, EVT VT) {
3465   if (!VT.is128BitVector())
3466     return false;
3467
3468   unsigned NumElems = VT.getVectorNumElements();
3469
3470   if (NumElems != 2 && NumElems != 4)
3471     return false;
3472
3473   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
3474     if (!isUndefOrEqual(Mask[i], i))
3475       return false;
3476
3477   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
3478     if (!isUndefOrEqual(Mask[i + e], i + NumElems))
3479       return false;
3480
3481   return true;
3482 }
3483
3484 //
3485 // Some special combinations that can be optimized.
3486 //
3487 static
3488 SDValue Compact8x32ShuffleNode(ShuffleVectorSDNode *SVOp,
3489                                SelectionDAG &DAG) {
3490   EVT VT = SVOp->getValueType(0);
3491   DebugLoc dl = SVOp->getDebugLoc();
3492
3493   if (VT != MVT::v8i32 && VT != MVT::v8f32)
3494     return SDValue();
3495
3496   ArrayRef<int> Mask = SVOp->getMask();
3497
3498   // These are the special masks that may be optimized.
3499   static const int MaskToOptimizeEven[] = {0, 8, 2, 10, 4, 12, 6, 14};
3500   static const int MaskToOptimizeOdd[]  = {1, 9, 3, 11, 5, 13, 7, 15};
3501   bool MatchEvenMask = true;
3502   bool MatchOddMask  = true;
3503   for (int i=0; i<8; ++i) {
3504     if (!isUndefOrEqual(Mask[i], MaskToOptimizeEven[i]))
3505       MatchEvenMask = false;
3506     if (!isUndefOrEqual(Mask[i], MaskToOptimizeOdd[i]))
3507       MatchOddMask = false;
3508   }
3509   static const int CompactionMaskEven[] = {0, 2, -1, -1, 4, 6, -1, -1};
3510   static const int CompactionMaskOdd [] = {1, 3, -1, -1, 5, 7, -1, -1};
3511
3512   const int *CompactionMask;
3513   if (MatchEvenMask)
3514     CompactionMask = CompactionMaskEven;
3515   else if (MatchOddMask)
3516     CompactionMask = CompactionMaskOdd;
3517   else
3518     return SDValue();
3519
3520   SDValue UndefNode = DAG.getNode(ISD::UNDEF, dl, VT);
3521
3522   SDValue Op0 = DAG.getVectorShuffle(VT, dl, SVOp->getOperand(0),
3523                                      UndefNode, CompactionMask);
3524   SDValue Op1 = DAG.getVectorShuffle(VT, dl, SVOp->getOperand(1),
3525                                      UndefNode, CompactionMask);
3526   static const int UnpackMask[] = {0, 8, 1, 9, 4, 12, 5, 13};
3527   return DAG.getVectorShuffle(VT, dl, Op0, Op1, UnpackMask);
3528 }
3529
3530 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
3531 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
3532 static bool isUNPCKLMask(ArrayRef<int> Mask, EVT VT,
3533                          bool HasAVX2, bool V2IsSplat = false) {
3534   unsigned NumElts = VT.getVectorNumElements();
3535
3536   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3537          "Unsupported vector type for unpckh");
3538
3539   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3540       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3541     return false;
3542
3543   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3544   // independently on 128-bit lanes.
3545   unsigned NumLanes = VT.getSizeInBits()/128;
3546   unsigned NumLaneElts = NumElts/NumLanes;
3547
3548   for (unsigned l = 0; l != NumLanes; ++l) {
3549     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3550          i != (l+1)*NumLaneElts;
3551          i += 2, ++j) {
3552       int BitI  = Mask[i];
3553       int BitI1 = Mask[i+1];
3554       if (!isUndefOrEqual(BitI, j))
3555         return false;
3556       if (V2IsSplat) {
3557         if (!isUndefOrEqual(BitI1, NumElts))
3558           return false;
3559       } else {
3560         if (!isUndefOrEqual(BitI1, j + NumElts))
3561           return false;
3562       }
3563     }
3564   }
3565
3566   return true;
3567 }
3568
3569 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
3570 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
3571 static bool isUNPCKHMask(ArrayRef<int> Mask, EVT VT,
3572                          bool HasAVX2, bool V2IsSplat = false) {
3573   unsigned NumElts = VT.getVectorNumElements();
3574
3575   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3576          "Unsupported vector type for unpckh");
3577
3578   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3579       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3580     return false;
3581
3582   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3583   // independently on 128-bit lanes.
3584   unsigned NumLanes = VT.getSizeInBits()/128;
3585   unsigned NumLaneElts = NumElts/NumLanes;
3586
3587   for (unsigned l = 0; l != NumLanes; ++l) {
3588     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3589          i != (l+1)*NumLaneElts; i += 2, ++j) {
3590       int BitI  = Mask[i];
3591       int BitI1 = Mask[i+1];
3592       if (!isUndefOrEqual(BitI, j))
3593         return false;
3594       if (V2IsSplat) {
3595         if (isUndefOrEqual(BitI1, NumElts))
3596           return false;
3597       } else {
3598         if (!isUndefOrEqual(BitI1, j+NumElts))
3599           return false;
3600       }
3601     }
3602   }
3603   return true;
3604 }
3605
3606 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
3607 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
3608 /// <0, 0, 1, 1>
3609 static bool isUNPCKL_v_undef_Mask(ArrayRef<int> Mask, EVT VT,
3610                                   bool HasAVX2) {
3611   unsigned NumElts = VT.getVectorNumElements();
3612
3613   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3614          "Unsupported vector type for unpckh");
3615
3616   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3617       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3618     return false;
3619
3620   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
3621   // FIXME: Need a better way to get rid of this, there's no latency difference
3622   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
3623   // the former later. We should also remove the "_undef" special mask.
3624   if (NumElts == 4 && VT.getSizeInBits() == 256)
3625     return false;
3626
3627   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3628   // independently on 128-bit lanes.
3629   unsigned NumLanes = VT.getSizeInBits()/128;
3630   unsigned NumLaneElts = NumElts/NumLanes;
3631
3632   for (unsigned l = 0; l != NumLanes; ++l) {
3633     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3634          i != (l+1)*NumLaneElts;
3635          i += 2, ++j) {
3636       int BitI  = Mask[i];
3637       int BitI1 = Mask[i+1];
3638
3639       if (!isUndefOrEqual(BitI, j))
3640         return false;
3641       if (!isUndefOrEqual(BitI1, j))
3642         return false;
3643     }
3644   }
3645
3646   return true;
3647 }
3648
3649 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
3650 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
3651 /// <2, 2, 3, 3>
3652 static bool isUNPCKH_v_undef_Mask(ArrayRef<int> Mask, EVT VT, bool HasAVX2) {
3653   unsigned NumElts = VT.getVectorNumElements();
3654
3655   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3656          "Unsupported vector type for unpckh");
3657
3658   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3659       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3660     return false;
3661
3662   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3663   // independently on 128-bit lanes.
3664   unsigned NumLanes = VT.getSizeInBits()/128;
3665   unsigned NumLaneElts = NumElts/NumLanes;
3666
3667   for (unsigned l = 0; l != NumLanes; ++l) {
3668     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3669          i != (l+1)*NumLaneElts; i += 2, ++j) {
3670       int BitI  = Mask[i];
3671       int BitI1 = Mask[i+1];
3672       if (!isUndefOrEqual(BitI, j))
3673         return false;
3674       if (!isUndefOrEqual(BitI1, j))
3675         return false;
3676     }
3677   }
3678   return true;
3679 }
3680
3681 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
3682 /// specifies a shuffle of elements that is suitable for input to MOVSS,
3683 /// MOVSD, and MOVD, i.e. setting the lowest element.
3684 static bool isMOVLMask(ArrayRef<int> Mask, EVT VT) {
3685   if (VT.getVectorElementType().getSizeInBits() < 32)
3686     return false;
3687   if (!VT.is128BitVector())
3688     return false;
3689
3690   unsigned NumElts = VT.getVectorNumElements();
3691
3692   if (!isUndefOrEqual(Mask[0], NumElts))
3693     return false;
3694
3695   for (unsigned i = 1; i != NumElts; ++i)
3696     if (!isUndefOrEqual(Mask[i], i))
3697       return false;
3698
3699   return true;
3700 }
3701
3702 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
3703 /// as permutations between 128-bit chunks or halves. As an example: this
3704 /// shuffle bellow:
3705 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
3706 /// The first half comes from the second half of V1 and the second half from the
3707 /// the second half of V2.
3708 static bool isVPERM2X128Mask(ArrayRef<int> Mask, EVT VT, bool HasAVX) {
3709   if (!HasAVX || !VT.is256BitVector())
3710     return false;
3711
3712   // The shuffle result is divided into half A and half B. In total the two
3713   // sources have 4 halves, namely: C, D, E, F. The final values of A and
3714   // B must come from C, D, E or F.
3715   unsigned HalfSize = VT.getVectorNumElements()/2;
3716   bool MatchA = false, MatchB = false;
3717
3718   // Check if A comes from one of C, D, E, F.
3719   for (unsigned Half = 0; Half != 4; ++Half) {
3720     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
3721       MatchA = true;
3722       break;
3723     }
3724   }
3725
3726   // Check if B comes from one of C, D, E, F.
3727   for (unsigned Half = 0; Half != 4; ++Half) {
3728     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
3729       MatchB = true;
3730       break;
3731     }
3732   }
3733
3734   return MatchA && MatchB;
3735 }
3736
3737 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
3738 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
3739 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
3740   EVT VT = SVOp->getValueType(0);
3741
3742   unsigned HalfSize = VT.getVectorNumElements()/2;
3743
3744   unsigned FstHalf = 0, SndHalf = 0;
3745   for (unsigned i = 0; i < HalfSize; ++i) {
3746     if (SVOp->getMaskElt(i) > 0) {
3747       FstHalf = SVOp->getMaskElt(i)/HalfSize;
3748       break;
3749     }
3750   }
3751   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
3752     if (SVOp->getMaskElt(i) > 0) {
3753       SndHalf = SVOp->getMaskElt(i)/HalfSize;
3754       break;
3755     }
3756   }
3757
3758   return (FstHalf | (SndHalf << 4));
3759 }
3760
3761 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
3762 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
3763 /// Note that VPERMIL mask matching is different depending whether theunderlying
3764 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
3765 /// to the same elements of the low, but to the higher half of the source.
3766 /// In VPERMILPD the two lanes could be shuffled independently of each other
3767 /// with the same restriction that lanes can't be crossed. Also handles PSHUFDY.
3768 static bool isVPERMILPMask(ArrayRef<int> Mask, EVT VT, bool HasAVX) {
3769   if (!HasAVX)
3770     return false;
3771
3772   unsigned NumElts = VT.getVectorNumElements();
3773   // Only match 256-bit with 32/64-bit types
3774   if (VT.getSizeInBits() != 256 || (NumElts != 4 && NumElts != 8))
3775     return false;
3776
3777   unsigned NumLanes = VT.getSizeInBits()/128;
3778   unsigned LaneSize = NumElts/NumLanes;
3779   for (unsigned l = 0; l != NumElts; l += LaneSize) {
3780     for (unsigned i = 0; i != LaneSize; ++i) {
3781       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
3782         return false;
3783       if (NumElts != 8 || l == 0)
3784         continue;
3785       // VPERMILPS handling
3786       if (Mask[i] < 0)
3787         continue;
3788       if (!isUndefOrEqual(Mask[i+l], Mask[i]+l))
3789         return false;
3790     }
3791   }
3792
3793   return true;
3794 }
3795
3796 /// isCommutedMOVLMask - Returns true if the shuffle mask is except the reverse
3797 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
3798 /// element of vector 2 and the other elements to come from vector 1 in order.
3799 static bool isCommutedMOVLMask(ArrayRef<int> Mask, EVT VT,
3800                                bool V2IsSplat = false, bool V2IsUndef = false) {
3801   if (!VT.is128BitVector())
3802     return false;
3803
3804   unsigned NumOps = VT.getVectorNumElements();
3805   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
3806     return false;
3807
3808   if (!isUndefOrEqual(Mask[0], 0))
3809     return false;
3810
3811   for (unsigned i = 1; i != NumOps; ++i)
3812     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
3813           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
3814           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
3815       return false;
3816
3817   return true;
3818 }
3819
3820 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3821 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
3822 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
3823 static bool isMOVSHDUPMask(ArrayRef<int> Mask, EVT VT,
3824                            const X86Subtarget *Subtarget) {
3825   if (!Subtarget->hasSSE3())
3826     return false;
3827
3828   unsigned NumElems = VT.getVectorNumElements();
3829
3830   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3831       (VT.getSizeInBits() == 256 && NumElems != 8))
3832     return false;
3833
3834   // "i+1" is the value the indexed mask element must have
3835   for (unsigned i = 0; i != NumElems; i += 2)
3836     if (!isUndefOrEqual(Mask[i], i+1) ||
3837         !isUndefOrEqual(Mask[i+1], i+1))
3838       return false;
3839
3840   return true;
3841 }
3842
3843 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3844 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
3845 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
3846 static bool isMOVSLDUPMask(ArrayRef<int> Mask, EVT VT,
3847                            const X86Subtarget *Subtarget) {
3848   if (!Subtarget->hasSSE3())
3849     return false;
3850
3851   unsigned NumElems = VT.getVectorNumElements();
3852
3853   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3854       (VT.getSizeInBits() == 256 && NumElems != 8))
3855     return false;
3856
3857   // "i" is the value the indexed mask element must have
3858   for (unsigned i = 0; i != NumElems; i += 2)
3859     if (!isUndefOrEqual(Mask[i], i) ||
3860         !isUndefOrEqual(Mask[i+1], i))
3861       return false;
3862
3863   return true;
3864 }
3865
3866 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
3867 /// specifies a shuffle of elements that is suitable for input to 256-bit
3868 /// version of MOVDDUP.
3869 static bool isMOVDDUPYMask(ArrayRef<int> Mask, EVT VT, bool HasAVX) {
3870   if (!HasAVX || !VT.is256BitVector())
3871     return false;
3872
3873   unsigned NumElts = VT.getVectorNumElements();
3874   if (NumElts != 4)
3875     return false;
3876
3877   for (unsigned i = 0; i != NumElts/2; ++i)
3878     if (!isUndefOrEqual(Mask[i], 0))
3879       return false;
3880   for (unsigned i = NumElts/2; i != NumElts; ++i)
3881     if (!isUndefOrEqual(Mask[i], NumElts/2))
3882       return false;
3883   return true;
3884 }
3885
3886 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3887 /// specifies a shuffle of elements that is suitable for input to 128-bit
3888 /// version of MOVDDUP.
3889 static bool isMOVDDUPMask(ArrayRef<int> Mask, EVT VT) {
3890   if (!VT.is128BitVector())
3891     return false;
3892
3893   unsigned e = VT.getVectorNumElements() / 2;
3894   for (unsigned i = 0; i != e; ++i)
3895     if (!isUndefOrEqual(Mask[i], i))
3896       return false;
3897   for (unsigned i = 0; i != e; ++i)
3898     if (!isUndefOrEqual(Mask[e+i], i))
3899       return false;
3900   return true;
3901 }
3902
3903 /// isVEXTRACTF128Index - Return true if the specified
3904 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
3905 /// suitable for input to VEXTRACTF128.
3906 bool X86::isVEXTRACTF128Index(SDNode *N) {
3907   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
3908     return false;
3909
3910   // The index should be aligned on a 128-bit boundary.
3911   uint64_t Index =
3912     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
3913
3914   unsigned VL = N->getValueType(0).getVectorNumElements();
3915   unsigned VBits = N->getValueType(0).getSizeInBits();
3916   unsigned ElSize = VBits / VL;
3917   bool Result = (Index * ElSize) % 128 == 0;
3918
3919   return Result;
3920 }
3921
3922 /// isVINSERTF128Index - Return true if the specified INSERT_SUBVECTOR
3923 /// operand specifies a subvector insert that is suitable for input to
3924 /// VINSERTF128.
3925 bool X86::isVINSERTF128Index(SDNode *N) {
3926   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
3927     return false;
3928
3929   // The index should be aligned on a 128-bit boundary.
3930   uint64_t Index =
3931     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
3932
3933   unsigned VL = N->getValueType(0).getVectorNumElements();
3934   unsigned VBits = N->getValueType(0).getSizeInBits();
3935   unsigned ElSize = VBits / VL;
3936   bool Result = (Index * ElSize) % 128 == 0;
3937
3938   return Result;
3939 }
3940
3941 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
3942 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
3943 /// Handles 128-bit and 256-bit.
3944 static unsigned getShuffleSHUFImmediate(ShuffleVectorSDNode *N) {
3945   EVT VT = N->getValueType(0);
3946
3947   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3948          "Unsupported vector type for PSHUF/SHUFP");
3949
3950   // Handle 128 and 256-bit vector lengths. AVX defines PSHUF/SHUFP to operate
3951   // independently on 128-bit lanes.
3952   unsigned NumElts = VT.getVectorNumElements();
3953   unsigned NumLanes = VT.getSizeInBits()/128;
3954   unsigned NumLaneElts = NumElts/NumLanes;
3955
3956   assert((NumLaneElts == 2 || NumLaneElts == 4) &&
3957          "Only supports 2 or 4 elements per lane");
3958
3959   unsigned Shift = (NumLaneElts == 4) ? 1 : 0;
3960   unsigned Mask = 0;
3961   for (unsigned i = 0; i != NumElts; ++i) {
3962     int Elt = N->getMaskElt(i);
3963     if (Elt < 0) continue;
3964     Elt &= NumLaneElts - 1;
3965     unsigned ShAmt = (i << Shift) % 8;
3966     Mask |= Elt << ShAmt;
3967   }
3968
3969   return Mask;
3970 }
3971
3972 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
3973 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
3974 static unsigned getShufflePSHUFHWImmediate(ShuffleVectorSDNode *N) {
3975   EVT VT = N->getValueType(0);
3976
3977   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
3978          "Unsupported vector type for PSHUFHW");
3979
3980   unsigned NumElts = VT.getVectorNumElements();
3981
3982   unsigned Mask = 0;
3983   for (unsigned l = 0; l != NumElts; l += 8) {
3984     // 8 nodes per lane, but we only care about the last 4.
3985     for (unsigned i = 0; i < 4; ++i) {
3986       int Elt = N->getMaskElt(l+i+4);
3987       if (Elt < 0) continue;
3988       Elt &= 0x3; // only 2-bits.
3989       Mask |= Elt << (i * 2);
3990     }
3991   }
3992
3993   return Mask;
3994 }
3995
3996 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
3997 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
3998 static unsigned getShufflePSHUFLWImmediate(ShuffleVectorSDNode *N) {
3999   EVT VT = N->getValueType(0);
4000
4001   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4002          "Unsupported vector type for PSHUFHW");
4003
4004   unsigned NumElts = VT.getVectorNumElements();
4005
4006   unsigned Mask = 0;
4007   for (unsigned l = 0; l != NumElts; l += 8) {
4008     // 8 nodes per lane, but we only care about the first 4.
4009     for (unsigned i = 0; i < 4; ++i) {
4010       int Elt = N->getMaskElt(l+i);
4011       if (Elt < 0) continue;
4012       Elt &= 0x3; // only 2-bits
4013       Mask |= Elt << (i * 2);
4014     }
4015   }
4016
4017   return Mask;
4018 }
4019
4020 /// getShufflePALIGNRImmediate - Return the appropriate immediate to shuffle
4021 /// the specified VECTOR_SHUFFLE mask with the PALIGNR instruction.
4022 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4023   EVT VT = SVOp->getValueType(0);
4024   unsigned EltSize = VT.getVectorElementType().getSizeInBits() >> 3;
4025
4026   unsigned NumElts = VT.getVectorNumElements();
4027   unsigned NumLanes = VT.getSizeInBits()/128;
4028   unsigned NumLaneElts = NumElts/NumLanes;
4029
4030   int Val = 0;
4031   unsigned i;
4032   for (i = 0; i != NumElts; ++i) {
4033     Val = SVOp->getMaskElt(i);
4034     if (Val >= 0)
4035       break;
4036   }
4037   if (Val >= (int)NumElts)
4038     Val -= NumElts - NumLaneElts;
4039
4040   assert(Val - i > 0 && "PALIGNR imm should be positive");
4041   return (Val - i) * EltSize;
4042 }
4043
4044 /// getExtractVEXTRACTF128Immediate - Return the appropriate immediate
4045 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4046 /// instructions.
4047 unsigned X86::getExtractVEXTRACTF128Immediate(SDNode *N) {
4048   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4049     llvm_unreachable("Illegal extract subvector for VEXTRACTF128");
4050
4051   uint64_t Index =
4052     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4053
4054   EVT VecVT = N->getOperand(0).getValueType();
4055   EVT ElVT = VecVT.getVectorElementType();
4056
4057   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4058   return Index / NumElemsPerChunk;
4059 }
4060
4061 /// getInsertVINSERTF128Immediate - Return the appropriate immediate
4062 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4063 /// instructions.
4064 unsigned X86::getInsertVINSERTF128Immediate(SDNode *N) {
4065   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4066     llvm_unreachable("Illegal insert subvector for VINSERTF128");
4067
4068   uint64_t Index =
4069     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4070
4071   EVT VecVT = N->getValueType(0);
4072   EVT ElVT = VecVT.getVectorElementType();
4073
4074   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4075   return Index / NumElemsPerChunk;
4076 }
4077
4078 /// getShuffleCLImmediate - Return the appropriate immediate to shuffle
4079 /// the specified VECTOR_SHUFFLE mask with VPERMQ and VPERMPD instructions.
4080 /// Handles 256-bit.
4081 static unsigned getShuffleCLImmediate(ShuffleVectorSDNode *N) {
4082   EVT VT = N->getValueType(0);
4083
4084   unsigned NumElts = VT.getVectorNumElements();
4085
4086   assert((VT.is256BitVector() && NumElts == 4) &&
4087          "Unsupported vector type for VPERMQ/VPERMPD");
4088
4089   unsigned Mask = 0;
4090   for (unsigned i = 0; i != NumElts; ++i) {
4091     int Elt = N->getMaskElt(i);
4092     if (Elt < 0)
4093       continue;
4094     Mask |= Elt << (i*2);
4095   }
4096
4097   return Mask;
4098 }
4099 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4100 /// constant +0.0.
4101 bool X86::isZeroNode(SDValue Elt) {
4102   return ((isa<ConstantSDNode>(Elt) &&
4103            cast<ConstantSDNode>(Elt)->isNullValue()) ||
4104           (isa<ConstantFPSDNode>(Elt) &&
4105            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
4106 }
4107
4108 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
4109 /// their permute mask.
4110 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
4111                                     SelectionDAG &DAG) {
4112   EVT VT = SVOp->getValueType(0);
4113   unsigned NumElems = VT.getVectorNumElements();
4114   SmallVector<int, 8> MaskVec;
4115
4116   for (unsigned i = 0; i != NumElems; ++i) {
4117     int Idx = SVOp->getMaskElt(i);
4118     if (Idx >= 0) {
4119       if (Idx < (int)NumElems)
4120         Idx += NumElems;
4121       else
4122         Idx -= NumElems;
4123     }
4124     MaskVec.push_back(Idx);
4125   }
4126   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
4127                               SVOp->getOperand(0), &MaskVec[0]);
4128 }
4129
4130 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4131 /// match movhlps. The lower half elements should come from upper half of
4132 /// V1 (and in order), and the upper half elements should come from the upper
4133 /// half of V2 (and in order).
4134 static bool ShouldXformToMOVHLPS(ArrayRef<int> Mask, EVT VT) {
4135   if (!VT.is128BitVector())
4136     return false;
4137   if (VT.getVectorNumElements() != 4)
4138     return false;
4139   for (unsigned i = 0, e = 2; i != e; ++i)
4140     if (!isUndefOrEqual(Mask[i], i+2))
4141       return false;
4142   for (unsigned i = 2; i != 4; ++i)
4143     if (!isUndefOrEqual(Mask[i], i+4))
4144       return false;
4145   return true;
4146 }
4147
4148 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4149 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4150 /// required.
4151 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
4152   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4153     return false;
4154   N = N->getOperand(0).getNode();
4155   if (!ISD::isNON_EXTLoad(N))
4156     return false;
4157   if (LD)
4158     *LD = cast<LoadSDNode>(N);
4159   return true;
4160 }
4161
4162 // Test whether the given value is a vector value which will be legalized
4163 // into a load.
4164 static bool WillBeConstantPoolLoad(SDNode *N) {
4165   if (N->getOpcode() != ISD::BUILD_VECTOR)
4166     return false;
4167
4168   // Check for any non-constant elements.
4169   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4170     switch (N->getOperand(i).getNode()->getOpcode()) {
4171     case ISD::UNDEF:
4172     case ISD::ConstantFP:
4173     case ISD::Constant:
4174       break;
4175     default:
4176       return false;
4177     }
4178
4179   // Vectors of all-zeros and all-ones are materialized with special
4180   // instructions rather than being loaded.
4181   return !ISD::isBuildVectorAllZeros(N) &&
4182          !ISD::isBuildVectorAllOnes(N);
4183 }
4184
4185 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4186 /// match movlp{s|d}. The lower half elements should come from lower half of
4187 /// V1 (and in order), and the upper half elements should come from the upper
4188 /// half of V2 (and in order). And since V1 will become the source of the
4189 /// MOVLP, it must be either a vector load or a scalar load to vector.
4190 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
4191                                ArrayRef<int> Mask, EVT VT) {
4192   if (!VT.is128BitVector())
4193     return false;
4194
4195   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
4196     return false;
4197   // Is V2 is a vector load, don't do this transformation. We will try to use
4198   // load folding shufps op.
4199   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
4200     return false;
4201
4202   unsigned NumElems = VT.getVectorNumElements();
4203
4204   if (NumElems != 2 && NumElems != 4)
4205     return false;
4206   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4207     if (!isUndefOrEqual(Mask[i], i))
4208       return false;
4209   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
4210     if (!isUndefOrEqual(Mask[i], i+NumElems))
4211       return false;
4212   return true;
4213 }
4214
4215 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
4216 /// all the same.
4217 static bool isSplatVector(SDNode *N) {
4218   if (N->getOpcode() != ISD::BUILD_VECTOR)
4219     return false;
4220
4221   SDValue SplatValue = N->getOperand(0);
4222   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
4223     if (N->getOperand(i) != SplatValue)
4224       return false;
4225   return true;
4226 }
4227
4228 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
4229 /// to an zero vector.
4230 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
4231 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
4232   SDValue V1 = N->getOperand(0);
4233   SDValue V2 = N->getOperand(1);
4234   unsigned NumElems = N->getValueType(0).getVectorNumElements();
4235   for (unsigned i = 0; i != NumElems; ++i) {
4236     int Idx = N->getMaskElt(i);
4237     if (Idx >= (int)NumElems) {
4238       unsigned Opc = V2.getOpcode();
4239       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
4240         continue;
4241       if (Opc != ISD::BUILD_VECTOR ||
4242           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
4243         return false;
4244     } else if (Idx >= 0) {
4245       unsigned Opc = V1.getOpcode();
4246       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
4247         continue;
4248       if (Opc != ISD::BUILD_VECTOR ||
4249           !X86::isZeroNode(V1.getOperand(Idx)))
4250         return false;
4251     }
4252   }
4253   return true;
4254 }
4255
4256 /// getZeroVector - Returns a vector of specified type with all zero elements.
4257 ///
4258 static SDValue getZeroVector(EVT VT, const X86Subtarget *Subtarget,
4259                              SelectionDAG &DAG, DebugLoc dl) {
4260   assert(VT.isVector() && "Expected a vector type");
4261   unsigned Size = VT.getSizeInBits();
4262
4263   // Always build SSE zero vectors as <4 x i32> bitcasted
4264   // to their dest type. This ensures they get CSE'd.
4265   SDValue Vec;
4266   if (Size == 128) {  // SSE
4267     if (Subtarget->hasSSE2()) {  // SSE2
4268       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4269       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4270     } else { // SSE1
4271       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4272       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
4273     }
4274   } else if (Size == 256) { // AVX
4275     if (Subtarget->hasAVX2()) { // AVX2
4276       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4277       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4278       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops, 8);
4279     } else {
4280       // 256-bit logic and arithmetic instructions in AVX are all
4281       // floating-point, no support for integer ops. Emit fp zeroed vectors.
4282       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4283       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4284       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops, 8);
4285     }
4286   } else
4287     llvm_unreachable("Unexpected vector type");
4288
4289   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4290 }
4291
4292 /// getOnesVector - Returns a vector of specified type with all bits set.
4293 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
4294 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
4295 /// Then bitcast to their original type, ensuring they get CSE'd.
4296 static SDValue getOnesVector(EVT VT, bool HasAVX2, SelectionDAG &DAG,
4297                              DebugLoc dl) {
4298   assert(VT.isVector() && "Expected a vector type");
4299   unsigned Size = VT.getSizeInBits();
4300
4301   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
4302   SDValue Vec;
4303   if (Size == 256) {
4304     if (HasAVX2) { // AVX2
4305       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4306       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops, 8);
4307     } else { // AVX
4308       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4309       Vec = Concat128BitVectors(Vec, Vec, MVT::v8i32, 8, DAG, dl);
4310     }
4311   } else if (Size == 128) {
4312     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4313   } else
4314     llvm_unreachable("Unexpected vector type");
4315
4316   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4317 }
4318
4319 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
4320 /// that point to V2 points to its first element.
4321 static void NormalizeMask(SmallVectorImpl<int> &Mask, unsigned NumElems) {
4322   for (unsigned i = 0; i != NumElems; ++i) {
4323     if (Mask[i] > (int)NumElems) {
4324       Mask[i] = NumElems;
4325     }
4326   }
4327 }
4328
4329 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
4330 /// operation of specified width.
4331 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4332                        SDValue V2) {
4333   unsigned NumElems = VT.getVectorNumElements();
4334   SmallVector<int, 8> Mask;
4335   Mask.push_back(NumElems);
4336   for (unsigned i = 1; i != NumElems; ++i)
4337     Mask.push_back(i);
4338   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4339 }
4340
4341 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
4342 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4343                           SDValue V2) {
4344   unsigned NumElems = VT.getVectorNumElements();
4345   SmallVector<int, 8> Mask;
4346   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
4347     Mask.push_back(i);
4348     Mask.push_back(i + NumElems);
4349   }
4350   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4351 }
4352
4353 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
4354 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4355                           SDValue V2) {
4356   unsigned NumElems = VT.getVectorNumElements();
4357   SmallVector<int, 8> Mask;
4358   for (unsigned i = 0, Half = NumElems/2; i != Half; ++i) {
4359     Mask.push_back(i + Half);
4360     Mask.push_back(i + NumElems + Half);
4361   }
4362   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4363 }
4364
4365 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
4366 // a generic shuffle instruction because the target has no such instructions.
4367 // Generate shuffles which repeat i16 and i8 several times until they can be
4368 // represented by v4f32 and then be manipulated by target suported shuffles.
4369 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
4370   EVT VT = V.getValueType();
4371   int NumElems = VT.getVectorNumElements();
4372   DebugLoc dl = V.getDebugLoc();
4373
4374   while (NumElems > 4) {
4375     if (EltNo < NumElems/2) {
4376       V = getUnpackl(DAG, dl, VT, V, V);
4377     } else {
4378       V = getUnpackh(DAG, dl, VT, V, V);
4379       EltNo -= NumElems/2;
4380     }
4381     NumElems >>= 1;
4382   }
4383   return V;
4384 }
4385
4386 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
4387 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
4388   EVT VT = V.getValueType();
4389   DebugLoc dl = V.getDebugLoc();
4390   unsigned Size = VT.getSizeInBits();
4391
4392   if (Size == 128) {
4393     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
4394     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
4395     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
4396                              &SplatMask[0]);
4397   } else if (Size == 256) {
4398     // To use VPERMILPS to splat scalars, the second half of indicies must
4399     // refer to the higher part, which is a duplication of the lower one,
4400     // because VPERMILPS can only handle in-lane permutations.
4401     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
4402                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
4403
4404     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
4405     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
4406                              &SplatMask[0]);
4407   } else
4408     llvm_unreachable("Vector size not supported");
4409
4410   return DAG.getNode(ISD::BITCAST, dl, VT, V);
4411 }
4412
4413 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
4414 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
4415   EVT SrcVT = SV->getValueType(0);
4416   SDValue V1 = SV->getOperand(0);
4417   DebugLoc dl = SV->getDebugLoc();
4418
4419   int EltNo = SV->getSplatIndex();
4420   int NumElems = SrcVT.getVectorNumElements();
4421   unsigned Size = SrcVT.getSizeInBits();
4422
4423   assert(((Size == 128 && NumElems > 4) || Size == 256) &&
4424           "Unknown how to promote splat for type");
4425
4426   // Extract the 128-bit part containing the splat element and update
4427   // the splat element index when it refers to the higher register.
4428   if (Size == 256) {
4429     V1 = Extract128BitVector(V1, EltNo, DAG, dl);
4430     if (EltNo >= NumElems/2)
4431       EltNo -= NumElems/2;
4432   }
4433
4434   // All i16 and i8 vector types can't be used directly by a generic shuffle
4435   // instruction because the target has no such instruction. Generate shuffles
4436   // which repeat i16 and i8 several times until they fit in i32, and then can
4437   // be manipulated by target suported shuffles.
4438   EVT EltVT = SrcVT.getVectorElementType();
4439   if (EltVT == MVT::i8 || EltVT == MVT::i16)
4440     V1 = PromoteSplati8i16(V1, DAG, EltNo);
4441
4442   // Recreate the 256-bit vector and place the same 128-bit vector
4443   // into the low and high part. This is necessary because we want
4444   // to use VPERM* to shuffle the vectors
4445   if (Size == 256) {
4446     V1 = DAG.getNode(ISD::CONCAT_VECTORS, dl, SrcVT, V1, V1);
4447   }
4448
4449   return getLegalSplat(DAG, V1, EltNo);
4450 }
4451
4452 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
4453 /// vector of zero or undef vector.  This produces a shuffle where the low
4454 /// element of V2 is swizzled into the zero/undef vector, landing at element
4455 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
4456 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
4457                                            bool IsZero,
4458                                            const X86Subtarget *Subtarget,
4459                                            SelectionDAG &DAG) {
4460   EVT VT = V2.getValueType();
4461   SDValue V1 = IsZero
4462     ? getZeroVector(VT, Subtarget, DAG, V2.getDebugLoc()) : DAG.getUNDEF(VT);
4463   unsigned NumElems = VT.getVectorNumElements();
4464   SmallVector<int, 16> MaskVec;
4465   for (unsigned i = 0; i != NumElems; ++i)
4466     // If this is the insertion idx, put the low elt of V2 here.
4467     MaskVec.push_back(i == Idx ? NumElems : i);
4468   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
4469 }
4470
4471 /// getTargetShuffleMask - Calculates the shuffle mask corresponding to the
4472 /// target specific opcode. Returns true if the Mask could be calculated.
4473 /// Sets IsUnary to true if only uses one source.
4474 static bool getTargetShuffleMask(SDNode *N, MVT VT,
4475                                  SmallVectorImpl<int> &Mask, bool &IsUnary) {
4476   unsigned NumElems = VT.getVectorNumElements();
4477   SDValue ImmN;
4478
4479   IsUnary = false;
4480   switch(N->getOpcode()) {
4481   case X86ISD::SHUFP:
4482     ImmN = N->getOperand(N->getNumOperands()-1);
4483     DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
4484     break;
4485   case X86ISD::UNPCKH:
4486     DecodeUNPCKHMask(VT, Mask);
4487     break;
4488   case X86ISD::UNPCKL:
4489     DecodeUNPCKLMask(VT, Mask);
4490     break;
4491   case X86ISD::MOVHLPS:
4492     DecodeMOVHLPSMask(NumElems, Mask);
4493     break;
4494   case X86ISD::MOVLHPS:
4495     DecodeMOVLHPSMask(NumElems, Mask);
4496     break;
4497   case X86ISD::PSHUFD:
4498   case X86ISD::VPERMILP:
4499     ImmN = N->getOperand(N->getNumOperands()-1);
4500     DecodePSHUFMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
4501     IsUnary = true;
4502     break;
4503   case X86ISD::PSHUFHW:
4504     ImmN = N->getOperand(N->getNumOperands()-1);
4505     DecodePSHUFHWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
4506     IsUnary = true;
4507     break;
4508   case X86ISD::PSHUFLW:
4509     ImmN = N->getOperand(N->getNumOperands()-1);
4510     DecodePSHUFLWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
4511     IsUnary = true;
4512     break;
4513   case X86ISD::VPERMI:
4514     ImmN = N->getOperand(N->getNumOperands()-1);
4515     DecodeVPERMMask(cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
4516     IsUnary = true;
4517     break;
4518   case X86ISD::MOVSS:
4519   case X86ISD::MOVSD: {
4520     // The index 0 always comes from the first element of the second source,
4521     // this is why MOVSS and MOVSD are used in the first place. The other
4522     // elements come from the other positions of the first source vector
4523     Mask.push_back(NumElems);
4524     for (unsigned i = 1; i != NumElems; ++i) {
4525       Mask.push_back(i);
4526     }
4527     break;
4528   }
4529   case X86ISD::VPERM2X128:
4530     ImmN = N->getOperand(N->getNumOperands()-1);
4531     DecodeVPERM2X128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
4532     if (Mask.empty()) return false;
4533     break;
4534   case X86ISD::MOVDDUP:
4535   case X86ISD::MOVLHPD:
4536   case X86ISD::MOVLPD:
4537   case X86ISD::MOVLPS:
4538   case X86ISD::MOVSHDUP:
4539   case X86ISD::MOVSLDUP:
4540   case X86ISD::PALIGN:
4541     // Not yet implemented
4542     return false;
4543   default: llvm_unreachable("unknown target shuffle node");
4544   }
4545
4546   return true;
4547 }
4548
4549 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
4550 /// element of the result of the vector shuffle.
4551 static SDValue getShuffleScalarElt(SDNode *N, unsigned Index, SelectionDAG &DAG,
4552                                    unsigned Depth) {
4553   if (Depth == 6)
4554     return SDValue();  // Limit search depth.
4555
4556   SDValue V = SDValue(N, 0);
4557   EVT VT = V.getValueType();
4558   unsigned Opcode = V.getOpcode();
4559
4560   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
4561   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
4562     int Elt = SV->getMaskElt(Index);
4563
4564     if (Elt < 0)
4565       return DAG.getUNDEF(VT.getVectorElementType());
4566
4567     unsigned NumElems = VT.getVectorNumElements();
4568     SDValue NewV = (Elt < (int)NumElems) ? SV->getOperand(0)
4569                                          : SV->getOperand(1);
4570     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG, Depth+1);
4571   }
4572
4573   // Recurse into target specific vector shuffles to find scalars.
4574   if (isTargetShuffle(Opcode)) {
4575     MVT ShufVT = V.getValueType().getSimpleVT();
4576     unsigned NumElems = ShufVT.getVectorNumElements();
4577     SmallVector<int, 16> ShuffleMask;
4578     SDValue ImmN;
4579     bool IsUnary;
4580
4581     if (!getTargetShuffleMask(N, ShufVT, ShuffleMask, IsUnary))
4582       return SDValue();
4583
4584     int Elt = ShuffleMask[Index];
4585     if (Elt < 0)
4586       return DAG.getUNDEF(ShufVT.getVectorElementType());
4587
4588     SDValue NewV = (Elt < (int)NumElems) ? N->getOperand(0)
4589                                          : N->getOperand(1);
4590     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG,
4591                                Depth+1);
4592   }
4593
4594   // Actual nodes that may contain scalar elements
4595   if (Opcode == ISD::BITCAST) {
4596     V = V.getOperand(0);
4597     EVT SrcVT = V.getValueType();
4598     unsigned NumElems = VT.getVectorNumElements();
4599
4600     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
4601       return SDValue();
4602   }
4603
4604   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
4605     return (Index == 0) ? V.getOperand(0)
4606                         : DAG.getUNDEF(VT.getVectorElementType());
4607
4608   if (V.getOpcode() == ISD::BUILD_VECTOR)
4609     return V.getOperand(Index);
4610
4611   return SDValue();
4612 }
4613
4614 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
4615 /// shuffle operation which come from a consecutively from a zero. The
4616 /// search can start in two different directions, from left or right.
4617 static
4618 unsigned getNumOfConsecutiveZeros(ShuffleVectorSDNode *SVOp, unsigned NumElems,
4619                                   bool ZerosFromLeft, SelectionDAG &DAG) {
4620   unsigned i;
4621   for (i = 0; i != NumElems; ++i) {
4622     unsigned Index = ZerosFromLeft ? i : NumElems-i-1;
4623     SDValue Elt = getShuffleScalarElt(SVOp, Index, DAG, 0);
4624     if (!(Elt.getNode() &&
4625          (Elt.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elt))))
4626       break;
4627   }
4628
4629   return i;
4630 }
4631
4632 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies [MaskI, MaskE)
4633 /// correspond consecutively to elements from one of the vector operands,
4634 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
4635 static
4636 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp,
4637                               unsigned MaskI, unsigned MaskE, unsigned OpIdx,
4638                               unsigned NumElems, unsigned &OpNum) {
4639   bool SeenV1 = false;
4640   bool SeenV2 = false;
4641
4642   for (unsigned i = MaskI; i != MaskE; ++i, ++OpIdx) {
4643     int Idx = SVOp->getMaskElt(i);
4644     // Ignore undef indicies
4645     if (Idx < 0)
4646       continue;
4647
4648     if (Idx < (int)NumElems)
4649       SeenV1 = true;
4650     else
4651       SeenV2 = true;
4652
4653     // Only accept consecutive elements from the same vector
4654     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
4655       return false;
4656   }
4657
4658   OpNum = SeenV1 ? 0 : 1;
4659   return true;
4660 }
4661
4662 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
4663 /// logical left shift of a vector.
4664 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4665                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4666   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4667   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4668               false /* check zeros from right */, DAG);
4669   unsigned OpSrc;
4670
4671   if (!NumZeros)
4672     return false;
4673
4674   // Considering the elements in the mask that are not consecutive zeros,
4675   // check if they consecutively come from only one of the source vectors.
4676   //
4677   //               V1 = {X, A, B, C}     0
4678   //                         \  \  \    /
4679   //   vector_shuffle V1, V2 <1, 2, 3, X>
4680   //
4681   if (!isShuffleMaskConsecutive(SVOp,
4682             0,                   // Mask Start Index
4683             NumElems-NumZeros,   // Mask End Index(exclusive)
4684             NumZeros,            // Where to start looking in the src vector
4685             NumElems,            // Number of elements in vector
4686             OpSrc))              // Which source operand ?
4687     return false;
4688
4689   isLeft = false;
4690   ShAmt = NumZeros;
4691   ShVal = SVOp->getOperand(OpSrc);
4692   return true;
4693 }
4694
4695 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
4696 /// logical left shift of a vector.
4697 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4698                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4699   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4700   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4701               true /* check zeros from left */, DAG);
4702   unsigned OpSrc;
4703
4704   if (!NumZeros)
4705     return false;
4706
4707   // Considering the elements in the mask that are not consecutive zeros,
4708   // check if they consecutively come from only one of the source vectors.
4709   //
4710   //                           0    { A, B, X, X } = V2
4711   //                          / \    /  /
4712   //   vector_shuffle V1, V2 <X, X, 4, 5>
4713   //
4714   if (!isShuffleMaskConsecutive(SVOp,
4715             NumZeros,     // Mask Start Index
4716             NumElems,     // Mask End Index(exclusive)
4717             0,            // Where to start looking in the src vector
4718             NumElems,     // Number of elements in vector
4719             OpSrc))       // Which source operand ?
4720     return false;
4721
4722   isLeft = true;
4723   ShAmt = NumZeros;
4724   ShVal = SVOp->getOperand(OpSrc);
4725   return true;
4726 }
4727
4728 /// isVectorShift - Returns true if the shuffle can be implemented as a
4729 /// logical left or right shift of a vector.
4730 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4731                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4732   // Although the logic below support any bitwidth size, there are no
4733   // shift instructions which handle more than 128-bit vectors.
4734   if (!SVOp->getValueType(0).is128BitVector())
4735     return false;
4736
4737   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
4738       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
4739     return true;
4740
4741   return false;
4742 }
4743
4744 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
4745 ///
4746 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
4747                                        unsigned NumNonZero, unsigned NumZero,
4748                                        SelectionDAG &DAG,
4749                                        const X86Subtarget* Subtarget,
4750                                        const TargetLowering &TLI) {
4751   if (NumNonZero > 8)
4752     return SDValue();
4753
4754   DebugLoc dl = Op.getDebugLoc();
4755   SDValue V(0, 0);
4756   bool First = true;
4757   for (unsigned i = 0; i < 16; ++i) {
4758     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
4759     if (ThisIsNonZero && First) {
4760       if (NumZero)
4761         V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
4762       else
4763         V = DAG.getUNDEF(MVT::v8i16);
4764       First = false;
4765     }
4766
4767     if ((i & 1) != 0) {
4768       SDValue ThisElt(0, 0), LastElt(0, 0);
4769       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
4770       if (LastIsNonZero) {
4771         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
4772                               MVT::i16, Op.getOperand(i-1));
4773       }
4774       if (ThisIsNonZero) {
4775         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
4776         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
4777                               ThisElt, DAG.getConstant(8, MVT::i8));
4778         if (LastIsNonZero)
4779           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
4780       } else
4781         ThisElt = LastElt;
4782
4783       if (ThisElt.getNode())
4784         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
4785                         DAG.getIntPtrConstant(i/2));
4786     }
4787   }
4788
4789   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
4790 }
4791
4792 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
4793 ///
4794 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
4795                                      unsigned NumNonZero, unsigned NumZero,
4796                                      SelectionDAG &DAG,
4797                                      const X86Subtarget* Subtarget,
4798                                      const TargetLowering &TLI) {
4799   if (NumNonZero > 4)
4800     return SDValue();
4801
4802   DebugLoc dl = Op.getDebugLoc();
4803   SDValue V(0, 0);
4804   bool First = true;
4805   for (unsigned i = 0; i < 8; ++i) {
4806     bool isNonZero = (NonZeros & (1 << i)) != 0;
4807     if (isNonZero) {
4808       if (First) {
4809         if (NumZero)
4810           V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
4811         else
4812           V = DAG.getUNDEF(MVT::v8i16);
4813         First = false;
4814       }
4815       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
4816                       MVT::v8i16, V, Op.getOperand(i),
4817                       DAG.getIntPtrConstant(i));
4818     }
4819   }
4820
4821   return V;
4822 }
4823
4824 /// getVShift - Return a vector logical shift node.
4825 ///
4826 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
4827                          unsigned NumBits, SelectionDAG &DAG,
4828                          const TargetLowering &TLI, DebugLoc dl) {
4829   assert(VT.is128BitVector() && "Unknown type for VShift");
4830   EVT ShVT = MVT::v2i64;
4831   unsigned Opc = isLeft ? X86ISD::VSHLDQ : X86ISD::VSRLDQ;
4832   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
4833   return DAG.getNode(ISD::BITCAST, dl, VT,
4834                      DAG.getNode(Opc, dl, ShVT, SrcOp,
4835                              DAG.getConstant(NumBits,
4836                                   TLI.getShiftAmountTy(SrcOp.getValueType()))));
4837 }
4838
4839 SDValue
4840 X86TargetLowering::LowerAsSplatVectorLoad(SDValue SrcOp, EVT VT, DebugLoc dl,
4841                                           SelectionDAG &DAG) const {
4842
4843   // Check if the scalar load can be widened into a vector load. And if
4844   // the address is "base + cst" see if the cst can be "absorbed" into
4845   // the shuffle mask.
4846   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
4847     SDValue Ptr = LD->getBasePtr();
4848     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
4849       return SDValue();
4850     EVT PVT = LD->getValueType(0);
4851     if (PVT != MVT::i32 && PVT != MVT::f32)
4852       return SDValue();
4853
4854     int FI = -1;
4855     int64_t Offset = 0;
4856     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
4857       FI = FINode->getIndex();
4858       Offset = 0;
4859     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
4860                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
4861       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
4862       Offset = Ptr.getConstantOperandVal(1);
4863       Ptr = Ptr.getOperand(0);
4864     } else {
4865       return SDValue();
4866     }
4867
4868     // FIXME: 256-bit vector instructions don't require a strict alignment,
4869     // improve this code to support it better.
4870     unsigned RequiredAlign = VT.getSizeInBits()/8;
4871     SDValue Chain = LD->getChain();
4872     // Make sure the stack object alignment is at least 16 or 32.
4873     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4874     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
4875       if (MFI->isFixedObjectIndex(FI)) {
4876         // Can't change the alignment. FIXME: It's possible to compute
4877         // the exact stack offset and reference FI + adjust offset instead.
4878         // If someone *really* cares about this. That's the way to implement it.
4879         return SDValue();
4880       } else {
4881         MFI->setObjectAlignment(FI, RequiredAlign);
4882       }
4883     }
4884
4885     // (Offset % 16 or 32) must be multiple of 4. Then address is then
4886     // Ptr + (Offset & ~15).
4887     if (Offset < 0)
4888       return SDValue();
4889     if ((Offset % RequiredAlign) & 3)
4890       return SDValue();
4891     int64_t StartOffset = Offset & ~(RequiredAlign-1);
4892     if (StartOffset)
4893       Ptr = DAG.getNode(ISD::ADD, Ptr.getDebugLoc(), Ptr.getValueType(),
4894                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
4895
4896     int EltNo = (Offset - StartOffset) >> 2;
4897     unsigned NumElems = VT.getVectorNumElements();
4898
4899     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
4900     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
4901                              LD->getPointerInfo().getWithOffset(StartOffset),
4902                              false, false, false, 0);
4903
4904     SmallVector<int, 8> Mask;
4905     for (unsigned i = 0; i != NumElems; ++i)
4906       Mask.push_back(EltNo);
4907
4908     return DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &Mask[0]);
4909   }
4910
4911   return SDValue();
4912 }
4913
4914 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
4915 /// vector of type 'VT', see if the elements can be replaced by a single large
4916 /// load which has the same value as a build_vector whose operands are 'elts'.
4917 ///
4918 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
4919 ///
4920 /// FIXME: we'd also like to handle the case where the last elements are zero
4921 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
4922 /// There's even a handy isZeroNode for that purpose.
4923 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
4924                                         DebugLoc &DL, SelectionDAG &DAG) {
4925   EVT EltVT = VT.getVectorElementType();
4926   unsigned NumElems = Elts.size();
4927
4928   LoadSDNode *LDBase = NULL;
4929   unsigned LastLoadedElt = -1U;
4930
4931   // For each element in the initializer, see if we've found a load or an undef.
4932   // If we don't find an initial load element, or later load elements are
4933   // non-consecutive, bail out.
4934   for (unsigned i = 0; i < NumElems; ++i) {
4935     SDValue Elt = Elts[i];
4936
4937     if (!Elt.getNode() ||
4938         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
4939       return SDValue();
4940     if (!LDBase) {
4941       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
4942         return SDValue();
4943       LDBase = cast<LoadSDNode>(Elt.getNode());
4944       LastLoadedElt = i;
4945       continue;
4946     }
4947     if (Elt.getOpcode() == ISD::UNDEF)
4948       continue;
4949
4950     LoadSDNode *LD = cast<LoadSDNode>(Elt);
4951     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
4952       return SDValue();
4953     LastLoadedElt = i;
4954   }
4955
4956   // If we have found an entire vector of loads and undefs, then return a large
4957   // load of the entire vector width starting at the base pointer.  If we found
4958   // consecutive loads for the low half, generate a vzext_load node.
4959   if (LastLoadedElt == NumElems - 1) {
4960     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
4961       return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4962                          LDBase->getPointerInfo(),
4963                          LDBase->isVolatile(), LDBase->isNonTemporal(),
4964                          LDBase->isInvariant(), 0);
4965     return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4966                        LDBase->getPointerInfo(),
4967                        LDBase->isVolatile(), LDBase->isNonTemporal(),
4968                        LDBase->isInvariant(), LDBase->getAlignment());
4969   }
4970   if (NumElems == 4 && LastLoadedElt == 1 &&
4971       DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
4972     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
4973     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
4974     SDValue ResNode =
4975         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, 2, MVT::i64,
4976                                 LDBase->getPointerInfo(),
4977                                 LDBase->getAlignment(),
4978                                 false/*isVolatile*/, true/*ReadMem*/,
4979                                 false/*WriteMem*/);
4980     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
4981   }
4982   return SDValue();
4983 }
4984
4985 /// LowerVectorBroadcast - Attempt to use the vbroadcast instruction
4986 /// to generate a splat value for the following cases:
4987 /// 1. A splat BUILD_VECTOR which uses a single scalar load, or a constant.
4988 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
4989 /// a scalar load, or a constant.
4990 /// The VBROADCAST node is returned when a pattern is found,
4991 /// or SDValue() otherwise.
4992 SDValue
4993 X86TargetLowering::LowerVectorBroadcast(SDValue &Op, SelectionDAG &DAG) const {
4994   if (!Subtarget->hasAVX())
4995     return SDValue();
4996
4997   EVT VT = Op.getValueType();
4998   DebugLoc dl = Op.getDebugLoc();
4999
5000   assert((VT.is128BitVector() || VT.is256BitVector()) &&
5001          "Unsupported vector type for broadcast.");
5002
5003   SDValue Ld;
5004   bool ConstSplatVal;
5005
5006   switch (Op.getOpcode()) {
5007     default:
5008       // Unknown pattern found.
5009       return SDValue();
5010
5011     case ISD::BUILD_VECTOR: {
5012       // The BUILD_VECTOR node must be a splat.
5013       if (!isSplatVector(Op.getNode()))
5014         return SDValue();
5015
5016       Ld = Op.getOperand(0);
5017       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
5018                      Ld.getOpcode() == ISD::ConstantFP);
5019
5020       // The suspected load node has several users. Make sure that all
5021       // of its users are from the BUILD_VECTOR node.
5022       // Constants may have multiple users.
5023       if (!ConstSplatVal && !Ld->hasNUsesOfValue(VT.getVectorNumElements(), 0))
5024         return SDValue();
5025       break;
5026     }
5027
5028     case ISD::VECTOR_SHUFFLE: {
5029       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5030
5031       // Shuffles must have a splat mask where the first element is
5032       // broadcasted.
5033       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
5034         return SDValue();
5035
5036       SDValue Sc = Op.getOperand(0);
5037       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR &&
5038           Sc.getOpcode() != ISD::BUILD_VECTOR) {
5039
5040         if (!Subtarget->hasAVX2())
5041           return SDValue();
5042
5043         // Use the register form of the broadcast instruction available on AVX2.
5044         if (VT.is256BitVector())
5045           Sc = Extract128BitVector(Sc, 0, DAG, dl);
5046         return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Sc);
5047       }
5048
5049       Ld = Sc.getOperand(0);
5050       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
5051                        Ld.getOpcode() == ISD::ConstantFP);
5052
5053       // The scalar_to_vector node and the suspected
5054       // load node must have exactly one user.
5055       // Constants may have multiple users.
5056       if (!ConstSplatVal && (!Sc.hasOneUse() || !Ld.hasOneUse()))
5057         return SDValue();
5058       break;
5059     }
5060   }
5061
5062   bool Is256 = VT.is256BitVector();
5063
5064   // Handle the broadcasting a single constant scalar from the constant pool
5065   // into a vector. On Sandybridge it is still better to load a constant vector
5066   // from the constant pool and not to broadcast it from a scalar.
5067   if (ConstSplatVal && Subtarget->hasAVX2()) {
5068     EVT CVT = Ld.getValueType();
5069     assert(!CVT.isVector() && "Must not broadcast a vector type");
5070     unsigned ScalarSize = CVT.getSizeInBits();
5071
5072     if (ScalarSize == 32 || (Is256 && ScalarSize == 64)) {
5073       const Constant *C = 0;
5074       if (ConstantSDNode *CI = dyn_cast<ConstantSDNode>(Ld))
5075         C = CI->getConstantIntValue();
5076       else if (ConstantFPSDNode *CF = dyn_cast<ConstantFPSDNode>(Ld))
5077         C = CF->getConstantFPValue();
5078
5079       assert(C && "Invalid constant type");
5080
5081       SDValue CP = DAG.getConstantPool(C, getPointerTy());
5082       unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
5083       Ld = DAG.getLoad(CVT, dl, DAG.getEntryNode(), CP,
5084                        MachinePointerInfo::getConstantPool(),
5085                        false, false, false, Alignment);
5086
5087       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5088     }
5089   }
5090
5091   bool IsLoad = ISD::isNormalLoad(Ld.getNode());
5092   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
5093
5094   // Handle AVX2 in-register broadcasts.
5095   if (!IsLoad && Subtarget->hasAVX2() &&
5096       (ScalarSize == 32 || (Is256 && ScalarSize == 64)))
5097     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5098
5099   // The scalar source must be a normal load.
5100   if (!IsLoad)
5101     return SDValue();
5102
5103   if (ScalarSize == 32 || (Is256 && ScalarSize == 64))
5104     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5105
5106   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
5107   // double since there is no vbroadcastsd xmm
5108   if (Subtarget->hasAVX2() && Ld.getValueType().isInteger()) {
5109     if (ScalarSize == 8 || ScalarSize == 16 || ScalarSize == 64)
5110       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5111   }
5112
5113   // Unsupported broadcast.
5114   return SDValue();
5115 }
5116
5117 // LowerVectorFpExtend - Recognize the scalarized FP_EXTEND from v2f32 to v2f64
5118 // and convert it into X86ISD::VFPEXT due to the current ISD::FP_EXTEND has the
5119 // constraint of matching input/output vector elements.
5120 SDValue
5121 X86TargetLowering::LowerVectorFpExtend(SDValue &Op, SelectionDAG &DAG) const {
5122   DebugLoc DL = Op.getDebugLoc();
5123   SDNode *N = Op.getNode();
5124   EVT VT = Op.getValueType();
5125   unsigned NumElts = Op.getNumOperands();
5126
5127   // Check supported types and sub-targets.
5128   //
5129   // Only v2f32 -> v2f64 needs special handling.
5130   if (VT != MVT::v2f64 || !Subtarget->hasSSE2())
5131     return SDValue();
5132
5133   SDValue VecIn;
5134   EVT VecInVT;
5135   SmallVector<int, 8> Mask;
5136   EVT SrcVT = MVT::Other;
5137
5138   // Check the patterns could be translated into X86vfpext.
5139   for (unsigned i = 0; i < NumElts; ++i) {
5140     SDValue In = N->getOperand(i);
5141     unsigned Opcode = In.getOpcode();
5142
5143     // Skip if the element is undefined.
5144     if (Opcode == ISD::UNDEF) {
5145       Mask.push_back(-1);
5146       continue;
5147     }
5148
5149     // Quit if one of the elements is not defined from 'fpext'.
5150     if (Opcode != ISD::FP_EXTEND)
5151       return SDValue();
5152
5153     // Check how the source of 'fpext' is defined.
5154     SDValue L2In = In.getOperand(0);
5155     EVT L2InVT = L2In.getValueType();
5156
5157     // Check the original type
5158     if (SrcVT == MVT::Other)
5159       SrcVT = L2InVT;
5160     else if (SrcVT != L2InVT) // Quit if non-homogenous typed.
5161       return SDValue();
5162
5163     // Check whether the value being 'fpext'ed is extracted from the same
5164     // source.
5165     Opcode = L2In.getOpcode();
5166
5167     // Quit if it's not extracted with a constant index.
5168     if (Opcode != ISD::EXTRACT_VECTOR_ELT ||
5169         !isa<ConstantSDNode>(L2In.getOperand(1)))
5170       return SDValue();
5171
5172     SDValue ExtractedFromVec = L2In.getOperand(0);
5173
5174     if (VecIn.getNode() == 0) {
5175       VecIn = ExtractedFromVec;
5176       VecInVT = ExtractedFromVec.getValueType();
5177     } else if (VecIn != ExtractedFromVec) // Quit if built from more than 1 vec.
5178       return SDValue();
5179
5180     Mask.push_back(cast<ConstantSDNode>(L2In.getOperand(1))->getZExtValue());
5181   }
5182
5183   // Quit if all operands of BUILD_VECTOR are undefined.
5184   if (!VecIn.getNode())
5185     return SDValue();
5186
5187   // Fill the remaining mask as undef.
5188   for (unsigned i = NumElts; i < VecInVT.getVectorNumElements(); ++i)
5189     Mask.push_back(-1);
5190
5191   return DAG.getNode(X86ISD::VFPEXT, DL, VT,
5192                      DAG.getVectorShuffle(VecInVT, DL,
5193                                           VecIn, DAG.getUNDEF(VecInVT),
5194                                           &Mask[0]));
5195 }
5196
5197 SDValue
5198 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
5199   DebugLoc dl = Op.getDebugLoc();
5200
5201   EVT VT = Op.getValueType();
5202   EVT ExtVT = VT.getVectorElementType();
5203   unsigned NumElems = Op.getNumOperands();
5204
5205   // Vectors containing all zeros can be matched by pxor and xorps later
5206   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
5207     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
5208     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
5209     if (VT == MVT::v4i32 || VT == MVT::v8i32)
5210       return Op;
5211
5212     return getZeroVector(VT, Subtarget, DAG, dl);
5213   }
5214
5215   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
5216   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
5217   // vpcmpeqd on 256-bit vectors.
5218   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
5219     if (VT == MVT::v4i32 || (VT == MVT::v8i32 && Subtarget->hasAVX2()))
5220       return Op;
5221
5222     return getOnesVector(VT, Subtarget->hasAVX2(), DAG, dl);
5223   }
5224
5225   SDValue Broadcast = LowerVectorBroadcast(Op, DAG);
5226   if (Broadcast.getNode())
5227     return Broadcast;
5228
5229   SDValue FpExt = LowerVectorFpExtend(Op, DAG);
5230   if (FpExt.getNode())
5231     return FpExt;
5232
5233   unsigned EVTBits = ExtVT.getSizeInBits();
5234
5235   unsigned NumZero  = 0;
5236   unsigned NumNonZero = 0;
5237   unsigned NonZeros = 0;
5238   bool IsAllConstants = true;
5239   SmallSet<SDValue, 8> Values;
5240   for (unsigned i = 0; i < NumElems; ++i) {
5241     SDValue Elt = Op.getOperand(i);
5242     if (Elt.getOpcode() == ISD::UNDEF)
5243       continue;
5244     Values.insert(Elt);
5245     if (Elt.getOpcode() != ISD::Constant &&
5246         Elt.getOpcode() != ISD::ConstantFP)
5247       IsAllConstants = false;
5248     if (X86::isZeroNode(Elt))
5249       NumZero++;
5250     else {
5251       NonZeros |= (1 << i);
5252       NumNonZero++;
5253     }
5254   }
5255
5256   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
5257   if (NumNonZero == 0)
5258     return DAG.getUNDEF(VT);
5259
5260   // Special case for single non-zero, non-undef, element.
5261   if (NumNonZero == 1) {
5262     unsigned Idx = CountTrailingZeros_32(NonZeros);
5263     SDValue Item = Op.getOperand(Idx);
5264
5265     // If this is an insertion of an i64 value on x86-32, and if the top bits of
5266     // the value are obviously zero, truncate the value to i32 and do the
5267     // insertion that way.  Only do this if the value is non-constant or if the
5268     // value is a constant being inserted into element 0.  It is cheaper to do
5269     // a constant pool load than it is to do a movd + shuffle.
5270     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
5271         (!IsAllConstants || Idx == 0)) {
5272       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
5273         // Handle SSE only.
5274         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
5275         EVT VecVT = MVT::v4i32;
5276         unsigned VecElts = 4;
5277
5278         // Truncate the value (which may itself be a constant) to i32, and
5279         // convert it to a vector with movd (S2V+shuffle to zero extend).
5280         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
5281         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
5282         Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5283
5284         // Now we have our 32-bit value zero extended in the low element of
5285         // a vector.  If Idx != 0, swizzle it into place.
5286         if (Idx != 0) {
5287           SmallVector<int, 4> Mask;
5288           Mask.push_back(Idx);
5289           for (unsigned i = 1; i != VecElts; ++i)
5290             Mask.push_back(i);
5291           Item = DAG.getVectorShuffle(VecVT, dl, Item, DAG.getUNDEF(VecVT),
5292                                       &Mask[0]);
5293         }
5294         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
5295       }
5296     }
5297
5298     // If we have a constant or non-constant insertion into the low element of
5299     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
5300     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
5301     // depending on what the source datatype is.
5302     if (Idx == 0) {
5303       if (NumZero == 0)
5304         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5305
5306       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
5307           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
5308         if (VT.is256BitVector()) {
5309           SDValue ZeroVec = getZeroVector(VT, Subtarget, DAG, dl);
5310           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
5311                              Item, DAG.getIntPtrConstant(0));
5312         }
5313         assert(VT.is128BitVector() && "Expected an SSE value type!");
5314         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5315         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
5316         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5317       }
5318
5319       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
5320         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
5321         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
5322         if (VT.is256BitVector()) {
5323           SDValue ZeroVec = getZeroVector(MVT::v8i32, Subtarget, DAG, dl);
5324           Item = Insert128BitVector(ZeroVec, Item, 0, DAG, dl);
5325         } else {
5326           assert(VT.is128BitVector() && "Expected an SSE value type!");
5327           Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5328         }
5329         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
5330       }
5331     }
5332
5333     // Is it a vector logical left shift?
5334     if (NumElems == 2 && Idx == 1 &&
5335         X86::isZeroNode(Op.getOperand(0)) &&
5336         !X86::isZeroNode(Op.getOperand(1))) {
5337       unsigned NumBits = VT.getSizeInBits();
5338       return getVShift(true, VT,
5339                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5340                                    VT, Op.getOperand(1)),
5341                        NumBits/2, DAG, *this, dl);
5342     }
5343
5344     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
5345       return SDValue();
5346
5347     // Otherwise, if this is a vector with i32 or f32 elements, and the element
5348     // is a non-constant being inserted into an element other than the low one,
5349     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
5350     // movd/movss) to move this into the low element, then shuffle it into
5351     // place.
5352     if (EVTBits == 32) {
5353       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5354
5355       // Turn it into a shuffle of zero and zero-extended scalar to vector.
5356       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0, Subtarget, DAG);
5357       SmallVector<int, 8> MaskVec;
5358       for (unsigned i = 0; i != NumElems; ++i)
5359         MaskVec.push_back(i == Idx ? 0 : 1);
5360       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
5361     }
5362   }
5363
5364   // Splat is obviously ok. Let legalizer expand it to a shuffle.
5365   if (Values.size() == 1) {
5366     if (EVTBits == 32) {
5367       // Instead of a shuffle like this:
5368       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
5369       // Check if it's possible to issue this instead.
5370       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
5371       unsigned Idx = CountTrailingZeros_32(NonZeros);
5372       SDValue Item = Op.getOperand(Idx);
5373       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
5374         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
5375     }
5376     return SDValue();
5377   }
5378
5379   // A vector full of immediates; various special cases are already
5380   // handled, so this is best done with a single constant-pool load.
5381   if (IsAllConstants)
5382     return SDValue();
5383
5384   // For AVX-length vectors, build the individual 128-bit pieces and use
5385   // shuffles to put them in place.
5386   if (VT.is256BitVector()) {
5387     SmallVector<SDValue, 32> V;
5388     for (unsigned i = 0; i != NumElems; ++i)
5389       V.push_back(Op.getOperand(i));
5390
5391     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
5392
5393     // Build both the lower and upper subvector.
5394     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[0], NumElems/2);
5395     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[NumElems / 2],
5396                                 NumElems/2);
5397
5398     // Recreate the wider vector with the lower and upper part.
5399     return Concat128BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
5400   }
5401
5402   // Let legalizer expand 2-wide build_vectors.
5403   if (EVTBits == 64) {
5404     if (NumNonZero == 1) {
5405       // One half is zero or undef.
5406       unsigned Idx = CountTrailingZeros_32(NonZeros);
5407       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
5408                                  Op.getOperand(Idx));
5409       return getShuffleVectorZeroOrUndef(V2, Idx, true, Subtarget, DAG);
5410     }
5411     return SDValue();
5412   }
5413
5414   // If element VT is < 32 bits, convert it to inserts into a zero vector.
5415   if (EVTBits == 8 && NumElems == 16) {
5416     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
5417                                         Subtarget, *this);
5418     if (V.getNode()) return V;
5419   }
5420
5421   if (EVTBits == 16 && NumElems == 8) {
5422     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
5423                                       Subtarget, *this);
5424     if (V.getNode()) return V;
5425   }
5426
5427   // If element VT is == 32 bits, turn it into a number of shuffles.
5428   SmallVector<SDValue, 8> V(NumElems);
5429   if (NumElems == 4 && NumZero > 0) {
5430     for (unsigned i = 0; i < 4; ++i) {
5431       bool isZero = !(NonZeros & (1 << i));
5432       if (isZero)
5433         V[i] = getZeroVector(VT, Subtarget, DAG, dl);
5434       else
5435         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5436     }
5437
5438     for (unsigned i = 0; i < 2; ++i) {
5439       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
5440         default: break;
5441         case 0:
5442           V[i] = V[i*2];  // Must be a zero vector.
5443           break;
5444         case 1:
5445           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
5446           break;
5447         case 2:
5448           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
5449           break;
5450         case 3:
5451           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
5452           break;
5453       }
5454     }
5455
5456     bool Reverse1 = (NonZeros & 0x3) == 2;
5457     bool Reverse2 = ((NonZeros & (0x3 << 2)) >> 2) == 2;
5458     int MaskVec[] = {
5459       Reverse1 ? 1 : 0,
5460       Reverse1 ? 0 : 1,
5461       static_cast<int>(Reverse2 ? NumElems+1 : NumElems),
5462       static_cast<int>(Reverse2 ? NumElems   : NumElems+1)
5463     };
5464     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
5465   }
5466
5467   if (Values.size() > 1 && VT.is128BitVector()) {
5468     // Check for a build vector of consecutive loads.
5469     for (unsigned i = 0; i < NumElems; ++i)
5470       V[i] = Op.getOperand(i);
5471
5472     // Check for elements which are consecutive loads.
5473     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG);
5474     if (LD.getNode())
5475       return LD;
5476
5477     // For SSE 4.1, use insertps to put the high elements into the low element.
5478     if (getSubtarget()->hasSSE41()) {
5479       SDValue Result;
5480       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
5481         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
5482       else
5483         Result = DAG.getUNDEF(VT);
5484
5485       for (unsigned i = 1; i < NumElems; ++i) {
5486         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
5487         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
5488                              Op.getOperand(i), DAG.getIntPtrConstant(i));
5489       }
5490       return Result;
5491     }
5492
5493     // Otherwise, expand into a number of unpckl*, start by extending each of
5494     // our (non-undef) elements to the full vector width with the element in the
5495     // bottom slot of the vector (which generates no code for SSE).
5496     for (unsigned i = 0; i < NumElems; ++i) {
5497       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
5498         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5499       else
5500         V[i] = DAG.getUNDEF(VT);
5501     }
5502
5503     // Next, we iteratively mix elements, e.g. for v4f32:
5504     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
5505     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
5506     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
5507     unsigned EltStride = NumElems >> 1;
5508     while (EltStride != 0) {
5509       for (unsigned i = 0; i < EltStride; ++i) {
5510         // If V[i+EltStride] is undef and this is the first round of mixing,
5511         // then it is safe to just drop this shuffle: V[i] is already in the
5512         // right place, the one element (since it's the first round) being
5513         // inserted as undef can be dropped.  This isn't safe for successive
5514         // rounds because they will permute elements within both vectors.
5515         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
5516             EltStride == NumElems/2)
5517           continue;
5518
5519         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
5520       }
5521       EltStride >>= 1;
5522     }
5523     return V[0];
5524   }
5525   return SDValue();
5526 }
5527
5528 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
5529 // to create 256-bit vectors from two other 128-bit ones.
5530 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5531   DebugLoc dl = Op.getDebugLoc();
5532   EVT ResVT = Op.getValueType();
5533
5534   assert(ResVT.is256BitVector() && "Value type must be 256-bit wide");
5535
5536   SDValue V1 = Op.getOperand(0);
5537   SDValue V2 = Op.getOperand(1);
5538   unsigned NumElems = ResVT.getVectorNumElements();
5539
5540   return Concat128BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
5541 }
5542
5543 SDValue
5544 X86TargetLowering::LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) const {
5545   assert(Op.getNumOperands() == 2);
5546
5547   // 256-bit AVX can use the vinsertf128 instruction to create 256-bit vectors
5548   // from two other 128-bit ones.
5549   return LowerAVXCONCAT_VECTORS(Op, DAG);
5550 }
5551
5552 // Try to lower a shuffle node into a simple blend instruction.
5553 static SDValue LowerVECTOR_SHUFFLEtoBlend(ShuffleVectorSDNode *SVOp,
5554                                           const X86Subtarget *Subtarget,
5555                                           SelectionDAG &DAG) {
5556   SDValue V1 = SVOp->getOperand(0);
5557   SDValue V2 = SVOp->getOperand(1);
5558   DebugLoc dl = SVOp->getDebugLoc();
5559   MVT VT = SVOp->getValueType(0).getSimpleVT();
5560   unsigned NumElems = VT.getVectorNumElements();
5561
5562   if (!Subtarget->hasSSE41())
5563     return SDValue();
5564
5565   unsigned ISDNo = 0;
5566   MVT OpTy;
5567
5568   switch (VT.SimpleTy) {
5569   default: return SDValue();
5570   case MVT::v8i16:
5571     ISDNo = X86ISD::BLENDPW;
5572     OpTy = MVT::v8i16;
5573     break;
5574   case MVT::v4i32:
5575   case MVT::v4f32:
5576     ISDNo = X86ISD::BLENDPS;
5577     OpTy = MVT::v4f32;
5578     break;
5579   case MVT::v2i64:
5580   case MVT::v2f64:
5581     ISDNo = X86ISD::BLENDPD;
5582     OpTy = MVT::v2f64;
5583     break;
5584   case MVT::v8i32:
5585   case MVT::v8f32:
5586     if (!Subtarget->hasAVX())
5587       return SDValue();
5588     ISDNo = X86ISD::BLENDPS;
5589     OpTy = MVT::v8f32;
5590     break;
5591   case MVT::v4i64:
5592   case MVT::v4f64:
5593     if (!Subtarget->hasAVX())
5594       return SDValue();
5595     ISDNo = X86ISD::BLENDPD;
5596     OpTy = MVT::v4f64;
5597     break;
5598   }
5599   assert(ISDNo && "Invalid Op Number");
5600
5601   unsigned MaskVals = 0;
5602
5603   for (unsigned i = 0; i != NumElems; ++i) {
5604     int EltIdx = SVOp->getMaskElt(i);
5605     if (EltIdx == (int)i || EltIdx < 0)
5606       MaskVals |= (1<<i);
5607     else if (EltIdx == (int)(i + NumElems))
5608       continue; // Bit is set to zero;
5609     else
5610       return SDValue();
5611   }
5612
5613   V1 = DAG.getNode(ISD::BITCAST, dl, OpTy, V1);
5614   V2 = DAG.getNode(ISD::BITCAST, dl, OpTy, V2);
5615   SDValue Ret =  DAG.getNode(ISDNo, dl, OpTy, V1, V2,
5616                              DAG.getConstant(MaskVals, MVT::i32));
5617   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
5618 }
5619
5620 // v8i16 shuffles - Prefer shuffles in the following order:
5621 // 1. [all]   pshuflw, pshufhw, optional move
5622 // 2. [ssse3] 1 x pshufb
5623 // 3. [ssse3] 2 x pshufb + 1 x por
5624 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
5625 SDValue
5626 X86TargetLowering::LowerVECTOR_SHUFFLEv8i16(SDValue Op,
5627                                             SelectionDAG &DAG) const {
5628   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5629   SDValue V1 = SVOp->getOperand(0);
5630   SDValue V2 = SVOp->getOperand(1);
5631   DebugLoc dl = SVOp->getDebugLoc();
5632   SmallVector<int, 8> MaskVals;
5633
5634   // Determine if more than 1 of the words in each of the low and high quadwords
5635   // of the result come from the same quadword of one of the two inputs.  Undef
5636   // mask values count as coming from any quadword, for better codegen.
5637   unsigned LoQuad[] = { 0, 0, 0, 0 };
5638   unsigned HiQuad[] = { 0, 0, 0, 0 };
5639   std::bitset<4> InputQuads;
5640   for (unsigned i = 0; i < 8; ++i) {
5641     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
5642     int EltIdx = SVOp->getMaskElt(i);
5643     MaskVals.push_back(EltIdx);
5644     if (EltIdx < 0) {
5645       ++Quad[0];
5646       ++Quad[1];
5647       ++Quad[2];
5648       ++Quad[3];
5649       continue;
5650     }
5651     ++Quad[EltIdx / 4];
5652     InputQuads.set(EltIdx / 4);
5653   }
5654
5655   int BestLoQuad = -1;
5656   unsigned MaxQuad = 1;
5657   for (unsigned i = 0; i < 4; ++i) {
5658     if (LoQuad[i] > MaxQuad) {
5659       BestLoQuad = i;
5660       MaxQuad = LoQuad[i];
5661     }
5662   }
5663
5664   int BestHiQuad = -1;
5665   MaxQuad = 1;
5666   for (unsigned i = 0; i < 4; ++i) {
5667     if (HiQuad[i] > MaxQuad) {
5668       BestHiQuad = i;
5669       MaxQuad = HiQuad[i];
5670     }
5671   }
5672
5673   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
5674   // of the two input vectors, shuffle them into one input vector so only a
5675   // single pshufb instruction is necessary. If There are more than 2 input
5676   // quads, disable the next transformation since it does not help SSSE3.
5677   bool V1Used = InputQuads[0] || InputQuads[1];
5678   bool V2Used = InputQuads[2] || InputQuads[3];
5679   if (Subtarget->hasSSSE3()) {
5680     if (InputQuads.count() == 2 && V1Used && V2Used) {
5681       BestLoQuad = InputQuads[0] ? 0 : 1;
5682       BestHiQuad = InputQuads[2] ? 2 : 3;
5683     }
5684     if (InputQuads.count() > 2) {
5685       BestLoQuad = -1;
5686       BestHiQuad = -1;
5687     }
5688   }
5689
5690   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
5691   // the shuffle mask.  If a quad is scored as -1, that means that it contains
5692   // words from all 4 input quadwords.
5693   SDValue NewV;
5694   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
5695     int MaskV[] = {
5696       BestLoQuad < 0 ? 0 : BestLoQuad,
5697       BestHiQuad < 0 ? 1 : BestHiQuad
5698     };
5699     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
5700                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
5701                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
5702     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
5703
5704     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
5705     // source words for the shuffle, to aid later transformations.
5706     bool AllWordsInNewV = true;
5707     bool InOrder[2] = { true, true };
5708     for (unsigned i = 0; i != 8; ++i) {
5709       int idx = MaskVals[i];
5710       if (idx != (int)i)
5711         InOrder[i/4] = false;
5712       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
5713         continue;
5714       AllWordsInNewV = false;
5715       break;
5716     }
5717
5718     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
5719     if (AllWordsInNewV) {
5720       for (int i = 0; i != 8; ++i) {
5721         int idx = MaskVals[i];
5722         if (idx < 0)
5723           continue;
5724         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
5725         if ((idx != i) && idx < 4)
5726           pshufhw = false;
5727         if ((idx != i) && idx > 3)
5728           pshuflw = false;
5729       }
5730       V1 = NewV;
5731       V2Used = false;
5732       BestLoQuad = 0;
5733       BestHiQuad = 1;
5734     }
5735
5736     // If we've eliminated the use of V2, and the new mask is a pshuflw or
5737     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
5738     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
5739       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
5740       unsigned TargetMask = 0;
5741       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
5742                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
5743       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
5744       TargetMask = pshufhw ? getShufflePSHUFHWImmediate(SVOp):
5745                              getShufflePSHUFLWImmediate(SVOp);
5746       V1 = NewV.getOperand(0);
5747       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
5748     }
5749   }
5750
5751   // If we have SSSE3, and all words of the result are from 1 input vector,
5752   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
5753   // is present, fall back to case 4.
5754   if (Subtarget->hasSSSE3()) {
5755     SmallVector<SDValue,16> pshufbMask;
5756
5757     // If we have elements from both input vectors, set the high bit of the
5758     // shuffle mask element to zero out elements that come from V2 in the V1
5759     // mask, and elements that come from V1 in the V2 mask, so that the two
5760     // results can be OR'd together.
5761     bool TwoInputs = V1Used && V2Used;
5762     for (unsigned i = 0; i != 8; ++i) {
5763       int EltIdx = MaskVals[i] * 2;
5764       int Idx0 = (TwoInputs && (EltIdx >= 16)) ? 0x80 : EltIdx;
5765       int Idx1 = (TwoInputs && (EltIdx >= 16)) ? 0x80 : EltIdx+1;
5766       pshufbMask.push_back(DAG.getConstant(Idx0,   MVT::i8));
5767       pshufbMask.push_back(DAG.getConstant(Idx1, MVT::i8));
5768     }
5769     V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V1);
5770     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5771                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5772                                  MVT::v16i8, &pshufbMask[0], 16));
5773     if (!TwoInputs)
5774       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5775
5776     // Calculate the shuffle mask for the second input, shuffle it, and
5777     // OR it with the first shuffled input.
5778     pshufbMask.clear();
5779     for (unsigned i = 0; i != 8; ++i) {
5780       int EltIdx = MaskVals[i] * 2;
5781       int Idx0 = (EltIdx < 16) ? 0x80 : EltIdx - 16;
5782       int Idx1 = (EltIdx < 16) ? 0x80 : EltIdx - 15;
5783       pshufbMask.push_back(DAG.getConstant(Idx0, MVT::i8));
5784       pshufbMask.push_back(DAG.getConstant(Idx1, MVT::i8));
5785     }
5786     V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V2);
5787     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5788                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5789                                  MVT::v16i8, &pshufbMask[0], 16));
5790     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5791     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5792   }
5793
5794   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
5795   // and update MaskVals with new element order.
5796   std::bitset<8> InOrder;
5797   if (BestLoQuad >= 0) {
5798     int MaskV[] = { -1, -1, -1, -1, 4, 5, 6, 7 };
5799     for (int i = 0; i != 4; ++i) {
5800       int idx = MaskVals[i];
5801       if (idx < 0) {
5802         InOrder.set(i);
5803       } else if ((idx / 4) == BestLoQuad) {
5804         MaskV[i] = idx & 3;
5805         InOrder.set(i);
5806       }
5807     }
5808     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5809                                 &MaskV[0]);
5810
5811     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3()) {
5812       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
5813       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
5814                                   NewV.getOperand(0),
5815                                   getShufflePSHUFLWImmediate(SVOp), DAG);
5816     }
5817   }
5818
5819   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
5820   // and update MaskVals with the new element order.
5821   if (BestHiQuad >= 0) {
5822     int MaskV[] = { 0, 1, 2, 3, -1, -1, -1, -1 };
5823     for (unsigned i = 4; i != 8; ++i) {
5824       int idx = MaskVals[i];
5825       if (idx < 0) {
5826         InOrder.set(i);
5827       } else if ((idx / 4) == BestHiQuad) {
5828         MaskV[i] = (idx & 3) + 4;
5829         InOrder.set(i);
5830       }
5831     }
5832     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5833                                 &MaskV[0]);
5834
5835     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3()) {
5836       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
5837       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
5838                                   NewV.getOperand(0),
5839                                   getShufflePSHUFHWImmediate(SVOp), DAG);
5840     }
5841   }
5842
5843   // In case BestHi & BestLo were both -1, which means each quadword has a word
5844   // from each of the four input quadwords, calculate the InOrder bitvector now
5845   // before falling through to the insert/extract cleanup.
5846   if (BestLoQuad == -1 && BestHiQuad == -1) {
5847     NewV = V1;
5848     for (int i = 0; i != 8; ++i)
5849       if (MaskVals[i] < 0 || MaskVals[i] == i)
5850         InOrder.set(i);
5851   }
5852
5853   // The other elements are put in the right place using pextrw and pinsrw.
5854   for (unsigned i = 0; i != 8; ++i) {
5855     if (InOrder[i])
5856       continue;
5857     int EltIdx = MaskVals[i];
5858     if (EltIdx < 0)
5859       continue;
5860     SDValue ExtOp = (EltIdx < 8) ?
5861       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
5862                   DAG.getIntPtrConstant(EltIdx)) :
5863       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
5864                   DAG.getIntPtrConstant(EltIdx - 8));
5865     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
5866                        DAG.getIntPtrConstant(i));
5867   }
5868   return NewV;
5869 }
5870
5871 // v16i8 shuffles - Prefer shuffles in the following order:
5872 // 1. [ssse3] 1 x pshufb
5873 // 2. [ssse3] 2 x pshufb + 1 x por
5874 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
5875 static
5876 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
5877                                  SelectionDAG &DAG,
5878                                  const X86TargetLowering &TLI) {
5879   SDValue V1 = SVOp->getOperand(0);
5880   SDValue V2 = SVOp->getOperand(1);
5881   DebugLoc dl = SVOp->getDebugLoc();
5882   ArrayRef<int> MaskVals = SVOp->getMask();
5883
5884   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
5885
5886   // If we have SSSE3, case 1 is generated when all result bytes come from
5887   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
5888   // present, fall back to case 3.
5889
5890   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
5891   if (TLI.getSubtarget()->hasSSSE3()) {
5892     SmallVector<SDValue,16> pshufbMask;
5893
5894     // If all result elements are from one input vector, then only translate
5895     // undef mask values to 0x80 (zero out result) in the pshufb mask.
5896     //
5897     // Otherwise, we have elements from both input vectors, and must zero out
5898     // elements that come from V2 in the first mask, and V1 in the second mask
5899     // so that we can OR them together.
5900     for (unsigned i = 0; i != 16; ++i) {
5901       int EltIdx = MaskVals[i];
5902       if (EltIdx < 0 || EltIdx >= 16)
5903         EltIdx = 0x80;
5904       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
5905     }
5906     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5907                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5908                                  MVT::v16i8, &pshufbMask[0], 16));
5909     if (V2IsUndef)
5910       return V1;
5911
5912     // Calculate the shuffle mask for the second input, shuffle it, and
5913     // OR it with the first shuffled input.
5914     pshufbMask.clear();
5915     for (unsigned i = 0; i != 16; ++i) {
5916       int EltIdx = MaskVals[i];
5917       EltIdx = (EltIdx < 16) ? 0x80 : EltIdx - 16;
5918       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
5919     }
5920     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5921                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5922                                  MVT::v16i8, &pshufbMask[0], 16));
5923     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5924   }
5925
5926   // No SSSE3 - Calculate in place words and then fix all out of place words
5927   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
5928   // the 16 different words that comprise the two doublequadword input vectors.
5929   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5930   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
5931   SDValue NewV = V1;
5932   for (int i = 0; i != 8; ++i) {
5933     int Elt0 = MaskVals[i*2];
5934     int Elt1 = MaskVals[i*2+1];
5935
5936     // This word of the result is all undef, skip it.
5937     if (Elt0 < 0 && Elt1 < 0)
5938       continue;
5939
5940     // This word of the result is already in the correct place, skip it.
5941     if ((Elt0 == i*2) && (Elt1 == i*2+1))
5942       continue;
5943
5944     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
5945     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
5946     SDValue InsElt;
5947
5948     // If Elt0 and Elt1 are defined, are consecutive, and can be load
5949     // using a single extract together, load it and store it.
5950     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
5951       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5952                            DAG.getIntPtrConstant(Elt1 / 2));
5953       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5954                         DAG.getIntPtrConstant(i));
5955       continue;
5956     }
5957
5958     // If Elt1 is defined, extract it from the appropriate source.  If the
5959     // source byte is not also odd, shift the extracted word left 8 bits
5960     // otherwise clear the bottom 8 bits if we need to do an or.
5961     if (Elt1 >= 0) {
5962       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5963                            DAG.getIntPtrConstant(Elt1 / 2));
5964       if ((Elt1 & 1) == 0)
5965         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
5966                              DAG.getConstant(8,
5967                                   TLI.getShiftAmountTy(InsElt.getValueType())));
5968       else if (Elt0 >= 0)
5969         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
5970                              DAG.getConstant(0xFF00, MVT::i16));
5971     }
5972     // If Elt0 is defined, extract it from the appropriate source.  If the
5973     // source byte is not also even, shift the extracted word right 8 bits. If
5974     // Elt1 was also defined, OR the extracted values together before
5975     // inserting them in the result.
5976     if (Elt0 >= 0) {
5977       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
5978                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
5979       if ((Elt0 & 1) != 0)
5980         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
5981                               DAG.getConstant(8,
5982                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
5983       else if (Elt1 >= 0)
5984         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
5985                              DAG.getConstant(0x00FF, MVT::i16));
5986       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
5987                          : InsElt0;
5988     }
5989     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5990                        DAG.getIntPtrConstant(i));
5991   }
5992   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
5993 }
5994
5995 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
5996 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
5997 /// done when every pair / quad of shuffle mask elements point to elements in
5998 /// the right sequence. e.g.
5999 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
6000 static
6001 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
6002                                  SelectionDAG &DAG, DebugLoc dl) {
6003   MVT VT = SVOp->getValueType(0).getSimpleVT();
6004   unsigned NumElems = VT.getVectorNumElements();
6005   MVT NewVT;
6006   unsigned Scale;
6007   switch (VT.SimpleTy) {
6008   default: llvm_unreachable("Unexpected!");
6009   case MVT::v4f32:  NewVT = MVT::v2f64; Scale = 2; break;
6010   case MVT::v4i32:  NewVT = MVT::v2i64; Scale = 2; break;
6011   case MVT::v8i16:  NewVT = MVT::v4i32; Scale = 2; break;
6012   case MVT::v16i8:  NewVT = MVT::v4i32; Scale = 4; break;
6013   case MVT::v16i16: NewVT = MVT::v8i32; Scale = 2; break;
6014   case MVT::v32i8:  NewVT = MVT::v8i32; Scale = 4; break;
6015   }
6016
6017   SmallVector<int, 8> MaskVec;
6018   for (unsigned i = 0; i != NumElems; i += Scale) {
6019     int StartIdx = -1;
6020     for (unsigned j = 0; j != Scale; ++j) {
6021       int EltIdx = SVOp->getMaskElt(i+j);
6022       if (EltIdx < 0)
6023         continue;
6024       if (StartIdx < 0)
6025         StartIdx = (EltIdx / Scale);
6026       if (EltIdx != (int)(StartIdx*Scale + j))
6027         return SDValue();
6028     }
6029     MaskVec.push_back(StartIdx);
6030   }
6031
6032   SDValue V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(0));
6033   SDValue V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(1));
6034   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
6035 }
6036
6037 /// getVZextMovL - Return a zero-extending vector move low node.
6038 ///
6039 static SDValue getVZextMovL(EVT VT, EVT OpVT,
6040                             SDValue SrcOp, SelectionDAG &DAG,
6041                             const X86Subtarget *Subtarget, DebugLoc dl) {
6042   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
6043     LoadSDNode *LD = NULL;
6044     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
6045       LD = dyn_cast<LoadSDNode>(SrcOp);
6046     if (!LD) {
6047       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
6048       // instead.
6049       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
6050       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
6051           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
6052           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
6053           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
6054         // PR2108
6055         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
6056         return DAG.getNode(ISD::BITCAST, dl, VT,
6057                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
6058                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6059                                                    OpVT,
6060                                                    SrcOp.getOperand(0)
6061                                                           .getOperand(0))));
6062       }
6063     }
6064   }
6065
6066   return DAG.getNode(ISD::BITCAST, dl, VT,
6067                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
6068                                  DAG.getNode(ISD::BITCAST, dl,
6069                                              OpVT, SrcOp)));
6070 }
6071
6072 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
6073 /// which could not be matched by any known target speficic shuffle
6074 static SDValue
6075 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
6076
6077   SDValue NewOp = Compact8x32ShuffleNode(SVOp, DAG);
6078   if (NewOp.getNode())
6079     return NewOp;
6080
6081   EVT VT = SVOp->getValueType(0);
6082
6083   unsigned NumElems = VT.getVectorNumElements();
6084   unsigned NumLaneElems = NumElems / 2;
6085
6086   DebugLoc dl = SVOp->getDebugLoc();
6087   MVT EltVT = VT.getVectorElementType().getSimpleVT();
6088   EVT NVT = MVT::getVectorVT(EltVT, NumLaneElems);
6089   SDValue Output[2];
6090
6091   SmallVector<int, 16> Mask;
6092   for (unsigned l = 0; l < 2; ++l) {
6093     // Build a shuffle mask for the output, discovering on the fly which
6094     // input vectors to use as shuffle operands (recorded in InputUsed).
6095     // If building a suitable shuffle vector proves too hard, then bail
6096     // out with UseBuildVector set.
6097     bool UseBuildVector = false;
6098     int InputUsed[2] = { -1, -1 }; // Not yet discovered.
6099     unsigned LaneStart = l * NumLaneElems;
6100     for (unsigned i = 0; i != NumLaneElems; ++i) {
6101       // The mask element.  This indexes into the input.
6102       int Idx = SVOp->getMaskElt(i+LaneStart);
6103       if (Idx < 0) {
6104         // the mask element does not index into any input vector.
6105         Mask.push_back(-1);
6106         continue;
6107       }
6108
6109       // The input vector this mask element indexes into.
6110       int Input = Idx / NumLaneElems;
6111
6112       // Turn the index into an offset from the start of the input vector.
6113       Idx -= Input * NumLaneElems;
6114
6115       // Find or create a shuffle vector operand to hold this input.
6116       unsigned OpNo;
6117       for (OpNo = 0; OpNo < array_lengthof(InputUsed); ++OpNo) {
6118         if (InputUsed[OpNo] == Input)
6119           // This input vector is already an operand.
6120           break;
6121         if (InputUsed[OpNo] < 0) {
6122           // Create a new operand for this input vector.
6123           InputUsed[OpNo] = Input;
6124           break;
6125         }
6126       }
6127
6128       if (OpNo >= array_lengthof(InputUsed)) {
6129         // More than two input vectors used!  Give up on trying to create a
6130         // shuffle vector.  Insert all elements into a BUILD_VECTOR instead.
6131         UseBuildVector = true;
6132         break;
6133       }
6134
6135       // Add the mask index for the new shuffle vector.
6136       Mask.push_back(Idx + OpNo * NumLaneElems);
6137     }
6138
6139     if (UseBuildVector) {
6140       SmallVector<SDValue, 16> SVOps;
6141       for (unsigned i = 0; i != NumLaneElems; ++i) {
6142         // The mask element.  This indexes into the input.
6143         int Idx = SVOp->getMaskElt(i+LaneStart);
6144         if (Idx < 0) {
6145           SVOps.push_back(DAG.getUNDEF(EltVT));
6146           continue;
6147         }
6148
6149         // The input vector this mask element indexes into.
6150         int Input = Idx / NumElems;
6151
6152         // Turn the index into an offset from the start of the input vector.
6153         Idx -= Input * NumElems;
6154
6155         // Extract the vector element by hand.
6156         SVOps.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
6157                                     SVOp->getOperand(Input),
6158                                     DAG.getIntPtrConstant(Idx)));
6159       }
6160
6161       // Construct the output using a BUILD_VECTOR.
6162       Output[l] = DAG.getNode(ISD::BUILD_VECTOR, dl, NVT, &SVOps[0],
6163                               SVOps.size());
6164     } else if (InputUsed[0] < 0) {
6165       // No input vectors were used! The result is undefined.
6166       Output[l] = DAG.getUNDEF(NVT);
6167     } else {
6168       SDValue Op0 = Extract128BitVector(SVOp->getOperand(InputUsed[0] / 2),
6169                                         (InputUsed[0] % 2) * NumLaneElems,
6170                                         DAG, dl);
6171       // If only one input was used, use an undefined vector for the other.
6172       SDValue Op1 = (InputUsed[1] < 0) ? DAG.getUNDEF(NVT) :
6173         Extract128BitVector(SVOp->getOperand(InputUsed[1] / 2),
6174                             (InputUsed[1] % 2) * NumLaneElems, DAG, dl);
6175       // At least one input vector was used. Create a new shuffle vector.
6176       Output[l] = DAG.getVectorShuffle(NVT, dl, Op0, Op1, &Mask[0]);
6177     }
6178
6179     Mask.clear();
6180   }
6181
6182   // Concatenate the result back
6183   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, Output[0], Output[1]);
6184 }
6185
6186 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
6187 /// 4 elements, and match them with several different shuffle types.
6188 static SDValue
6189 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
6190   SDValue V1 = SVOp->getOperand(0);
6191   SDValue V2 = SVOp->getOperand(1);
6192   DebugLoc dl = SVOp->getDebugLoc();
6193   EVT VT = SVOp->getValueType(0);
6194
6195   assert(VT.is128BitVector() && "Unsupported vector size");
6196
6197   std::pair<int, int> Locs[4];
6198   int Mask1[] = { -1, -1, -1, -1 };
6199   SmallVector<int, 8> PermMask(SVOp->getMask().begin(), SVOp->getMask().end());
6200
6201   unsigned NumHi = 0;
6202   unsigned NumLo = 0;
6203   for (unsigned i = 0; i != 4; ++i) {
6204     int Idx = PermMask[i];
6205     if (Idx < 0) {
6206       Locs[i] = std::make_pair(-1, -1);
6207     } else {
6208       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
6209       if (Idx < 4) {
6210         Locs[i] = std::make_pair(0, NumLo);
6211         Mask1[NumLo] = Idx;
6212         NumLo++;
6213       } else {
6214         Locs[i] = std::make_pair(1, NumHi);
6215         if (2+NumHi < 4)
6216           Mask1[2+NumHi] = Idx;
6217         NumHi++;
6218       }
6219     }
6220   }
6221
6222   if (NumLo <= 2 && NumHi <= 2) {
6223     // If no more than two elements come from either vector. This can be
6224     // implemented with two shuffles. First shuffle gather the elements.
6225     // The second shuffle, which takes the first shuffle as both of its
6226     // vector operands, put the elements into the right order.
6227     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6228
6229     int Mask2[] = { -1, -1, -1, -1 };
6230
6231     for (unsigned i = 0; i != 4; ++i)
6232       if (Locs[i].first != -1) {
6233         unsigned Idx = (i < 2) ? 0 : 4;
6234         Idx += Locs[i].first * 2 + Locs[i].second;
6235         Mask2[i] = Idx;
6236       }
6237
6238     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
6239   }
6240
6241   if (NumLo == 3 || NumHi == 3) {
6242     // Otherwise, we must have three elements from one vector, call it X, and
6243     // one element from the other, call it Y.  First, use a shufps to build an
6244     // intermediate vector with the one element from Y and the element from X
6245     // that will be in the same half in the final destination (the indexes don't
6246     // matter). Then, use a shufps to build the final vector, taking the half
6247     // containing the element from Y from the intermediate, and the other half
6248     // from X.
6249     if (NumHi == 3) {
6250       // Normalize it so the 3 elements come from V1.
6251       CommuteVectorShuffleMask(PermMask, 4);
6252       std::swap(V1, V2);
6253     }
6254
6255     // Find the element from V2.
6256     unsigned HiIndex;
6257     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
6258       int Val = PermMask[HiIndex];
6259       if (Val < 0)
6260         continue;
6261       if (Val >= 4)
6262         break;
6263     }
6264
6265     Mask1[0] = PermMask[HiIndex];
6266     Mask1[1] = -1;
6267     Mask1[2] = PermMask[HiIndex^1];
6268     Mask1[3] = -1;
6269     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6270
6271     if (HiIndex >= 2) {
6272       Mask1[0] = PermMask[0];
6273       Mask1[1] = PermMask[1];
6274       Mask1[2] = HiIndex & 1 ? 6 : 4;
6275       Mask1[3] = HiIndex & 1 ? 4 : 6;
6276       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6277     }
6278
6279     Mask1[0] = HiIndex & 1 ? 2 : 0;
6280     Mask1[1] = HiIndex & 1 ? 0 : 2;
6281     Mask1[2] = PermMask[2];
6282     Mask1[3] = PermMask[3];
6283     if (Mask1[2] >= 0)
6284       Mask1[2] += 4;
6285     if (Mask1[3] >= 0)
6286       Mask1[3] += 4;
6287     return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
6288   }
6289
6290   // Break it into (shuffle shuffle_hi, shuffle_lo).
6291   int LoMask[] = { -1, -1, -1, -1 };
6292   int HiMask[] = { -1, -1, -1, -1 };
6293
6294   int *MaskPtr = LoMask;
6295   unsigned MaskIdx = 0;
6296   unsigned LoIdx = 0;
6297   unsigned HiIdx = 2;
6298   for (unsigned i = 0; i != 4; ++i) {
6299     if (i == 2) {
6300       MaskPtr = HiMask;
6301       MaskIdx = 1;
6302       LoIdx = 0;
6303       HiIdx = 2;
6304     }
6305     int Idx = PermMask[i];
6306     if (Idx < 0) {
6307       Locs[i] = std::make_pair(-1, -1);
6308     } else if (Idx < 4) {
6309       Locs[i] = std::make_pair(MaskIdx, LoIdx);
6310       MaskPtr[LoIdx] = Idx;
6311       LoIdx++;
6312     } else {
6313       Locs[i] = std::make_pair(MaskIdx, HiIdx);
6314       MaskPtr[HiIdx] = Idx;
6315       HiIdx++;
6316     }
6317   }
6318
6319   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
6320   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
6321   int MaskOps[] = { -1, -1, -1, -1 };
6322   for (unsigned i = 0; i != 4; ++i)
6323     if (Locs[i].first != -1)
6324       MaskOps[i] = Locs[i].first * 4 + Locs[i].second;
6325   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
6326 }
6327
6328 static bool MayFoldVectorLoad(SDValue V) {
6329   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6330     V = V.getOperand(0);
6331   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6332     V = V.getOperand(0);
6333   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
6334       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
6335     // BUILD_VECTOR (load), undef
6336     V = V.getOperand(0);
6337   if (MayFoldLoad(V))
6338     return true;
6339   return false;
6340 }
6341
6342 // FIXME: the version above should always be used. Since there's
6343 // a bug where several vector shuffles can't be folded because the
6344 // DAG is not updated during lowering and a node claims to have two
6345 // uses while it only has one, use this version, and let isel match
6346 // another instruction if the load really happens to have more than
6347 // one use. Remove this version after this bug get fixed.
6348 // rdar://8434668, PR8156
6349 static bool RelaxedMayFoldVectorLoad(SDValue V) {
6350   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6351     V = V.getOperand(0);
6352   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6353     V = V.getOperand(0);
6354   if (ISD::isNormalLoad(V.getNode()))
6355     return true;
6356   return false;
6357 }
6358
6359 static
6360 SDValue getMOVDDup(SDValue &Op, DebugLoc &dl, SDValue V1, SelectionDAG &DAG) {
6361   EVT VT = Op.getValueType();
6362
6363   // Canonizalize to v2f64.
6364   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
6365   return DAG.getNode(ISD::BITCAST, dl, VT,
6366                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
6367                                           V1, DAG));
6368 }
6369
6370 static
6371 SDValue getMOVLowToHigh(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG,
6372                         bool HasSSE2) {
6373   SDValue V1 = Op.getOperand(0);
6374   SDValue V2 = Op.getOperand(1);
6375   EVT VT = Op.getValueType();
6376
6377   assert(VT != MVT::v2i64 && "unsupported shuffle type");
6378
6379   if (HasSSE2 && VT == MVT::v2f64)
6380     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
6381
6382   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
6383   return DAG.getNode(ISD::BITCAST, dl, VT,
6384                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
6385                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
6386                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
6387 }
6388
6389 static
6390 SDValue getMOVHighToLow(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG) {
6391   SDValue V1 = Op.getOperand(0);
6392   SDValue V2 = Op.getOperand(1);
6393   EVT VT = Op.getValueType();
6394
6395   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
6396          "unsupported shuffle type");
6397
6398   if (V2.getOpcode() == ISD::UNDEF)
6399     V2 = V1;
6400
6401   // v4i32 or v4f32
6402   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
6403 }
6404
6405 static
6406 SDValue getMOVLP(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
6407   SDValue V1 = Op.getOperand(0);
6408   SDValue V2 = Op.getOperand(1);
6409   EVT VT = Op.getValueType();
6410   unsigned NumElems = VT.getVectorNumElements();
6411
6412   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
6413   // operand of these instructions is only memory, so check if there's a
6414   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
6415   // same masks.
6416   bool CanFoldLoad = false;
6417
6418   // Trivial case, when V2 comes from a load.
6419   if (MayFoldVectorLoad(V2))
6420     CanFoldLoad = true;
6421
6422   // When V1 is a load, it can be folded later into a store in isel, example:
6423   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
6424   //    turns into:
6425   //  (MOVLPSmr addr:$src1, VR128:$src2)
6426   // So, recognize this potential and also use MOVLPS or MOVLPD
6427   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
6428     CanFoldLoad = true;
6429
6430   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6431   if (CanFoldLoad) {
6432     if (HasSSE2 && NumElems == 2)
6433       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
6434
6435     if (NumElems == 4)
6436       // If we don't care about the second element, proceed to use movss.
6437       if (SVOp->getMaskElt(1) != -1)
6438         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
6439   }
6440
6441   // movl and movlp will both match v2i64, but v2i64 is never matched by
6442   // movl earlier because we make it strict to avoid messing with the movlp load
6443   // folding logic (see the code above getMOVLP call). Match it here then,
6444   // this is horrible, but will stay like this until we move all shuffle
6445   // matching to x86 specific nodes. Note that for the 1st condition all
6446   // types are matched with movsd.
6447   if (HasSSE2) {
6448     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
6449     // as to remove this logic from here, as much as possible
6450     if (NumElems == 2 || !isMOVLMask(SVOp->getMask(), VT))
6451       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6452     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6453   }
6454
6455   assert(VT != MVT::v4i32 && "unsupported shuffle type");
6456
6457   // Invert the operand order and use SHUFPS to match it.
6458   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
6459                               getShuffleSHUFImmediate(SVOp), DAG);
6460 }
6461
6462 SDValue
6463 X86TargetLowering::NormalizeVectorShuffle(SDValue Op, SelectionDAG &DAG) const {
6464   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6465   EVT VT = Op.getValueType();
6466   DebugLoc dl = Op.getDebugLoc();
6467   SDValue V1 = Op.getOperand(0);
6468   SDValue V2 = Op.getOperand(1);
6469
6470   if (isZeroShuffle(SVOp))
6471     return getZeroVector(VT, Subtarget, DAG, dl);
6472
6473   // Handle splat operations
6474   if (SVOp->isSplat()) {
6475     unsigned NumElem = VT.getVectorNumElements();
6476     int Size = VT.getSizeInBits();
6477
6478     // Use vbroadcast whenever the splat comes from a foldable load
6479     SDValue Broadcast = LowerVectorBroadcast(Op, DAG);
6480     if (Broadcast.getNode())
6481       return Broadcast;
6482
6483     // Handle splats by matching through known shuffle masks
6484     if ((Size == 128 && NumElem <= 4) ||
6485         (Size == 256 && NumElem < 8))
6486       return SDValue();
6487
6488     // All remaning splats are promoted to target supported vector shuffles.
6489     return PromoteSplat(SVOp, DAG);
6490   }
6491
6492   // If the shuffle can be profitably rewritten as a narrower shuffle, then
6493   // do it!
6494   if (VT == MVT::v8i16  || VT == MVT::v16i8 ||
6495       VT == MVT::v16i16 || VT == MVT::v32i8) {
6496     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6497     if (NewOp.getNode())
6498       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
6499   } else if ((VT == MVT::v4i32 ||
6500              (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
6501     // FIXME: Figure out a cleaner way to do this.
6502     // Try to make use of movq to zero out the top part.
6503     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
6504       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6505       if (NewOp.getNode()) {
6506         EVT NewVT = NewOp.getValueType();
6507         if (isCommutedMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(),
6508                                NewVT, true, false))
6509           return getVZextMovL(VT, NewVT, NewOp.getOperand(0),
6510                               DAG, Subtarget, dl);
6511       }
6512     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
6513       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6514       if (NewOp.getNode()) {
6515         EVT NewVT = NewOp.getValueType();
6516         if (isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(), NewVT))
6517           return getVZextMovL(VT, NewVT, NewOp.getOperand(1),
6518                               DAG, Subtarget, dl);
6519       }
6520     }
6521   }
6522   return SDValue();
6523 }
6524
6525 SDValue
6526 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
6527   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6528   SDValue V1 = Op.getOperand(0);
6529   SDValue V2 = Op.getOperand(1);
6530   EVT VT = Op.getValueType();
6531   DebugLoc dl = Op.getDebugLoc();
6532   unsigned NumElems = VT.getVectorNumElements();
6533   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
6534   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
6535   bool V1IsSplat = false;
6536   bool V2IsSplat = false;
6537   bool HasSSE2 = Subtarget->hasSSE2();
6538   bool HasAVX    = Subtarget->hasAVX();
6539   bool HasAVX2   = Subtarget->hasAVX2();
6540   MachineFunction &MF = DAG.getMachineFunction();
6541   bool OptForSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
6542
6543   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
6544
6545   if (V1IsUndef && V2IsUndef)
6546     return DAG.getUNDEF(VT);
6547
6548   assert(!V1IsUndef && "Op 1 of shuffle should not be undef");
6549
6550   // Vector shuffle lowering takes 3 steps:
6551   //
6552   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
6553   //    narrowing and commutation of operands should be handled.
6554   // 2) Matching of shuffles with known shuffle masks to x86 target specific
6555   //    shuffle nodes.
6556   // 3) Rewriting of unmatched masks into new generic shuffle operations,
6557   //    so the shuffle can be broken into other shuffles and the legalizer can
6558   //    try the lowering again.
6559   //
6560   // The general idea is that no vector_shuffle operation should be left to
6561   // be matched during isel, all of them must be converted to a target specific
6562   // node here.
6563
6564   // Normalize the input vectors. Here splats, zeroed vectors, profitable
6565   // narrowing and commutation of operands should be handled. The actual code
6566   // doesn't include all of those, work in progress...
6567   SDValue NewOp = NormalizeVectorShuffle(Op, DAG);
6568   if (NewOp.getNode())
6569     return NewOp;
6570
6571   SmallVector<int, 8> M(SVOp->getMask().begin(), SVOp->getMask().end());
6572
6573   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
6574   // unpckh_undef). Only use pshufd if speed is more important than size.
6575   if (OptForSize && isUNPCKL_v_undef_Mask(M, VT, HasAVX2))
6576     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6577   if (OptForSize && isUNPCKH_v_undef_Mask(M, VT, HasAVX2))
6578     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6579
6580   if (isMOVDDUPMask(M, VT) && Subtarget->hasSSE3() &&
6581       V2IsUndef && RelaxedMayFoldVectorLoad(V1))
6582     return getMOVDDup(Op, dl, V1, DAG);
6583
6584   if (isMOVHLPS_v_undef_Mask(M, VT))
6585     return getMOVHighToLow(Op, dl, DAG);
6586
6587   // Use to match splats
6588   if (HasSSE2 && isUNPCKHMask(M, VT, HasAVX2) && V2IsUndef &&
6589       (VT == MVT::v2f64 || VT == MVT::v2i64))
6590     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6591
6592   if (isPSHUFDMask(M, VT)) {
6593     // The actual implementation will match the mask in the if above and then
6594     // during isel it can match several different instructions, not only pshufd
6595     // as its name says, sad but true, emulate the behavior for now...
6596     if (isMOVDDUPMask(M, VT) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
6597       return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
6598
6599     unsigned TargetMask = getShuffleSHUFImmediate(SVOp);
6600
6601     if (HasAVX && (VT == MVT::v4f32 || VT == MVT::v2f64))
6602       return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1, TargetMask, DAG);
6603
6604     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
6605       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
6606
6607     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
6608                                 TargetMask, DAG);
6609   }
6610
6611   // Check if this can be converted into a logical shift.
6612   bool isLeft = false;
6613   unsigned ShAmt = 0;
6614   SDValue ShVal;
6615   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
6616   if (isShift && ShVal.hasOneUse()) {
6617     // If the shifted value has multiple uses, it may be cheaper to use
6618     // v_set0 + movlhps or movhlps, etc.
6619     EVT EltVT = VT.getVectorElementType();
6620     ShAmt *= EltVT.getSizeInBits();
6621     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6622   }
6623
6624   if (isMOVLMask(M, VT)) {
6625     if (ISD::isBuildVectorAllZeros(V1.getNode()))
6626       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
6627     if (!isMOVLPMask(M, VT)) {
6628       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
6629         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6630
6631       if (VT == MVT::v4i32 || VT == MVT::v4f32)
6632         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6633     }
6634   }
6635
6636   // FIXME: fold these into legal mask.
6637   if (isMOVLHPSMask(M, VT) && !isUNPCKLMask(M, VT, HasAVX2))
6638     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
6639
6640   if (isMOVHLPSMask(M, VT))
6641     return getMOVHighToLow(Op, dl, DAG);
6642
6643   if (V2IsUndef && isMOVSHDUPMask(M, VT, Subtarget))
6644     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
6645
6646   if (V2IsUndef && isMOVSLDUPMask(M, VT, Subtarget))
6647     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
6648
6649   if (isMOVLPMask(M, VT))
6650     return getMOVLP(Op, dl, DAG, HasSSE2);
6651
6652   if (ShouldXformToMOVHLPS(M, VT) ||
6653       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), M, VT))
6654     return CommuteVectorShuffle(SVOp, DAG);
6655
6656   if (isShift) {
6657     // No better options. Use a vshldq / vsrldq.
6658     EVT EltVT = VT.getVectorElementType();
6659     ShAmt *= EltVT.getSizeInBits();
6660     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6661   }
6662
6663   bool Commuted = false;
6664   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
6665   // 1,1,1,1 -> v8i16 though.
6666   V1IsSplat = isSplatVector(V1.getNode());
6667   V2IsSplat = isSplatVector(V2.getNode());
6668
6669   // Canonicalize the splat or undef, if present, to be on the RHS.
6670   if (!V2IsUndef && V1IsSplat && !V2IsSplat) {
6671     CommuteVectorShuffleMask(M, NumElems);
6672     std::swap(V1, V2);
6673     std::swap(V1IsSplat, V2IsSplat);
6674     Commuted = true;
6675   }
6676
6677   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
6678     // Shuffling low element of v1 into undef, just return v1.
6679     if (V2IsUndef)
6680       return V1;
6681     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
6682     // the instruction selector will not match, so get a canonical MOVL with
6683     // swapped operands to undo the commute.
6684     return getMOVL(DAG, dl, VT, V2, V1);
6685   }
6686
6687   if (isUNPCKLMask(M, VT, HasAVX2))
6688     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6689
6690   if (isUNPCKHMask(M, VT, HasAVX2))
6691     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6692
6693   if (V2IsSplat) {
6694     // Normalize mask so all entries that point to V2 points to its first
6695     // element then try to match unpck{h|l} again. If match, return a
6696     // new vector_shuffle with the corrected mask.p
6697     SmallVector<int, 8> NewMask(M.begin(), M.end());
6698     NormalizeMask(NewMask, NumElems);
6699     if (isUNPCKLMask(NewMask, VT, HasAVX2, true))
6700       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6701     if (isUNPCKHMask(NewMask, VT, HasAVX2, true))
6702       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6703   }
6704
6705   if (Commuted) {
6706     // Commute is back and try unpck* again.
6707     // FIXME: this seems wrong.
6708     CommuteVectorShuffleMask(M, NumElems);
6709     std::swap(V1, V2);
6710     std::swap(V1IsSplat, V2IsSplat);
6711     Commuted = false;
6712
6713     if (isUNPCKLMask(M, VT, HasAVX2))
6714       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6715
6716     if (isUNPCKHMask(M, VT, HasAVX2))
6717       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6718   }
6719
6720   // Normalize the node to match x86 shuffle ops if needed
6721   if (!V2IsUndef && (isSHUFPMask(M, VT, HasAVX, /* Commuted */ true)))
6722     return CommuteVectorShuffle(SVOp, DAG);
6723
6724   // The checks below are all present in isShuffleMaskLegal, but they are
6725   // inlined here right now to enable us to directly emit target specific
6726   // nodes, and remove one by one until they don't return Op anymore.
6727
6728   if (isPALIGNRMask(M, VT, Subtarget))
6729     return getTargetShuffleNode(X86ISD::PALIGN, dl, VT, V1, V2,
6730                                 getShufflePALIGNRImmediate(SVOp),
6731                                 DAG);
6732
6733   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
6734       SVOp->getSplatIndex() == 0 && V2IsUndef) {
6735     if (VT == MVT::v2f64 || VT == MVT::v2i64)
6736       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6737   }
6738
6739   if (isPSHUFHWMask(M, VT, HasAVX2))
6740     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
6741                                 getShufflePSHUFHWImmediate(SVOp),
6742                                 DAG);
6743
6744   if (isPSHUFLWMask(M, VT, HasAVX2))
6745     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
6746                                 getShufflePSHUFLWImmediate(SVOp),
6747                                 DAG);
6748
6749   if (isSHUFPMask(M, VT, HasAVX))
6750     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
6751                                 getShuffleSHUFImmediate(SVOp), DAG);
6752
6753   if (isUNPCKL_v_undef_Mask(M, VT, HasAVX2))
6754     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6755   if (isUNPCKH_v_undef_Mask(M, VT, HasAVX2))
6756     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6757
6758   //===--------------------------------------------------------------------===//
6759   // Generate target specific nodes for 128 or 256-bit shuffles only
6760   // supported in the AVX instruction set.
6761   //
6762
6763   // Handle VMOVDDUPY permutations
6764   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasAVX))
6765     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
6766
6767   // Handle VPERMILPS/D* permutations
6768   if (isVPERMILPMask(M, VT, HasAVX)) {
6769     if (HasAVX2 && VT == MVT::v8i32)
6770       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1,
6771                                   getShuffleSHUFImmediate(SVOp), DAG);
6772     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
6773                                 getShuffleSHUFImmediate(SVOp), DAG);
6774   }
6775
6776   // Handle VPERM2F128/VPERM2I128 permutations
6777   if (isVPERM2X128Mask(M, VT, HasAVX))
6778     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
6779                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
6780
6781   SDValue BlendOp = LowerVECTOR_SHUFFLEtoBlend(SVOp, Subtarget, DAG);
6782   if (BlendOp.getNode())
6783     return BlendOp;
6784
6785   if (V2IsUndef && HasAVX2 && (VT == MVT::v8i32 || VT == MVT::v8f32)) {
6786     SmallVector<SDValue, 8> permclMask;
6787     for (unsigned i = 0; i != 8; ++i) {
6788       permclMask.push_back(DAG.getConstant((M[i]>=0) ? M[i] : 0, MVT::i32));
6789     }
6790     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32,
6791                                &permclMask[0], 8);
6792     // Bitcast is for VPERMPS since mask is v8i32 but node takes v8f32
6793     return DAG.getNode(X86ISD::VPERMV, dl, VT,
6794                        DAG.getNode(ISD::BITCAST, dl, VT, Mask), V1);
6795   }
6796
6797   if (V2IsUndef && HasAVX2 && (VT == MVT::v4i64 || VT == MVT::v4f64))
6798     return getTargetShuffleNode(X86ISD::VPERMI, dl, VT, V1,
6799                                 getShuffleCLImmediate(SVOp), DAG);
6800
6801
6802   //===--------------------------------------------------------------------===//
6803   // Since no target specific shuffle was selected for this generic one,
6804   // lower it into other known shuffles. FIXME: this isn't true yet, but
6805   // this is the plan.
6806   //
6807
6808   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
6809   if (VT == MVT::v8i16) {
6810     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, DAG);
6811     if (NewOp.getNode())
6812       return NewOp;
6813   }
6814
6815   if (VT == MVT::v16i8) {
6816     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
6817     if (NewOp.getNode())
6818       return NewOp;
6819   }
6820
6821   // Handle all 128-bit wide vectors with 4 elements, and match them with
6822   // several different shuffle types.
6823   if (NumElems == 4 && VT.is128BitVector())
6824     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
6825
6826   // Handle general 256-bit shuffles
6827   if (VT.is256BitVector())
6828     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
6829
6830   return SDValue();
6831 }
6832
6833 SDValue
6834 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
6835                                                 SelectionDAG &DAG) const {
6836   EVT VT = Op.getValueType();
6837   DebugLoc dl = Op.getDebugLoc();
6838
6839   if (!Op.getOperand(0).getValueType().is128BitVector())
6840     return SDValue();
6841
6842   if (VT.getSizeInBits() == 8) {
6843     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
6844                                     Op.getOperand(0), Op.getOperand(1));
6845     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6846                                     DAG.getValueType(VT));
6847     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6848   }
6849
6850   if (VT.getSizeInBits() == 16) {
6851     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6852     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
6853     if (Idx == 0)
6854       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6855                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6856                                      DAG.getNode(ISD::BITCAST, dl,
6857                                                  MVT::v4i32,
6858                                                  Op.getOperand(0)),
6859                                      Op.getOperand(1)));
6860     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
6861                                     Op.getOperand(0), Op.getOperand(1));
6862     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6863                                     DAG.getValueType(VT));
6864     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6865   }
6866
6867   if (VT == MVT::f32) {
6868     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
6869     // the result back to FR32 register. It's only worth matching if the
6870     // result has a single use which is a store or a bitcast to i32.  And in
6871     // the case of a store, it's not worth it if the index is a constant 0,
6872     // because a MOVSSmr can be used instead, which is smaller and faster.
6873     if (!Op.hasOneUse())
6874       return SDValue();
6875     SDNode *User = *Op.getNode()->use_begin();
6876     if ((User->getOpcode() != ISD::STORE ||
6877          (isa<ConstantSDNode>(Op.getOperand(1)) &&
6878           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
6879         (User->getOpcode() != ISD::BITCAST ||
6880          User->getValueType(0) != MVT::i32))
6881       return SDValue();
6882     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6883                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
6884                                               Op.getOperand(0)),
6885                                               Op.getOperand(1));
6886     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
6887   }
6888
6889   if (VT == MVT::i32 || VT == MVT::i64) {
6890     // ExtractPS/pextrq works with constant index.
6891     if (isa<ConstantSDNode>(Op.getOperand(1)))
6892       return Op;
6893   }
6894   return SDValue();
6895 }
6896
6897
6898 SDValue
6899 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
6900                                            SelectionDAG &DAG) const {
6901   if (!isa<ConstantSDNode>(Op.getOperand(1)))
6902     return SDValue();
6903
6904   SDValue Vec = Op.getOperand(0);
6905   EVT VecVT = Vec.getValueType();
6906
6907   // If this is a 256-bit vector result, first extract the 128-bit vector and
6908   // then extract the element from the 128-bit vector.
6909   if (VecVT.is256BitVector()) {
6910     DebugLoc dl = Op.getNode()->getDebugLoc();
6911     unsigned NumElems = VecVT.getVectorNumElements();
6912     SDValue Idx = Op.getOperand(1);
6913     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
6914
6915     // Get the 128-bit vector.
6916     Vec = Extract128BitVector(Vec, IdxVal, DAG, dl);
6917
6918     if (IdxVal >= NumElems/2)
6919       IdxVal -= NumElems/2;
6920     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
6921                        DAG.getConstant(IdxVal, MVT::i32));
6922   }
6923
6924   assert(VecVT.is128BitVector() && "Unexpected vector length");
6925
6926   if (Subtarget->hasSSE41()) {
6927     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
6928     if (Res.getNode())
6929       return Res;
6930   }
6931
6932   EVT VT = Op.getValueType();
6933   DebugLoc dl = Op.getDebugLoc();
6934   // TODO: handle v16i8.
6935   if (VT.getSizeInBits() == 16) {
6936     SDValue Vec = Op.getOperand(0);
6937     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6938     if (Idx == 0)
6939       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6940                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6941                                      DAG.getNode(ISD::BITCAST, dl,
6942                                                  MVT::v4i32, Vec),
6943                                      Op.getOperand(1)));
6944     // Transform it so it match pextrw which produces a 32-bit result.
6945     EVT EltVT = MVT::i32;
6946     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
6947                                     Op.getOperand(0), Op.getOperand(1));
6948     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
6949                                     DAG.getValueType(VT));
6950     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6951   }
6952
6953   if (VT.getSizeInBits() == 32) {
6954     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6955     if (Idx == 0)
6956       return Op;
6957
6958     // SHUFPS the element to the lowest double word, then movss.
6959     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
6960     EVT VVT = Op.getOperand(0).getValueType();
6961     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6962                                        DAG.getUNDEF(VVT), Mask);
6963     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6964                        DAG.getIntPtrConstant(0));
6965   }
6966
6967   if (VT.getSizeInBits() == 64) {
6968     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
6969     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
6970     //        to match extract_elt for f64.
6971     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6972     if (Idx == 0)
6973       return Op;
6974
6975     // UNPCKHPD the element to the lowest double word, then movsd.
6976     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
6977     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
6978     int Mask[2] = { 1, -1 };
6979     EVT VVT = Op.getOperand(0).getValueType();
6980     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6981                                        DAG.getUNDEF(VVT), Mask);
6982     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6983                        DAG.getIntPtrConstant(0));
6984   }
6985
6986   return SDValue();
6987 }
6988
6989 SDValue
6990 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op,
6991                                                SelectionDAG &DAG) const {
6992   EVT VT = Op.getValueType();
6993   EVT EltVT = VT.getVectorElementType();
6994   DebugLoc dl = Op.getDebugLoc();
6995
6996   SDValue N0 = Op.getOperand(0);
6997   SDValue N1 = Op.getOperand(1);
6998   SDValue N2 = Op.getOperand(2);
6999
7000   if (!VT.is128BitVector())
7001     return SDValue();
7002
7003   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
7004       isa<ConstantSDNode>(N2)) {
7005     unsigned Opc;
7006     if (VT == MVT::v8i16)
7007       Opc = X86ISD::PINSRW;
7008     else if (VT == MVT::v16i8)
7009       Opc = X86ISD::PINSRB;
7010     else
7011       Opc = X86ISD::PINSRB;
7012
7013     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
7014     // argument.
7015     if (N1.getValueType() != MVT::i32)
7016       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
7017     if (N2.getValueType() != MVT::i32)
7018       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
7019     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
7020   }
7021
7022   if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
7023     // Bits [7:6] of the constant are the source select.  This will always be
7024     //  zero here.  The DAG Combiner may combine an extract_elt index into these
7025     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
7026     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
7027     // Bits [5:4] of the constant are the destination select.  This is the
7028     //  value of the incoming immediate.
7029     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
7030     //   combine either bitwise AND or insert of float 0.0 to set these bits.
7031     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
7032     // Create this as a scalar to vector..
7033     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
7034     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
7035   }
7036
7037   if ((EltVT == MVT::i32 || EltVT == MVT::i64) && isa<ConstantSDNode>(N2)) {
7038     // PINSR* works with constant index.
7039     return Op;
7040   }
7041   return SDValue();
7042 }
7043
7044 SDValue
7045 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
7046   EVT VT = Op.getValueType();
7047   EVT EltVT = VT.getVectorElementType();
7048
7049   DebugLoc dl = Op.getDebugLoc();
7050   SDValue N0 = Op.getOperand(0);
7051   SDValue N1 = Op.getOperand(1);
7052   SDValue N2 = Op.getOperand(2);
7053
7054   // If this is a 256-bit vector result, first extract the 128-bit vector,
7055   // insert the element into the extracted half and then place it back.
7056   if (VT.is256BitVector()) {
7057     if (!isa<ConstantSDNode>(N2))
7058       return SDValue();
7059
7060     // Get the desired 128-bit vector half.
7061     unsigned NumElems = VT.getVectorNumElements();
7062     unsigned IdxVal = cast<ConstantSDNode>(N2)->getZExtValue();
7063     SDValue V = Extract128BitVector(N0, IdxVal, DAG, dl);
7064
7065     // Insert the element into the desired half.
7066     bool Upper = IdxVal >= NumElems/2;
7067     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V, N1,
7068                  DAG.getConstant(Upper ? IdxVal-NumElems/2 : IdxVal, MVT::i32));
7069
7070     // Insert the changed part back to the 256-bit vector
7071     return Insert128BitVector(N0, V, IdxVal, DAG, dl);
7072   }
7073
7074   if (Subtarget->hasSSE41())
7075     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
7076
7077   if (EltVT == MVT::i8)
7078     return SDValue();
7079
7080   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
7081     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
7082     // as its second argument.
7083     if (N1.getValueType() != MVT::i32)
7084       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
7085     if (N2.getValueType() != MVT::i32)
7086       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
7087     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
7088   }
7089   return SDValue();
7090 }
7091
7092 SDValue
7093 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) const {
7094   LLVMContext *Context = DAG.getContext();
7095   DebugLoc dl = Op.getDebugLoc();
7096   EVT OpVT = Op.getValueType();
7097
7098   // If this is a 256-bit vector result, first insert into a 128-bit
7099   // vector and then insert into the 256-bit vector.
7100   if (!OpVT.is128BitVector()) {
7101     // Insert into a 128-bit vector.
7102     EVT VT128 = EVT::getVectorVT(*Context,
7103                                  OpVT.getVectorElementType(),
7104                                  OpVT.getVectorNumElements() / 2);
7105
7106     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
7107
7108     // Insert the 128-bit vector.
7109     return Insert128BitVector(DAG.getUNDEF(OpVT), Op, 0, DAG, dl);
7110   }
7111
7112   if (OpVT == MVT::v1i64 &&
7113       Op.getOperand(0).getValueType() == MVT::i64)
7114     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
7115
7116   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
7117   assert(OpVT.is128BitVector() && "Expected an SSE type!");
7118   return DAG.getNode(ISD::BITCAST, dl, OpVT,
7119                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
7120 }
7121
7122 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
7123 // a simple subregister reference or explicit instructions to grab
7124 // upper bits of a vector.
7125 SDValue
7126 X86TargetLowering::LowerEXTRACT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7127   if (Subtarget->hasAVX()) {
7128     DebugLoc dl = Op.getNode()->getDebugLoc();
7129     SDValue Vec = Op.getNode()->getOperand(0);
7130     SDValue Idx = Op.getNode()->getOperand(1);
7131
7132     if (Op.getNode()->getValueType(0).is128BitVector() &&
7133         Vec.getNode()->getValueType(0).is256BitVector() &&
7134         isa<ConstantSDNode>(Idx)) {
7135       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
7136       return Extract128BitVector(Vec, IdxVal, DAG, dl);
7137     }
7138   }
7139   return SDValue();
7140 }
7141
7142 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
7143 // simple superregister reference or explicit instructions to insert
7144 // the upper bits of a vector.
7145 SDValue
7146 X86TargetLowering::LowerINSERT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7147   if (Subtarget->hasAVX()) {
7148     DebugLoc dl = Op.getNode()->getDebugLoc();
7149     SDValue Vec = Op.getNode()->getOperand(0);
7150     SDValue SubVec = Op.getNode()->getOperand(1);
7151     SDValue Idx = Op.getNode()->getOperand(2);
7152
7153     if (Op.getNode()->getValueType(0).is256BitVector() &&
7154         SubVec.getNode()->getValueType(0).is128BitVector() &&
7155         isa<ConstantSDNode>(Idx)) {
7156       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
7157       return Insert128BitVector(Vec, SubVec, IdxVal, DAG, dl);
7158     }
7159   }
7160   return SDValue();
7161 }
7162
7163 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
7164 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
7165 // one of the above mentioned nodes. It has to be wrapped because otherwise
7166 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
7167 // be used to form addressing mode. These wrapped nodes will be selected
7168 // into MOV32ri.
7169 SDValue
7170 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
7171   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
7172
7173   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7174   // global base reg.
7175   unsigned char OpFlag = 0;
7176   unsigned WrapperKind = X86ISD::Wrapper;
7177   CodeModel::Model M = getTargetMachine().getCodeModel();
7178
7179   if (Subtarget->isPICStyleRIPRel() &&
7180       (M == CodeModel::Small || M == CodeModel::Kernel))
7181     WrapperKind = X86ISD::WrapperRIP;
7182   else if (Subtarget->isPICStyleGOT())
7183     OpFlag = X86II::MO_GOTOFF;
7184   else if (Subtarget->isPICStyleStubPIC())
7185     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7186
7187   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
7188                                              CP->getAlignment(),
7189                                              CP->getOffset(), OpFlag);
7190   DebugLoc DL = CP->getDebugLoc();
7191   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7192   // With PIC, the address is actually $g + Offset.
7193   if (OpFlag) {
7194     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7195                          DAG.getNode(X86ISD::GlobalBaseReg,
7196                                      DebugLoc(), getPointerTy()),
7197                          Result);
7198   }
7199
7200   return Result;
7201 }
7202
7203 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
7204   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
7205
7206   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7207   // global base reg.
7208   unsigned char OpFlag = 0;
7209   unsigned WrapperKind = X86ISD::Wrapper;
7210   CodeModel::Model M = getTargetMachine().getCodeModel();
7211
7212   if (Subtarget->isPICStyleRIPRel() &&
7213       (M == CodeModel::Small || M == CodeModel::Kernel))
7214     WrapperKind = X86ISD::WrapperRIP;
7215   else if (Subtarget->isPICStyleGOT())
7216     OpFlag = X86II::MO_GOTOFF;
7217   else if (Subtarget->isPICStyleStubPIC())
7218     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7219
7220   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
7221                                           OpFlag);
7222   DebugLoc DL = JT->getDebugLoc();
7223   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7224
7225   // With PIC, the address is actually $g + Offset.
7226   if (OpFlag)
7227     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7228                          DAG.getNode(X86ISD::GlobalBaseReg,
7229                                      DebugLoc(), getPointerTy()),
7230                          Result);
7231
7232   return Result;
7233 }
7234
7235 SDValue
7236 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
7237   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
7238
7239   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7240   // global base reg.
7241   unsigned char OpFlag = 0;
7242   unsigned WrapperKind = X86ISD::Wrapper;
7243   CodeModel::Model M = getTargetMachine().getCodeModel();
7244
7245   if (Subtarget->isPICStyleRIPRel() &&
7246       (M == CodeModel::Small || M == CodeModel::Kernel)) {
7247     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
7248       OpFlag = X86II::MO_GOTPCREL;
7249     WrapperKind = X86ISD::WrapperRIP;
7250   } else if (Subtarget->isPICStyleGOT()) {
7251     OpFlag = X86II::MO_GOT;
7252   } else if (Subtarget->isPICStyleStubPIC()) {
7253     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
7254   } else if (Subtarget->isPICStyleStubNoDynamic()) {
7255     OpFlag = X86II::MO_DARWIN_NONLAZY;
7256   }
7257
7258   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
7259
7260   DebugLoc DL = Op.getDebugLoc();
7261   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7262
7263
7264   // With PIC, the address is actually $g + Offset.
7265   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
7266       !Subtarget->is64Bit()) {
7267     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7268                          DAG.getNode(X86ISD::GlobalBaseReg,
7269                                      DebugLoc(), getPointerTy()),
7270                          Result);
7271   }
7272
7273   // For symbols that require a load from a stub to get the address, emit the
7274   // load.
7275   if (isGlobalStubReference(OpFlag))
7276     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
7277                          MachinePointerInfo::getGOT(), false, false, false, 0);
7278
7279   return Result;
7280 }
7281
7282 SDValue
7283 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
7284   // Create the TargetBlockAddressAddress node.
7285   unsigned char OpFlags =
7286     Subtarget->ClassifyBlockAddressReference();
7287   CodeModel::Model M = getTargetMachine().getCodeModel();
7288   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
7289   DebugLoc dl = Op.getDebugLoc();
7290   SDValue Result = DAG.getBlockAddress(BA, getPointerTy(),
7291                                        /*isTarget=*/true, OpFlags);
7292
7293   if (Subtarget->isPICStyleRIPRel() &&
7294       (M == CodeModel::Small || M == CodeModel::Kernel))
7295     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7296   else
7297     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7298
7299   // With PIC, the address is actually $g + Offset.
7300   if (isGlobalRelativeToPICBase(OpFlags)) {
7301     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7302                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7303                          Result);
7304   }
7305
7306   return Result;
7307 }
7308
7309 SDValue
7310 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
7311                                       int64_t Offset,
7312                                       SelectionDAG &DAG) const {
7313   // Create the TargetGlobalAddress node, folding in the constant
7314   // offset if it is legal.
7315   unsigned char OpFlags =
7316     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
7317   CodeModel::Model M = getTargetMachine().getCodeModel();
7318   SDValue Result;
7319   if (OpFlags == X86II::MO_NO_FLAG &&
7320       X86::isOffsetSuitableForCodeModel(Offset, M)) {
7321     // A direct static reference to a global.
7322     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
7323     Offset = 0;
7324   } else {
7325     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
7326   }
7327
7328   if (Subtarget->isPICStyleRIPRel() &&
7329       (M == CodeModel::Small || M == CodeModel::Kernel))
7330     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7331   else
7332     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7333
7334   // With PIC, the address is actually $g + Offset.
7335   if (isGlobalRelativeToPICBase(OpFlags)) {
7336     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7337                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7338                          Result);
7339   }
7340
7341   // For globals that require a load from a stub to get the address, emit the
7342   // load.
7343   if (isGlobalStubReference(OpFlags))
7344     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
7345                          MachinePointerInfo::getGOT(), false, false, false, 0);
7346
7347   // If there was a non-zero offset that we didn't fold, create an explicit
7348   // addition for it.
7349   if (Offset != 0)
7350     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
7351                          DAG.getConstant(Offset, getPointerTy()));
7352
7353   return Result;
7354 }
7355
7356 SDValue
7357 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
7358   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
7359   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
7360   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
7361 }
7362
7363 static SDValue
7364 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
7365            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
7366            unsigned char OperandFlags, bool LocalDynamic = false) {
7367   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7368   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7369   DebugLoc dl = GA->getDebugLoc();
7370   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7371                                            GA->getValueType(0),
7372                                            GA->getOffset(),
7373                                            OperandFlags);
7374
7375   X86ISD::NodeType CallType = LocalDynamic ? X86ISD::TLSBASEADDR
7376                                            : X86ISD::TLSADDR;
7377
7378   if (InFlag) {
7379     SDValue Ops[] = { Chain,  TGA, *InFlag };
7380     Chain = DAG.getNode(CallType, dl, NodeTys, Ops, 3);
7381   } else {
7382     SDValue Ops[]  = { Chain, TGA };
7383     Chain = DAG.getNode(CallType, dl, NodeTys, Ops, 2);
7384   }
7385
7386   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
7387   MFI->setAdjustsStack(true);
7388
7389   SDValue Flag = Chain.getValue(1);
7390   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
7391 }
7392
7393 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
7394 static SDValue
7395 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7396                                 const EVT PtrVT) {
7397   SDValue InFlag;
7398   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
7399   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
7400                                      DAG.getNode(X86ISD::GlobalBaseReg,
7401                                                  DebugLoc(), PtrVT), InFlag);
7402   InFlag = Chain.getValue(1);
7403
7404   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
7405 }
7406
7407 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
7408 static SDValue
7409 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7410                                 const EVT PtrVT) {
7411   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
7412                     X86::RAX, X86II::MO_TLSGD);
7413 }
7414
7415 static SDValue LowerToTLSLocalDynamicModel(GlobalAddressSDNode *GA,
7416                                            SelectionDAG &DAG,
7417                                            const EVT PtrVT,
7418                                            bool is64Bit) {
7419   DebugLoc dl = GA->getDebugLoc();
7420
7421   // Get the start address of the TLS block for this module.
7422   X86MachineFunctionInfo* MFI = DAG.getMachineFunction()
7423       .getInfo<X86MachineFunctionInfo>();
7424   MFI->incNumLocalDynamicTLSAccesses();
7425
7426   SDValue Base;
7427   if (is64Bit) {
7428     Base = GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT, X86::RAX,
7429                       X86II::MO_TLSLD, /*LocalDynamic=*/true);
7430   } else {
7431     SDValue InFlag;
7432     SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
7433         DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), PtrVT), InFlag);
7434     InFlag = Chain.getValue(1);
7435     Base = GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX,
7436                       X86II::MO_TLSLDM, /*LocalDynamic=*/true);
7437   }
7438
7439   // Note: the CleanupLocalDynamicTLSPass will remove redundant computations
7440   // of Base.
7441
7442   // Build x@dtpoff.
7443   unsigned char OperandFlags = X86II::MO_DTPOFF;
7444   unsigned WrapperKind = X86ISD::Wrapper;
7445   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7446                                            GA->getValueType(0),
7447                                            GA->getOffset(), OperandFlags);
7448   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
7449
7450   // Add x@dtpoff with the base.
7451   return DAG.getNode(ISD::ADD, dl, PtrVT, Offset, Base);
7452 }
7453
7454 // Lower ISD::GlobalTLSAddress using the "initial exec" or "local exec" model.
7455 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7456                                    const EVT PtrVT, TLSModel::Model model,
7457                                    bool is64Bit, bool isPIC) {
7458   DebugLoc dl = GA->getDebugLoc();
7459
7460   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
7461   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
7462                                                          is64Bit ? 257 : 256));
7463
7464   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
7465                                       DAG.getIntPtrConstant(0),
7466                                       MachinePointerInfo(Ptr),
7467                                       false, false, false, 0);
7468
7469   unsigned char OperandFlags = 0;
7470   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
7471   // initialexec.
7472   unsigned WrapperKind = X86ISD::Wrapper;
7473   if (model == TLSModel::LocalExec) {
7474     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
7475   } else if (model == TLSModel::InitialExec) {
7476     if (is64Bit) {
7477       OperandFlags = X86II::MO_GOTTPOFF;
7478       WrapperKind = X86ISD::WrapperRIP;
7479     } else {
7480       OperandFlags = isPIC ? X86II::MO_GOTNTPOFF : X86II::MO_INDNTPOFF;
7481     }
7482   } else {
7483     llvm_unreachable("Unexpected model");
7484   }
7485
7486   // emit "addl x@ntpoff,%eax" (local exec)
7487   // or "addl x@indntpoff,%eax" (initial exec)
7488   // or "addl x@gotntpoff(%ebx) ,%eax" (initial exec, 32-bit pic)
7489   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7490                                            GA->getValueType(0),
7491                                            GA->getOffset(), OperandFlags);
7492   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
7493
7494   if (model == TLSModel::InitialExec) {
7495     if (isPIC && !is64Bit) {
7496       Offset = DAG.getNode(ISD::ADD, dl, PtrVT,
7497                           DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), PtrVT),
7498                            Offset);
7499     }
7500
7501     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
7502                          MachinePointerInfo::getGOT(), false, false, false,
7503                          0);
7504   }
7505
7506   // The address of the thread local variable is the add of the thread
7507   // pointer with the offset of the variable.
7508   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
7509 }
7510
7511 SDValue
7512 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
7513
7514   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
7515   const GlobalValue *GV = GA->getGlobal();
7516
7517   if (Subtarget->isTargetELF()) {
7518     TLSModel::Model model = getTargetMachine().getTLSModel(GV);
7519
7520     switch (model) {
7521       case TLSModel::GeneralDynamic:
7522         if (Subtarget->is64Bit())
7523           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
7524         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
7525       case TLSModel::LocalDynamic:
7526         return LowerToTLSLocalDynamicModel(GA, DAG, getPointerTy(),
7527                                            Subtarget->is64Bit());
7528       case TLSModel::InitialExec:
7529       case TLSModel::LocalExec:
7530         return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
7531                                    Subtarget->is64Bit(),
7532                          getTargetMachine().getRelocationModel() == Reloc::PIC_);
7533     }
7534     llvm_unreachable("Unknown TLS model.");
7535   }
7536
7537   if (Subtarget->isTargetDarwin()) {
7538     // Darwin only has one model of TLS.  Lower to that.
7539     unsigned char OpFlag = 0;
7540     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
7541                            X86ISD::WrapperRIP : X86ISD::Wrapper;
7542
7543     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7544     // global base reg.
7545     bool PIC32 = (getTargetMachine().getRelocationModel() == Reloc::PIC_) &&
7546                   !Subtarget->is64Bit();
7547     if (PIC32)
7548       OpFlag = X86II::MO_TLVP_PIC_BASE;
7549     else
7550       OpFlag = X86II::MO_TLVP;
7551     DebugLoc DL = Op.getDebugLoc();
7552     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
7553                                                 GA->getValueType(0),
7554                                                 GA->getOffset(), OpFlag);
7555     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7556
7557     // With PIC32, the address is actually $g + Offset.
7558     if (PIC32)
7559       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7560                            DAG.getNode(X86ISD::GlobalBaseReg,
7561                                        DebugLoc(), getPointerTy()),
7562                            Offset);
7563
7564     // Lowering the machine isd will make sure everything is in the right
7565     // location.
7566     SDValue Chain = DAG.getEntryNode();
7567     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7568     SDValue Args[] = { Chain, Offset };
7569     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args, 2);
7570
7571     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
7572     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7573     MFI->setAdjustsStack(true);
7574
7575     // And our return value (tls address) is in the standard call return value
7576     // location.
7577     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
7578     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
7579                               Chain.getValue(1));
7580   }
7581
7582   if (Subtarget->isTargetWindows()) {
7583     // Just use the implicit TLS architecture
7584     // Need to generate someting similar to:
7585     //   mov     rdx, qword [gs:abs 58H]; Load pointer to ThreadLocalStorage
7586     //                                  ; from TEB
7587     //   mov     ecx, dword [rel _tls_index]: Load index (from C runtime)
7588     //   mov     rcx, qword [rdx+rcx*8]
7589     //   mov     eax, .tls$:tlsvar
7590     //   [rax+rcx] contains the address
7591     // Windows 64bit: gs:0x58
7592     // Windows 32bit: fs:__tls_array
7593
7594     // If GV is an alias then use the aliasee for determining
7595     // thread-localness.
7596     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
7597       GV = GA->resolveAliasedGlobal(false);
7598     DebugLoc dl = GA->getDebugLoc();
7599     SDValue Chain = DAG.getEntryNode();
7600
7601     // Get the Thread Pointer, which is %fs:__tls_array (32-bit) or
7602     // %gs:0x58 (64-bit).
7603     Value *Ptr = Constant::getNullValue(Subtarget->is64Bit()
7604                                         ? Type::getInt8PtrTy(*DAG.getContext(),
7605                                                              256)
7606                                         : Type::getInt32PtrTy(*DAG.getContext(),
7607                                                               257));
7608
7609     SDValue ThreadPointer = DAG.getLoad(getPointerTy(), dl, Chain,
7610                                         Subtarget->is64Bit()
7611                                         ? DAG.getIntPtrConstant(0x58)
7612                                         : DAG.getExternalSymbol("_tls_array",
7613                                                                 getPointerTy()),
7614                                         MachinePointerInfo(Ptr),
7615                                         false, false, false, 0);
7616
7617     // Load the _tls_index variable
7618     SDValue IDX = DAG.getExternalSymbol("_tls_index", getPointerTy());
7619     if (Subtarget->is64Bit())
7620       IDX = DAG.getExtLoad(ISD::ZEXTLOAD, dl, getPointerTy(), Chain,
7621                            IDX, MachinePointerInfo(), MVT::i32,
7622                            false, false, 0);
7623     else
7624       IDX = DAG.getLoad(getPointerTy(), dl, Chain, IDX, MachinePointerInfo(),
7625                         false, false, false, 0);
7626
7627     SDValue Scale = DAG.getConstant(Log2_64_Ceil(TD->getPointerSize()),
7628                                     getPointerTy());
7629     IDX = DAG.getNode(ISD::SHL, dl, getPointerTy(), IDX, Scale);
7630
7631     SDValue res = DAG.getNode(ISD::ADD, dl, getPointerTy(), ThreadPointer, IDX);
7632     res = DAG.getLoad(getPointerTy(), dl, Chain, res, MachinePointerInfo(),
7633                       false, false, false, 0);
7634
7635     // Get the offset of start of .tls section
7636     SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7637                                              GA->getValueType(0),
7638                                              GA->getOffset(), X86II::MO_SECREL);
7639     SDValue Offset = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), TGA);
7640
7641     // The address of the thread local variable is the add of the thread
7642     // pointer with the offset of the variable.
7643     return DAG.getNode(ISD::ADD, dl, getPointerTy(), res, Offset);
7644   }
7645
7646   llvm_unreachable("TLS not implemented for this target.");
7647 }
7648
7649
7650 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
7651 /// and take a 2 x i32 value to shift plus a shift amount.
7652 SDValue X86TargetLowering::LowerShiftParts(SDValue Op, SelectionDAG &DAG) const{
7653   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
7654   EVT VT = Op.getValueType();
7655   unsigned VTBits = VT.getSizeInBits();
7656   DebugLoc dl = Op.getDebugLoc();
7657   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
7658   SDValue ShOpLo = Op.getOperand(0);
7659   SDValue ShOpHi = Op.getOperand(1);
7660   SDValue ShAmt  = Op.getOperand(2);
7661   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
7662                                      DAG.getConstant(VTBits - 1, MVT::i8))
7663                        : DAG.getConstant(0, VT);
7664
7665   SDValue Tmp2, Tmp3;
7666   if (Op.getOpcode() == ISD::SHL_PARTS) {
7667     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
7668     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
7669   } else {
7670     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
7671     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
7672   }
7673
7674   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
7675                                 DAG.getConstant(VTBits, MVT::i8));
7676   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
7677                              AndNode, DAG.getConstant(0, MVT::i8));
7678
7679   SDValue Hi, Lo;
7680   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7681   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
7682   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
7683
7684   if (Op.getOpcode() == ISD::SHL_PARTS) {
7685     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7686     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7687   } else {
7688     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7689     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7690   }
7691
7692   SDValue Ops[2] = { Lo, Hi };
7693   return DAG.getMergeValues(Ops, 2, dl);
7694 }
7695
7696 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
7697                                            SelectionDAG &DAG) const {
7698   EVT SrcVT = Op.getOperand(0).getValueType();
7699
7700   if (SrcVT.isVector())
7701     return SDValue();
7702
7703   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
7704          "Unknown SINT_TO_FP to lower!");
7705
7706   // These are really Legal; return the operand so the caller accepts it as
7707   // Legal.
7708   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
7709     return Op;
7710   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
7711       Subtarget->is64Bit()) {
7712     return Op;
7713   }
7714
7715   DebugLoc dl = Op.getDebugLoc();
7716   unsigned Size = SrcVT.getSizeInBits()/8;
7717   MachineFunction &MF = DAG.getMachineFunction();
7718   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
7719   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7720   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7721                                StackSlot,
7722                                MachinePointerInfo::getFixedStack(SSFI),
7723                                false, false, 0);
7724   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
7725 }
7726
7727 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
7728                                      SDValue StackSlot,
7729                                      SelectionDAG &DAG) const {
7730   // Build the FILD
7731   DebugLoc DL = Op.getDebugLoc();
7732   SDVTList Tys;
7733   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
7734   if (useSSE)
7735     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
7736   else
7737     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
7738
7739   unsigned ByteSize = SrcVT.getSizeInBits()/8;
7740
7741   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
7742   MachineMemOperand *MMO;
7743   if (FI) {
7744     int SSFI = FI->getIndex();
7745     MMO =
7746       DAG.getMachineFunction()
7747       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7748                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
7749   } else {
7750     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
7751     StackSlot = StackSlot.getOperand(1);
7752   }
7753   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
7754   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
7755                                            X86ISD::FILD, DL,
7756                                            Tys, Ops, array_lengthof(Ops),
7757                                            SrcVT, MMO);
7758
7759   if (useSSE) {
7760     Chain = Result.getValue(1);
7761     SDValue InFlag = Result.getValue(2);
7762
7763     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
7764     // shouldn't be necessary except that RFP cannot be live across
7765     // multiple blocks. When stackifier is fixed, they can be uncoupled.
7766     MachineFunction &MF = DAG.getMachineFunction();
7767     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
7768     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
7769     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7770     Tys = DAG.getVTList(MVT::Other);
7771     SDValue Ops[] = {
7772       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
7773     };
7774     MachineMemOperand *MMO =
7775       DAG.getMachineFunction()
7776       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7777                             MachineMemOperand::MOStore, SSFISize, SSFISize);
7778
7779     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
7780                                     Ops, array_lengthof(Ops),
7781                                     Op.getValueType(), MMO);
7782     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
7783                          MachinePointerInfo::getFixedStack(SSFI),
7784                          false, false, false, 0);
7785   }
7786
7787   return Result;
7788 }
7789
7790 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
7791 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
7792                                                SelectionDAG &DAG) const {
7793   // This algorithm is not obvious. Here it is what we're trying to output:
7794   /*
7795      movq       %rax,  %xmm0
7796      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
7797      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
7798      #ifdef __SSE3__
7799        haddpd   %xmm0, %xmm0
7800      #else
7801        pshufd   $0x4e, %xmm0, %xmm1
7802        addpd    %xmm1, %xmm0
7803      #endif
7804   */
7805
7806   DebugLoc dl = Op.getDebugLoc();
7807   LLVMContext *Context = DAG.getContext();
7808
7809   // Build some magic constants.
7810   const uint32_t CV0[] = { 0x43300000, 0x45300000, 0, 0 };
7811   Constant *C0 = ConstantDataVector::get(*Context, CV0);
7812   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
7813
7814   SmallVector<Constant*,2> CV1;
7815   CV1.push_back(
7816         ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
7817   CV1.push_back(
7818         ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
7819   Constant *C1 = ConstantVector::get(CV1);
7820   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
7821
7822   // Load the 64-bit value into an XMM register.
7823   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
7824                             Op.getOperand(0));
7825   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
7826                               MachinePointerInfo::getConstantPool(),
7827                               false, false, false, 16);
7828   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
7829                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
7830                               CLod0);
7831
7832   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
7833                               MachinePointerInfo::getConstantPool(),
7834                               false, false, false, 16);
7835   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
7836   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
7837   SDValue Result;
7838
7839   if (Subtarget->hasSSE3()) {
7840     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
7841     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
7842   } else {
7843     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
7844     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
7845                                            S2F, 0x4E, DAG);
7846     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
7847                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
7848                          Sub);
7849   }
7850
7851   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
7852                      DAG.getIntPtrConstant(0));
7853 }
7854
7855 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
7856 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
7857                                                SelectionDAG &DAG) const {
7858   DebugLoc dl = Op.getDebugLoc();
7859   // FP constant to bias correct the final result.
7860   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
7861                                    MVT::f64);
7862
7863   // Load the 32-bit value into an XMM register.
7864   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
7865                              Op.getOperand(0));
7866
7867   // Zero out the upper parts of the register.
7868   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget, DAG);
7869
7870   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7871                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
7872                      DAG.getIntPtrConstant(0));
7873
7874   // Or the load with the bias.
7875   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
7876                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7877                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7878                                                    MVT::v2f64, Load)),
7879                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7880                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7881                                                    MVT::v2f64, Bias)));
7882   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7883                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
7884                    DAG.getIntPtrConstant(0));
7885
7886   // Subtract the bias.
7887   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
7888
7889   // Handle final rounding.
7890   EVT DestVT = Op.getValueType();
7891
7892   if (DestVT.bitsLT(MVT::f64))
7893     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
7894                        DAG.getIntPtrConstant(0));
7895   if (DestVT.bitsGT(MVT::f64))
7896     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
7897
7898   // Handle final rounding.
7899   return Sub;
7900 }
7901
7902 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
7903                                            SelectionDAG &DAG) const {
7904   SDValue N0 = Op.getOperand(0);
7905   DebugLoc dl = Op.getDebugLoc();
7906
7907   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
7908   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
7909   // the optimization here.
7910   if (DAG.SignBitIsZero(N0))
7911     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
7912
7913   EVT SrcVT = N0.getValueType();
7914   EVT DstVT = Op.getValueType();
7915   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
7916     return LowerUINT_TO_FP_i64(Op, DAG);
7917   if (SrcVT == MVT::i32 && X86ScalarSSEf64)
7918     return LowerUINT_TO_FP_i32(Op, DAG);
7919   if (Subtarget->is64Bit() && SrcVT == MVT::i64 && DstVT == MVT::f32)
7920     return SDValue();
7921
7922   // Make a 64-bit buffer, and use it to build an FILD.
7923   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
7924   if (SrcVT == MVT::i32) {
7925     SDValue WordOff = DAG.getConstant(4, getPointerTy());
7926     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
7927                                      getPointerTy(), StackSlot, WordOff);
7928     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7929                                   StackSlot, MachinePointerInfo(),
7930                                   false, false, 0);
7931     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
7932                                   OffsetSlot, MachinePointerInfo(),
7933                                   false, false, 0);
7934     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
7935     return Fild;
7936   }
7937
7938   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
7939   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7940                                StackSlot, MachinePointerInfo(),
7941                                false, false, 0);
7942   // For i64 source, we need to add the appropriate power of 2 if the input
7943   // was negative.  This is the same as the optimization in
7944   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
7945   // we must be careful to do the computation in x87 extended precision, not
7946   // in SSE. (The generic code can't know it's OK to do this, or how to.)
7947   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
7948   MachineMemOperand *MMO =
7949     DAG.getMachineFunction()
7950     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7951                           MachineMemOperand::MOLoad, 8, 8);
7952
7953   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
7954   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
7955   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops, 3,
7956                                          MVT::i64, MMO);
7957
7958   APInt FF(32, 0x5F800000ULL);
7959
7960   // Check whether the sign bit is set.
7961   SDValue SignSet = DAG.getSetCC(dl, getSetCCResultType(MVT::i64),
7962                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
7963                                  ISD::SETLT);
7964
7965   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
7966   SDValue FudgePtr = DAG.getConstantPool(
7967                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
7968                                          getPointerTy());
7969
7970   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
7971   SDValue Zero = DAG.getIntPtrConstant(0);
7972   SDValue Four = DAG.getIntPtrConstant(4);
7973   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
7974                                Zero, Four);
7975   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
7976
7977   // Load the value out, extending it from f32 to f80.
7978   // FIXME: Avoid the extend by constructing the right constant pool?
7979   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
7980                                  FudgePtr, MachinePointerInfo::getConstantPool(),
7981                                  MVT::f32, false, false, 4);
7982   // Extend everything to 80 bits to force it to be done on x87.
7983   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
7984   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
7985 }
7986
7987 std::pair<SDValue,SDValue> X86TargetLowering::
7988 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned, bool IsReplace) const {
7989   DebugLoc DL = Op.getDebugLoc();
7990
7991   EVT DstTy = Op.getValueType();
7992
7993   if (!IsSigned && !isIntegerTypeFTOL(DstTy)) {
7994     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
7995     DstTy = MVT::i64;
7996   }
7997
7998   assert(DstTy.getSimpleVT() <= MVT::i64 &&
7999          DstTy.getSimpleVT() >= MVT::i16 &&
8000          "Unknown FP_TO_INT to lower!");
8001
8002   // These are really Legal.
8003   if (DstTy == MVT::i32 &&
8004       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
8005     return std::make_pair(SDValue(), SDValue());
8006   if (Subtarget->is64Bit() &&
8007       DstTy == MVT::i64 &&
8008       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
8009     return std::make_pair(SDValue(), SDValue());
8010
8011   // We lower FP->int64 either into FISTP64 followed by a load from a temporary
8012   // stack slot, or into the FTOL runtime function.
8013   MachineFunction &MF = DAG.getMachineFunction();
8014   unsigned MemSize = DstTy.getSizeInBits()/8;
8015   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
8016   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
8017
8018   unsigned Opc;
8019   if (!IsSigned && isIntegerTypeFTOL(DstTy))
8020     Opc = X86ISD::WIN_FTOL;
8021   else
8022     switch (DstTy.getSimpleVT().SimpleTy) {
8023     default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
8024     case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
8025     case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
8026     case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
8027     }
8028
8029   SDValue Chain = DAG.getEntryNode();
8030   SDValue Value = Op.getOperand(0);
8031   EVT TheVT = Op.getOperand(0).getValueType();
8032   // FIXME This causes a redundant load/store if the SSE-class value is already
8033   // in memory, such as if it is on the callstack.
8034   if (isScalarFPTypeInSSEReg(TheVT)) {
8035     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
8036     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
8037                          MachinePointerInfo::getFixedStack(SSFI),
8038                          false, false, 0);
8039     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
8040     SDValue Ops[] = {
8041       Chain, StackSlot, DAG.getValueType(TheVT)
8042     };
8043
8044     MachineMemOperand *MMO =
8045       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
8046                               MachineMemOperand::MOLoad, MemSize, MemSize);
8047     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, 3,
8048                                     DstTy, MMO);
8049     Chain = Value.getValue(1);
8050     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
8051     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
8052   }
8053
8054   MachineMemOperand *MMO =
8055     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
8056                             MachineMemOperand::MOStore, MemSize, MemSize);
8057
8058   if (Opc != X86ISD::WIN_FTOL) {
8059     // Build the FP_TO_INT*_IN_MEM
8060     SDValue Ops[] = { Chain, Value, StackSlot };
8061     SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
8062                                            Ops, 3, DstTy, MMO);
8063     return std::make_pair(FIST, StackSlot);
8064   } else {
8065     SDValue ftol = DAG.getNode(X86ISD::WIN_FTOL, DL,
8066       DAG.getVTList(MVT::Other, MVT::Glue),
8067       Chain, Value);
8068     SDValue eax = DAG.getCopyFromReg(ftol, DL, X86::EAX,
8069       MVT::i32, ftol.getValue(1));
8070     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), DL, X86::EDX,
8071       MVT::i32, eax.getValue(2));
8072     SDValue Ops[] = { eax, edx };
8073     SDValue pair = IsReplace
8074       ? DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops, 2)
8075       : DAG.getMergeValues(Ops, 2, DL);
8076     return std::make_pair(pair, SDValue());
8077   }
8078 }
8079
8080 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
8081                                            SelectionDAG &DAG) const {
8082   if (Op.getValueType().isVector())
8083     return SDValue();
8084
8085   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
8086     /*IsSigned=*/ true, /*IsReplace=*/ false);
8087   SDValue FIST = Vals.first, StackSlot = Vals.second;
8088   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
8089   if (FIST.getNode() == 0) return Op;
8090
8091   if (StackSlot.getNode())
8092     // Load the result.
8093     return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
8094                        FIST, StackSlot, MachinePointerInfo(),
8095                        false, false, false, 0);
8096
8097   // The node is the result.
8098   return FIST;
8099 }
8100
8101 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
8102                                            SelectionDAG &DAG) const {
8103   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
8104     /*IsSigned=*/ false, /*IsReplace=*/ false);
8105   SDValue FIST = Vals.first, StackSlot = Vals.second;
8106   assert(FIST.getNode() && "Unexpected failure");
8107
8108   if (StackSlot.getNode())
8109     // Load the result.
8110     return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
8111                        FIST, StackSlot, MachinePointerInfo(),
8112                        false, false, false, 0);
8113
8114   // The node is the result.
8115   return FIST;
8116 }
8117
8118 SDValue X86TargetLowering::LowerFABS(SDValue Op,
8119                                      SelectionDAG &DAG) const {
8120   LLVMContext *Context = DAG.getContext();
8121   DebugLoc dl = Op.getDebugLoc();
8122   EVT VT = Op.getValueType();
8123   EVT EltVT = VT;
8124   if (VT.isVector())
8125     EltVT = VT.getVectorElementType();
8126   Constant *C;
8127   if (EltVT == MVT::f64) {
8128     C = ConstantVector::getSplat(2,
8129                 ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
8130   } else {
8131     C = ConstantVector::getSplat(4,
8132                ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
8133   }
8134   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8135   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8136                              MachinePointerInfo::getConstantPool(),
8137                              false, false, false, 16);
8138   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
8139 }
8140
8141 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) const {
8142   LLVMContext *Context = DAG.getContext();
8143   DebugLoc dl = Op.getDebugLoc();
8144   EVT VT = Op.getValueType();
8145   EVT EltVT = VT;
8146   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
8147   if (VT.isVector()) {
8148     EltVT = VT.getVectorElementType();
8149     NumElts = VT.getVectorNumElements();
8150   }
8151   Constant *C;
8152   if (EltVT == MVT::f64)
8153     C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
8154   else
8155     C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
8156   C = ConstantVector::getSplat(NumElts, C);
8157   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8158   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8159                              MachinePointerInfo::getConstantPool(),
8160                              false, false, false, 16);
8161   if (VT.isVector()) {
8162     MVT XORVT = VT.is128BitVector() ? MVT::v2i64 : MVT::v4i64;
8163     return DAG.getNode(ISD::BITCAST, dl, VT,
8164                        DAG.getNode(ISD::XOR, dl, XORVT,
8165                                    DAG.getNode(ISD::BITCAST, dl, XORVT,
8166                                                Op.getOperand(0)),
8167                                    DAG.getNode(ISD::BITCAST, dl, XORVT, Mask)));
8168   }
8169
8170   return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
8171 }
8172
8173 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const {
8174   LLVMContext *Context = DAG.getContext();
8175   SDValue Op0 = Op.getOperand(0);
8176   SDValue Op1 = Op.getOperand(1);
8177   DebugLoc dl = Op.getDebugLoc();
8178   EVT VT = Op.getValueType();
8179   EVT SrcVT = Op1.getValueType();
8180
8181   // If second operand is smaller, extend it first.
8182   if (SrcVT.bitsLT(VT)) {
8183     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
8184     SrcVT = VT;
8185   }
8186   // And if it is bigger, shrink it first.
8187   if (SrcVT.bitsGT(VT)) {
8188     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
8189     SrcVT = VT;
8190   }
8191
8192   // At this point the operands and the result should have the same
8193   // type, and that won't be f80 since that is not custom lowered.
8194
8195   // First get the sign bit of second operand.
8196   SmallVector<Constant*,4> CV;
8197   if (SrcVT == MVT::f64) {
8198     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
8199     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
8200   } else {
8201     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
8202     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8203     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8204     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8205   }
8206   Constant *C = ConstantVector::get(CV);
8207   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8208   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
8209                               MachinePointerInfo::getConstantPool(),
8210                               false, false, false, 16);
8211   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
8212
8213   // Shift sign bit right or left if the two operands have different types.
8214   if (SrcVT.bitsGT(VT)) {
8215     // Op0 is MVT::f32, Op1 is MVT::f64.
8216     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
8217     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
8218                           DAG.getConstant(32, MVT::i32));
8219     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
8220     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
8221                           DAG.getIntPtrConstant(0));
8222   }
8223
8224   // Clear first operand sign bit.
8225   CV.clear();
8226   if (VT == MVT::f64) {
8227     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
8228     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
8229   } else {
8230     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
8231     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8232     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8233     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8234   }
8235   C = ConstantVector::get(CV);
8236   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8237   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8238                               MachinePointerInfo::getConstantPool(),
8239                               false, false, false, 16);
8240   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
8241
8242   // Or the value with the sign bit.
8243   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
8244 }
8245
8246 SDValue X86TargetLowering::LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) const {
8247   SDValue N0 = Op.getOperand(0);
8248   DebugLoc dl = Op.getDebugLoc();
8249   EVT VT = Op.getValueType();
8250
8251   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
8252   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
8253                                   DAG.getConstant(1, VT));
8254   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
8255 }
8256
8257 /// Emit nodes that will be selected as "test Op0,Op0", or something
8258 /// equivalent.
8259 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
8260                                     SelectionDAG &DAG) const {
8261   DebugLoc dl = Op.getDebugLoc();
8262
8263   // CF and OF aren't always set the way we want. Determine which
8264   // of these we need.
8265   bool NeedCF = false;
8266   bool NeedOF = false;
8267   switch (X86CC) {
8268   default: break;
8269   case X86::COND_A: case X86::COND_AE:
8270   case X86::COND_B: case X86::COND_BE:
8271     NeedCF = true;
8272     break;
8273   case X86::COND_G: case X86::COND_GE:
8274   case X86::COND_L: case X86::COND_LE:
8275   case X86::COND_O: case X86::COND_NO:
8276     NeedOF = true;
8277     break;
8278   }
8279
8280   // See if we can use the EFLAGS value from the operand instead of
8281   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
8282   // we prove that the arithmetic won't overflow, we can't use OF or CF.
8283   if (Op.getResNo() != 0 || NeedOF || NeedCF)
8284     // Emit a CMP with 0, which is the TEST pattern.
8285     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8286                        DAG.getConstant(0, Op.getValueType()));
8287
8288   unsigned Opcode = 0;
8289   unsigned NumOperands = 0;
8290
8291   // Truncate operations may prevent the merge of the SETCC instruction
8292   // and the arithmetic intruction before it. Attempt to truncate the operands
8293   // of the arithmetic instruction and use a reduced bit-width instruction.
8294   bool NeedTruncation = false;
8295   SDValue ArithOp = Op;
8296   if (Op->getOpcode() == ISD::TRUNCATE && Op->hasOneUse()) {
8297     SDValue Arith = Op->getOperand(0);
8298     // Both the trunc and the arithmetic op need to have one user each.
8299     if (Arith->hasOneUse())
8300       switch (Arith.getOpcode()) {
8301         default: break;
8302         case ISD::ADD:
8303         case ISD::SUB:
8304         case ISD::AND:
8305         case ISD::OR:
8306         case ISD::XOR: {
8307           NeedTruncation = true;
8308           ArithOp = Arith;
8309         }
8310       }
8311   }
8312
8313   // NOTICE: In the code below we use ArithOp to hold the arithmetic operation
8314   // which may be the result of a CAST.  We use the variable 'Op', which is the
8315   // non-casted variable when we check for possible users.
8316   switch (ArithOp.getOpcode()) {
8317   case ISD::ADD:
8318     // Due to an isel shortcoming, be conservative if this add is likely to be
8319     // selected as part of a load-modify-store instruction. When the root node
8320     // in a match is a store, isel doesn't know how to remap non-chain non-flag
8321     // uses of other nodes in the match, such as the ADD in this case. This
8322     // leads to the ADD being left around and reselected, with the result being
8323     // two adds in the output.  Alas, even if none our users are stores, that
8324     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
8325     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
8326     // climbing the DAG back to the root, and it doesn't seem to be worth the
8327     // effort.
8328     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8329          UE = Op.getNode()->use_end(); UI != UE; ++UI)
8330       if (UI->getOpcode() != ISD::CopyToReg &&
8331           UI->getOpcode() != ISD::SETCC &&
8332           UI->getOpcode() != ISD::STORE)
8333         goto default_case;
8334
8335     if (ConstantSDNode *C =
8336         dyn_cast<ConstantSDNode>(ArithOp.getNode()->getOperand(1))) {
8337       // An add of one will be selected as an INC.
8338       if (C->getAPIntValue() == 1) {
8339         Opcode = X86ISD::INC;
8340         NumOperands = 1;
8341         break;
8342       }
8343
8344       // An add of negative one (subtract of one) will be selected as a DEC.
8345       if (C->getAPIntValue().isAllOnesValue()) {
8346         Opcode = X86ISD::DEC;
8347         NumOperands = 1;
8348         break;
8349       }
8350     }
8351
8352     // Otherwise use a regular EFLAGS-setting add.
8353     Opcode = X86ISD::ADD;
8354     NumOperands = 2;
8355     break;
8356   case ISD::AND: {
8357     // If the primary and result isn't used, don't bother using X86ISD::AND,
8358     // because a TEST instruction will be better.
8359     bool NonFlagUse = false;
8360     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8361            UE = Op.getNode()->use_end(); UI != UE; ++UI) {
8362       SDNode *User = *UI;
8363       unsigned UOpNo = UI.getOperandNo();
8364       if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
8365         // Look pass truncate.
8366         UOpNo = User->use_begin().getOperandNo();
8367         User = *User->use_begin();
8368       }
8369
8370       if (User->getOpcode() != ISD::BRCOND &&
8371           User->getOpcode() != ISD::SETCC &&
8372           !(User->getOpcode() == ISD::SELECT && UOpNo == 0)) {
8373         NonFlagUse = true;
8374         break;
8375       }
8376     }
8377
8378     if (!NonFlagUse)
8379       break;
8380   }
8381     // FALL THROUGH
8382   case ISD::SUB:
8383   case ISD::OR:
8384   case ISD::XOR:
8385     // Due to the ISEL shortcoming noted above, be conservative if this op is
8386     // likely to be selected as part of a load-modify-store instruction.
8387     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8388            UE = Op.getNode()->use_end(); UI != UE; ++UI)
8389       if (UI->getOpcode() == ISD::STORE)
8390         goto default_case;
8391
8392     // Otherwise use a regular EFLAGS-setting instruction.
8393     switch (ArithOp.getOpcode()) {
8394     default: llvm_unreachable("unexpected operator!");
8395     case ISD::SUB: Opcode = X86ISD::SUB; break;
8396     case ISD::OR:  Opcode = X86ISD::OR;  break;
8397     case ISD::XOR: Opcode = X86ISD::XOR; break;
8398     case ISD::AND: Opcode = X86ISD::AND; break;
8399     }
8400
8401     NumOperands = 2;
8402     break;
8403   case X86ISD::ADD:
8404   case X86ISD::SUB:
8405   case X86ISD::INC:
8406   case X86ISD::DEC:
8407   case X86ISD::OR:
8408   case X86ISD::XOR:
8409   case X86ISD::AND:
8410     return SDValue(Op.getNode(), 1);
8411   default:
8412   default_case:
8413     break;
8414   }
8415
8416   // If we found that truncation is beneficial, perform the truncation and
8417   // update 'Op'.
8418   if (NeedTruncation) {
8419     EVT VT = Op.getValueType();
8420     SDValue WideVal = Op->getOperand(0);
8421     EVT WideVT = WideVal.getValueType();
8422     unsigned ConvertedOp = 0;
8423     // Use a target machine opcode to prevent further DAGCombine
8424     // optimizations that may separate the arithmetic operations
8425     // from the setcc node.
8426     switch (WideVal.getOpcode()) {
8427       default: break;
8428       case ISD::ADD: ConvertedOp = X86ISD::ADD; break;
8429       case ISD::SUB: ConvertedOp = X86ISD::SUB; break;
8430       case ISD::AND: ConvertedOp = X86ISD::AND; break;
8431       case ISD::OR:  ConvertedOp = X86ISD::OR;  break;
8432       case ISD::XOR: ConvertedOp = X86ISD::XOR; break;
8433     }
8434
8435     if (ConvertedOp) {
8436       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
8437       if (TLI.isOperationLegal(WideVal.getOpcode(), WideVT)) {
8438         SDValue V0 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(0));
8439         SDValue V1 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(1));
8440         Op = DAG.getNode(ConvertedOp, dl, VT, V0, V1);
8441       }
8442     }
8443   }
8444
8445   if (Opcode == 0)
8446     // Emit a CMP with 0, which is the TEST pattern.
8447     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8448                        DAG.getConstant(0, Op.getValueType()));
8449
8450   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
8451   SmallVector<SDValue, 4> Ops;
8452   for (unsigned i = 0; i != NumOperands; ++i)
8453     Ops.push_back(Op.getOperand(i));
8454
8455   SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
8456   DAG.ReplaceAllUsesWith(Op, New);
8457   return SDValue(New.getNode(), 1);
8458 }
8459
8460 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
8461 /// equivalent.
8462 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
8463                                    SelectionDAG &DAG) const {
8464   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
8465     if (C->getAPIntValue() == 0)
8466       return EmitTest(Op0, X86CC, DAG);
8467
8468   DebugLoc dl = Op0.getDebugLoc();
8469   if ((Op0.getValueType() == MVT::i8 || Op0.getValueType() == MVT::i16 ||
8470        Op0.getValueType() == MVT::i32 || Op0.getValueType() == MVT::i64)) {
8471     // Use SUB instead of CMP to enable CSE between SUB and CMP.
8472     SDVTList VTs = DAG.getVTList(Op0.getValueType(), MVT::i32);
8473     SDValue Sub = DAG.getNode(X86ISD::SUB, dl, VTs,
8474                               Op0, Op1);
8475     return SDValue(Sub.getNode(), 1);
8476   }
8477   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
8478 }
8479
8480 /// Convert a comparison if required by the subtarget.
8481 SDValue X86TargetLowering::ConvertCmpIfNecessary(SDValue Cmp,
8482                                                  SelectionDAG &DAG) const {
8483   // If the subtarget does not support the FUCOMI instruction, floating-point
8484   // comparisons have to be converted.
8485   if (Subtarget->hasCMov() ||
8486       Cmp.getOpcode() != X86ISD::CMP ||
8487       !Cmp.getOperand(0).getValueType().isFloatingPoint() ||
8488       !Cmp.getOperand(1).getValueType().isFloatingPoint())
8489     return Cmp;
8490
8491   // The instruction selector will select an FUCOM instruction instead of
8492   // FUCOMI, which writes the comparison result to FPSW instead of EFLAGS. Hence
8493   // build an SDNode sequence that transfers the result from FPSW into EFLAGS:
8494   // (X86sahf (trunc (srl (X86fp_stsw (trunc (X86cmp ...)), 8))))
8495   DebugLoc dl = Cmp.getDebugLoc();
8496   SDValue TruncFPSW = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, Cmp);
8497   SDValue FNStSW = DAG.getNode(X86ISD::FNSTSW16r, dl, MVT::i16, TruncFPSW);
8498   SDValue Srl = DAG.getNode(ISD::SRL, dl, MVT::i16, FNStSW,
8499                             DAG.getConstant(8, MVT::i8));
8500   SDValue TruncSrl = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Srl);
8501   return DAG.getNode(X86ISD::SAHF, dl, MVT::i32, TruncSrl);
8502 }
8503
8504 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
8505 /// if it's possible.
8506 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
8507                                      DebugLoc dl, SelectionDAG &DAG) const {
8508   SDValue Op0 = And.getOperand(0);
8509   SDValue Op1 = And.getOperand(1);
8510   if (Op0.getOpcode() == ISD::TRUNCATE)
8511     Op0 = Op0.getOperand(0);
8512   if (Op1.getOpcode() == ISD::TRUNCATE)
8513     Op1 = Op1.getOperand(0);
8514
8515   SDValue LHS, RHS;
8516   if (Op1.getOpcode() == ISD::SHL)
8517     std::swap(Op0, Op1);
8518   if (Op0.getOpcode() == ISD::SHL) {
8519     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
8520       if (And00C->getZExtValue() == 1) {
8521         // If we looked past a truncate, check that it's only truncating away
8522         // known zeros.
8523         unsigned BitWidth = Op0.getValueSizeInBits();
8524         unsigned AndBitWidth = And.getValueSizeInBits();
8525         if (BitWidth > AndBitWidth) {
8526           APInt Zeros, Ones;
8527           DAG.ComputeMaskedBits(Op0, Zeros, Ones);
8528           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
8529             return SDValue();
8530         }
8531         LHS = Op1;
8532         RHS = Op0.getOperand(1);
8533       }
8534   } else if (Op1.getOpcode() == ISD::Constant) {
8535     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
8536     uint64_t AndRHSVal = AndRHS->getZExtValue();
8537     SDValue AndLHS = Op0;
8538
8539     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
8540       LHS = AndLHS.getOperand(0);
8541       RHS = AndLHS.getOperand(1);
8542     }
8543
8544     // Use BT if the immediate can't be encoded in a TEST instruction.
8545     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
8546       LHS = AndLHS;
8547       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
8548     }
8549   }
8550
8551   if (LHS.getNode()) {
8552     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
8553     // instruction.  Since the shift amount is in-range-or-undefined, we know
8554     // that doing a bittest on the i32 value is ok.  We extend to i32 because
8555     // the encoding for the i16 version is larger than the i32 version.
8556     // Also promote i16 to i32 for performance / code size reason.
8557     if (LHS.getValueType() == MVT::i8 ||
8558         LHS.getValueType() == MVT::i16)
8559       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
8560
8561     // If the operand types disagree, extend the shift amount to match.  Since
8562     // BT ignores high bits (like shifts) we can use anyextend.
8563     if (LHS.getValueType() != RHS.getValueType())
8564       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
8565
8566     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
8567     unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
8568     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8569                        DAG.getConstant(Cond, MVT::i8), BT);
8570   }
8571
8572   return SDValue();
8573 }
8574
8575 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
8576
8577   if (Op.getValueType().isVector()) return LowerVSETCC(Op, DAG);
8578
8579   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
8580   SDValue Op0 = Op.getOperand(0);
8581   SDValue Op1 = Op.getOperand(1);
8582   DebugLoc dl = Op.getDebugLoc();
8583   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
8584
8585   // Optimize to BT if possible.
8586   // Lower (X & (1 << N)) == 0 to BT(X, N).
8587   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
8588   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
8589   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
8590       Op1.getOpcode() == ISD::Constant &&
8591       cast<ConstantSDNode>(Op1)->isNullValue() &&
8592       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8593     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
8594     if (NewSetCC.getNode())
8595       return NewSetCC;
8596   }
8597
8598   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
8599   // these.
8600   if (Op1.getOpcode() == ISD::Constant &&
8601       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
8602        cast<ConstantSDNode>(Op1)->isNullValue()) &&
8603       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8604
8605     // If the input is a setcc, then reuse the input setcc or use a new one with
8606     // the inverted condition.
8607     if (Op0.getOpcode() == X86ISD::SETCC) {
8608       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
8609       bool Invert = (CC == ISD::SETNE) ^
8610         cast<ConstantSDNode>(Op1)->isNullValue();
8611       if (!Invert) return Op0;
8612
8613       CCode = X86::GetOppositeBranchCondition(CCode);
8614       return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8615                          DAG.getConstant(CCode, MVT::i8), Op0.getOperand(1));
8616     }
8617   }
8618
8619   bool isFP = Op1.getValueType().isFloatingPoint();
8620   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
8621   if (X86CC == X86::COND_INVALID)
8622     return SDValue();
8623
8624   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, DAG);
8625   EFLAGS = ConvertCmpIfNecessary(EFLAGS, DAG);
8626   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8627                      DAG.getConstant(X86CC, MVT::i8), EFLAGS);
8628 }
8629
8630 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
8631 // ones, and then concatenate the result back.
8632 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
8633   EVT VT = Op.getValueType();
8634
8635   assert(VT.is256BitVector() && Op.getOpcode() == ISD::SETCC &&
8636          "Unsupported value type for operation");
8637
8638   unsigned NumElems = VT.getVectorNumElements();
8639   DebugLoc dl = Op.getDebugLoc();
8640   SDValue CC = Op.getOperand(2);
8641
8642   // Extract the LHS vectors
8643   SDValue LHS = Op.getOperand(0);
8644   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
8645   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
8646
8647   // Extract the RHS vectors
8648   SDValue RHS = Op.getOperand(1);
8649   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
8650   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
8651
8652   // Issue the operation on the smaller types and concatenate the result back
8653   MVT EltVT = VT.getVectorElementType().getSimpleVT();
8654   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
8655   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
8656                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
8657                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
8658 }
8659
8660
8661 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) const {
8662   SDValue Cond;
8663   SDValue Op0 = Op.getOperand(0);
8664   SDValue Op1 = Op.getOperand(1);
8665   SDValue CC = Op.getOperand(2);
8666   EVT VT = Op.getValueType();
8667   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
8668   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
8669   DebugLoc dl = Op.getDebugLoc();
8670
8671   if (isFP) {
8672 #ifndef NDEBUG
8673     EVT EltVT = Op0.getValueType().getVectorElementType();
8674     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
8675 #endif
8676
8677     unsigned SSECC;
8678     bool Swap = false;
8679
8680     // SSE Condition code mapping:
8681     //  0 - EQ
8682     //  1 - LT
8683     //  2 - LE
8684     //  3 - UNORD
8685     //  4 - NEQ
8686     //  5 - NLT
8687     //  6 - NLE
8688     //  7 - ORD
8689     switch (SetCCOpcode) {
8690     default: llvm_unreachable("Unexpected SETCC condition");
8691     case ISD::SETOEQ:
8692     case ISD::SETEQ:  SSECC = 0; break;
8693     case ISD::SETOGT:
8694     case ISD::SETGT: Swap = true; // Fallthrough
8695     case ISD::SETLT:
8696     case ISD::SETOLT: SSECC = 1; break;
8697     case ISD::SETOGE:
8698     case ISD::SETGE: Swap = true; // Fallthrough
8699     case ISD::SETLE:
8700     case ISD::SETOLE: SSECC = 2; break;
8701     case ISD::SETUO:  SSECC = 3; break;
8702     case ISD::SETUNE:
8703     case ISD::SETNE:  SSECC = 4; break;
8704     case ISD::SETULE: Swap = true; // Fallthrough
8705     case ISD::SETUGE: SSECC = 5; break;
8706     case ISD::SETULT: Swap = true; // Fallthrough
8707     case ISD::SETUGT: SSECC = 6; break;
8708     case ISD::SETO:   SSECC = 7; break;
8709     case ISD::SETUEQ:
8710     case ISD::SETONE: SSECC = 8; break;
8711     }
8712     if (Swap)
8713       std::swap(Op0, Op1);
8714
8715     // In the two special cases we can't handle, emit two comparisons.
8716     if (SSECC == 8) {
8717       unsigned CC0, CC1;
8718       unsigned CombineOpc;
8719       if (SetCCOpcode == ISD::SETUEQ) {
8720         CC0 = 3; CC1 = 0; CombineOpc = ISD::OR;
8721       } else {
8722         assert(SetCCOpcode == ISD::SETONE);
8723         CC0 = 7; CC1 = 4; CombineOpc = ISD::AND;
8724       }
8725
8726       SDValue Cmp0 = DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8727                                  DAG.getConstant(CC0, MVT::i8));
8728       SDValue Cmp1 = DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8729                                  DAG.getConstant(CC1, MVT::i8));
8730       return DAG.getNode(CombineOpc, dl, VT, Cmp0, Cmp1);
8731     }
8732     // Handle all other FP comparisons here.
8733     return DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8734                        DAG.getConstant(SSECC, MVT::i8));
8735   }
8736
8737   // Break 256-bit integer vector compare into smaller ones.
8738   if (VT.is256BitVector() && !Subtarget->hasAVX2())
8739     return Lower256IntVSETCC(Op, DAG);
8740
8741   // We are handling one of the integer comparisons here.  Since SSE only has
8742   // GT and EQ comparisons for integer, swapping operands and multiple
8743   // operations may be required for some comparisons.
8744   unsigned Opc;
8745   bool Swap = false, Invert = false, FlipSigns = false;
8746
8747   switch (SetCCOpcode) {
8748   default: llvm_unreachable("Unexpected SETCC condition");
8749   case ISD::SETNE:  Invert = true;
8750   case ISD::SETEQ:  Opc = X86ISD::PCMPEQ; break;
8751   case ISD::SETLT:  Swap = true;
8752   case ISD::SETGT:  Opc = X86ISD::PCMPGT; break;
8753   case ISD::SETGE:  Swap = true;
8754   case ISD::SETLE:  Opc = X86ISD::PCMPGT; Invert = true; break;
8755   case ISD::SETULT: Swap = true;
8756   case ISD::SETUGT: Opc = X86ISD::PCMPGT; FlipSigns = true; break;
8757   case ISD::SETUGE: Swap = true;
8758   case ISD::SETULE: Opc = X86ISD::PCMPGT; FlipSigns = true; Invert = true; break;
8759   }
8760   if (Swap)
8761     std::swap(Op0, Op1);
8762
8763   // Check that the operation in question is available (most are plain SSE2,
8764   // but PCMPGTQ and PCMPEQQ have different requirements).
8765   if (VT == MVT::v2i64) {
8766     if (Opc == X86ISD::PCMPGT && !Subtarget->hasSSE42())
8767       return SDValue();
8768     if (Opc == X86ISD::PCMPEQ && !Subtarget->hasSSE41())
8769       return SDValue();
8770   }
8771
8772   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
8773   // bits of the inputs before performing those operations.
8774   if (FlipSigns) {
8775     EVT EltVT = VT.getVectorElementType();
8776     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
8777                                       EltVT);
8778     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
8779     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
8780                                     SignBits.size());
8781     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
8782     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
8783   }
8784
8785   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
8786
8787   // If the logical-not of the result is required, perform that now.
8788   if (Invert)
8789     Result = DAG.getNOT(dl, Result, VT);
8790
8791   return Result;
8792 }
8793
8794 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
8795 static bool isX86LogicalCmp(SDValue Op) {
8796   unsigned Opc = Op.getNode()->getOpcode();
8797   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI ||
8798       Opc == X86ISD::SAHF)
8799     return true;
8800   if (Op.getResNo() == 1 &&
8801       (Opc == X86ISD::ADD ||
8802        Opc == X86ISD::SUB ||
8803        Opc == X86ISD::ADC ||
8804        Opc == X86ISD::SBB ||
8805        Opc == X86ISD::SMUL ||
8806        Opc == X86ISD::UMUL ||
8807        Opc == X86ISD::INC ||
8808        Opc == X86ISD::DEC ||
8809        Opc == X86ISD::OR ||
8810        Opc == X86ISD::XOR ||
8811        Opc == X86ISD::AND))
8812     return true;
8813
8814   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
8815     return true;
8816
8817   return false;
8818 }
8819
8820 static bool isZero(SDValue V) {
8821   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8822   return C && C->isNullValue();
8823 }
8824
8825 static bool isAllOnes(SDValue V) {
8826   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8827   return C && C->isAllOnesValue();
8828 }
8829
8830 static bool isTruncWithZeroHighBitsInput(SDValue V, SelectionDAG &DAG) {
8831   if (V.getOpcode() != ISD::TRUNCATE)
8832     return false;
8833
8834   SDValue VOp0 = V.getOperand(0);
8835   unsigned InBits = VOp0.getValueSizeInBits();
8836   unsigned Bits = V.getValueSizeInBits();
8837   return DAG.MaskedValueIsZero(VOp0, APInt::getHighBitsSet(InBits,InBits-Bits));
8838 }
8839
8840 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
8841   bool addTest = true;
8842   SDValue Cond  = Op.getOperand(0);
8843   SDValue Op1 = Op.getOperand(1);
8844   SDValue Op2 = Op.getOperand(2);
8845   DebugLoc DL = Op.getDebugLoc();
8846   SDValue CC;
8847
8848   if (Cond.getOpcode() == ISD::SETCC) {
8849     SDValue NewCond = LowerSETCC(Cond, DAG);
8850     if (NewCond.getNode())
8851       Cond = NewCond;
8852   }
8853
8854   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
8855   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
8856   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
8857   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
8858   if (Cond.getOpcode() == X86ISD::SETCC &&
8859       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
8860       isZero(Cond.getOperand(1).getOperand(1))) {
8861     SDValue Cmp = Cond.getOperand(1);
8862
8863     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
8864
8865     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
8866         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
8867       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
8868
8869       SDValue CmpOp0 = Cmp.getOperand(0);
8870       // Apply further optimizations for special cases
8871       // (select (x != 0), -1, 0) -> neg & sbb
8872       // (select (x == 0), 0, -1) -> neg & sbb
8873       if (ConstantSDNode *YC = dyn_cast<ConstantSDNode>(Y))
8874         if (YC->isNullValue() &&
8875             (isAllOnes(Op1) == (CondCode == X86::COND_NE))) {
8876           SDVTList VTs = DAG.getVTList(CmpOp0.getValueType(), MVT::i32);
8877           SDValue Neg = DAG.getNode(X86ISD::SUB, DL, VTs,
8878                                     DAG.getConstant(0, CmpOp0.getValueType()),
8879                                     CmpOp0);
8880           SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8881                                     DAG.getConstant(X86::COND_B, MVT::i8),
8882                                     SDValue(Neg.getNode(), 1));
8883           return Res;
8884         }
8885
8886       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
8887                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
8888       Cmp = ConvertCmpIfNecessary(Cmp, DAG);
8889
8890       SDValue Res =   // Res = 0 or -1.
8891         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8892                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
8893
8894       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
8895         Res = DAG.getNOT(DL, Res, Res.getValueType());
8896
8897       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
8898       if (N2C == 0 || !N2C->isNullValue())
8899         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
8900       return Res;
8901     }
8902   }
8903
8904   // Look past (and (setcc_carry (cmp ...)), 1).
8905   if (Cond.getOpcode() == ISD::AND &&
8906       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8907     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8908     if (C && C->getAPIntValue() == 1)
8909       Cond = Cond.getOperand(0);
8910   }
8911
8912   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8913   // setting operand in place of the X86ISD::SETCC.
8914   unsigned CondOpcode = Cond.getOpcode();
8915   if (CondOpcode == X86ISD::SETCC ||
8916       CondOpcode == X86ISD::SETCC_CARRY) {
8917     CC = Cond.getOperand(0);
8918
8919     SDValue Cmp = Cond.getOperand(1);
8920     unsigned Opc = Cmp.getOpcode();
8921     EVT VT = Op.getValueType();
8922
8923     bool IllegalFPCMov = false;
8924     if (VT.isFloatingPoint() && !VT.isVector() &&
8925         !isScalarFPTypeInSSEReg(VT))  // FPStack?
8926       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
8927
8928     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
8929         Opc == X86ISD::BT) { // FIXME
8930       Cond = Cmp;
8931       addTest = false;
8932     }
8933   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8934              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8935              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8936               Cond.getOperand(0).getValueType() != MVT::i8)) {
8937     SDValue LHS = Cond.getOperand(0);
8938     SDValue RHS = Cond.getOperand(1);
8939     unsigned X86Opcode;
8940     unsigned X86Cond;
8941     SDVTList VTs;
8942     switch (CondOpcode) {
8943     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8944     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8945     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8946     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8947     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8948     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8949     default: llvm_unreachable("unexpected overflowing operator");
8950     }
8951     if (CondOpcode == ISD::UMULO)
8952       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8953                           MVT::i32);
8954     else
8955       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8956
8957     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
8958
8959     if (CondOpcode == ISD::UMULO)
8960       Cond = X86Op.getValue(2);
8961     else
8962       Cond = X86Op.getValue(1);
8963
8964     CC = DAG.getConstant(X86Cond, MVT::i8);
8965     addTest = false;
8966   }
8967
8968   if (addTest) {
8969     // Look pass the truncate if the high bits are known zero.
8970     if (isTruncWithZeroHighBitsInput(Cond, DAG))
8971         Cond = Cond.getOperand(0);
8972
8973     // We know the result of AND is compared against zero. Try to match
8974     // it to BT.
8975     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8976       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
8977       if (NewSetCC.getNode()) {
8978         CC = NewSetCC.getOperand(0);
8979         Cond = NewSetCC.getOperand(1);
8980         addTest = false;
8981       }
8982     }
8983   }
8984
8985   if (addTest) {
8986     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8987     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8988   }
8989
8990   // a <  b ? -1 :  0 -> RES = ~setcc_carry
8991   // a <  b ?  0 : -1 -> RES = setcc_carry
8992   // a >= b ? -1 :  0 -> RES = setcc_carry
8993   // a >= b ?  0 : -1 -> RES = ~setcc_carry
8994   if (Cond.getOpcode() == X86ISD::SUB) {
8995     Cond = ConvertCmpIfNecessary(Cond, DAG);
8996     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
8997
8998     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
8999         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
9000       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
9001                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
9002       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
9003         return DAG.getNOT(DL, Res, Res.getValueType());
9004       return Res;
9005     }
9006   }
9007
9008   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
9009   // condition is true.
9010   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
9011   SDValue Ops[] = { Op2, Op1, CC, Cond };
9012   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops, array_lengthof(Ops));
9013 }
9014
9015 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
9016 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
9017 // from the AND / OR.
9018 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
9019   Opc = Op.getOpcode();
9020   if (Opc != ISD::OR && Opc != ISD::AND)
9021     return false;
9022   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
9023           Op.getOperand(0).hasOneUse() &&
9024           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
9025           Op.getOperand(1).hasOneUse());
9026 }
9027
9028 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
9029 // 1 and that the SETCC node has a single use.
9030 static bool isXor1OfSetCC(SDValue Op) {
9031   if (Op.getOpcode() != ISD::XOR)
9032     return false;
9033   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
9034   if (N1C && N1C->getAPIntValue() == 1) {
9035     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
9036       Op.getOperand(0).hasOneUse();
9037   }
9038   return false;
9039 }
9040
9041 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
9042   bool addTest = true;
9043   SDValue Chain = Op.getOperand(0);
9044   SDValue Cond  = Op.getOperand(1);
9045   SDValue Dest  = Op.getOperand(2);
9046   DebugLoc dl = Op.getDebugLoc();
9047   SDValue CC;
9048   bool Inverted = false;
9049
9050   if (Cond.getOpcode() == ISD::SETCC) {
9051     // Check for setcc([su]{add,sub,mul}o == 0).
9052     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
9053         isa<ConstantSDNode>(Cond.getOperand(1)) &&
9054         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
9055         Cond.getOperand(0).getResNo() == 1 &&
9056         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
9057          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
9058          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
9059          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
9060          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
9061          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
9062       Inverted = true;
9063       Cond = Cond.getOperand(0);
9064     } else {
9065       SDValue NewCond = LowerSETCC(Cond, DAG);
9066       if (NewCond.getNode())
9067         Cond = NewCond;
9068     }
9069   }
9070 #if 0
9071   // FIXME: LowerXALUO doesn't handle these!!
9072   else if (Cond.getOpcode() == X86ISD::ADD  ||
9073            Cond.getOpcode() == X86ISD::SUB  ||
9074            Cond.getOpcode() == X86ISD::SMUL ||
9075            Cond.getOpcode() == X86ISD::UMUL)
9076     Cond = LowerXALUO(Cond, DAG);
9077 #endif
9078
9079   // Look pass (and (setcc_carry (cmp ...)), 1).
9080   if (Cond.getOpcode() == ISD::AND &&
9081       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
9082     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
9083     if (C && C->getAPIntValue() == 1)
9084       Cond = Cond.getOperand(0);
9085   }
9086
9087   // If condition flag is set by a X86ISD::CMP, then use it as the condition
9088   // setting operand in place of the X86ISD::SETCC.
9089   unsigned CondOpcode = Cond.getOpcode();
9090   if (CondOpcode == X86ISD::SETCC ||
9091       CondOpcode == X86ISD::SETCC_CARRY) {
9092     CC = Cond.getOperand(0);
9093
9094     SDValue Cmp = Cond.getOperand(1);
9095     unsigned Opc = Cmp.getOpcode();
9096     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
9097     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
9098       Cond = Cmp;
9099       addTest = false;
9100     } else {
9101       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
9102       default: break;
9103       case X86::COND_O:
9104       case X86::COND_B:
9105         // These can only come from an arithmetic instruction with overflow,
9106         // e.g. SADDO, UADDO.
9107         Cond = Cond.getNode()->getOperand(1);
9108         addTest = false;
9109         break;
9110       }
9111     }
9112   }
9113   CondOpcode = Cond.getOpcode();
9114   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
9115       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
9116       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
9117        Cond.getOperand(0).getValueType() != MVT::i8)) {
9118     SDValue LHS = Cond.getOperand(0);
9119     SDValue RHS = Cond.getOperand(1);
9120     unsigned X86Opcode;
9121     unsigned X86Cond;
9122     SDVTList VTs;
9123     switch (CondOpcode) {
9124     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
9125     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
9126     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
9127     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
9128     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
9129     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
9130     default: llvm_unreachable("unexpected overflowing operator");
9131     }
9132     if (Inverted)
9133       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
9134     if (CondOpcode == ISD::UMULO)
9135       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
9136                           MVT::i32);
9137     else
9138       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
9139
9140     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
9141
9142     if (CondOpcode == ISD::UMULO)
9143       Cond = X86Op.getValue(2);
9144     else
9145       Cond = X86Op.getValue(1);
9146
9147     CC = DAG.getConstant(X86Cond, MVT::i8);
9148     addTest = false;
9149   } else {
9150     unsigned CondOpc;
9151     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
9152       SDValue Cmp = Cond.getOperand(0).getOperand(1);
9153       if (CondOpc == ISD::OR) {
9154         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
9155         // two branches instead of an explicit OR instruction with a
9156         // separate test.
9157         if (Cmp == Cond.getOperand(1).getOperand(1) &&
9158             isX86LogicalCmp(Cmp)) {
9159           CC = Cond.getOperand(0).getOperand(0);
9160           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
9161                               Chain, Dest, CC, Cmp);
9162           CC = Cond.getOperand(1).getOperand(0);
9163           Cond = Cmp;
9164           addTest = false;
9165         }
9166       } else { // ISD::AND
9167         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
9168         // two branches instead of an explicit AND instruction with a
9169         // separate test. However, we only do this if this block doesn't
9170         // have a fall-through edge, because this requires an explicit
9171         // jmp when the condition is false.
9172         if (Cmp == Cond.getOperand(1).getOperand(1) &&
9173             isX86LogicalCmp(Cmp) &&
9174             Op.getNode()->hasOneUse()) {
9175           X86::CondCode CCode =
9176             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
9177           CCode = X86::GetOppositeBranchCondition(CCode);
9178           CC = DAG.getConstant(CCode, MVT::i8);
9179           SDNode *User = *Op.getNode()->use_begin();
9180           // Look for an unconditional branch following this conditional branch.
9181           // We need this because we need to reverse the successors in order
9182           // to implement FCMP_OEQ.
9183           if (User->getOpcode() == ISD::BR) {
9184             SDValue FalseBB = User->getOperand(1);
9185             SDNode *NewBR =
9186               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
9187             assert(NewBR == User);
9188             (void)NewBR;
9189             Dest = FalseBB;
9190
9191             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
9192                                 Chain, Dest, CC, Cmp);
9193             X86::CondCode CCode =
9194               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
9195             CCode = X86::GetOppositeBranchCondition(CCode);
9196             CC = DAG.getConstant(CCode, MVT::i8);
9197             Cond = Cmp;
9198             addTest = false;
9199           }
9200         }
9201       }
9202     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
9203       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
9204       // It should be transformed during dag combiner except when the condition
9205       // is set by a arithmetics with overflow node.
9206       X86::CondCode CCode =
9207         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
9208       CCode = X86::GetOppositeBranchCondition(CCode);
9209       CC = DAG.getConstant(CCode, MVT::i8);
9210       Cond = Cond.getOperand(0).getOperand(1);
9211       addTest = false;
9212     } else if (Cond.getOpcode() == ISD::SETCC &&
9213                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
9214       // For FCMP_OEQ, we can emit
9215       // two branches instead of an explicit AND instruction with a
9216       // separate test. However, we only do this if this block doesn't
9217       // have a fall-through edge, because this requires an explicit
9218       // jmp when the condition is false.
9219       if (Op.getNode()->hasOneUse()) {
9220         SDNode *User = *Op.getNode()->use_begin();
9221         // Look for an unconditional branch following this conditional branch.
9222         // We need this because we need to reverse the successors in order
9223         // to implement FCMP_OEQ.
9224         if (User->getOpcode() == ISD::BR) {
9225           SDValue FalseBB = User->getOperand(1);
9226           SDNode *NewBR =
9227             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
9228           assert(NewBR == User);
9229           (void)NewBR;
9230           Dest = FalseBB;
9231
9232           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
9233                                     Cond.getOperand(0), Cond.getOperand(1));
9234           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
9235           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
9236           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
9237                               Chain, Dest, CC, Cmp);
9238           CC = DAG.getConstant(X86::COND_P, MVT::i8);
9239           Cond = Cmp;
9240           addTest = false;
9241         }
9242       }
9243     } else if (Cond.getOpcode() == ISD::SETCC &&
9244                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
9245       // For FCMP_UNE, we can emit
9246       // two branches instead of an explicit AND instruction with a
9247       // separate test. However, we only do this if this block doesn't
9248       // have a fall-through edge, because this requires an explicit
9249       // jmp when the condition is false.
9250       if (Op.getNode()->hasOneUse()) {
9251         SDNode *User = *Op.getNode()->use_begin();
9252         // Look for an unconditional branch following this conditional branch.
9253         // We need this because we need to reverse the successors in order
9254         // to implement FCMP_UNE.
9255         if (User->getOpcode() == ISD::BR) {
9256           SDValue FalseBB = User->getOperand(1);
9257           SDNode *NewBR =
9258             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
9259           assert(NewBR == User);
9260           (void)NewBR;
9261
9262           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
9263                                     Cond.getOperand(0), Cond.getOperand(1));
9264           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
9265           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
9266           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
9267                               Chain, Dest, CC, Cmp);
9268           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
9269           Cond = Cmp;
9270           addTest = false;
9271           Dest = FalseBB;
9272         }
9273       }
9274     }
9275   }
9276
9277   if (addTest) {
9278     // Look pass the truncate if the high bits are known zero.
9279     if (isTruncWithZeroHighBitsInput(Cond, DAG))
9280         Cond = Cond.getOperand(0);
9281
9282     // We know the result of AND is compared against zero. Try to match
9283     // it to BT.
9284     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
9285       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
9286       if (NewSetCC.getNode()) {
9287         CC = NewSetCC.getOperand(0);
9288         Cond = NewSetCC.getOperand(1);
9289         addTest = false;
9290       }
9291     }
9292   }
9293
9294   if (addTest) {
9295     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
9296     Cond = EmitTest(Cond, X86::COND_NE, DAG);
9297   }
9298   Cond = ConvertCmpIfNecessary(Cond, DAG);
9299   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
9300                      Chain, Dest, CC, Cond);
9301 }
9302
9303
9304 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
9305 // Calls to _alloca is needed to probe the stack when allocating more than 4k
9306 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
9307 // that the guard pages used by the OS virtual memory manager are allocated in
9308 // correct sequence.
9309 SDValue
9310 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
9311                                            SelectionDAG &DAG) const {
9312   assert((Subtarget->isTargetCygMing() || Subtarget->isTargetWindows() ||
9313           getTargetMachine().Options.EnableSegmentedStacks) &&
9314          "This should be used only on Windows targets or when segmented stacks "
9315          "are being used");
9316   assert(!Subtarget->isTargetEnvMacho() && "Not implemented");
9317   DebugLoc dl = Op.getDebugLoc();
9318
9319   // Get the inputs.
9320   SDValue Chain = Op.getOperand(0);
9321   SDValue Size  = Op.getOperand(1);
9322   // FIXME: Ensure alignment here
9323
9324   bool Is64Bit = Subtarget->is64Bit();
9325   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
9326
9327   if (getTargetMachine().Options.EnableSegmentedStacks) {
9328     MachineFunction &MF = DAG.getMachineFunction();
9329     MachineRegisterInfo &MRI = MF.getRegInfo();
9330
9331     if (Is64Bit) {
9332       // The 64 bit implementation of segmented stacks needs to clobber both r10
9333       // r11. This makes it impossible to use it along with nested parameters.
9334       const Function *F = MF.getFunction();
9335
9336       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
9337            I != E; ++I)
9338         if (I->hasNestAttr())
9339           report_fatal_error("Cannot use segmented stacks with functions that "
9340                              "have nested arguments.");
9341     }
9342
9343     const TargetRegisterClass *AddrRegClass =
9344       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
9345     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
9346     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
9347     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
9348                                 DAG.getRegister(Vreg, SPTy));
9349     SDValue Ops1[2] = { Value, Chain };
9350     return DAG.getMergeValues(Ops1, 2, dl);
9351   } else {
9352     SDValue Flag;
9353     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
9354
9355     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
9356     Flag = Chain.getValue(1);
9357     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
9358
9359     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
9360     Flag = Chain.getValue(1);
9361
9362     Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
9363
9364     SDValue Ops1[2] = { Chain.getValue(0), Chain };
9365     return DAG.getMergeValues(Ops1, 2, dl);
9366   }
9367 }
9368
9369 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
9370   MachineFunction &MF = DAG.getMachineFunction();
9371   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
9372
9373   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9374   DebugLoc DL = Op.getDebugLoc();
9375
9376   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
9377     // vastart just stores the address of the VarArgsFrameIndex slot into the
9378     // memory location argument.
9379     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9380                                    getPointerTy());
9381     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
9382                         MachinePointerInfo(SV), false, false, 0);
9383   }
9384
9385   // __va_list_tag:
9386   //   gp_offset         (0 - 6 * 8)
9387   //   fp_offset         (48 - 48 + 8 * 16)
9388   //   overflow_arg_area (point to parameters coming in memory).
9389   //   reg_save_area
9390   SmallVector<SDValue, 8> MemOps;
9391   SDValue FIN = Op.getOperand(1);
9392   // Store gp_offset
9393   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
9394                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
9395                                                MVT::i32),
9396                                FIN, MachinePointerInfo(SV), false, false, 0);
9397   MemOps.push_back(Store);
9398
9399   // Store fp_offset
9400   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9401                     FIN, DAG.getIntPtrConstant(4));
9402   Store = DAG.getStore(Op.getOperand(0), DL,
9403                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
9404                                        MVT::i32),
9405                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
9406   MemOps.push_back(Store);
9407
9408   // Store ptr to overflow_arg_area
9409   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9410                     FIN, DAG.getIntPtrConstant(4));
9411   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9412                                     getPointerTy());
9413   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
9414                        MachinePointerInfo(SV, 8),
9415                        false, false, 0);
9416   MemOps.push_back(Store);
9417
9418   // Store ptr to reg_save_area.
9419   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9420                     FIN, DAG.getIntPtrConstant(8));
9421   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
9422                                     getPointerTy());
9423   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
9424                        MachinePointerInfo(SV, 16), false, false, 0);
9425   MemOps.push_back(Store);
9426   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
9427                      &MemOps[0], MemOps.size());
9428 }
9429
9430 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
9431   assert(Subtarget->is64Bit() &&
9432          "LowerVAARG only handles 64-bit va_arg!");
9433   assert((Subtarget->isTargetLinux() ||
9434           Subtarget->isTargetDarwin()) &&
9435           "Unhandled target in LowerVAARG");
9436   assert(Op.getNode()->getNumOperands() == 4);
9437   SDValue Chain = Op.getOperand(0);
9438   SDValue SrcPtr = Op.getOperand(1);
9439   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9440   unsigned Align = Op.getConstantOperandVal(3);
9441   DebugLoc dl = Op.getDebugLoc();
9442
9443   EVT ArgVT = Op.getNode()->getValueType(0);
9444   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
9445   uint32_t ArgSize = getTargetData()->getTypeAllocSize(ArgTy);
9446   uint8_t ArgMode;
9447
9448   // Decide which area this value should be read from.
9449   // TODO: Implement the AMD64 ABI in its entirety. This simple
9450   // selection mechanism works only for the basic types.
9451   if (ArgVT == MVT::f80) {
9452     llvm_unreachable("va_arg for f80 not yet implemented");
9453   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
9454     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
9455   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
9456     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
9457   } else {
9458     llvm_unreachable("Unhandled argument type in LowerVAARG");
9459   }
9460
9461   if (ArgMode == 2) {
9462     // Sanity Check: Make sure using fp_offset makes sense.
9463     assert(!getTargetMachine().Options.UseSoftFloat &&
9464            !(DAG.getMachineFunction()
9465                 .getFunction()->hasFnAttr(Attribute::NoImplicitFloat)) &&
9466            Subtarget->hasSSE1());
9467   }
9468
9469   // Insert VAARG_64 node into the DAG
9470   // VAARG_64 returns two values: Variable Argument Address, Chain
9471   SmallVector<SDValue, 11> InstOps;
9472   InstOps.push_back(Chain);
9473   InstOps.push_back(SrcPtr);
9474   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
9475   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
9476   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
9477   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
9478   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
9479                                           VTs, &InstOps[0], InstOps.size(),
9480                                           MVT::i64,
9481                                           MachinePointerInfo(SV),
9482                                           /*Align=*/0,
9483                                           /*Volatile=*/false,
9484                                           /*ReadMem=*/true,
9485                                           /*WriteMem=*/true);
9486   Chain = VAARG.getValue(1);
9487
9488   // Load the next argument and return it
9489   return DAG.getLoad(ArgVT, dl,
9490                      Chain,
9491                      VAARG,
9492                      MachinePointerInfo(),
9493                      false, false, false, 0);
9494 }
9495
9496 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) const {
9497   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
9498   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
9499   SDValue Chain = Op.getOperand(0);
9500   SDValue DstPtr = Op.getOperand(1);
9501   SDValue SrcPtr = Op.getOperand(2);
9502   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
9503   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9504   DebugLoc DL = Op.getDebugLoc();
9505
9506   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
9507                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
9508                        false,
9509                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
9510 }
9511
9512 // getTargetVShiftNOde - Handle vector element shifts where the shift amount
9513 // may or may not be a constant. Takes immediate version of shift as input.
9514 static SDValue getTargetVShiftNode(unsigned Opc, DebugLoc dl, EVT VT,
9515                                    SDValue SrcOp, SDValue ShAmt,
9516                                    SelectionDAG &DAG) {
9517   assert(ShAmt.getValueType() == MVT::i32 && "ShAmt is not i32");
9518
9519   if (isa<ConstantSDNode>(ShAmt)) {
9520     // Constant may be a TargetConstant. Use a regular constant.
9521     uint32_t ShiftAmt = cast<ConstantSDNode>(ShAmt)->getZExtValue();
9522     switch (Opc) {
9523       default: llvm_unreachable("Unknown target vector shift node");
9524       case X86ISD::VSHLI:
9525       case X86ISD::VSRLI:
9526       case X86ISD::VSRAI:
9527         return DAG.getNode(Opc, dl, VT, SrcOp,
9528                            DAG.getConstant(ShiftAmt, MVT::i32));
9529     }
9530   }
9531
9532   // Change opcode to non-immediate version
9533   switch (Opc) {
9534     default: llvm_unreachable("Unknown target vector shift node");
9535     case X86ISD::VSHLI: Opc = X86ISD::VSHL; break;
9536     case X86ISD::VSRLI: Opc = X86ISD::VSRL; break;
9537     case X86ISD::VSRAI: Opc = X86ISD::VSRA; break;
9538   }
9539
9540   // Need to build a vector containing shift amount
9541   // Shift amount is 32-bits, but SSE instructions read 64-bit, so fill with 0
9542   SDValue ShOps[4];
9543   ShOps[0] = ShAmt;
9544   ShOps[1] = DAG.getConstant(0, MVT::i32);
9545   ShOps[2] = ShOps[3] = DAG.getUNDEF(MVT::i32);
9546   ShAmt = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, &ShOps[0], 4);
9547
9548   // The return type has to be a 128-bit type with the same element
9549   // type as the input type.
9550   MVT EltVT = VT.getVectorElementType().getSimpleVT();
9551   EVT ShVT = MVT::getVectorVT(EltVT, 128/EltVT.getSizeInBits());
9552
9553   ShAmt = DAG.getNode(ISD::BITCAST, dl, ShVT, ShAmt);
9554   return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
9555 }
9556
9557 SDValue
9558 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const {
9559   DebugLoc dl = Op.getDebugLoc();
9560   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9561   switch (IntNo) {
9562   default: return SDValue();    // Don't custom lower most intrinsics.
9563   // Comparison intrinsics.
9564   case Intrinsic::x86_sse_comieq_ss:
9565   case Intrinsic::x86_sse_comilt_ss:
9566   case Intrinsic::x86_sse_comile_ss:
9567   case Intrinsic::x86_sse_comigt_ss:
9568   case Intrinsic::x86_sse_comige_ss:
9569   case Intrinsic::x86_sse_comineq_ss:
9570   case Intrinsic::x86_sse_ucomieq_ss:
9571   case Intrinsic::x86_sse_ucomilt_ss:
9572   case Intrinsic::x86_sse_ucomile_ss:
9573   case Intrinsic::x86_sse_ucomigt_ss:
9574   case Intrinsic::x86_sse_ucomige_ss:
9575   case Intrinsic::x86_sse_ucomineq_ss:
9576   case Intrinsic::x86_sse2_comieq_sd:
9577   case Intrinsic::x86_sse2_comilt_sd:
9578   case Intrinsic::x86_sse2_comile_sd:
9579   case Intrinsic::x86_sse2_comigt_sd:
9580   case Intrinsic::x86_sse2_comige_sd:
9581   case Intrinsic::x86_sse2_comineq_sd:
9582   case Intrinsic::x86_sse2_ucomieq_sd:
9583   case Intrinsic::x86_sse2_ucomilt_sd:
9584   case Intrinsic::x86_sse2_ucomile_sd:
9585   case Intrinsic::x86_sse2_ucomigt_sd:
9586   case Intrinsic::x86_sse2_ucomige_sd:
9587   case Intrinsic::x86_sse2_ucomineq_sd: {
9588     unsigned Opc;
9589     ISD::CondCode CC;
9590     switch (IntNo) {
9591     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9592     case Intrinsic::x86_sse_comieq_ss:
9593     case Intrinsic::x86_sse2_comieq_sd:
9594       Opc = X86ISD::COMI;
9595       CC = ISD::SETEQ;
9596       break;
9597     case Intrinsic::x86_sse_comilt_ss:
9598     case Intrinsic::x86_sse2_comilt_sd:
9599       Opc = X86ISD::COMI;
9600       CC = ISD::SETLT;
9601       break;
9602     case Intrinsic::x86_sse_comile_ss:
9603     case Intrinsic::x86_sse2_comile_sd:
9604       Opc = X86ISD::COMI;
9605       CC = ISD::SETLE;
9606       break;
9607     case Intrinsic::x86_sse_comigt_ss:
9608     case Intrinsic::x86_sse2_comigt_sd:
9609       Opc = X86ISD::COMI;
9610       CC = ISD::SETGT;
9611       break;
9612     case Intrinsic::x86_sse_comige_ss:
9613     case Intrinsic::x86_sse2_comige_sd:
9614       Opc = X86ISD::COMI;
9615       CC = ISD::SETGE;
9616       break;
9617     case Intrinsic::x86_sse_comineq_ss:
9618     case Intrinsic::x86_sse2_comineq_sd:
9619       Opc = X86ISD::COMI;
9620       CC = ISD::SETNE;
9621       break;
9622     case Intrinsic::x86_sse_ucomieq_ss:
9623     case Intrinsic::x86_sse2_ucomieq_sd:
9624       Opc = X86ISD::UCOMI;
9625       CC = ISD::SETEQ;
9626       break;
9627     case Intrinsic::x86_sse_ucomilt_ss:
9628     case Intrinsic::x86_sse2_ucomilt_sd:
9629       Opc = X86ISD::UCOMI;
9630       CC = ISD::SETLT;
9631       break;
9632     case Intrinsic::x86_sse_ucomile_ss:
9633     case Intrinsic::x86_sse2_ucomile_sd:
9634       Opc = X86ISD::UCOMI;
9635       CC = ISD::SETLE;
9636       break;
9637     case Intrinsic::x86_sse_ucomigt_ss:
9638     case Intrinsic::x86_sse2_ucomigt_sd:
9639       Opc = X86ISD::UCOMI;
9640       CC = ISD::SETGT;
9641       break;
9642     case Intrinsic::x86_sse_ucomige_ss:
9643     case Intrinsic::x86_sse2_ucomige_sd:
9644       Opc = X86ISD::UCOMI;
9645       CC = ISD::SETGE;
9646       break;
9647     case Intrinsic::x86_sse_ucomineq_ss:
9648     case Intrinsic::x86_sse2_ucomineq_sd:
9649       Opc = X86ISD::UCOMI;
9650       CC = ISD::SETNE;
9651       break;
9652     }
9653
9654     SDValue LHS = Op.getOperand(1);
9655     SDValue RHS = Op.getOperand(2);
9656     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
9657     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
9658     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
9659     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
9660                                 DAG.getConstant(X86CC, MVT::i8), Cond);
9661     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9662   }
9663
9664   // Arithmetic intrinsics.
9665   case Intrinsic::x86_sse2_pmulu_dq:
9666   case Intrinsic::x86_avx2_pmulu_dq:
9667     return DAG.getNode(X86ISD::PMULUDQ, dl, Op.getValueType(),
9668                        Op.getOperand(1), Op.getOperand(2));
9669
9670   // SSE3/AVX horizontal add/sub intrinsics
9671   case Intrinsic::x86_sse3_hadd_ps:
9672   case Intrinsic::x86_sse3_hadd_pd:
9673   case Intrinsic::x86_avx_hadd_ps_256:
9674   case Intrinsic::x86_avx_hadd_pd_256:
9675   case Intrinsic::x86_sse3_hsub_ps:
9676   case Intrinsic::x86_sse3_hsub_pd:
9677   case Intrinsic::x86_avx_hsub_ps_256:
9678   case Intrinsic::x86_avx_hsub_pd_256:
9679   case Intrinsic::x86_ssse3_phadd_w_128:
9680   case Intrinsic::x86_ssse3_phadd_d_128:
9681   case Intrinsic::x86_avx2_phadd_w:
9682   case Intrinsic::x86_avx2_phadd_d:
9683   case Intrinsic::x86_ssse3_phsub_w_128:
9684   case Intrinsic::x86_ssse3_phsub_d_128:
9685   case Intrinsic::x86_avx2_phsub_w:
9686   case Intrinsic::x86_avx2_phsub_d: {
9687     unsigned Opcode;
9688     switch (IntNo) {
9689     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9690     case Intrinsic::x86_sse3_hadd_ps:
9691     case Intrinsic::x86_sse3_hadd_pd:
9692     case Intrinsic::x86_avx_hadd_ps_256:
9693     case Intrinsic::x86_avx_hadd_pd_256:
9694       Opcode = X86ISD::FHADD;
9695       break;
9696     case Intrinsic::x86_sse3_hsub_ps:
9697     case Intrinsic::x86_sse3_hsub_pd:
9698     case Intrinsic::x86_avx_hsub_ps_256:
9699     case Intrinsic::x86_avx_hsub_pd_256:
9700       Opcode = X86ISD::FHSUB;
9701       break;
9702     case Intrinsic::x86_ssse3_phadd_w_128:
9703     case Intrinsic::x86_ssse3_phadd_d_128:
9704     case Intrinsic::x86_avx2_phadd_w:
9705     case Intrinsic::x86_avx2_phadd_d:
9706       Opcode = X86ISD::HADD;
9707       break;
9708     case Intrinsic::x86_ssse3_phsub_w_128:
9709     case Intrinsic::x86_ssse3_phsub_d_128:
9710     case Intrinsic::x86_avx2_phsub_w:
9711     case Intrinsic::x86_avx2_phsub_d:
9712       Opcode = X86ISD::HSUB;
9713       break;
9714     }
9715     return DAG.getNode(Opcode, dl, Op.getValueType(),
9716                        Op.getOperand(1), Op.getOperand(2));
9717   }
9718
9719   // AVX2 variable shift intrinsics
9720   case Intrinsic::x86_avx2_psllv_d:
9721   case Intrinsic::x86_avx2_psllv_q:
9722   case Intrinsic::x86_avx2_psllv_d_256:
9723   case Intrinsic::x86_avx2_psllv_q_256:
9724   case Intrinsic::x86_avx2_psrlv_d:
9725   case Intrinsic::x86_avx2_psrlv_q:
9726   case Intrinsic::x86_avx2_psrlv_d_256:
9727   case Intrinsic::x86_avx2_psrlv_q_256:
9728   case Intrinsic::x86_avx2_psrav_d:
9729   case Intrinsic::x86_avx2_psrav_d_256: {
9730     unsigned Opcode;
9731     switch (IntNo) {
9732     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9733     case Intrinsic::x86_avx2_psllv_d:
9734     case Intrinsic::x86_avx2_psllv_q:
9735     case Intrinsic::x86_avx2_psllv_d_256:
9736     case Intrinsic::x86_avx2_psllv_q_256:
9737       Opcode = ISD::SHL;
9738       break;
9739     case Intrinsic::x86_avx2_psrlv_d:
9740     case Intrinsic::x86_avx2_psrlv_q:
9741     case Intrinsic::x86_avx2_psrlv_d_256:
9742     case Intrinsic::x86_avx2_psrlv_q_256:
9743       Opcode = ISD::SRL;
9744       break;
9745     case Intrinsic::x86_avx2_psrav_d:
9746     case Intrinsic::x86_avx2_psrav_d_256:
9747       Opcode = ISD::SRA;
9748       break;
9749     }
9750     return DAG.getNode(Opcode, dl, Op.getValueType(),
9751                        Op.getOperand(1), Op.getOperand(2));
9752   }
9753
9754   case Intrinsic::x86_ssse3_pshuf_b_128:
9755   case Intrinsic::x86_avx2_pshuf_b:
9756     return DAG.getNode(X86ISD::PSHUFB, dl, Op.getValueType(),
9757                        Op.getOperand(1), Op.getOperand(2));
9758
9759   case Intrinsic::x86_ssse3_psign_b_128:
9760   case Intrinsic::x86_ssse3_psign_w_128:
9761   case Intrinsic::x86_ssse3_psign_d_128:
9762   case Intrinsic::x86_avx2_psign_b:
9763   case Intrinsic::x86_avx2_psign_w:
9764   case Intrinsic::x86_avx2_psign_d:
9765     return DAG.getNode(X86ISD::PSIGN, dl, Op.getValueType(),
9766                        Op.getOperand(1), Op.getOperand(2));
9767
9768   case Intrinsic::x86_sse41_insertps:
9769     return DAG.getNode(X86ISD::INSERTPS, dl, Op.getValueType(),
9770                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
9771
9772   case Intrinsic::x86_avx_vperm2f128_ps_256:
9773   case Intrinsic::x86_avx_vperm2f128_pd_256:
9774   case Intrinsic::x86_avx_vperm2f128_si_256:
9775   case Intrinsic::x86_avx2_vperm2i128:
9776     return DAG.getNode(X86ISD::VPERM2X128, dl, Op.getValueType(),
9777                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
9778
9779   case Intrinsic::x86_avx2_permd:
9780   case Intrinsic::x86_avx2_permps:
9781     // Operands intentionally swapped. Mask is last operand to intrinsic,
9782     // but second operand for node/intruction.
9783     return DAG.getNode(X86ISD::VPERMV, dl, Op.getValueType(),
9784                        Op.getOperand(2), Op.getOperand(1));
9785
9786   // ptest and testp intrinsics. The intrinsic these come from are designed to
9787   // return an integer value, not just an instruction so lower it to the ptest
9788   // or testp pattern and a setcc for the result.
9789   case Intrinsic::x86_sse41_ptestz:
9790   case Intrinsic::x86_sse41_ptestc:
9791   case Intrinsic::x86_sse41_ptestnzc:
9792   case Intrinsic::x86_avx_ptestz_256:
9793   case Intrinsic::x86_avx_ptestc_256:
9794   case Intrinsic::x86_avx_ptestnzc_256:
9795   case Intrinsic::x86_avx_vtestz_ps:
9796   case Intrinsic::x86_avx_vtestc_ps:
9797   case Intrinsic::x86_avx_vtestnzc_ps:
9798   case Intrinsic::x86_avx_vtestz_pd:
9799   case Intrinsic::x86_avx_vtestc_pd:
9800   case Intrinsic::x86_avx_vtestnzc_pd:
9801   case Intrinsic::x86_avx_vtestz_ps_256:
9802   case Intrinsic::x86_avx_vtestc_ps_256:
9803   case Intrinsic::x86_avx_vtestnzc_ps_256:
9804   case Intrinsic::x86_avx_vtestz_pd_256:
9805   case Intrinsic::x86_avx_vtestc_pd_256:
9806   case Intrinsic::x86_avx_vtestnzc_pd_256: {
9807     bool IsTestPacked = false;
9808     unsigned X86CC;
9809     switch (IntNo) {
9810     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
9811     case Intrinsic::x86_avx_vtestz_ps:
9812     case Intrinsic::x86_avx_vtestz_pd:
9813     case Intrinsic::x86_avx_vtestz_ps_256:
9814     case Intrinsic::x86_avx_vtestz_pd_256:
9815       IsTestPacked = true; // Fallthrough
9816     case Intrinsic::x86_sse41_ptestz:
9817     case Intrinsic::x86_avx_ptestz_256:
9818       // ZF = 1
9819       X86CC = X86::COND_E;
9820       break;
9821     case Intrinsic::x86_avx_vtestc_ps:
9822     case Intrinsic::x86_avx_vtestc_pd:
9823     case Intrinsic::x86_avx_vtestc_ps_256:
9824     case Intrinsic::x86_avx_vtestc_pd_256:
9825       IsTestPacked = true; // Fallthrough
9826     case Intrinsic::x86_sse41_ptestc:
9827     case Intrinsic::x86_avx_ptestc_256:
9828       // CF = 1
9829       X86CC = X86::COND_B;
9830       break;
9831     case Intrinsic::x86_avx_vtestnzc_ps:
9832     case Intrinsic::x86_avx_vtestnzc_pd:
9833     case Intrinsic::x86_avx_vtestnzc_ps_256:
9834     case Intrinsic::x86_avx_vtestnzc_pd_256:
9835       IsTestPacked = true; // Fallthrough
9836     case Intrinsic::x86_sse41_ptestnzc:
9837     case Intrinsic::x86_avx_ptestnzc_256:
9838       // ZF and CF = 0
9839       X86CC = X86::COND_A;
9840       break;
9841     }
9842
9843     SDValue LHS = Op.getOperand(1);
9844     SDValue RHS = Op.getOperand(2);
9845     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
9846     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
9847     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
9848     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
9849     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9850   }
9851
9852   // SSE/AVX shift intrinsics
9853   case Intrinsic::x86_sse2_psll_w:
9854   case Intrinsic::x86_sse2_psll_d:
9855   case Intrinsic::x86_sse2_psll_q:
9856   case Intrinsic::x86_avx2_psll_w:
9857   case Intrinsic::x86_avx2_psll_d:
9858   case Intrinsic::x86_avx2_psll_q:
9859   case Intrinsic::x86_sse2_psrl_w:
9860   case Intrinsic::x86_sse2_psrl_d:
9861   case Intrinsic::x86_sse2_psrl_q:
9862   case Intrinsic::x86_avx2_psrl_w:
9863   case Intrinsic::x86_avx2_psrl_d:
9864   case Intrinsic::x86_avx2_psrl_q:
9865   case Intrinsic::x86_sse2_psra_w:
9866   case Intrinsic::x86_sse2_psra_d:
9867   case Intrinsic::x86_avx2_psra_w:
9868   case Intrinsic::x86_avx2_psra_d: {
9869     unsigned Opcode;
9870     switch (IntNo) {
9871     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9872     case Intrinsic::x86_sse2_psll_w:
9873     case Intrinsic::x86_sse2_psll_d:
9874     case Intrinsic::x86_sse2_psll_q:
9875     case Intrinsic::x86_avx2_psll_w:
9876     case Intrinsic::x86_avx2_psll_d:
9877     case Intrinsic::x86_avx2_psll_q:
9878       Opcode = X86ISD::VSHL;
9879       break;
9880     case Intrinsic::x86_sse2_psrl_w:
9881     case Intrinsic::x86_sse2_psrl_d:
9882     case Intrinsic::x86_sse2_psrl_q:
9883     case Intrinsic::x86_avx2_psrl_w:
9884     case Intrinsic::x86_avx2_psrl_d:
9885     case Intrinsic::x86_avx2_psrl_q:
9886       Opcode = X86ISD::VSRL;
9887       break;
9888     case Intrinsic::x86_sse2_psra_w:
9889     case Intrinsic::x86_sse2_psra_d:
9890     case Intrinsic::x86_avx2_psra_w:
9891     case Intrinsic::x86_avx2_psra_d:
9892       Opcode = X86ISD::VSRA;
9893       break;
9894     }
9895     return DAG.getNode(Opcode, dl, Op.getValueType(),
9896                        Op.getOperand(1), Op.getOperand(2));
9897   }
9898
9899   // SSE/AVX immediate shift intrinsics
9900   case Intrinsic::x86_sse2_pslli_w:
9901   case Intrinsic::x86_sse2_pslli_d:
9902   case Intrinsic::x86_sse2_pslli_q:
9903   case Intrinsic::x86_avx2_pslli_w:
9904   case Intrinsic::x86_avx2_pslli_d:
9905   case Intrinsic::x86_avx2_pslli_q:
9906   case Intrinsic::x86_sse2_psrli_w:
9907   case Intrinsic::x86_sse2_psrli_d:
9908   case Intrinsic::x86_sse2_psrli_q:
9909   case Intrinsic::x86_avx2_psrli_w:
9910   case Intrinsic::x86_avx2_psrli_d:
9911   case Intrinsic::x86_avx2_psrli_q:
9912   case Intrinsic::x86_sse2_psrai_w:
9913   case Intrinsic::x86_sse2_psrai_d:
9914   case Intrinsic::x86_avx2_psrai_w:
9915   case Intrinsic::x86_avx2_psrai_d: {
9916     unsigned Opcode;
9917     switch (IntNo) {
9918     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9919     case Intrinsic::x86_sse2_pslli_w:
9920     case Intrinsic::x86_sse2_pslli_d:
9921     case Intrinsic::x86_sse2_pslli_q:
9922     case Intrinsic::x86_avx2_pslli_w:
9923     case Intrinsic::x86_avx2_pslli_d:
9924     case Intrinsic::x86_avx2_pslli_q:
9925       Opcode = X86ISD::VSHLI;
9926       break;
9927     case Intrinsic::x86_sse2_psrli_w:
9928     case Intrinsic::x86_sse2_psrli_d:
9929     case Intrinsic::x86_sse2_psrli_q:
9930     case Intrinsic::x86_avx2_psrli_w:
9931     case Intrinsic::x86_avx2_psrli_d:
9932     case Intrinsic::x86_avx2_psrli_q:
9933       Opcode = X86ISD::VSRLI;
9934       break;
9935     case Intrinsic::x86_sse2_psrai_w:
9936     case Intrinsic::x86_sse2_psrai_d:
9937     case Intrinsic::x86_avx2_psrai_w:
9938     case Intrinsic::x86_avx2_psrai_d:
9939       Opcode = X86ISD::VSRAI;
9940       break;
9941     }
9942     return getTargetVShiftNode(Opcode, dl, Op.getValueType(),
9943                                Op.getOperand(1), Op.getOperand(2), DAG);
9944   }
9945
9946   // Fix vector shift instructions where the last operand is a non-immediate
9947   // i32 value.
9948   case Intrinsic::x86_mmx_pslli_w:
9949   case Intrinsic::x86_mmx_pslli_d:
9950   case Intrinsic::x86_mmx_pslli_q:
9951   case Intrinsic::x86_mmx_psrli_w:
9952   case Intrinsic::x86_mmx_psrli_d:
9953   case Intrinsic::x86_mmx_psrli_q:
9954   case Intrinsic::x86_mmx_psrai_w:
9955   case Intrinsic::x86_mmx_psrai_d: {
9956     SDValue ShAmt = Op.getOperand(2);
9957     if (isa<ConstantSDNode>(ShAmt))
9958       return SDValue();
9959
9960     unsigned NewIntNo;
9961     switch (IntNo) {
9962     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9963     case Intrinsic::x86_mmx_pslli_w:
9964       NewIntNo = Intrinsic::x86_mmx_psll_w;
9965       break;
9966     case Intrinsic::x86_mmx_pslli_d:
9967       NewIntNo = Intrinsic::x86_mmx_psll_d;
9968       break;
9969     case Intrinsic::x86_mmx_pslli_q:
9970       NewIntNo = Intrinsic::x86_mmx_psll_q;
9971       break;
9972     case Intrinsic::x86_mmx_psrli_w:
9973       NewIntNo = Intrinsic::x86_mmx_psrl_w;
9974       break;
9975     case Intrinsic::x86_mmx_psrli_d:
9976       NewIntNo = Intrinsic::x86_mmx_psrl_d;
9977       break;
9978     case Intrinsic::x86_mmx_psrli_q:
9979       NewIntNo = Intrinsic::x86_mmx_psrl_q;
9980       break;
9981     case Intrinsic::x86_mmx_psrai_w:
9982       NewIntNo = Intrinsic::x86_mmx_psra_w;
9983       break;
9984     case Intrinsic::x86_mmx_psrai_d:
9985       NewIntNo = Intrinsic::x86_mmx_psra_d;
9986       break;
9987     }
9988
9989     // The vector shift intrinsics with scalars uses 32b shift amounts but
9990     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
9991     // to be zero.
9992     ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, ShAmt,
9993                          DAG.getConstant(0, MVT::i32));
9994 // FIXME this must be lowered to get rid of the invalid type.
9995
9996     EVT VT = Op.getValueType();
9997     ShAmt = DAG.getNode(ISD::BITCAST, dl, VT, ShAmt);
9998     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9999                        DAG.getConstant(NewIntNo, MVT::i32),
10000                        Op.getOperand(1), ShAmt);
10001   }
10002   case Intrinsic::x86_sse42_pcmpistria128:
10003   case Intrinsic::x86_sse42_pcmpestria128:
10004   case Intrinsic::x86_sse42_pcmpistric128:
10005   case Intrinsic::x86_sse42_pcmpestric128:
10006   case Intrinsic::x86_sse42_pcmpistrio128:
10007   case Intrinsic::x86_sse42_pcmpestrio128:
10008   case Intrinsic::x86_sse42_pcmpistris128:
10009   case Intrinsic::x86_sse42_pcmpestris128:
10010   case Intrinsic::x86_sse42_pcmpistriz128:
10011   case Intrinsic::x86_sse42_pcmpestriz128: {
10012     unsigned Opcode;
10013     unsigned X86CC;
10014     switch (IntNo) {
10015     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
10016     case Intrinsic::x86_sse42_pcmpistria128:
10017       Opcode = X86ISD::PCMPISTRI;
10018       X86CC = X86::COND_A;
10019       break;
10020     case Intrinsic::x86_sse42_pcmpestria128:
10021       Opcode = X86ISD::PCMPESTRI;
10022       X86CC = X86::COND_A;
10023       break;
10024     case Intrinsic::x86_sse42_pcmpistric128:
10025       Opcode = X86ISD::PCMPISTRI;
10026       X86CC = X86::COND_B;
10027       break;
10028     case Intrinsic::x86_sse42_pcmpestric128:
10029       Opcode = X86ISD::PCMPESTRI;
10030       X86CC = X86::COND_B;
10031       break;
10032     case Intrinsic::x86_sse42_pcmpistrio128:
10033       Opcode = X86ISD::PCMPISTRI;
10034       X86CC = X86::COND_O;
10035       break;
10036     case Intrinsic::x86_sse42_pcmpestrio128:
10037       Opcode = X86ISD::PCMPESTRI;
10038       X86CC = X86::COND_O;
10039       break;
10040     case Intrinsic::x86_sse42_pcmpistris128:
10041       Opcode = X86ISD::PCMPISTRI;
10042       X86CC = X86::COND_S;
10043       break;
10044     case Intrinsic::x86_sse42_pcmpestris128:
10045       Opcode = X86ISD::PCMPESTRI;
10046       X86CC = X86::COND_S;
10047       break;
10048     case Intrinsic::x86_sse42_pcmpistriz128:
10049       Opcode = X86ISD::PCMPISTRI;
10050       X86CC = X86::COND_E;
10051       break;
10052     case Intrinsic::x86_sse42_pcmpestriz128:
10053       Opcode = X86ISD::PCMPESTRI;
10054       X86CC = X86::COND_E;
10055       break;
10056     }
10057     SmallVector<SDValue, 5> NewOps;
10058     NewOps.append(Op->op_begin()+1, Op->op_end());
10059     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
10060     SDValue PCMP = DAG.getNode(Opcode, dl, VTs, NewOps.data(), NewOps.size());
10061     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
10062                                 DAG.getConstant(X86CC, MVT::i8),
10063                                 SDValue(PCMP.getNode(), 1));
10064     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
10065   }
10066
10067   case Intrinsic::x86_sse42_pcmpistri128:
10068   case Intrinsic::x86_sse42_pcmpestri128: {
10069     unsigned Opcode;
10070     if (IntNo == Intrinsic::x86_sse42_pcmpistri128)
10071       Opcode = X86ISD::PCMPISTRI;
10072     else
10073       Opcode = X86ISD::PCMPESTRI;
10074
10075     SmallVector<SDValue, 5> NewOps;
10076     NewOps.append(Op->op_begin()+1, Op->op_end());
10077     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
10078     return DAG.getNode(Opcode, dl, VTs, NewOps.data(), NewOps.size());
10079   }
10080   }
10081 }
10082
10083 SDValue
10084 X86TargetLowering::LowerINTRINSIC_W_CHAIN(SDValue Op, SelectionDAG &DAG) const {
10085   DebugLoc dl = Op.getDebugLoc();
10086   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10087   switch (IntNo) {
10088   default: return SDValue();    // Don't custom lower most intrinsics.
10089
10090   // RDRAND intrinsics.
10091   case Intrinsic::x86_rdrand_16:
10092   case Intrinsic::x86_rdrand_32:
10093   case Intrinsic::x86_rdrand_64: {
10094     // Emit the node with the right value type.
10095     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Glue, MVT::Other);
10096     SDValue Result = DAG.getNode(X86ISD::RDRAND, dl, VTs, Op.getOperand(0));
10097
10098     // If the value returned by RDRAND was valid (CF=1), return 1. Otherwise
10099     // return the value from Rand, which is always 0, casted to i32.
10100     SDValue Ops[] = { DAG.getZExtOrTrunc(Result, dl, Op->getValueType(1)),
10101                       DAG.getConstant(1, Op->getValueType(1)),
10102                       DAG.getConstant(X86::COND_B, MVT::i32),
10103                       SDValue(Result.getNode(), 1) };
10104     SDValue isValid = DAG.getNode(X86ISD::CMOV, dl,
10105                                   DAG.getVTList(Op->getValueType(1), MVT::Glue),
10106                                   Ops, 4);
10107
10108     // Return { result, isValid, chain }.
10109     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(), Result, isValid,
10110                        SDValue(Result.getNode(), 2));
10111   }
10112   }
10113 }
10114
10115 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
10116                                            SelectionDAG &DAG) const {
10117   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
10118   MFI->setReturnAddressIsTaken(true);
10119
10120   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
10121   DebugLoc dl = Op.getDebugLoc();
10122
10123   if (Depth > 0) {
10124     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
10125     SDValue Offset =
10126       DAG.getConstant(TD->getPointerSize(),
10127                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
10128     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
10129                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
10130                                    FrameAddr, Offset),
10131                        MachinePointerInfo(), false, false, false, 0);
10132   }
10133
10134   // Just load the return address.
10135   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
10136   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
10137                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
10138 }
10139
10140 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
10141   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
10142   MFI->setFrameAddressIsTaken(true);
10143
10144   EVT VT = Op.getValueType();
10145   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
10146   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
10147   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
10148   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
10149   while (Depth--)
10150     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
10151                             MachinePointerInfo(),
10152                             false, false, false, 0);
10153   return FrameAddr;
10154 }
10155
10156 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
10157                                                      SelectionDAG &DAG) const {
10158   return DAG.getIntPtrConstant(2*TD->getPointerSize());
10159 }
10160
10161 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
10162   SDValue Chain     = Op.getOperand(0);
10163   SDValue Offset    = Op.getOperand(1);
10164   SDValue Handler   = Op.getOperand(2);
10165   DebugLoc dl       = Op.getDebugLoc();
10166
10167   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl,
10168                                      Subtarget->is64Bit() ? X86::RBP : X86::EBP,
10169                                      getPointerTy());
10170   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
10171
10172   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), Frame,
10173                                   DAG.getIntPtrConstant(TD->getPointerSize()));
10174   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
10175   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
10176                        false, false, 0);
10177   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
10178
10179   return DAG.getNode(X86ISD::EH_RETURN, dl,
10180                      MVT::Other,
10181                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
10182 }
10183
10184 SDValue X86TargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
10185                                                   SelectionDAG &DAG) const {
10186   return Op.getOperand(0);
10187 }
10188
10189 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
10190                                                 SelectionDAG &DAG) const {
10191   SDValue Root = Op.getOperand(0);
10192   SDValue Trmp = Op.getOperand(1); // trampoline
10193   SDValue FPtr = Op.getOperand(2); // nested function
10194   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
10195   DebugLoc dl  = Op.getDebugLoc();
10196
10197   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
10198
10199   if (Subtarget->is64Bit()) {
10200     SDValue OutChains[6];
10201
10202     // Large code-model.
10203     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
10204     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
10205
10206     const unsigned char N86R10 = X86_MC::getX86RegNum(X86::R10);
10207     const unsigned char N86R11 = X86_MC::getX86RegNum(X86::R11);
10208
10209     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
10210
10211     // Load the pointer to the nested function into R11.
10212     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
10213     SDValue Addr = Trmp;
10214     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
10215                                 Addr, MachinePointerInfo(TrmpAddr),
10216                                 false, false, 0);
10217
10218     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
10219                        DAG.getConstant(2, MVT::i64));
10220     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
10221                                 MachinePointerInfo(TrmpAddr, 2),
10222                                 false, false, 2);
10223
10224     // Load the 'nest' parameter value into R10.
10225     // R10 is specified in X86CallingConv.td
10226     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
10227     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
10228                        DAG.getConstant(10, MVT::i64));
10229     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
10230                                 Addr, MachinePointerInfo(TrmpAddr, 10),
10231                                 false, false, 0);
10232
10233     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
10234                        DAG.getConstant(12, MVT::i64));
10235     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
10236                                 MachinePointerInfo(TrmpAddr, 12),
10237                                 false, false, 2);
10238
10239     // Jump to the nested function.
10240     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
10241     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
10242                        DAG.getConstant(20, MVT::i64));
10243     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
10244                                 Addr, MachinePointerInfo(TrmpAddr, 20),
10245                                 false, false, 0);
10246
10247     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
10248     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
10249                        DAG.getConstant(22, MVT::i64));
10250     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
10251                                 MachinePointerInfo(TrmpAddr, 22),
10252                                 false, false, 0);
10253
10254     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6);
10255   } else {
10256     const Function *Func =
10257       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
10258     CallingConv::ID CC = Func->getCallingConv();
10259     unsigned NestReg;
10260
10261     switch (CC) {
10262     default:
10263       llvm_unreachable("Unsupported calling convention");
10264     case CallingConv::C:
10265     case CallingConv::X86_StdCall: {
10266       // Pass 'nest' parameter in ECX.
10267       // Must be kept in sync with X86CallingConv.td
10268       NestReg = X86::ECX;
10269
10270       // Check that ECX wasn't needed by an 'inreg' parameter.
10271       FunctionType *FTy = Func->getFunctionType();
10272       const AttrListPtr &Attrs = Func->getAttributes();
10273
10274       if (!Attrs.isEmpty() && !Func->isVarArg()) {
10275         unsigned InRegCount = 0;
10276         unsigned Idx = 1;
10277
10278         for (FunctionType::param_iterator I = FTy->param_begin(),
10279              E = FTy->param_end(); I != E; ++I, ++Idx)
10280           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
10281             // FIXME: should only count parameters that are lowered to integers.
10282             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
10283
10284         if (InRegCount > 2) {
10285           report_fatal_error("Nest register in use - reduce number of inreg"
10286                              " parameters!");
10287         }
10288       }
10289       break;
10290     }
10291     case CallingConv::X86_FastCall:
10292     case CallingConv::X86_ThisCall:
10293     case CallingConv::Fast:
10294       // Pass 'nest' parameter in EAX.
10295       // Must be kept in sync with X86CallingConv.td
10296       NestReg = X86::EAX;
10297       break;
10298     }
10299
10300     SDValue OutChains[4];
10301     SDValue Addr, Disp;
10302
10303     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
10304                        DAG.getConstant(10, MVT::i32));
10305     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
10306
10307     // This is storing the opcode for MOV32ri.
10308     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
10309     const unsigned char N86Reg = X86_MC::getX86RegNum(NestReg);
10310     OutChains[0] = DAG.getStore(Root, dl,
10311                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
10312                                 Trmp, MachinePointerInfo(TrmpAddr),
10313                                 false, false, 0);
10314
10315     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
10316                        DAG.getConstant(1, MVT::i32));
10317     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
10318                                 MachinePointerInfo(TrmpAddr, 1),
10319                                 false, false, 1);
10320
10321     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
10322     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
10323                        DAG.getConstant(5, MVT::i32));
10324     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
10325                                 MachinePointerInfo(TrmpAddr, 5),
10326                                 false, false, 1);
10327
10328     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
10329                        DAG.getConstant(6, MVT::i32));
10330     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
10331                                 MachinePointerInfo(TrmpAddr, 6),
10332                                 false, false, 1);
10333
10334     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4);
10335   }
10336 }
10337
10338 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
10339                                             SelectionDAG &DAG) const {
10340   /*
10341    The rounding mode is in bits 11:10 of FPSR, and has the following
10342    settings:
10343      00 Round to nearest
10344      01 Round to -inf
10345      10 Round to +inf
10346      11 Round to 0
10347
10348   FLT_ROUNDS, on the other hand, expects the following:
10349     -1 Undefined
10350      0 Round to 0
10351      1 Round to nearest
10352      2 Round to +inf
10353      3 Round to -inf
10354
10355   To perform the conversion, we do:
10356     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
10357   */
10358
10359   MachineFunction &MF = DAG.getMachineFunction();
10360   const TargetMachine &TM = MF.getTarget();
10361   const TargetFrameLowering &TFI = *TM.getFrameLowering();
10362   unsigned StackAlignment = TFI.getStackAlignment();
10363   EVT VT = Op.getValueType();
10364   DebugLoc DL = Op.getDebugLoc();
10365
10366   // Save FP Control Word to stack slot
10367   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
10368   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
10369
10370
10371   MachineMemOperand *MMO =
10372    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
10373                            MachineMemOperand::MOStore, 2, 2);
10374
10375   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
10376   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
10377                                           DAG.getVTList(MVT::Other),
10378                                           Ops, 2, MVT::i16, MMO);
10379
10380   // Load FP Control Word from stack slot
10381   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
10382                             MachinePointerInfo(), false, false, false, 0);
10383
10384   // Transform as necessary
10385   SDValue CWD1 =
10386     DAG.getNode(ISD::SRL, DL, MVT::i16,
10387                 DAG.getNode(ISD::AND, DL, MVT::i16,
10388                             CWD, DAG.getConstant(0x800, MVT::i16)),
10389                 DAG.getConstant(11, MVT::i8));
10390   SDValue CWD2 =
10391     DAG.getNode(ISD::SRL, DL, MVT::i16,
10392                 DAG.getNode(ISD::AND, DL, MVT::i16,
10393                             CWD, DAG.getConstant(0x400, MVT::i16)),
10394                 DAG.getConstant(9, MVT::i8));
10395
10396   SDValue RetVal =
10397     DAG.getNode(ISD::AND, DL, MVT::i16,
10398                 DAG.getNode(ISD::ADD, DL, MVT::i16,
10399                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
10400                             DAG.getConstant(1, MVT::i16)),
10401                 DAG.getConstant(3, MVT::i16));
10402
10403
10404   return DAG.getNode((VT.getSizeInBits() < 16 ?
10405                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
10406 }
10407
10408 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) const {
10409   EVT VT = Op.getValueType();
10410   EVT OpVT = VT;
10411   unsigned NumBits = VT.getSizeInBits();
10412   DebugLoc dl = Op.getDebugLoc();
10413
10414   Op = Op.getOperand(0);
10415   if (VT == MVT::i8) {
10416     // Zero extend to i32 since there is not an i8 bsr.
10417     OpVT = MVT::i32;
10418     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
10419   }
10420
10421   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
10422   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
10423   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
10424
10425   // If src is zero (i.e. bsr sets ZF), returns NumBits.
10426   SDValue Ops[] = {
10427     Op,
10428     DAG.getConstant(NumBits+NumBits-1, OpVT),
10429     DAG.getConstant(X86::COND_E, MVT::i8),
10430     Op.getValue(1)
10431   };
10432   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
10433
10434   // Finally xor with NumBits-1.
10435   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
10436
10437   if (VT == MVT::i8)
10438     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
10439   return Op;
10440 }
10441
10442 SDValue X86TargetLowering::LowerCTLZ_ZERO_UNDEF(SDValue Op,
10443                                                 SelectionDAG &DAG) const {
10444   EVT VT = Op.getValueType();
10445   EVT OpVT = VT;
10446   unsigned NumBits = VT.getSizeInBits();
10447   DebugLoc dl = Op.getDebugLoc();
10448
10449   Op = Op.getOperand(0);
10450   if (VT == MVT::i8) {
10451     // Zero extend to i32 since there is not an i8 bsr.
10452     OpVT = MVT::i32;
10453     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
10454   }
10455
10456   // Issue a bsr (scan bits in reverse).
10457   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
10458   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
10459
10460   // And xor with NumBits-1.
10461   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
10462
10463   if (VT == MVT::i8)
10464     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
10465   return Op;
10466 }
10467
10468 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) const {
10469   EVT VT = Op.getValueType();
10470   unsigned NumBits = VT.getSizeInBits();
10471   DebugLoc dl = Op.getDebugLoc();
10472   Op = Op.getOperand(0);
10473
10474   // Issue a bsf (scan bits forward) which also sets EFLAGS.
10475   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
10476   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
10477
10478   // If src is zero (i.e. bsf sets ZF), returns NumBits.
10479   SDValue Ops[] = {
10480     Op,
10481     DAG.getConstant(NumBits, VT),
10482     DAG.getConstant(X86::COND_E, MVT::i8),
10483     Op.getValue(1)
10484   };
10485   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops, array_lengthof(Ops));
10486 }
10487
10488 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
10489 // ones, and then concatenate the result back.
10490 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
10491   EVT VT = Op.getValueType();
10492
10493   assert(VT.is256BitVector() && VT.isInteger() &&
10494          "Unsupported value type for operation");
10495
10496   unsigned NumElems = VT.getVectorNumElements();
10497   DebugLoc dl = Op.getDebugLoc();
10498
10499   // Extract the LHS vectors
10500   SDValue LHS = Op.getOperand(0);
10501   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
10502   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
10503
10504   // Extract the RHS vectors
10505   SDValue RHS = Op.getOperand(1);
10506   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
10507   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
10508
10509   MVT EltVT = VT.getVectorElementType().getSimpleVT();
10510   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10511
10512   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
10513                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
10514                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
10515 }
10516
10517 SDValue X86TargetLowering::LowerADD(SDValue Op, SelectionDAG &DAG) const {
10518   assert(Op.getValueType().is256BitVector() &&
10519          Op.getValueType().isInteger() &&
10520          "Only handle AVX 256-bit vector integer operation");
10521   return Lower256IntArith(Op, DAG);
10522 }
10523
10524 SDValue X86TargetLowering::LowerSUB(SDValue Op, SelectionDAG &DAG) const {
10525   assert(Op.getValueType().is256BitVector() &&
10526          Op.getValueType().isInteger() &&
10527          "Only handle AVX 256-bit vector integer operation");
10528   return Lower256IntArith(Op, DAG);
10529 }
10530
10531 SDValue X86TargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
10532   EVT VT = Op.getValueType();
10533
10534   // Decompose 256-bit ops into smaller 128-bit ops.
10535   if (VT.is256BitVector() && !Subtarget->hasAVX2())
10536     return Lower256IntArith(Op, DAG);
10537
10538   assert((VT == MVT::v2i64 || VT == MVT::v4i64) &&
10539          "Only know how to lower V2I64/V4I64 multiply");
10540
10541   DebugLoc dl = Op.getDebugLoc();
10542
10543   //  Ahi = psrlqi(a, 32);
10544   //  Bhi = psrlqi(b, 32);
10545   //
10546   //  AloBlo = pmuludq(a, b);
10547   //  AloBhi = pmuludq(a, Bhi);
10548   //  AhiBlo = pmuludq(Ahi, b);
10549
10550   //  AloBhi = psllqi(AloBhi, 32);
10551   //  AhiBlo = psllqi(AhiBlo, 32);
10552   //  return AloBlo + AloBhi + AhiBlo;
10553
10554   SDValue A = Op.getOperand(0);
10555   SDValue B = Op.getOperand(1);
10556
10557   SDValue ShAmt = DAG.getConstant(32, MVT::i32);
10558
10559   SDValue Ahi = DAG.getNode(X86ISD::VSRLI, dl, VT, A, ShAmt);
10560   SDValue Bhi = DAG.getNode(X86ISD::VSRLI, dl, VT, B, ShAmt);
10561
10562   // Bit cast to 32-bit vectors for MULUDQ
10563   EVT MulVT = (VT == MVT::v2i64) ? MVT::v4i32 : MVT::v8i32;
10564   A = DAG.getNode(ISD::BITCAST, dl, MulVT, A);
10565   B = DAG.getNode(ISD::BITCAST, dl, MulVT, B);
10566   Ahi = DAG.getNode(ISD::BITCAST, dl, MulVT, Ahi);
10567   Bhi = DAG.getNode(ISD::BITCAST, dl, MulVT, Bhi);
10568
10569   SDValue AloBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, B);
10570   SDValue AloBhi = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, Bhi);
10571   SDValue AhiBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, Ahi, B);
10572
10573   AloBhi = DAG.getNode(X86ISD::VSHLI, dl, VT, AloBhi, ShAmt);
10574   AhiBlo = DAG.getNode(X86ISD::VSHLI, dl, VT, AhiBlo, ShAmt);
10575
10576   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
10577   return DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
10578 }
10579
10580 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) const {
10581
10582   EVT VT = Op.getValueType();
10583   DebugLoc dl = Op.getDebugLoc();
10584   SDValue R = Op.getOperand(0);
10585   SDValue Amt = Op.getOperand(1);
10586   LLVMContext *Context = DAG.getContext();
10587
10588   if (!Subtarget->hasSSE2())
10589     return SDValue();
10590
10591   // Optimize shl/srl/sra with constant shift amount.
10592   if (isSplatVector(Amt.getNode())) {
10593     SDValue SclrAmt = Amt->getOperand(0);
10594     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(SclrAmt)) {
10595       uint64_t ShiftAmt = C->getZExtValue();
10596
10597       if (VT == MVT::v2i64 || VT == MVT::v4i32 || VT == MVT::v8i16 ||
10598           (Subtarget->hasAVX2() &&
10599            (VT == MVT::v4i64 || VT == MVT::v8i32 || VT == MVT::v16i16))) {
10600         if (Op.getOpcode() == ISD::SHL)
10601           return DAG.getNode(X86ISD::VSHLI, dl, VT, R,
10602                              DAG.getConstant(ShiftAmt, MVT::i32));
10603         if (Op.getOpcode() == ISD::SRL)
10604           return DAG.getNode(X86ISD::VSRLI, dl, VT, R,
10605                              DAG.getConstant(ShiftAmt, MVT::i32));
10606         if (Op.getOpcode() == ISD::SRA && VT != MVT::v2i64 && VT != MVT::v4i64)
10607           return DAG.getNode(X86ISD::VSRAI, dl, VT, R,
10608                              DAG.getConstant(ShiftAmt, MVT::i32));
10609       }
10610
10611       if (VT == MVT::v16i8) {
10612         if (Op.getOpcode() == ISD::SHL) {
10613           // Make a large shift.
10614           SDValue SHL = DAG.getNode(X86ISD::VSHLI, dl, MVT::v8i16, R,
10615                                     DAG.getConstant(ShiftAmt, MVT::i32));
10616           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
10617           // Zero out the rightmost bits.
10618           SmallVector<SDValue, 16> V(16,
10619                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
10620                                                      MVT::i8));
10621           return DAG.getNode(ISD::AND, dl, VT, SHL,
10622                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10623         }
10624         if (Op.getOpcode() == ISD::SRL) {
10625           // Make a large shift.
10626           SDValue SRL = DAG.getNode(X86ISD::VSRLI, dl, MVT::v8i16, R,
10627                                     DAG.getConstant(ShiftAmt, MVT::i32));
10628           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
10629           // Zero out the leftmost bits.
10630           SmallVector<SDValue, 16> V(16,
10631                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10632                                                      MVT::i8));
10633           return DAG.getNode(ISD::AND, dl, VT, SRL,
10634                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10635         }
10636         if (Op.getOpcode() == ISD::SRA) {
10637           if (ShiftAmt == 7) {
10638             // R s>> 7  ===  R s< 0
10639             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
10640             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
10641           }
10642
10643           // R s>> a === ((R u>> a) ^ m) - m
10644           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10645           SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
10646                                                          MVT::i8));
10647           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16);
10648           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10649           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10650           return Res;
10651         }
10652         llvm_unreachable("Unknown shift opcode.");
10653       }
10654
10655       if (Subtarget->hasAVX2() && VT == MVT::v32i8) {
10656         if (Op.getOpcode() == ISD::SHL) {
10657           // Make a large shift.
10658           SDValue SHL = DAG.getNode(X86ISD::VSHLI, dl, MVT::v16i16, R,
10659                                     DAG.getConstant(ShiftAmt, MVT::i32));
10660           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
10661           // Zero out the rightmost bits.
10662           SmallVector<SDValue, 32> V(32,
10663                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
10664                                                      MVT::i8));
10665           return DAG.getNode(ISD::AND, dl, VT, SHL,
10666                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10667         }
10668         if (Op.getOpcode() == ISD::SRL) {
10669           // Make a large shift.
10670           SDValue SRL = DAG.getNode(X86ISD::VSRLI, dl, MVT::v16i16, R,
10671                                     DAG.getConstant(ShiftAmt, MVT::i32));
10672           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
10673           // Zero out the leftmost bits.
10674           SmallVector<SDValue, 32> V(32,
10675                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10676                                                      MVT::i8));
10677           return DAG.getNode(ISD::AND, dl, VT, SRL,
10678                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10679         }
10680         if (Op.getOpcode() == ISD::SRA) {
10681           if (ShiftAmt == 7) {
10682             // R s>> 7  ===  R s< 0
10683             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
10684             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
10685           }
10686
10687           // R s>> a === ((R u>> a) ^ m) - m
10688           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10689           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
10690                                                          MVT::i8));
10691           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32);
10692           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10693           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10694           return Res;
10695         }
10696         llvm_unreachable("Unknown shift opcode.");
10697       }
10698     }
10699   }
10700
10701   // Lower SHL with variable shift amount.
10702   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
10703     Op = DAG.getNode(X86ISD::VSHLI, dl, VT, Op.getOperand(1),
10704                      DAG.getConstant(23, MVT::i32));
10705
10706     const uint32_t CV[] = { 0x3f800000U, 0x3f800000U, 0x3f800000U, 0x3f800000U};
10707     Constant *C = ConstantDataVector::get(*Context, CV);
10708     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
10709     SDValue Addend = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
10710                                  MachinePointerInfo::getConstantPool(),
10711                                  false, false, false, 16);
10712
10713     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Addend);
10714     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
10715     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
10716     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
10717   }
10718   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
10719     assert(Subtarget->hasSSE2() && "Need SSE2 for pslli/pcmpeq.");
10720
10721     // a = a << 5;
10722     Op = DAG.getNode(X86ISD::VSHLI, dl, MVT::v8i16, Op.getOperand(1),
10723                      DAG.getConstant(5, MVT::i32));
10724     Op = DAG.getNode(ISD::BITCAST, dl, VT, Op);
10725
10726     // Turn 'a' into a mask suitable for VSELECT
10727     SDValue VSelM = DAG.getConstant(0x80, VT);
10728     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10729     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
10730
10731     SDValue CM1 = DAG.getConstant(0x0f, VT);
10732     SDValue CM2 = DAG.getConstant(0x3f, VT);
10733
10734     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
10735     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
10736     M = getTargetVShiftNode(X86ISD::VSHLI, dl, MVT::v8i16, M,
10737                             DAG.getConstant(4, MVT::i32), DAG);
10738     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
10739     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10740
10741     // a += a
10742     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10743     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10744     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
10745
10746     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
10747     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
10748     M = getTargetVShiftNode(X86ISD::VSHLI, dl, MVT::v8i16, M,
10749                             DAG.getConstant(2, MVT::i32), DAG);
10750     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
10751     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10752
10753     // a += a
10754     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10755     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10756     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
10757
10758     // return VSELECT(r, r+r, a);
10759     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
10760                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
10761     return R;
10762   }
10763
10764   // Decompose 256-bit shifts into smaller 128-bit shifts.
10765   if (VT.is256BitVector()) {
10766     unsigned NumElems = VT.getVectorNumElements();
10767     MVT EltVT = VT.getVectorElementType().getSimpleVT();
10768     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10769
10770     // Extract the two vectors
10771     SDValue V1 = Extract128BitVector(R, 0, DAG, dl);
10772     SDValue V2 = Extract128BitVector(R, NumElems/2, DAG, dl);
10773
10774     // Recreate the shift amount vectors
10775     SDValue Amt1, Amt2;
10776     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
10777       // Constant shift amount
10778       SmallVector<SDValue, 4> Amt1Csts;
10779       SmallVector<SDValue, 4> Amt2Csts;
10780       for (unsigned i = 0; i != NumElems/2; ++i)
10781         Amt1Csts.push_back(Amt->getOperand(i));
10782       for (unsigned i = NumElems/2; i != NumElems; ++i)
10783         Amt2Csts.push_back(Amt->getOperand(i));
10784
10785       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10786                                  &Amt1Csts[0], NumElems/2);
10787       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10788                                  &Amt2Csts[0], NumElems/2);
10789     } else {
10790       // Variable shift amount
10791       Amt1 = Extract128BitVector(Amt, 0, DAG, dl);
10792       Amt2 = Extract128BitVector(Amt, NumElems/2, DAG, dl);
10793     }
10794
10795     // Issue new vector shifts for the smaller types
10796     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
10797     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
10798
10799     // Concatenate the result back
10800     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
10801   }
10802
10803   return SDValue();
10804 }
10805
10806 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) const {
10807   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
10808   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
10809   // looks for this combo and may remove the "setcc" instruction if the "setcc"
10810   // has only one use.
10811   SDNode *N = Op.getNode();
10812   SDValue LHS = N->getOperand(0);
10813   SDValue RHS = N->getOperand(1);
10814   unsigned BaseOp = 0;
10815   unsigned Cond = 0;
10816   DebugLoc DL = Op.getDebugLoc();
10817   switch (Op.getOpcode()) {
10818   default: llvm_unreachable("Unknown ovf instruction!");
10819   case ISD::SADDO:
10820     // A subtract of one will be selected as a INC. Note that INC doesn't
10821     // set CF, so we can't do this for UADDO.
10822     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10823       if (C->isOne()) {
10824         BaseOp = X86ISD::INC;
10825         Cond = X86::COND_O;
10826         break;
10827       }
10828     BaseOp = X86ISD::ADD;
10829     Cond = X86::COND_O;
10830     break;
10831   case ISD::UADDO:
10832     BaseOp = X86ISD::ADD;
10833     Cond = X86::COND_B;
10834     break;
10835   case ISD::SSUBO:
10836     // A subtract of one will be selected as a DEC. Note that DEC doesn't
10837     // set CF, so we can't do this for USUBO.
10838     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10839       if (C->isOne()) {
10840         BaseOp = X86ISD::DEC;
10841         Cond = X86::COND_O;
10842         break;
10843       }
10844     BaseOp = X86ISD::SUB;
10845     Cond = X86::COND_O;
10846     break;
10847   case ISD::USUBO:
10848     BaseOp = X86ISD::SUB;
10849     Cond = X86::COND_B;
10850     break;
10851   case ISD::SMULO:
10852     BaseOp = X86ISD::SMUL;
10853     Cond = X86::COND_O;
10854     break;
10855   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
10856     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
10857                                  MVT::i32);
10858     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
10859
10860     SDValue SetCC =
10861       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10862                   DAG.getConstant(X86::COND_O, MVT::i32),
10863                   SDValue(Sum.getNode(), 2));
10864
10865     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10866   }
10867   }
10868
10869   // Also sets EFLAGS.
10870   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
10871   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
10872
10873   SDValue SetCC =
10874     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
10875                 DAG.getConstant(Cond, MVT::i32),
10876                 SDValue(Sum.getNode(), 1));
10877
10878   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10879 }
10880
10881 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
10882                                                   SelectionDAG &DAG) const {
10883   DebugLoc dl = Op.getDebugLoc();
10884   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
10885   EVT VT = Op.getValueType();
10886
10887   if (!Subtarget->hasSSE2() || !VT.isVector())
10888     return SDValue();
10889
10890   unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
10891                       ExtraVT.getScalarType().getSizeInBits();
10892   SDValue ShAmt = DAG.getConstant(BitsDiff, MVT::i32);
10893
10894   switch (VT.getSimpleVT().SimpleTy) {
10895     default: return SDValue();
10896     case MVT::v8i32:
10897     case MVT::v16i16:
10898       if (!Subtarget->hasAVX())
10899         return SDValue();
10900       if (!Subtarget->hasAVX2()) {
10901         // needs to be split
10902         unsigned NumElems = VT.getVectorNumElements();
10903
10904         // Extract the LHS vectors
10905         SDValue LHS = Op.getOperand(0);
10906         SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
10907         SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
10908
10909         MVT EltVT = VT.getVectorElementType().getSimpleVT();
10910         EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10911
10912         EVT ExtraEltVT = ExtraVT.getVectorElementType();
10913         unsigned ExtraNumElems = ExtraVT.getVectorNumElements();
10914         ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
10915                                    ExtraNumElems/2);
10916         SDValue Extra = DAG.getValueType(ExtraVT);
10917
10918         LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
10919         LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
10920
10921         return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);;
10922       }
10923       // fall through
10924     case MVT::v4i32:
10925     case MVT::v8i16: {
10926       SDValue Tmp1 = getTargetVShiftNode(X86ISD::VSHLI, dl, VT,
10927                                          Op.getOperand(0), ShAmt, DAG);
10928       return getTargetVShiftNode(X86ISD::VSRAI, dl, VT, Tmp1, ShAmt, DAG);
10929     }
10930   }
10931 }
10932
10933
10934 SDValue X86TargetLowering::LowerMEMBARRIER(SDValue Op, SelectionDAG &DAG) const{
10935   DebugLoc dl = Op.getDebugLoc();
10936
10937   // Go ahead and emit the fence on x86-64 even if we asked for no-sse2.
10938   // There isn't any reason to disable it if the target processor supports it.
10939   if (!Subtarget->hasSSE2() && !Subtarget->is64Bit()) {
10940     SDValue Chain = Op.getOperand(0);
10941     SDValue Zero = DAG.getConstant(0, MVT::i32);
10942     SDValue Ops[] = {
10943       DAG.getRegister(X86::ESP, MVT::i32), // Base
10944       DAG.getTargetConstant(1, MVT::i8),   // Scale
10945       DAG.getRegister(0, MVT::i32),        // Index
10946       DAG.getTargetConstant(0, MVT::i32),  // Disp
10947       DAG.getRegister(0, MVT::i32),        // Segment.
10948       Zero,
10949       Chain
10950     };
10951     SDNode *Res =
10952       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10953                           array_lengthof(Ops));
10954     return SDValue(Res, 0);
10955   }
10956
10957   unsigned isDev = cast<ConstantSDNode>(Op.getOperand(5))->getZExtValue();
10958   if (!isDev)
10959     return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10960
10961   unsigned Op1 = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10962   unsigned Op2 = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
10963   unsigned Op3 = cast<ConstantSDNode>(Op.getOperand(3))->getZExtValue();
10964   unsigned Op4 = cast<ConstantSDNode>(Op.getOperand(4))->getZExtValue();
10965
10966   // def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
10967   if (!Op1 && !Op2 && !Op3 && Op4)
10968     return DAG.getNode(X86ISD::SFENCE, dl, MVT::Other, Op.getOperand(0));
10969
10970   // def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
10971   if (Op1 && !Op2 && !Op3 && !Op4)
10972     return DAG.getNode(X86ISD::LFENCE, dl, MVT::Other, Op.getOperand(0));
10973
10974   // def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm), (i8 1)),
10975   //           (MFENCE)>;
10976   return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10977 }
10978
10979 SDValue X86TargetLowering::LowerATOMIC_FENCE(SDValue Op,
10980                                              SelectionDAG &DAG) const {
10981   DebugLoc dl = Op.getDebugLoc();
10982   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
10983     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
10984   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
10985     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
10986
10987   // The only fence that needs an instruction is a sequentially-consistent
10988   // cross-thread fence.
10989   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
10990     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
10991     // no-sse2). There isn't any reason to disable it if the target processor
10992     // supports it.
10993     if (Subtarget->hasSSE2() || Subtarget->is64Bit())
10994       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10995
10996     SDValue Chain = Op.getOperand(0);
10997     SDValue Zero = DAG.getConstant(0, MVT::i32);
10998     SDValue Ops[] = {
10999       DAG.getRegister(X86::ESP, MVT::i32), // Base
11000       DAG.getTargetConstant(1, MVT::i8),   // Scale
11001       DAG.getRegister(0, MVT::i32),        // Index
11002       DAG.getTargetConstant(0, MVT::i32),  // Disp
11003       DAG.getRegister(0, MVT::i32),        // Segment.
11004       Zero,
11005       Chain
11006     };
11007     SDNode *Res =
11008       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
11009                          array_lengthof(Ops));
11010     return SDValue(Res, 0);
11011   }
11012
11013   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
11014   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
11015 }
11016
11017
11018 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) const {
11019   EVT T = Op.getValueType();
11020   DebugLoc DL = Op.getDebugLoc();
11021   unsigned Reg = 0;
11022   unsigned size = 0;
11023   switch(T.getSimpleVT().SimpleTy) {
11024   default: llvm_unreachable("Invalid value type!");
11025   case MVT::i8:  Reg = X86::AL;  size = 1; break;
11026   case MVT::i16: Reg = X86::AX;  size = 2; break;
11027   case MVT::i32: Reg = X86::EAX; size = 4; break;
11028   case MVT::i64:
11029     assert(Subtarget->is64Bit() && "Node not type legal!");
11030     Reg = X86::RAX; size = 8;
11031     break;
11032   }
11033   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
11034                                     Op.getOperand(2), SDValue());
11035   SDValue Ops[] = { cpIn.getValue(0),
11036                     Op.getOperand(1),
11037                     Op.getOperand(3),
11038                     DAG.getTargetConstant(size, MVT::i8),
11039                     cpIn.getValue(1) };
11040   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
11041   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
11042   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
11043                                            Ops, 5, T, MMO);
11044   SDValue cpOut =
11045     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
11046   return cpOut;
11047 }
11048
11049 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
11050                                                  SelectionDAG &DAG) const {
11051   assert(Subtarget->is64Bit() && "Result not type legalized?");
11052   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
11053   SDValue TheChain = Op.getOperand(0);
11054   DebugLoc dl = Op.getDebugLoc();
11055   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
11056   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
11057   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
11058                                    rax.getValue(2));
11059   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
11060                             DAG.getConstant(32, MVT::i8));
11061   SDValue Ops[] = {
11062     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
11063     rdx.getValue(1)
11064   };
11065   return DAG.getMergeValues(Ops, 2, dl);
11066 }
11067
11068 SDValue X86TargetLowering::LowerBITCAST(SDValue Op,
11069                                             SelectionDAG &DAG) const {
11070   EVT SrcVT = Op.getOperand(0).getValueType();
11071   EVT DstVT = Op.getValueType();
11072   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
11073          Subtarget->hasMMX() && "Unexpected custom BITCAST");
11074   assert((DstVT == MVT::i64 ||
11075           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
11076          "Unexpected custom BITCAST");
11077   // i64 <=> MMX conversions are Legal.
11078   if (SrcVT==MVT::i64 && DstVT.isVector())
11079     return Op;
11080   if (DstVT==MVT::i64 && SrcVT.isVector())
11081     return Op;
11082   // MMX <=> MMX conversions are Legal.
11083   if (SrcVT.isVector() && DstVT.isVector())
11084     return Op;
11085   // All other conversions need to be expanded.
11086   return SDValue();
11087 }
11088
11089 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) const {
11090   SDNode *Node = Op.getNode();
11091   DebugLoc dl = Node->getDebugLoc();
11092   EVT T = Node->getValueType(0);
11093   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
11094                               DAG.getConstant(0, T), Node->getOperand(2));
11095   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
11096                        cast<AtomicSDNode>(Node)->getMemoryVT(),
11097                        Node->getOperand(0),
11098                        Node->getOperand(1), negOp,
11099                        cast<AtomicSDNode>(Node)->getSrcValue(),
11100                        cast<AtomicSDNode>(Node)->getAlignment(),
11101                        cast<AtomicSDNode>(Node)->getOrdering(),
11102                        cast<AtomicSDNode>(Node)->getSynchScope());
11103 }
11104
11105 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
11106   SDNode *Node = Op.getNode();
11107   DebugLoc dl = Node->getDebugLoc();
11108   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
11109
11110   // Convert seq_cst store -> xchg
11111   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
11112   // FIXME: On 32-bit, store -> fist or movq would be more efficient
11113   //        (The only way to get a 16-byte store is cmpxchg16b)
11114   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
11115   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
11116       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
11117     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
11118                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
11119                                  Node->getOperand(0),
11120                                  Node->getOperand(1), Node->getOperand(2),
11121                                  cast<AtomicSDNode>(Node)->getMemOperand(),
11122                                  cast<AtomicSDNode>(Node)->getOrdering(),
11123                                  cast<AtomicSDNode>(Node)->getSynchScope());
11124     return Swap.getValue(1);
11125   }
11126   // Other atomic stores have a simple pattern.
11127   return Op;
11128 }
11129
11130 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
11131   EVT VT = Op.getNode()->getValueType(0);
11132
11133   // Let legalize expand this if it isn't a legal type yet.
11134   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
11135     return SDValue();
11136
11137   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
11138
11139   unsigned Opc;
11140   bool ExtraOp = false;
11141   switch (Op.getOpcode()) {
11142   default: llvm_unreachable("Invalid code");
11143   case ISD::ADDC: Opc = X86ISD::ADD; break;
11144   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
11145   case ISD::SUBC: Opc = X86ISD::SUB; break;
11146   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
11147   }
11148
11149   if (!ExtraOp)
11150     return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
11151                        Op.getOperand(1));
11152   return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
11153                      Op.getOperand(1), Op.getOperand(2));
11154 }
11155
11156 /// LowerOperation - Provide custom lowering hooks for some operations.
11157 ///
11158 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
11159   switch (Op.getOpcode()) {
11160   default: llvm_unreachable("Should not custom lower this!");
11161   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
11162   case ISD::MEMBARRIER:         return LowerMEMBARRIER(Op,DAG);
11163   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op,DAG);
11164   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
11165   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
11166   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
11167   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
11168   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
11169   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
11170   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
11171   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
11172   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op, DAG);
11173   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, DAG);
11174   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
11175   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
11176   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
11177   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
11178   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
11179   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
11180   case ISD::SHL_PARTS:
11181   case ISD::SRA_PARTS:
11182   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
11183   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
11184   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
11185   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
11186   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
11187   case ISD::FABS:               return LowerFABS(Op, DAG);
11188   case ISD::FNEG:               return LowerFNEG(Op, DAG);
11189   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
11190   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
11191   case ISD::SETCC:              return LowerSETCC(Op, DAG);
11192   case ISD::SELECT:             return LowerSELECT(Op, DAG);
11193   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
11194   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
11195   case ISD::VASTART:            return LowerVASTART(Op, DAG);
11196   case ISD::VAARG:              return LowerVAARG(Op, DAG);
11197   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
11198   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
11199   case ISD::INTRINSIC_W_CHAIN:  return LowerINTRINSIC_W_CHAIN(Op, DAG);
11200   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
11201   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
11202   case ISD::FRAME_TO_ARGS_OFFSET:
11203                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
11204   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
11205   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
11206   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
11207   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
11208   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
11209   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
11210   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
11211   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
11212   case ISD::MUL:                return LowerMUL(Op, DAG);
11213   case ISD::SRA:
11214   case ISD::SRL:
11215   case ISD::SHL:                return LowerShift(Op, DAG);
11216   case ISD::SADDO:
11217   case ISD::UADDO:
11218   case ISD::SSUBO:
11219   case ISD::USUBO:
11220   case ISD::SMULO:
11221   case ISD::UMULO:              return LowerXALUO(Op, DAG);
11222   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
11223   case ISD::BITCAST:            return LowerBITCAST(Op, DAG);
11224   case ISD::ADDC:
11225   case ISD::ADDE:
11226   case ISD::SUBC:
11227   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
11228   case ISD::ADD:                return LowerADD(Op, DAG);
11229   case ISD::SUB:                return LowerSUB(Op, DAG);
11230   }
11231 }
11232
11233 static void ReplaceATOMIC_LOAD(SDNode *Node,
11234                                   SmallVectorImpl<SDValue> &Results,
11235                                   SelectionDAG &DAG) {
11236   DebugLoc dl = Node->getDebugLoc();
11237   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
11238
11239   // Convert wide load -> cmpxchg8b/cmpxchg16b
11240   // FIXME: On 32-bit, load -> fild or movq would be more efficient
11241   //        (The only way to get a 16-byte load is cmpxchg16b)
11242   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
11243   SDValue Zero = DAG.getConstant(0, VT);
11244   SDValue Swap = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, dl, VT,
11245                                Node->getOperand(0),
11246                                Node->getOperand(1), Zero, Zero,
11247                                cast<AtomicSDNode>(Node)->getMemOperand(),
11248                                cast<AtomicSDNode>(Node)->getOrdering(),
11249                                cast<AtomicSDNode>(Node)->getSynchScope());
11250   Results.push_back(Swap.getValue(0));
11251   Results.push_back(Swap.getValue(1));
11252 }
11253
11254 static void
11255 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
11256                         SelectionDAG &DAG, unsigned NewOp) {
11257   DebugLoc dl = Node->getDebugLoc();
11258   assert (Node->getValueType(0) == MVT::i64 &&
11259           "Only know how to expand i64 atomics");
11260
11261   SDValue Chain = Node->getOperand(0);
11262   SDValue In1 = Node->getOperand(1);
11263   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
11264                              Node->getOperand(2), DAG.getIntPtrConstant(0));
11265   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
11266                              Node->getOperand(2), DAG.getIntPtrConstant(1));
11267   SDValue Ops[] = { Chain, In1, In2L, In2H };
11268   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
11269   SDValue Result =
11270     DAG.getMemIntrinsicNode(NewOp, dl, Tys, Ops, 4, MVT::i64,
11271                             cast<MemSDNode>(Node)->getMemOperand());
11272   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
11273   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
11274   Results.push_back(Result.getValue(2));
11275 }
11276
11277 /// ReplaceNodeResults - Replace a node with an illegal result type
11278 /// with a new node built out of custom code.
11279 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
11280                                            SmallVectorImpl<SDValue>&Results,
11281                                            SelectionDAG &DAG) const {
11282   DebugLoc dl = N->getDebugLoc();
11283   switch (N->getOpcode()) {
11284   default:
11285     llvm_unreachable("Do not know how to custom type legalize this operation!");
11286   case ISD::SIGN_EXTEND_INREG:
11287   case ISD::ADDC:
11288   case ISD::ADDE:
11289   case ISD::SUBC:
11290   case ISD::SUBE:
11291     // We don't want to expand or promote these.
11292     return;
11293   case ISD::FP_TO_SINT:
11294   case ISD::FP_TO_UINT: {
11295     bool IsSigned = N->getOpcode() == ISD::FP_TO_SINT;
11296
11297     if (!IsSigned && !isIntegerTypeFTOL(SDValue(N, 0).getValueType()))
11298       return;
11299
11300     std::pair<SDValue,SDValue> Vals =
11301         FP_TO_INTHelper(SDValue(N, 0), DAG, IsSigned, /*IsReplace=*/ true);
11302     SDValue FIST = Vals.first, StackSlot = Vals.second;
11303     if (FIST.getNode() != 0) {
11304       EVT VT = N->getValueType(0);
11305       // Return a load from the stack slot.
11306       if (StackSlot.getNode() != 0)
11307         Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
11308                                       MachinePointerInfo(),
11309                                       false, false, false, 0));
11310       else
11311         Results.push_back(FIST);
11312     }
11313     return;
11314   }
11315   case ISD::READCYCLECOUNTER: {
11316     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
11317     SDValue TheChain = N->getOperand(0);
11318     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
11319     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
11320                                      rd.getValue(1));
11321     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
11322                                      eax.getValue(2));
11323     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
11324     SDValue Ops[] = { eax, edx };
11325     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
11326     Results.push_back(edx.getValue(1));
11327     return;
11328   }
11329   case ISD::ATOMIC_CMP_SWAP: {
11330     EVT T = N->getValueType(0);
11331     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
11332     bool Regs64bit = T == MVT::i128;
11333     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
11334     SDValue cpInL, cpInH;
11335     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
11336                         DAG.getConstant(0, HalfT));
11337     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
11338                         DAG.getConstant(1, HalfT));
11339     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
11340                              Regs64bit ? X86::RAX : X86::EAX,
11341                              cpInL, SDValue());
11342     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
11343                              Regs64bit ? X86::RDX : X86::EDX,
11344                              cpInH, cpInL.getValue(1));
11345     SDValue swapInL, swapInH;
11346     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
11347                           DAG.getConstant(0, HalfT));
11348     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
11349                           DAG.getConstant(1, HalfT));
11350     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
11351                                Regs64bit ? X86::RBX : X86::EBX,
11352                                swapInL, cpInH.getValue(1));
11353     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
11354                                Regs64bit ? X86::RCX : X86::ECX,
11355                                swapInH, swapInL.getValue(1));
11356     SDValue Ops[] = { swapInH.getValue(0),
11357                       N->getOperand(1),
11358                       swapInH.getValue(1) };
11359     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
11360     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
11361     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
11362                                   X86ISD::LCMPXCHG8_DAG;
11363     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys,
11364                                              Ops, 3, T, MMO);
11365     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
11366                                         Regs64bit ? X86::RAX : X86::EAX,
11367                                         HalfT, Result.getValue(1));
11368     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
11369                                         Regs64bit ? X86::RDX : X86::EDX,
11370                                         HalfT, cpOutL.getValue(2));
11371     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
11372     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF, 2));
11373     Results.push_back(cpOutH.getValue(1));
11374     return;
11375   }
11376   case ISD::ATOMIC_LOAD_ADD:
11377   case ISD::ATOMIC_LOAD_AND:
11378   case ISD::ATOMIC_LOAD_NAND:
11379   case ISD::ATOMIC_LOAD_OR:
11380   case ISD::ATOMIC_LOAD_SUB:
11381   case ISD::ATOMIC_LOAD_XOR:
11382   case ISD::ATOMIC_SWAP: {
11383     unsigned Opc;
11384     switch (N->getOpcode()) {
11385     default: llvm_unreachable("Unexpected opcode");
11386     case ISD::ATOMIC_LOAD_ADD:
11387       Opc = X86ISD::ATOMADD64_DAG;
11388       break;
11389     case ISD::ATOMIC_LOAD_AND:
11390       Opc = X86ISD::ATOMAND64_DAG;
11391       break;
11392     case ISD::ATOMIC_LOAD_NAND:
11393       Opc = X86ISD::ATOMNAND64_DAG;
11394       break;
11395     case ISD::ATOMIC_LOAD_OR:
11396       Opc = X86ISD::ATOMOR64_DAG;
11397       break;
11398     case ISD::ATOMIC_LOAD_SUB:
11399       Opc = X86ISD::ATOMSUB64_DAG;
11400       break;
11401     case ISD::ATOMIC_LOAD_XOR:
11402       Opc = X86ISD::ATOMXOR64_DAG;
11403       break;
11404     case ISD::ATOMIC_SWAP:
11405       Opc = X86ISD::ATOMSWAP64_DAG;
11406       break;
11407     }
11408     ReplaceATOMIC_BINARY_64(N, Results, DAG, Opc);
11409     return;
11410   }
11411   case ISD::ATOMIC_LOAD:
11412     ReplaceATOMIC_LOAD(N, Results, DAG);
11413   }
11414 }
11415
11416 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
11417   switch (Opcode) {
11418   default: return NULL;
11419   case X86ISD::BSF:                return "X86ISD::BSF";
11420   case X86ISD::BSR:                return "X86ISD::BSR";
11421   case X86ISD::SHLD:               return "X86ISD::SHLD";
11422   case X86ISD::SHRD:               return "X86ISD::SHRD";
11423   case X86ISD::FAND:               return "X86ISD::FAND";
11424   case X86ISD::FOR:                return "X86ISD::FOR";
11425   case X86ISD::FXOR:               return "X86ISD::FXOR";
11426   case X86ISD::FSRL:               return "X86ISD::FSRL";
11427   case X86ISD::FILD:               return "X86ISD::FILD";
11428   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
11429   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
11430   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
11431   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
11432   case X86ISD::FLD:                return "X86ISD::FLD";
11433   case X86ISD::FST:                return "X86ISD::FST";
11434   case X86ISD::CALL:               return "X86ISD::CALL";
11435   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
11436   case X86ISD::BT:                 return "X86ISD::BT";
11437   case X86ISD::CMP:                return "X86ISD::CMP";
11438   case X86ISD::COMI:               return "X86ISD::COMI";
11439   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
11440   case X86ISD::SETCC:              return "X86ISD::SETCC";
11441   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
11442   case X86ISD::FSETCCsd:           return "X86ISD::FSETCCsd";
11443   case X86ISD::FSETCCss:           return "X86ISD::FSETCCss";
11444   case X86ISD::CMOV:               return "X86ISD::CMOV";
11445   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
11446   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
11447   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
11448   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
11449   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
11450   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
11451   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
11452   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
11453   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
11454   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
11455   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
11456   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
11457   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
11458   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
11459   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
11460   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
11461   case X86ISD::BLENDPW:            return "X86ISD::BLENDPW";
11462   case X86ISD::BLENDPS:            return "X86ISD::BLENDPS";
11463   case X86ISD::BLENDPD:            return "X86ISD::BLENDPD";
11464   case X86ISD::HADD:               return "X86ISD::HADD";
11465   case X86ISD::HSUB:               return "X86ISD::HSUB";
11466   case X86ISD::FHADD:              return "X86ISD::FHADD";
11467   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
11468   case X86ISD::FMAX:               return "X86ISD::FMAX";
11469   case X86ISD::FMIN:               return "X86ISD::FMIN";
11470   case X86ISD::FMAXC:              return "X86ISD::FMAXC";
11471   case X86ISD::FMINC:              return "X86ISD::FMINC";
11472   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
11473   case X86ISD::FRCP:               return "X86ISD::FRCP";
11474   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
11475   case X86ISD::TLSBASEADDR:        return "X86ISD::TLSBASEADDR";
11476   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
11477   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
11478   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
11479   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
11480   case X86ISD::FNSTSW16r:          return "X86ISD::FNSTSW16r";
11481   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
11482   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
11483   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
11484   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
11485   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
11486   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
11487   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
11488   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
11489   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
11490   case X86ISD::VSEXT_MOVL:         return "X86ISD::VSEXT_MOVL";
11491   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
11492   case X86ISD::VFPEXT:             return "X86ISD::VFPEXT";
11493   case X86ISD::VSHLDQ:             return "X86ISD::VSHLDQ";
11494   case X86ISD::VSRLDQ:             return "X86ISD::VSRLDQ";
11495   case X86ISD::VSHL:               return "X86ISD::VSHL";
11496   case X86ISD::VSRL:               return "X86ISD::VSRL";
11497   case X86ISD::VSRA:               return "X86ISD::VSRA";
11498   case X86ISD::VSHLI:              return "X86ISD::VSHLI";
11499   case X86ISD::VSRLI:              return "X86ISD::VSRLI";
11500   case X86ISD::VSRAI:              return "X86ISD::VSRAI";
11501   case X86ISD::CMPP:               return "X86ISD::CMPP";
11502   case X86ISD::PCMPEQ:             return "X86ISD::PCMPEQ";
11503   case X86ISD::PCMPGT:             return "X86ISD::PCMPGT";
11504   case X86ISD::ADD:                return "X86ISD::ADD";
11505   case X86ISD::SUB:                return "X86ISD::SUB";
11506   case X86ISD::ADC:                return "X86ISD::ADC";
11507   case X86ISD::SBB:                return "X86ISD::SBB";
11508   case X86ISD::SMUL:               return "X86ISD::SMUL";
11509   case X86ISD::UMUL:               return "X86ISD::UMUL";
11510   case X86ISD::INC:                return "X86ISD::INC";
11511   case X86ISD::DEC:                return "X86ISD::DEC";
11512   case X86ISD::OR:                 return "X86ISD::OR";
11513   case X86ISD::XOR:                return "X86ISD::XOR";
11514   case X86ISD::AND:                return "X86ISD::AND";
11515   case X86ISD::ANDN:               return "X86ISD::ANDN";
11516   case X86ISD::BLSI:               return "X86ISD::BLSI";
11517   case X86ISD::BLSMSK:             return "X86ISD::BLSMSK";
11518   case X86ISD::BLSR:               return "X86ISD::BLSR";
11519   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
11520   case X86ISD::PTEST:              return "X86ISD::PTEST";
11521   case X86ISD::TESTP:              return "X86ISD::TESTP";
11522   case X86ISD::PALIGN:             return "X86ISD::PALIGN";
11523   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
11524   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
11525   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
11526   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
11527   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
11528   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
11529   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
11530   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
11531   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
11532   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
11533   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
11534   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
11535   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
11536   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
11537   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
11538   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
11539   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
11540   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
11541   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
11542   case X86ISD::VPERMV:             return "X86ISD::VPERMV";
11543   case X86ISD::VPERMI:             return "X86ISD::VPERMI";
11544   case X86ISD::PMULUDQ:            return "X86ISD::PMULUDQ";
11545   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
11546   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
11547   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
11548   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
11549   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
11550   case X86ISD::WIN_FTOL:           return "X86ISD::WIN_FTOL";
11551   case X86ISD::SAHF:               return "X86ISD::SAHF";
11552   case X86ISD::RDRAND:             return "X86ISD::RDRAND";
11553   case X86ISD::FMADD:              return "X86ISD::FMADD";
11554   case X86ISD::FMSUB:              return "X86ISD::FMSUB";
11555   case X86ISD::FNMADD:             return "X86ISD::FNMADD";
11556   case X86ISD::FNMSUB:             return "X86ISD::FNMSUB";
11557   case X86ISD::FMADDSUB:           return "X86ISD::FMADDSUB";
11558   case X86ISD::FMSUBADD:           return "X86ISD::FMSUBADD";
11559   }
11560 }
11561
11562 // isLegalAddressingMode - Return true if the addressing mode represented
11563 // by AM is legal for this target, for a load/store of the specified type.
11564 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
11565                                               Type *Ty) const {
11566   // X86 supports extremely general addressing modes.
11567   CodeModel::Model M = getTargetMachine().getCodeModel();
11568   Reloc::Model R = getTargetMachine().getRelocationModel();
11569
11570   // X86 allows a sign-extended 32-bit immediate field as a displacement.
11571   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
11572     return false;
11573
11574   if (AM.BaseGV) {
11575     unsigned GVFlags =
11576       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
11577
11578     // If a reference to this global requires an extra load, we can't fold it.
11579     if (isGlobalStubReference(GVFlags))
11580       return false;
11581
11582     // If BaseGV requires a register for the PIC base, we cannot also have a
11583     // BaseReg specified.
11584     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
11585       return false;
11586
11587     // If lower 4G is not available, then we must use rip-relative addressing.
11588     if ((M != CodeModel::Small || R != Reloc::Static) &&
11589         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
11590       return false;
11591   }
11592
11593   switch (AM.Scale) {
11594   case 0:
11595   case 1:
11596   case 2:
11597   case 4:
11598   case 8:
11599     // These scales always work.
11600     break;
11601   case 3:
11602   case 5:
11603   case 9:
11604     // These scales are formed with basereg+scalereg.  Only accept if there is
11605     // no basereg yet.
11606     if (AM.HasBaseReg)
11607       return false;
11608     break;
11609   default:  // Other stuff never works.
11610     return false;
11611   }
11612
11613   return true;
11614 }
11615
11616
11617 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
11618   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
11619     return false;
11620   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
11621   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
11622   if (NumBits1 <= NumBits2)
11623     return false;
11624   return true;
11625 }
11626
11627 bool X86TargetLowering::isLegalICmpImmediate(int64_t Imm) const {
11628   return Imm == (int32_t)Imm;
11629 }
11630
11631 bool X86TargetLowering::isLegalAddImmediate(int64_t Imm) const {
11632   // Can also use sub to handle negated immediates.
11633   return Imm == (int32_t)Imm;
11634 }
11635
11636 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
11637   if (!VT1.isInteger() || !VT2.isInteger())
11638     return false;
11639   unsigned NumBits1 = VT1.getSizeInBits();
11640   unsigned NumBits2 = VT2.getSizeInBits();
11641   if (NumBits1 <= NumBits2)
11642     return false;
11643   return true;
11644 }
11645
11646 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
11647   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11648   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
11649 }
11650
11651 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
11652   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11653   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
11654 }
11655
11656 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
11657   // i16 instructions are longer (0x66 prefix) and potentially slower.
11658   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
11659 }
11660
11661 /// isShuffleMaskLegal - Targets can use this to indicate that they only
11662 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
11663 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
11664 /// are assumed to be legal.
11665 bool
11666 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
11667                                       EVT VT) const {
11668   // Very little shuffling can be done for 64-bit vectors right now.
11669   if (VT.getSizeInBits() == 64)
11670     return false;
11671
11672   // FIXME: pshufb, blends, shifts.
11673   return (VT.getVectorNumElements() == 2 ||
11674           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
11675           isMOVLMask(M, VT) ||
11676           isSHUFPMask(M, VT, Subtarget->hasAVX()) ||
11677           isPSHUFDMask(M, VT) ||
11678           isPSHUFHWMask(M, VT, Subtarget->hasAVX2()) ||
11679           isPSHUFLWMask(M, VT, Subtarget->hasAVX2()) ||
11680           isPALIGNRMask(M, VT, Subtarget) ||
11681           isUNPCKLMask(M, VT, Subtarget->hasAVX2()) ||
11682           isUNPCKHMask(M, VT, Subtarget->hasAVX2()) ||
11683           isUNPCKL_v_undef_Mask(M, VT, Subtarget->hasAVX2()) ||
11684           isUNPCKH_v_undef_Mask(M, VT, Subtarget->hasAVX2()));
11685 }
11686
11687 bool
11688 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
11689                                           EVT VT) const {
11690   unsigned NumElts = VT.getVectorNumElements();
11691   // FIXME: This collection of masks seems suspect.
11692   if (NumElts == 2)
11693     return true;
11694   if (NumElts == 4 && VT.is128BitVector()) {
11695     return (isMOVLMask(Mask, VT)  ||
11696             isCommutedMOVLMask(Mask, VT, true) ||
11697             isSHUFPMask(Mask, VT, Subtarget->hasAVX()) ||
11698             isSHUFPMask(Mask, VT, Subtarget->hasAVX(), /* Commuted */ true));
11699   }
11700   return false;
11701 }
11702
11703 //===----------------------------------------------------------------------===//
11704 //                           X86 Scheduler Hooks
11705 //===----------------------------------------------------------------------===//
11706
11707 // private utility function
11708 MachineBasicBlock *
11709 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
11710                                                        MachineBasicBlock *MBB,
11711                                                        unsigned regOpc,
11712                                                        unsigned immOpc,
11713                                                        unsigned LoadOpc,
11714                                                        unsigned CXchgOpc,
11715                                                        unsigned notOpc,
11716                                                        unsigned EAXreg,
11717                                                  const TargetRegisterClass *RC,
11718                                                        bool Invert) const {
11719   // For the atomic bitwise operator, we generate
11720   //   thisMBB:
11721   //   newMBB:
11722   //     ld  t1 = [bitinstr.addr]
11723   //     op  t2 = t1, [bitinstr.val]
11724   //     not t3 = t2  (if Invert)
11725   //     mov EAX = t1
11726   //     lcs dest = [bitinstr.addr], t3  [EAX is implicit]
11727   //     bz  newMBB
11728   //     fallthrough -->nextMBB
11729   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11730   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11731   MachineFunction::iterator MBBIter = MBB;
11732   ++MBBIter;
11733
11734   /// First build the CFG
11735   MachineFunction *F = MBB->getParent();
11736   MachineBasicBlock *thisMBB = MBB;
11737   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11738   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11739   F->insert(MBBIter, newMBB);
11740   F->insert(MBBIter, nextMBB);
11741
11742   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11743   nextMBB->splice(nextMBB->begin(), thisMBB,
11744                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11745                   thisMBB->end());
11746   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11747
11748   // Update thisMBB to fall through to newMBB
11749   thisMBB->addSuccessor(newMBB);
11750
11751   // newMBB jumps to itself and fall through to nextMBB
11752   newMBB->addSuccessor(nextMBB);
11753   newMBB->addSuccessor(newMBB);
11754
11755   // Insert instructions into newMBB based on incoming instruction
11756   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11757          "unexpected number of operands");
11758   DebugLoc dl = bInstr->getDebugLoc();
11759   MachineOperand& destOper = bInstr->getOperand(0);
11760   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11761   int numArgs = bInstr->getNumOperands() - 1;
11762   for (int i=0; i < numArgs; ++i)
11763     argOpers[i] = &bInstr->getOperand(i+1);
11764
11765   // x86 address has 4 operands: base, index, scale, and displacement
11766   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11767   int valArgIndx = lastAddrIndx + 1;
11768
11769   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11770   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
11771   for (int i=0; i <= lastAddrIndx; ++i)
11772     (*MIB).addOperand(*argOpers[i]);
11773
11774   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11775   assert((argOpers[valArgIndx]->isReg() ||
11776           argOpers[valArgIndx]->isImm()) &&
11777          "invalid operand");
11778   if (argOpers[valArgIndx]->isReg())
11779     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
11780   else
11781     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
11782   MIB.addReg(t1);
11783   (*MIB).addOperand(*argOpers[valArgIndx]);
11784
11785   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
11786   if (Invert) {
11787     MIB = BuildMI(newMBB, dl, TII->get(notOpc), t3).addReg(t2);
11788   }
11789   else
11790     t3 = t2;
11791
11792   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), EAXreg);
11793   MIB.addReg(t1);
11794
11795   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
11796   for (int i=0; i <= lastAddrIndx; ++i)
11797     (*MIB).addOperand(*argOpers[i]);
11798   MIB.addReg(t3);
11799   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11800   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11801                     bInstr->memoperands_end());
11802
11803   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11804   MIB.addReg(EAXreg);
11805
11806   // insert branch
11807   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11808
11809   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11810   return nextMBB;
11811 }
11812
11813 // private utility function:  64 bit atomics on 32 bit host.
11814 MachineBasicBlock *
11815 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
11816                                                        MachineBasicBlock *MBB,
11817                                                        unsigned regOpcL,
11818                                                        unsigned regOpcH,
11819                                                        unsigned immOpcL,
11820                                                        unsigned immOpcH,
11821                                                        bool Invert) const {
11822   // For the atomic bitwise operator, we generate
11823   //   thisMBB (instructions are in pairs, except cmpxchg8b)
11824   //     ld t1,t2 = [bitinstr.addr]
11825   //   newMBB:
11826   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
11827   //     op  t5, t6 <- out1, out2, [bitinstr.val]
11828   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
11829   //     neg t7, t8 < t5, t6  (if Invert)
11830   //     mov ECX, EBX <- t5, t6
11831   //     mov EAX, EDX <- t1, t2
11832   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
11833   //     mov t3, t4 <- EAX, EDX
11834   //     bz  newMBB
11835   //     result in out1, out2
11836   //     fallthrough -->nextMBB
11837
11838   const TargetRegisterClass *RC = &X86::GR32RegClass;
11839   const unsigned LoadOpc = X86::MOV32rm;
11840   const unsigned NotOpc = X86::NOT32r;
11841   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11842   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11843   MachineFunction::iterator MBBIter = MBB;
11844   ++MBBIter;
11845
11846   /// First build the CFG
11847   MachineFunction *F = MBB->getParent();
11848   MachineBasicBlock *thisMBB = MBB;
11849   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11850   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11851   F->insert(MBBIter, newMBB);
11852   F->insert(MBBIter, nextMBB);
11853
11854   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11855   nextMBB->splice(nextMBB->begin(), thisMBB,
11856                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11857                   thisMBB->end());
11858   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11859
11860   // Update thisMBB to fall through to newMBB
11861   thisMBB->addSuccessor(newMBB);
11862
11863   // newMBB jumps to itself and fall through to nextMBB
11864   newMBB->addSuccessor(nextMBB);
11865   newMBB->addSuccessor(newMBB);
11866
11867   DebugLoc dl = bInstr->getDebugLoc();
11868   // Insert instructions into newMBB based on incoming instruction
11869   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
11870   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 14 &&
11871          "unexpected number of operands");
11872   MachineOperand& dest1Oper = bInstr->getOperand(0);
11873   MachineOperand& dest2Oper = bInstr->getOperand(1);
11874   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11875   for (int i=0; i < 2 + X86::AddrNumOperands; ++i) {
11876     argOpers[i] = &bInstr->getOperand(i+2);
11877
11878     // We use some of the operands multiple times, so conservatively just
11879     // clear any kill flags that might be present.
11880     if (argOpers[i]->isReg() && argOpers[i]->isUse())
11881       argOpers[i]->setIsKill(false);
11882   }
11883
11884   // x86 address has 5 operands: base, index, scale, displacement, and segment.
11885   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11886
11887   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11888   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
11889   for (int i=0; i <= lastAddrIndx; ++i)
11890     (*MIB).addOperand(*argOpers[i]);
11891   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11892   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
11893   // add 4 to displacement.
11894   for (int i=0; i <= lastAddrIndx-2; ++i)
11895     (*MIB).addOperand(*argOpers[i]);
11896   MachineOperand newOp3 = *(argOpers[3]);
11897   if (newOp3.isImm())
11898     newOp3.setImm(newOp3.getImm()+4);
11899   else
11900     newOp3.setOffset(newOp3.getOffset()+4);
11901   (*MIB).addOperand(newOp3);
11902   (*MIB).addOperand(*argOpers[lastAddrIndx]);
11903
11904   // t3/4 are defined later, at the bottom of the loop
11905   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
11906   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
11907   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
11908     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
11909   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
11910     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
11911
11912   // The subsequent operations should be using the destination registers of
11913   // the PHI instructions.
11914   t1 = dest1Oper.getReg();
11915   t2 = dest2Oper.getReg();
11916
11917   int valArgIndx = lastAddrIndx + 1;
11918   assert((argOpers[valArgIndx]->isReg() ||
11919           argOpers[valArgIndx]->isImm()) &&
11920          "invalid operand");
11921   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
11922   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
11923   if (argOpers[valArgIndx]->isReg())
11924     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
11925   else
11926     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
11927   if (regOpcL != X86::MOV32rr)
11928     MIB.addReg(t1);
11929   (*MIB).addOperand(*argOpers[valArgIndx]);
11930   assert(argOpers[valArgIndx + 1]->isReg() ==
11931          argOpers[valArgIndx]->isReg());
11932   assert(argOpers[valArgIndx + 1]->isImm() ==
11933          argOpers[valArgIndx]->isImm());
11934   if (argOpers[valArgIndx + 1]->isReg())
11935     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
11936   else
11937     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
11938   if (regOpcH != X86::MOV32rr)
11939     MIB.addReg(t2);
11940   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
11941
11942   unsigned t7, t8;
11943   if (Invert) {
11944     t7 = F->getRegInfo().createVirtualRegister(RC);
11945     t8 = F->getRegInfo().createVirtualRegister(RC);
11946     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t7).addReg(t5);
11947     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t8).addReg(t6);
11948   } else {
11949     t7 = t5;
11950     t8 = t6;
11951   }
11952
11953   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11954   MIB.addReg(t1);
11955   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EDX);
11956   MIB.addReg(t2);
11957
11958   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EBX);
11959   MIB.addReg(t7);
11960   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::ECX);
11961   MIB.addReg(t8);
11962
11963   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
11964   for (int i=0; i <= lastAddrIndx; ++i)
11965     (*MIB).addOperand(*argOpers[i]);
11966
11967   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11968   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11969                     bInstr->memoperands_end());
11970
11971   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t3);
11972   MIB.addReg(X86::EAX);
11973   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t4);
11974   MIB.addReg(X86::EDX);
11975
11976   // insert branch
11977   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11978
11979   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11980   return nextMBB;
11981 }
11982
11983 // private utility function
11984 MachineBasicBlock *
11985 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
11986                                                       MachineBasicBlock *MBB,
11987                                                       unsigned cmovOpc) const {
11988   // For the atomic min/max operator, we generate
11989   //   thisMBB:
11990   //   newMBB:
11991   //     ld t1 = [min/max.addr]
11992   //     mov t2 = [min/max.val]
11993   //     cmp  t1, t2
11994   //     cmov[cond] t2 = t1
11995   //     mov EAX = t1
11996   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11997   //     bz   newMBB
11998   //     fallthrough -->nextMBB
11999   //
12000   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12001   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
12002   MachineFunction::iterator MBBIter = MBB;
12003   ++MBBIter;
12004
12005   /// First build the CFG
12006   MachineFunction *F = MBB->getParent();
12007   MachineBasicBlock *thisMBB = MBB;
12008   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
12009   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
12010   F->insert(MBBIter, newMBB);
12011   F->insert(MBBIter, nextMBB);
12012
12013   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
12014   nextMBB->splice(nextMBB->begin(), thisMBB,
12015                   llvm::next(MachineBasicBlock::iterator(mInstr)),
12016                   thisMBB->end());
12017   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
12018
12019   // Update thisMBB to fall through to newMBB
12020   thisMBB->addSuccessor(newMBB);
12021
12022   // newMBB jumps to newMBB and fall through to nextMBB
12023   newMBB->addSuccessor(nextMBB);
12024   newMBB->addSuccessor(newMBB);
12025
12026   DebugLoc dl = mInstr->getDebugLoc();
12027   // Insert instructions into newMBB based on incoming instruction
12028   assert(mInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
12029          "unexpected number of operands");
12030   MachineOperand& destOper = mInstr->getOperand(0);
12031   MachineOperand* argOpers[2 + X86::AddrNumOperands];
12032   int numArgs = mInstr->getNumOperands() - 1;
12033   for (int i=0; i < numArgs; ++i)
12034     argOpers[i] = &mInstr->getOperand(i+1);
12035
12036   // x86 address has 4 operands: base, index, scale, and displacement
12037   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
12038   int valArgIndx = lastAddrIndx + 1;
12039
12040   unsigned t1 = F->getRegInfo().createVirtualRegister(&X86::GR32RegClass);
12041   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
12042   for (int i=0; i <= lastAddrIndx; ++i)
12043     (*MIB).addOperand(*argOpers[i]);
12044
12045   // We only support register and immediate values
12046   assert((argOpers[valArgIndx]->isReg() ||
12047           argOpers[valArgIndx]->isImm()) &&
12048          "invalid operand");
12049
12050   unsigned t2 = F->getRegInfo().createVirtualRegister(&X86::GR32RegClass);
12051   if (argOpers[valArgIndx]->isReg())
12052     MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t2);
12053   else
12054     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
12055   (*MIB).addOperand(*argOpers[valArgIndx]);
12056
12057   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
12058   MIB.addReg(t1);
12059
12060   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
12061   MIB.addReg(t1);
12062   MIB.addReg(t2);
12063
12064   // Generate movc
12065   unsigned t3 = F->getRegInfo().createVirtualRegister(&X86::GR32RegClass);
12066   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
12067   MIB.addReg(t2);
12068   MIB.addReg(t1);
12069
12070   // Cmp and exchange if none has modified the memory location
12071   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
12072   for (int i=0; i <= lastAddrIndx; ++i)
12073     (*MIB).addOperand(*argOpers[i]);
12074   MIB.addReg(t3);
12075   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
12076   (*MIB).setMemRefs(mInstr->memoperands_begin(),
12077                     mInstr->memoperands_end());
12078
12079   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
12080   MIB.addReg(X86::EAX);
12081
12082   // insert branch
12083   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
12084
12085   mInstr->eraseFromParent();   // The pseudo instruction is gone now.
12086   return nextMBB;
12087 }
12088
12089 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
12090 // or XMM0_V32I8 in AVX all of this code can be replaced with that
12091 // in the .td file.
12092 MachineBasicBlock *
12093 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
12094                             unsigned numArgs, bool memArg) const {
12095   assert(Subtarget->hasSSE42() &&
12096          "Target must have SSE4.2 or AVX features enabled");
12097
12098   DebugLoc dl = MI->getDebugLoc();
12099   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12100   unsigned Opc;
12101   if (!Subtarget->hasAVX()) {
12102     if (memArg)
12103       Opc = numArgs == 3 ? X86::PCMPISTRM128rm : X86::PCMPESTRM128rm;
12104     else
12105       Opc = numArgs == 3 ? X86::PCMPISTRM128rr : X86::PCMPESTRM128rr;
12106   } else {
12107     if (memArg)
12108       Opc = numArgs == 3 ? X86::VPCMPISTRM128rm : X86::VPCMPESTRM128rm;
12109     else
12110       Opc = numArgs == 3 ? X86::VPCMPISTRM128rr : X86::VPCMPESTRM128rr;
12111   }
12112
12113   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
12114   for (unsigned i = 0; i < numArgs; ++i) {
12115     MachineOperand &Op = MI->getOperand(i+1);
12116     if (!(Op.isReg() && Op.isImplicit()))
12117       MIB.addOperand(Op);
12118   }
12119   BuildMI(*BB, MI, dl,
12120     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
12121     .addReg(X86::XMM0);
12122
12123   MI->eraseFromParent();
12124   return BB;
12125 }
12126
12127 MachineBasicBlock *
12128 X86TargetLowering::EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB) const {
12129   DebugLoc dl = MI->getDebugLoc();
12130   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12131
12132   // Address into RAX/EAX, other two args into ECX, EDX.
12133   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
12134   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
12135   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
12136   for (int i = 0; i < X86::AddrNumOperands; ++i)
12137     MIB.addOperand(MI->getOperand(i));
12138
12139   unsigned ValOps = X86::AddrNumOperands;
12140   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
12141     .addReg(MI->getOperand(ValOps).getReg());
12142   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
12143     .addReg(MI->getOperand(ValOps+1).getReg());
12144
12145   // The instruction doesn't actually take any operands though.
12146   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
12147
12148   MI->eraseFromParent(); // The pseudo is gone now.
12149   return BB;
12150 }
12151
12152 MachineBasicBlock *
12153 X86TargetLowering::EmitVAARG64WithCustomInserter(
12154                    MachineInstr *MI,
12155                    MachineBasicBlock *MBB) const {
12156   // Emit va_arg instruction on X86-64.
12157
12158   // Operands to this pseudo-instruction:
12159   // 0  ) Output        : destination address (reg)
12160   // 1-5) Input         : va_list address (addr, i64mem)
12161   // 6  ) ArgSize       : Size (in bytes) of vararg type
12162   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
12163   // 8  ) Align         : Alignment of type
12164   // 9  ) EFLAGS (implicit-def)
12165
12166   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
12167   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
12168
12169   unsigned DestReg = MI->getOperand(0).getReg();
12170   MachineOperand &Base = MI->getOperand(1);
12171   MachineOperand &Scale = MI->getOperand(2);
12172   MachineOperand &Index = MI->getOperand(3);
12173   MachineOperand &Disp = MI->getOperand(4);
12174   MachineOperand &Segment = MI->getOperand(5);
12175   unsigned ArgSize = MI->getOperand(6).getImm();
12176   unsigned ArgMode = MI->getOperand(7).getImm();
12177   unsigned Align = MI->getOperand(8).getImm();
12178
12179   // Memory Reference
12180   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
12181   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
12182   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
12183
12184   // Machine Information
12185   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12186   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
12187   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
12188   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
12189   DebugLoc DL = MI->getDebugLoc();
12190
12191   // struct va_list {
12192   //   i32   gp_offset
12193   //   i32   fp_offset
12194   //   i64   overflow_area (address)
12195   //   i64   reg_save_area (address)
12196   // }
12197   // sizeof(va_list) = 24
12198   // alignment(va_list) = 8
12199
12200   unsigned TotalNumIntRegs = 6;
12201   unsigned TotalNumXMMRegs = 8;
12202   bool UseGPOffset = (ArgMode == 1);
12203   bool UseFPOffset = (ArgMode == 2);
12204   unsigned MaxOffset = TotalNumIntRegs * 8 +
12205                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
12206
12207   /* Align ArgSize to a multiple of 8 */
12208   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
12209   bool NeedsAlign = (Align > 8);
12210
12211   MachineBasicBlock *thisMBB = MBB;
12212   MachineBasicBlock *overflowMBB;
12213   MachineBasicBlock *offsetMBB;
12214   MachineBasicBlock *endMBB;
12215
12216   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
12217   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
12218   unsigned OffsetReg = 0;
12219
12220   if (!UseGPOffset && !UseFPOffset) {
12221     // If we only pull from the overflow region, we don't create a branch.
12222     // We don't need to alter control flow.
12223     OffsetDestReg = 0; // unused
12224     OverflowDestReg = DestReg;
12225
12226     offsetMBB = NULL;
12227     overflowMBB = thisMBB;
12228     endMBB = thisMBB;
12229   } else {
12230     // First emit code to check if gp_offset (or fp_offset) is below the bound.
12231     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
12232     // If not, pull from overflow_area. (branch to overflowMBB)
12233     //
12234     //       thisMBB
12235     //         |     .
12236     //         |        .
12237     //     offsetMBB   overflowMBB
12238     //         |        .
12239     //         |     .
12240     //        endMBB
12241
12242     // Registers for the PHI in endMBB
12243     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
12244     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
12245
12246     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
12247     MachineFunction *MF = MBB->getParent();
12248     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12249     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12250     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12251
12252     MachineFunction::iterator MBBIter = MBB;
12253     ++MBBIter;
12254
12255     // Insert the new basic blocks
12256     MF->insert(MBBIter, offsetMBB);
12257     MF->insert(MBBIter, overflowMBB);
12258     MF->insert(MBBIter, endMBB);
12259
12260     // Transfer the remainder of MBB and its successor edges to endMBB.
12261     endMBB->splice(endMBB->begin(), thisMBB,
12262                     llvm::next(MachineBasicBlock::iterator(MI)),
12263                     thisMBB->end());
12264     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
12265
12266     // Make offsetMBB and overflowMBB successors of thisMBB
12267     thisMBB->addSuccessor(offsetMBB);
12268     thisMBB->addSuccessor(overflowMBB);
12269
12270     // endMBB is a successor of both offsetMBB and overflowMBB
12271     offsetMBB->addSuccessor(endMBB);
12272     overflowMBB->addSuccessor(endMBB);
12273
12274     // Load the offset value into a register
12275     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
12276     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
12277       .addOperand(Base)
12278       .addOperand(Scale)
12279       .addOperand(Index)
12280       .addDisp(Disp, UseFPOffset ? 4 : 0)
12281       .addOperand(Segment)
12282       .setMemRefs(MMOBegin, MMOEnd);
12283
12284     // Check if there is enough room left to pull this argument.
12285     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
12286       .addReg(OffsetReg)
12287       .addImm(MaxOffset + 8 - ArgSizeA8);
12288
12289     // Branch to "overflowMBB" if offset >= max
12290     // Fall through to "offsetMBB" otherwise
12291     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
12292       .addMBB(overflowMBB);
12293   }
12294
12295   // In offsetMBB, emit code to use the reg_save_area.
12296   if (offsetMBB) {
12297     assert(OffsetReg != 0);
12298
12299     // Read the reg_save_area address.
12300     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
12301     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
12302       .addOperand(Base)
12303       .addOperand(Scale)
12304       .addOperand(Index)
12305       .addDisp(Disp, 16)
12306       .addOperand(Segment)
12307       .setMemRefs(MMOBegin, MMOEnd);
12308
12309     // Zero-extend the offset
12310     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
12311       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
12312         .addImm(0)
12313         .addReg(OffsetReg)
12314         .addImm(X86::sub_32bit);
12315
12316     // Add the offset to the reg_save_area to get the final address.
12317     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
12318       .addReg(OffsetReg64)
12319       .addReg(RegSaveReg);
12320
12321     // Compute the offset for the next argument
12322     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
12323     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
12324       .addReg(OffsetReg)
12325       .addImm(UseFPOffset ? 16 : 8);
12326
12327     // Store it back into the va_list.
12328     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
12329       .addOperand(Base)
12330       .addOperand(Scale)
12331       .addOperand(Index)
12332       .addDisp(Disp, UseFPOffset ? 4 : 0)
12333       .addOperand(Segment)
12334       .addReg(NextOffsetReg)
12335       .setMemRefs(MMOBegin, MMOEnd);
12336
12337     // Jump to endMBB
12338     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
12339       .addMBB(endMBB);
12340   }
12341
12342   //
12343   // Emit code to use overflow area
12344   //
12345
12346   // Load the overflow_area address into a register.
12347   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
12348   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
12349     .addOperand(Base)
12350     .addOperand(Scale)
12351     .addOperand(Index)
12352     .addDisp(Disp, 8)
12353     .addOperand(Segment)
12354     .setMemRefs(MMOBegin, MMOEnd);
12355
12356   // If we need to align it, do so. Otherwise, just copy the address
12357   // to OverflowDestReg.
12358   if (NeedsAlign) {
12359     // Align the overflow address
12360     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
12361     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
12362
12363     // aligned_addr = (addr + (align-1)) & ~(align-1)
12364     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
12365       .addReg(OverflowAddrReg)
12366       .addImm(Align-1);
12367
12368     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
12369       .addReg(TmpReg)
12370       .addImm(~(uint64_t)(Align-1));
12371   } else {
12372     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
12373       .addReg(OverflowAddrReg);
12374   }
12375
12376   // Compute the next overflow address after this argument.
12377   // (the overflow address should be kept 8-byte aligned)
12378   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
12379   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
12380     .addReg(OverflowDestReg)
12381     .addImm(ArgSizeA8);
12382
12383   // Store the new overflow address.
12384   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
12385     .addOperand(Base)
12386     .addOperand(Scale)
12387     .addOperand(Index)
12388     .addDisp(Disp, 8)
12389     .addOperand(Segment)
12390     .addReg(NextAddrReg)
12391     .setMemRefs(MMOBegin, MMOEnd);
12392
12393   // If we branched, emit the PHI to the front of endMBB.
12394   if (offsetMBB) {
12395     BuildMI(*endMBB, endMBB->begin(), DL,
12396             TII->get(X86::PHI), DestReg)
12397       .addReg(OffsetDestReg).addMBB(offsetMBB)
12398       .addReg(OverflowDestReg).addMBB(overflowMBB);
12399   }
12400
12401   // Erase the pseudo instruction
12402   MI->eraseFromParent();
12403
12404   return endMBB;
12405 }
12406
12407 MachineBasicBlock *
12408 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
12409                                                  MachineInstr *MI,
12410                                                  MachineBasicBlock *MBB) const {
12411   // Emit code to save XMM registers to the stack. The ABI says that the
12412   // number of registers to save is given in %al, so it's theoretically
12413   // possible to do an indirect jump trick to avoid saving all of them,
12414   // however this code takes a simpler approach and just executes all
12415   // of the stores if %al is non-zero. It's less code, and it's probably
12416   // easier on the hardware branch predictor, and stores aren't all that
12417   // expensive anyway.
12418
12419   // Create the new basic blocks. One block contains all the XMM stores,
12420   // and one block is the final destination regardless of whether any
12421   // stores were performed.
12422   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
12423   MachineFunction *F = MBB->getParent();
12424   MachineFunction::iterator MBBIter = MBB;
12425   ++MBBIter;
12426   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
12427   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
12428   F->insert(MBBIter, XMMSaveMBB);
12429   F->insert(MBBIter, EndMBB);
12430
12431   // Transfer the remainder of MBB and its successor edges to EndMBB.
12432   EndMBB->splice(EndMBB->begin(), MBB,
12433                  llvm::next(MachineBasicBlock::iterator(MI)),
12434                  MBB->end());
12435   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
12436
12437   // The original block will now fall through to the XMM save block.
12438   MBB->addSuccessor(XMMSaveMBB);
12439   // The XMMSaveMBB will fall through to the end block.
12440   XMMSaveMBB->addSuccessor(EndMBB);
12441
12442   // Now add the instructions.
12443   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12444   DebugLoc DL = MI->getDebugLoc();
12445
12446   unsigned CountReg = MI->getOperand(0).getReg();
12447   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
12448   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
12449
12450   if (!Subtarget->isTargetWin64()) {
12451     // If %al is 0, branch around the XMM save block.
12452     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
12453     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
12454     MBB->addSuccessor(EndMBB);
12455   }
12456
12457   unsigned MOVOpc = Subtarget->hasAVX() ? X86::VMOVAPSmr : X86::MOVAPSmr;
12458   // In the XMM save block, save all the XMM argument registers.
12459   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
12460     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
12461     MachineMemOperand *MMO =
12462       F->getMachineMemOperand(
12463           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
12464         MachineMemOperand::MOStore,
12465         /*Size=*/16, /*Align=*/16);
12466     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
12467       .addFrameIndex(RegSaveFrameIndex)
12468       .addImm(/*Scale=*/1)
12469       .addReg(/*IndexReg=*/0)
12470       .addImm(/*Disp=*/Offset)
12471       .addReg(/*Segment=*/0)
12472       .addReg(MI->getOperand(i).getReg())
12473       .addMemOperand(MMO);
12474   }
12475
12476   MI->eraseFromParent();   // The pseudo instruction is gone now.
12477
12478   return EndMBB;
12479 }
12480
12481 // The EFLAGS operand of SelectItr might be missing a kill marker
12482 // because there were multiple uses of EFLAGS, and ISel didn't know
12483 // which to mark. Figure out whether SelectItr should have had a
12484 // kill marker, and set it if it should. Returns the correct kill
12485 // marker value.
12486 static bool checkAndUpdateEFLAGSKill(MachineBasicBlock::iterator SelectItr,
12487                                      MachineBasicBlock* BB,
12488                                      const TargetRegisterInfo* TRI) {
12489   // Scan forward through BB for a use/def of EFLAGS.
12490   MachineBasicBlock::iterator miI(llvm::next(SelectItr));
12491   for (MachineBasicBlock::iterator miE = BB->end(); miI != miE; ++miI) {
12492     const MachineInstr& mi = *miI;
12493     if (mi.readsRegister(X86::EFLAGS))
12494       return false;
12495     if (mi.definesRegister(X86::EFLAGS))
12496       break; // Should have kill-flag - update below.
12497   }
12498
12499   // If we hit the end of the block, check whether EFLAGS is live into a
12500   // successor.
12501   if (miI == BB->end()) {
12502     for (MachineBasicBlock::succ_iterator sItr = BB->succ_begin(),
12503                                           sEnd = BB->succ_end();
12504          sItr != sEnd; ++sItr) {
12505       MachineBasicBlock* succ = *sItr;
12506       if (succ->isLiveIn(X86::EFLAGS))
12507         return false;
12508     }
12509   }
12510
12511   // We found a def, or hit the end of the basic block and EFLAGS wasn't live
12512   // out. SelectMI should have a kill flag on EFLAGS.
12513   SelectItr->addRegisterKilled(X86::EFLAGS, TRI);
12514   return true;
12515 }
12516
12517 MachineBasicBlock *
12518 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
12519                                      MachineBasicBlock *BB) const {
12520   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12521   DebugLoc DL = MI->getDebugLoc();
12522
12523   // To "insert" a SELECT_CC instruction, we actually have to insert the
12524   // diamond control-flow pattern.  The incoming instruction knows the
12525   // destination vreg to set, the condition code register to branch on, the
12526   // true/false values to select between, and a branch opcode to use.
12527   const BasicBlock *LLVM_BB = BB->getBasicBlock();
12528   MachineFunction::iterator It = BB;
12529   ++It;
12530
12531   //  thisMBB:
12532   //  ...
12533   //   TrueVal = ...
12534   //   cmpTY ccX, r1, r2
12535   //   bCC copy1MBB
12536   //   fallthrough --> copy0MBB
12537   MachineBasicBlock *thisMBB = BB;
12538   MachineFunction *F = BB->getParent();
12539   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
12540   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
12541   F->insert(It, copy0MBB);
12542   F->insert(It, sinkMBB);
12543
12544   // If the EFLAGS register isn't dead in the terminator, then claim that it's
12545   // live into the sink and copy blocks.
12546   const TargetRegisterInfo* TRI = getTargetMachine().getRegisterInfo();
12547   if (!MI->killsRegister(X86::EFLAGS) &&
12548       !checkAndUpdateEFLAGSKill(MI, BB, TRI)) {
12549     copy0MBB->addLiveIn(X86::EFLAGS);
12550     sinkMBB->addLiveIn(X86::EFLAGS);
12551   }
12552
12553   // Transfer the remainder of BB and its successor edges to sinkMBB.
12554   sinkMBB->splice(sinkMBB->begin(), BB,
12555                   llvm::next(MachineBasicBlock::iterator(MI)),
12556                   BB->end());
12557   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
12558
12559   // Add the true and fallthrough blocks as its successors.
12560   BB->addSuccessor(copy0MBB);
12561   BB->addSuccessor(sinkMBB);
12562
12563   // Create the conditional branch instruction.
12564   unsigned Opc =
12565     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
12566   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
12567
12568   //  copy0MBB:
12569   //   %FalseValue = ...
12570   //   # fallthrough to sinkMBB
12571   copy0MBB->addSuccessor(sinkMBB);
12572
12573   //  sinkMBB:
12574   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
12575   //  ...
12576   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
12577           TII->get(X86::PHI), MI->getOperand(0).getReg())
12578     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
12579     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
12580
12581   MI->eraseFromParent();   // The pseudo instruction is gone now.
12582   return sinkMBB;
12583 }
12584
12585 MachineBasicBlock *
12586 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
12587                                         bool Is64Bit) const {
12588   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12589   DebugLoc DL = MI->getDebugLoc();
12590   MachineFunction *MF = BB->getParent();
12591   const BasicBlock *LLVM_BB = BB->getBasicBlock();
12592
12593   assert(getTargetMachine().Options.EnableSegmentedStacks);
12594
12595   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
12596   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
12597
12598   // BB:
12599   //  ... [Till the alloca]
12600   // If stacklet is not large enough, jump to mallocMBB
12601   //
12602   // bumpMBB:
12603   //  Allocate by subtracting from RSP
12604   //  Jump to continueMBB
12605   //
12606   // mallocMBB:
12607   //  Allocate by call to runtime
12608   //
12609   // continueMBB:
12610   //  ...
12611   //  [rest of original BB]
12612   //
12613
12614   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12615   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12616   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12617
12618   MachineRegisterInfo &MRI = MF->getRegInfo();
12619   const TargetRegisterClass *AddrRegClass =
12620     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
12621
12622   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12623     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12624     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
12625     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
12626     sizeVReg = MI->getOperand(1).getReg(),
12627     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
12628
12629   MachineFunction::iterator MBBIter = BB;
12630   ++MBBIter;
12631
12632   MF->insert(MBBIter, bumpMBB);
12633   MF->insert(MBBIter, mallocMBB);
12634   MF->insert(MBBIter, continueMBB);
12635
12636   continueMBB->splice(continueMBB->begin(), BB, llvm::next
12637                       (MachineBasicBlock::iterator(MI)), BB->end());
12638   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
12639
12640   // Add code to the main basic block to check if the stack limit has been hit,
12641   // and if so, jump to mallocMBB otherwise to bumpMBB.
12642   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
12643   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
12644     .addReg(tmpSPVReg).addReg(sizeVReg);
12645   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
12646     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
12647     .addReg(SPLimitVReg);
12648   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
12649
12650   // bumpMBB simply decreases the stack pointer, since we know the current
12651   // stacklet has enough space.
12652   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
12653     .addReg(SPLimitVReg);
12654   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
12655     .addReg(SPLimitVReg);
12656   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12657
12658   // Calls into a routine in libgcc to allocate more space from the heap.
12659   const uint32_t *RegMask =
12660     getTargetMachine().getRegisterInfo()->getCallPreservedMask(CallingConv::C);
12661   if (Is64Bit) {
12662     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
12663       .addReg(sizeVReg);
12664     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
12665       .addExternalSymbol("__morestack_allocate_stack_space")
12666       .addRegMask(RegMask)
12667       .addReg(X86::RDI, RegState::Implicit)
12668       .addReg(X86::RAX, RegState::ImplicitDefine);
12669   } else {
12670     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
12671       .addImm(12);
12672     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
12673     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
12674       .addExternalSymbol("__morestack_allocate_stack_space")
12675       .addRegMask(RegMask)
12676       .addReg(X86::EAX, RegState::ImplicitDefine);
12677   }
12678
12679   if (!Is64Bit)
12680     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
12681       .addImm(16);
12682
12683   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
12684     .addReg(Is64Bit ? X86::RAX : X86::EAX);
12685   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12686
12687   // Set up the CFG correctly.
12688   BB->addSuccessor(bumpMBB);
12689   BB->addSuccessor(mallocMBB);
12690   mallocMBB->addSuccessor(continueMBB);
12691   bumpMBB->addSuccessor(continueMBB);
12692
12693   // Take care of the PHI nodes.
12694   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
12695           MI->getOperand(0).getReg())
12696     .addReg(mallocPtrVReg).addMBB(mallocMBB)
12697     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
12698
12699   // Delete the original pseudo instruction.
12700   MI->eraseFromParent();
12701
12702   // And we're done.
12703   return continueMBB;
12704 }
12705
12706 MachineBasicBlock *
12707 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
12708                                           MachineBasicBlock *BB) const {
12709   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12710   DebugLoc DL = MI->getDebugLoc();
12711
12712   assert(!Subtarget->isTargetEnvMacho());
12713
12714   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
12715   // non-trivial part is impdef of ESP.
12716
12717   if (Subtarget->isTargetWin64()) {
12718     if (Subtarget->isTargetCygMing()) {
12719       // ___chkstk(Mingw64):
12720       // Clobbers R10, R11, RAX and EFLAGS.
12721       // Updates RSP.
12722       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12723         .addExternalSymbol("___chkstk")
12724         .addReg(X86::RAX, RegState::Implicit)
12725         .addReg(X86::RSP, RegState::Implicit)
12726         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
12727         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
12728         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12729     } else {
12730       // __chkstk(MSVCRT): does not update stack pointer.
12731       // Clobbers R10, R11 and EFLAGS.
12732       // FIXME: RAX(allocated size) might be reused and not killed.
12733       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12734         .addExternalSymbol("__chkstk")
12735         .addReg(X86::RAX, RegState::Implicit)
12736         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12737       // RAX has the offset to subtracted from RSP.
12738       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
12739         .addReg(X86::RSP)
12740         .addReg(X86::RAX);
12741     }
12742   } else {
12743     const char *StackProbeSymbol =
12744       Subtarget->isTargetWindows() ? "_chkstk" : "_alloca";
12745
12746     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
12747       .addExternalSymbol(StackProbeSymbol)
12748       .addReg(X86::EAX, RegState::Implicit)
12749       .addReg(X86::ESP, RegState::Implicit)
12750       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
12751       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
12752       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12753   }
12754
12755   MI->eraseFromParent();   // The pseudo instruction is gone now.
12756   return BB;
12757 }
12758
12759 MachineBasicBlock *
12760 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
12761                                       MachineBasicBlock *BB) const {
12762   // This is pretty easy.  We're taking the value that we received from
12763   // our load from the relocation, sticking it in either RDI (x86-64)
12764   // or EAX and doing an indirect call.  The return value will then
12765   // be in the normal return register.
12766   const X86InstrInfo *TII
12767     = static_cast<const X86InstrInfo*>(getTargetMachine().getInstrInfo());
12768   DebugLoc DL = MI->getDebugLoc();
12769   MachineFunction *F = BB->getParent();
12770
12771   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
12772   assert(MI->getOperand(3).isGlobal() && "This should be a global");
12773
12774   // Get a register mask for the lowered call.
12775   // FIXME: The 32-bit calls have non-standard calling conventions. Use a
12776   // proper register mask.
12777   const uint32_t *RegMask =
12778     getTargetMachine().getRegisterInfo()->getCallPreservedMask(CallingConv::C);
12779   if (Subtarget->is64Bit()) {
12780     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12781                                       TII->get(X86::MOV64rm), X86::RDI)
12782     .addReg(X86::RIP)
12783     .addImm(0).addReg(0)
12784     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12785                       MI->getOperand(3).getTargetFlags())
12786     .addReg(0);
12787     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
12788     addDirectMem(MIB, X86::RDI);
12789     MIB.addReg(X86::RAX, RegState::ImplicitDefine).addRegMask(RegMask);
12790   } else if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
12791     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12792                                       TII->get(X86::MOV32rm), X86::EAX)
12793     .addReg(0)
12794     .addImm(0).addReg(0)
12795     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12796                       MI->getOperand(3).getTargetFlags())
12797     .addReg(0);
12798     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12799     addDirectMem(MIB, X86::EAX);
12800     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
12801   } else {
12802     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12803                                       TII->get(X86::MOV32rm), X86::EAX)
12804     .addReg(TII->getGlobalBaseReg(F))
12805     .addImm(0).addReg(0)
12806     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12807                       MI->getOperand(3).getTargetFlags())
12808     .addReg(0);
12809     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12810     addDirectMem(MIB, X86::EAX);
12811     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
12812   }
12813
12814   MI->eraseFromParent(); // The pseudo instruction is gone now.
12815   return BB;
12816 }
12817
12818 MachineBasicBlock *
12819 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
12820                                                MachineBasicBlock *BB) const {
12821   switch (MI->getOpcode()) {
12822   default: llvm_unreachable("Unexpected instr type to insert");
12823   case X86::TAILJMPd64:
12824   case X86::TAILJMPr64:
12825   case X86::TAILJMPm64:
12826     llvm_unreachable("TAILJMP64 would not be touched here.");
12827   case X86::TCRETURNdi64:
12828   case X86::TCRETURNri64:
12829   case X86::TCRETURNmi64:
12830     return BB;
12831   case X86::WIN_ALLOCA:
12832     return EmitLoweredWinAlloca(MI, BB);
12833   case X86::SEG_ALLOCA_32:
12834     return EmitLoweredSegAlloca(MI, BB, false);
12835   case X86::SEG_ALLOCA_64:
12836     return EmitLoweredSegAlloca(MI, BB, true);
12837   case X86::TLSCall_32:
12838   case X86::TLSCall_64:
12839     return EmitLoweredTLSCall(MI, BB);
12840   case X86::CMOV_GR8:
12841   case X86::CMOV_FR32:
12842   case X86::CMOV_FR64:
12843   case X86::CMOV_V4F32:
12844   case X86::CMOV_V2F64:
12845   case X86::CMOV_V2I64:
12846   case X86::CMOV_V8F32:
12847   case X86::CMOV_V4F64:
12848   case X86::CMOV_V4I64:
12849   case X86::CMOV_GR16:
12850   case X86::CMOV_GR32:
12851   case X86::CMOV_RFP32:
12852   case X86::CMOV_RFP64:
12853   case X86::CMOV_RFP80:
12854     return EmitLoweredSelect(MI, BB);
12855
12856   case X86::FP32_TO_INT16_IN_MEM:
12857   case X86::FP32_TO_INT32_IN_MEM:
12858   case X86::FP32_TO_INT64_IN_MEM:
12859   case X86::FP64_TO_INT16_IN_MEM:
12860   case X86::FP64_TO_INT32_IN_MEM:
12861   case X86::FP64_TO_INT64_IN_MEM:
12862   case X86::FP80_TO_INT16_IN_MEM:
12863   case X86::FP80_TO_INT32_IN_MEM:
12864   case X86::FP80_TO_INT64_IN_MEM: {
12865     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12866     DebugLoc DL = MI->getDebugLoc();
12867
12868     // Change the floating point control register to use "round towards zero"
12869     // mode when truncating to an integer value.
12870     MachineFunction *F = BB->getParent();
12871     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
12872     addFrameReference(BuildMI(*BB, MI, DL,
12873                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
12874
12875     // Load the old value of the high byte of the control word...
12876     unsigned OldCW =
12877       F->getRegInfo().createVirtualRegister(&X86::GR16RegClass);
12878     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
12879                       CWFrameIdx);
12880
12881     // Set the high part to be round to zero...
12882     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
12883       .addImm(0xC7F);
12884
12885     // Reload the modified control word now...
12886     addFrameReference(BuildMI(*BB, MI, DL,
12887                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12888
12889     // Restore the memory image of control word to original value
12890     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
12891       .addReg(OldCW);
12892
12893     // Get the X86 opcode to use.
12894     unsigned Opc;
12895     switch (MI->getOpcode()) {
12896     default: llvm_unreachable("illegal opcode!");
12897     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
12898     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
12899     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
12900     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
12901     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
12902     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
12903     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
12904     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
12905     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
12906     }
12907
12908     X86AddressMode AM;
12909     MachineOperand &Op = MI->getOperand(0);
12910     if (Op.isReg()) {
12911       AM.BaseType = X86AddressMode::RegBase;
12912       AM.Base.Reg = Op.getReg();
12913     } else {
12914       AM.BaseType = X86AddressMode::FrameIndexBase;
12915       AM.Base.FrameIndex = Op.getIndex();
12916     }
12917     Op = MI->getOperand(1);
12918     if (Op.isImm())
12919       AM.Scale = Op.getImm();
12920     Op = MI->getOperand(2);
12921     if (Op.isImm())
12922       AM.IndexReg = Op.getImm();
12923     Op = MI->getOperand(3);
12924     if (Op.isGlobal()) {
12925       AM.GV = Op.getGlobal();
12926     } else {
12927       AM.Disp = Op.getImm();
12928     }
12929     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
12930                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
12931
12932     // Reload the original control word now.
12933     addFrameReference(BuildMI(*BB, MI, DL,
12934                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12935
12936     MI->eraseFromParent();   // The pseudo instruction is gone now.
12937     return BB;
12938   }
12939     // String/text processing lowering.
12940   case X86::PCMPISTRM128REG:
12941   case X86::VPCMPISTRM128REG:
12942   case X86::PCMPISTRM128MEM:
12943   case X86::VPCMPISTRM128MEM:
12944   case X86::PCMPESTRM128REG:
12945   case X86::VPCMPESTRM128REG:
12946   case X86::PCMPESTRM128MEM:
12947   case X86::VPCMPESTRM128MEM: {
12948     unsigned NumArgs;
12949     bool MemArg;
12950     switch (MI->getOpcode()) {
12951     default: llvm_unreachable("illegal opcode!");
12952     case X86::PCMPISTRM128REG:
12953     case X86::VPCMPISTRM128REG:
12954       NumArgs = 3; MemArg = false; break;
12955     case X86::PCMPISTRM128MEM:
12956     case X86::VPCMPISTRM128MEM:
12957       NumArgs = 3; MemArg = true; break;
12958     case X86::PCMPESTRM128REG:
12959     case X86::VPCMPESTRM128REG:
12960       NumArgs = 5; MemArg = false; break;
12961     case X86::PCMPESTRM128MEM:
12962     case X86::VPCMPESTRM128MEM:
12963       NumArgs = 5; MemArg = true; break;
12964     }
12965     return EmitPCMP(MI, BB, NumArgs, MemArg);
12966   }
12967
12968     // Thread synchronization.
12969   case X86::MONITOR:
12970     return EmitMonitor(MI, BB);
12971
12972     // Atomic Lowering.
12973   case X86::ATOMMIN32:
12974   case X86::ATOMMAX32:
12975   case X86::ATOMUMIN32:
12976   case X86::ATOMUMAX32:
12977   case X86::ATOMMIN16:
12978   case X86::ATOMMAX16:
12979   case X86::ATOMUMIN16:
12980   case X86::ATOMUMAX16:
12981   case X86::ATOMMIN64:
12982   case X86::ATOMMAX64:
12983   case X86::ATOMUMIN64:
12984   case X86::ATOMUMAX64: {
12985     unsigned Opc;
12986     switch (MI->getOpcode()) {
12987     default: llvm_unreachable("illegal opcode!");
12988     case X86::ATOMMIN32:  Opc = X86::CMOVL32rr; break;
12989     case X86::ATOMMAX32:  Opc = X86::CMOVG32rr; break;
12990     case X86::ATOMUMIN32: Opc = X86::CMOVB32rr; break;
12991     case X86::ATOMUMAX32: Opc = X86::CMOVA32rr; break;
12992     case X86::ATOMMIN16:  Opc = X86::CMOVL16rr; break;
12993     case X86::ATOMMAX16:  Opc = X86::CMOVG16rr; break;
12994     case X86::ATOMUMIN16: Opc = X86::CMOVB16rr; break;
12995     case X86::ATOMUMAX16: Opc = X86::CMOVA16rr; break;
12996     case X86::ATOMMIN64:  Opc = X86::CMOVL64rr; break;
12997     case X86::ATOMMAX64:  Opc = X86::CMOVG64rr; break;
12998     case X86::ATOMUMIN64: Opc = X86::CMOVB64rr; break;
12999     case X86::ATOMUMAX64: Opc = X86::CMOVA64rr; break;
13000     // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
13001     }
13002     return EmitAtomicMinMaxWithCustomInserter(MI, BB, Opc);
13003   }
13004
13005   case X86::ATOMAND32:
13006   case X86::ATOMOR32:
13007   case X86::ATOMXOR32:
13008   case X86::ATOMNAND32: {
13009     bool Invert = false;
13010     unsigned RegOpc, ImmOpc;
13011     switch (MI->getOpcode()) {
13012     default: llvm_unreachable("illegal opcode!");
13013     case X86::ATOMAND32:
13014       RegOpc = X86::AND32rr; ImmOpc = X86::AND32ri; break;
13015     case X86::ATOMOR32:
13016       RegOpc = X86::OR32rr;  ImmOpc = X86::OR32ri; break;
13017     case X86::ATOMXOR32:
13018       RegOpc = X86::XOR32rr; ImmOpc = X86::XOR32ri; break;
13019     case X86::ATOMNAND32:
13020       RegOpc = X86::AND32rr; ImmOpc = X86::AND32ri; Invert = true; break;
13021     }
13022     return EmitAtomicBitwiseWithCustomInserter(MI, BB, RegOpc, ImmOpc,
13023                                                X86::MOV32rm, X86::LCMPXCHG32,
13024                                                X86::NOT32r, X86::EAX,
13025                                                &X86::GR32RegClass, Invert);
13026   }
13027
13028   case X86::ATOMAND16:
13029   case X86::ATOMOR16:
13030   case X86::ATOMXOR16:
13031   case X86::ATOMNAND16: {
13032     bool Invert = false;
13033     unsigned RegOpc, ImmOpc;
13034     switch (MI->getOpcode()) {
13035     default: llvm_unreachable("illegal opcode!");
13036     case X86::ATOMAND16:
13037       RegOpc = X86::AND16rr; ImmOpc = X86::AND16ri; break;
13038     case X86::ATOMOR16:
13039       RegOpc = X86::OR16rr;  ImmOpc = X86::OR16ri; break;
13040     case X86::ATOMXOR16:
13041       RegOpc = X86::XOR16rr; ImmOpc = X86::XOR16ri; break;
13042     case X86::ATOMNAND16:
13043       RegOpc = X86::AND16rr; ImmOpc = X86::AND16ri; Invert = true; break;
13044     }
13045     return EmitAtomicBitwiseWithCustomInserter(MI, BB, RegOpc, ImmOpc,
13046                                                X86::MOV16rm, X86::LCMPXCHG16,
13047                                                X86::NOT16r, X86::AX,
13048                                                &X86::GR16RegClass, Invert);
13049   }
13050
13051   case X86::ATOMAND8:
13052   case X86::ATOMOR8:
13053   case X86::ATOMXOR8:
13054   case X86::ATOMNAND8: {
13055     bool Invert = false;
13056     unsigned RegOpc, ImmOpc;
13057     switch (MI->getOpcode()) {
13058     default: llvm_unreachable("illegal opcode!");
13059     case X86::ATOMAND8:
13060       RegOpc = X86::AND8rr; ImmOpc = X86::AND8ri; break;
13061     case X86::ATOMOR8:
13062       RegOpc = X86::OR8rr;  ImmOpc = X86::OR8ri; break;
13063     case X86::ATOMXOR8:
13064       RegOpc = X86::XOR8rr; ImmOpc = X86::XOR8ri; break;
13065     case X86::ATOMNAND8:
13066       RegOpc = X86::AND8rr; ImmOpc = X86::AND8ri; Invert = true; break;
13067     }
13068     return EmitAtomicBitwiseWithCustomInserter(MI, BB, RegOpc, ImmOpc,
13069                                                X86::MOV8rm, X86::LCMPXCHG8,
13070                                                X86::NOT8r, X86::AL,
13071                                                &X86::GR8RegClass, Invert);
13072   }
13073
13074   // This group is for 64-bit host.
13075   case X86::ATOMAND64:
13076   case X86::ATOMOR64:
13077   case X86::ATOMXOR64:
13078   case X86::ATOMNAND64: {
13079     bool Invert = false;
13080     unsigned RegOpc, ImmOpc;
13081     switch (MI->getOpcode()) {
13082     default: llvm_unreachable("illegal opcode!");
13083     case X86::ATOMAND64:
13084       RegOpc = X86::AND64rr; ImmOpc = X86::AND64ri32; break;
13085     case X86::ATOMOR64:
13086       RegOpc = X86::OR64rr;  ImmOpc = X86::OR64ri32; break;
13087     case X86::ATOMXOR64:
13088       RegOpc = X86::XOR64rr; ImmOpc = X86::XOR64ri32; break;
13089     case X86::ATOMNAND64:
13090       RegOpc = X86::AND64rr; ImmOpc = X86::AND64ri32; Invert = true; break;
13091     }
13092     return EmitAtomicBitwiseWithCustomInserter(MI, BB, RegOpc, ImmOpc,
13093                                                X86::MOV64rm, X86::LCMPXCHG64,
13094                                                X86::NOT64r, X86::RAX,
13095                                                &X86::GR64RegClass, Invert);
13096   }
13097
13098   // This group does 64-bit operations on a 32-bit host.
13099   case X86::ATOMAND6432:
13100   case X86::ATOMOR6432:
13101   case X86::ATOMXOR6432:
13102   case X86::ATOMNAND6432:
13103   case X86::ATOMADD6432:
13104   case X86::ATOMSUB6432:
13105   case X86::ATOMSWAP6432: {
13106     bool Invert = false;
13107     unsigned RegOpcL, RegOpcH, ImmOpcL, ImmOpcH;
13108     switch (MI->getOpcode()) {
13109     default: llvm_unreachable("illegal opcode!");
13110     case X86::ATOMAND6432:
13111       RegOpcL = RegOpcH = X86::AND32rr;
13112       ImmOpcL = ImmOpcH = X86::AND32ri;
13113       break;
13114     case X86::ATOMOR6432:
13115       RegOpcL = RegOpcH = X86::OR32rr;
13116       ImmOpcL = ImmOpcH = X86::OR32ri;
13117       break;
13118     case X86::ATOMXOR6432:
13119       RegOpcL = RegOpcH = X86::XOR32rr;
13120       ImmOpcL = ImmOpcH = X86::XOR32ri;
13121       break;
13122     case X86::ATOMNAND6432:
13123       RegOpcL = RegOpcH = X86::AND32rr;
13124       ImmOpcL = ImmOpcH = X86::AND32ri;
13125       Invert = true;
13126       break;
13127     case X86::ATOMADD6432:
13128       RegOpcL = X86::ADD32rr; RegOpcH = X86::ADC32rr;
13129       ImmOpcL = X86::ADD32ri; ImmOpcH = X86::ADC32ri;
13130       break;
13131     case X86::ATOMSUB6432:
13132       RegOpcL = X86::SUB32rr; RegOpcH = X86::SBB32rr;
13133       ImmOpcL = X86::SUB32ri; ImmOpcH = X86::SBB32ri;
13134       break;
13135     case X86::ATOMSWAP6432:
13136       RegOpcL = RegOpcH = X86::MOV32rr;
13137       ImmOpcL = ImmOpcH = X86::MOV32ri;
13138       break;
13139     }
13140     return EmitAtomicBit6432WithCustomInserter(MI, BB, RegOpcL, RegOpcH,
13141                                                ImmOpcL, ImmOpcH, Invert);
13142   }
13143
13144   case X86::VASTART_SAVE_XMM_REGS:
13145     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
13146
13147   case X86::VAARG_64:
13148     return EmitVAARG64WithCustomInserter(MI, BB);
13149   }
13150 }
13151
13152 //===----------------------------------------------------------------------===//
13153 //                           X86 Optimization Hooks
13154 //===----------------------------------------------------------------------===//
13155
13156 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
13157                                                        APInt &KnownZero,
13158                                                        APInt &KnownOne,
13159                                                        const SelectionDAG &DAG,
13160                                                        unsigned Depth) const {
13161   unsigned BitWidth = KnownZero.getBitWidth();
13162   unsigned Opc = Op.getOpcode();
13163   assert((Opc >= ISD::BUILTIN_OP_END ||
13164           Opc == ISD::INTRINSIC_WO_CHAIN ||
13165           Opc == ISD::INTRINSIC_W_CHAIN ||
13166           Opc == ISD::INTRINSIC_VOID) &&
13167          "Should use MaskedValueIsZero if you don't know whether Op"
13168          " is a target node!");
13169
13170   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
13171   switch (Opc) {
13172   default: break;
13173   case X86ISD::ADD:
13174   case X86ISD::SUB:
13175   case X86ISD::ADC:
13176   case X86ISD::SBB:
13177   case X86ISD::SMUL:
13178   case X86ISD::UMUL:
13179   case X86ISD::INC:
13180   case X86ISD::DEC:
13181   case X86ISD::OR:
13182   case X86ISD::XOR:
13183   case X86ISD::AND:
13184     // These nodes' second result is a boolean.
13185     if (Op.getResNo() == 0)
13186       break;
13187     // Fallthrough
13188   case X86ISD::SETCC:
13189     KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
13190     break;
13191   case ISD::INTRINSIC_WO_CHAIN: {
13192     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
13193     unsigned NumLoBits = 0;
13194     switch (IntId) {
13195     default: break;
13196     case Intrinsic::x86_sse_movmsk_ps:
13197     case Intrinsic::x86_avx_movmsk_ps_256:
13198     case Intrinsic::x86_sse2_movmsk_pd:
13199     case Intrinsic::x86_avx_movmsk_pd_256:
13200     case Intrinsic::x86_mmx_pmovmskb:
13201     case Intrinsic::x86_sse2_pmovmskb_128:
13202     case Intrinsic::x86_avx2_pmovmskb: {
13203       // High bits of movmskp{s|d}, pmovmskb are known zero.
13204       switch (IntId) {
13205         default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
13206         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
13207         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
13208         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
13209         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
13210         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
13211         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
13212         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
13213       }
13214       KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - NumLoBits);
13215       break;
13216     }
13217     }
13218     break;
13219   }
13220   }
13221 }
13222
13223 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(SDValue Op,
13224                                                          unsigned Depth) const {
13225   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
13226   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
13227     return Op.getValueType().getScalarType().getSizeInBits();
13228
13229   // Fallback case.
13230   return 1;
13231 }
13232
13233 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
13234 /// node is a GlobalAddress + offset.
13235 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
13236                                        const GlobalValue* &GA,
13237                                        int64_t &Offset) const {
13238   if (N->getOpcode() == X86ISD::Wrapper) {
13239     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
13240       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
13241       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
13242       return true;
13243     }
13244   }
13245   return TargetLowering::isGAPlusOffset(N, GA, Offset);
13246 }
13247
13248 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
13249 /// same as extracting the high 128-bit part of 256-bit vector and then
13250 /// inserting the result into the low part of a new 256-bit vector
13251 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
13252   EVT VT = SVOp->getValueType(0);
13253   unsigned NumElems = VT.getVectorNumElements();
13254
13255   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
13256   for (unsigned i = 0, j = NumElems/2; i != NumElems/2; ++i, ++j)
13257     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
13258         SVOp->getMaskElt(j) >= 0)
13259       return false;
13260
13261   return true;
13262 }
13263
13264 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
13265 /// same as extracting the low 128-bit part of 256-bit vector and then
13266 /// inserting the result into the high part of a new 256-bit vector
13267 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
13268   EVT VT = SVOp->getValueType(0);
13269   unsigned NumElems = VT.getVectorNumElements();
13270
13271   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
13272   for (unsigned i = NumElems/2, j = 0; i != NumElems; ++i, ++j)
13273     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
13274         SVOp->getMaskElt(j) >= 0)
13275       return false;
13276
13277   return true;
13278 }
13279
13280 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
13281 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
13282                                         TargetLowering::DAGCombinerInfo &DCI,
13283                                         const X86Subtarget* Subtarget) {
13284   DebugLoc dl = N->getDebugLoc();
13285   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
13286   SDValue V1 = SVOp->getOperand(0);
13287   SDValue V2 = SVOp->getOperand(1);
13288   EVT VT = SVOp->getValueType(0);
13289   unsigned NumElems = VT.getVectorNumElements();
13290
13291   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
13292       V2.getOpcode() == ISD::CONCAT_VECTORS) {
13293     //
13294     //                   0,0,0,...
13295     //                      |
13296     //    V      UNDEF    BUILD_VECTOR    UNDEF
13297     //     \      /           \           /
13298     //  CONCAT_VECTOR         CONCAT_VECTOR
13299     //         \                  /
13300     //          \                /
13301     //          RESULT: V + zero extended
13302     //
13303     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
13304         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
13305         V1.getOperand(1).getOpcode() != ISD::UNDEF)
13306       return SDValue();
13307
13308     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
13309       return SDValue();
13310
13311     // To match the shuffle mask, the first half of the mask should
13312     // be exactly the first vector, and all the rest a splat with the
13313     // first element of the second one.
13314     for (unsigned i = 0; i != NumElems/2; ++i)
13315       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
13316           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
13317         return SDValue();
13318
13319     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
13320     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
13321       if (Ld->hasNUsesOfValue(1, 0)) {
13322         SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
13323         SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
13324         SDValue ResNode =
13325           DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2,
13326                                   Ld->getMemoryVT(),
13327                                   Ld->getPointerInfo(),
13328                                   Ld->getAlignment(),
13329                                   false/*isVolatile*/, true/*ReadMem*/,
13330                                   false/*WriteMem*/);
13331         return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
13332       }
13333     }
13334
13335     // Emit a zeroed vector and insert the desired subvector on its
13336     // first half.
13337     SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
13338     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0), 0, DAG, dl);
13339     return DCI.CombineTo(N, InsV);
13340   }
13341
13342   //===--------------------------------------------------------------------===//
13343   // Combine some shuffles into subvector extracts and inserts:
13344   //
13345
13346   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
13347   if (isShuffleHigh128VectorInsertLow(SVOp)) {
13348     SDValue V = Extract128BitVector(V1, NumElems/2, DAG, dl);
13349     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, 0, DAG, dl);
13350     return DCI.CombineTo(N, InsV);
13351   }
13352
13353   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
13354   if (isShuffleLow128VectorInsertHigh(SVOp)) {
13355     SDValue V = Extract128BitVector(V1, 0, DAG, dl);
13356     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, NumElems/2, DAG, dl);
13357     return DCI.CombineTo(N, InsV);
13358   }
13359
13360   return SDValue();
13361 }
13362
13363 /// PerformShuffleCombine - Performs several different shuffle combines.
13364 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
13365                                      TargetLowering::DAGCombinerInfo &DCI,
13366                                      const X86Subtarget *Subtarget) {
13367   DebugLoc dl = N->getDebugLoc();
13368   EVT VT = N->getValueType(0);
13369
13370   // Don't create instructions with illegal types after legalize types has run.
13371   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13372   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
13373     return SDValue();
13374
13375   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
13376   if (Subtarget->hasAVX() && VT.is256BitVector() &&
13377       N->getOpcode() == ISD::VECTOR_SHUFFLE)
13378     return PerformShuffleCombine256(N, DAG, DCI, Subtarget);
13379
13380   // Only handle 128 wide vector from here on.
13381   if (!VT.is128BitVector())
13382     return SDValue();
13383
13384   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
13385   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
13386   // consecutive, non-overlapping, and in the right order.
13387   SmallVector<SDValue, 16> Elts;
13388   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
13389     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
13390
13391   return EltsFromConsecutiveLoads(VT, Elts, dl, DAG);
13392 }
13393
13394
13395 /// DCI, PerformTruncateCombine - Converts truncate operation to
13396 /// a sequence of vector shuffle operations.
13397 /// It is possible when we truncate 256-bit vector to 128-bit vector
13398
13399 SDValue X86TargetLowering::PerformTruncateCombine(SDNode *N, SelectionDAG &DAG,
13400                                                   DAGCombinerInfo &DCI) const {
13401   if (!DCI.isBeforeLegalizeOps())
13402     return SDValue();
13403
13404   if (!Subtarget->hasAVX())
13405     return SDValue();
13406
13407   EVT VT = N->getValueType(0);
13408   SDValue Op = N->getOperand(0);
13409   EVT OpVT = Op.getValueType();
13410   DebugLoc dl = N->getDebugLoc();
13411
13412   if ((VT == MVT::v4i32) && (OpVT == MVT::v4i64)) {
13413
13414     if (Subtarget->hasAVX2()) {
13415       // AVX2: v4i64 -> v4i32
13416
13417       // VPERMD
13418       static const int ShufMask[] = {0, 2, 4, 6, -1, -1, -1, -1};
13419
13420       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v8i32, Op);
13421       Op = DAG.getVectorShuffle(MVT::v8i32, dl, Op, DAG.getUNDEF(MVT::v8i32),
13422                                 ShufMask);
13423
13424       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, VT, Op,
13425                          DAG.getIntPtrConstant(0));
13426     }
13427
13428     // AVX: v4i64 -> v4i32
13429     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v2i64, Op,
13430                                DAG.getIntPtrConstant(0));
13431
13432     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v2i64, Op,
13433                                DAG.getIntPtrConstant(2));
13434
13435     OpLo = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpLo);
13436     OpHi = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpHi);
13437
13438     // PSHUFD
13439     static const int ShufMask1[] = {0, 2, 0, 0};
13440
13441     SDValue Undef = DAG.getUNDEF(VT);
13442     OpLo = DAG.getVectorShuffle(VT, dl, OpLo, Undef, ShufMask1);
13443     OpHi = DAG.getVectorShuffle(VT, dl, OpHi, Undef, ShufMask1);
13444
13445     // MOVLHPS
13446     static const int ShufMask2[] = {0, 1, 4, 5};
13447
13448     return DAG.getVectorShuffle(VT, dl, OpLo, OpHi, ShufMask2);
13449   }
13450
13451   if ((VT == MVT::v8i16) && (OpVT == MVT::v8i32)) {
13452
13453     if (Subtarget->hasAVX2()) {
13454       // AVX2: v8i32 -> v8i16
13455
13456       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v32i8, Op);
13457
13458       // PSHUFB
13459       SmallVector<SDValue,32> pshufbMask;
13460       for (unsigned i = 0; i < 2; ++i) {
13461         pshufbMask.push_back(DAG.getConstant(0x0, MVT::i8));
13462         pshufbMask.push_back(DAG.getConstant(0x1, MVT::i8));
13463         pshufbMask.push_back(DAG.getConstant(0x4, MVT::i8));
13464         pshufbMask.push_back(DAG.getConstant(0x5, MVT::i8));
13465         pshufbMask.push_back(DAG.getConstant(0x8, MVT::i8));
13466         pshufbMask.push_back(DAG.getConstant(0x9, MVT::i8));
13467         pshufbMask.push_back(DAG.getConstant(0xc, MVT::i8));
13468         pshufbMask.push_back(DAG.getConstant(0xd, MVT::i8));
13469         for (unsigned j = 0; j < 8; ++j)
13470           pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
13471       }
13472       SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v32i8,
13473                                &pshufbMask[0], 32);
13474       Op = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v32i8, Op, BV);
13475
13476       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4i64, Op);
13477
13478       static const int ShufMask[] = {0,  2,  -1,  -1};
13479       Op = DAG.getVectorShuffle(MVT::v4i64, dl,  Op, DAG.getUNDEF(MVT::v4i64),
13480                                 &ShufMask[0]);
13481
13482       Op = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v2i64, Op,
13483                        DAG.getIntPtrConstant(0));
13484
13485       return DAG.getNode(ISD::BITCAST, dl, VT, Op);
13486     }
13487
13488     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v4i32, Op,
13489                                DAG.getIntPtrConstant(0));
13490
13491     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v4i32, Op,
13492                                DAG.getIntPtrConstant(4));
13493
13494     OpLo = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpLo);
13495     OpHi = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpHi);
13496
13497     // PSHUFB
13498     static const int ShufMask1[] = {0,  1,  4,  5,  8,  9, 12, 13,
13499                                    -1, -1, -1, -1, -1, -1, -1, -1};
13500
13501     SDValue Undef = DAG.getUNDEF(MVT::v16i8);
13502     OpLo = DAG.getVectorShuffle(MVT::v16i8, dl, OpLo, Undef, ShufMask1);
13503     OpHi = DAG.getVectorShuffle(MVT::v16i8, dl, OpHi, Undef, ShufMask1);
13504
13505     OpLo = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpLo);
13506     OpHi = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpHi);
13507
13508     // MOVLHPS
13509     static const int ShufMask2[] = {0, 1, 4, 5};
13510
13511     SDValue res = DAG.getVectorShuffle(MVT::v4i32, dl, OpLo, OpHi, ShufMask2);
13512     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, res);
13513   }
13514
13515   return SDValue();
13516 }
13517
13518 /// XFormVExtractWithShuffleIntoLoad - Check if a vector extract from a target
13519 /// specific shuffle of a load can be folded into a single element load.
13520 /// Similar handling for VECTOR_SHUFFLE is performed by DAGCombiner, but
13521 /// shuffles have been customed lowered so we need to handle those here.
13522 static SDValue XFormVExtractWithShuffleIntoLoad(SDNode *N, SelectionDAG &DAG,
13523                                          TargetLowering::DAGCombinerInfo &DCI) {
13524   if (DCI.isBeforeLegalizeOps())
13525     return SDValue();
13526
13527   SDValue InVec = N->getOperand(0);
13528   SDValue EltNo = N->getOperand(1);
13529
13530   if (!isa<ConstantSDNode>(EltNo))
13531     return SDValue();
13532
13533   EVT VT = InVec.getValueType();
13534
13535   bool HasShuffleIntoBitcast = false;
13536   if (InVec.getOpcode() == ISD::BITCAST) {
13537     // Don't duplicate a load with other uses.
13538     if (!InVec.hasOneUse())
13539       return SDValue();
13540     EVT BCVT = InVec.getOperand(0).getValueType();
13541     if (BCVT.getVectorNumElements() != VT.getVectorNumElements())
13542       return SDValue();
13543     InVec = InVec.getOperand(0);
13544     HasShuffleIntoBitcast = true;
13545   }
13546
13547   if (!isTargetShuffle(InVec.getOpcode()))
13548     return SDValue();
13549
13550   // Don't duplicate a load with other uses.
13551   if (!InVec.hasOneUse())
13552     return SDValue();
13553
13554   SmallVector<int, 16> ShuffleMask;
13555   bool UnaryShuffle;
13556   if (!getTargetShuffleMask(InVec.getNode(), VT.getSimpleVT(), ShuffleMask,
13557                             UnaryShuffle))
13558     return SDValue();
13559
13560   // Select the input vector, guarding against out of range extract vector.
13561   unsigned NumElems = VT.getVectorNumElements();
13562   int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
13563   int Idx = (Elt > (int)NumElems) ? -1 : ShuffleMask[Elt];
13564   SDValue LdNode = (Idx < (int)NumElems) ? InVec.getOperand(0)
13565                                          : InVec.getOperand(1);
13566
13567   // If inputs to shuffle are the same for both ops, then allow 2 uses
13568   unsigned AllowedUses = InVec.getOperand(0) == InVec.getOperand(1) ? 2 : 1;
13569
13570   if (LdNode.getOpcode() == ISD::BITCAST) {
13571     // Don't duplicate a load with other uses.
13572     if (!LdNode.getNode()->hasNUsesOfValue(AllowedUses, 0))
13573       return SDValue();
13574
13575     AllowedUses = 1; // only allow 1 load use if we have a bitcast
13576     LdNode = LdNode.getOperand(0);
13577   }
13578
13579   if (!ISD::isNormalLoad(LdNode.getNode()))
13580     return SDValue();
13581
13582   LoadSDNode *LN0 = cast<LoadSDNode>(LdNode);
13583
13584   if (!LN0 ||!LN0->hasNUsesOfValue(AllowedUses, 0) || LN0->isVolatile())
13585     return SDValue();
13586
13587   if (HasShuffleIntoBitcast) {
13588     // If there's a bitcast before the shuffle, check if the load type and
13589     // alignment is valid.
13590     unsigned Align = LN0->getAlignment();
13591     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13592     unsigned NewAlign = TLI.getTargetData()->
13593       getABITypeAlignment(VT.getTypeForEVT(*DAG.getContext()));
13594
13595     if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, VT))
13596       return SDValue();
13597   }
13598
13599   // All checks match so transform back to vector_shuffle so that DAG combiner
13600   // can finish the job
13601   DebugLoc dl = N->getDebugLoc();
13602
13603   // Create shuffle node taking into account the case that its a unary shuffle
13604   SDValue Shuffle = (UnaryShuffle) ? DAG.getUNDEF(VT) : InVec.getOperand(1);
13605   Shuffle = DAG.getVectorShuffle(InVec.getValueType(), dl,
13606                                  InVec.getOperand(0), Shuffle,
13607                                  &ShuffleMask[0]);
13608   Shuffle = DAG.getNode(ISD::BITCAST, dl, VT, Shuffle);
13609   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, N->getValueType(0), Shuffle,
13610                      EltNo);
13611 }
13612
13613 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
13614 /// generation and convert it from being a bunch of shuffles and extracts
13615 /// to a simple store and scalar loads to extract the elements.
13616 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
13617                                          TargetLowering::DAGCombinerInfo &DCI) {
13618   SDValue NewOp = XFormVExtractWithShuffleIntoLoad(N, DAG, DCI);
13619   if (NewOp.getNode())
13620     return NewOp;
13621
13622   SDValue InputVector = N->getOperand(0);
13623
13624   // Only operate on vectors of 4 elements, where the alternative shuffling
13625   // gets to be more expensive.
13626   if (InputVector.getValueType() != MVT::v4i32)
13627     return SDValue();
13628
13629   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
13630   // single use which is a sign-extend or zero-extend, and all elements are
13631   // used.
13632   SmallVector<SDNode *, 4> Uses;
13633   unsigned ExtractedElements = 0;
13634   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
13635        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
13636     if (UI.getUse().getResNo() != InputVector.getResNo())
13637       return SDValue();
13638
13639     SDNode *Extract = *UI;
13640     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
13641       return SDValue();
13642
13643     if (Extract->getValueType(0) != MVT::i32)
13644       return SDValue();
13645     if (!Extract->hasOneUse())
13646       return SDValue();
13647     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
13648         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
13649       return SDValue();
13650     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
13651       return SDValue();
13652
13653     // Record which element was extracted.
13654     ExtractedElements |=
13655       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
13656
13657     Uses.push_back(Extract);
13658   }
13659
13660   // If not all the elements were used, this may not be worthwhile.
13661   if (ExtractedElements != 15)
13662     return SDValue();
13663
13664   // Ok, we've now decided to do the transformation.
13665   DebugLoc dl = InputVector.getDebugLoc();
13666
13667   // Store the value to a temporary stack slot.
13668   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
13669   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
13670                             MachinePointerInfo(), false, false, 0);
13671
13672   // Replace each use (extract) with a load of the appropriate element.
13673   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
13674        UE = Uses.end(); UI != UE; ++UI) {
13675     SDNode *Extract = *UI;
13676
13677     // cOMpute the element's address.
13678     SDValue Idx = Extract->getOperand(1);
13679     unsigned EltSize =
13680         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
13681     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
13682     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13683     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
13684
13685     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
13686                                      StackPtr, OffsetVal);
13687
13688     // Load the scalar.
13689     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
13690                                      ScalarAddr, MachinePointerInfo(),
13691                                      false, false, false, 0);
13692
13693     // Replace the exact with the load.
13694     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
13695   }
13696
13697   // The replacement was made in place; don't return anything.
13698   return SDValue();
13699 }
13700
13701 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
13702 /// nodes.
13703 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
13704                                     TargetLowering::DAGCombinerInfo &DCI,
13705                                     const X86Subtarget *Subtarget) {
13706   DebugLoc DL = N->getDebugLoc();
13707   SDValue Cond = N->getOperand(0);
13708   // Get the LHS/RHS of the select.
13709   SDValue LHS = N->getOperand(1);
13710   SDValue RHS = N->getOperand(2);
13711   EVT VT = LHS.getValueType();
13712
13713   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
13714   // instructions match the semantics of the common C idiom x<y?x:y but not
13715   // x<=y?x:y, because of how they handle negative zero (which can be
13716   // ignored in unsafe-math mode).
13717   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
13718       VT != MVT::f80 && DAG.getTargetLoweringInfo().isTypeLegal(VT) &&
13719       (Subtarget->hasSSE2() ||
13720        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
13721     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
13722
13723     unsigned Opcode = 0;
13724     // Check for x CC y ? x : y.
13725     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
13726         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
13727       switch (CC) {
13728       default: break;
13729       case ISD::SETULT:
13730         // Converting this to a min would handle NaNs incorrectly, and swapping
13731         // the operands would cause it to handle comparisons between positive
13732         // and negative zero incorrectly.
13733         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
13734           if (!DAG.getTarget().Options.UnsafeFPMath &&
13735               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
13736             break;
13737           std::swap(LHS, RHS);
13738         }
13739         Opcode = X86ISD::FMIN;
13740         break;
13741       case ISD::SETOLE:
13742         // Converting this to a min would handle comparisons between positive
13743         // and negative zero incorrectly.
13744         if (!DAG.getTarget().Options.UnsafeFPMath &&
13745             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
13746           break;
13747         Opcode = X86ISD::FMIN;
13748         break;
13749       case ISD::SETULE:
13750         // Converting this to a min would handle both negative zeros and NaNs
13751         // incorrectly, but we can swap the operands to fix both.
13752         std::swap(LHS, RHS);
13753       case ISD::SETOLT:
13754       case ISD::SETLT:
13755       case ISD::SETLE:
13756         Opcode = X86ISD::FMIN;
13757         break;
13758
13759       case ISD::SETOGE:
13760         // Converting this to a max would handle comparisons between positive
13761         // and negative zero incorrectly.
13762         if (!DAG.getTarget().Options.UnsafeFPMath &&
13763             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
13764           break;
13765         Opcode = X86ISD::FMAX;
13766         break;
13767       case ISD::SETUGT:
13768         // Converting this to a max would handle NaNs incorrectly, and swapping
13769         // the operands would cause it to handle comparisons between positive
13770         // and negative zero incorrectly.
13771         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
13772           if (!DAG.getTarget().Options.UnsafeFPMath &&
13773               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
13774             break;
13775           std::swap(LHS, RHS);
13776         }
13777         Opcode = X86ISD::FMAX;
13778         break;
13779       case ISD::SETUGE:
13780         // Converting this to a max would handle both negative zeros and NaNs
13781         // incorrectly, but we can swap the operands to fix both.
13782         std::swap(LHS, RHS);
13783       case ISD::SETOGT:
13784       case ISD::SETGT:
13785       case ISD::SETGE:
13786         Opcode = X86ISD::FMAX;
13787         break;
13788       }
13789     // Check for x CC y ? y : x -- a min/max with reversed arms.
13790     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
13791                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
13792       switch (CC) {
13793       default: break;
13794       case ISD::SETOGE:
13795         // Converting this to a min would handle comparisons between positive
13796         // and negative zero incorrectly, and swapping the operands would
13797         // cause it to handle NaNs incorrectly.
13798         if (!DAG.getTarget().Options.UnsafeFPMath &&
13799             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
13800           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13801             break;
13802           std::swap(LHS, RHS);
13803         }
13804         Opcode = X86ISD::FMIN;
13805         break;
13806       case ISD::SETUGT:
13807         // Converting this to a min would handle NaNs incorrectly.
13808         if (!DAG.getTarget().Options.UnsafeFPMath &&
13809             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
13810           break;
13811         Opcode = X86ISD::FMIN;
13812         break;
13813       case ISD::SETUGE:
13814         // Converting this to a min would handle both negative zeros and NaNs
13815         // incorrectly, but we can swap the operands to fix both.
13816         std::swap(LHS, RHS);
13817       case ISD::SETOGT:
13818       case ISD::SETGT:
13819       case ISD::SETGE:
13820         Opcode = X86ISD::FMIN;
13821         break;
13822
13823       case ISD::SETULT:
13824         // Converting this to a max would handle NaNs incorrectly.
13825         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13826           break;
13827         Opcode = X86ISD::FMAX;
13828         break;
13829       case ISD::SETOLE:
13830         // Converting this to a max would handle comparisons between positive
13831         // and negative zero incorrectly, and swapping the operands would
13832         // cause it to handle NaNs incorrectly.
13833         if (!DAG.getTarget().Options.UnsafeFPMath &&
13834             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
13835           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13836             break;
13837           std::swap(LHS, RHS);
13838         }
13839         Opcode = X86ISD::FMAX;
13840         break;
13841       case ISD::SETULE:
13842         // Converting this to a max would handle both negative zeros and NaNs
13843         // incorrectly, but we can swap the operands to fix both.
13844         std::swap(LHS, RHS);
13845       case ISD::SETOLT:
13846       case ISD::SETLT:
13847       case ISD::SETLE:
13848         Opcode = X86ISD::FMAX;
13849         break;
13850       }
13851     }
13852
13853     if (Opcode)
13854       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
13855   }
13856
13857   // If this is a select between two integer constants, try to do some
13858   // optimizations.
13859   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
13860     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
13861       // Don't do this for crazy integer types.
13862       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
13863         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
13864         // so that TrueC (the true value) is larger than FalseC.
13865         bool NeedsCondInvert = false;
13866
13867         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
13868             // Efficiently invertible.
13869             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
13870              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
13871               isa<ConstantSDNode>(Cond.getOperand(1))))) {
13872           NeedsCondInvert = true;
13873           std::swap(TrueC, FalseC);
13874         }
13875
13876         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
13877         if (FalseC->getAPIntValue() == 0 &&
13878             TrueC->getAPIntValue().isPowerOf2()) {
13879           if (NeedsCondInvert) // Invert the condition if needed.
13880             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13881                                DAG.getConstant(1, Cond.getValueType()));
13882
13883           // Zero extend the condition if needed.
13884           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
13885
13886           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13887           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
13888                              DAG.getConstant(ShAmt, MVT::i8));
13889         }
13890
13891         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
13892         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13893           if (NeedsCondInvert) // Invert the condition if needed.
13894             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13895                                DAG.getConstant(1, Cond.getValueType()));
13896
13897           // Zero extend the condition if needed.
13898           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13899                              FalseC->getValueType(0), Cond);
13900           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13901                              SDValue(FalseC, 0));
13902         }
13903
13904         // Optimize cases that will turn into an LEA instruction.  This requires
13905         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13906         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13907           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13908           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13909
13910           bool isFastMultiplier = false;
13911           if (Diff < 10) {
13912             switch ((unsigned char)Diff) {
13913               default: break;
13914               case 1:  // result = add base, cond
13915               case 2:  // result = lea base(    , cond*2)
13916               case 3:  // result = lea base(cond, cond*2)
13917               case 4:  // result = lea base(    , cond*4)
13918               case 5:  // result = lea base(cond, cond*4)
13919               case 8:  // result = lea base(    , cond*8)
13920               case 9:  // result = lea base(cond, cond*8)
13921                 isFastMultiplier = true;
13922                 break;
13923             }
13924           }
13925
13926           if (isFastMultiplier) {
13927             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13928             if (NeedsCondInvert) // Invert the condition if needed.
13929               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13930                                  DAG.getConstant(1, Cond.getValueType()));
13931
13932             // Zero extend the condition if needed.
13933             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13934                                Cond);
13935             // Scale the condition by the difference.
13936             if (Diff != 1)
13937               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13938                                  DAG.getConstant(Diff, Cond.getValueType()));
13939
13940             // Add the base if non-zero.
13941             if (FalseC->getAPIntValue() != 0)
13942               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13943                                  SDValue(FalseC, 0));
13944             return Cond;
13945           }
13946         }
13947       }
13948   }
13949
13950   // Canonicalize max and min:
13951   // (x > y) ? x : y -> (x >= y) ? x : y
13952   // (x < y) ? x : y -> (x <= y) ? x : y
13953   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
13954   // the need for an extra compare
13955   // against zero. e.g.
13956   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
13957   // subl   %esi, %edi
13958   // testl  %edi, %edi
13959   // movl   $0, %eax
13960   // cmovgl %edi, %eax
13961   // =>
13962   // xorl   %eax, %eax
13963   // subl   %esi, $edi
13964   // cmovsl %eax, %edi
13965   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
13966       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
13967       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
13968     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
13969     switch (CC) {
13970     default: break;
13971     case ISD::SETLT:
13972     case ISD::SETGT: {
13973       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
13974       Cond = DAG.getSetCC(Cond.getDebugLoc(), Cond.getValueType(),
13975                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
13976       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
13977     }
13978     }
13979   }
13980
13981   // If we know that this node is legal then we know that it is going to be
13982   // matched by one of the SSE/AVX BLEND instructions. These instructions only
13983   // depend on the highest bit in each word. Try to use SimplifyDemandedBits
13984   // to simplify previous instructions.
13985   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13986   if (N->getOpcode() == ISD::VSELECT && DCI.isBeforeLegalizeOps() &&
13987       !DCI.isBeforeLegalize() && TLI.isOperationLegal(ISD::VSELECT, VT)) {
13988     unsigned BitWidth = Cond.getValueType().getScalarType().getSizeInBits();
13989
13990     // Don't optimize vector selects that map to mask-registers.
13991     if (BitWidth == 1)
13992       return SDValue();
13993
13994     assert(BitWidth >= 8 && BitWidth <= 64 && "Invalid mask size");
13995     APInt DemandedMask = APInt::getHighBitsSet(BitWidth, 1);
13996
13997     APInt KnownZero, KnownOne;
13998     TargetLowering::TargetLoweringOpt TLO(DAG, DCI.isBeforeLegalize(),
13999                                           DCI.isBeforeLegalizeOps());
14000     if (TLO.ShrinkDemandedConstant(Cond, DemandedMask) ||
14001         TLI.SimplifyDemandedBits(Cond, DemandedMask, KnownZero, KnownOne, TLO))
14002       DCI.CommitTargetLoweringOpt(TLO);
14003   }
14004
14005   return SDValue();
14006 }
14007
14008 // Check whether a boolean test is testing a boolean value generated by
14009 // X86ISD::SETCC. If so, return the operand of that SETCC and proper condition
14010 // code.
14011 //
14012 // Simplify the following patterns:
14013 // (Op (CMP (SETCC Cond EFLAGS) 1) EQ) or
14014 // (Op (CMP (SETCC Cond EFLAGS) 0) NEQ)
14015 // to (Op EFLAGS Cond)
14016 //
14017 // (Op (CMP (SETCC Cond EFLAGS) 0) EQ) or
14018 // (Op (CMP (SETCC Cond EFLAGS) 1) NEQ)
14019 // to (Op EFLAGS !Cond)
14020 //
14021 // where Op could be BRCOND or CMOV.
14022 //
14023 static SDValue BoolTestSetCCCombine(SDValue Cmp, X86::CondCode &CC) {
14024   // Quit if not CMP and SUB with its value result used.
14025   if (Cmp.getOpcode() != X86ISD::CMP &&
14026       (Cmp.getOpcode() != X86ISD::SUB || Cmp.getNode()->hasAnyUseOfValue(0)))
14027       return SDValue();
14028
14029   // Quit if not used as a boolean value.
14030   if (CC != X86::COND_E && CC != X86::COND_NE)
14031     return SDValue();
14032
14033   // Check CMP operands. One of them should be 0 or 1 and the other should be
14034   // an SetCC or extended from it.
14035   SDValue Op1 = Cmp.getOperand(0);
14036   SDValue Op2 = Cmp.getOperand(1);
14037
14038   SDValue SetCC;
14039   const ConstantSDNode* C = 0;
14040   bool needOppositeCond = (CC == X86::COND_E);
14041
14042   if ((C = dyn_cast<ConstantSDNode>(Op1)))
14043     SetCC = Op2;
14044   else if ((C = dyn_cast<ConstantSDNode>(Op2)))
14045     SetCC = Op1;
14046   else // Quit if all operands are not constants.
14047     return SDValue();
14048
14049   if (C->getZExtValue() == 1)
14050     needOppositeCond = !needOppositeCond;
14051   else if (C->getZExtValue() != 0)
14052     // Quit if the constant is neither 0 or 1.
14053     return SDValue();
14054
14055   // Skip 'zext' node.
14056   if (SetCC.getOpcode() == ISD::ZERO_EXTEND)
14057     SetCC = SetCC.getOperand(0);
14058
14059   // Quit if not SETCC.
14060   // FIXME: So far we only handle the boolean value generated from SETCC. If
14061   // there is other ways to generate boolean values, we need handle them here
14062   // as well.
14063   if (SetCC.getOpcode() != X86ISD::SETCC)
14064     return SDValue();
14065
14066   // Set the condition code or opposite one if necessary.
14067   CC = X86::CondCode(SetCC.getConstantOperandVal(0));
14068   if (needOppositeCond)
14069     CC = X86::GetOppositeBranchCondition(CC);
14070
14071   return SetCC.getOperand(1);
14072 }
14073
14074 static bool IsValidFCMOVCondition(X86::CondCode CC) {
14075   switch (CC) {
14076   default:
14077     return false;
14078   case X86::COND_B:
14079   case X86::COND_BE:
14080   case X86::COND_E:
14081   case X86::COND_P:
14082   case X86::COND_AE:
14083   case X86::COND_A:
14084   case X86::COND_NE:
14085   case X86::COND_NP:
14086     return true;
14087   }
14088 }
14089
14090 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
14091 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
14092                                   TargetLowering::DAGCombinerInfo &DCI) {
14093   DebugLoc DL = N->getDebugLoc();
14094
14095   // If the flag operand isn't dead, don't touch this CMOV.
14096   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
14097     return SDValue();
14098
14099   SDValue FalseOp = N->getOperand(0);
14100   SDValue TrueOp = N->getOperand(1);
14101   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
14102   SDValue Cond = N->getOperand(3);
14103
14104   if (CC == X86::COND_E || CC == X86::COND_NE) {
14105     switch (Cond.getOpcode()) {
14106     default: break;
14107     case X86ISD::BSR:
14108     case X86ISD::BSF:
14109       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
14110       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
14111         return (CC == X86::COND_E) ? FalseOp : TrueOp;
14112     }
14113   }
14114
14115   SDValue Flags;
14116
14117   Flags = BoolTestSetCCCombine(Cond, CC);
14118   if (Flags.getNode() &&
14119       // Extra check as FCMOV only supports a subset of X86 cond.
14120       (FalseOp.getValueType() != MVT::f80 || IsValidFCMOVCondition(CC))) {
14121     SDValue Ops[] = { FalseOp, TrueOp,
14122                       DAG.getConstant(CC, MVT::i8), Flags };
14123     return DAG.getNode(X86ISD::CMOV, DL, N->getVTList(),
14124                        Ops, array_lengthof(Ops));
14125   }
14126
14127   // If this is a select between two integer constants, try to do some
14128   // optimizations.  Note that the operands are ordered the opposite of SELECT
14129   // operands.
14130   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
14131     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
14132       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
14133       // larger than FalseC (the false value).
14134       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
14135         CC = X86::GetOppositeBranchCondition(CC);
14136         std::swap(TrueC, FalseC);
14137       }
14138
14139       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
14140       // This is efficient for any integer data type (including i8/i16) and
14141       // shift amount.
14142       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
14143         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
14144                            DAG.getConstant(CC, MVT::i8), Cond);
14145
14146         // Zero extend the condition if needed.
14147         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
14148
14149         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
14150         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
14151                            DAG.getConstant(ShAmt, MVT::i8));
14152         if (N->getNumValues() == 2)  // Dead flag value?
14153           return DCI.CombineTo(N, Cond, SDValue());
14154         return Cond;
14155       }
14156
14157       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
14158       // for any integer data type, including i8/i16.
14159       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
14160         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
14161                            DAG.getConstant(CC, MVT::i8), Cond);
14162
14163         // Zero extend the condition if needed.
14164         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
14165                            FalseC->getValueType(0), Cond);
14166         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
14167                            SDValue(FalseC, 0));
14168
14169         if (N->getNumValues() == 2)  // Dead flag value?
14170           return DCI.CombineTo(N, Cond, SDValue());
14171         return Cond;
14172       }
14173
14174       // Optimize cases that will turn into an LEA instruction.  This requires
14175       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
14176       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
14177         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
14178         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
14179
14180         bool isFastMultiplier = false;
14181         if (Diff < 10) {
14182           switch ((unsigned char)Diff) {
14183           default: break;
14184           case 1:  // result = add base, cond
14185           case 2:  // result = lea base(    , cond*2)
14186           case 3:  // result = lea base(cond, cond*2)
14187           case 4:  // result = lea base(    , cond*4)
14188           case 5:  // result = lea base(cond, cond*4)
14189           case 8:  // result = lea base(    , cond*8)
14190           case 9:  // result = lea base(cond, cond*8)
14191             isFastMultiplier = true;
14192             break;
14193           }
14194         }
14195
14196         if (isFastMultiplier) {
14197           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
14198           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
14199                              DAG.getConstant(CC, MVT::i8), Cond);
14200           // Zero extend the condition if needed.
14201           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
14202                              Cond);
14203           // Scale the condition by the difference.
14204           if (Diff != 1)
14205             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
14206                                DAG.getConstant(Diff, Cond.getValueType()));
14207
14208           // Add the base if non-zero.
14209           if (FalseC->getAPIntValue() != 0)
14210             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
14211                                SDValue(FalseC, 0));
14212           if (N->getNumValues() == 2)  // Dead flag value?
14213             return DCI.CombineTo(N, Cond, SDValue());
14214           return Cond;
14215         }
14216       }
14217     }
14218   }
14219   return SDValue();
14220 }
14221
14222
14223 /// PerformMulCombine - Optimize a single multiply with constant into two
14224 /// in order to implement it with two cheaper instructions, e.g.
14225 /// LEA + SHL, LEA + LEA.
14226 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
14227                                  TargetLowering::DAGCombinerInfo &DCI) {
14228   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
14229     return SDValue();
14230
14231   EVT VT = N->getValueType(0);
14232   if (VT != MVT::i64)
14233     return SDValue();
14234
14235   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
14236   if (!C)
14237     return SDValue();
14238   uint64_t MulAmt = C->getZExtValue();
14239   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
14240     return SDValue();
14241
14242   uint64_t MulAmt1 = 0;
14243   uint64_t MulAmt2 = 0;
14244   if ((MulAmt % 9) == 0) {
14245     MulAmt1 = 9;
14246     MulAmt2 = MulAmt / 9;
14247   } else if ((MulAmt % 5) == 0) {
14248     MulAmt1 = 5;
14249     MulAmt2 = MulAmt / 5;
14250   } else if ((MulAmt % 3) == 0) {
14251     MulAmt1 = 3;
14252     MulAmt2 = MulAmt / 3;
14253   }
14254   if (MulAmt2 &&
14255       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
14256     DebugLoc DL = N->getDebugLoc();
14257
14258     if (isPowerOf2_64(MulAmt2) &&
14259         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
14260       // If second multiplifer is pow2, issue it first. We want the multiply by
14261       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
14262       // is an add.
14263       std::swap(MulAmt1, MulAmt2);
14264
14265     SDValue NewMul;
14266     if (isPowerOf2_64(MulAmt1))
14267       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
14268                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
14269     else
14270       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
14271                            DAG.getConstant(MulAmt1, VT));
14272
14273     if (isPowerOf2_64(MulAmt2))
14274       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
14275                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
14276     else
14277       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
14278                            DAG.getConstant(MulAmt2, VT));
14279
14280     // Do not add new nodes to DAG combiner worklist.
14281     DCI.CombineTo(N, NewMul, false);
14282   }
14283   return SDValue();
14284 }
14285
14286 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
14287   SDValue N0 = N->getOperand(0);
14288   SDValue N1 = N->getOperand(1);
14289   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
14290   EVT VT = N0.getValueType();
14291
14292   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
14293   // since the result of setcc_c is all zero's or all ones.
14294   if (VT.isInteger() && !VT.isVector() &&
14295       N1C && N0.getOpcode() == ISD::AND &&
14296       N0.getOperand(1).getOpcode() == ISD::Constant) {
14297     SDValue N00 = N0.getOperand(0);
14298     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
14299         ((N00.getOpcode() == ISD::ANY_EXTEND ||
14300           N00.getOpcode() == ISD::ZERO_EXTEND) &&
14301          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
14302       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
14303       APInt ShAmt = N1C->getAPIntValue();
14304       Mask = Mask.shl(ShAmt);
14305       if (Mask != 0)
14306         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
14307                            N00, DAG.getConstant(Mask, VT));
14308     }
14309   }
14310
14311
14312   // Hardware support for vector shifts is sparse which makes us scalarize the
14313   // vector operations in many cases. Also, on sandybridge ADD is faster than
14314   // shl.
14315   // (shl V, 1) -> add V,V
14316   if (isSplatVector(N1.getNode())) {
14317     assert(N0.getValueType().isVector() && "Invalid vector shift type");
14318     ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1->getOperand(0));
14319     // We shift all of the values by one. In many cases we do not have
14320     // hardware support for this operation. This is better expressed as an ADD
14321     // of two values.
14322     if (N1C && (1 == N1C->getZExtValue())) {
14323       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N0, N0);
14324     }
14325   }
14326
14327   return SDValue();
14328 }
14329
14330 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
14331 ///                       when possible.
14332 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
14333                                    TargetLowering::DAGCombinerInfo &DCI,
14334                                    const X86Subtarget *Subtarget) {
14335   EVT VT = N->getValueType(0);
14336   if (N->getOpcode() == ISD::SHL) {
14337     SDValue V = PerformSHLCombine(N, DAG);
14338     if (V.getNode()) return V;
14339   }
14340
14341   // On X86 with SSE2 support, we can transform this to a vector shift if
14342   // all elements are shifted by the same amount.  We can't do this in legalize
14343   // because the a constant vector is typically transformed to a constant pool
14344   // so we have no knowledge of the shift amount.
14345   if (!Subtarget->hasSSE2())
14346     return SDValue();
14347
14348   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
14349       (!Subtarget->hasAVX2() ||
14350        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
14351     return SDValue();
14352
14353   SDValue ShAmtOp = N->getOperand(1);
14354   EVT EltVT = VT.getVectorElementType();
14355   DebugLoc DL = N->getDebugLoc();
14356   SDValue BaseShAmt = SDValue();
14357   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
14358     unsigned NumElts = VT.getVectorNumElements();
14359     unsigned i = 0;
14360     for (; i != NumElts; ++i) {
14361       SDValue Arg = ShAmtOp.getOperand(i);
14362       if (Arg.getOpcode() == ISD::UNDEF) continue;
14363       BaseShAmt = Arg;
14364       break;
14365     }
14366     // Handle the case where the build_vector is all undef
14367     // FIXME: Should DAG allow this?
14368     if (i == NumElts)
14369       return SDValue();
14370
14371     for (; i != NumElts; ++i) {
14372       SDValue Arg = ShAmtOp.getOperand(i);
14373       if (Arg.getOpcode() == ISD::UNDEF) continue;
14374       if (Arg != BaseShAmt) {
14375         return SDValue();
14376       }
14377     }
14378   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
14379              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
14380     SDValue InVec = ShAmtOp.getOperand(0);
14381     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
14382       unsigned NumElts = InVec.getValueType().getVectorNumElements();
14383       unsigned i = 0;
14384       for (; i != NumElts; ++i) {
14385         SDValue Arg = InVec.getOperand(i);
14386         if (Arg.getOpcode() == ISD::UNDEF) continue;
14387         BaseShAmt = Arg;
14388         break;
14389       }
14390     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
14391        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
14392          unsigned SplatIdx= cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
14393          if (C->getZExtValue() == SplatIdx)
14394            BaseShAmt = InVec.getOperand(1);
14395        }
14396     }
14397     if (BaseShAmt.getNode() == 0) {
14398       // Don't create instructions with illegal types after legalize
14399       // types has run.
14400       if (!DAG.getTargetLoweringInfo().isTypeLegal(EltVT) &&
14401           !DCI.isBeforeLegalize())
14402         return SDValue();
14403
14404       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
14405                               DAG.getIntPtrConstant(0));
14406     }
14407   } else
14408     return SDValue();
14409
14410   // The shift amount is an i32.
14411   if (EltVT.bitsGT(MVT::i32))
14412     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
14413   else if (EltVT.bitsLT(MVT::i32))
14414     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
14415
14416   // The shift amount is identical so we can do a vector shift.
14417   SDValue  ValOp = N->getOperand(0);
14418   switch (N->getOpcode()) {
14419   default:
14420     llvm_unreachable("Unknown shift opcode!");
14421   case ISD::SHL:
14422     switch (VT.getSimpleVT().SimpleTy) {
14423     default: return SDValue();
14424     case MVT::v2i64:
14425     case MVT::v4i32:
14426     case MVT::v8i16:
14427     case MVT::v4i64:
14428     case MVT::v8i32:
14429     case MVT::v16i16:
14430       return getTargetVShiftNode(X86ISD::VSHLI, DL, VT, ValOp, BaseShAmt, DAG);
14431     }
14432   case ISD::SRA:
14433     switch (VT.getSimpleVT().SimpleTy) {
14434     default: return SDValue();
14435     case MVT::v4i32:
14436     case MVT::v8i16:
14437     case MVT::v8i32:
14438     case MVT::v16i16:
14439       return getTargetVShiftNode(X86ISD::VSRAI, DL, VT, ValOp, BaseShAmt, DAG);
14440     }
14441   case ISD::SRL:
14442     switch (VT.getSimpleVT().SimpleTy) {
14443     default: return SDValue();
14444     case MVT::v2i64:
14445     case MVT::v4i32:
14446     case MVT::v8i16:
14447     case MVT::v4i64:
14448     case MVT::v8i32:
14449     case MVT::v16i16:
14450       return getTargetVShiftNode(X86ISD::VSRLI, DL, VT, ValOp, BaseShAmt, DAG);
14451     }
14452   }
14453 }
14454
14455
14456 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
14457 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
14458 // and friends.  Likewise for OR -> CMPNEQSS.
14459 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
14460                             TargetLowering::DAGCombinerInfo &DCI,
14461                             const X86Subtarget *Subtarget) {
14462   unsigned opcode;
14463
14464   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
14465   // we're requiring SSE2 for both.
14466   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
14467     SDValue N0 = N->getOperand(0);
14468     SDValue N1 = N->getOperand(1);
14469     SDValue CMP0 = N0->getOperand(1);
14470     SDValue CMP1 = N1->getOperand(1);
14471     DebugLoc DL = N->getDebugLoc();
14472
14473     // The SETCCs should both refer to the same CMP.
14474     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
14475       return SDValue();
14476
14477     SDValue CMP00 = CMP0->getOperand(0);
14478     SDValue CMP01 = CMP0->getOperand(1);
14479     EVT     VT    = CMP00.getValueType();
14480
14481     if (VT == MVT::f32 || VT == MVT::f64) {
14482       bool ExpectingFlags = false;
14483       // Check for any users that want flags:
14484       for (SDNode::use_iterator UI = N->use_begin(),
14485              UE = N->use_end();
14486            !ExpectingFlags && UI != UE; ++UI)
14487         switch (UI->getOpcode()) {
14488         default:
14489         case ISD::BR_CC:
14490         case ISD::BRCOND:
14491         case ISD::SELECT:
14492           ExpectingFlags = true;
14493           break;
14494         case ISD::CopyToReg:
14495         case ISD::SIGN_EXTEND:
14496         case ISD::ZERO_EXTEND:
14497         case ISD::ANY_EXTEND:
14498           break;
14499         }
14500
14501       if (!ExpectingFlags) {
14502         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
14503         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
14504
14505         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
14506           X86::CondCode tmp = cc0;
14507           cc0 = cc1;
14508           cc1 = tmp;
14509         }
14510
14511         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
14512             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
14513           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
14514           X86ISD::NodeType NTOperator = is64BitFP ?
14515             X86ISD::FSETCCsd : X86ISD::FSETCCss;
14516           // FIXME: need symbolic constants for these magic numbers.
14517           // See X86ATTInstPrinter.cpp:printSSECC().
14518           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
14519           SDValue OnesOrZeroesF = DAG.getNode(NTOperator, DL, MVT::f32, CMP00, CMP01,
14520                                               DAG.getConstant(x86cc, MVT::i8));
14521           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, MVT::i32,
14522                                               OnesOrZeroesF);
14523           SDValue ANDed = DAG.getNode(ISD::AND, DL, MVT::i32, OnesOrZeroesI,
14524                                       DAG.getConstant(1, MVT::i32));
14525           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
14526           return OneBitOfTruth;
14527         }
14528       }
14529     }
14530   }
14531   return SDValue();
14532 }
14533
14534 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
14535 /// so it can be folded inside ANDNP.
14536 static bool CanFoldXORWithAllOnes(const SDNode *N) {
14537   EVT VT = N->getValueType(0);
14538
14539   // Match direct AllOnes for 128 and 256-bit vectors
14540   if (ISD::isBuildVectorAllOnes(N))
14541     return true;
14542
14543   // Look through a bit convert.
14544   if (N->getOpcode() == ISD::BITCAST)
14545     N = N->getOperand(0).getNode();
14546
14547   // Sometimes the operand may come from a insert_subvector building a 256-bit
14548   // allones vector
14549   if (VT.is256BitVector() &&
14550       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
14551     SDValue V1 = N->getOperand(0);
14552     SDValue V2 = N->getOperand(1);
14553
14554     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
14555         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
14556         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
14557         ISD::isBuildVectorAllOnes(V2.getNode()))
14558       return true;
14559   }
14560
14561   return false;
14562 }
14563
14564 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
14565                                  TargetLowering::DAGCombinerInfo &DCI,
14566                                  const X86Subtarget *Subtarget) {
14567   if (DCI.isBeforeLegalizeOps())
14568     return SDValue();
14569
14570   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
14571   if (R.getNode())
14572     return R;
14573
14574   EVT VT = N->getValueType(0);
14575
14576   // Create ANDN, BLSI, and BLSR instructions
14577   // BLSI is X & (-X)
14578   // BLSR is X & (X-1)
14579   if (Subtarget->hasBMI() && (VT == MVT::i32 || VT == MVT::i64)) {
14580     SDValue N0 = N->getOperand(0);
14581     SDValue N1 = N->getOperand(1);
14582     DebugLoc DL = N->getDebugLoc();
14583
14584     // Check LHS for not
14585     if (N0.getOpcode() == ISD::XOR && isAllOnes(N0.getOperand(1)))
14586       return DAG.getNode(X86ISD::ANDN, DL, VT, N0.getOperand(0), N1);
14587     // Check RHS for not
14588     if (N1.getOpcode() == ISD::XOR && isAllOnes(N1.getOperand(1)))
14589       return DAG.getNode(X86ISD::ANDN, DL, VT, N1.getOperand(0), N0);
14590
14591     // Check LHS for neg
14592     if (N0.getOpcode() == ISD::SUB && N0.getOperand(1) == N1 &&
14593         isZero(N0.getOperand(0)))
14594       return DAG.getNode(X86ISD::BLSI, DL, VT, N1);
14595
14596     // Check RHS for neg
14597     if (N1.getOpcode() == ISD::SUB && N1.getOperand(1) == N0 &&
14598         isZero(N1.getOperand(0)))
14599       return DAG.getNode(X86ISD::BLSI, DL, VT, N0);
14600
14601     // Check LHS for X-1
14602     if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
14603         isAllOnes(N0.getOperand(1)))
14604       return DAG.getNode(X86ISD::BLSR, DL, VT, N1);
14605
14606     // Check RHS for X-1
14607     if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
14608         isAllOnes(N1.getOperand(1)))
14609       return DAG.getNode(X86ISD::BLSR, DL, VT, N0);
14610
14611     return SDValue();
14612   }
14613
14614   // Want to form ANDNP nodes:
14615   // 1) In the hopes of then easily combining them with OR and AND nodes
14616   //    to form PBLEND/PSIGN.
14617   // 2) To match ANDN packed intrinsics
14618   if (VT != MVT::v2i64 && VT != MVT::v4i64)
14619     return SDValue();
14620
14621   SDValue N0 = N->getOperand(0);
14622   SDValue N1 = N->getOperand(1);
14623   DebugLoc DL = N->getDebugLoc();
14624
14625   // Check LHS for vnot
14626   if (N0.getOpcode() == ISD::XOR &&
14627       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
14628       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
14629     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
14630
14631   // Check RHS for vnot
14632   if (N1.getOpcode() == ISD::XOR &&
14633       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
14634       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
14635     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
14636
14637   return SDValue();
14638 }
14639
14640 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
14641                                 TargetLowering::DAGCombinerInfo &DCI,
14642                                 const X86Subtarget *Subtarget) {
14643   if (DCI.isBeforeLegalizeOps())
14644     return SDValue();
14645
14646   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
14647   if (R.getNode())
14648     return R;
14649
14650   EVT VT = N->getValueType(0);
14651
14652   SDValue N0 = N->getOperand(0);
14653   SDValue N1 = N->getOperand(1);
14654
14655   // look for psign/blend
14656   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
14657     if (!Subtarget->hasSSSE3() ||
14658         (VT == MVT::v4i64 && !Subtarget->hasAVX2()))
14659       return SDValue();
14660
14661     // Canonicalize pandn to RHS
14662     if (N0.getOpcode() == X86ISD::ANDNP)
14663       std::swap(N0, N1);
14664     // or (and (m, y), (pandn m, x))
14665     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
14666       SDValue Mask = N1.getOperand(0);
14667       SDValue X    = N1.getOperand(1);
14668       SDValue Y;
14669       if (N0.getOperand(0) == Mask)
14670         Y = N0.getOperand(1);
14671       if (N0.getOperand(1) == Mask)
14672         Y = N0.getOperand(0);
14673
14674       // Check to see if the mask appeared in both the AND and ANDNP and
14675       if (!Y.getNode())
14676         return SDValue();
14677
14678       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
14679       // Look through mask bitcast.
14680       if (Mask.getOpcode() == ISD::BITCAST)
14681         Mask = Mask.getOperand(0);
14682       if (X.getOpcode() == ISD::BITCAST)
14683         X = X.getOperand(0);
14684       if (Y.getOpcode() == ISD::BITCAST)
14685         Y = Y.getOperand(0);
14686
14687       EVT MaskVT = Mask.getValueType();
14688
14689       // Validate that the Mask operand is a vector sra node.
14690       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
14691       // there is no psrai.b
14692       if (Mask.getOpcode() != X86ISD::VSRAI)
14693         return SDValue();
14694
14695       // Check that the SRA is all signbits.
14696       SDValue SraC = Mask.getOperand(1);
14697       unsigned SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
14698       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
14699       if ((SraAmt + 1) != EltBits)
14700         return SDValue();
14701
14702       DebugLoc DL = N->getDebugLoc();
14703
14704       // Now we know we at least have a plendvb with the mask val.  See if
14705       // we can form a psignb/w/d.
14706       // psign = x.type == y.type == mask.type && y = sub(0, x);
14707       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
14708           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
14709           X.getValueType() == MaskVT && Y.getValueType() == MaskVT) {
14710         assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
14711                "Unsupported VT for PSIGN");
14712         Mask = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X, Mask.getOperand(0));
14713         return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
14714       }
14715       // PBLENDVB only available on SSE 4.1
14716       if (!Subtarget->hasSSE41())
14717         return SDValue();
14718
14719       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
14720
14721       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
14722       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
14723       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
14724       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
14725       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
14726     }
14727   }
14728
14729   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
14730     return SDValue();
14731
14732   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
14733   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
14734     std::swap(N0, N1);
14735   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
14736     return SDValue();
14737   if (!N0.hasOneUse() || !N1.hasOneUse())
14738     return SDValue();
14739
14740   SDValue ShAmt0 = N0.getOperand(1);
14741   if (ShAmt0.getValueType() != MVT::i8)
14742     return SDValue();
14743   SDValue ShAmt1 = N1.getOperand(1);
14744   if (ShAmt1.getValueType() != MVT::i8)
14745     return SDValue();
14746   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
14747     ShAmt0 = ShAmt0.getOperand(0);
14748   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
14749     ShAmt1 = ShAmt1.getOperand(0);
14750
14751   DebugLoc DL = N->getDebugLoc();
14752   unsigned Opc = X86ISD::SHLD;
14753   SDValue Op0 = N0.getOperand(0);
14754   SDValue Op1 = N1.getOperand(0);
14755   if (ShAmt0.getOpcode() == ISD::SUB) {
14756     Opc = X86ISD::SHRD;
14757     std::swap(Op0, Op1);
14758     std::swap(ShAmt0, ShAmt1);
14759   }
14760
14761   unsigned Bits = VT.getSizeInBits();
14762   if (ShAmt1.getOpcode() == ISD::SUB) {
14763     SDValue Sum = ShAmt1.getOperand(0);
14764     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
14765       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
14766       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
14767         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
14768       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
14769         return DAG.getNode(Opc, DL, VT,
14770                            Op0, Op1,
14771                            DAG.getNode(ISD::TRUNCATE, DL,
14772                                        MVT::i8, ShAmt0));
14773     }
14774   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
14775     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
14776     if (ShAmt0C &&
14777         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
14778       return DAG.getNode(Opc, DL, VT,
14779                          N0.getOperand(0), N1.getOperand(0),
14780                          DAG.getNode(ISD::TRUNCATE, DL,
14781                                        MVT::i8, ShAmt0));
14782   }
14783
14784   return SDValue();
14785 }
14786
14787 // Generate NEG and CMOV for integer abs.
14788 static SDValue performIntegerAbsCombine(SDNode *N, SelectionDAG &DAG) {
14789   EVT VT = N->getValueType(0);
14790
14791   // Since X86 does not have CMOV for 8-bit integer, we don't convert
14792   // 8-bit integer abs to NEG and CMOV.
14793   if (VT.isInteger() && VT.getSizeInBits() == 8)
14794     return SDValue();
14795
14796   SDValue N0 = N->getOperand(0);
14797   SDValue N1 = N->getOperand(1);
14798   DebugLoc DL = N->getDebugLoc();
14799
14800   // Check pattern of XOR(ADD(X,Y), Y) where Y is SRA(X, size(X)-1)
14801   // and change it to SUB and CMOV.
14802   if (VT.isInteger() && N->getOpcode() == ISD::XOR &&
14803       N0.getOpcode() == ISD::ADD &&
14804       N0.getOperand(1) == N1 &&
14805       N1.getOpcode() == ISD::SRA &&
14806       N1.getOperand(0) == N0.getOperand(0))
14807     if (ConstantSDNode *Y1C = dyn_cast<ConstantSDNode>(N1.getOperand(1)))
14808       if (Y1C->getAPIntValue() == VT.getSizeInBits()-1) {
14809         // Generate SUB & CMOV.
14810         SDValue Neg = DAG.getNode(X86ISD::SUB, DL, DAG.getVTList(VT, MVT::i32),
14811                                   DAG.getConstant(0, VT), N0.getOperand(0));
14812
14813         SDValue Ops[] = { N0.getOperand(0), Neg,
14814                           DAG.getConstant(X86::COND_GE, MVT::i8),
14815                           SDValue(Neg.getNode(), 1) };
14816         return DAG.getNode(X86ISD::CMOV, DL, DAG.getVTList(VT, MVT::Glue),
14817                            Ops, array_lengthof(Ops));
14818       }
14819   return SDValue();
14820 }
14821
14822 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
14823 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
14824                                  TargetLowering::DAGCombinerInfo &DCI,
14825                                  const X86Subtarget *Subtarget) {
14826   if (DCI.isBeforeLegalizeOps())
14827     return SDValue();
14828
14829   if (Subtarget->hasCMov()) {
14830     SDValue RV = performIntegerAbsCombine(N, DAG);
14831     if (RV.getNode())
14832       return RV;
14833   }
14834
14835   // Try forming BMI if it is available.
14836   if (!Subtarget->hasBMI())
14837     return SDValue();
14838
14839   EVT VT = N->getValueType(0);
14840
14841   if (VT != MVT::i32 && VT != MVT::i64)
14842     return SDValue();
14843
14844   assert(Subtarget->hasBMI() && "Creating BLSMSK requires BMI instructions");
14845
14846   // Create BLSMSK instructions by finding X ^ (X-1)
14847   SDValue N0 = N->getOperand(0);
14848   SDValue N1 = N->getOperand(1);
14849   DebugLoc DL = N->getDebugLoc();
14850
14851   if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
14852       isAllOnes(N0.getOperand(1)))
14853     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N1);
14854
14855   if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
14856       isAllOnes(N1.getOperand(1)))
14857     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N0);
14858
14859   return SDValue();
14860 }
14861
14862 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
14863 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
14864                                   TargetLowering::DAGCombinerInfo &DCI,
14865                                   const X86Subtarget *Subtarget) {
14866   LoadSDNode *Ld = cast<LoadSDNode>(N);
14867   EVT RegVT = Ld->getValueType(0);
14868   EVT MemVT = Ld->getMemoryVT();
14869   DebugLoc dl = Ld->getDebugLoc();
14870   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14871
14872   ISD::LoadExtType Ext = Ld->getExtensionType();
14873
14874   // If this is a vector EXT Load then attempt to optimize it using a
14875   // shuffle. We need SSE4 for the shuffles.
14876   // TODO: It is possible to support ZExt by zeroing the undef values
14877   // during the shuffle phase or after the shuffle.
14878   if (RegVT.isVector() && RegVT.isInteger() &&
14879       Ext == ISD::EXTLOAD && Subtarget->hasSSE41()) {
14880     assert(MemVT != RegVT && "Cannot extend to the same type");
14881     assert(MemVT.isVector() && "Must load a vector from memory");
14882
14883     unsigned NumElems = RegVT.getVectorNumElements();
14884     unsigned RegSz = RegVT.getSizeInBits();
14885     unsigned MemSz = MemVT.getSizeInBits();
14886     assert(RegSz > MemSz && "Register size must be greater than the mem size");
14887
14888     // All sizes must be a power of two.
14889     if (!isPowerOf2_32(RegSz * MemSz * NumElems))
14890       return SDValue();
14891
14892     // Attempt to load the original value using scalar loads.
14893     // Find the largest scalar type that divides the total loaded size.
14894     MVT SclrLoadTy = MVT::i8;
14895     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
14896          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
14897       MVT Tp = (MVT::SimpleValueType)tp;
14898       if (TLI.isTypeLegal(Tp) && ((MemSz % Tp.getSizeInBits()) == 0)) {
14899         SclrLoadTy = Tp;
14900       }
14901     }
14902
14903     // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
14904     if (TLI.isTypeLegal(MVT::f64) && SclrLoadTy.getSizeInBits() < 64 &&
14905         (64 <= MemSz))
14906       SclrLoadTy = MVT::f64;
14907
14908     // Calculate the number of scalar loads that we need to perform
14909     // in order to load our vector from memory.
14910     unsigned NumLoads = MemSz / SclrLoadTy.getSizeInBits();
14911
14912     // Represent our vector as a sequence of elements which are the
14913     // largest scalar that we can load.
14914     EVT LoadUnitVecVT = EVT::getVectorVT(*DAG.getContext(), SclrLoadTy,
14915       RegSz/SclrLoadTy.getSizeInBits());
14916
14917     // Represent the data using the same element type that is stored in
14918     // memory. In practice, we ''widen'' MemVT.
14919     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
14920                                   RegSz/MemVT.getScalarType().getSizeInBits());
14921
14922     assert(WideVecVT.getSizeInBits() == LoadUnitVecVT.getSizeInBits() &&
14923       "Invalid vector type");
14924
14925     // We can't shuffle using an illegal type.
14926     if (!TLI.isTypeLegal(WideVecVT))
14927       return SDValue();
14928
14929     SmallVector<SDValue, 8> Chains;
14930     SDValue Ptr = Ld->getBasePtr();
14931     SDValue Increment = DAG.getConstant(SclrLoadTy.getSizeInBits()/8,
14932                                         TLI.getPointerTy());
14933     SDValue Res = DAG.getUNDEF(LoadUnitVecVT);
14934
14935     for (unsigned i = 0; i < NumLoads; ++i) {
14936       // Perform a single load.
14937       SDValue ScalarLoad = DAG.getLoad(SclrLoadTy, dl, Ld->getChain(),
14938                                        Ptr, Ld->getPointerInfo(),
14939                                        Ld->isVolatile(), Ld->isNonTemporal(),
14940                                        Ld->isInvariant(), Ld->getAlignment());
14941       Chains.push_back(ScalarLoad.getValue(1));
14942       // Create the first element type using SCALAR_TO_VECTOR in order to avoid
14943       // another round of DAGCombining.
14944       if (i == 0)
14945         Res = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, LoadUnitVecVT, ScalarLoad);
14946       else
14947         Res = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, LoadUnitVecVT, Res,
14948                           ScalarLoad, DAG.getIntPtrConstant(i));
14949
14950       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
14951     }
14952
14953     SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0],
14954                                Chains.size());
14955
14956     // Bitcast the loaded value to a vector of the original element type, in
14957     // the size of the target vector type.
14958     SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, Res);
14959     unsigned SizeRatio = RegSz/MemSz;
14960
14961     // Redistribute the loaded elements into the different locations.
14962     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
14963     for (unsigned i = 0; i != NumElems; ++i)
14964       ShuffleVec[i*SizeRatio] = i;
14965
14966     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
14967                                          DAG.getUNDEF(WideVecVT),
14968                                          &ShuffleVec[0]);
14969
14970     // Bitcast to the requested type.
14971     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
14972     // Replace the original load with the new sequence
14973     // and return the new chain.
14974     return DCI.CombineTo(N, Shuff, TF, true);
14975   }
14976
14977   return SDValue();
14978 }
14979
14980 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
14981 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
14982                                    const X86Subtarget *Subtarget) {
14983   StoreSDNode *St = cast<StoreSDNode>(N);
14984   EVT VT = St->getValue().getValueType();
14985   EVT StVT = St->getMemoryVT();
14986   DebugLoc dl = St->getDebugLoc();
14987   SDValue StoredVal = St->getOperand(1);
14988   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14989
14990   // If we are saving a concatenation of two XMM registers, perform two stores.
14991   // On Sandy Bridge, 256-bit memory operations are executed by two
14992   // 128-bit ports. However, on Haswell it is better to issue a single 256-bit
14993   // memory  operation.
14994   if (VT.is256BitVector() && !Subtarget->hasAVX2() &&
14995       StoredVal.getNode()->getOpcode() == ISD::CONCAT_VECTORS &&
14996       StoredVal.getNumOperands() == 2) {
14997     SDValue Value0 = StoredVal.getOperand(0);
14998     SDValue Value1 = StoredVal.getOperand(1);
14999
15000     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
15001     SDValue Ptr0 = St->getBasePtr();
15002     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
15003
15004     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
15005                                 St->getPointerInfo(), St->isVolatile(),
15006                                 St->isNonTemporal(), St->getAlignment());
15007     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
15008                                 St->getPointerInfo(), St->isVolatile(),
15009                                 St->isNonTemporal(), St->getAlignment());
15010     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
15011   }
15012
15013   // Optimize trunc store (of multiple scalars) to shuffle and store.
15014   // First, pack all of the elements in one place. Next, store to memory
15015   // in fewer chunks.
15016   if (St->isTruncatingStore() && VT.isVector()) {
15017     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
15018     unsigned NumElems = VT.getVectorNumElements();
15019     assert(StVT != VT && "Cannot truncate to the same type");
15020     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
15021     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
15022
15023     // From, To sizes and ElemCount must be pow of two
15024     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
15025     // We are going to use the original vector elt for storing.
15026     // Accumulated smaller vector elements must be a multiple of the store size.
15027     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
15028
15029     unsigned SizeRatio  = FromSz / ToSz;
15030
15031     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
15032
15033     // Create a type on which we perform the shuffle
15034     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
15035             StVT.getScalarType(), NumElems*SizeRatio);
15036
15037     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
15038
15039     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
15040     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
15041     for (unsigned i = 0; i != NumElems; ++i)
15042       ShuffleVec[i] = i * SizeRatio;
15043
15044     // Can't shuffle using an illegal type.
15045     if (!TLI.isTypeLegal(WideVecVT))
15046       return SDValue();
15047
15048     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
15049                                          DAG.getUNDEF(WideVecVT),
15050                                          &ShuffleVec[0]);
15051     // At this point all of the data is stored at the bottom of the
15052     // register. We now need to save it to mem.
15053
15054     // Find the largest store unit
15055     MVT StoreType = MVT::i8;
15056     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
15057          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
15058       MVT Tp = (MVT::SimpleValueType)tp;
15059       if (TLI.isTypeLegal(Tp) && Tp.getSizeInBits() <= NumElems * ToSz)
15060         StoreType = Tp;
15061     }
15062
15063     // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
15064     if (TLI.isTypeLegal(MVT::f64) && StoreType.getSizeInBits() < 64 &&
15065         (64 <= NumElems * ToSz))
15066       StoreType = MVT::f64;
15067
15068     // Bitcast the original vector into a vector of store-size units
15069     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
15070             StoreType, VT.getSizeInBits()/StoreType.getSizeInBits());
15071     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
15072     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
15073     SmallVector<SDValue, 8> Chains;
15074     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
15075                                         TLI.getPointerTy());
15076     SDValue Ptr = St->getBasePtr();
15077
15078     // Perform one or more big stores into memory.
15079     for (unsigned i=0, e=(ToSz*NumElems)/StoreType.getSizeInBits(); i!=e; ++i) {
15080       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
15081                                    StoreType, ShuffWide,
15082                                    DAG.getIntPtrConstant(i));
15083       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
15084                                 St->getPointerInfo(), St->isVolatile(),
15085                                 St->isNonTemporal(), St->getAlignment());
15086       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
15087       Chains.push_back(Ch);
15088     }
15089
15090     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0],
15091                                Chains.size());
15092   }
15093
15094
15095   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
15096   // the FP state in cases where an emms may be missing.
15097   // A preferable solution to the general problem is to figure out the right
15098   // places to insert EMMS.  This qualifies as a quick hack.
15099
15100   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
15101   if (VT.getSizeInBits() != 64)
15102     return SDValue();
15103
15104   const Function *F = DAG.getMachineFunction().getFunction();
15105   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
15106   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
15107                      && Subtarget->hasSSE2();
15108   if ((VT.isVector() ||
15109        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
15110       isa<LoadSDNode>(St->getValue()) &&
15111       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
15112       St->getChain().hasOneUse() && !St->isVolatile()) {
15113     SDNode* LdVal = St->getValue().getNode();
15114     LoadSDNode *Ld = 0;
15115     int TokenFactorIndex = -1;
15116     SmallVector<SDValue, 8> Ops;
15117     SDNode* ChainVal = St->getChain().getNode();
15118     // Must be a store of a load.  We currently handle two cases:  the load
15119     // is a direct child, and it's under an intervening TokenFactor.  It is
15120     // possible to dig deeper under nested TokenFactors.
15121     if (ChainVal == LdVal)
15122       Ld = cast<LoadSDNode>(St->getChain());
15123     else if (St->getValue().hasOneUse() &&
15124              ChainVal->getOpcode() == ISD::TokenFactor) {
15125       for (unsigned i = 0, e = ChainVal->getNumOperands(); i != e; ++i) {
15126         if (ChainVal->getOperand(i).getNode() == LdVal) {
15127           TokenFactorIndex = i;
15128           Ld = cast<LoadSDNode>(St->getValue());
15129         } else
15130           Ops.push_back(ChainVal->getOperand(i));
15131       }
15132     }
15133
15134     if (!Ld || !ISD::isNormalLoad(Ld))
15135       return SDValue();
15136
15137     // If this is not the MMX case, i.e. we are just turning i64 load/store
15138     // into f64 load/store, avoid the transformation if there are multiple
15139     // uses of the loaded value.
15140     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
15141       return SDValue();
15142
15143     DebugLoc LdDL = Ld->getDebugLoc();
15144     DebugLoc StDL = N->getDebugLoc();
15145     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
15146     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
15147     // pair instead.
15148     if (Subtarget->is64Bit() || F64IsLegal) {
15149       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
15150       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
15151                                   Ld->getPointerInfo(), Ld->isVolatile(),
15152                                   Ld->isNonTemporal(), Ld->isInvariant(),
15153                                   Ld->getAlignment());
15154       SDValue NewChain = NewLd.getValue(1);
15155       if (TokenFactorIndex != -1) {
15156         Ops.push_back(NewChain);
15157         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
15158                                Ops.size());
15159       }
15160       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
15161                           St->getPointerInfo(),
15162                           St->isVolatile(), St->isNonTemporal(),
15163                           St->getAlignment());
15164     }
15165
15166     // Otherwise, lower to two pairs of 32-bit loads / stores.
15167     SDValue LoAddr = Ld->getBasePtr();
15168     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
15169                                  DAG.getConstant(4, MVT::i32));
15170
15171     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
15172                                Ld->getPointerInfo(),
15173                                Ld->isVolatile(), Ld->isNonTemporal(),
15174                                Ld->isInvariant(), Ld->getAlignment());
15175     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
15176                                Ld->getPointerInfo().getWithOffset(4),
15177                                Ld->isVolatile(), Ld->isNonTemporal(),
15178                                Ld->isInvariant(),
15179                                MinAlign(Ld->getAlignment(), 4));
15180
15181     SDValue NewChain = LoLd.getValue(1);
15182     if (TokenFactorIndex != -1) {
15183       Ops.push_back(LoLd);
15184       Ops.push_back(HiLd);
15185       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
15186                              Ops.size());
15187     }
15188
15189     LoAddr = St->getBasePtr();
15190     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
15191                          DAG.getConstant(4, MVT::i32));
15192
15193     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
15194                                 St->getPointerInfo(),
15195                                 St->isVolatile(), St->isNonTemporal(),
15196                                 St->getAlignment());
15197     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
15198                                 St->getPointerInfo().getWithOffset(4),
15199                                 St->isVolatile(),
15200                                 St->isNonTemporal(),
15201                                 MinAlign(St->getAlignment(), 4));
15202     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
15203   }
15204   return SDValue();
15205 }
15206
15207 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
15208 /// and return the operands for the horizontal operation in LHS and RHS.  A
15209 /// horizontal operation performs the binary operation on successive elements
15210 /// of its first operand, then on successive elements of its second operand,
15211 /// returning the resulting values in a vector.  For example, if
15212 ///   A = < float a0, float a1, float a2, float a3 >
15213 /// and
15214 ///   B = < float b0, float b1, float b2, float b3 >
15215 /// then the result of doing a horizontal operation on A and B is
15216 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
15217 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
15218 /// A horizontal-op B, for some already available A and B, and if so then LHS is
15219 /// set to A, RHS to B, and the routine returns 'true'.
15220 /// Note that the binary operation should have the property that if one of the
15221 /// operands is UNDEF then the result is UNDEF.
15222 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
15223   // Look for the following pattern: if
15224   //   A = < float a0, float a1, float a2, float a3 >
15225   //   B = < float b0, float b1, float b2, float b3 >
15226   // and
15227   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
15228   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
15229   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
15230   // which is A horizontal-op B.
15231
15232   // At least one of the operands should be a vector shuffle.
15233   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
15234       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
15235     return false;
15236
15237   EVT VT = LHS.getValueType();
15238
15239   assert((VT.is128BitVector() || VT.is256BitVector()) &&
15240          "Unsupported vector type for horizontal add/sub");
15241
15242   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
15243   // operate independently on 128-bit lanes.
15244   unsigned NumElts = VT.getVectorNumElements();
15245   unsigned NumLanes = VT.getSizeInBits()/128;
15246   unsigned NumLaneElts = NumElts / NumLanes;
15247   assert((NumLaneElts % 2 == 0) &&
15248          "Vector type should have an even number of elements in each lane");
15249   unsigned HalfLaneElts = NumLaneElts/2;
15250
15251   // View LHS in the form
15252   //   LHS = VECTOR_SHUFFLE A, B, LMask
15253   // If LHS is not a shuffle then pretend it is the shuffle
15254   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
15255   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
15256   // type VT.
15257   SDValue A, B;
15258   SmallVector<int, 16> LMask(NumElts);
15259   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
15260     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
15261       A = LHS.getOperand(0);
15262     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
15263       B = LHS.getOperand(1);
15264     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(LHS.getNode())->getMask();
15265     std::copy(Mask.begin(), Mask.end(), LMask.begin());
15266   } else {
15267     if (LHS.getOpcode() != ISD::UNDEF)
15268       A = LHS;
15269     for (unsigned i = 0; i != NumElts; ++i)
15270       LMask[i] = i;
15271   }
15272
15273   // Likewise, view RHS in the form
15274   //   RHS = VECTOR_SHUFFLE C, D, RMask
15275   SDValue C, D;
15276   SmallVector<int, 16> RMask(NumElts);
15277   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
15278     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
15279       C = RHS.getOperand(0);
15280     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
15281       D = RHS.getOperand(1);
15282     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(RHS.getNode())->getMask();
15283     std::copy(Mask.begin(), Mask.end(), RMask.begin());
15284   } else {
15285     if (RHS.getOpcode() != ISD::UNDEF)
15286       C = RHS;
15287     for (unsigned i = 0; i != NumElts; ++i)
15288       RMask[i] = i;
15289   }
15290
15291   // Check that the shuffles are both shuffling the same vectors.
15292   if (!(A == C && B == D) && !(A == D && B == C))
15293     return false;
15294
15295   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
15296   if (!A.getNode() && !B.getNode())
15297     return false;
15298
15299   // If A and B occur in reverse order in RHS, then "swap" them (which means
15300   // rewriting the mask).
15301   if (A != C)
15302     CommuteVectorShuffleMask(RMask, NumElts);
15303
15304   // At this point LHS and RHS are equivalent to
15305   //   LHS = VECTOR_SHUFFLE A, B, LMask
15306   //   RHS = VECTOR_SHUFFLE A, B, RMask
15307   // Check that the masks correspond to performing a horizontal operation.
15308   for (unsigned i = 0; i != NumElts; ++i) {
15309     int LIdx = LMask[i], RIdx = RMask[i];
15310
15311     // Ignore any UNDEF components.
15312     if (LIdx < 0 || RIdx < 0 ||
15313         (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
15314         (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
15315       continue;
15316
15317     // Check that successive elements are being operated on.  If not, this is
15318     // not a horizontal operation.
15319     unsigned Src = (i/HalfLaneElts) % 2; // each lane is split between srcs
15320     unsigned LaneStart = (i/NumLaneElts) * NumLaneElts;
15321     int Index = 2*(i%HalfLaneElts) + NumElts*Src + LaneStart;
15322     if (!(LIdx == Index && RIdx == Index + 1) &&
15323         !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
15324       return false;
15325   }
15326
15327   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
15328   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
15329   return true;
15330 }
15331
15332 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
15333 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
15334                                   const X86Subtarget *Subtarget) {
15335   EVT VT = N->getValueType(0);
15336   SDValue LHS = N->getOperand(0);
15337   SDValue RHS = N->getOperand(1);
15338
15339   // Try to synthesize horizontal adds from adds of shuffles.
15340   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
15341        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
15342       isHorizontalBinOp(LHS, RHS, true))
15343     return DAG.getNode(X86ISD::FHADD, N->getDebugLoc(), VT, LHS, RHS);
15344   return SDValue();
15345 }
15346
15347 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
15348 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
15349                                   const X86Subtarget *Subtarget) {
15350   EVT VT = N->getValueType(0);
15351   SDValue LHS = N->getOperand(0);
15352   SDValue RHS = N->getOperand(1);
15353
15354   // Try to synthesize horizontal subs from subs of shuffles.
15355   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
15356        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
15357       isHorizontalBinOp(LHS, RHS, false))
15358     return DAG.getNode(X86ISD::FHSUB, N->getDebugLoc(), VT, LHS, RHS);
15359   return SDValue();
15360 }
15361
15362 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
15363 /// X86ISD::FXOR nodes.
15364 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
15365   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
15366   // F[X]OR(0.0, x) -> x
15367   // F[X]OR(x, 0.0) -> x
15368   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
15369     if (C->getValueAPF().isPosZero())
15370       return N->getOperand(1);
15371   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
15372     if (C->getValueAPF().isPosZero())
15373       return N->getOperand(0);
15374   return SDValue();
15375 }
15376
15377 /// PerformFMinFMaxCombine - Do target-specific dag combines on X86ISD::FMIN and
15378 /// X86ISD::FMAX nodes.
15379 static SDValue PerformFMinFMaxCombine(SDNode *N, SelectionDAG &DAG) {
15380   assert(N->getOpcode() == X86ISD::FMIN || N->getOpcode() == X86ISD::FMAX);
15381
15382   // Only perform optimizations if UnsafeMath is used.
15383   if (!DAG.getTarget().Options.UnsafeFPMath)
15384     return SDValue();
15385
15386   // If we run in unsafe-math mode, then convert the FMAX and FMIN nodes
15387   // into FMINC and MMAXC, which are Commutative operations.
15388   unsigned NewOp = 0;
15389   switch (N->getOpcode()) {
15390     default: llvm_unreachable("unknown opcode");
15391     case X86ISD::FMIN:  NewOp = X86ISD::FMINC; break;
15392     case X86ISD::FMAX:  NewOp = X86ISD::FMAXC; break;
15393   }
15394
15395   return DAG.getNode(NewOp, N->getDebugLoc(), N->getValueType(0),
15396                      N->getOperand(0), N->getOperand(1));
15397 }
15398
15399
15400 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
15401 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
15402   // FAND(0.0, x) -> 0.0
15403   // FAND(x, 0.0) -> 0.0
15404   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
15405     if (C->getValueAPF().isPosZero())
15406       return N->getOperand(0);
15407   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
15408     if (C->getValueAPF().isPosZero())
15409       return N->getOperand(1);
15410   return SDValue();
15411 }
15412
15413 static SDValue PerformBTCombine(SDNode *N,
15414                                 SelectionDAG &DAG,
15415                                 TargetLowering::DAGCombinerInfo &DCI) {
15416   // BT ignores high bits in the bit index operand.
15417   SDValue Op1 = N->getOperand(1);
15418   if (Op1.hasOneUse()) {
15419     unsigned BitWidth = Op1.getValueSizeInBits();
15420     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
15421     APInt KnownZero, KnownOne;
15422     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
15423                                           !DCI.isBeforeLegalizeOps());
15424     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
15425     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
15426         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
15427       DCI.CommitTargetLoweringOpt(TLO);
15428   }
15429   return SDValue();
15430 }
15431
15432 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
15433   SDValue Op = N->getOperand(0);
15434   if (Op.getOpcode() == ISD::BITCAST)
15435     Op = Op.getOperand(0);
15436   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
15437   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
15438       VT.getVectorElementType().getSizeInBits() ==
15439       OpVT.getVectorElementType().getSizeInBits()) {
15440     return DAG.getNode(ISD::BITCAST, N->getDebugLoc(), VT, Op);
15441   }
15442   return SDValue();
15443 }
15444
15445 static SDValue PerformSExtCombine(SDNode *N, SelectionDAG &DAG,
15446                                   TargetLowering::DAGCombinerInfo &DCI,
15447                                   const X86Subtarget *Subtarget) {
15448   if (!DCI.isBeforeLegalizeOps())
15449     return SDValue();
15450
15451   if (!Subtarget->hasAVX())
15452     return SDValue();
15453
15454   EVT VT = N->getValueType(0);
15455   SDValue Op = N->getOperand(0);
15456   EVT OpVT = Op.getValueType();
15457   DebugLoc dl = N->getDebugLoc();
15458
15459   if ((VT == MVT::v4i64 && OpVT == MVT::v4i32) ||
15460       (VT == MVT::v8i32 && OpVT == MVT::v8i16)) {
15461
15462     if (Subtarget->hasAVX2())
15463       return DAG.getNode(X86ISD::VSEXT_MOVL, dl, VT, Op);
15464
15465     // Optimize vectors in AVX mode
15466     // Sign extend  v8i16 to v8i32 and
15467     //              v4i32 to v4i64
15468     //
15469     // Divide input vector into two parts
15470     // for v4i32 the shuffle mask will be { 0, 1, -1, -1} {2, 3, -1, -1}
15471     // use vpmovsx instruction to extend v4i32 -> v2i64; v8i16 -> v4i32
15472     // concat the vectors to original VT
15473
15474     unsigned NumElems = OpVT.getVectorNumElements();
15475     SDValue Undef = DAG.getUNDEF(OpVT);
15476
15477     SmallVector<int,8> ShufMask1(NumElems, -1);
15478     for (unsigned i = 0; i != NumElems/2; ++i)
15479       ShufMask1[i] = i;
15480
15481     SDValue OpLo = DAG.getVectorShuffle(OpVT, dl, Op, Undef, &ShufMask1[0]);
15482
15483     SmallVector<int,8> ShufMask2(NumElems, -1);
15484     for (unsigned i = 0; i != NumElems/2; ++i)
15485       ShufMask2[i] = i + NumElems/2;
15486
15487     SDValue OpHi = DAG.getVectorShuffle(OpVT, dl, Op, Undef, &ShufMask2[0]);
15488
15489     EVT HalfVT = EVT::getVectorVT(*DAG.getContext(), VT.getScalarType(),
15490                                   VT.getVectorNumElements()/2);
15491
15492     OpLo = DAG.getNode(X86ISD::VSEXT_MOVL, dl, HalfVT, OpLo);
15493     OpHi = DAG.getNode(X86ISD::VSEXT_MOVL, dl, HalfVT, OpHi);
15494
15495     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
15496   }
15497   return SDValue();
15498 }
15499
15500 static SDValue PerformFMACombine(SDNode *N, SelectionDAG &DAG,
15501                                  const X86Subtarget* Subtarget) {
15502   DebugLoc dl = N->getDebugLoc();
15503   EVT VT = N->getValueType(0);
15504
15505   EVT ScalarVT = VT.getScalarType();
15506   if ((ScalarVT != MVT::f32 && ScalarVT != MVT::f64) || !Subtarget->hasFMA())
15507     return SDValue();
15508
15509   SDValue A = N->getOperand(0);
15510   SDValue B = N->getOperand(1);
15511   SDValue C = N->getOperand(2);
15512
15513   bool NegA = (A.getOpcode() == ISD::FNEG);
15514   bool NegB = (B.getOpcode() == ISD::FNEG);
15515   bool NegC = (C.getOpcode() == ISD::FNEG);
15516
15517   // Negative multiplication when NegA xor NegB
15518   bool NegMul = (NegA != NegB);
15519   if (NegA)
15520     A = A.getOperand(0);
15521   if (NegB)
15522     B = B.getOperand(0);
15523   if (NegC)
15524     C = C.getOperand(0);
15525
15526   unsigned Opcode;
15527   if (!NegMul)
15528     Opcode = (!NegC)? X86ISD::FMADD : X86ISD::FMSUB;
15529   else
15530     Opcode = (!NegC)? X86ISD::FNMADD : X86ISD::FNMSUB;
15531   return DAG.getNode(Opcode, dl, VT, A, B, C);
15532 }
15533
15534 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG,
15535                                   TargetLowering::DAGCombinerInfo &DCI,
15536                                   const X86Subtarget *Subtarget) {
15537   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
15538   //           (and (i32 x86isd::setcc_carry), 1)
15539   // This eliminates the zext. This transformation is necessary because
15540   // ISD::SETCC is always legalized to i8.
15541   DebugLoc dl = N->getDebugLoc();
15542   SDValue N0 = N->getOperand(0);
15543   EVT VT = N->getValueType(0);
15544   EVT OpVT = N0.getValueType();
15545
15546   if (N0.getOpcode() == ISD::AND &&
15547       N0.hasOneUse() &&
15548       N0.getOperand(0).hasOneUse()) {
15549     SDValue N00 = N0.getOperand(0);
15550     if (N00.getOpcode() != X86ISD::SETCC_CARRY)
15551       return SDValue();
15552     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
15553     if (!C || C->getZExtValue() != 1)
15554       return SDValue();
15555     return DAG.getNode(ISD::AND, dl, VT,
15556                        DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
15557                                    N00.getOperand(0), N00.getOperand(1)),
15558                        DAG.getConstant(1, VT));
15559   }
15560
15561   // Optimize vectors in AVX mode:
15562   //
15563   //   v8i16 -> v8i32
15564   //   Use vpunpcklwd for 4 lower elements  v8i16 -> v4i32.
15565   //   Use vpunpckhwd for 4 upper elements  v8i16 -> v4i32.
15566   //   Concat upper and lower parts.
15567   //
15568   //   v4i32 -> v4i64
15569   //   Use vpunpckldq for 4 lower elements  v4i32 -> v2i64.
15570   //   Use vpunpckhdq for 4 upper elements  v4i32 -> v2i64.
15571   //   Concat upper and lower parts.
15572   //
15573   if (!DCI.isBeforeLegalizeOps())
15574     return SDValue();
15575
15576   if (!Subtarget->hasAVX())
15577     return SDValue();
15578
15579   if (((VT == MVT::v8i32) && (OpVT == MVT::v8i16)) ||
15580       ((VT == MVT::v4i64) && (OpVT == MVT::v4i32)))  {
15581
15582     if (Subtarget->hasAVX2())
15583       return DAG.getNode(X86ISD::VZEXT_MOVL, dl, VT, N0);
15584
15585     SDValue ZeroVec = getZeroVector(OpVT, Subtarget, DAG, dl);
15586     SDValue OpLo = getUnpackl(DAG, dl, OpVT, N0, ZeroVec);
15587     SDValue OpHi = getUnpackh(DAG, dl, OpVT, N0, ZeroVec);
15588
15589     EVT HVT = EVT::getVectorVT(*DAG.getContext(), VT.getVectorElementType(),
15590                                VT.getVectorNumElements()/2);
15591
15592     OpLo = DAG.getNode(ISD::BITCAST, dl, HVT, OpLo);
15593     OpHi = DAG.getNode(ISD::BITCAST, dl, HVT, OpHi);
15594
15595     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
15596   }
15597
15598   return SDValue();
15599 }
15600
15601 // Optimize x == -y --> x+y == 0
15602 //          x != -y --> x+y != 0
15603 static SDValue PerformISDSETCCCombine(SDNode *N, SelectionDAG &DAG) {
15604   ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(2))->get();
15605   SDValue LHS = N->getOperand(0);
15606   SDValue RHS = N->getOperand(1);
15607
15608   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && LHS.getOpcode() == ISD::SUB)
15609     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(LHS.getOperand(0)))
15610       if (C->getAPIntValue() == 0 && LHS.hasOneUse()) {
15611         SDValue addV = DAG.getNode(ISD::ADD, N->getDebugLoc(),
15612                                    LHS.getValueType(), RHS, LHS.getOperand(1));
15613         return DAG.getSetCC(N->getDebugLoc(), N->getValueType(0),
15614                             addV, DAG.getConstant(0, addV.getValueType()), CC);
15615       }
15616   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && RHS.getOpcode() == ISD::SUB)
15617     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS.getOperand(0)))
15618       if (C->getAPIntValue() == 0 && RHS.hasOneUse()) {
15619         SDValue addV = DAG.getNode(ISD::ADD, N->getDebugLoc(),
15620                                    RHS.getValueType(), LHS, RHS.getOperand(1));
15621         return DAG.getSetCC(N->getDebugLoc(), N->getValueType(0),
15622                             addV, DAG.getConstant(0, addV.getValueType()), CC);
15623       }
15624   return SDValue();
15625 }
15626
15627 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
15628 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG) {
15629   DebugLoc DL = N->getDebugLoc();
15630   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(0));
15631   SDValue EFLAGS = N->getOperand(1);
15632
15633   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
15634   // a zext and produces an all-ones bit which is more useful than 0/1 in some
15635   // cases.
15636   if (CC == X86::COND_B)
15637     return DAG.getNode(ISD::AND, DL, MVT::i8,
15638                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
15639                                    DAG.getConstant(CC, MVT::i8), EFLAGS),
15640                        DAG.getConstant(1, MVT::i8));
15641
15642   SDValue Flags;
15643
15644   Flags = BoolTestSetCCCombine(EFLAGS, CC);
15645   if (Flags.getNode()) {
15646     SDValue Cond = DAG.getConstant(CC, MVT::i8);
15647     return DAG.getNode(X86ISD::SETCC, DL, N->getVTList(), Cond, Flags);
15648   }
15649
15650   return SDValue();
15651 }
15652
15653 // Optimize branch condition evaluation.
15654 //
15655 static SDValue PerformBrCondCombine(SDNode *N, SelectionDAG &DAG,
15656                                     TargetLowering::DAGCombinerInfo &DCI,
15657                                     const X86Subtarget *Subtarget) {
15658   DebugLoc DL = N->getDebugLoc();
15659   SDValue Chain = N->getOperand(0);
15660   SDValue Dest = N->getOperand(1);
15661   SDValue EFLAGS = N->getOperand(3);
15662   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(2));
15663
15664   SDValue Flags;
15665
15666   Flags = BoolTestSetCCCombine(EFLAGS, CC);
15667   if (Flags.getNode()) {
15668     SDValue Cond = DAG.getConstant(CC, MVT::i8);
15669     return DAG.getNode(X86ISD::BRCOND, DL, N->getVTList(), Chain, Dest, Cond,
15670                        Flags);
15671   }
15672
15673   return SDValue();
15674 }
15675
15676 static SDValue PerformUINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG) {
15677   SDValue Op0 = N->getOperand(0);
15678   EVT InVT = Op0->getValueType(0);
15679
15680   // UINT_TO_FP(v4i8) -> SINT_TO_FP(ZEXT(v4i8 to v4i32))
15681   if (InVT == MVT::v8i8 || InVT == MVT::v4i8) {
15682     DebugLoc dl = N->getDebugLoc();
15683     MVT DstVT = InVT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
15684     SDValue P = DAG.getNode(ISD::ZERO_EXTEND, dl, DstVT, Op0);
15685     // Notice that we use SINT_TO_FP because we know that the high bits
15686     // are zero and SINT_TO_FP is better supported by the hardware.
15687     return DAG.getNode(ISD::SINT_TO_FP, dl, N->getValueType(0), P);
15688   }
15689
15690   return SDValue();
15691 }
15692
15693 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
15694                                         const X86TargetLowering *XTLI) {
15695   SDValue Op0 = N->getOperand(0);
15696   EVT InVT = Op0->getValueType(0);
15697
15698   // SINT_TO_FP(v4i8) -> SINT_TO_FP(SEXT(v4i8 to v4i32))
15699   if (InVT == MVT::v8i8 || InVT == MVT::v4i8) {
15700     DebugLoc dl = N->getDebugLoc();
15701     MVT DstVT = InVT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
15702     SDValue P = DAG.getNode(ISD::SIGN_EXTEND, dl, DstVT, Op0);
15703     return DAG.getNode(ISD::SINT_TO_FP, dl, N->getValueType(0), P);
15704   }
15705
15706   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
15707   // a 32-bit target where SSE doesn't support i64->FP operations.
15708   if (Op0.getOpcode() == ISD::LOAD) {
15709     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
15710     EVT VT = Ld->getValueType(0);
15711     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
15712         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
15713         !XTLI->getSubtarget()->is64Bit() &&
15714         !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
15715       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
15716                                           Ld->getChain(), Op0, DAG);
15717       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
15718       return FILDChain;
15719     }
15720   }
15721   return SDValue();
15722 }
15723
15724 static SDValue PerformFP_TO_SINTCombine(SDNode *N, SelectionDAG &DAG) {
15725   EVT VT = N->getValueType(0);
15726
15727   // v4i8 = FP_TO_SINT() -> v4i8 = TRUNCATE (V4i32 = FP_TO_SINT()
15728   if (VT == MVT::v8i8 || VT == MVT::v4i8) {
15729     DebugLoc dl = N->getDebugLoc();
15730     MVT DstVT = VT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
15731     SDValue I = DAG.getNode(ISD::FP_TO_SINT, dl, DstVT, N->getOperand(0));
15732     return DAG.getNode(ISD::TRUNCATE, dl, VT, I);
15733   }
15734
15735   return SDValue();
15736 }
15737
15738 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
15739 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
15740                                  X86TargetLowering::DAGCombinerInfo &DCI) {
15741   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
15742   // the result is either zero or one (depending on the input carry bit).
15743   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
15744   if (X86::isZeroNode(N->getOperand(0)) &&
15745       X86::isZeroNode(N->getOperand(1)) &&
15746       // We don't have a good way to replace an EFLAGS use, so only do this when
15747       // dead right now.
15748       SDValue(N, 1).use_empty()) {
15749     DebugLoc DL = N->getDebugLoc();
15750     EVT VT = N->getValueType(0);
15751     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
15752     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
15753                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
15754                                            DAG.getConstant(X86::COND_B,MVT::i8),
15755                                            N->getOperand(2)),
15756                                DAG.getConstant(1, VT));
15757     return DCI.CombineTo(N, Res1, CarryOut);
15758   }
15759
15760   return SDValue();
15761 }
15762
15763 // fold (add Y, (sete  X, 0)) -> adc  0, Y
15764 //      (add Y, (setne X, 0)) -> sbb -1, Y
15765 //      (sub (sete  X, 0), Y) -> sbb  0, Y
15766 //      (sub (setne X, 0), Y) -> adc -1, Y
15767 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
15768   DebugLoc DL = N->getDebugLoc();
15769
15770   // Look through ZExts.
15771   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
15772   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
15773     return SDValue();
15774
15775   SDValue SetCC = Ext.getOperand(0);
15776   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
15777     return SDValue();
15778
15779   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
15780   if (CC != X86::COND_E && CC != X86::COND_NE)
15781     return SDValue();
15782
15783   SDValue Cmp = SetCC.getOperand(1);
15784   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
15785       !X86::isZeroNode(Cmp.getOperand(1)) ||
15786       !Cmp.getOperand(0).getValueType().isInteger())
15787     return SDValue();
15788
15789   SDValue CmpOp0 = Cmp.getOperand(0);
15790   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
15791                                DAG.getConstant(1, CmpOp0.getValueType()));
15792
15793   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
15794   if (CC == X86::COND_NE)
15795     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
15796                        DL, OtherVal.getValueType(), OtherVal,
15797                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
15798   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
15799                      DL, OtherVal.getValueType(), OtherVal,
15800                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
15801 }
15802
15803 /// PerformADDCombine - Do target-specific dag combines on integer adds.
15804 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
15805                                  const X86Subtarget *Subtarget) {
15806   EVT VT = N->getValueType(0);
15807   SDValue Op0 = N->getOperand(0);
15808   SDValue Op1 = N->getOperand(1);
15809
15810   // Try to synthesize horizontal adds from adds of shuffles.
15811   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
15812        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
15813       isHorizontalBinOp(Op0, Op1, true))
15814     return DAG.getNode(X86ISD::HADD, N->getDebugLoc(), VT, Op0, Op1);
15815
15816   return OptimizeConditionalInDecrement(N, DAG);
15817 }
15818
15819 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
15820                                  const X86Subtarget *Subtarget) {
15821   SDValue Op0 = N->getOperand(0);
15822   SDValue Op1 = N->getOperand(1);
15823
15824   // X86 can't encode an immediate LHS of a sub. See if we can push the
15825   // negation into a preceding instruction.
15826   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
15827     // If the RHS of the sub is a XOR with one use and a constant, invert the
15828     // immediate. Then add one to the LHS of the sub so we can turn
15829     // X-Y -> X+~Y+1, saving one register.
15830     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
15831         isa<ConstantSDNode>(Op1.getOperand(1))) {
15832       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
15833       EVT VT = Op0.getValueType();
15834       SDValue NewXor = DAG.getNode(ISD::XOR, Op1.getDebugLoc(), VT,
15835                                    Op1.getOperand(0),
15836                                    DAG.getConstant(~XorC, VT));
15837       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, NewXor,
15838                          DAG.getConstant(C->getAPIntValue()+1, VT));
15839     }
15840   }
15841
15842   // Try to synthesize horizontal adds from adds of shuffles.
15843   EVT VT = N->getValueType(0);
15844   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
15845        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
15846       isHorizontalBinOp(Op0, Op1, true))
15847     return DAG.getNode(X86ISD::HSUB, N->getDebugLoc(), VT, Op0, Op1);
15848
15849   return OptimizeConditionalInDecrement(N, DAG);
15850 }
15851
15852 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
15853                                              DAGCombinerInfo &DCI) const {
15854   SelectionDAG &DAG = DCI.DAG;
15855   switch (N->getOpcode()) {
15856   default: break;
15857   case ISD::EXTRACT_VECTOR_ELT:
15858     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, DCI);
15859   case ISD::VSELECT:
15860   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, DCI, Subtarget);
15861   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
15862   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
15863   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
15864   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
15865   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
15866   case ISD::SHL:
15867   case ISD::SRA:
15868   case ISD::SRL:            return PerformShiftCombine(N, DAG, DCI, Subtarget);
15869   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
15870   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
15871   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
15872   case ISD::LOAD:           return PerformLOADCombine(N, DAG, DCI, Subtarget);
15873   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
15874   case ISD::UINT_TO_FP:     return PerformUINT_TO_FPCombine(N, DAG);
15875   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
15876   case ISD::FP_TO_SINT:     return PerformFP_TO_SINTCombine(N, DAG);
15877   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
15878   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
15879   case X86ISD::FXOR:
15880   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
15881   case X86ISD::FMIN:
15882   case X86ISD::FMAX:        return PerformFMinFMaxCombine(N, DAG);
15883   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
15884   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
15885   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
15886   case ISD::ANY_EXTEND:
15887   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG, DCI, Subtarget);
15888   case ISD::SIGN_EXTEND:    return PerformSExtCombine(N, DAG, DCI, Subtarget);
15889   case ISD::TRUNCATE:       return PerformTruncateCombine(N, DAG, DCI);
15890   case ISD::SETCC:          return PerformISDSETCCCombine(N, DAG);
15891   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG);
15892   case X86ISD::BRCOND:      return PerformBrCondCombine(N, DAG, DCI, Subtarget);
15893   case X86ISD::SHUFP:       // Handle all target specific shuffles
15894   case X86ISD::PALIGN:
15895   case X86ISD::UNPCKH:
15896   case X86ISD::UNPCKL:
15897   case X86ISD::MOVHLPS:
15898   case X86ISD::MOVLHPS:
15899   case X86ISD::PSHUFD:
15900   case X86ISD::PSHUFHW:
15901   case X86ISD::PSHUFLW:
15902   case X86ISD::MOVSS:
15903   case X86ISD::MOVSD:
15904   case X86ISD::VPERMILP:
15905   case X86ISD::VPERM2X128:
15906   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
15907   case ISD::FMA:            return PerformFMACombine(N, DAG, Subtarget);
15908   }
15909
15910   return SDValue();
15911 }
15912
15913 /// isTypeDesirableForOp - Return true if the target has native support for
15914 /// the specified value type and it is 'desirable' to use the type for the
15915 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
15916 /// instruction encodings are longer and some i16 instructions are slow.
15917 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
15918   if (!isTypeLegal(VT))
15919     return false;
15920   if (VT != MVT::i16)
15921     return true;
15922
15923   switch (Opc) {
15924   default:
15925     return true;
15926   case ISD::LOAD:
15927   case ISD::SIGN_EXTEND:
15928   case ISD::ZERO_EXTEND:
15929   case ISD::ANY_EXTEND:
15930   case ISD::SHL:
15931   case ISD::SRL:
15932   case ISD::SUB:
15933   case ISD::ADD:
15934   case ISD::MUL:
15935   case ISD::AND:
15936   case ISD::OR:
15937   case ISD::XOR:
15938     return false;
15939   }
15940 }
15941
15942 /// IsDesirableToPromoteOp - This method query the target whether it is
15943 /// beneficial for dag combiner to promote the specified node. If true, it
15944 /// should return the desired promotion type by reference.
15945 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
15946   EVT VT = Op.getValueType();
15947   if (VT != MVT::i16)
15948     return false;
15949
15950   bool Promote = false;
15951   bool Commute = false;
15952   switch (Op.getOpcode()) {
15953   default: break;
15954   case ISD::LOAD: {
15955     LoadSDNode *LD = cast<LoadSDNode>(Op);
15956     // If the non-extending load has a single use and it's not live out, then it
15957     // might be folded.
15958     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
15959                                                      Op.hasOneUse()*/) {
15960       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
15961              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
15962         // The only case where we'd want to promote LOAD (rather then it being
15963         // promoted as an operand is when it's only use is liveout.
15964         if (UI->getOpcode() != ISD::CopyToReg)
15965           return false;
15966       }
15967     }
15968     Promote = true;
15969     break;
15970   }
15971   case ISD::SIGN_EXTEND:
15972   case ISD::ZERO_EXTEND:
15973   case ISD::ANY_EXTEND:
15974     Promote = true;
15975     break;
15976   case ISD::SHL:
15977   case ISD::SRL: {
15978     SDValue N0 = Op.getOperand(0);
15979     // Look out for (store (shl (load), x)).
15980     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
15981       return false;
15982     Promote = true;
15983     break;
15984   }
15985   case ISD::ADD:
15986   case ISD::MUL:
15987   case ISD::AND:
15988   case ISD::OR:
15989   case ISD::XOR:
15990     Commute = true;
15991     // fallthrough
15992   case ISD::SUB: {
15993     SDValue N0 = Op.getOperand(0);
15994     SDValue N1 = Op.getOperand(1);
15995     if (!Commute && MayFoldLoad(N1))
15996       return false;
15997     // Avoid disabling potential load folding opportunities.
15998     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
15999       return false;
16000     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
16001       return false;
16002     Promote = true;
16003   }
16004   }
16005
16006   PVT = MVT::i32;
16007   return Promote;
16008 }
16009
16010 //===----------------------------------------------------------------------===//
16011 //                           X86 Inline Assembly Support
16012 //===----------------------------------------------------------------------===//
16013
16014 namespace {
16015   // Helper to match a string separated by whitespace.
16016   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
16017     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
16018
16019     for (unsigned i = 0, e = args.size(); i != e; ++i) {
16020       StringRef piece(*args[i]);
16021       if (!s.startswith(piece)) // Check if the piece matches.
16022         return false;
16023
16024       s = s.substr(piece.size());
16025       StringRef::size_type pos = s.find_first_not_of(" \t");
16026       if (pos == 0) // We matched a prefix.
16027         return false;
16028
16029       s = s.substr(pos);
16030     }
16031
16032     return s.empty();
16033   }
16034   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
16035 }
16036
16037 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
16038   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
16039
16040   std::string AsmStr = IA->getAsmString();
16041
16042   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
16043   if (!Ty || Ty->getBitWidth() % 16 != 0)
16044     return false;
16045
16046   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
16047   SmallVector<StringRef, 4> AsmPieces;
16048   SplitString(AsmStr, AsmPieces, ";\n");
16049
16050   switch (AsmPieces.size()) {
16051   default: return false;
16052   case 1:
16053     // FIXME: this should verify that we are targeting a 486 or better.  If not,
16054     // we will turn this bswap into something that will be lowered to logical
16055     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
16056     // lower so don't worry about this.
16057     // bswap $0
16058     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
16059         matchAsm(AsmPieces[0], "bswapl", "$0") ||
16060         matchAsm(AsmPieces[0], "bswapq", "$0") ||
16061         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
16062         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
16063         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
16064       // No need to check constraints, nothing other than the equivalent of
16065       // "=r,0" would be valid here.
16066       return IntrinsicLowering::LowerToByteSwap(CI);
16067     }
16068
16069     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
16070     if (CI->getType()->isIntegerTy(16) &&
16071         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
16072         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
16073          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
16074       AsmPieces.clear();
16075       const std::string &ConstraintsStr = IA->getConstraintString();
16076       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
16077       std::sort(AsmPieces.begin(), AsmPieces.end());
16078       if (AsmPieces.size() == 4 &&
16079           AsmPieces[0] == "~{cc}" &&
16080           AsmPieces[1] == "~{dirflag}" &&
16081           AsmPieces[2] == "~{flags}" &&
16082           AsmPieces[3] == "~{fpsr}")
16083       return IntrinsicLowering::LowerToByteSwap(CI);
16084     }
16085     break;
16086   case 3:
16087     if (CI->getType()->isIntegerTy(32) &&
16088         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
16089         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
16090         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
16091         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
16092       AsmPieces.clear();
16093       const std::string &ConstraintsStr = IA->getConstraintString();
16094       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
16095       std::sort(AsmPieces.begin(), AsmPieces.end());
16096       if (AsmPieces.size() == 4 &&
16097           AsmPieces[0] == "~{cc}" &&
16098           AsmPieces[1] == "~{dirflag}" &&
16099           AsmPieces[2] == "~{flags}" &&
16100           AsmPieces[3] == "~{fpsr}")
16101         return IntrinsicLowering::LowerToByteSwap(CI);
16102     }
16103
16104     if (CI->getType()->isIntegerTy(64)) {
16105       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
16106       if (Constraints.size() >= 2 &&
16107           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
16108           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
16109         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
16110         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
16111             matchAsm(AsmPieces[1], "bswap", "%edx") &&
16112             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
16113           return IntrinsicLowering::LowerToByteSwap(CI);
16114       }
16115     }
16116     break;
16117   }
16118   return false;
16119 }
16120
16121
16122
16123 /// getConstraintType - Given a constraint letter, return the type of
16124 /// constraint it is for this target.
16125 X86TargetLowering::ConstraintType
16126 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
16127   if (Constraint.size() == 1) {
16128     switch (Constraint[0]) {
16129     case 'R':
16130     case 'q':
16131     case 'Q':
16132     case 'f':
16133     case 't':
16134     case 'u':
16135     case 'y':
16136     case 'x':
16137     case 'Y':
16138     case 'l':
16139       return C_RegisterClass;
16140     case 'a':
16141     case 'b':
16142     case 'c':
16143     case 'd':
16144     case 'S':
16145     case 'D':
16146     case 'A':
16147       return C_Register;
16148     case 'I':
16149     case 'J':
16150     case 'K':
16151     case 'L':
16152     case 'M':
16153     case 'N':
16154     case 'G':
16155     case 'C':
16156     case 'e':
16157     case 'Z':
16158       return C_Other;
16159     default:
16160       break;
16161     }
16162   }
16163   return TargetLowering::getConstraintType(Constraint);
16164 }
16165
16166 /// Examine constraint type and operand type and determine a weight value.
16167 /// This object must already have been set up with the operand type
16168 /// and the current alternative constraint selected.
16169 TargetLowering::ConstraintWeight
16170   X86TargetLowering::getSingleConstraintMatchWeight(
16171     AsmOperandInfo &info, const char *constraint) const {
16172   ConstraintWeight weight = CW_Invalid;
16173   Value *CallOperandVal = info.CallOperandVal;
16174     // If we don't have a value, we can't do a match,
16175     // but allow it at the lowest weight.
16176   if (CallOperandVal == NULL)
16177     return CW_Default;
16178   Type *type = CallOperandVal->getType();
16179   // Look at the constraint type.
16180   switch (*constraint) {
16181   default:
16182     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
16183   case 'R':
16184   case 'q':
16185   case 'Q':
16186   case 'a':
16187   case 'b':
16188   case 'c':
16189   case 'd':
16190   case 'S':
16191   case 'D':
16192   case 'A':
16193     if (CallOperandVal->getType()->isIntegerTy())
16194       weight = CW_SpecificReg;
16195     break;
16196   case 'f':
16197   case 't':
16198   case 'u':
16199       if (type->isFloatingPointTy())
16200         weight = CW_SpecificReg;
16201       break;
16202   case 'y':
16203       if (type->isX86_MMXTy() && Subtarget->hasMMX())
16204         weight = CW_SpecificReg;
16205       break;
16206   case 'x':
16207   case 'Y':
16208     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
16209         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasAVX()))
16210       weight = CW_Register;
16211     break;
16212   case 'I':
16213     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
16214       if (C->getZExtValue() <= 31)
16215         weight = CW_Constant;
16216     }
16217     break;
16218   case 'J':
16219     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
16220       if (C->getZExtValue() <= 63)
16221         weight = CW_Constant;
16222     }
16223     break;
16224   case 'K':
16225     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
16226       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
16227         weight = CW_Constant;
16228     }
16229     break;
16230   case 'L':
16231     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
16232       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
16233         weight = CW_Constant;
16234     }
16235     break;
16236   case 'M':
16237     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
16238       if (C->getZExtValue() <= 3)
16239         weight = CW_Constant;
16240     }
16241     break;
16242   case 'N':
16243     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
16244       if (C->getZExtValue() <= 0xff)
16245         weight = CW_Constant;
16246     }
16247     break;
16248   case 'G':
16249   case 'C':
16250     if (dyn_cast<ConstantFP>(CallOperandVal)) {
16251       weight = CW_Constant;
16252     }
16253     break;
16254   case 'e':
16255     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
16256       if ((C->getSExtValue() >= -0x80000000LL) &&
16257           (C->getSExtValue() <= 0x7fffffffLL))
16258         weight = CW_Constant;
16259     }
16260     break;
16261   case 'Z':
16262     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
16263       if (C->getZExtValue() <= 0xffffffff)
16264         weight = CW_Constant;
16265     }
16266     break;
16267   }
16268   return weight;
16269 }
16270
16271 /// LowerXConstraint - try to replace an X constraint, which matches anything,
16272 /// with another that has more specific requirements based on the type of the
16273 /// corresponding operand.
16274 const char *X86TargetLowering::
16275 LowerXConstraint(EVT ConstraintVT) const {
16276   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
16277   // 'f' like normal targets.
16278   if (ConstraintVT.isFloatingPoint()) {
16279     if (Subtarget->hasSSE2())
16280       return "Y";
16281     if (Subtarget->hasSSE1())
16282       return "x";
16283   }
16284
16285   return TargetLowering::LowerXConstraint(ConstraintVT);
16286 }
16287
16288 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
16289 /// vector.  If it is invalid, don't add anything to Ops.
16290 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
16291                                                      std::string &Constraint,
16292                                                      std::vector<SDValue>&Ops,
16293                                                      SelectionDAG &DAG) const {
16294   SDValue Result(0, 0);
16295
16296   // Only support length 1 constraints for now.
16297   if (Constraint.length() > 1) return;
16298
16299   char ConstraintLetter = Constraint[0];
16300   switch (ConstraintLetter) {
16301   default: break;
16302   case 'I':
16303     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
16304       if (C->getZExtValue() <= 31) {
16305         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
16306         break;
16307       }
16308     }
16309     return;
16310   case 'J':
16311     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
16312       if (C->getZExtValue() <= 63) {
16313         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
16314         break;
16315       }
16316     }
16317     return;
16318   case 'K':
16319     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
16320       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
16321         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
16322         break;
16323       }
16324     }
16325     return;
16326   case 'N':
16327     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
16328       if (C->getZExtValue() <= 255) {
16329         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
16330         break;
16331       }
16332     }
16333     return;
16334   case 'e': {
16335     // 32-bit signed value
16336     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
16337       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
16338                                            C->getSExtValue())) {
16339         // Widen to 64 bits here to get it sign extended.
16340         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
16341         break;
16342       }
16343     // FIXME gcc accepts some relocatable values here too, but only in certain
16344     // memory models; it's complicated.
16345     }
16346     return;
16347   }
16348   case 'Z': {
16349     // 32-bit unsigned value
16350     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
16351       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
16352                                            C->getZExtValue())) {
16353         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
16354         break;
16355       }
16356     }
16357     // FIXME gcc accepts some relocatable values here too, but only in certain
16358     // memory models; it's complicated.
16359     return;
16360   }
16361   case 'i': {
16362     // Literal immediates are always ok.
16363     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
16364       // Widen to 64 bits here to get it sign extended.
16365       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
16366       break;
16367     }
16368
16369     // In any sort of PIC mode addresses need to be computed at runtime by
16370     // adding in a register or some sort of table lookup.  These can't
16371     // be used as immediates.
16372     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
16373       return;
16374
16375     // If we are in non-pic codegen mode, we allow the address of a global (with
16376     // an optional displacement) to be used with 'i'.
16377     GlobalAddressSDNode *GA = 0;
16378     int64_t Offset = 0;
16379
16380     // Match either (GA), (GA+C), (GA+C1+C2), etc.
16381     while (1) {
16382       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
16383         Offset += GA->getOffset();
16384         break;
16385       } else if (Op.getOpcode() == ISD::ADD) {
16386         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
16387           Offset += C->getZExtValue();
16388           Op = Op.getOperand(0);
16389           continue;
16390         }
16391       } else if (Op.getOpcode() == ISD::SUB) {
16392         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
16393           Offset += -C->getZExtValue();
16394           Op = Op.getOperand(0);
16395           continue;
16396         }
16397       }
16398
16399       // Otherwise, this isn't something we can handle, reject it.
16400       return;
16401     }
16402
16403     const GlobalValue *GV = GA->getGlobal();
16404     // If we require an extra load to get this address, as in PIC mode, we
16405     // can't accept it.
16406     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
16407                                                         getTargetMachine())))
16408       return;
16409
16410     Result = DAG.getTargetGlobalAddress(GV, Op.getDebugLoc(),
16411                                         GA->getValueType(0), Offset);
16412     break;
16413   }
16414   }
16415
16416   if (Result.getNode()) {
16417     Ops.push_back(Result);
16418     return;
16419   }
16420   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
16421 }
16422
16423 std::pair<unsigned, const TargetRegisterClass*>
16424 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
16425                                                 EVT VT) const {
16426   // First, see if this is a constraint that directly corresponds to an LLVM
16427   // register class.
16428   if (Constraint.size() == 1) {
16429     // GCC Constraint Letters
16430     switch (Constraint[0]) {
16431     default: break;
16432       // TODO: Slight differences here in allocation order and leaving
16433       // RIP in the class. Do they matter any more here than they do
16434       // in the normal allocation?
16435     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
16436       if (Subtarget->is64Bit()) {
16437         if (VT == MVT::i32 || VT == MVT::f32)
16438           return std::make_pair(0U, &X86::GR32RegClass);
16439         if (VT == MVT::i16)
16440           return std::make_pair(0U, &X86::GR16RegClass);
16441         if (VT == MVT::i8 || VT == MVT::i1)
16442           return std::make_pair(0U, &X86::GR8RegClass);
16443         if (VT == MVT::i64 || VT == MVT::f64)
16444           return std::make_pair(0U, &X86::GR64RegClass);
16445         break;
16446       }
16447       // 32-bit fallthrough
16448     case 'Q':   // Q_REGS
16449       if (VT == MVT::i32 || VT == MVT::f32)
16450         return std::make_pair(0U, &X86::GR32_ABCDRegClass);
16451       if (VT == MVT::i16)
16452         return std::make_pair(0U, &X86::GR16_ABCDRegClass);
16453       if (VT == MVT::i8 || VT == MVT::i1)
16454         return std::make_pair(0U, &X86::GR8_ABCD_LRegClass);
16455       if (VT == MVT::i64)
16456         return std::make_pair(0U, &X86::GR64_ABCDRegClass);
16457       break;
16458     case 'r':   // GENERAL_REGS
16459     case 'l':   // INDEX_REGS
16460       if (VT == MVT::i8 || VT == MVT::i1)
16461         return std::make_pair(0U, &X86::GR8RegClass);
16462       if (VT == MVT::i16)
16463         return std::make_pair(0U, &X86::GR16RegClass);
16464       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
16465         return std::make_pair(0U, &X86::GR32RegClass);
16466       return std::make_pair(0U, &X86::GR64RegClass);
16467     case 'R':   // LEGACY_REGS
16468       if (VT == MVT::i8 || VT == MVT::i1)
16469         return std::make_pair(0U, &X86::GR8_NOREXRegClass);
16470       if (VT == MVT::i16)
16471         return std::make_pair(0U, &X86::GR16_NOREXRegClass);
16472       if (VT == MVT::i32 || !Subtarget->is64Bit())
16473         return std::make_pair(0U, &X86::GR32_NOREXRegClass);
16474       return std::make_pair(0U, &X86::GR64_NOREXRegClass);
16475     case 'f':  // FP Stack registers.
16476       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
16477       // value to the correct fpstack register class.
16478       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
16479         return std::make_pair(0U, &X86::RFP32RegClass);
16480       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
16481         return std::make_pair(0U, &X86::RFP64RegClass);
16482       return std::make_pair(0U, &X86::RFP80RegClass);
16483     case 'y':   // MMX_REGS if MMX allowed.
16484       if (!Subtarget->hasMMX()) break;
16485       return std::make_pair(0U, &X86::VR64RegClass);
16486     case 'Y':   // SSE_REGS if SSE2 allowed
16487       if (!Subtarget->hasSSE2()) break;
16488       // FALL THROUGH.
16489     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
16490       if (!Subtarget->hasSSE1()) break;
16491
16492       switch (VT.getSimpleVT().SimpleTy) {
16493       default: break;
16494       // Scalar SSE types.
16495       case MVT::f32:
16496       case MVT::i32:
16497         return std::make_pair(0U, &X86::FR32RegClass);
16498       case MVT::f64:
16499       case MVT::i64:
16500         return std::make_pair(0U, &X86::FR64RegClass);
16501       // Vector types.
16502       case MVT::v16i8:
16503       case MVT::v8i16:
16504       case MVT::v4i32:
16505       case MVT::v2i64:
16506       case MVT::v4f32:
16507       case MVT::v2f64:
16508         return std::make_pair(0U, &X86::VR128RegClass);
16509       // AVX types.
16510       case MVT::v32i8:
16511       case MVT::v16i16:
16512       case MVT::v8i32:
16513       case MVT::v4i64:
16514       case MVT::v8f32:
16515       case MVT::v4f64:
16516         return std::make_pair(0U, &X86::VR256RegClass);
16517       }
16518       break;
16519     }
16520   }
16521
16522   // Use the default implementation in TargetLowering to convert the register
16523   // constraint into a member of a register class.
16524   std::pair<unsigned, const TargetRegisterClass*> Res;
16525   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
16526
16527   // Not found as a standard register?
16528   if (Res.second == 0) {
16529     // Map st(0) -> st(7) -> ST0
16530     if (Constraint.size() == 7 && Constraint[0] == '{' &&
16531         tolower(Constraint[1]) == 's' &&
16532         tolower(Constraint[2]) == 't' &&
16533         Constraint[3] == '(' &&
16534         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
16535         Constraint[5] == ')' &&
16536         Constraint[6] == '}') {
16537
16538       Res.first = X86::ST0+Constraint[4]-'0';
16539       Res.second = &X86::RFP80RegClass;
16540       return Res;
16541     }
16542
16543     // GCC allows "st(0)" to be called just plain "st".
16544     if (StringRef("{st}").equals_lower(Constraint)) {
16545       Res.first = X86::ST0;
16546       Res.second = &X86::RFP80RegClass;
16547       return Res;
16548     }
16549
16550     // flags -> EFLAGS
16551     if (StringRef("{flags}").equals_lower(Constraint)) {
16552       Res.first = X86::EFLAGS;
16553       Res.second = &X86::CCRRegClass;
16554       return Res;
16555     }
16556
16557     // 'A' means EAX + EDX.
16558     if (Constraint == "A") {
16559       Res.first = X86::EAX;
16560       Res.second = &X86::GR32_ADRegClass;
16561       return Res;
16562     }
16563     return Res;
16564   }
16565
16566   // Otherwise, check to see if this is a register class of the wrong value
16567   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
16568   // turn into {ax},{dx}.
16569   if (Res.second->hasType(VT))
16570     return Res;   // Correct type already, nothing to do.
16571
16572   // All of the single-register GCC register classes map their values onto
16573   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
16574   // really want an 8-bit or 32-bit register, map to the appropriate register
16575   // class and return the appropriate register.
16576   if (Res.second == &X86::GR16RegClass) {
16577     if (VT == MVT::i8) {
16578       unsigned DestReg = 0;
16579       switch (Res.first) {
16580       default: break;
16581       case X86::AX: DestReg = X86::AL; break;
16582       case X86::DX: DestReg = X86::DL; break;
16583       case X86::CX: DestReg = X86::CL; break;
16584       case X86::BX: DestReg = X86::BL; break;
16585       }
16586       if (DestReg) {
16587         Res.first = DestReg;
16588         Res.second = &X86::GR8RegClass;
16589       }
16590     } else if (VT == MVT::i32) {
16591       unsigned DestReg = 0;
16592       switch (Res.first) {
16593       default: break;
16594       case X86::AX: DestReg = X86::EAX; break;
16595       case X86::DX: DestReg = X86::EDX; break;
16596       case X86::CX: DestReg = X86::ECX; break;
16597       case X86::BX: DestReg = X86::EBX; break;
16598       case X86::SI: DestReg = X86::ESI; break;
16599       case X86::DI: DestReg = X86::EDI; break;
16600       case X86::BP: DestReg = X86::EBP; break;
16601       case X86::SP: DestReg = X86::ESP; break;
16602       }
16603       if (DestReg) {
16604         Res.first = DestReg;
16605         Res.second = &X86::GR32RegClass;
16606       }
16607     } else if (VT == MVT::i64) {
16608       unsigned DestReg = 0;
16609       switch (Res.first) {
16610       default: break;
16611       case X86::AX: DestReg = X86::RAX; break;
16612       case X86::DX: DestReg = X86::RDX; break;
16613       case X86::CX: DestReg = X86::RCX; break;
16614       case X86::BX: DestReg = X86::RBX; break;
16615       case X86::SI: DestReg = X86::RSI; break;
16616       case X86::DI: DestReg = X86::RDI; break;
16617       case X86::BP: DestReg = X86::RBP; break;
16618       case X86::SP: DestReg = X86::RSP; break;
16619       }
16620       if (DestReg) {
16621         Res.first = DestReg;
16622         Res.second = &X86::GR64RegClass;
16623       }
16624     }
16625   } else if (Res.second == &X86::FR32RegClass ||
16626              Res.second == &X86::FR64RegClass ||
16627              Res.second == &X86::VR128RegClass) {
16628     // Handle references to XMM physical registers that got mapped into the
16629     // wrong class.  This can happen with constraints like {xmm0} where the
16630     // target independent register mapper will just pick the first match it can
16631     // find, ignoring the required type.
16632
16633     if (VT == MVT::f32 || VT == MVT::i32)
16634       Res.second = &X86::FR32RegClass;
16635     else if (VT == MVT::f64 || VT == MVT::i64)
16636       Res.second = &X86::FR64RegClass;
16637     else if (X86::VR128RegClass.hasType(VT))
16638       Res.second = &X86::VR128RegClass;
16639     else if (X86::VR256RegClass.hasType(VT))
16640       Res.second = &X86::VR256RegClass;
16641   }
16642
16643   return Res;
16644 }