31b8e2da8e4e635646fb9c71f6e82ab5be0eea32
[oota-llvm.git] / lib / Target / X86 / MCTargetDesc / X86MCCodeEmitter.cpp
1 //===-- X86MCCodeEmitter.cpp - Convert X86 code to machine code -----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the X86MCCodeEmitter class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "MCTargetDesc/X86MCTargetDesc.h"
15 #include "MCTargetDesc/X86BaseInfo.h"
16 #include "MCTargetDesc/X86FixupKinds.h"
17 #include "llvm/MC/MCCodeEmitter.h"
18 #include "llvm/MC/MCContext.h"
19 #include "llvm/MC/MCExpr.h"
20 #include "llvm/MC/MCInst.h"
21 #include "llvm/MC/MCInstrInfo.h"
22 #include "llvm/MC/MCRegisterInfo.h"
23 #include "llvm/MC/MCSubtargetInfo.h"
24 #include "llvm/MC/MCSymbol.h"
25 #include "llvm/Support/raw_ostream.h"
26
27 using namespace llvm;
28
29 #define DEBUG_TYPE "mccodeemitter"
30
31 namespace {
32 class X86MCCodeEmitter : public MCCodeEmitter {
33   X86MCCodeEmitter(const X86MCCodeEmitter &) LLVM_DELETED_FUNCTION;
34   void operator=(const X86MCCodeEmitter &) LLVM_DELETED_FUNCTION;
35   const MCInstrInfo &MCII;
36   MCContext &Ctx;
37 public:
38   X86MCCodeEmitter(const MCInstrInfo &mcii, MCContext &ctx)
39     : MCII(mcii), Ctx(ctx) {
40   }
41
42   ~X86MCCodeEmitter() {}
43
44   bool is64BitMode(const MCSubtargetInfo &STI) const {
45     return (STI.getFeatureBits() & X86::Mode64Bit) != 0;
46   }
47
48   bool is32BitMode(const MCSubtargetInfo &STI) const {
49     return (STI.getFeatureBits() & X86::Mode32Bit) != 0;
50   }
51
52   bool is16BitMode(const MCSubtargetInfo &STI) const {
53     return (STI.getFeatureBits() & X86::Mode16Bit) != 0;
54   }
55
56   /// Is16BitMemOperand - Return true if the specified instruction has
57   /// a 16-bit memory operand. Op specifies the operand # of the memoperand.
58   bool Is16BitMemOperand(const MCInst &MI, unsigned Op,
59                          const MCSubtargetInfo &STI) const {
60     const MCOperand &BaseReg  = MI.getOperand(Op+X86::AddrBaseReg);
61     const MCOperand &IndexReg = MI.getOperand(Op+X86::AddrIndexReg);
62     const MCOperand &Disp     = MI.getOperand(Op+X86::AddrDisp);
63
64     if (is16BitMode(STI) && BaseReg.getReg() == 0 &&
65         Disp.isImm() && Disp.getImm() < 0x10000)
66       return true;
67     if ((BaseReg.getReg() != 0 &&
68          X86MCRegisterClasses[X86::GR16RegClassID].contains(BaseReg.getReg())) ||
69         (IndexReg.getReg() != 0 &&
70          X86MCRegisterClasses[X86::GR16RegClassID].contains(IndexReg.getReg())))
71       return true;
72     return false;
73   }
74
75   unsigned GetX86RegNum(const MCOperand &MO) const {
76     return Ctx.getRegisterInfo()->getEncodingValue(MO.getReg()) & 0x7;
77   }
78
79   // On regular x86, both XMM0-XMM7 and XMM8-XMM15 are encoded in the range
80   // 0-7 and the difference between the 2 groups is given by the REX prefix.
81   // In the VEX prefix, registers are seen sequencially from 0-15 and encoded
82   // in 1's complement form, example:
83   //
84   //  ModRM field => XMM9 => 1
85   //  VEX.VVVV    => XMM9 => ~9
86   //
87   // See table 4-35 of Intel AVX Programming Reference for details.
88   unsigned char getVEXRegisterEncoding(const MCInst &MI,
89                                        unsigned OpNum) const {
90     unsigned SrcReg = MI.getOperand(OpNum).getReg();
91     unsigned SrcRegNum = GetX86RegNum(MI.getOperand(OpNum));
92     if (X86II::isX86_64ExtendedReg(SrcReg))
93       SrcRegNum |= 8;
94
95     // The registers represented through VEX_VVVV should
96     // be encoded in 1's complement form.
97     return (~SrcRegNum) & 0xf;
98   }
99
100   unsigned char getWriteMaskRegisterEncoding(const MCInst &MI,
101                                              unsigned OpNum) const {
102     assert(X86::K0 != MI.getOperand(OpNum).getReg() &&
103            "Invalid mask register as write-mask!");
104     unsigned MaskRegNum = GetX86RegNum(MI.getOperand(OpNum));
105     return MaskRegNum;
106   }
107
108   void EmitByte(unsigned char C, unsigned &CurByte, raw_ostream &OS) const {
109     OS << (char)C;
110     ++CurByte;
111   }
112
113   void EmitConstant(uint64_t Val, unsigned Size, unsigned &CurByte,
114                     raw_ostream &OS) const {
115     // Output the constant in little endian byte order.
116     for (unsigned i = 0; i != Size; ++i) {
117       EmitByte(Val & 255, CurByte, OS);
118       Val >>= 8;
119     }
120   }
121
122   void EmitImmediate(const MCOperand &Disp, SMLoc Loc,
123                      unsigned ImmSize, MCFixupKind FixupKind,
124                      unsigned &CurByte, raw_ostream &OS,
125                      SmallVectorImpl<MCFixup> &Fixups,
126                      int ImmOffset = 0) const;
127
128   inline static unsigned char ModRMByte(unsigned Mod, unsigned RegOpcode,
129                                         unsigned RM) {
130     assert(Mod < 4 && RegOpcode < 8 && RM < 8 && "ModRM Fields out of range!");
131     return RM | (RegOpcode << 3) | (Mod << 6);
132   }
133
134   void EmitRegModRMByte(const MCOperand &ModRMReg, unsigned RegOpcodeFld,
135                         unsigned &CurByte, raw_ostream &OS) const {
136     EmitByte(ModRMByte(3, RegOpcodeFld, GetX86RegNum(ModRMReg)), CurByte, OS);
137   }
138
139   void EmitSIBByte(unsigned SS, unsigned Index, unsigned Base,
140                    unsigned &CurByte, raw_ostream &OS) const {
141     // SIB byte is in the same format as the ModRMByte.
142     EmitByte(ModRMByte(SS, Index, Base), CurByte, OS);
143   }
144
145
146   void EmitMemModRMByte(const MCInst &MI, unsigned Op,
147                         unsigned RegOpcodeField,
148                         uint64_t TSFlags, unsigned &CurByte, raw_ostream &OS,
149                         SmallVectorImpl<MCFixup> &Fixups,
150                         const MCSubtargetInfo &STI) const;
151
152   void EncodeInstruction(const MCInst &MI, raw_ostream &OS,
153                          SmallVectorImpl<MCFixup> &Fixups,
154                          const MCSubtargetInfo &STI) const override;
155
156   void EmitVEXOpcodePrefix(uint64_t TSFlags, unsigned &CurByte, int MemOperand,
157                            const MCInst &MI, const MCInstrDesc &Desc,
158                            raw_ostream &OS) const;
159
160   void EmitSegmentOverridePrefix(unsigned &CurByte, unsigned SegOperand,
161                                  const MCInst &MI, raw_ostream &OS) const;
162
163   void EmitOpcodePrefix(uint64_t TSFlags, unsigned &CurByte, int MemOperand,
164                         const MCInst &MI, const MCInstrDesc &Desc,
165                         const MCSubtargetInfo &STI,
166                         raw_ostream &OS) const;
167 };
168
169 } // end anonymous namespace
170
171
172 MCCodeEmitter *llvm::createX86MCCodeEmitter(const MCInstrInfo &MCII,
173                                             const MCRegisterInfo &MRI,
174                                             const MCSubtargetInfo &STI,
175                                             MCContext &Ctx) {
176   return new X86MCCodeEmitter(MCII, Ctx);
177 }
178
179 /// isDisp8 - Return true if this signed displacement fits in a 8-bit
180 /// sign-extended field.
181 static bool isDisp8(int Value) {
182   return Value == (signed char)Value;
183 }
184
185 /// isCDisp8 - Return true if this signed displacement fits in a 8-bit
186 /// compressed dispacement field.
187 static bool isCDisp8(uint64_t TSFlags, int Value, int& CValue) {
188   assert(((TSFlags & X86II::EncodingMask) == X86II::EVEX) &&
189          "Compressed 8-bit displacement is only valid for EVEX inst.");
190
191   unsigned CD8_Scale =
192     (TSFlags & X86II::CD8_Scale_Mask) >> X86II::CD8_Scale_Shift;
193   if (CD8_Scale == 0) {
194     CValue = Value;
195     return isDisp8(Value);
196   }
197
198   unsigned Mask = CD8_Scale - 1;
199   assert((CD8_Scale & Mask) == 0 && "Invalid memory object size.");
200   if (Value & Mask) // Unaligned offset
201     return false;
202   Value /= (int)CD8_Scale;
203   bool Ret = (Value == (signed char)Value);
204
205   if (Ret)
206     CValue = Value;
207   return Ret;
208 }
209
210 /// getImmFixupKind - Return the appropriate fixup kind to use for an immediate
211 /// in an instruction with the specified TSFlags.
212 static MCFixupKind getImmFixupKind(uint64_t TSFlags) {
213   unsigned Size = X86II::getSizeOfImm(TSFlags);
214   bool isPCRel = X86II::isImmPCRel(TSFlags);
215
216   if (X86II::isImmSigned(TSFlags)) {
217     switch (Size) {
218     default: llvm_unreachable("Unsupported signed fixup size!");
219     case 4: return MCFixupKind(X86::reloc_signed_4byte);
220     }
221   }
222   return MCFixup::getKindForSize(Size, isPCRel);
223 }
224
225 /// Is32BitMemOperand - Return true if the specified instruction has
226 /// a 32-bit memory operand. Op specifies the operand # of the memoperand.
227 static bool Is32BitMemOperand(const MCInst &MI, unsigned Op) {
228   const MCOperand &BaseReg  = MI.getOperand(Op+X86::AddrBaseReg);
229   const MCOperand &IndexReg = MI.getOperand(Op+X86::AddrIndexReg);
230
231   if ((BaseReg.getReg() != 0 &&
232        X86MCRegisterClasses[X86::GR32RegClassID].contains(BaseReg.getReg())) ||
233       (IndexReg.getReg() != 0 &&
234        X86MCRegisterClasses[X86::GR32RegClassID].contains(IndexReg.getReg())))
235     return true;
236   return false;
237 }
238
239 /// Is64BitMemOperand - Return true if the specified instruction has
240 /// a 64-bit memory operand. Op specifies the operand # of the memoperand.
241 #ifndef NDEBUG
242 static bool Is64BitMemOperand(const MCInst &MI, unsigned Op) {
243   const MCOperand &BaseReg  = MI.getOperand(Op+X86::AddrBaseReg);
244   const MCOperand &IndexReg = MI.getOperand(Op+X86::AddrIndexReg);
245
246   if ((BaseReg.getReg() != 0 &&
247        X86MCRegisterClasses[X86::GR64RegClassID].contains(BaseReg.getReg())) ||
248       (IndexReg.getReg() != 0 &&
249        X86MCRegisterClasses[X86::GR64RegClassID].contains(IndexReg.getReg())))
250     return true;
251   return false;
252 }
253 #endif
254
255 /// StartsWithGlobalOffsetTable - Check if this expression starts with
256 ///  _GLOBAL_OFFSET_TABLE_ and if it is of the form
257 ///  _GLOBAL_OFFSET_TABLE_-symbol. This is needed to support PIC on ELF
258 /// i386 as _GLOBAL_OFFSET_TABLE_ is magical. We check only simple case that
259 /// are know to be used: _GLOBAL_OFFSET_TABLE_ by itself or at the start
260 /// of a binary expression.
261 enum GlobalOffsetTableExprKind {
262   GOT_None,
263   GOT_Normal,
264   GOT_SymDiff
265 };
266 static GlobalOffsetTableExprKind
267 StartsWithGlobalOffsetTable(const MCExpr *Expr) {
268   const MCExpr *RHS = nullptr;
269   if (Expr->getKind() == MCExpr::Binary) {
270     const MCBinaryExpr *BE = static_cast<const MCBinaryExpr *>(Expr);
271     Expr = BE->getLHS();
272     RHS = BE->getRHS();
273   }
274
275   if (Expr->getKind() != MCExpr::SymbolRef)
276     return GOT_None;
277
278   const MCSymbolRefExpr *Ref = static_cast<const MCSymbolRefExpr*>(Expr);
279   const MCSymbol &S = Ref->getSymbol();
280   if (S.getName() != "_GLOBAL_OFFSET_TABLE_")
281     return GOT_None;
282   if (RHS && RHS->getKind() == MCExpr::SymbolRef)
283     return GOT_SymDiff;
284   return GOT_Normal;
285 }
286
287 static bool HasSecRelSymbolRef(const MCExpr *Expr) {
288   if (Expr->getKind() == MCExpr::SymbolRef) {
289     const MCSymbolRefExpr *Ref = static_cast<const MCSymbolRefExpr*>(Expr);
290     return Ref->getKind() == MCSymbolRefExpr::VK_SECREL;
291   }
292   return false;
293 }
294
295 void X86MCCodeEmitter::
296 EmitImmediate(const MCOperand &DispOp, SMLoc Loc, unsigned Size,
297               MCFixupKind FixupKind, unsigned &CurByte, raw_ostream &OS,
298               SmallVectorImpl<MCFixup> &Fixups, int ImmOffset) const {
299   const MCExpr *Expr = nullptr;
300   if (DispOp.isImm()) {
301     // If this is a simple integer displacement that doesn't require a
302     // relocation, emit it now.
303     if (FixupKind != FK_PCRel_1 &&
304         FixupKind != FK_PCRel_2 &&
305         FixupKind != FK_PCRel_4) {
306       EmitConstant(DispOp.getImm()+ImmOffset, Size, CurByte, OS);
307       return;
308     }
309     Expr = MCConstantExpr::Create(DispOp.getImm(), Ctx);
310   } else {
311     Expr = DispOp.getExpr();
312   }
313
314   // If we have an immoffset, add it to the expression.
315   if ((FixupKind == FK_Data_4 ||
316        FixupKind == FK_Data_8 ||
317        FixupKind == MCFixupKind(X86::reloc_signed_4byte))) {
318     GlobalOffsetTableExprKind Kind = StartsWithGlobalOffsetTable(Expr);
319     if (Kind != GOT_None) {
320       assert(ImmOffset == 0);
321
322       if (Size == 8) {
323         FixupKind = MCFixupKind(X86::reloc_global_offset_table8);
324       } else {
325         assert(Size == 4);
326         FixupKind = MCFixupKind(X86::reloc_global_offset_table);
327       }
328
329       if (Kind == GOT_Normal)
330         ImmOffset = CurByte;
331     } else if (Expr->getKind() == MCExpr::SymbolRef) {
332       if (HasSecRelSymbolRef(Expr)) {
333         FixupKind = MCFixupKind(FK_SecRel_4);
334       }
335     } else if (Expr->getKind() == MCExpr::Binary) {
336       const MCBinaryExpr *Bin = static_cast<const MCBinaryExpr*>(Expr);
337       if (HasSecRelSymbolRef(Bin->getLHS())
338           || HasSecRelSymbolRef(Bin->getRHS())) {
339         FixupKind = MCFixupKind(FK_SecRel_4);
340       }
341     }
342   }
343
344   // If the fixup is pc-relative, we need to bias the value to be relative to
345   // the start of the field, not the end of the field.
346   if (FixupKind == FK_PCRel_4 ||
347       FixupKind == MCFixupKind(X86::reloc_riprel_4byte) ||
348       FixupKind == MCFixupKind(X86::reloc_riprel_4byte_movq_load))
349     ImmOffset -= 4;
350   if (FixupKind == FK_PCRel_2)
351     ImmOffset -= 2;
352   if (FixupKind == FK_PCRel_1)
353     ImmOffset -= 1;
354
355   if (ImmOffset)
356     Expr = MCBinaryExpr::CreateAdd(Expr, MCConstantExpr::Create(ImmOffset, Ctx),
357                                    Ctx);
358
359   // Emit a symbolic constant as a fixup and 4 zeros.
360   Fixups.push_back(MCFixup::Create(CurByte, Expr, FixupKind, Loc));
361   EmitConstant(0, Size, CurByte, OS);
362 }
363
364 void X86MCCodeEmitter::EmitMemModRMByte(const MCInst &MI, unsigned Op,
365                                         unsigned RegOpcodeField,
366                                         uint64_t TSFlags, unsigned &CurByte,
367                                         raw_ostream &OS,
368                                         SmallVectorImpl<MCFixup> &Fixups,
369                                         const MCSubtargetInfo &STI) const{
370   const MCOperand &Disp     = MI.getOperand(Op+X86::AddrDisp);
371   const MCOperand &Base     = MI.getOperand(Op+X86::AddrBaseReg);
372   const MCOperand &Scale    = MI.getOperand(Op+X86::AddrScaleAmt);
373   const MCOperand &IndexReg = MI.getOperand(Op+X86::AddrIndexReg);
374   unsigned BaseReg = Base.getReg();
375   bool HasEVEX = (TSFlags & X86II::EncodingMask) == X86II::EVEX;
376
377   // Handle %rip relative addressing.
378   if (BaseReg == X86::RIP) {    // [disp32+RIP] in X86-64 mode
379     assert(is64BitMode(STI) && "Rip-relative addressing requires 64-bit mode");
380     assert(IndexReg.getReg() == 0 && "Invalid rip-relative address");
381     EmitByte(ModRMByte(0, RegOpcodeField, 5), CurByte, OS);
382
383     unsigned FixupKind = X86::reloc_riprel_4byte;
384
385     // movq loads are handled with a special relocation form which allows the
386     // linker to eliminate some loads for GOT references which end up in the
387     // same linkage unit.
388     if (MI.getOpcode() == X86::MOV64rm)
389       FixupKind = X86::reloc_riprel_4byte_movq_load;
390
391     // rip-relative addressing is actually relative to the *next* instruction.
392     // Since an immediate can follow the mod/rm byte for an instruction, this
393     // means that we need to bias the immediate field of the instruction with
394     // the size of the immediate field.  If we have this case, add it into the
395     // expression to emit.
396     int ImmSize = X86II::hasImm(TSFlags) ? X86II::getSizeOfImm(TSFlags) : 0;
397
398     EmitImmediate(Disp, MI.getLoc(), 4, MCFixupKind(FixupKind),
399                   CurByte, OS, Fixups, -ImmSize);
400     return;
401   }
402
403   unsigned BaseRegNo = BaseReg ? GetX86RegNum(Base) : -1U;
404
405   // 16-bit addressing forms of the ModR/M byte have a different encoding for
406   // the R/M field and are far more limited in which registers can be used.
407   if (Is16BitMemOperand(MI, Op, STI)) {
408     if (BaseReg) {
409       // For 32-bit addressing, the row and column values in Table 2-2 are
410       // basically the same. It's AX/CX/DX/BX/SP/BP/SI/DI in that order, with
411       // some special cases. And GetX86RegNum reflects that numbering.
412       // For 16-bit addressing it's more fun, as shown in the SDM Vol 2A,
413       // Table 2-1 "16-Bit Addressing Forms with the ModR/M byte". We can only
414       // use SI/DI/BP/BX, which have "row" values 4-7 in no particular order,
415       // while values 0-3 indicate the allowed combinations (base+index) of
416       // those: 0 for BX+SI, 1 for BX+DI, 2 for BP+SI, 3 for BP+DI.
417       //
418       // R16Table[] is a lookup from the normal RegNo, to the row values from
419       // Table 2-1 for 16-bit addressing modes. Where zero means disallowed.
420       static const unsigned R16Table[] = { 0, 0, 0, 7, 0, 6, 4, 5 };
421       unsigned RMfield = R16Table[BaseRegNo];
422
423       assert(RMfield && "invalid 16-bit base register");
424
425       if (IndexReg.getReg()) {
426         unsigned IndexReg16 = R16Table[GetX86RegNum(IndexReg)];
427
428         assert(IndexReg16 && "invalid 16-bit index register");
429         // We must have one of SI/DI (4,5), and one of BP/BX (6,7).
430         assert(((IndexReg16 ^ RMfield) & 2) &&
431                "invalid 16-bit base/index register combination");
432         assert(Scale.getImm() == 1 &&
433                "invalid scale for 16-bit memory reference");
434
435         // Allow base/index to appear in either order (although GAS doesn't).
436         if (IndexReg16 & 2)
437           RMfield = (RMfield & 1) | ((7 - IndexReg16) << 1);
438         else
439           RMfield = (IndexReg16 & 1) | ((7 - RMfield) << 1);
440       }
441
442       if (Disp.isImm() && isDisp8(Disp.getImm())) {
443         if (Disp.getImm() == 0 && BaseRegNo != N86::EBP) {
444           // There is no displacement; just the register.
445           EmitByte(ModRMByte(0, RegOpcodeField, RMfield), CurByte, OS);
446           return;
447         }
448         // Use the [REG]+disp8 form, including for [BP] which cannot be encoded.
449         EmitByte(ModRMByte(1, RegOpcodeField, RMfield), CurByte, OS);
450         EmitImmediate(Disp, MI.getLoc(), 1, FK_Data_1, CurByte, OS, Fixups);
451         return;
452       }
453       // This is the [REG]+disp16 case.
454       EmitByte(ModRMByte(2, RegOpcodeField, RMfield), CurByte, OS);
455     } else {
456       // There is no BaseReg; this is the plain [disp16] case.
457       EmitByte(ModRMByte(0, RegOpcodeField, 6), CurByte, OS);
458     }
459
460     // Emit 16-bit displacement for plain disp16 or [REG]+disp16 cases.
461     EmitImmediate(Disp, MI.getLoc(), 2, FK_Data_2, CurByte, OS, Fixups);
462     return;
463   }
464
465   // Determine whether a SIB byte is needed.
466   // If no BaseReg, issue a RIP relative instruction only if the MCE can
467   // resolve addresses on-the-fly, otherwise use SIB (Intel Manual 2A, table
468   // 2-7) and absolute references.
469
470   if (// The SIB byte must be used if there is an index register.
471       IndexReg.getReg() == 0 &&
472       // The SIB byte must be used if the base is ESP/RSP/R12, all of which
473       // encode to an R/M value of 4, which indicates that a SIB byte is
474       // present.
475       BaseRegNo != N86::ESP &&
476       // If there is no base register and we're in 64-bit mode, we need a SIB
477       // byte to emit an addr that is just 'disp32' (the non-RIP relative form).
478       (!is64BitMode(STI) || BaseReg != 0)) {
479
480     if (BaseReg == 0) {          // [disp32]     in X86-32 mode
481       EmitByte(ModRMByte(0, RegOpcodeField, 5), CurByte, OS);
482       EmitImmediate(Disp, MI.getLoc(), 4, FK_Data_4, CurByte, OS, Fixups);
483       return;
484     }
485
486     // If the base is not EBP/ESP and there is no displacement, use simple
487     // indirect register encoding, this handles addresses like [EAX].  The
488     // encoding for [EBP] with no displacement means [disp32] so we handle it
489     // by emitting a displacement of 0 below.
490     if (Disp.isImm() && Disp.getImm() == 0 && BaseRegNo != N86::EBP) {
491       EmitByte(ModRMByte(0, RegOpcodeField, BaseRegNo), CurByte, OS);
492       return;
493     }
494
495     // Otherwise, if the displacement fits in a byte, encode as [REG+disp8].
496     if (Disp.isImm()) {
497       if (!HasEVEX && isDisp8(Disp.getImm())) {
498         EmitByte(ModRMByte(1, RegOpcodeField, BaseRegNo), CurByte, OS);
499         EmitImmediate(Disp, MI.getLoc(), 1, FK_Data_1, CurByte, OS, Fixups);
500         return;
501       }
502       // Try EVEX compressed 8-bit displacement first; if failed, fall back to
503       // 32-bit displacement.
504       int CDisp8 = 0;
505       if (HasEVEX && isCDisp8(TSFlags, Disp.getImm(), CDisp8)) {
506         EmitByte(ModRMByte(1, RegOpcodeField, BaseRegNo), CurByte, OS);
507         EmitImmediate(Disp, MI.getLoc(), 1, FK_Data_1, CurByte, OS, Fixups,
508                       CDisp8 - Disp.getImm());
509         return;
510       }
511     }
512
513     // Otherwise, emit the most general non-SIB encoding: [REG+disp32]
514     EmitByte(ModRMByte(2, RegOpcodeField, BaseRegNo), CurByte, OS);
515     EmitImmediate(Disp, MI.getLoc(), 4, MCFixupKind(X86::reloc_signed_4byte), CurByte, OS,
516                   Fixups);
517     return;
518   }
519
520   // We need a SIB byte, so start by outputting the ModR/M byte first
521   assert(IndexReg.getReg() != X86::ESP &&
522          IndexReg.getReg() != X86::RSP && "Cannot use ESP as index reg!");
523
524   bool ForceDisp32 = false;
525   bool ForceDisp8  = false;
526   int CDisp8 = 0;
527   int ImmOffset = 0;
528   if (BaseReg == 0) {
529     // If there is no base register, we emit the special case SIB byte with
530     // MOD=0, BASE=5, to JUST get the index, scale, and displacement.
531     EmitByte(ModRMByte(0, RegOpcodeField, 4), CurByte, OS);
532     ForceDisp32 = true;
533   } else if (!Disp.isImm()) {
534     // Emit the normal disp32 encoding.
535     EmitByte(ModRMByte(2, RegOpcodeField, 4), CurByte, OS);
536     ForceDisp32 = true;
537   } else if (Disp.getImm() == 0 &&
538              // Base reg can't be anything that ends up with '5' as the base
539              // reg, it is the magic [*] nomenclature that indicates no base.
540              BaseRegNo != N86::EBP) {
541     // Emit no displacement ModR/M byte
542     EmitByte(ModRMByte(0, RegOpcodeField, 4), CurByte, OS);
543   } else if (!HasEVEX && isDisp8(Disp.getImm())) {
544     // Emit the disp8 encoding.
545     EmitByte(ModRMByte(1, RegOpcodeField, 4), CurByte, OS);
546     ForceDisp8 = true;           // Make sure to force 8 bit disp if Base=EBP
547   } else if (HasEVEX && isCDisp8(TSFlags, Disp.getImm(), CDisp8)) {
548     // Emit the disp8 encoding.
549     EmitByte(ModRMByte(1, RegOpcodeField, 4), CurByte, OS);
550     ForceDisp8 = true;           // Make sure to force 8 bit disp if Base=EBP
551     ImmOffset = CDisp8 - Disp.getImm();
552   } else {
553     // Emit the normal disp32 encoding.
554     EmitByte(ModRMByte(2, RegOpcodeField, 4), CurByte, OS);
555   }
556
557   // Calculate what the SS field value should be...
558   static const unsigned SSTable[] = { ~0U, 0, 1, ~0U, 2, ~0U, ~0U, ~0U, 3 };
559   unsigned SS = SSTable[Scale.getImm()];
560
561   if (BaseReg == 0) {
562     // Handle the SIB byte for the case where there is no base, see Intel
563     // Manual 2A, table 2-7. The displacement has already been output.
564     unsigned IndexRegNo;
565     if (IndexReg.getReg())
566       IndexRegNo = GetX86RegNum(IndexReg);
567     else // Examples: [ESP+1*<noreg>+4] or [scaled idx]+disp32 (MOD=0,BASE=5)
568       IndexRegNo = 4;
569     EmitSIBByte(SS, IndexRegNo, 5, CurByte, OS);
570   } else {
571     unsigned IndexRegNo;
572     if (IndexReg.getReg())
573       IndexRegNo = GetX86RegNum(IndexReg);
574     else
575       IndexRegNo = 4;   // For example [ESP+1*<noreg>+4]
576     EmitSIBByte(SS, IndexRegNo, GetX86RegNum(Base), CurByte, OS);
577   }
578
579   // Do we need to output a displacement?
580   if (ForceDisp8)
581     EmitImmediate(Disp, MI.getLoc(), 1, FK_Data_1, CurByte, OS, Fixups, ImmOffset);
582   else if (ForceDisp32 || Disp.getImm() != 0)
583     EmitImmediate(Disp, MI.getLoc(), 4, MCFixupKind(X86::reloc_signed_4byte),
584                   CurByte, OS, Fixups);
585 }
586
587 /// EmitVEXOpcodePrefix - AVX instructions are encoded using a opcode prefix
588 /// called VEX.
589 void X86MCCodeEmitter::EmitVEXOpcodePrefix(uint64_t TSFlags, unsigned &CurByte,
590                                            int MemOperand, const MCInst &MI,
591                                            const MCInstrDesc &Desc,
592                                            raw_ostream &OS) const {
593   uint64_t Encoding = TSFlags & X86II::EncodingMask;
594   bool HasEVEX_K = TSFlags & X86II::EVEX_K;
595   bool HasVEX_4V = TSFlags & X86II::VEX_4V;
596   bool HasVEX_4VOp3 = TSFlags & X86II::VEX_4VOp3;
597   bool HasMemOp4 = TSFlags & X86II::MemOp4;
598   bool HasEVEX_RC = TSFlags & X86II::EVEX_RC;
599
600   // VEX_R: opcode externsion equivalent to REX.R in
601   // 1's complement (inverted) form
602   //
603   //  1: Same as REX_R=0 (must be 1 in 32-bit mode)
604   //  0: Same as REX_R=1 (64 bit mode only)
605   //
606   unsigned char VEX_R = 0x1;
607   unsigned char EVEX_R2 = 0x1;
608
609   // VEX_X: equivalent to REX.X, only used when a
610   // register is used for index in SIB Byte.
611   //
612   //  1: Same as REX.X=0 (must be 1 in 32-bit mode)
613   //  0: Same as REX.X=1 (64-bit mode only)
614   unsigned char VEX_X = 0x1;
615
616   // VEX_B:
617   //
618   //  1: Same as REX_B=0 (ignored in 32-bit mode)
619   //  0: Same as REX_B=1 (64 bit mode only)
620   //
621   unsigned char VEX_B = 0x1;
622
623   // VEX_W: opcode specific (use like REX.W, or used for
624   // opcode extension, or ignored, depending on the opcode byte)
625   unsigned char VEX_W = 0;
626
627   // VEX_5M (VEX m-mmmmm field):
628   //
629   //  0b00000: Reserved for future use
630   //  0b00001: implied 0F leading opcode
631   //  0b00010: implied 0F 38 leading opcode bytes
632   //  0b00011: implied 0F 3A leading opcode bytes
633   //  0b00100-0b11111: Reserved for future use
634   //  0b01000: XOP map select - 08h instructions with imm byte
635   //  0b01001: XOP map select - 09h instructions with no imm byte
636   //  0b01010: XOP map select - 0Ah instructions with imm dword
637   unsigned char VEX_5M = 0;
638
639   // VEX_4V (VEX vvvv field): a register specifier
640   // (in 1's complement form) or 1111 if unused.
641   unsigned char VEX_4V = 0xf;
642   unsigned char EVEX_V2 = 0x1;
643
644   // VEX_L (Vector Length):
645   //
646   //  0: scalar or 128-bit vector
647   //  1: 256-bit vector
648   //
649   unsigned char VEX_L = 0;
650   unsigned char EVEX_L2 = 0;
651
652   // VEX_PP: opcode extension providing equivalent
653   // functionality of a SIMD prefix
654   //
655   //  0b00: None
656   //  0b01: 66
657   //  0b10: F3
658   //  0b11: F2
659   //
660   unsigned char VEX_PP = 0;
661
662   // EVEX_U
663   unsigned char EVEX_U = 1; // Always '1' so far
664
665   // EVEX_z
666   unsigned char EVEX_z = 0;
667
668   // EVEX_b
669   unsigned char EVEX_b = 0;
670
671   // EVEX_rc
672   unsigned char EVEX_rc = 0;
673
674   // EVEX_aaa
675   unsigned char EVEX_aaa = 0;
676
677   bool EncodeRC = false;
678
679   if (TSFlags & X86II::VEX_W)
680     VEX_W = 1;
681
682   if (TSFlags & X86II::VEX_L)
683     VEX_L = 1;
684   if (TSFlags & X86II::EVEX_L2)
685     EVEX_L2 = 1;
686
687   if (HasEVEX_K && (TSFlags & X86II::EVEX_Z))
688     EVEX_z = 1;
689
690   if ((TSFlags & X86II::EVEX_B))
691     EVEX_b = 1;
692
693   switch (TSFlags & X86II::OpPrefixMask) {
694   default: break; // VEX_PP already correct
695   case X86II::PD: VEX_PP = 0x1; break; // 66
696   case X86II::XS: VEX_PP = 0x2; break; // F3
697   case X86II::XD: VEX_PP = 0x3; break; // F2
698   }
699
700   switch (TSFlags & X86II::OpMapMask) {
701   default: llvm_unreachable("Invalid prefix!");
702   case X86II::TB:   VEX_5M = 0x1; break; // 0F
703   case X86II::T8:   VEX_5M = 0x2; break; // 0F 38
704   case X86II::TA:   VEX_5M = 0x3; break; // 0F 3A
705   case X86II::XOP8: VEX_5M = 0x8; break;
706   case X86II::XOP9: VEX_5M = 0x9; break;
707   case X86II::XOPA: VEX_5M = 0xA; break;
708   }
709
710   // Classify VEX_B, VEX_4V, VEX_R, VEX_X
711   unsigned NumOps = Desc.getNumOperands();
712   unsigned CurOp = X86II::getOperandBias(Desc);
713
714   switch (TSFlags & X86II::FormMask) {
715   default: llvm_unreachable("Unexpected form in EmitVEXOpcodePrefix!");
716   case X86II::RawFrm:
717     break;
718   case X86II::MRMDestMem: {
719     // MRMDestMem instructions forms:
720     //  MemAddr, src1(ModR/M)
721     //  MemAddr, src1(VEX_4V), src2(ModR/M)
722     //  MemAddr, src1(ModR/M), imm8
723     //
724     if (X86II::isX86_64ExtendedReg(MI.getOperand(MemOperand + 
725                                                  X86::AddrBaseReg).getReg()))
726       VEX_B = 0x0;
727     if (X86II::isX86_64ExtendedReg(MI.getOperand(MemOperand +
728                                                  X86::AddrIndexReg).getReg()))
729       VEX_X = 0x0;
730     if (X86II::is32ExtendedReg(MI.getOperand(MemOperand +
731                                           X86::AddrIndexReg).getReg()))
732       EVEX_V2 = 0x0;
733
734     CurOp += X86::AddrNumOperands;
735
736     if (HasEVEX_K)
737       EVEX_aaa = getWriteMaskRegisterEncoding(MI, CurOp++);
738
739     if (HasVEX_4V) {
740       VEX_4V = getVEXRegisterEncoding(MI, CurOp);
741       if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
742         EVEX_V2 = 0x0;
743       CurOp++;
744     }
745
746     const MCOperand &MO = MI.getOperand(CurOp);
747     if (MO.isReg()) {
748       if (X86II::isX86_64ExtendedReg(MO.getReg()))
749         VEX_R = 0x0;
750       if (X86II::is32ExtendedReg(MO.getReg()))
751         EVEX_R2 = 0x0;
752     }
753     break;
754   }
755   case X86II::MRMSrcMem:
756     // MRMSrcMem instructions forms:
757     //  src1(ModR/M), MemAddr
758     //  src1(ModR/M), src2(VEX_4V), MemAddr
759     //  src1(ModR/M), MemAddr, imm8
760     //  src1(ModR/M), MemAddr, src2(VEX_I8IMM)
761     //
762     //  FMA4:
763     //  dst(ModR/M.reg), src1(VEX_4V), src2(ModR/M), src3(VEX_I8IMM)
764     //  dst(ModR/M.reg), src1(VEX_4V), src2(VEX_I8IMM), src3(ModR/M),
765     if (X86II::isX86_64ExtendedReg(MI.getOperand(CurOp).getReg()))
766       VEX_R = 0x0;
767     if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
768       EVEX_R2 = 0x0;
769     CurOp++;
770
771     if (HasEVEX_K)
772       EVEX_aaa = getWriteMaskRegisterEncoding(MI, CurOp++);
773
774     if (HasVEX_4V) {
775       VEX_4V = getVEXRegisterEncoding(MI, CurOp);
776       if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
777         EVEX_V2 = 0x0;
778       CurOp++;
779     }
780
781     if (X86II::isX86_64ExtendedReg(
782                MI.getOperand(MemOperand+X86::AddrBaseReg).getReg()))
783       VEX_B = 0x0;
784     if (X86II::isX86_64ExtendedReg(
785                MI.getOperand(MemOperand+X86::AddrIndexReg).getReg()))
786       VEX_X = 0x0;
787     if (X86II::is32ExtendedReg(MI.getOperand(MemOperand +
788                                X86::AddrIndexReg).getReg()))
789       EVEX_V2 = 0x0;
790
791     if (HasVEX_4VOp3)
792       // Instruction format for 4VOp3:
793       //   src1(ModR/M), MemAddr, src3(VEX_4V)
794       // CurOp points to start of the MemoryOperand,
795       //   it skips TIED_TO operands if exist, then increments past src1.
796       // CurOp + X86::AddrNumOperands will point to src3.
797       VEX_4V = getVEXRegisterEncoding(MI, CurOp+X86::AddrNumOperands);
798     break;
799   case X86II::MRM0m: case X86II::MRM1m:
800   case X86II::MRM2m: case X86II::MRM3m:
801   case X86II::MRM4m: case X86II::MRM5m:
802   case X86II::MRM6m: case X86II::MRM7m: {
803     // MRM[0-9]m instructions forms:
804     //  MemAddr
805     //  src1(VEX_4V), MemAddr
806     if (HasVEX_4V) {
807       VEX_4V = getVEXRegisterEncoding(MI, CurOp);
808       if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
809         EVEX_V2 = 0x0;
810       CurOp++;
811     }
812
813     if (HasEVEX_K)
814       EVEX_aaa = getWriteMaskRegisterEncoding(MI, CurOp++);
815
816     if (X86II::isX86_64ExtendedReg(
817                MI.getOperand(MemOperand+X86::AddrBaseReg).getReg()))
818       VEX_B = 0x0;
819     if (X86II::isX86_64ExtendedReg(
820                MI.getOperand(MemOperand+X86::AddrIndexReg).getReg()))
821       VEX_X = 0x0;
822     break;
823   }
824   case X86II::MRMSrcReg:
825     // MRMSrcReg instructions forms:
826     //  dst(ModR/M), src1(VEX_4V), src2(ModR/M), src3(VEX_I8IMM)
827     //  dst(ModR/M), src1(ModR/M)
828     //  dst(ModR/M), src1(ModR/M), imm8
829     //
830     //  FMA4:
831     //  dst(ModR/M.reg), src1(VEX_4V), src2(ModR/M), src3(VEX_I8IMM)
832     //  dst(ModR/M.reg), src1(VEX_4V), src2(VEX_I8IMM), src3(ModR/M),
833     if (X86II::isX86_64ExtendedReg(MI.getOperand(CurOp).getReg()))
834       VEX_R = 0x0;
835     if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
836       EVEX_R2 = 0x0;
837     CurOp++;
838
839     if (HasEVEX_K)
840       EVEX_aaa = getWriteMaskRegisterEncoding(MI, CurOp++);
841
842     if (HasVEX_4V) {
843       VEX_4V = getVEXRegisterEncoding(MI, CurOp);
844       if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
845         EVEX_V2 = 0x0;
846       CurOp++;
847     }
848
849     if (HasMemOp4) // Skip second register source (encoded in I8IMM)
850       CurOp++;
851
852     if (X86II::isX86_64ExtendedReg(MI.getOperand(CurOp).getReg()))
853       VEX_B = 0x0;
854     if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
855       VEX_X = 0x0;
856     CurOp++;
857     if (HasVEX_4VOp3)
858       VEX_4V = getVEXRegisterEncoding(MI, CurOp++);
859     if (EVEX_b) {
860       if (HasEVEX_RC) {
861         unsigned RcOperand = NumOps-1;
862         assert(RcOperand >= CurOp);
863         EVEX_rc = MI.getOperand(RcOperand).getImm() & 0x3;
864       }
865       EncodeRC = true;
866     }      
867     break;
868   case X86II::MRMDestReg:
869     // MRMDestReg instructions forms:
870     //  dst(ModR/M), src(ModR/M)
871     //  dst(ModR/M), src(ModR/M), imm8
872     //  dst(ModR/M), src1(VEX_4V), src2(ModR/M)
873     if (X86II::isX86_64ExtendedReg(MI.getOperand(CurOp).getReg()))
874       VEX_B = 0x0;
875     if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
876       VEX_X = 0x0;
877     CurOp++;
878
879     if (HasEVEX_K)
880       EVEX_aaa = getWriteMaskRegisterEncoding(MI, CurOp++);
881
882     if (HasVEX_4V) {
883       VEX_4V = getVEXRegisterEncoding(MI, CurOp);
884       if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
885         EVEX_V2 = 0x0;
886       CurOp++;
887     }
888
889     if (X86II::isX86_64ExtendedReg(MI.getOperand(CurOp).getReg()))
890       VEX_R = 0x0;
891     if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
892       EVEX_R2 = 0x0;
893     if (EVEX_b)
894       EncodeRC = true;
895     break;
896   case X86II::MRM0r: case X86II::MRM1r:
897   case X86II::MRM2r: case X86II::MRM3r:
898   case X86II::MRM4r: case X86II::MRM5r:
899   case X86II::MRM6r: case X86II::MRM7r:
900     // MRM0r-MRM7r instructions forms:
901     //  dst(VEX_4V), src(ModR/M), imm8
902     if (HasVEX_4V) {
903       VEX_4V = getVEXRegisterEncoding(MI, CurOp);
904       if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
905           EVEX_V2 = 0x0;
906       CurOp++;
907     }
908     if (HasEVEX_K)
909       EVEX_aaa = getWriteMaskRegisterEncoding(MI, CurOp++);
910
911     if (X86II::isX86_64ExtendedReg(MI.getOperand(CurOp).getReg()))
912       VEX_B = 0x0;
913     if (X86II::is32ExtendedReg(MI.getOperand(CurOp).getReg()))
914       VEX_X = 0x0;
915     break;
916   }
917
918   if (Encoding == X86II::VEX || Encoding == X86II::XOP) {
919     // VEX opcode prefix can have 2 or 3 bytes
920     //
921     //  3 bytes:
922     //    +-----+ +--------------+ +-------------------+
923     //    | C4h | | RXB | m-mmmm | | W | vvvv | L | pp |
924     //    +-----+ +--------------+ +-------------------+
925     //  2 bytes:
926     //    +-----+ +-------------------+
927     //    | C5h | | R | vvvv | L | pp |
928     //    +-----+ +-------------------+
929     //
930     //  XOP uses a similar prefix:
931     //    +-----+ +--------------+ +-------------------+
932     //    | 8Fh | | RXB | m-mmmm | | W | vvvv | L | pp |
933     //    +-----+ +--------------+ +-------------------+
934     unsigned char LastByte = VEX_PP | (VEX_L << 2) | (VEX_4V << 3);
935
936     // Can we use the 2 byte VEX prefix?
937     if (Encoding == X86II::VEX && VEX_B && VEX_X && !VEX_W && (VEX_5M == 1)) {
938       EmitByte(0xC5, CurByte, OS);
939       EmitByte(LastByte | (VEX_R << 7), CurByte, OS);
940       return;
941     }
942
943     // 3 byte VEX prefix
944     EmitByte(Encoding == X86II::XOP ? 0x8F : 0xC4, CurByte, OS);
945     EmitByte(VEX_R << 7 | VEX_X << 6 | VEX_B << 5 | VEX_5M, CurByte, OS);
946     EmitByte(LastByte | (VEX_W << 7), CurByte, OS);
947   } else {
948     assert(Encoding == X86II::EVEX && "unknown encoding!");
949     // EVEX opcode prefix can have 4 bytes
950     //
951     // +-----+ +--------------+ +-------------------+ +------------------------+
952     // | 62h | | RXBR' | 00mm | | W | vvvv | U | pp | | z | L'L | b | v' | aaa |
953     // +-----+ +--------------+ +-------------------+ +------------------------+
954     assert((VEX_5M & 0x3) == VEX_5M
955            && "More than 2 significant bits in VEX.m-mmmm fields for EVEX!");
956
957     VEX_5M &= 0x3;
958
959     EmitByte(0x62, CurByte, OS);
960     EmitByte((VEX_R   << 7) |
961              (VEX_X   << 6) |
962              (VEX_B   << 5) |
963              (EVEX_R2 << 4) |
964              VEX_5M, CurByte, OS);
965     EmitByte((VEX_W   << 7) |
966              (VEX_4V  << 3) |
967              (EVEX_U  << 2) |
968              VEX_PP, CurByte, OS);
969     if (EncodeRC)
970       EmitByte((EVEX_z  << 7) |
971               (EVEX_rc << 5) |
972               (EVEX_b  << 4) |
973               (EVEX_V2 << 3) |
974               EVEX_aaa, CurByte, OS);
975     else
976       EmitByte((EVEX_z  << 7) |
977               (EVEX_L2 << 6) |
978               (VEX_L   << 5) |
979               (EVEX_b  << 4) |
980               (EVEX_V2 << 3) |
981               EVEX_aaa, CurByte, OS);
982   }
983 }
984
985 /// DetermineREXPrefix - Determine if the MCInst has to be encoded with a X86-64
986 /// REX prefix which specifies 1) 64-bit instructions, 2) non-default operand
987 /// size, and 3) use of X86-64 extended registers.
988 static unsigned DetermineREXPrefix(const MCInst &MI, uint64_t TSFlags,
989                                    const MCInstrDesc &Desc) {
990   unsigned REX = 0;
991   if (TSFlags & X86II::REX_W)
992     REX |= 1 << 3; // set REX.W
993
994   if (MI.getNumOperands() == 0) return REX;
995
996   unsigned NumOps = MI.getNumOperands();
997   // FIXME: MCInst should explicitize the two-addrness.
998   bool isTwoAddr = NumOps > 1 &&
999                       Desc.getOperandConstraint(1, MCOI::TIED_TO) != -1;
1000
1001   // If it accesses SPL, BPL, SIL, or DIL, then it requires a 0x40 REX prefix.
1002   unsigned i = isTwoAddr ? 1 : 0;
1003   for (; i != NumOps; ++i) {
1004     const MCOperand &MO = MI.getOperand(i);
1005     if (!MO.isReg()) continue;
1006     unsigned Reg = MO.getReg();
1007     if (!X86II::isX86_64NonExtLowByteReg(Reg)) continue;
1008     // FIXME: The caller of DetermineREXPrefix slaps this prefix onto anything
1009     // that returns non-zero.
1010     REX |= 0x40; // REX fixed encoding prefix
1011     break;
1012   }
1013
1014   switch (TSFlags & X86II::FormMask) {
1015   case X86II::MRMSrcReg:
1016     if (MI.getOperand(0).isReg() &&
1017         X86II::isX86_64ExtendedReg(MI.getOperand(0).getReg()))
1018       REX |= 1 << 2; // set REX.R
1019     i = isTwoAddr ? 2 : 1;
1020     for (; i != NumOps; ++i) {
1021       const MCOperand &MO = MI.getOperand(i);
1022       if (MO.isReg() && X86II::isX86_64ExtendedReg(MO.getReg()))
1023         REX |= 1 << 0; // set REX.B
1024     }
1025     break;
1026   case X86II::MRMSrcMem: {
1027     if (MI.getOperand(0).isReg() &&
1028         X86II::isX86_64ExtendedReg(MI.getOperand(0).getReg()))
1029       REX |= 1 << 2; // set REX.R
1030     unsigned Bit = 0;
1031     i = isTwoAddr ? 2 : 1;
1032     for (; i != NumOps; ++i) {
1033       const MCOperand &MO = MI.getOperand(i);
1034       if (MO.isReg()) {
1035         if (X86II::isX86_64ExtendedReg(MO.getReg()))
1036           REX |= 1 << Bit; // set REX.B (Bit=0) and REX.X (Bit=1)
1037         Bit++;
1038       }
1039     }
1040     break;
1041   }
1042   case X86II::MRMXm:
1043   case X86II::MRM0m: case X86II::MRM1m:
1044   case X86II::MRM2m: case X86II::MRM3m:
1045   case X86II::MRM4m: case X86II::MRM5m:
1046   case X86II::MRM6m: case X86II::MRM7m:
1047   case X86II::MRMDestMem: {
1048     unsigned e = (isTwoAddr ? X86::AddrNumOperands+1 : X86::AddrNumOperands);
1049     i = isTwoAddr ? 1 : 0;
1050     if (NumOps > e && MI.getOperand(e).isReg() &&
1051         X86II::isX86_64ExtendedReg(MI.getOperand(e).getReg()))
1052       REX |= 1 << 2; // set REX.R
1053     unsigned Bit = 0;
1054     for (; i != e; ++i) {
1055       const MCOperand &MO = MI.getOperand(i);
1056       if (MO.isReg()) {
1057         if (X86II::isX86_64ExtendedReg(MO.getReg()))
1058           REX |= 1 << Bit; // REX.B (Bit=0) and REX.X (Bit=1)
1059         Bit++;
1060       }
1061     }
1062     break;
1063   }
1064   default:
1065     if (MI.getOperand(0).isReg() &&
1066         X86II::isX86_64ExtendedReg(MI.getOperand(0).getReg()))
1067       REX |= 1 << 0; // set REX.B
1068     i = isTwoAddr ? 2 : 1;
1069     for (unsigned e = NumOps; i != e; ++i) {
1070       const MCOperand &MO = MI.getOperand(i);
1071       if (MO.isReg() && X86II::isX86_64ExtendedReg(MO.getReg()))
1072         REX |= 1 << 2; // set REX.R
1073     }
1074     break;
1075   }
1076   return REX;
1077 }
1078
1079 /// EmitSegmentOverridePrefix - Emit segment override opcode prefix as needed
1080 void X86MCCodeEmitter::EmitSegmentOverridePrefix(unsigned &CurByte,
1081                                                  unsigned SegOperand,
1082                                                  const MCInst &MI,
1083                                                  raw_ostream &OS) const {
1084   // Check for explicit segment override on memory operand.
1085   switch (MI.getOperand(SegOperand).getReg()) {
1086   default: llvm_unreachable("Unknown segment register!");
1087   case 0: break;
1088   case X86::CS: EmitByte(0x2E, CurByte, OS); break;
1089   case X86::SS: EmitByte(0x36, CurByte, OS); break;
1090   case X86::DS: EmitByte(0x3E, CurByte, OS); break;
1091   case X86::ES: EmitByte(0x26, CurByte, OS); break;
1092   case X86::FS: EmitByte(0x64, CurByte, OS); break;
1093   case X86::GS: EmitByte(0x65, CurByte, OS); break;
1094   }
1095 }
1096
1097 /// EmitOpcodePrefix - Emit all instruction prefixes prior to the opcode.
1098 ///
1099 /// MemOperand is the operand # of the start of a memory operand if present.  If
1100 /// Not present, it is -1.
1101 void X86MCCodeEmitter::EmitOpcodePrefix(uint64_t TSFlags, unsigned &CurByte,
1102                                         int MemOperand, const MCInst &MI,
1103                                         const MCInstrDesc &Desc,
1104                                         const MCSubtargetInfo &STI,
1105                                         raw_ostream &OS) const {
1106
1107   // Emit the operand size opcode prefix as needed.
1108   if ((TSFlags & X86II::OpSizeMask) == (is16BitMode(STI) ? X86II::OpSize32
1109                                                          : X86II::OpSize16))
1110     EmitByte(0x66, CurByte, OS);
1111
1112   switch (TSFlags & X86II::OpPrefixMask) {
1113   case X86II::PD:   // 66
1114     EmitByte(0x66, CurByte, OS);
1115     break;
1116   case X86II::XS:   // F3
1117     EmitByte(0xF3, CurByte, OS);
1118     break;
1119   case X86II::XD:   // F2
1120     EmitByte(0xF2, CurByte, OS);
1121     break;
1122   }
1123
1124   // Handle REX prefix.
1125   // FIXME: Can this come before F2 etc to simplify emission?
1126   if (is64BitMode(STI)) {
1127     if (unsigned REX = DetermineREXPrefix(MI, TSFlags, Desc))
1128       EmitByte(0x40 | REX, CurByte, OS);
1129   }
1130
1131   // 0x0F escape code must be emitted just before the opcode.
1132   switch (TSFlags & X86II::OpMapMask) {
1133   case X86II::TB:  // Two-byte opcode map
1134   case X86II::T8:  // 0F 38
1135   case X86II::TA:  // 0F 3A
1136     EmitByte(0x0F, CurByte, OS);
1137     break;
1138   }
1139
1140   switch (TSFlags & X86II::OpMapMask) {
1141   case X86II::T8:    // 0F 38
1142     EmitByte(0x38, CurByte, OS);
1143     break;
1144   case X86II::TA:    // 0F 3A
1145     EmitByte(0x3A, CurByte, OS);
1146     break;
1147   }
1148 }
1149
1150 void X86MCCodeEmitter::
1151 EncodeInstruction(const MCInst &MI, raw_ostream &OS,
1152                   SmallVectorImpl<MCFixup> &Fixups,
1153                   const MCSubtargetInfo &STI) const {
1154   unsigned Opcode = MI.getOpcode();
1155   const MCInstrDesc &Desc = MCII.get(Opcode);
1156   uint64_t TSFlags = Desc.TSFlags;
1157
1158   // Pseudo instructions don't get encoded.
1159   if ((TSFlags & X86II::FormMask) == X86II::Pseudo)
1160     return;
1161
1162   unsigned NumOps = Desc.getNumOperands();
1163   unsigned CurOp = X86II::getOperandBias(Desc);
1164
1165   // Keep track of the current byte being emitted.
1166   unsigned CurByte = 0;
1167
1168   // Encoding type for this instruction.
1169   uint64_t Encoding = TSFlags & X86II::EncodingMask;
1170
1171   // It uses the VEX.VVVV field?
1172   bool HasVEX_4V = TSFlags & X86II::VEX_4V;
1173   bool HasVEX_4VOp3 = TSFlags & X86II::VEX_4VOp3;
1174   bool HasMemOp4 = TSFlags & X86II::MemOp4;
1175   const unsigned MemOp4_I8IMMOperand = 2;
1176
1177   // It uses the EVEX.aaa field?
1178   bool HasEVEX_K = TSFlags & X86II::EVEX_K;
1179   bool HasEVEX_RC = TSFlags & X86II::EVEX_RC;
1180
1181   // Determine where the memory operand starts, if present.
1182   int MemoryOperand = X86II::getMemoryOperandNo(TSFlags, Opcode);
1183   if (MemoryOperand != -1) MemoryOperand += CurOp;
1184
1185   // Emit the lock opcode prefix as needed.
1186   if (TSFlags & X86II::LOCK)
1187     EmitByte(0xF0, CurByte, OS);
1188
1189   // Emit segment override opcode prefix as needed.
1190   if (MemoryOperand >= 0)
1191     EmitSegmentOverridePrefix(CurByte, MemoryOperand+X86::AddrSegmentReg,
1192                               MI, OS);
1193
1194   // Emit the repeat opcode prefix as needed.
1195   if (TSFlags & X86II::REP)
1196     EmitByte(0xF3, CurByte, OS);
1197
1198   // Emit the address size opcode prefix as needed.
1199   bool need_address_override;
1200   // The AdSize prefix is only for 32-bit and 64-bit modes. Hm, perhaps we
1201   // should introduce an AdSize16 bit instead of having seven special cases?
1202   if ((!is16BitMode(STI) && TSFlags & X86II::AdSize) ||
1203       (is16BitMode(STI) && (MI.getOpcode() == X86::JECXZ_32 ||
1204                          MI.getOpcode() == X86::MOV8o8a ||
1205                          MI.getOpcode() == X86::MOV16o16a ||
1206                          MI.getOpcode() == X86::MOV32o32a ||
1207                          MI.getOpcode() == X86::MOV8ao8 ||
1208                          MI.getOpcode() == X86::MOV16ao16 ||
1209                          MI.getOpcode() == X86::MOV32ao32))) {
1210     need_address_override = true;
1211   } else if (MemoryOperand < 0) {
1212     need_address_override = false;
1213   } else if (is64BitMode(STI)) {
1214     assert(!Is16BitMemOperand(MI, MemoryOperand, STI));
1215     need_address_override = Is32BitMemOperand(MI, MemoryOperand);
1216   } else if (is32BitMode(STI)) {
1217     assert(!Is64BitMemOperand(MI, MemoryOperand));
1218     need_address_override = Is16BitMemOperand(MI, MemoryOperand, STI);
1219   } else {
1220     assert(is16BitMode(STI));
1221     assert(!Is64BitMemOperand(MI, MemoryOperand));
1222     need_address_override = !Is16BitMemOperand(MI, MemoryOperand, STI);
1223   }
1224
1225   if (need_address_override)
1226     EmitByte(0x67, CurByte, OS);
1227
1228   if (Encoding == 0)
1229     EmitOpcodePrefix(TSFlags, CurByte, MemoryOperand, MI, Desc, STI, OS);
1230   else
1231     EmitVEXOpcodePrefix(TSFlags, CurByte, MemoryOperand, MI, Desc, OS);
1232
1233   unsigned char BaseOpcode = X86II::getBaseOpcodeFor(TSFlags);
1234
1235   if (TSFlags & X86II::Has3DNow0F0FOpcode)
1236     BaseOpcode = 0x0F;   // Weird 3DNow! encoding.
1237
1238   unsigned SrcRegNum = 0;
1239   switch (TSFlags & X86II::FormMask) {
1240   default: errs() << "FORM: " << (TSFlags & X86II::FormMask) << "\n";
1241     llvm_unreachable("Unknown FormMask value in X86MCCodeEmitter!");
1242   case X86II::Pseudo:
1243     llvm_unreachable("Pseudo instruction shouldn't be emitted");
1244   case X86II::RawFrmDstSrc: {
1245     unsigned siReg = MI.getOperand(1).getReg();
1246     assert(((siReg == X86::SI && MI.getOperand(0).getReg() == X86::DI) ||
1247             (siReg == X86::ESI && MI.getOperand(0).getReg() == X86::EDI) ||
1248             (siReg == X86::RSI && MI.getOperand(0).getReg() == X86::RDI)) &&
1249            "SI and DI register sizes do not match");
1250     // Emit segment override opcode prefix as needed (not for %ds).
1251     if (MI.getOperand(2).getReg() != X86::DS)
1252       EmitSegmentOverridePrefix(CurByte, 2, MI, OS);
1253     // Emit AdSize prefix as needed.
1254     if ((!is32BitMode(STI) && siReg == X86::ESI) ||
1255         (is32BitMode(STI) && siReg == X86::SI))
1256       EmitByte(0x67, CurByte, OS);
1257     CurOp += 3; // Consume operands.
1258     EmitByte(BaseOpcode, CurByte, OS);
1259     break;
1260   }
1261   case X86II::RawFrmSrc: {
1262     unsigned siReg = MI.getOperand(0).getReg();
1263     // Emit segment override opcode prefix as needed (not for %ds).
1264     if (MI.getOperand(1).getReg() != X86::DS)
1265       EmitSegmentOverridePrefix(CurByte, 1, MI, OS);
1266     // Emit AdSize prefix as needed.
1267     if ((!is32BitMode(STI) && siReg == X86::ESI) ||
1268         (is32BitMode(STI) && siReg == X86::SI))
1269       EmitByte(0x67, CurByte, OS);
1270     CurOp += 2; // Consume operands.
1271     EmitByte(BaseOpcode, CurByte, OS);
1272     break;
1273   }
1274   case X86II::RawFrmDst: {
1275     unsigned siReg = MI.getOperand(0).getReg();
1276     // Emit AdSize prefix as needed.
1277     if ((!is32BitMode(STI) && siReg == X86::EDI) ||
1278         (is32BitMode(STI) && siReg == X86::DI))
1279       EmitByte(0x67, CurByte, OS);
1280     ++CurOp; // Consume operand.
1281     EmitByte(BaseOpcode, CurByte, OS);
1282     break;
1283   }
1284   case X86II::RawFrm:
1285     EmitByte(BaseOpcode, CurByte, OS);
1286     break;
1287   case X86II::RawFrmMemOffs:
1288     // Emit segment override opcode prefix as needed.
1289     EmitSegmentOverridePrefix(CurByte, 1, MI, OS);
1290     EmitByte(BaseOpcode, CurByte, OS);
1291     EmitImmediate(MI.getOperand(CurOp++), MI.getLoc(),
1292                   X86II::getSizeOfImm(TSFlags), getImmFixupKind(TSFlags),
1293                   CurByte, OS, Fixups);
1294     ++CurOp; // skip segment operand
1295     break;
1296   case X86II::RawFrmImm8:
1297     EmitByte(BaseOpcode, CurByte, OS);
1298     EmitImmediate(MI.getOperand(CurOp++), MI.getLoc(),
1299                   X86II::getSizeOfImm(TSFlags), getImmFixupKind(TSFlags),
1300                   CurByte, OS, Fixups);
1301     EmitImmediate(MI.getOperand(CurOp++), MI.getLoc(), 1, FK_Data_1, CurByte,
1302                   OS, Fixups);
1303     break;
1304   case X86II::RawFrmImm16:
1305     EmitByte(BaseOpcode, CurByte, OS);
1306     EmitImmediate(MI.getOperand(CurOp++), MI.getLoc(),
1307                   X86II::getSizeOfImm(TSFlags), getImmFixupKind(TSFlags),
1308                   CurByte, OS, Fixups);
1309     EmitImmediate(MI.getOperand(CurOp++), MI.getLoc(), 2, FK_Data_2, CurByte,
1310                   OS, Fixups);
1311     break;
1312
1313   case X86II::AddRegFrm:
1314     EmitByte(BaseOpcode + GetX86RegNum(MI.getOperand(CurOp++)), CurByte, OS);
1315     break;
1316
1317   case X86II::MRMDestReg:
1318     EmitByte(BaseOpcode, CurByte, OS);
1319     SrcRegNum = CurOp + 1;
1320
1321     if (HasEVEX_K) // Skip writemask
1322       SrcRegNum++;
1323
1324     if (HasVEX_4V) // Skip 1st src (which is encoded in VEX_VVVV)
1325       ++SrcRegNum;
1326
1327     EmitRegModRMByte(MI.getOperand(CurOp),
1328                      GetX86RegNum(MI.getOperand(SrcRegNum)), CurByte, OS);
1329     CurOp = SrcRegNum + 1;
1330     break;
1331
1332   case X86II::MRMDestMem:
1333     EmitByte(BaseOpcode, CurByte, OS);
1334     SrcRegNum = CurOp + X86::AddrNumOperands;
1335
1336     if (HasEVEX_K) // Skip writemask
1337       SrcRegNum++;
1338
1339     if (HasVEX_4V) // Skip 1st src (which is encoded in VEX_VVVV)
1340       ++SrcRegNum;
1341
1342     EmitMemModRMByte(MI, CurOp,
1343                      GetX86RegNum(MI.getOperand(SrcRegNum)),
1344                      TSFlags, CurByte, OS, Fixups, STI);
1345     CurOp = SrcRegNum + 1;
1346     break;
1347
1348   case X86II::MRMSrcReg:
1349     EmitByte(BaseOpcode, CurByte, OS);
1350     SrcRegNum = CurOp + 1;
1351
1352     if (HasEVEX_K) // Skip writemask
1353       SrcRegNum++;
1354
1355     if (HasVEX_4V) // Skip 1st src (which is encoded in VEX_VVVV)
1356       ++SrcRegNum;
1357
1358     if (HasMemOp4) // Skip 2nd src (which is encoded in I8IMM)
1359       ++SrcRegNum;
1360
1361     EmitRegModRMByte(MI.getOperand(SrcRegNum),
1362                      GetX86RegNum(MI.getOperand(CurOp)), CurByte, OS);
1363
1364     // 2 operands skipped with HasMemOp4, compensate accordingly
1365     CurOp = HasMemOp4 ? SrcRegNum : SrcRegNum + 1;
1366     if (HasVEX_4VOp3)
1367       ++CurOp;
1368     // do not count the rounding control operand
1369     if (HasEVEX_RC)
1370       NumOps--;
1371     break;
1372
1373   case X86II::MRMSrcMem: {
1374     int AddrOperands = X86::AddrNumOperands;
1375     unsigned FirstMemOp = CurOp+1;
1376
1377     if (HasEVEX_K) { // Skip writemask
1378       ++AddrOperands;
1379       ++FirstMemOp;
1380     }
1381
1382     if (HasVEX_4V) {
1383       ++AddrOperands;
1384       ++FirstMemOp;  // Skip the register source (which is encoded in VEX_VVVV).
1385     }
1386     if (HasMemOp4) // Skip second register source (encoded in I8IMM)
1387       ++FirstMemOp;
1388
1389     EmitByte(BaseOpcode, CurByte, OS);
1390
1391     EmitMemModRMByte(MI, FirstMemOp, GetX86RegNum(MI.getOperand(CurOp)),
1392                      TSFlags, CurByte, OS, Fixups, STI);
1393     CurOp += AddrOperands + 1;
1394     if (HasVEX_4VOp3)
1395       ++CurOp;
1396     break;
1397   }
1398
1399   case X86II::MRMXr:
1400   case X86II::MRM0r: case X86II::MRM1r:
1401   case X86II::MRM2r: case X86II::MRM3r:
1402   case X86II::MRM4r: case X86II::MRM5r:
1403   case X86II::MRM6r: case X86II::MRM7r: {
1404     if (HasVEX_4V) // Skip the register dst (which is encoded in VEX_VVVV).
1405       ++CurOp;
1406     if (HasEVEX_K) // Skip writemask
1407       ++CurOp;
1408     EmitByte(BaseOpcode, CurByte, OS);
1409     uint64_t Form = TSFlags & X86II::FormMask;
1410     EmitRegModRMByte(MI.getOperand(CurOp++),
1411                      (Form == X86II::MRMXr) ? 0 : Form-X86II::MRM0r,
1412                      CurByte, OS);
1413     break;
1414   }
1415
1416   case X86II::MRMXm:
1417   case X86II::MRM0m: case X86II::MRM1m:
1418   case X86II::MRM2m: case X86II::MRM3m:
1419   case X86II::MRM4m: case X86II::MRM5m:
1420   case X86II::MRM6m: case X86II::MRM7m: {
1421     if (HasVEX_4V) // Skip the register dst (which is encoded in VEX_VVVV).
1422       ++CurOp;
1423     if (HasEVEX_K) // Skip writemask
1424       ++CurOp;
1425     EmitByte(BaseOpcode, CurByte, OS);
1426     uint64_t Form = TSFlags & X86II::FormMask;
1427     EmitMemModRMByte(MI, CurOp, (Form == X86II::MRMXm) ? 0 : Form-X86II::MRM0m,
1428                      TSFlags, CurByte, OS, Fixups, STI);
1429     CurOp += X86::AddrNumOperands;
1430     break;
1431   }
1432   case X86II::MRM_C0: case X86II::MRM_C1: case X86II::MRM_C2:
1433   case X86II::MRM_C3: case X86II::MRM_C4: case X86II::MRM_C8:
1434   case X86II::MRM_C9: case X86II::MRM_CA: case X86II::MRM_CB:
1435   case X86II::MRM_CF: case X86II::MRM_D0: case X86II::MRM_D1:
1436   case X86II::MRM_D4: case X86II::MRM_D5: case X86II::MRM_D6:
1437   case X86II::MRM_D7: case X86II::MRM_D8: case X86II::MRM_D9:
1438   case X86II::MRM_DA: case X86II::MRM_DB: case X86II::MRM_DC:
1439   case X86II::MRM_DD: case X86II::MRM_DE: case X86II::MRM_DF:
1440   case X86II::MRM_E0: case X86II::MRM_E1: case X86II::MRM_E2:
1441   case X86II::MRM_E3: case X86II::MRM_E4: case X86II::MRM_E5:
1442   case X86II::MRM_E8: case X86II::MRM_E9: case X86II::MRM_EA:
1443   case X86II::MRM_EB: case X86II::MRM_EC: case X86II::MRM_ED:
1444   case X86II::MRM_EE: case X86II::MRM_F0: case X86II::MRM_F1:
1445   case X86II::MRM_F2: case X86II::MRM_F3: case X86II::MRM_F4:
1446   case X86II::MRM_F5: case X86II::MRM_F6: case X86II::MRM_F7:
1447   case X86II::MRM_F8: case X86II::MRM_F9: case X86II::MRM_FA:
1448   case X86II::MRM_FB: case X86II::MRM_FC: case X86II::MRM_FD:
1449   case X86II::MRM_FE: case X86II::MRM_FF:
1450     EmitByte(BaseOpcode, CurByte, OS);
1451
1452     unsigned char MRM;
1453     switch (TSFlags & X86II::FormMask) {
1454     default: llvm_unreachable("Invalid Form");
1455     case X86II::MRM_C0: MRM = 0xC0; break;
1456     case X86II::MRM_C1: MRM = 0xC1; break;
1457     case X86II::MRM_C2: MRM = 0xC2; break;
1458     case X86II::MRM_C3: MRM = 0xC3; break;
1459     case X86II::MRM_C4: MRM = 0xC4; break;
1460     case X86II::MRM_C8: MRM = 0xC8; break;
1461     case X86II::MRM_C9: MRM = 0xC9; break;
1462     case X86II::MRM_CA: MRM = 0xCA; break;
1463     case X86II::MRM_CB: MRM = 0xCB; break;
1464     case X86II::MRM_CF: MRM = 0xCF; break;
1465     case X86II::MRM_D0: MRM = 0xD0; break;
1466     case X86II::MRM_D1: MRM = 0xD1; break;
1467     case X86II::MRM_D4: MRM = 0xD4; break;
1468     case X86II::MRM_D5: MRM = 0xD5; break;
1469     case X86II::MRM_D6: MRM = 0xD6; break;
1470     case X86II::MRM_D7: MRM = 0xD7; break;
1471     case X86II::MRM_D8: MRM = 0xD8; break;
1472     case X86II::MRM_D9: MRM = 0xD9; break;
1473     case X86II::MRM_DA: MRM = 0xDA; break;
1474     case X86II::MRM_DB: MRM = 0xDB; break;
1475     case X86II::MRM_DC: MRM = 0xDC; break;
1476     case X86II::MRM_DD: MRM = 0xDD; break;
1477     case X86II::MRM_DE: MRM = 0xDE; break;
1478     case X86II::MRM_DF: MRM = 0xDF; break;
1479     case X86II::MRM_E0: MRM = 0xE0; break;
1480     case X86II::MRM_E1: MRM = 0xE1; break;
1481     case X86II::MRM_E2: MRM = 0xE2; break;
1482     case X86II::MRM_E3: MRM = 0xE3; break;
1483     case X86II::MRM_E4: MRM = 0xE4; break;
1484     case X86II::MRM_E5: MRM = 0xE5; break;
1485     case X86II::MRM_E8: MRM = 0xE8; break;
1486     case X86II::MRM_E9: MRM = 0xE9; break;
1487     case X86II::MRM_EA: MRM = 0xEA; break;
1488     case X86II::MRM_EB: MRM = 0xEB; break;
1489     case X86II::MRM_EC: MRM = 0xEC; break;
1490     case X86II::MRM_ED: MRM = 0xED; break;
1491     case X86II::MRM_EE: MRM = 0xEE; break;
1492     case X86II::MRM_F0: MRM = 0xF0; break;
1493     case X86II::MRM_F1: MRM = 0xF1; break;
1494     case X86II::MRM_F2: MRM = 0xF2; break;
1495     case X86II::MRM_F3: MRM = 0xF3; break;
1496     case X86II::MRM_F4: MRM = 0xF4; break;
1497     case X86II::MRM_F5: MRM = 0xF5; break;
1498     case X86II::MRM_F6: MRM = 0xF6; break;
1499     case X86II::MRM_F7: MRM = 0xF7; break;
1500     case X86II::MRM_F8: MRM = 0xF8; break;
1501     case X86II::MRM_F9: MRM = 0xF9; break;
1502     case X86II::MRM_FA: MRM = 0xFA; break;
1503     case X86II::MRM_FB: MRM = 0xFB; break;
1504     case X86II::MRM_FC: MRM = 0xFC; break;
1505     case X86II::MRM_FD: MRM = 0xFD; break;
1506     case X86II::MRM_FE: MRM = 0xFE; break;
1507     case X86II::MRM_FF: MRM = 0xFF; break;
1508     }
1509     EmitByte(MRM, CurByte, OS);
1510     break;
1511   }
1512
1513   // If there is a remaining operand, it must be a trailing immediate.  Emit it
1514   // according to the right size for the instruction. Some instructions
1515   // (SSE4a extrq and insertq) have two trailing immediates.
1516   while (CurOp != NumOps && NumOps - CurOp <= 2) {
1517     // The last source register of a 4 operand instruction in AVX is encoded
1518     // in bits[7:4] of a immediate byte.
1519     if (TSFlags & X86II::VEX_I8IMM) {
1520       const MCOperand &MO = MI.getOperand(HasMemOp4 ? MemOp4_I8IMMOperand
1521                                                     : CurOp);
1522       ++CurOp;
1523       unsigned RegNum = GetX86RegNum(MO) << 4;
1524       if (X86II::isX86_64ExtendedReg(MO.getReg()))
1525         RegNum |= 1 << 7;
1526       // If there is an additional 5th operand it must be an immediate, which
1527       // is encoded in bits[3:0]
1528       if (CurOp != NumOps) {
1529         const MCOperand &MIMM = MI.getOperand(CurOp++);
1530         if (MIMM.isImm()) {
1531           unsigned Val = MIMM.getImm();
1532           assert(Val < 16 && "Immediate operand value out of range");
1533           RegNum |= Val;
1534         }
1535       }
1536       EmitImmediate(MCOperand::CreateImm(RegNum), MI.getLoc(), 1, FK_Data_1,
1537                     CurByte, OS, Fixups);
1538     } else {
1539       EmitImmediate(MI.getOperand(CurOp++), MI.getLoc(),
1540                     X86II::getSizeOfImm(TSFlags), getImmFixupKind(TSFlags),
1541                     CurByte, OS, Fixups);
1542     }
1543   }
1544
1545   if (TSFlags & X86II::Has3DNow0F0FOpcode)
1546     EmitByte(X86II::getBaseOpcodeFor(TSFlags), CurByte, OS);
1547
1548 #ifndef NDEBUG
1549   // FIXME: Verify.
1550   if (/*!Desc.isVariadic() &&*/ CurOp != NumOps) {
1551     errs() << "Cannot encode all operands of: ";
1552     MI.dump();
1553     errs() << '\n';
1554     abort();
1555   }
1556 #endif
1557 }