4a95bc57046120cb8ebf902b4b6d153c60f6b536
[oota-llvm.git] / lib / Target / Mips / MipsMSAInstrInfo.td
1 //===- MipsMSAInstrInfo.td - MSA ASE instructions -*- tablegen ------------*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes Mips MSA ASE instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 def SDT_MipsVecCond : SDTypeProfile<1, 1, [SDTCisInt<0>, SDTCisVec<1>]>;
15 def SDT_VSetCC : SDTypeProfile<1, 3, [SDTCisInt<0>,
16                                       SDTCisInt<1>,
17                                       SDTCisSameAs<1, 2>,
18                                       SDTCisVT<3, OtherVT>]>;
19 def SDT_VFSetCC : SDTypeProfile<1, 3, [SDTCisInt<0>,
20                                        SDTCisFP<1>,
21                                        SDTCisSameAs<1, 2>,
22                                        SDTCisVT<3, OtherVT>]>;
23 def SDT_VSHF : SDTypeProfile<1, 3, [SDTCisInt<0>, SDTCisVec<0>,
24                                     SDTCisInt<1>, SDTCisVec<1>,
25                                     SDTCisSameAs<0, 2>, SDTCisSameAs<2, 3>]>;
26 def SDT_SHF : SDTypeProfile<1, 2, [SDTCisInt<0>, SDTCisVec<0>,
27                                    SDTCisVT<1, i32>, SDTCisSameAs<0, 2>]>;
28 def SDT_ILV : SDTypeProfile<1, 2, [SDTCisInt<0>, SDTCisVec<0>,
29                                    SDTCisSameAs<0, 1>, SDTCisSameAs<1, 2>]>;
30
31 def MipsVAllNonZero : SDNode<"MipsISD::VALL_NONZERO", SDT_MipsVecCond>;
32 def MipsVAnyNonZero : SDNode<"MipsISD::VANY_NONZERO", SDT_MipsVecCond>;
33 def MipsVAllZero : SDNode<"MipsISD::VALL_ZERO", SDT_MipsVecCond>;
34 def MipsVAnyZero : SDNode<"MipsISD::VANY_ZERO", SDT_MipsVecCond>;
35 def MipsVSMax : SDNode<"MipsISD::VSMAX", SDTIntBinOp,
36                        [SDNPCommutative, SDNPAssociative]>;
37 def MipsVSMin : SDNode<"MipsISD::VSMIN", SDTIntBinOp,
38                        [SDNPCommutative, SDNPAssociative]>;
39 def MipsVUMax : SDNode<"MipsISD::VUMAX", SDTIntBinOp,
40                        [SDNPCommutative, SDNPAssociative]>;
41 def MipsVUMin : SDNode<"MipsISD::VUMIN", SDTIntBinOp,
42                        [SDNPCommutative, SDNPAssociative]>;
43 def MipsVNOR : SDNode<"MipsISD::VNOR", SDTIntBinOp,
44                       [SDNPCommutative, SDNPAssociative]>;
45 def MipsVSHF : SDNode<"MipsISD::VSHF", SDT_VSHF>;
46 def MipsSHF : SDNode<"MipsISD::SHF", SDT_SHF>;
47 def MipsILVEV : SDNode<"MipsISD::ILVEV", SDT_ILV>;
48 def MipsILVOD : SDNode<"MipsISD::ILVOD", SDT_ILV>;
49 def MipsILVL  : SDNode<"MipsISD::ILVL",  SDT_ILV>;
50 def MipsILVR  : SDNode<"MipsISD::ILVR",  SDT_ILV>;
51 def MipsPCKEV : SDNode<"MipsISD::PCKEV", SDT_ILV>;
52 def MipsPCKOD : SDNode<"MipsISD::PCKOD", SDT_ILV>;
53
54 def vsetcc : SDNode<"ISD::SETCC", SDT_VSetCC>;
55 def vfsetcc : SDNode<"ISD::SETCC", SDT_VFSetCC>;
56
57 def MipsVExtractSExt : SDNode<"MipsISD::VEXTRACT_SEXT_ELT",
58     SDTypeProfile<1, 3, [SDTCisPtrTy<2>]>, []>;
59 def MipsVExtractZExt : SDNode<"MipsISD::VEXTRACT_ZEXT_ELT",
60     SDTypeProfile<1, 3, [SDTCisPtrTy<2>]>, []>;
61
62 // Operands
63
64 def uimm3 : Operand<i32> {
65   let PrintMethod = "printUnsignedImm";
66 }
67
68 def uimm4 : Operand<i32> {
69   let PrintMethod = "printUnsignedImm";
70 }
71
72 def uimm8 : Operand<i32> {
73   let PrintMethod = "printUnsignedImm";
74 }
75
76 def simm5 : Operand<i32>;
77
78 def simm10 : Operand<i32>;
79
80 def vsplat_uimm1 : Operand<vAny> {
81   let PrintMethod = "printUnsignedImm8";
82 }
83
84 def vsplat_uimm2 : Operand<vAny> {
85   let PrintMethod = "printUnsignedImm8";
86 }
87
88 def vsplat_uimm3 : Operand<vAny> {
89   let PrintMethod = "printUnsignedImm";
90 }
91
92 def vsplat_uimm4 : Operand<vAny> {
93   let PrintMethod = "printUnsignedImm";
94 }
95
96 def vsplat_uimm5 : Operand<vAny> {
97   let PrintMethod = "printUnsignedImm";
98 }
99
100 def vsplat_uimm6 : Operand<vAny> {
101   let PrintMethod = "printUnsignedImm";
102 }
103
104 def vsplat_uimm8 : Operand<vAny> {
105   let PrintMethod = "printUnsignedImm";
106 }
107
108 def vsplat_simm5 : Operand<vAny>;
109
110 def vsplat_simm10 : Operand<vAny>;
111
112 // Pattern fragments
113 def vextract_sext_i8  : PatFrag<(ops node:$vec, node:$idx),
114                                 (MipsVExtractSExt node:$vec, node:$idx, i8)>;
115 def vextract_sext_i16 : PatFrag<(ops node:$vec, node:$idx),
116                                 (MipsVExtractSExt node:$vec, node:$idx, i16)>;
117 def vextract_sext_i32 : PatFrag<(ops node:$vec, node:$idx),
118                                 (MipsVExtractSExt node:$vec, node:$idx, i32)>;
119
120 def vextract_zext_i8  : PatFrag<(ops node:$vec, node:$idx),
121                                 (MipsVExtractZExt node:$vec, node:$idx, i8)>;
122 def vextract_zext_i16 : PatFrag<(ops node:$vec, node:$idx),
123                                 (MipsVExtractZExt node:$vec, node:$idx, i16)>;
124 def vextract_zext_i32 : PatFrag<(ops node:$vec, node:$idx),
125                                 (MipsVExtractZExt node:$vec, node:$idx, i32)>;
126
127 def vinsert_v16i8 : PatFrag<(ops node:$vec, node:$val, node:$idx),
128     (v16i8 (vector_insert node:$vec, node:$val, node:$idx))>;
129 def vinsert_v8i16 : PatFrag<(ops node:$vec, node:$val, node:$idx),
130     (v8i16 (vector_insert node:$vec, node:$val, node:$idx))>;
131 def vinsert_v4i32 : PatFrag<(ops node:$vec, node:$val, node:$idx),
132     (v4i32 (vector_insert node:$vec, node:$val, node:$idx))>;
133
134 class vfsetcc_type<ValueType ResTy, ValueType OpTy, CondCode CC> :
135   PatFrag<(ops node:$lhs, node:$rhs),
136           (ResTy (vfsetcc (OpTy node:$lhs), (OpTy node:$rhs), CC))>;
137
138 // ISD::SETFALSE cannot occur
139 def vfsetoeq_v4f32 : vfsetcc_type<v4i32, v4f32, SETOEQ>;
140 def vfsetoeq_v2f64 : vfsetcc_type<v2i64, v2f64, SETOEQ>;
141 def vfsetoge_v4f32 : vfsetcc_type<v4i32, v4f32, SETOGE>;
142 def vfsetoge_v2f64 : vfsetcc_type<v2i64, v2f64, SETOGE>;
143 def vfsetogt_v4f32 : vfsetcc_type<v4i32, v4f32, SETOGT>;
144 def vfsetogt_v2f64 : vfsetcc_type<v2i64, v2f64, SETOGT>;
145 def vfsetole_v4f32 : vfsetcc_type<v4i32, v4f32, SETOLE>;
146 def vfsetole_v2f64 : vfsetcc_type<v2i64, v2f64, SETOLE>;
147 def vfsetolt_v4f32 : vfsetcc_type<v4i32, v4f32, SETOLT>;
148 def vfsetolt_v2f64 : vfsetcc_type<v2i64, v2f64, SETOLT>;
149 def vfsetone_v4f32 : vfsetcc_type<v4i32, v4f32, SETONE>;
150 def vfsetone_v2f64 : vfsetcc_type<v2i64, v2f64, SETONE>;
151 def vfsetord_v4f32 : vfsetcc_type<v4i32, v4f32, SETO>;
152 def vfsetord_v2f64 : vfsetcc_type<v2i64, v2f64, SETO>;
153 def vfsetun_v4f32  : vfsetcc_type<v4i32, v4f32, SETUO>;
154 def vfsetun_v2f64  : vfsetcc_type<v2i64, v2f64, SETUO>;
155 def vfsetueq_v4f32 : vfsetcc_type<v4i32, v4f32, SETUEQ>;
156 def vfsetueq_v2f64 : vfsetcc_type<v2i64, v2f64, SETUEQ>;
157 def vfsetuge_v4f32 : vfsetcc_type<v4i32, v4f32, SETUGE>;
158 def vfsetuge_v2f64 : vfsetcc_type<v2i64, v2f64, SETUGE>;
159 def vfsetugt_v4f32 : vfsetcc_type<v4i32, v4f32, SETUGT>;
160 def vfsetugt_v2f64 : vfsetcc_type<v2i64, v2f64, SETUGT>;
161 def vfsetule_v4f32 : vfsetcc_type<v4i32, v4f32, SETULE>;
162 def vfsetule_v2f64 : vfsetcc_type<v2i64, v2f64, SETULE>;
163 def vfsetult_v4f32 : vfsetcc_type<v4i32, v4f32, SETULT>;
164 def vfsetult_v2f64 : vfsetcc_type<v2i64, v2f64, SETULT>;
165 def vfsetune_v4f32 : vfsetcc_type<v4i32, v4f32, SETUNE>;
166 def vfsetune_v2f64 : vfsetcc_type<v2i64, v2f64, SETUNE>;
167 // ISD::SETTRUE cannot occur
168 // ISD::SETFALSE2 cannot occur
169 // ISD::SETTRUE2 cannot occur
170
171 class vsetcc_type<ValueType ResTy, CondCode CC> :
172   PatFrag<(ops node:$lhs, node:$rhs),
173           (ResTy (vsetcc node:$lhs, node:$rhs, CC))>;
174
175 def vseteq_v16i8  : vsetcc_type<v16i8, SETEQ>;
176 def vseteq_v8i16  : vsetcc_type<v8i16, SETEQ>;
177 def vseteq_v4i32  : vsetcc_type<v4i32, SETEQ>;
178 def vseteq_v2i64  : vsetcc_type<v2i64, SETEQ>;
179 def vsetle_v16i8  : vsetcc_type<v16i8, SETLE>;
180 def vsetle_v8i16  : vsetcc_type<v8i16, SETLE>;
181 def vsetle_v4i32  : vsetcc_type<v4i32, SETLE>;
182 def vsetle_v2i64  : vsetcc_type<v2i64, SETLE>;
183 def vsetlt_v16i8  : vsetcc_type<v16i8, SETLT>;
184 def vsetlt_v8i16  : vsetcc_type<v8i16, SETLT>;
185 def vsetlt_v4i32  : vsetcc_type<v4i32, SETLT>;
186 def vsetlt_v2i64  : vsetcc_type<v2i64, SETLT>;
187 def vsetule_v16i8 : vsetcc_type<v16i8, SETULE>;
188 def vsetule_v8i16 : vsetcc_type<v8i16, SETULE>;
189 def vsetule_v4i32 : vsetcc_type<v4i32, SETULE>;
190 def vsetule_v2i64 : vsetcc_type<v2i64, SETULE>;
191 def vsetult_v16i8 : vsetcc_type<v16i8, SETULT>;
192 def vsetult_v8i16 : vsetcc_type<v8i16, SETULT>;
193 def vsetult_v4i32 : vsetcc_type<v4i32, SETULT>;
194 def vsetult_v2i64 : vsetcc_type<v2i64, SETULT>;
195
196 def vsplati8  : PatFrag<(ops node:$e0),
197                         (v16i8 (build_vector node:$e0, node:$e0,
198                                              node:$e0, node:$e0,
199                                              node:$e0, node:$e0,
200                                              node:$e0, node:$e0,
201                                              node:$e0, node:$e0,
202                                              node:$e0, node:$e0,
203                                              node:$e0, node:$e0,
204                                              node:$e0, node:$e0))>;
205 def vsplati16 : PatFrag<(ops node:$e0),
206                         (v8i16 (build_vector node:$e0, node:$e0,
207                                              node:$e0, node:$e0,
208                                              node:$e0, node:$e0,
209                                              node:$e0, node:$e0))>;
210 def vsplati32 : PatFrag<(ops node:$e0),
211                         (v4i32 (build_vector node:$e0, node:$e0,
212                                              node:$e0, node:$e0))>;
213 def vsplati64 : PatFrag<(ops node:$e0),
214                         (v2i64 (build_vector:$v0 node:$e0, node:$e0))>;
215
216 class SplatPatLeaf<Operand opclass, dag frag, code pred = [{}],
217                    SDNodeXForm xform = NOOP_SDNodeXForm>
218   : PatLeaf<frag, pred, xform> {
219   Operand OpClass = opclass;
220 }
221
222 class SplatComplexPattern<Operand opclass, ValueType ty, int numops, string fn,
223                           list<SDNode> roots = [],
224                           list<SDNodeProperty> props = []> :
225   ComplexPattern<ty, numops, fn, roots, props> {
226   Operand OpClass = opclass;
227 }
228
229 def vsplati8_uimm3 : SplatComplexPattern<vsplat_uimm3, v16i8, 1,
230                                          "selectVSplatUimm3",
231                                          [build_vector, bitconvert]>;
232
233 def vsplati8_uimm4 : SplatComplexPattern<vsplat_uimm4, v16i8, 1,
234                                          "selectVSplatUimm4",
235                                          [build_vector, bitconvert]>;
236
237 def vsplati8_uimm5 : SplatComplexPattern<vsplat_uimm5, v16i8, 1,
238                                          "selectVSplatUimm5",
239                                          [build_vector, bitconvert]>;
240
241 def vsplati8_uimm8 : SplatComplexPattern<vsplat_uimm8, v16i8, 1,
242                                          "selectVSplatUimm8",
243                                          [build_vector, bitconvert]>;
244
245 def vsplati8_simm5 : SplatComplexPattern<vsplat_simm5, v16i8, 1,
246                                          "selectVSplatSimm5",
247                                          [build_vector, bitconvert]>;
248
249 def vsplati16_uimm3 : SplatComplexPattern<vsplat_uimm3, v8i16, 1,
250                                           "selectVSplatUimm3",
251                                           [build_vector, bitconvert]>;
252
253 def vsplati16_uimm4 : SplatComplexPattern<vsplat_uimm4, v8i16, 1,
254                                           "selectVSplatUimm4",
255                                           [build_vector, bitconvert]>;
256
257 def vsplati16_uimm5 : SplatComplexPattern<vsplat_uimm5, v8i16, 1,
258                                           "selectVSplatUimm5",
259                                           [build_vector, bitconvert]>;
260
261 def vsplati16_simm5 : SplatComplexPattern<vsplat_simm5, v8i16, 1,
262                                           "selectVSplatSimm5",
263                                           [build_vector, bitconvert]>;
264
265 def vsplati32_uimm2 : SplatComplexPattern<vsplat_uimm2, v4i32, 1,
266                                           "selectVSplatUimm2",
267                                           [build_vector, bitconvert]>;
268
269 def vsplati32_uimm5 : SplatComplexPattern<vsplat_uimm5, v4i32, 1,
270                                           "selectVSplatUimm5",
271                                           [build_vector, bitconvert]>;
272
273 def vsplati32_simm5 : SplatComplexPattern<vsplat_simm5, v4i32, 1,
274                                           "selectVSplatSimm5",
275                                           [build_vector, bitconvert]>;
276
277 def vsplati64_uimm1 : SplatComplexPattern<vsplat_uimm1, v2i64, 1,
278                                           "selectVSplatUimm1",
279                                           [build_vector, bitconvert]>;
280
281 def vsplati64_uimm5 : SplatComplexPattern<vsplat_uimm5, v2i64, 1,
282                                           "selectVSplatUimm5",
283                                           [build_vector, bitconvert]>;
284
285 def vsplati64_uimm6 : SplatComplexPattern<vsplat_uimm6, v2i64, 1,
286                                           "selectVSplatUimm6",
287                                           [build_vector, bitconvert]>;
288
289 def vsplati64_simm5 : SplatComplexPattern<vsplat_simm5, v2i64, 1,
290                                           "selectVSplatSimm5",
291                                           [build_vector, bitconvert]>;
292
293 // Any build_vector that is a constant splat with a value that is an exact
294 // power of 2
295 def vsplat_uimm_pow2 : ComplexPattern<vAny, 1, "selectVSplatUimmPow2",
296                                       [build_vector, bitconvert]>;
297
298 // Immediates
299 def immSExt5 : ImmLeaf<i32, [{return isInt<5>(Imm);}]>;
300 def immSExt10: ImmLeaf<i32, [{return isInt<10>(Imm);}]>;
301
302 // Instruction encoding.
303 class ADD_A_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010000>;
304 class ADD_A_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010000>;
305 class ADD_A_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010000>;
306 class ADD_A_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010000>;
307
308 class ADDS_A_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010000>;
309 class ADDS_A_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010000>;
310 class ADDS_A_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010000>;
311 class ADDS_A_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010000>;
312
313 class ADDS_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010000>;
314 class ADDS_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010000>;
315 class ADDS_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010000>;
316 class ADDS_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010000>;
317
318 class ADDS_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010000>;
319 class ADDS_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010000>;
320 class ADDS_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010000>;
321 class ADDS_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010000>;
322
323 class ADDV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001110>;
324 class ADDV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001110>;
325 class ADDV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001110>;
326 class ADDV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001110>;
327
328 class ADDVI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000110>;
329 class ADDVI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000110>;
330 class ADDVI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000110>;
331 class ADDVI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000110>;
332
333 class AND_V_ENC : MSA_VEC_FMT<0b00000, 0b011110>;
334
335 class ANDI_B_ENC : MSA_I8_FMT<0b00, 0b000000>;
336
337 class ASUB_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010001>;
338 class ASUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010001>;
339 class ASUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010001>;
340 class ASUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010001>;
341
342 class ASUB_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010001>;
343 class ASUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010001>;
344 class ASUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010001>;
345 class ASUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010001>;
346
347 class AVE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010000>;
348 class AVE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010000>;
349 class AVE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010000>;
350 class AVE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010000>;
351
352 class AVE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010000>;
353 class AVE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010000>;
354 class AVE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010000>;
355 class AVE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010000>;
356
357 class AVER_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010000>;
358 class AVER_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010000>;
359 class AVER_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010000>;
360 class AVER_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010000>;
361
362 class AVER_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010000>;
363 class AVER_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010000>;
364 class AVER_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010000>;
365 class AVER_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010000>;
366
367 class BCLR_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001101>;
368 class BCLR_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001101>;
369 class BCLR_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001101>;
370 class BCLR_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001101>;
371
372 class BCLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001001>;
373 class BCLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001001>;
374 class BCLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001001>;
375 class BCLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001001>;
376
377 class BINSL_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001101>;
378 class BINSL_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001101>;
379 class BINSL_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001101>;
380 class BINSL_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001101>;
381
382 class BINSLI_B_ENC : MSA_BIT_B_FMT<0b110, 0b001001>;
383 class BINSLI_H_ENC : MSA_BIT_H_FMT<0b110, 0b001001>;
384 class BINSLI_W_ENC : MSA_BIT_W_FMT<0b110, 0b001001>;
385 class BINSLI_D_ENC : MSA_BIT_D_FMT<0b110, 0b001001>;
386
387 class BINSR_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001101>;
388 class BINSR_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001101>;
389 class BINSR_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001101>;
390 class BINSR_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001101>;
391
392 class BINSRI_B_ENC : MSA_BIT_B_FMT<0b111, 0b001001>;
393 class BINSRI_H_ENC : MSA_BIT_H_FMT<0b111, 0b001001>;
394 class BINSRI_W_ENC : MSA_BIT_W_FMT<0b111, 0b001001>;
395 class BINSRI_D_ENC : MSA_BIT_D_FMT<0b111, 0b001001>;
396
397 class BMNZ_V_ENC : MSA_VEC_FMT<0b00100, 0b011110>;
398
399 class BMNZI_B_ENC : MSA_I8_FMT<0b00, 0b000001>;
400
401 class BMZ_V_ENC : MSA_VEC_FMT<0b00101, 0b011110>;
402
403 class BMZI_B_ENC : MSA_I8_FMT<0b01, 0b000001>;
404
405 class BNEG_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001101>;
406 class BNEG_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001101>;
407 class BNEG_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001101>;
408 class BNEG_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001101>;
409
410 class BNEGI_B_ENC : MSA_BIT_B_FMT<0b101, 0b001001>;
411 class BNEGI_H_ENC : MSA_BIT_H_FMT<0b101, 0b001001>;
412 class BNEGI_W_ENC : MSA_BIT_W_FMT<0b101, 0b001001>;
413 class BNEGI_D_ENC : MSA_BIT_D_FMT<0b101, 0b001001>;
414
415 class BNZ_B_ENC : MSA_I10_FMT<0b000, 0b00, 0b001100>;
416 class BNZ_H_ENC : MSA_I10_FMT<0b000, 0b01, 0b001100>;
417 class BNZ_W_ENC : MSA_I10_FMT<0b000, 0b10, 0b001100>;
418 class BNZ_D_ENC : MSA_I10_FMT<0b000, 0b11, 0b001100>;
419
420 class BNZ_V_ENC : MSA_VEC_FMT<0b01000, 0b011110>;
421
422 class BSEL_V_ENC : MSA_VECS10_FMT<0b00110, 0b011110>;
423
424 class BSELI_B_ENC : MSA_I8_FMT<0b10, 0b000001>;
425
426 class BSET_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001101>;
427 class BSET_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001101>;
428 class BSET_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001101>;
429 class BSET_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001101>;
430
431 class BSETI_B_ENC : MSA_BIT_B_FMT<0b100, 0b001001>;
432 class BSETI_H_ENC : MSA_BIT_H_FMT<0b100, 0b001001>;
433 class BSETI_W_ENC : MSA_BIT_W_FMT<0b100, 0b001001>;
434 class BSETI_D_ENC : MSA_BIT_D_FMT<0b100, 0b001001>;
435
436 class BZ_B_ENC : MSA_I10_FMT<0b001, 0b00, 0b001100>;
437 class BZ_H_ENC : MSA_I10_FMT<0b001, 0b01, 0b001100>;
438 class BZ_W_ENC : MSA_I10_FMT<0b001, 0b10, 0b001100>;
439 class BZ_D_ENC : MSA_I10_FMT<0b001, 0b11, 0b001100>;
440
441 class BZ_V_ENC : MSA_VECS10_FMT<0b01001, 0b011110>;
442
443 class CEQ_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001111>;
444 class CEQ_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001111>;
445 class CEQ_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001111>;
446 class CEQ_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001111>;
447
448 class CEQI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000111>;
449 class CEQI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000111>;
450 class CEQI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000111>;
451 class CEQI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000111>;
452
453 class CFCMSA_ENC : MSA_ELM_FMT<0b0001111110, 0b011001>;
454
455 class CLE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001111>;
456 class CLE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001111>;
457 class CLE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001111>;
458 class CLE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001111>;
459
460 class CLE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001111>;
461 class CLE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001111>;
462 class CLE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001111>;
463 class CLE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001111>;
464
465 class CLEI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000111>;
466 class CLEI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000111>;
467 class CLEI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000111>;
468 class CLEI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000111>;
469
470 class CLEI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000111>;
471 class CLEI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000111>;
472 class CLEI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000111>;
473 class CLEI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000111>;
474
475 class CLT_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001111>;
476 class CLT_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001111>;
477 class CLT_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001111>;
478 class CLT_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001111>;
479
480 class CLT_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001111>;
481 class CLT_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001111>;
482 class CLT_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001111>;
483 class CLT_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001111>;
484
485 class CLTI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000111>;
486 class CLTI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000111>;
487 class CLTI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000111>;
488 class CLTI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000111>;
489
490 class CLTI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000111>;
491 class CLTI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000111>;
492 class CLTI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000111>;
493 class CLTI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000111>;
494
495 class COPY_S_B_ENC : MSA_ELM_B_FMT<0b0010, 0b011001>;
496 class COPY_S_H_ENC : MSA_ELM_H_FMT<0b0010, 0b011001>;
497 class COPY_S_W_ENC : MSA_ELM_W_FMT<0b0010, 0b011001>;
498
499 class COPY_U_B_ENC : MSA_ELM_B_FMT<0b0011, 0b011001>;
500 class COPY_U_H_ENC : MSA_ELM_H_FMT<0b0011, 0b011001>;
501 class COPY_U_W_ENC : MSA_ELM_W_FMT<0b0011, 0b011001>;
502
503 class CTCMSA_ENC : MSA_ELM_FMT<0b0000111110, 0b011001>;
504
505 class DIV_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010010>;
506 class DIV_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010010>;
507 class DIV_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010010>;
508 class DIV_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010010>;
509
510 class DIV_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010010>;
511 class DIV_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010010>;
512 class DIV_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010010>;
513 class DIV_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010010>;
514
515 class DOTP_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010011>;
516 class DOTP_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010011>;
517 class DOTP_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010011>;
518
519 class DOTP_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010011>;
520 class DOTP_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010011>;
521 class DOTP_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010011>;
522
523 class DPADD_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010011>;
524 class DPADD_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010011>;
525 class DPADD_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010011>;
526
527 class DPADD_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010011>;
528 class DPADD_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010011>;
529 class DPADD_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010011>;
530
531 class DPSUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010011>;
532 class DPSUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010011>;
533 class DPSUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010011>;
534
535 class DPSUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010011>;
536 class DPSUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010011>;
537 class DPSUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010011>;
538
539 class FADD_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011011>;
540 class FADD_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011011>;
541
542 class FCAF_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011010>;
543 class FCAF_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011010>;
544
545 class FCEQ_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011010>;
546 class FCEQ_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011010>;
547
548 class FCLASS_W_ENC : MSA_2RF_FMT<0b110010000, 0b0, 0b011110>;
549 class FCLASS_D_ENC : MSA_2RF_FMT<0b110010000, 0b1, 0b011110>;
550
551 class FCLE_W_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011010>;
552 class FCLE_D_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011010>;
553
554 class FCLT_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011010>;
555 class FCLT_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011010>;
556
557 class FCNE_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011100>;
558 class FCNE_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011100>;
559
560 class FCOR_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011100>;
561 class FCOR_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011100>;
562
563 class FCUEQ_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011010>;
564 class FCUEQ_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011010>;
565
566 class FCULE_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011010>;
567 class FCULE_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011010>;
568
569 class FCULT_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011010>;
570 class FCULT_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011010>;
571
572 class FCUN_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011010>;
573 class FCUN_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011010>;
574
575 class FCUNE_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011100>;
576 class FCUNE_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011100>;
577
578 class FDIV_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011011>;
579 class FDIV_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011011>;
580
581 class FEXDO_H_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011011>;
582 class FEXDO_W_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011011>;
583
584 class FEXP2_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011011>;
585 class FEXP2_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011011>;
586
587 class FEXUPL_W_ENC : MSA_2RF_FMT<0b110011000, 0b0, 0b011110>;
588 class FEXUPL_D_ENC : MSA_2RF_FMT<0b110011000, 0b1, 0b011110>;
589
590 class FEXUPR_W_ENC : MSA_2RF_FMT<0b110011001, 0b0, 0b011110>;
591 class FEXUPR_D_ENC : MSA_2RF_FMT<0b110011001, 0b1, 0b011110>;
592
593 class FFINT_S_W_ENC : MSA_2RF_FMT<0b110011110, 0b0, 0b011110>;
594 class FFINT_S_D_ENC : MSA_2RF_FMT<0b110011110, 0b1, 0b011110>;
595
596 class FFINT_U_W_ENC : MSA_2RF_FMT<0b110011111, 0b0, 0b011110>;
597 class FFINT_U_D_ENC : MSA_2RF_FMT<0b110011111, 0b1, 0b011110>;
598
599 class FFQL_W_ENC : MSA_2RF_FMT<0b110011010, 0b0, 0b011110>;
600 class FFQL_D_ENC : MSA_2RF_FMT<0b110011010, 0b1, 0b011110>;
601
602 class FFQR_W_ENC : MSA_2RF_FMT<0b110011011, 0b0, 0b011110>;
603 class FFQR_D_ENC : MSA_2RF_FMT<0b110011011, 0b1, 0b011110>;
604
605 class FILL_B_ENC : MSA_2R_FILL_FMT<0b11000000, 0b00, 0b011110>;
606 class FILL_H_ENC : MSA_2R_FILL_FMT<0b11000000, 0b01, 0b011110>;
607 class FILL_W_ENC : MSA_2R_FILL_FMT<0b11000000, 0b10, 0b011110>;
608
609 class FLOG2_W_ENC : MSA_2RF_FMT<0b110010111, 0b0, 0b011110>;
610 class FLOG2_D_ENC : MSA_2RF_FMT<0b110010111, 0b1, 0b011110>;
611
612 class FMADD_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011011>;
613 class FMADD_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011011>;
614
615 class FMAX_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011011>;
616 class FMAX_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011011>;
617
618 class FMAX_A_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011011>;
619 class FMAX_A_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011011>;
620
621 class FMIN_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011011>;
622 class FMIN_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011011>;
623
624 class FMIN_A_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011011>;
625 class FMIN_A_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011011>;
626
627 class FMSUB_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011011>;
628 class FMSUB_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011011>;
629
630 class FMUL_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011011>;
631 class FMUL_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011011>;
632
633 class FRINT_W_ENC : MSA_2RF_FMT<0b110010110, 0b0, 0b011110>;
634 class FRINT_D_ENC : MSA_2RF_FMT<0b110010110, 0b1, 0b011110>;
635
636 class FRCP_W_ENC : MSA_2RF_FMT<0b110010101, 0b0, 0b011110>;
637 class FRCP_D_ENC : MSA_2RF_FMT<0b110010101, 0b1, 0b011110>;
638
639 class FRSQRT_W_ENC : MSA_2RF_FMT<0b110010100, 0b0, 0b011110>;
640 class FRSQRT_D_ENC : MSA_2RF_FMT<0b110010100, 0b1, 0b011110>;
641
642 class FSAF_W_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011010>;
643 class FSAF_D_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011010>;
644
645 class FSEQ_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011010>;
646 class FSEQ_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011010>;
647
648 class FSLE_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011010>;
649 class FSLE_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011010>;
650
651 class FSLT_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011010>;
652 class FSLT_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011010>;
653
654 class FSNE_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011100>;
655 class FSNE_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011100>;
656
657 class FSOR_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011100>;
658 class FSOR_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011100>;
659
660 class FSQRT_W_ENC : MSA_2RF_FMT<0b110010011, 0b0, 0b011110>;
661 class FSQRT_D_ENC : MSA_2RF_FMT<0b110010011, 0b1, 0b011110>;
662
663 class FSUB_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011011>;
664 class FSUB_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011011>;
665
666 class FSUEQ_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011010>;
667 class FSUEQ_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011010>;
668
669 class FSULE_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011010>;
670 class FSULE_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011010>;
671
672 class FSULT_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011010>;
673 class FSULT_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011010>;
674
675 class FSUN_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011010>;
676 class FSUN_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011010>;
677
678 class FSUNE_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011100>;
679 class FSUNE_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011100>;
680
681 class FTRUNC_S_W_ENC : MSA_2RF_FMT<0b110010001, 0b0, 0b011110>;
682 class FTRUNC_S_D_ENC : MSA_2RF_FMT<0b110010001, 0b1, 0b011110>;
683
684 class FTRUNC_U_W_ENC : MSA_2RF_FMT<0b110010010, 0b0, 0b011110>;
685 class FTRUNC_U_D_ENC : MSA_2RF_FMT<0b110010010, 0b1, 0b011110>;
686
687 class FTINT_S_W_ENC : MSA_2RF_FMT<0b110011100, 0b0, 0b011110>;
688 class FTINT_S_D_ENC : MSA_2RF_FMT<0b110011100, 0b1, 0b011110>;
689
690 class FTINT_U_W_ENC : MSA_2RF_FMT<0b110011101, 0b0, 0b011110>;
691 class FTINT_U_D_ENC : MSA_2RF_FMT<0b110011101, 0b1, 0b011110>;
692
693 class FTQ_H_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011011>;
694 class FTQ_W_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011011>;
695
696 class HADD_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010101>;
697 class HADD_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010101>;
698 class HADD_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010101>;
699
700 class HADD_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010101>;
701 class HADD_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010101>;
702 class HADD_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010101>;
703
704 class HSUB_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010101>;
705 class HSUB_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010101>;
706 class HSUB_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010101>;
707
708 class HSUB_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010101>;
709 class HSUB_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010101>;
710 class HSUB_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010101>;
711
712 class ILVEV_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010100>;
713 class ILVEV_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010100>;
714 class ILVEV_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010100>;
715 class ILVEV_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010100>;
716
717 class ILVL_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010100>;
718 class ILVL_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010100>;
719 class ILVL_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010100>;
720 class ILVL_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010100>;
721
722 class ILVOD_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010100>;
723 class ILVOD_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010100>;
724 class ILVOD_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010100>;
725 class ILVOD_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010100>;
726
727 class ILVR_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010100>;
728 class ILVR_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010100>;
729 class ILVR_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010100>;
730 class ILVR_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010100>;
731
732 class INSERT_B_ENC : MSA_ELM_B_FMT<0b0100, 0b011001>;
733 class INSERT_H_ENC : MSA_ELM_H_FMT<0b0100, 0b011001>;
734 class INSERT_W_ENC : MSA_ELM_W_FMT<0b0100, 0b011001>;
735
736 class INSVE_B_ENC : MSA_ELM_B_FMT<0b0101, 0b011001>;
737 class INSVE_H_ENC : MSA_ELM_H_FMT<0b0101, 0b011001>;
738 class INSVE_W_ENC : MSA_ELM_W_FMT<0b0101, 0b011001>;
739 class INSVE_D_ENC : MSA_ELM_D_FMT<0b0101, 0b011001>;
740
741 class LD_B_ENC   : MSA_I5_FMT<0b110, 0b00, 0b000111>;
742 class LD_H_ENC   : MSA_I5_FMT<0b110, 0b01, 0b000111>;
743 class LD_W_ENC   : MSA_I5_FMT<0b110, 0b10, 0b000111>;
744 class LD_D_ENC   : MSA_I5_FMT<0b110, 0b11, 0b000111>;
745
746 class LDI_B_ENC  : MSA_I10_FMT<0b010, 0b00, 0b001100>;
747 class LDI_H_ENC  : MSA_I10_FMT<0b010, 0b01, 0b001100>;
748 class LDI_W_ENC  : MSA_I10_FMT<0b010, 0b10, 0b001100>;
749 class LDI_D_ENC  : MSA_I10_FMT<0b010, 0b11, 0b001100>;
750
751 class LDX_B_ENC  : MSA_3R_FMT<0b110, 0b00, 0b001111>;
752 class LDX_H_ENC  : MSA_3R_FMT<0b110, 0b01, 0b001111>;
753 class LDX_W_ENC  : MSA_3R_FMT<0b110, 0b10, 0b001111>;
754 class LDX_D_ENC  : MSA_3R_FMT<0b110, 0b11, 0b001111>;
755
756 class MADD_Q_H_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011100>;
757 class MADD_Q_W_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011100>;
758
759 class MADDR_Q_H_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011100>;
760 class MADDR_Q_W_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011100>;
761
762 class MADDV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010010>;
763 class MADDV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010010>;
764 class MADDV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010010>;
765 class MADDV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010010>;
766
767 class MAX_A_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001110>;
768 class MAX_A_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001110>;
769 class MAX_A_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001110>;
770 class MAX_A_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001110>;
771
772 class MAX_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001110>;
773 class MAX_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001110>;
774 class MAX_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001110>;
775 class MAX_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001110>;
776
777 class MAX_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001110>;
778 class MAX_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001110>;
779 class MAX_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001110>;
780 class MAX_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001110>;
781
782 class MAXI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000110>;
783 class MAXI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000110>;
784 class MAXI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000110>;
785 class MAXI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000110>;
786
787 class MAXI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000110>;
788 class MAXI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000110>;
789 class MAXI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000110>;
790 class MAXI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000110>;
791
792 class MIN_A_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001110>;
793 class MIN_A_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001110>;
794 class MIN_A_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001110>;
795 class MIN_A_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001110>;
796
797 class MIN_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001110>;
798 class MIN_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001110>;
799 class MIN_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001110>;
800 class MIN_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001110>;
801
802 class MIN_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001110>;
803 class MIN_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001110>;
804 class MIN_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001110>;
805 class MIN_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001110>;
806
807 class MINI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000110>;
808 class MINI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000110>;
809 class MINI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000110>;
810 class MINI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000110>;
811
812 class MINI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000110>;
813 class MINI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000110>;
814 class MINI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000110>;
815 class MINI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000110>;
816
817 class MOD_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010010>;
818 class MOD_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010010>;
819 class MOD_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010010>;
820 class MOD_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010010>;
821
822 class MOD_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010010>;
823 class MOD_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010010>;
824 class MOD_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010010>;
825 class MOD_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010010>;
826
827 class MOVE_V_ENC : MSA_ELM_FMT<0b0010111110, 0b011001>;
828
829 class MSUB_Q_H_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011100>;
830 class MSUB_Q_W_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011100>;
831
832 class MSUBR_Q_H_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011100>;
833 class MSUBR_Q_W_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011100>;
834
835 class MSUBV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010010>;
836 class MSUBV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010010>;
837 class MSUBV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010010>;
838 class MSUBV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010010>;
839
840 class MUL_Q_H_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011100>;
841 class MUL_Q_W_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011100>;
842
843 class MULR_Q_H_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011100>;
844 class MULR_Q_W_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011100>;
845
846 class MULV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010010>;
847 class MULV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010010>;
848 class MULV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010010>;
849 class MULV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010010>;
850
851 class NLOC_B_ENC : MSA_2R_FMT<0b11000010, 0b00, 0b011110>;
852 class NLOC_H_ENC : MSA_2R_FMT<0b11000010, 0b01, 0b011110>;
853 class NLOC_W_ENC : MSA_2R_FMT<0b11000010, 0b10, 0b011110>;
854 class NLOC_D_ENC : MSA_2R_FMT<0b11000010, 0b11, 0b011110>;
855
856 class NLZC_B_ENC : MSA_2R_FMT<0b11000011, 0b00, 0b011110>;
857 class NLZC_H_ENC : MSA_2R_FMT<0b11000011, 0b01, 0b011110>;
858 class NLZC_W_ENC : MSA_2R_FMT<0b11000011, 0b10, 0b011110>;
859 class NLZC_D_ENC : MSA_2R_FMT<0b11000011, 0b11, 0b011110>;
860
861 class NOR_V_ENC : MSA_VEC_FMT<0b00010, 0b011110>;
862
863 class NORI_B_ENC : MSA_I8_FMT<0b10, 0b000000>;
864
865 class OR_V_ENC : MSA_VEC_FMT<0b00001, 0b011110>;
866
867 class ORI_B_ENC  : MSA_I8_FMT<0b01, 0b000000>;
868
869 class PCKEV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010100>;
870 class PCKEV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010100>;
871 class PCKEV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010100>;
872 class PCKEV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010100>;
873
874 class PCKOD_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010100>;
875 class PCKOD_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010100>;
876 class PCKOD_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010100>;
877 class PCKOD_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010100>;
878
879 class PCNT_B_ENC : MSA_2R_FMT<0b11000001, 0b00, 0b011110>;
880 class PCNT_H_ENC : MSA_2R_FMT<0b11000001, 0b01, 0b011110>;
881 class PCNT_W_ENC : MSA_2R_FMT<0b11000001, 0b10, 0b011110>;
882 class PCNT_D_ENC : MSA_2R_FMT<0b11000001, 0b11, 0b011110>;
883
884 class SAT_S_B_ENC : MSA_BIT_B_FMT<0b000, 0b001010>;
885 class SAT_S_H_ENC : MSA_BIT_H_FMT<0b000, 0b001010>;
886 class SAT_S_W_ENC : MSA_BIT_W_FMT<0b000, 0b001010>;
887 class SAT_S_D_ENC : MSA_BIT_D_FMT<0b000, 0b001010>;
888
889 class SAT_U_B_ENC : MSA_BIT_B_FMT<0b001, 0b001010>;
890 class SAT_U_H_ENC : MSA_BIT_H_FMT<0b001, 0b001010>;
891 class SAT_U_W_ENC : MSA_BIT_W_FMT<0b001, 0b001010>;
892 class SAT_U_D_ENC : MSA_BIT_D_FMT<0b001, 0b001010>;
893
894 class SHF_B_ENC  : MSA_I8_FMT<0b00, 0b000010>;
895 class SHF_H_ENC  : MSA_I8_FMT<0b01, 0b000010>;
896 class SHF_W_ENC  : MSA_I8_FMT<0b10, 0b000010>;
897
898 class SLD_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010100>;
899 class SLD_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010100>;
900 class SLD_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010100>;
901 class SLD_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010100>;
902
903 class SLDI_B_ENC : MSA_ELM_B_FMT<0b0000, 0b011001>;
904 class SLDI_H_ENC : MSA_ELM_H_FMT<0b0000, 0b011001>;
905 class SLDI_W_ENC : MSA_ELM_W_FMT<0b0000, 0b011001>;
906 class SLDI_D_ENC : MSA_ELM_D_FMT<0b0000, 0b011001>;
907
908 class SLL_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001101>;
909 class SLL_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001101>;
910 class SLL_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001101>;
911 class SLL_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001101>;
912
913 class SLLI_B_ENC : MSA_BIT_B_FMT<0b000, 0b001001>;
914 class SLLI_H_ENC : MSA_BIT_H_FMT<0b000, 0b001001>;
915 class SLLI_W_ENC : MSA_BIT_W_FMT<0b000, 0b001001>;
916 class SLLI_D_ENC : MSA_BIT_D_FMT<0b000, 0b001001>;
917
918 class SPLAT_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010100>;
919 class SPLAT_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010100>;
920 class SPLAT_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010100>;
921 class SPLAT_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010100>;
922
923 class SPLATI_B_ENC : MSA_ELM_B_FMT<0b0001, 0b011001>;
924 class SPLATI_H_ENC : MSA_ELM_H_FMT<0b0001, 0b011001>;
925 class SPLATI_W_ENC : MSA_ELM_W_FMT<0b0001, 0b011001>;
926 class SPLATI_D_ENC : MSA_ELM_D_FMT<0b0001, 0b011001>;
927
928 class SRA_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001101>;
929 class SRA_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001101>;
930 class SRA_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001101>;
931 class SRA_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001101>;
932
933 class SRAI_B_ENC : MSA_BIT_B_FMT<0b001, 0b001001>;
934 class SRAI_H_ENC : MSA_BIT_H_FMT<0b001, 0b001001>;
935 class SRAI_W_ENC : MSA_BIT_W_FMT<0b001, 0b001001>;
936 class SRAI_D_ENC : MSA_BIT_D_FMT<0b001, 0b001001>;
937
938 class SRAR_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010101>;
939 class SRAR_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010101>;
940 class SRAR_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010101>;
941 class SRAR_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010101>;
942
943 class SRARI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001010>;
944 class SRARI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001010>;
945 class SRARI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001010>;
946 class SRARI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001010>;
947
948 class SRL_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001101>;
949 class SRL_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001101>;
950 class SRL_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001101>;
951 class SRL_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001101>;
952
953 class SRLI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001001>;
954 class SRLI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001001>;
955 class SRLI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001001>;
956 class SRLI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001001>;
957
958 class SRLR_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010101>;
959 class SRLR_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010101>;
960 class SRLR_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010101>;
961 class SRLR_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010101>;
962
963 class SRLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001010>;
964 class SRLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001010>;
965 class SRLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001010>;
966 class SRLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001010>;
967
968 class ST_B_ENC   : MSA_I5_FMT<0b111, 0b00, 0b000111>;
969 class ST_H_ENC   : MSA_I5_FMT<0b111, 0b01, 0b000111>;
970 class ST_W_ENC   : MSA_I5_FMT<0b111, 0b10, 0b000111>;
971 class ST_D_ENC   : MSA_I5_FMT<0b111, 0b11, 0b000111>;
972
973 class STX_B_ENC  : MSA_3R_FMT<0b111, 0b00, 0b001111>;
974 class STX_H_ENC  : MSA_3R_FMT<0b111, 0b01, 0b001111>;
975 class STX_W_ENC  : MSA_3R_FMT<0b111, 0b10, 0b001111>;
976 class STX_D_ENC  : MSA_3R_FMT<0b111, 0b11, 0b001111>;
977
978 class SUBS_S_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010001>;
979 class SUBS_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010001>;
980 class SUBS_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010001>;
981 class SUBS_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010001>;
982
983 class SUBS_U_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010001>;
984 class SUBS_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010001>;
985 class SUBS_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010001>;
986 class SUBS_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010001>;
987
988 class SUBSUS_U_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010001>;
989 class SUBSUS_U_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010001>;
990 class SUBSUS_U_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010001>;
991 class SUBSUS_U_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010001>;
992
993 class SUBSUU_S_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010001>;
994 class SUBSUU_S_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010001>;
995 class SUBSUU_S_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010001>;
996 class SUBSUU_S_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010001>;
997
998 class SUBV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001110>;
999 class SUBV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001110>;
1000 class SUBV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001110>;
1001 class SUBV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001110>;
1002
1003 class SUBVI_B_ENC : MSA_I5_FMT<0b001, 0b00, 0b000110>;
1004 class SUBVI_H_ENC : MSA_I5_FMT<0b001, 0b01, 0b000110>;
1005 class SUBVI_W_ENC : MSA_I5_FMT<0b001, 0b10, 0b000110>;
1006 class SUBVI_D_ENC : MSA_I5_FMT<0b001, 0b11, 0b000110>;
1007
1008 class VSHF_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010101>;
1009 class VSHF_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010101>;
1010 class VSHF_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010101>;
1011 class VSHF_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010101>;
1012
1013 class XOR_V_ENC : MSA_VEC_FMT<0b00011, 0b011110>;
1014
1015 class XORI_B_ENC : MSA_I8_FMT<0b11, 0b000000>;
1016
1017 // Instruction desc.
1018 class MSA_BIT_B_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1019                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1020                           InstrItinClass itin = NoItinerary> {
1021   dag OutOperandList = (outs RCWD:$wd);
1022   dag InOperandList = (ins RCWS:$ws, uimm3:$u3);
1023   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u3");
1024   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt3:$u3))];
1025   InstrItinClass Itinerary = itin;
1026 }
1027
1028 class MSA_BIT_H_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1029                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1030                           InstrItinClass itin = NoItinerary> {
1031   dag OutOperandList = (outs RCWD:$wd);
1032   dag InOperandList = (ins RCWS:$ws, uimm4:$u4);
1033   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u4");
1034   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt4:$u4))];
1035   InstrItinClass Itinerary = itin;
1036 }
1037
1038 class MSA_BIT_W_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1039                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1040                           InstrItinClass itin = NoItinerary> {
1041   dag OutOperandList = (outs RCWD:$wd);
1042   dag InOperandList = (ins RCWS:$ws, uimm5:$u5);
1043   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u5");
1044   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt5:$u5))];
1045   InstrItinClass Itinerary = itin;
1046 }
1047
1048 class MSA_BIT_D_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1049                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1050                           InstrItinClass itin = NoItinerary> {
1051   dag OutOperandList = (outs RCWD:$wd);
1052   dag InOperandList = (ins RCWS:$ws, uimm6:$u6);
1053   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u6");
1054   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt6:$u6))];
1055   InstrItinClass Itinerary = itin;
1056 }
1057
1058 class MSA_BIT_SPLAT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1059                               SplatComplexPattern SplatImm, RegisterClass RCWD,
1060                               RegisterClass RCWS = RCWD,
1061                               InstrItinClass itin = NoItinerary> {
1062   dag OutOperandList = (outs RCWD:$wd);
1063   dag InOperandList = (ins RCWS:$ws, SplatImm.OpClass:$u);
1064   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u");
1065   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, SplatImm:$u))];
1066   InstrItinClass Itinerary = itin;
1067 }
1068
1069 class MSA_COPY_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1070                          ValueType VecTy, RegisterClass RCD, RegisterClass RCWS,
1071                          InstrItinClass itin = NoItinerary> {
1072   dag OutOperandList = (outs RCD:$rd);
1073   dag InOperandList = (ins RCWS:$ws, uimm4:$n);
1074   string AsmString = !strconcat(instr_asm, "\t$rd, $ws[$n]");
1075   list<dag> Pattern = [(set RCD:$rd, (OpNode (VecTy RCWS:$ws), immZExt4:$n))];
1076   InstrItinClass Itinerary = itin;
1077 }
1078
1079 class MSA_COPY_PSEUDO_BASE<SDPatternOperator OpNode, ValueType VecTy,
1080                            RegisterClass RCD, RegisterClass RCWS> :
1081       MipsPseudo<(outs RCD:$wd), (ins RCWS:$ws, uimm4:$n),
1082                  [(set RCD:$wd, (OpNode (VecTy RCWS:$ws), immZExt4:$n))]> {
1083   bit usesCustomInserter = 1;
1084 }
1085
1086 class MSA_I5_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1087                        SplatComplexPattern SplatImm, RegisterOperand ROWD,
1088                        RegisterOperand ROWS = ROWD,
1089                        InstrItinClass itin = NoItinerary> {
1090   dag OutOperandList = (outs ROWD:$wd);
1091   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$imm);
1092   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $imm");
1093   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, SplatImm:$imm))];
1094   InstrItinClass Itinerary = itin;
1095 }
1096
1097 class MSA_I8_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1098                        SplatComplexPattern SplatImm, RegisterOperand ROWD,
1099                        RegisterOperand ROWS = ROWD,
1100                        InstrItinClass itin = NoItinerary> {
1101   dag OutOperandList = (outs ROWD:$wd);
1102   dag InOperandList = (ins ROWS:$ws, SplatImm.OpClass:$u8);
1103   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1104   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, SplatImm:$u8))];
1105   InstrItinClass Itinerary = itin;
1106 }
1107
1108 // This class is deprecated and will be removed in the next few patches
1109 class MSA_I8_X_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1110                          RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1111                          InstrItinClass itin = NoItinerary> {
1112   dag OutOperandList = (outs ROWD:$wd);
1113   dag InOperandList = (ins ROWS:$ws, uimm8:$u8);
1114   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1115   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, immZExt8:$u8))];
1116   InstrItinClass Itinerary = itin;
1117 }
1118
1119 class MSA_I8_SHF_DESC_BASE<string instr_asm, RegisterOperand ROWD,
1120                            RegisterOperand ROWS = ROWD,
1121                            InstrItinClass itin = NoItinerary> {
1122   dag OutOperandList = (outs ROWD:$wd);
1123   dag InOperandList = (ins ROWS:$ws, uimm8:$u8);
1124   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
1125   list<dag> Pattern = [(set ROWD:$wd, (MipsSHF immZExt8:$u8, ROWS:$ws))];
1126   InstrItinClass Itinerary = itin;
1127 }
1128
1129 class MSA_I10_LDI_DESC_BASE<string instr_asm, RegisterClass RCWD,
1130                             InstrItinClass itin = NoItinerary> {
1131   dag OutOperandList = (outs RCWD:$wd);
1132   dag InOperandList = (ins vsplat_simm10:$i10);
1133   string AsmString = !strconcat(instr_asm, "\t$wd, $i10");
1134   // LDI is matched using custom matching code in MipsSEISelDAGToDAG.cpp
1135   list<dag> Pattern = [];
1136   bit hasSideEffects = 0;
1137   InstrItinClass Itinerary = itin;
1138 }
1139
1140 class MSA_2R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1141                        RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1142                        InstrItinClass itin = NoItinerary> {
1143   dag OutOperandList = (outs ROWD:$wd);
1144   dag InOperandList = (ins ROWS:$ws);
1145   string AsmString = !strconcat(instr_asm, "\t$wd, $ws");
1146   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws))];
1147   InstrItinClass Itinerary = itin;
1148 }
1149
1150 class MSA_2R_FILL_DESC_BASE<string instr_asm, ValueType VT,
1151                             SDPatternOperator OpNode, RegisterOperand ROWD,
1152                             RegisterOperand ROWS = ROWD,
1153                             InstrItinClass itin = NoItinerary> {
1154   dag OutOperandList = (outs ROWD:$wd);
1155   dag InOperandList = (ins ROWS:$rs);
1156   string AsmString = !strconcat(instr_asm, "\t$wd, $rs");
1157   list<dag> Pattern = [(set ROWD:$wd, (VT (OpNode ROWS:$rs)))];
1158   InstrItinClass Itinerary = itin;
1159 }
1160
1161 class MSA_2RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1162                         RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1163                         InstrItinClass itin = NoItinerary> {
1164   dag OutOperandList = (outs ROWD:$wd);
1165   dag InOperandList = (ins ROWS:$ws);
1166   string AsmString = !strconcat(instr_asm, "\t$wd, $ws");
1167   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws))];
1168   InstrItinClass Itinerary = itin;
1169 }
1170
1171 class MSA_3R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1172                        RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1173                        RegisterOperand ROWT = ROWD,
1174                        InstrItinClass itin = NoItinerary> {
1175   dag OutOperandList = (outs ROWD:$wd);
1176   dag InOperandList = (ins ROWS:$ws, ROWT:$wt);
1177   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1178   list<dag> Pattern = [(set ROWD:$wd, (OpNode ROWS:$ws, ROWT:$wt))];
1179   InstrItinClass Itinerary = itin;
1180 }
1181
1182 class MSA_3R_VSHF_DESC_BASE<string instr_asm, RegisterOperand ROWD,
1183                             RegisterOperand ROWS = ROWD,
1184                             RegisterOperand ROWT = ROWD,
1185                             InstrItinClass itin = NoItinerary> {
1186   dag OutOperandList = (outs ROWD:$wd);
1187   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, ROWT:$wt);
1188   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1189   list<dag> Pattern = [(set ROWD:$wd, (MipsVSHF ROWD:$wd_in, ROWS:$ws,
1190                                                 ROWT:$wt))];
1191   string Constraints = "$wd = $wd_in";
1192   InstrItinClass Itinerary = itin;
1193 }
1194
1195 class MSA_3R_4R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1196                           RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1197                           RegisterOperand ROWT = ROWD,
1198                           InstrItinClass itin = NoItinerary> {
1199   dag OutOperandList = (outs ROWD:$wd);
1200   dag InOperandList = (ins ROWD:$wd_in, ROWS:$ws, ROWT:$wt);
1201   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1202   list<dag> Pattern = [(set ROWD:$wd,
1203                        (OpNode ROWD:$wd_in, ROWS:$ws, ROWT:$wt))];
1204   InstrItinClass Itinerary = itin;
1205   string Constraints = "$wd = $wd_in";
1206 }
1207
1208 class MSA_3RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1209                         RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1210                         RegisterOperand ROWT = ROWD,
1211                         InstrItinClass itin = NoItinerary> :
1212   MSA_3R_DESC_BASE<instr_asm, OpNode, ROWD, ROWS, ROWT, itin>;
1213
1214 class MSA_3RF_4RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1215                             RegisterOperand ROWD, RegisterOperand ROWS = ROWD,
1216                             RegisterOperand ROWT = ROWD,
1217                             InstrItinClass itin = NoItinerary> :
1218   MSA_3R_4R_DESC_BASE<instr_asm, OpNode, ROWD, ROWS, ROWT, itin>;
1219
1220 class MSA_CBRANCH_DESC_BASE<string instr_asm, RegisterClass RCWD> {
1221   dag OutOperandList = (outs);
1222   dag InOperandList = (ins RCWD:$wd, brtarget:$offset);
1223   string AsmString = !strconcat(instr_asm, "\t$wd, $offset");
1224   list<dag> Pattern = [];
1225   InstrItinClass Itinerary = IIBranch;
1226   bit isBranch = 1;
1227   bit isTerminator = 1;
1228   bit hasDelaySlot = 1;
1229   list<Register> Defs = [AT];
1230 }
1231
1232 class MSA_INSERT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1233                            RegisterClass RCWD, RegisterClass RCS,
1234                            InstrItinClass itin = NoItinerary> {
1235   dag OutOperandList = (outs RCWD:$wd);
1236   dag InOperandList = (ins RCWD:$wd_in, RCS:$rs, uimm6:$n);
1237   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $rs");
1238   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWD:$wd_in,
1239                                               RCS:$rs,
1240                                               immZExt6:$n))];
1241   InstrItinClass Itinerary = itin;
1242   string Constraints = "$wd = $wd_in";
1243 }
1244
1245 class MSA_INSERT_PSEUDO_BASE<SDPatternOperator OpNode, ValueType Ty,
1246                              RegisterClass RCWD, RegisterClass RCFS> :
1247       MipsPseudo<(outs RCWD:$wd), (ins RCWD:$wd_in, uimm6:$n, RCFS:$fs),
1248                  [(set RCWD:$wd, (OpNode (Ty RCWD:$wd_in), RCFS:$fs,
1249                                         immZExt6:$n))]> {
1250   bit usesCustomInserter = 1;
1251   string Constraints = "$wd = $wd_in";
1252 }
1253
1254 class MSA_INSVE_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1255                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
1256                           InstrItinClass itin = NoItinerary> {
1257   dag OutOperandList = (outs RCWD:$wd);
1258   dag InOperandList = (ins RCWD:$wd_in, uimm6:$n, RCWS:$ws);
1259   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $ws[0]");
1260   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWD:$wd_in,
1261                                               immZExt6:$n,
1262                                               RCWS:$ws))];
1263   InstrItinClass Itinerary = itin;
1264   string Constraints = "$wd = $wd_in";
1265 }
1266
1267 class MSA_VEC_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1268                         RegisterClass RCWD, RegisterClass RCWS = RCWD,
1269                         RegisterClass RCWT = RCWD,
1270                         InstrItinClass itin = NoItinerary> {
1271   dag OutOperandList = (outs RCWD:$wd);
1272   dag InOperandList = (ins RCWS:$ws, RCWT:$wt);
1273   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
1274   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, RCWT:$wt))];
1275   InstrItinClass Itinerary = itin;
1276 }
1277
1278 class MSA_ELM_SPLAT_DESC_BASE<string instr_asm, SplatComplexPattern SplatImm,
1279                               RegisterClass RCWD,
1280                               RegisterClass RCWS = RCWD,
1281                               InstrItinClass itin = NoItinerary> {
1282   dag OutOperandList = (outs RCWD:$wd);
1283   dag InOperandList = (ins RCWS:$ws, SplatImm.OpClass:$u3);
1284   string AsmString = !strconcat(instr_asm, "\t$wd, $ws[$u3]");
1285   list<dag> Pattern = [(set RCWD:$wd, (MipsVSHF SplatImm:$u3, RCWS:$ws,
1286                                                 RCWS:$ws))];
1287   InstrItinClass Itinerary = itin;
1288 }
1289
1290 class MSA_VEC_PSEUDO_BASE<SDPatternOperator OpNode, RegisterClass RCWD,
1291                           RegisterClass RCWS = RCWD,
1292                           RegisterClass RCWT = RCWD> :
1293       MipsPseudo<(outs RCWD:$wd), (ins RCWS:$ws, RCWT:$wt),
1294                  [(set RCWD:$wd, (OpNode RCWS:$ws, RCWT:$wt))]>;
1295
1296 class ADD_A_B_DESC : MSA_3R_DESC_BASE<"add_a.b", int_mips_add_a_b, MSA128BOpnd>,
1297                      IsCommutable;
1298 class ADD_A_H_DESC : MSA_3R_DESC_BASE<"add_a.h", int_mips_add_a_h, MSA128HOpnd>,
1299                      IsCommutable;
1300 class ADD_A_W_DESC : MSA_3R_DESC_BASE<"add_a.w", int_mips_add_a_w, MSA128WOpnd>,
1301                      IsCommutable;
1302 class ADD_A_D_DESC : MSA_3R_DESC_BASE<"add_a.d", int_mips_add_a_d, MSA128DOpnd>,
1303                      IsCommutable;
1304
1305 class ADDS_A_B_DESC : MSA_3R_DESC_BASE<"adds_a.b", int_mips_adds_a_b,
1306                                        MSA128BOpnd>, IsCommutable;
1307 class ADDS_A_H_DESC : MSA_3R_DESC_BASE<"adds_a.h", int_mips_adds_a_h,
1308                                        MSA128HOpnd>, IsCommutable;
1309 class ADDS_A_W_DESC : MSA_3R_DESC_BASE<"adds_a.w", int_mips_adds_a_w,
1310                                        MSA128WOpnd>, IsCommutable;
1311 class ADDS_A_D_DESC : MSA_3R_DESC_BASE<"adds_a.d", int_mips_adds_a_d,
1312                                        MSA128DOpnd>, IsCommutable;
1313
1314 class ADDS_S_B_DESC : MSA_3R_DESC_BASE<"adds_s.b", int_mips_adds_s_b,
1315                                        MSA128BOpnd>, IsCommutable;
1316 class ADDS_S_H_DESC : MSA_3R_DESC_BASE<"adds_s.h", int_mips_adds_s_h,
1317                                        MSA128HOpnd>, IsCommutable;
1318 class ADDS_S_W_DESC : MSA_3R_DESC_BASE<"adds_s.w", int_mips_adds_s_w,
1319                                        MSA128WOpnd>, IsCommutable;
1320 class ADDS_S_D_DESC : MSA_3R_DESC_BASE<"adds_s.d", int_mips_adds_s_d,
1321                                        MSA128DOpnd>, IsCommutable;
1322
1323 class ADDS_U_B_DESC : MSA_3R_DESC_BASE<"adds_u.b", int_mips_adds_u_b,
1324                                        MSA128BOpnd>, IsCommutable;
1325 class ADDS_U_H_DESC : MSA_3R_DESC_BASE<"adds_u.h", int_mips_adds_u_h,
1326                                        MSA128HOpnd>, IsCommutable;
1327 class ADDS_U_W_DESC : MSA_3R_DESC_BASE<"adds_u.w", int_mips_adds_u_w,
1328                                        MSA128WOpnd>, IsCommutable;
1329 class ADDS_U_D_DESC : MSA_3R_DESC_BASE<"adds_u.d", int_mips_adds_u_d,
1330                                        MSA128DOpnd>, IsCommutable;
1331
1332 class ADDV_B_DESC : MSA_3R_DESC_BASE<"addv.b", add, MSA128BOpnd>, IsCommutable;
1333 class ADDV_H_DESC : MSA_3R_DESC_BASE<"addv.h", add, MSA128HOpnd>, IsCommutable;
1334 class ADDV_W_DESC : MSA_3R_DESC_BASE<"addv.w", add, MSA128WOpnd>, IsCommutable;
1335 class ADDV_D_DESC : MSA_3R_DESC_BASE<"addv.d", add, MSA128DOpnd>, IsCommutable;
1336
1337 class ADDVI_B_DESC : MSA_I5_DESC_BASE<"addvi.b", add, vsplati8_uimm5,
1338                                       MSA128BOpnd>;
1339 class ADDVI_H_DESC : MSA_I5_DESC_BASE<"addvi.h", add, vsplati16_uimm5,
1340                                       MSA128HOpnd>;
1341 class ADDVI_W_DESC : MSA_I5_DESC_BASE<"addvi.w", add, vsplati32_uimm5,
1342                                       MSA128WOpnd>;
1343 class ADDVI_D_DESC : MSA_I5_DESC_BASE<"addvi.d", add, vsplati64_uimm5,
1344                                       MSA128DOpnd>;
1345
1346 class AND_V_DESC : MSA_VEC_DESC_BASE<"and.v", and, MSA128B>;
1347 class AND_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128H>;
1348 class AND_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128W>;
1349 class AND_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<and, MSA128D>;
1350
1351 class ANDI_B_DESC : MSA_I8_DESC_BASE<"andi.b", and, vsplati8_uimm8,
1352                                      MSA128BOpnd>;
1353
1354 class ASUB_S_B_DESC : MSA_3R_DESC_BASE<"asub_s.b", int_mips_asub_s_b,
1355                                        MSA128BOpnd>;
1356 class ASUB_S_H_DESC : MSA_3R_DESC_BASE<"asub_s.h", int_mips_asub_s_h,
1357                                        MSA128HOpnd>;
1358 class ASUB_S_W_DESC : MSA_3R_DESC_BASE<"asub_s.w", int_mips_asub_s_w,
1359                                        MSA128WOpnd>;
1360 class ASUB_S_D_DESC : MSA_3R_DESC_BASE<"asub_s.d", int_mips_asub_s_d,
1361                                        MSA128DOpnd>;
1362
1363 class ASUB_U_B_DESC : MSA_3R_DESC_BASE<"asub_u.b", int_mips_asub_u_b,
1364                                        MSA128BOpnd>;
1365 class ASUB_U_H_DESC : MSA_3R_DESC_BASE<"asub_u.h", int_mips_asub_u_h,
1366                                        MSA128HOpnd>;
1367 class ASUB_U_W_DESC : MSA_3R_DESC_BASE<"asub_u.w", int_mips_asub_u_w,
1368                                        MSA128WOpnd>;
1369 class ASUB_U_D_DESC : MSA_3R_DESC_BASE<"asub_u.d", int_mips_asub_u_d,
1370                                        MSA128DOpnd>;
1371
1372 class AVE_S_B_DESC : MSA_3R_DESC_BASE<"ave_s.b", int_mips_ave_s_b, MSA128BOpnd>,
1373                      IsCommutable;
1374 class AVE_S_H_DESC : MSA_3R_DESC_BASE<"ave_s.h", int_mips_ave_s_h, MSA128HOpnd>,
1375                      IsCommutable;
1376 class AVE_S_W_DESC : MSA_3R_DESC_BASE<"ave_s.w", int_mips_ave_s_w, MSA128WOpnd>,
1377                      IsCommutable;
1378 class AVE_S_D_DESC : MSA_3R_DESC_BASE<"ave_s.d", int_mips_ave_s_d, MSA128DOpnd>,
1379                      IsCommutable;
1380
1381 class AVE_U_B_DESC : MSA_3R_DESC_BASE<"ave_u.b", int_mips_ave_u_b, MSA128BOpnd>,
1382                      IsCommutable;
1383 class AVE_U_H_DESC : MSA_3R_DESC_BASE<"ave_u.h", int_mips_ave_u_h, MSA128HOpnd>,
1384                      IsCommutable;
1385 class AVE_U_W_DESC : MSA_3R_DESC_BASE<"ave_u.w", int_mips_ave_u_w, MSA128WOpnd>,
1386                      IsCommutable;
1387 class AVE_U_D_DESC : MSA_3R_DESC_BASE<"ave_u.d", int_mips_ave_u_d, MSA128DOpnd>,
1388                      IsCommutable;
1389
1390 class AVER_S_B_DESC : MSA_3R_DESC_BASE<"aver_s.b", int_mips_aver_s_b,
1391                                        MSA128BOpnd>, IsCommutable;
1392 class AVER_S_H_DESC : MSA_3R_DESC_BASE<"aver_s.h", int_mips_aver_s_h,
1393                                        MSA128HOpnd>, IsCommutable;
1394 class AVER_S_W_DESC : MSA_3R_DESC_BASE<"aver_s.w", int_mips_aver_s_w,
1395                                        MSA128WOpnd>, IsCommutable;
1396 class AVER_S_D_DESC : MSA_3R_DESC_BASE<"aver_s.d", int_mips_aver_s_d,
1397                                        MSA128DOpnd>, IsCommutable;
1398
1399 class AVER_U_B_DESC : MSA_3R_DESC_BASE<"aver_u.b", int_mips_aver_u_b,
1400                                        MSA128BOpnd>, IsCommutable;
1401 class AVER_U_H_DESC : MSA_3R_DESC_BASE<"aver_u.h", int_mips_aver_u_h,
1402                                        MSA128HOpnd>, IsCommutable;
1403 class AVER_U_W_DESC : MSA_3R_DESC_BASE<"aver_u.w", int_mips_aver_u_w,
1404                                        MSA128WOpnd>, IsCommutable;
1405 class AVER_U_D_DESC : MSA_3R_DESC_BASE<"aver_u.d", int_mips_aver_u_d,
1406                                        MSA128DOpnd>, IsCommutable;
1407
1408 class BCLR_B_DESC : MSA_3R_DESC_BASE<"bclr.b", int_mips_bclr_b, MSA128BOpnd>;
1409 class BCLR_H_DESC : MSA_3R_DESC_BASE<"bclr.h", int_mips_bclr_h, MSA128HOpnd>;
1410 class BCLR_W_DESC : MSA_3R_DESC_BASE<"bclr.w", int_mips_bclr_w, MSA128WOpnd>;
1411 class BCLR_D_DESC : MSA_3R_DESC_BASE<"bclr.d", int_mips_bclr_d, MSA128DOpnd>;
1412
1413 class BCLRI_B_DESC : MSA_BIT_B_DESC_BASE<"bclri.b", int_mips_bclri_b, MSA128B>;
1414 class BCLRI_H_DESC : MSA_BIT_H_DESC_BASE<"bclri.h", int_mips_bclri_h, MSA128H>;
1415 class BCLRI_W_DESC : MSA_BIT_W_DESC_BASE<"bclri.w", int_mips_bclri_w, MSA128W>;
1416 class BCLRI_D_DESC : MSA_BIT_D_DESC_BASE<"bclri.d", int_mips_bclri_d, MSA128D>;
1417
1418 class BINSL_B_DESC : MSA_3R_DESC_BASE<"binsl.b", int_mips_binsl_b, MSA128BOpnd>;
1419 class BINSL_H_DESC : MSA_3R_DESC_BASE<"binsl.h", int_mips_binsl_h, MSA128HOpnd>;
1420 class BINSL_W_DESC : MSA_3R_DESC_BASE<"binsl.w", int_mips_binsl_w, MSA128WOpnd>;
1421 class BINSL_D_DESC : MSA_3R_DESC_BASE<"binsl.d", int_mips_binsl_d, MSA128DOpnd>;
1422
1423 class BINSLI_B_DESC : MSA_BIT_B_DESC_BASE<"binsli.b", int_mips_binsli_b,
1424                                           MSA128B>;
1425 class BINSLI_H_DESC : MSA_BIT_H_DESC_BASE<"binsli.h", int_mips_binsli_h,
1426                                           MSA128H>;
1427 class BINSLI_W_DESC : MSA_BIT_W_DESC_BASE<"binsli.w", int_mips_binsli_w,
1428                                           MSA128W>;
1429 class BINSLI_D_DESC : MSA_BIT_D_DESC_BASE<"binsli.d", int_mips_binsli_d,
1430                                           MSA128D>;
1431
1432 class BINSR_B_DESC : MSA_3R_DESC_BASE<"binsr.b", int_mips_binsr_b, MSA128BOpnd>;
1433 class BINSR_H_DESC : MSA_3R_DESC_BASE<"binsr.h", int_mips_binsr_h, MSA128HOpnd>;
1434 class BINSR_W_DESC : MSA_3R_DESC_BASE<"binsr.w", int_mips_binsr_w, MSA128WOpnd>;
1435 class BINSR_D_DESC : MSA_3R_DESC_BASE<"binsr.d", int_mips_binsr_d, MSA128DOpnd>;
1436
1437 class BINSRI_B_DESC : MSA_BIT_B_DESC_BASE<"binsri.b", int_mips_binsri_b,
1438                                           MSA128B>;
1439 class BINSRI_H_DESC : MSA_BIT_H_DESC_BASE<"binsri.h", int_mips_binsri_h,
1440                                           MSA128H>;
1441 class BINSRI_W_DESC : MSA_BIT_W_DESC_BASE<"binsri.w", int_mips_binsri_w,
1442                                           MSA128W>;
1443 class BINSRI_D_DESC : MSA_BIT_D_DESC_BASE<"binsri.d", int_mips_binsri_d,
1444                                           MSA128D>;
1445
1446 class BMNZ_V_DESC : MSA_VEC_DESC_BASE<"bmnz.v", int_mips_bmnz_v, MSA128B>;
1447
1448 class BMNZI_B_DESC : MSA_I8_X_DESC_BASE<"bmnzi.b", int_mips_bmnzi_b,
1449                                         MSA128BOpnd>;
1450
1451 class BMZ_V_DESC : MSA_VEC_DESC_BASE<"bmz.v", int_mips_bmz_v, MSA128B>;
1452
1453 class BMZI_B_DESC : MSA_I8_X_DESC_BASE<"bmzi.b", int_mips_bmzi_b, MSA128BOpnd>;
1454
1455 class BNEG_B_DESC : MSA_3R_DESC_BASE<"bneg.b", int_mips_bneg_b, MSA128BOpnd>;
1456 class BNEG_H_DESC : MSA_3R_DESC_BASE<"bneg.h", int_mips_bneg_h, MSA128HOpnd>;
1457 class BNEG_W_DESC : MSA_3R_DESC_BASE<"bneg.w", int_mips_bneg_w, MSA128WOpnd>;
1458 class BNEG_D_DESC : MSA_3R_DESC_BASE<"bneg.d", int_mips_bneg_d, MSA128DOpnd>;
1459
1460 class BNEGI_B_DESC : MSA_BIT_B_DESC_BASE<"bnegi.b", int_mips_bnegi_b, MSA128B>;
1461 class BNEGI_H_DESC : MSA_BIT_H_DESC_BASE<"bnegi.h", int_mips_bnegi_h, MSA128H>;
1462 class BNEGI_W_DESC : MSA_BIT_W_DESC_BASE<"bnegi.w", int_mips_bnegi_w, MSA128W>;
1463 class BNEGI_D_DESC : MSA_BIT_D_DESC_BASE<"bnegi.d", int_mips_bnegi_d, MSA128D>;
1464
1465 class BNZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bnz.b", MSA128B>;
1466 class BNZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bnz.h", MSA128H>;
1467 class BNZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bnz.w", MSA128W>;
1468 class BNZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bnz.d", MSA128D>;
1469
1470 class BNZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bnz.v", MSA128B>;
1471
1472 class BSEL_V_DESC {
1473   dag OutOperandList = (outs MSA128B:$wd);
1474   dag InOperandList = (ins MSA128B:$wd_in, MSA128B:$ws, MSA128B:$wt);
1475   string AsmString = "bsel.v\t$wd, $ws, $wt";
1476   list<dag> Pattern = [(set MSA128B:$wd, (vselect MSA128B:$wd_in, MSA128B:$ws,
1477                                                   MSA128B:$wt))];
1478   InstrItinClass Itinerary = NoItinerary;
1479   string Constraints = "$wd = $wd_in";
1480 }
1481
1482 class BSELI_B_DESC {
1483   dag OutOperandList = (outs MSA128BOpnd:$wd);
1484   dag InOperandList = (ins MSA128BOpnd:$wd_in, MSA128BOpnd:$ws,
1485                            vsplat_uimm8:$u8);
1486   string AsmString = "bseli.b\t$wd, $ws, $u8";
1487   list<dag> Pattern = [(set MSA128BOpnd:$wd, (vselect MSA128BOpnd:$wd_in,
1488                                                       MSA128BOpnd:$ws,
1489                                                       vsplati8_uimm8:$u8))];
1490   InstrItinClass Itinerary = NoItinerary;
1491   string Constraints = "$wd = $wd_in";
1492 }
1493
1494 class BSET_B_DESC : MSA_3R_DESC_BASE<"bset.b", int_mips_bset_b, MSA128BOpnd>;
1495 class BSET_H_DESC : MSA_3R_DESC_BASE<"bset.h", int_mips_bset_h, MSA128HOpnd>;
1496 class BSET_W_DESC : MSA_3R_DESC_BASE<"bset.w", int_mips_bset_w, MSA128WOpnd>;
1497 class BSET_D_DESC : MSA_3R_DESC_BASE<"bset.d", int_mips_bset_d, MSA128DOpnd>;
1498
1499 class BSETI_B_DESC : MSA_BIT_B_DESC_BASE<"bseti.b", int_mips_bseti_b, MSA128B>;
1500 class BSETI_H_DESC : MSA_BIT_H_DESC_BASE<"bseti.h", int_mips_bseti_h, MSA128H>;
1501 class BSETI_W_DESC : MSA_BIT_W_DESC_BASE<"bseti.w", int_mips_bseti_w, MSA128W>;
1502 class BSETI_D_DESC : MSA_BIT_D_DESC_BASE<"bseti.d", int_mips_bseti_d, MSA128D>;
1503
1504 class BZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bz.b", MSA128B>;
1505 class BZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bz.h", MSA128H>;
1506 class BZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bz.w", MSA128W>;
1507 class BZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bz.d", MSA128D>;
1508
1509 class BZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bz.v", MSA128B>;
1510
1511 class CEQ_B_DESC : MSA_3R_DESC_BASE<"ceq.b", vseteq_v16i8, MSA128BOpnd>,
1512                    IsCommutable;
1513 class CEQ_H_DESC : MSA_3R_DESC_BASE<"ceq.h", vseteq_v8i16, MSA128HOpnd>,
1514                    IsCommutable;
1515 class CEQ_W_DESC : MSA_3R_DESC_BASE<"ceq.w", vseteq_v4i32, MSA128WOpnd>,
1516                    IsCommutable;
1517 class CEQ_D_DESC : MSA_3R_DESC_BASE<"ceq.d", vseteq_v2i64, MSA128DOpnd>,
1518                    IsCommutable;
1519
1520 class CEQI_B_DESC : MSA_I5_DESC_BASE<"ceqi.b", vseteq_v16i8, vsplati8_simm5,
1521                                      MSA128BOpnd>;
1522 class CEQI_H_DESC : MSA_I5_DESC_BASE<"ceqi.h", vseteq_v8i16, vsplati16_simm5,
1523                                      MSA128HOpnd>;
1524 class CEQI_W_DESC : MSA_I5_DESC_BASE<"ceqi.w", vseteq_v4i32, vsplati32_simm5,
1525                                      MSA128WOpnd>;
1526 class CEQI_D_DESC : MSA_I5_DESC_BASE<"ceqi.d", vseteq_v2i64, vsplati64_simm5,
1527                                      MSA128DOpnd>;
1528
1529 class CFCMSA_DESC {
1530   dag OutOperandList = (outs GPR32:$rd);
1531   dag InOperandList = (ins MSACtrl:$cs);
1532   string AsmString = "cfcmsa\t$rd, $cs";
1533   InstrItinClass Itinerary = NoItinerary;
1534   bit hasSideEffects = 1;
1535 }
1536
1537 class CLE_S_B_DESC : MSA_3R_DESC_BASE<"cle_s.b", vsetle_v16i8, MSA128BOpnd>;
1538 class CLE_S_H_DESC : MSA_3R_DESC_BASE<"cle_s.h", vsetle_v8i16, MSA128HOpnd>;
1539 class CLE_S_W_DESC : MSA_3R_DESC_BASE<"cle_s.w", vsetle_v4i32, MSA128WOpnd>;
1540 class CLE_S_D_DESC : MSA_3R_DESC_BASE<"cle_s.d", vsetle_v2i64, MSA128DOpnd>;
1541
1542 class CLE_U_B_DESC : MSA_3R_DESC_BASE<"cle_u.b", vsetule_v16i8, MSA128BOpnd>;
1543 class CLE_U_H_DESC : MSA_3R_DESC_BASE<"cle_u.h", vsetule_v8i16, MSA128HOpnd>;
1544 class CLE_U_W_DESC : MSA_3R_DESC_BASE<"cle_u.w", vsetule_v4i32, MSA128WOpnd>;
1545 class CLE_U_D_DESC : MSA_3R_DESC_BASE<"cle_u.d", vsetule_v2i64, MSA128DOpnd>;
1546
1547 class CLEI_S_B_DESC : MSA_I5_DESC_BASE<"clei_s.b", vsetle_v16i8,
1548                                        vsplati8_simm5,  MSA128BOpnd>;
1549 class CLEI_S_H_DESC : MSA_I5_DESC_BASE<"clei_s.h", vsetle_v8i16,
1550                                        vsplati16_simm5, MSA128HOpnd>;
1551 class CLEI_S_W_DESC : MSA_I5_DESC_BASE<"clei_s.w", vsetle_v4i32,
1552                                        vsplati32_simm5, MSA128WOpnd>;
1553 class CLEI_S_D_DESC : MSA_I5_DESC_BASE<"clei_s.d", vsetle_v2i64,
1554                                        vsplati64_simm5, MSA128DOpnd>;
1555
1556 class CLEI_U_B_DESC : MSA_I5_DESC_BASE<"clei_u.b", vsetule_v16i8,
1557                                        vsplati8_uimm5,  MSA128BOpnd>;
1558 class CLEI_U_H_DESC : MSA_I5_DESC_BASE<"clei_u.h", vsetule_v8i16,
1559                                        vsplati16_uimm5, MSA128HOpnd>;
1560 class CLEI_U_W_DESC : MSA_I5_DESC_BASE<"clei_u.w", vsetule_v4i32,
1561                                        vsplati32_uimm5, MSA128WOpnd>;
1562 class CLEI_U_D_DESC : MSA_I5_DESC_BASE<"clei_u.d", vsetule_v2i64,
1563                                        vsplati64_uimm5, MSA128DOpnd>;
1564
1565 class CLT_S_B_DESC : MSA_3R_DESC_BASE<"clt_s.b", vsetlt_v16i8, MSA128BOpnd>;
1566 class CLT_S_H_DESC : MSA_3R_DESC_BASE<"clt_s.h", vsetlt_v8i16, MSA128HOpnd>;
1567 class CLT_S_W_DESC : MSA_3R_DESC_BASE<"clt_s.w", vsetlt_v4i32, MSA128WOpnd>;
1568 class CLT_S_D_DESC : MSA_3R_DESC_BASE<"clt_s.d", vsetlt_v2i64, MSA128DOpnd>;
1569
1570 class CLT_U_B_DESC : MSA_3R_DESC_BASE<"clt_u.b", vsetult_v16i8, MSA128BOpnd>;
1571 class CLT_U_H_DESC : MSA_3R_DESC_BASE<"clt_u.h", vsetult_v8i16, MSA128HOpnd>;
1572 class CLT_U_W_DESC : MSA_3R_DESC_BASE<"clt_u.w", vsetult_v4i32, MSA128WOpnd>;
1573 class CLT_U_D_DESC : MSA_3R_DESC_BASE<"clt_u.d", vsetult_v2i64, MSA128DOpnd>;
1574
1575 class CLTI_S_B_DESC : MSA_I5_DESC_BASE<"clti_s.b", vsetlt_v16i8,
1576                                        vsplati8_simm5, MSA128BOpnd>;
1577 class CLTI_S_H_DESC : MSA_I5_DESC_BASE<"clti_s.h", vsetlt_v8i16,
1578                                        vsplati16_simm5, MSA128HOpnd>;
1579 class CLTI_S_W_DESC : MSA_I5_DESC_BASE<"clti_s.w", vsetlt_v4i32,
1580                                        vsplati32_simm5, MSA128WOpnd>;
1581 class CLTI_S_D_DESC : MSA_I5_DESC_BASE<"clti_s.d", vsetlt_v2i64,
1582                                        vsplati64_simm5, MSA128DOpnd>;
1583
1584 class CLTI_U_B_DESC : MSA_I5_DESC_BASE<"clti_u.b", vsetult_v16i8,
1585                                        vsplati8_uimm5, MSA128BOpnd>;
1586 class CLTI_U_H_DESC : MSA_I5_DESC_BASE<"clti_u.h", vsetult_v8i16,
1587                                        vsplati16_uimm5, MSA128HOpnd>;
1588 class CLTI_U_W_DESC : MSA_I5_DESC_BASE<"clti_u.w", vsetult_v4i32,
1589                                        vsplati32_uimm5, MSA128WOpnd>;
1590 class CLTI_U_D_DESC : MSA_I5_DESC_BASE<"clti_u.d", vsetult_v2i64,
1591                                        vsplati64_uimm5, MSA128DOpnd>;
1592
1593 class COPY_S_B_DESC : MSA_COPY_DESC_BASE<"copy_s.b", vextract_sext_i8,  v16i8,
1594                                          GPR32, MSA128B>;
1595 class COPY_S_H_DESC : MSA_COPY_DESC_BASE<"copy_s.h", vextract_sext_i16, v8i16,
1596                                          GPR32, MSA128H>;
1597 class COPY_S_W_DESC : MSA_COPY_DESC_BASE<"copy_s.w", vextract_sext_i32, v4i32,
1598                                          GPR32, MSA128W>;
1599
1600 class COPY_U_B_DESC : MSA_COPY_DESC_BASE<"copy_u.b", vextract_zext_i8,  v16i8,
1601                                          GPR32, MSA128B>;
1602 class COPY_U_H_DESC : MSA_COPY_DESC_BASE<"copy_u.h", vextract_zext_i16, v8i16,
1603                                          GPR32, MSA128H>;
1604 class COPY_U_W_DESC : MSA_COPY_DESC_BASE<"copy_u.w", vextract_zext_i32, v4i32,
1605                                          GPR32, MSA128W>;
1606
1607 class COPY_FW_PSEUDO_DESC : MSA_COPY_PSEUDO_BASE<vector_extract, v4f32, FGR32,
1608                                                  MSA128W>;
1609 class COPY_FD_PSEUDO_DESC : MSA_COPY_PSEUDO_BASE<vector_extract, v2f64, FGR64,
1610                                                  MSA128D>;
1611
1612 class CTCMSA_DESC {
1613   dag OutOperandList = (outs);
1614   dag InOperandList = (ins MSACtrl:$cd, GPR32:$rs);
1615   string AsmString = "ctcmsa\t$cd, $rs";
1616   InstrItinClass Itinerary = NoItinerary;
1617   bit hasSideEffects = 1;
1618 }
1619
1620 class DIV_S_B_DESC : MSA_3R_DESC_BASE<"div_s.b", sdiv, MSA128BOpnd>;
1621 class DIV_S_H_DESC : MSA_3R_DESC_BASE<"div_s.h", sdiv, MSA128HOpnd>;
1622 class DIV_S_W_DESC : MSA_3R_DESC_BASE<"div_s.w", sdiv, MSA128WOpnd>;
1623 class DIV_S_D_DESC : MSA_3R_DESC_BASE<"div_s.d", sdiv, MSA128DOpnd>;
1624
1625 class DIV_U_B_DESC : MSA_3R_DESC_BASE<"div_u.b", udiv, MSA128BOpnd>;
1626 class DIV_U_H_DESC : MSA_3R_DESC_BASE<"div_u.h", udiv, MSA128HOpnd>;
1627 class DIV_U_W_DESC : MSA_3R_DESC_BASE<"div_u.w", udiv, MSA128WOpnd>;
1628 class DIV_U_D_DESC : MSA_3R_DESC_BASE<"div_u.d", udiv, MSA128DOpnd>;
1629
1630 class DOTP_S_H_DESC : MSA_3R_DESC_BASE<"dotp_s.h", int_mips_dotp_s_h,
1631                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>,
1632                       IsCommutable;
1633 class DOTP_S_W_DESC : MSA_3R_DESC_BASE<"dotp_s.w", int_mips_dotp_s_w,
1634                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>,
1635                       IsCommutable;
1636 class DOTP_S_D_DESC : MSA_3R_DESC_BASE<"dotp_s.d", int_mips_dotp_s_d,
1637                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>,
1638                       IsCommutable;
1639
1640 class DOTP_U_H_DESC : MSA_3R_DESC_BASE<"dotp_u.h", int_mips_dotp_u_h,
1641                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>,
1642                       IsCommutable;
1643 class DOTP_U_W_DESC : MSA_3R_DESC_BASE<"dotp_u.w", int_mips_dotp_u_w,
1644                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>,
1645                       IsCommutable;
1646 class DOTP_U_D_DESC : MSA_3R_DESC_BASE<"dotp_u.d", int_mips_dotp_u_d,
1647                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>,
1648                       IsCommutable;
1649
1650 class DPADD_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.h", int_mips_dpadd_s_h,
1651                                            MSA128HOpnd, MSA128BOpnd,
1652                                            MSA128BOpnd>, IsCommutable;
1653 class DPADD_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.w", int_mips_dpadd_s_w,
1654                                            MSA128WOpnd, MSA128HOpnd,
1655                                            MSA128HOpnd>, IsCommutable;
1656 class DPADD_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.d", int_mips_dpadd_s_d,
1657                                            MSA128DOpnd, MSA128WOpnd,
1658                                            MSA128WOpnd>, IsCommutable;
1659
1660 class DPADD_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.h", int_mips_dpadd_u_h,
1661                                            MSA128HOpnd, MSA128BOpnd,
1662                                            MSA128BOpnd>, IsCommutable;
1663 class DPADD_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.w", int_mips_dpadd_u_w,
1664                                            MSA128WOpnd, MSA128HOpnd,
1665                                            MSA128HOpnd>, IsCommutable;
1666 class DPADD_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.d", int_mips_dpadd_u_d,
1667                                            MSA128DOpnd, MSA128WOpnd,
1668                                            MSA128WOpnd>, IsCommutable;
1669
1670 class DPSUB_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.h", int_mips_dpsub_s_h,
1671                                            MSA128HOpnd, MSA128BOpnd,
1672                                            MSA128BOpnd>;
1673 class DPSUB_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.w", int_mips_dpsub_s_w,
1674                                            MSA128WOpnd, MSA128HOpnd,
1675                                            MSA128HOpnd>;
1676 class DPSUB_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.d", int_mips_dpsub_s_d,
1677                                            MSA128DOpnd, MSA128WOpnd,
1678                                            MSA128WOpnd>;
1679
1680 class DPSUB_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.h", int_mips_dpsub_u_h,
1681                                            MSA128HOpnd, MSA128BOpnd,
1682                                            MSA128BOpnd>;
1683 class DPSUB_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.w", int_mips_dpsub_u_w,
1684                                            MSA128WOpnd, MSA128HOpnd,
1685                                            MSA128HOpnd>;
1686 class DPSUB_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.d", int_mips_dpsub_u_d,
1687                                            MSA128DOpnd, MSA128WOpnd,
1688                                            MSA128WOpnd>;
1689
1690 class FADD_W_DESC : MSA_3RF_DESC_BASE<"fadd.w", fadd, MSA128WOpnd>,
1691                     IsCommutable;
1692 class FADD_D_DESC : MSA_3RF_DESC_BASE<"fadd.d", fadd, MSA128DOpnd>,
1693                     IsCommutable;
1694
1695 class FCAF_W_DESC : MSA_3RF_DESC_BASE<"fcaf.w", int_mips_fcaf_w, MSA128WOpnd>,
1696                     IsCommutable;
1697 class FCAF_D_DESC : MSA_3RF_DESC_BASE<"fcaf.d", int_mips_fcaf_d, MSA128DOpnd>,
1698                     IsCommutable;
1699
1700 class FCEQ_W_DESC : MSA_3RF_DESC_BASE<"fceq.w", vfsetoeq_v4f32, MSA128WOpnd>,
1701                     IsCommutable;
1702 class FCEQ_D_DESC : MSA_3RF_DESC_BASE<"fceq.d", vfsetoeq_v2f64, MSA128DOpnd>,
1703                     IsCommutable;
1704
1705 class FCLASS_W_DESC : MSA_2RF_DESC_BASE<"fclass.w", int_mips_fclass_w,
1706                                         MSA128WOpnd>;
1707 class FCLASS_D_DESC : MSA_2RF_DESC_BASE<"fclass.d", int_mips_fclass_d,
1708                                         MSA128DOpnd>;
1709
1710 class FCLE_W_DESC : MSA_3RF_DESC_BASE<"fcle.w", vfsetole_v4f32, MSA128WOpnd>;
1711 class FCLE_D_DESC : MSA_3RF_DESC_BASE<"fcle.d", vfsetole_v2f64, MSA128DOpnd>;
1712
1713 class FCLT_W_DESC : MSA_3RF_DESC_BASE<"fclt.w", vfsetolt_v4f32, MSA128WOpnd>;
1714 class FCLT_D_DESC : MSA_3RF_DESC_BASE<"fclt.d", vfsetolt_v2f64, MSA128DOpnd>;
1715
1716 class FCNE_W_DESC : MSA_3RF_DESC_BASE<"fcne.w", vfsetone_v4f32, MSA128WOpnd>,
1717                     IsCommutable;
1718 class FCNE_D_DESC : MSA_3RF_DESC_BASE<"fcne.d", vfsetone_v2f64, MSA128DOpnd>,
1719                     IsCommutable;
1720
1721 class FCOR_W_DESC : MSA_3RF_DESC_BASE<"fcor.w", vfsetord_v4f32, MSA128WOpnd>,
1722                     IsCommutable;
1723 class FCOR_D_DESC : MSA_3RF_DESC_BASE<"fcor.d", vfsetord_v2f64, MSA128DOpnd>,
1724                     IsCommutable;
1725
1726 class FCUEQ_W_DESC : MSA_3RF_DESC_BASE<"fcueq.w", vfsetueq_v4f32, MSA128WOpnd>,
1727                      IsCommutable;
1728 class FCUEQ_D_DESC : MSA_3RF_DESC_BASE<"fcueq.d", vfsetueq_v2f64, MSA128DOpnd>,
1729                      IsCommutable;
1730
1731 class FCULE_W_DESC : MSA_3RF_DESC_BASE<"fcule.w", vfsetule_v4f32, MSA128WOpnd>,
1732                      IsCommutable;
1733 class FCULE_D_DESC : MSA_3RF_DESC_BASE<"fcule.d", vfsetule_v2f64, MSA128DOpnd>,
1734                      IsCommutable;
1735
1736 class FCULT_W_DESC : MSA_3RF_DESC_BASE<"fcult.w", vfsetult_v4f32, MSA128WOpnd>,
1737                      IsCommutable;
1738 class FCULT_D_DESC : MSA_3RF_DESC_BASE<"fcult.d", vfsetult_v2f64, MSA128DOpnd>,
1739                      IsCommutable;
1740
1741 class FCUN_W_DESC : MSA_3RF_DESC_BASE<"fcun.w", vfsetun_v4f32, MSA128WOpnd>,
1742                     IsCommutable;
1743 class FCUN_D_DESC : MSA_3RF_DESC_BASE<"fcun.d", vfsetun_v2f64, MSA128DOpnd>,
1744                     IsCommutable;
1745
1746 class FCUNE_W_DESC : MSA_3RF_DESC_BASE<"fcune.w", vfsetune_v4f32, MSA128WOpnd>,
1747                      IsCommutable;
1748 class FCUNE_D_DESC : MSA_3RF_DESC_BASE<"fcune.d", vfsetune_v2f64, MSA128DOpnd>,
1749                      IsCommutable;
1750
1751 class FDIV_W_DESC : MSA_3RF_DESC_BASE<"fdiv.w", fdiv, MSA128WOpnd>;
1752 class FDIV_D_DESC : MSA_3RF_DESC_BASE<"fdiv.d", fdiv, MSA128DOpnd>;
1753
1754 class FEXDO_H_DESC : MSA_3RF_DESC_BASE<"fexdo.h", int_mips_fexdo_h,
1755                                        MSA128HOpnd, MSA128WOpnd, MSA128WOpnd>;
1756 class FEXDO_W_DESC : MSA_3RF_DESC_BASE<"fexdo.w", int_mips_fexdo_w,
1757                                        MSA128WOpnd, MSA128DOpnd, MSA128DOpnd>;
1758
1759 class FEXP2_W_DESC : MSA_3RF_DESC_BASE<"fexp2.w", int_mips_fexp2_w,
1760                                        MSA128WOpnd>;
1761 class FEXP2_D_DESC : MSA_3RF_DESC_BASE<"fexp2.d", int_mips_fexp2_d,
1762                                        MSA128DOpnd>;
1763
1764 class FEXUPL_W_DESC : MSA_2RF_DESC_BASE<"fexupl.w", int_mips_fexupl_w,
1765                                         MSA128WOpnd, MSA128HOpnd>;
1766 class FEXUPL_D_DESC : MSA_2RF_DESC_BASE<"fexupl.d", int_mips_fexupl_d,
1767                                         MSA128DOpnd, MSA128WOpnd>;
1768
1769 class FEXUPR_W_DESC : MSA_2RF_DESC_BASE<"fexupr.w", int_mips_fexupr_w,
1770                                         MSA128WOpnd, MSA128HOpnd>;
1771 class FEXUPR_D_DESC : MSA_2RF_DESC_BASE<"fexupr.d", int_mips_fexupr_d,
1772                                         MSA128DOpnd, MSA128WOpnd>;
1773
1774 class FFINT_S_W_DESC : MSA_2RF_DESC_BASE<"ffint_s.w", sint_to_fp, MSA128WOpnd>;
1775 class FFINT_S_D_DESC : MSA_2RF_DESC_BASE<"ffint_s.d", sint_to_fp, MSA128DOpnd>;
1776
1777 class FFINT_U_W_DESC : MSA_2RF_DESC_BASE<"ffint_u.w", uint_to_fp, MSA128WOpnd>;
1778 class FFINT_U_D_DESC : MSA_2RF_DESC_BASE<"ffint_u.d", uint_to_fp, MSA128DOpnd>;
1779
1780 class FFQL_W_DESC : MSA_2RF_DESC_BASE<"ffql.w", int_mips_ffql_w,
1781                                       MSA128WOpnd, MSA128HOpnd>;
1782 class FFQL_D_DESC : MSA_2RF_DESC_BASE<"ffql.d", int_mips_ffql_d,
1783                                       MSA128DOpnd, MSA128WOpnd>;
1784
1785 class FFQR_W_DESC : MSA_2RF_DESC_BASE<"ffqr.w", int_mips_ffqr_w,
1786                                       MSA128WOpnd, MSA128HOpnd>;
1787 class FFQR_D_DESC : MSA_2RF_DESC_BASE<"ffqr.d", int_mips_ffqr_d,
1788                                       MSA128DOpnd, MSA128WOpnd>;
1789
1790 class FILL_B_DESC : MSA_2R_FILL_DESC_BASE<"fill.b", v16i8, vsplati8,
1791                                           MSA128BOpnd, GPR32Opnd>;
1792 class FILL_H_DESC : MSA_2R_FILL_DESC_BASE<"fill.h", v8i16, vsplati16,
1793                                           MSA128HOpnd, GPR32Opnd>;
1794 class FILL_W_DESC : MSA_2R_FILL_DESC_BASE<"fill.w", v4i32, vsplati32,
1795                                           MSA128WOpnd, GPR32Opnd>;
1796
1797 class FLOG2_W_DESC : MSA_2RF_DESC_BASE<"flog2.w", flog2, MSA128WOpnd>;
1798 class FLOG2_D_DESC : MSA_2RF_DESC_BASE<"flog2.d", flog2, MSA128DOpnd>;
1799
1800 class FMADD_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.w", int_mips_fmadd_w,
1801                                            MSA128WOpnd>;
1802 class FMADD_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.d", int_mips_fmadd_d,
1803                                            MSA128DOpnd>;
1804
1805 class FMAX_W_DESC : MSA_3RF_DESC_BASE<"fmax.w", int_mips_fmax_w, MSA128WOpnd>;
1806 class FMAX_D_DESC : MSA_3RF_DESC_BASE<"fmax.d", int_mips_fmax_d, MSA128DOpnd>;
1807
1808 class FMAX_A_W_DESC : MSA_3RF_DESC_BASE<"fmax_a.w", int_mips_fmax_a_w,
1809                                         MSA128WOpnd>;
1810 class FMAX_A_D_DESC : MSA_3RF_DESC_BASE<"fmax_a.d", int_mips_fmax_a_d,
1811                                         MSA128DOpnd>;
1812
1813 class FMIN_W_DESC : MSA_3RF_DESC_BASE<"fmin.w", int_mips_fmin_w, MSA128WOpnd>;
1814 class FMIN_D_DESC : MSA_3RF_DESC_BASE<"fmin.d", int_mips_fmin_d, MSA128DOpnd>;
1815
1816 class FMIN_A_W_DESC : MSA_3RF_DESC_BASE<"fmin_a.w", int_mips_fmin_a_w,
1817                                         MSA128WOpnd>;
1818 class FMIN_A_D_DESC : MSA_3RF_DESC_BASE<"fmin_a.d", int_mips_fmin_a_d,
1819                                         MSA128DOpnd>;
1820
1821 class FMSUB_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.w", int_mips_fmsub_w,
1822                                            MSA128WOpnd>;
1823 class FMSUB_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.d", int_mips_fmsub_d,
1824                                            MSA128DOpnd>;
1825
1826 class FMUL_W_DESC : MSA_3RF_DESC_BASE<"fmul.w", fmul, MSA128WOpnd>;
1827 class FMUL_D_DESC : MSA_3RF_DESC_BASE<"fmul.d", fmul, MSA128DOpnd>;
1828
1829 class FRINT_W_DESC : MSA_2RF_DESC_BASE<"frint.w", frint, MSA128WOpnd>;
1830 class FRINT_D_DESC : MSA_2RF_DESC_BASE<"frint.d", frint, MSA128DOpnd>;
1831
1832 class FRCP_W_DESC : MSA_2RF_DESC_BASE<"frcp.w", int_mips_frcp_w, MSA128WOpnd>;
1833 class FRCP_D_DESC : MSA_2RF_DESC_BASE<"frcp.d", int_mips_frcp_d, MSA128DOpnd>;
1834
1835 class FRSQRT_W_DESC : MSA_2RF_DESC_BASE<"frsqrt.w", int_mips_frsqrt_w,
1836                                         MSA128WOpnd>;
1837 class FRSQRT_D_DESC : MSA_2RF_DESC_BASE<"frsqrt.d", int_mips_frsqrt_d,
1838                                         MSA128DOpnd>;
1839
1840 class FSAF_W_DESC : MSA_3RF_DESC_BASE<"fsaf.w", int_mips_fsaf_w, MSA128WOpnd>;
1841 class FSAF_D_DESC : MSA_3RF_DESC_BASE<"fsaf.d", int_mips_fsaf_d, MSA128DOpnd>;
1842
1843 class FSEQ_W_DESC : MSA_3RF_DESC_BASE<"fseq.w", int_mips_fseq_w, MSA128WOpnd>;
1844 class FSEQ_D_DESC : MSA_3RF_DESC_BASE<"fseq.d", int_mips_fseq_d, MSA128DOpnd>;
1845
1846 class FSLE_W_DESC : MSA_3RF_DESC_BASE<"fsle.w", int_mips_fsle_w, MSA128WOpnd>;
1847 class FSLE_D_DESC : MSA_3RF_DESC_BASE<"fsle.d", int_mips_fsle_d, MSA128DOpnd>;
1848
1849 class FSLT_W_DESC : MSA_3RF_DESC_BASE<"fslt.w", int_mips_fslt_w, MSA128WOpnd>;
1850 class FSLT_D_DESC : MSA_3RF_DESC_BASE<"fslt.d", int_mips_fslt_d, MSA128DOpnd>;
1851
1852 class FSNE_W_DESC : MSA_3RF_DESC_BASE<"fsne.w", int_mips_fsne_w, MSA128WOpnd>;
1853 class FSNE_D_DESC : MSA_3RF_DESC_BASE<"fsne.d", int_mips_fsne_d, MSA128DOpnd>;
1854
1855 class FSOR_W_DESC : MSA_3RF_DESC_BASE<"fsor.w", int_mips_fsor_w, MSA128WOpnd>;
1856 class FSOR_D_DESC : MSA_3RF_DESC_BASE<"fsor.d", int_mips_fsor_d, MSA128DOpnd>;
1857
1858 class FSQRT_W_DESC : MSA_2RF_DESC_BASE<"fsqrt.w", fsqrt, MSA128WOpnd>;
1859 class FSQRT_D_DESC : MSA_2RF_DESC_BASE<"fsqrt.d", fsqrt, MSA128DOpnd>;
1860
1861 class FSUB_W_DESC : MSA_3RF_DESC_BASE<"fsub.w", fsub, MSA128WOpnd>;
1862 class FSUB_D_DESC : MSA_3RF_DESC_BASE<"fsub.d", fsub, MSA128DOpnd>;
1863
1864 class FSUEQ_W_DESC : MSA_3RF_DESC_BASE<"fsueq.w", int_mips_fsueq_w,
1865                                        MSA128WOpnd>;
1866 class FSUEQ_D_DESC : MSA_3RF_DESC_BASE<"fsueq.d", int_mips_fsueq_d,
1867                                        MSA128DOpnd>;
1868
1869 class FSULE_W_DESC : MSA_3RF_DESC_BASE<"fsule.w", int_mips_fsule_w,
1870                                        MSA128WOpnd>;
1871 class FSULE_D_DESC : MSA_3RF_DESC_BASE<"fsule.d", int_mips_fsule_d,
1872                                        MSA128DOpnd>;
1873
1874 class FSULT_W_DESC : MSA_3RF_DESC_BASE<"fsult.w", int_mips_fsult_w,
1875                                        MSA128WOpnd>;
1876 class FSULT_D_DESC : MSA_3RF_DESC_BASE<"fsult.d", int_mips_fsult_d,
1877                                        MSA128DOpnd>;
1878
1879 class FSUN_W_DESC : MSA_3RF_DESC_BASE<"fsun.w", int_mips_fsun_w,
1880                                       MSA128WOpnd>;
1881 class FSUN_D_DESC : MSA_3RF_DESC_BASE<"fsun.d", int_mips_fsun_d,
1882                                       MSA128DOpnd>;
1883
1884 class FSUNE_W_DESC : MSA_3RF_DESC_BASE<"fsune.w", int_mips_fsune_w,
1885                                        MSA128WOpnd>;
1886 class FSUNE_D_DESC : MSA_3RF_DESC_BASE<"fsune.d", int_mips_fsune_d,
1887                                        MSA128DOpnd>;
1888
1889 class FTRUNC_S_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.w", fp_to_sint,
1890                                           MSA128WOpnd>;
1891 class FTRUNC_S_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.d", fp_to_sint,
1892                                           MSA128DOpnd>;
1893
1894 class FTRUNC_U_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.w", fp_to_uint,
1895                                           MSA128WOpnd>;
1896 class FTRUNC_U_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.d", fp_to_uint,
1897                                           MSA128DOpnd>;
1898
1899 class FTINT_S_W_DESC : MSA_2RF_DESC_BASE<"ftint_s.w", int_mips_ftint_s_w,
1900                                          MSA128WOpnd>;
1901 class FTINT_S_D_DESC : MSA_2RF_DESC_BASE<"ftint_s.d", int_mips_ftint_s_d,
1902                                          MSA128DOpnd>;
1903
1904 class FTINT_U_W_DESC : MSA_2RF_DESC_BASE<"ftint_u.w", int_mips_ftint_u_w,
1905                                          MSA128WOpnd>;
1906 class FTINT_U_D_DESC : MSA_2RF_DESC_BASE<"ftint_u.d", int_mips_ftint_u_d,
1907                                          MSA128DOpnd>;
1908
1909 class FTQ_H_DESC : MSA_3RF_DESC_BASE<"ftq.h", int_mips_ftq_h,
1910                                      MSA128HOpnd, MSA128WOpnd, MSA128WOpnd>;
1911 class FTQ_W_DESC : MSA_3RF_DESC_BASE<"ftq.w", int_mips_ftq_w,
1912                                      MSA128WOpnd, MSA128DOpnd, MSA128DOpnd>;
1913
1914 class HADD_S_H_DESC : MSA_3R_DESC_BASE<"hadd_s.h", int_mips_hadd_s_h,
1915                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
1916 class HADD_S_W_DESC : MSA_3R_DESC_BASE<"hadd_s.w", int_mips_hadd_s_w,
1917                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
1918 class HADD_S_D_DESC : MSA_3R_DESC_BASE<"hadd_s.d", int_mips_hadd_s_d,
1919                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
1920
1921 class HADD_U_H_DESC : MSA_3R_DESC_BASE<"hadd_u.h", int_mips_hadd_u_h,
1922                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
1923 class HADD_U_W_DESC : MSA_3R_DESC_BASE<"hadd_u.w", int_mips_hadd_u_w,
1924                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
1925 class HADD_U_D_DESC : MSA_3R_DESC_BASE<"hadd_u.d", int_mips_hadd_u_d,
1926                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
1927
1928 class HSUB_S_H_DESC : MSA_3R_DESC_BASE<"hsub_s.h", int_mips_hsub_s_h,
1929                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
1930 class HSUB_S_W_DESC : MSA_3R_DESC_BASE<"hsub_s.w", int_mips_hsub_s_w,
1931                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
1932 class HSUB_S_D_DESC : MSA_3R_DESC_BASE<"hsub_s.d", int_mips_hsub_s_d,
1933                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
1934
1935 class HSUB_U_H_DESC : MSA_3R_DESC_BASE<"hsub_u.h", int_mips_hsub_u_h,
1936                                        MSA128HOpnd, MSA128BOpnd, MSA128BOpnd>;
1937 class HSUB_U_W_DESC : MSA_3R_DESC_BASE<"hsub_u.w", int_mips_hsub_u_w,
1938                                        MSA128WOpnd, MSA128HOpnd, MSA128HOpnd>;
1939 class HSUB_U_D_DESC : MSA_3R_DESC_BASE<"hsub_u.d", int_mips_hsub_u_d,
1940                                        MSA128DOpnd, MSA128WOpnd, MSA128WOpnd>;
1941
1942 class ILVEV_B_DESC : MSA_3R_DESC_BASE<"ilvev.b", MipsILVEV, MSA128BOpnd>;
1943 class ILVEV_H_DESC : MSA_3R_DESC_BASE<"ilvev.h", MipsILVEV, MSA128HOpnd>;
1944 class ILVEV_W_DESC : MSA_3R_DESC_BASE<"ilvev.w", MipsILVEV, MSA128WOpnd>;
1945 class ILVEV_D_DESC : MSA_3R_DESC_BASE<"ilvev.d", MipsILVEV, MSA128DOpnd>;
1946
1947 class ILVL_B_DESC : MSA_3R_DESC_BASE<"ilvl.b", MipsILVL, MSA128BOpnd>;
1948 class ILVL_H_DESC : MSA_3R_DESC_BASE<"ilvl.h", MipsILVL, MSA128HOpnd>;
1949 class ILVL_W_DESC : MSA_3R_DESC_BASE<"ilvl.w", MipsILVL, MSA128WOpnd>;
1950 class ILVL_D_DESC : MSA_3R_DESC_BASE<"ilvl.d", MipsILVL, MSA128DOpnd>;
1951
1952 class ILVOD_B_DESC : MSA_3R_DESC_BASE<"ilvod.b", MipsILVOD, MSA128BOpnd>;
1953 class ILVOD_H_DESC : MSA_3R_DESC_BASE<"ilvod.h", MipsILVOD, MSA128HOpnd>;
1954 class ILVOD_W_DESC : MSA_3R_DESC_BASE<"ilvod.w", MipsILVOD, MSA128WOpnd>;
1955 class ILVOD_D_DESC : MSA_3R_DESC_BASE<"ilvod.d", MipsILVOD, MSA128DOpnd>;
1956
1957 class ILVR_B_DESC : MSA_3R_DESC_BASE<"ilvr.b", MipsILVR, MSA128BOpnd>;
1958 class ILVR_H_DESC : MSA_3R_DESC_BASE<"ilvr.h", MipsILVR, MSA128HOpnd>;
1959 class ILVR_W_DESC : MSA_3R_DESC_BASE<"ilvr.w", MipsILVR, MSA128WOpnd>;
1960 class ILVR_D_DESC : MSA_3R_DESC_BASE<"ilvr.d", MipsILVR, MSA128DOpnd>;
1961
1962 class INSERT_B_DESC : MSA_INSERT_DESC_BASE<"insert.b", vinsert_v16i8, MSA128B,
1963                                            GPR32>;
1964 class INSERT_H_DESC : MSA_INSERT_DESC_BASE<"insert.h", vinsert_v8i16, MSA128H,
1965                                            GPR32>;
1966 class INSERT_W_DESC : MSA_INSERT_DESC_BASE<"insert.w", vinsert_v4i32, MSA128W,
1967                                            GPR32>;
1968
1969 class INSERT_FW_PSEUDO_DESC : MSA_INSERT_PSEUDO_BASE<vector_insert, v4f32,
1970                                                      MSA128W, FGR32>;
1971 class INSERT_FD_PSEUDO_DESC : MSA_INSERT_PSEUDO_BASE<vector_insert, v2f64,
1972                                                      MSA128D, FGR64>;
1973
1974 class INSVE_B_DESC : MSA_INSVE_DESC_BASE<"insve.b", int_mips_insve_b, MSA128B>;
1975 class INSVE_H_DESC : MSA_INSVE_DESC_BASE<"insve.h", int_mips_insve_h, MSA128H>;
1976 class INSVE_W_DESC : MSA_INSVE_DESC_BASE<"insve.w", int_mips_insve_w, MSA128W>;
1977 class INSVE_D_DESC : MSA_INSVE_DESC_BASE<"insve.d", int_mips_insve_d, MSA128D>;
1978
1979 class LD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1980                    ValueType TyNode, RegisterClass RCWD, Operand MemOpnd = mem,
1981                    ComplexPattern Addr = addrRegImm,
1982                    InstrItinClass itin = NoItinerary> {
1983   dag OutOperandList = (outs RCWD:$wd);
1984   dag InOperandList = (ins MemOpnd:$addr);
1985   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1986   list<dag> Pattern = [(set RCWD:$wd, (TyNode (OpNode Addr:$addr)))];
1987   InstrItinClass Itinerary = itin;
1988 }
1989
1990 class LD_B_DESC : LD_DESC_BASE<"ld.b", load, v16i8, MSA128B>;
1991 class LD_H_DESC : LD_DESC_BASE<"ld.h", load, v8i16, MSA128H>;
1992 class LD_W_DESC : LD_DESC_BASE<"ld.w", load, v4i32, MSA128W>;
1993 class LD_D_DESC : LD_DESC_BASE<"ld.d", load, v2i64, MSA128D>;
1994
1995 class LDI_B_DESC : MSA_I10_LDI_DESC_BASE<"ldi.b", MSA128B>;
1996 class LDI_H_DESC : MSA_I10_LDI_DESC_BASE<"ldi.h", MSA128H>;
1997 class LDI_W_DESC : MSA_I10_LDI_DESC_BASE<"ldi.w", MSA128W>;
1998 class LDI_D_DESC : MSA_I10_LDI_DESC_BASE<"ldi.d", MSA128D>;
1999
2000 class LDX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2001                     ValueType TyNode, RegisterClass RCWD,
2002                     Operand MemOpnd = mem, ComplexPattern Addr = addrRegReg,
2003                     InstrItinClass itin = NoItinerary> {
2004   dag OutOperandList = (outs RCWD:$wd);
2005   dag InOperandList = (ins MemOpnd:$addr);
2006   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2007   list<dag> Pattern = [(set RCWD:$wd, (TyNode (OpNode Addr:$addr)))];
2008   InstrItinClass Itinerary = itin;
2009 }
2010
2011 class LDX_B_DESC : LDX_DESC_BASE<"ldx.b", load, v16i8, MSA128B>;
2012 class LDX_H_DESC : LDX_DESC_BASE<"ldx.h", load, v8i16, MSA128H>;
2013 class LDX_W_DESC : LDX_DESC_BASE<"ldx.w", load, v4i32, MSA128W>;
2014 class LDX_D_DESC : LDX_DESC_BASE<"ldx.d", load, v2i64, MSA128D>;
2015
2016 class MADD_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.h", int_mips_madd_q_h,
2017                                             MSA128HOpnd>;
2018 class MADD_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.w", int_mips_madd_q_w,
2019                                             MSA128WOpnd>;
2020
2021 class MADDR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.h", int_mips_maddr_q_h,
2022                                              MSA128HOpnd>;
2023 class MADDR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.w", int_mips_maddr_q_w,
2024                                              MSA128WOpnd>;
2025
2026 class MADDV_B_DESC : MSA_3R_4R_DESC_BASE<"maddv.b", int_mips_maddv_b,
2027                                          MSA128BOpnd>;
2028 class MADDV_H_DESC : MSA_3R_4R_DESC_BASE<"maddv.h", int_mips_maddv_h,
2029                                          MSA128HOpnd>;
2030 class MADDV_W_DESC : MSA_3R_4R_DESC_BASE<"maddv.w", int_mips_maddv_w,
2031                                          MSA128WOpnd>;
2032 class MADDV_D_DESC : MSA_3R_4R_DESC_BASE<"maddv.d", int_mips_maddv_d,
2033                                          MSA128DOpnd>;
2034
2035 class MAX_A_B_DESC : MSA_3R_DESC_BASE<"max_a.b", int_mips_max_a_b, MSA128BOpnd>;
2036 class MAX_A_H_DESC : MSA_3R_DESC_BASE<"max_a.h", int_mips_max_a_h, MSA128HOpnd>;
2037 class MAX_A_W_DESC : MSA_3R_DESC_BASE<"max_a.w", int_mips_max_a_w, MSA128WOpnd>;
2038 class MAX_A_D_DESC : MSA_3R_DESC_BASE<"max_a.d", int_mips_max_a_d, MSA128DOpnd>;
2039
2040 class MAX_S_B_DESC : MSA_3R_DESC_BASE<"max_s.b", MipsVSMax, MSA128BOpnd>;
2041 class MAX_S_H_DESC : MSA_3R_DESC_BASE<"max_s.h", MipsVSMax, MSA128HOpnd>;
2042 class MAX_S_W_DESC : MSA_3R_DESC_BASE<"max_s.w", MipsVSMax, MSA128WOpnd>;
2043 class MAX_S_D_DESC : MSA_3R_DESC_BASE<"max_s.d", MipsVSMax, MSA128DOpnd>;
2044
2045 class MAX_U_B_DESC : MSA_3R_DESC_BASE<"max_u.b", MipsVUMax, MSA128BOpnd>;
2046 class MAX_U_H_DESC : MSA_3R_DESC_BASE<"max_u.h", MipsVUMax, MSA128HOpnd>;
2047 class MAX_U_W_DESC : MSA_3R_DESC_BASE<"max_u.w", MipsVUMax, MSA128WOpnd>;
2048 class MAX_U_D_DESC : MSA_3R_DESC_BASE<"max_u.d", MipsVUMax, MSA128DOpnd>;
2049
2050 class MAXI_S_B_DESC : MSA_I5_DESC_BASE<"maxi_s.b", MipsVSMax, vsplati8_simm5,
2051                                        MSA128BOpnd>;
2052 class MAXI_S_H_DESC : MSA_I5_DESC_BASE<"maxi_s.h", MipsVSMax, vsplati16_simm5,
2053                                        MSA128HOpnd>;
2054 class MAXI_S_W_DESC : MSA_I5_DESC_BASE<"maxi_s.w", MipsVSMax, vsplati32_simm5,
2055                                        MSA128WOpnd>;
2056 class MAXI_S_D_DESC : MSA_I5_DESC_BASE<"maxi_s.d", MipsVSMax, vsplati64_simm5,
2057                                        MSA128DOpnd>;
2058
2059 class MAXI_U_B_DESC : MSA_I5_DESC_BASE<"maxi_u.b", MipsVUMax, vsplati8_uimm5,
2060                                        MSA128BOpnd>;
2061 class MAXI_U_H_DESC : MSA_I5_DESC_BASE<"maxi_u.h", MipsVUMax, vsplati16_uimm5,
2062                                        MSA128HOpnd>;
2063 class MAXI_U_W_DESC : MSA_I5_DESC_BASE<"maxi_u.w", MipsVUMax, vsplati32_uimm5,
2064                                        MSA128WOpnd>;
2065 class MAXI_U_D_DESC : MSA_I5_DESC_BASE<"maxi_u.d", MipsVUMax, vsplati64_uimm5,
2066                                        MSA128DOpnd>;
2067
2068 class MIN_A_B_DESC : MSA_3R_DESC_BASE<"min_a.b", int_mips_min_a_b, MSA128BOpnd>;
2069 class MIN_A_H_DESC : MSA_3R_DESC_BASE<"min_a.h", int_mips_min_a_h, MSA128HOpnd>;
2070 class MIN_A_W_DESC : MSA_3R_DESC_BASE<"min_a.w", int_mips_min_a_w, MSA128WOpnd>;
2071 class MIN_A_D_DESC : MSA_3R_DESC_BASE<"min_a.d", int_mips_min_a_d, MSA128DOpnd>;
2072
2073 class MIN_S_B_DESC : MSA_3R_DESC_BASE<"min_s.b", MipsVSMin, MSA128BOpnd>;
2074 class MIN_S_H_DESC : MSA_3R_DESC_BASE<"min_s.h", MipsVSMin, MSA128HOpnd>;
2075 class MIN_S_W_DESC : MSA_3R_DESC_BASE<"min_s.w", MipsVSMin, MSA128WOpnd>;
2076 class MIN_S_D_DESC : MSA_3R_DESC_BASE<"min_s.d", MipsVSMin, MSA128DOpnd>;
2077
2078 class MIN_U_B_DESC : MSA_3R_DESC_BASE<"min_u.b", MipsVUMin, MSA128BOpnd>;
2079 class MIN_U_H_DESC : MSA_3R_DESC_BASE<"min_u.h", MipsVUMin, MSA128HOpnd>;
2080 class MIN_U_W_DESC : MSA_3R_DESC_BASE<"min_u.w", MipsVUMin, MSA128WOpnd>;
2081 class MIN_U_D_DESC : MSA_3R_DESC_BASE<"min_u.d", MipsVUMin, MSA128DOpnd>;
2082
2083 class MINI_S_B_DESC : MSA_I5_DESC_BASE<"mini_s.b", MipsVSMin, vsplati8_simm5,
2084                                        MSA128BOpnd>;
2085 class MINI_S_H_DESC : MSA_I5_DESC_BASE<"mini_s.h", MipsVSMin, vsplati16_simm5,
2086                                        MSA128HOpnd>;
2087 class MINI_S_W_DESC : MSA_I5_DESC_BASE<"mini_s.w", MipsVSMin, vsplati32_simm5,
2088                                        MSA128WOpnd>;
2089 class MINI_S_D_DESC : MSA_I5_DESC_BASE<"mini_s.d", MipsVSMin, vsplati64_simm5,
2090                                        MSA128DOpnd>;
2091
2092 class MINI_U_B_DESC : MSA_I5_DESC_BASE<"mini_u.b", MipsVUMin, vsplati8_uimm5,
2093                                        MSA128BOpnd>;
2094 class MINI_U_H_DESC : MSA_I5_DESC_BASE<"mini_u.h", MipsVUMin, vsplati16_uimm5,
2095                                        MSA128HOpnd>;
2096 class MINI_U_W_DESC : MSA_I5_DESC_BASE<"mini_u.w", MipsVUMin, vsplati32_uimm5,
2097                                        MSA128WOpnd>;
2098 class MINI_U_D_DESC : MSA_I5_DESC_BASE<"mini_u.d", MipsVUMin, vsplati64_uimm5,
2099                                        MSA128DOpnd>;
2100
2101 class MOD_S_B_DESC : MSA_3R_DESC_BASE<"mod_s.b", srem, MSA128BOpnd>;
2102 class MOD_S_H_DESC : MSA_3R_DESC_BASE<"mod_s.h", srem, MSA128HOpnd>;
2103 class MOD_S_W_DESC : MSA_3R_DESC_BASE<"mod_s.w", srem, MSA128WOpnd>;
2104 class MOD_S_D_DESC : MSA_3R_DESC_BASE<"mod_s.d", srem, MSA128DOpnd>;
2105
2106 class MOD_U_B_DESC : MSA_3R_DESC_BASE<"mod_u.b", urem, MSA128BOpnd>;
2107 class MOD_U_H_DESC : MSA_3R_DESC_BASE<"mod_u.h", urem, MSA128HOpnd>;
2108 class MOD_U_W_DESC : MSA_3R_DESC_BASE<"mod_u.w", urem, MSA128WOpnd>;
2109 class MOD_U_D_DESC : MSA_3R_DESC_BASE<"mod_u.d", urem, MSA128DOpnd>;
2110
2111 class MOVE_V_DESC {
2112   dag OutOperandList = (outs MSA128B:$wd);
2113   dag InOperandList = (ins MSA128B:$ws);
2114   string AsmString = "move.v\t$wd, $ws";
2115   list<dag> Pattern = [];
2116   InstrItinClass Itinerary = NoItinerary;
2117 }
2118
2119 class MSUB_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.h", int_mips_msub_q_h,
2120                                             MSA128HOpnd>;
2121 class MSUB_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.w", int_mips_msub_q_w,
2122                                             MSA128WOpnd>;
2123
2124 class MSUBR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.h", int_mips_msubr_q_h,
2125                                              MSA128HOpnd>;
2126 class MSUBR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.w", int_mips_msubr_q_w,
2127                                              MSA128WOpnd>;
2128
2129 class MSUBV_B_DESC : MSA_3R_4R_DESC_BASE<"msubv.b", int_mips_msubv_b,
2130                                          MSA128BOpnd>;
2131 class MSUBV_H_DESC : MSA_3R_4R_DESC_BASE<"msubv.h", int_mips_msubv_h,
2132                                          MSA128HOpnd>;
2133 class MSUBV_W_DESC : MSA_3R_4R_DESC_BASE<"msubv.w", int_mips_msubv_w,
2134                                          MSA128WOpnd>;
2135 class MSUBV_D_DESC : MSA_3R_4R_DESC_BASE<"msubv.d", int_mips_msubv_d,
2136                                          MSA128DOpnd>;
2137
2138 class MUL_Q_H_DESC : MSA_3RF_DESC_BASE<"mul_q.h", int_mips_mul_q_h,
2139                                        MSA128HOpnd>;
2140 class MUL_Q_W_DESC : MSA_3RF_DESC_BASE<"mul_q.w", int_mips_mul_q_w,
2141                                        MSA128WOpnd>;
2142
2143 class MULR_Q_H_DESC : MSA_3RF_DESC_BASE<"mulr_q.h", int_mips_mulr_q_h,
2144                                         MSA128HOpnd>;
2145 class MULR_Q_W_DESC : MSA_3RF_DESC_BASE<"mulr_q.w", int_mips_mulr_q_w,
2146                                         MSA128WOpnd>;
2147
2148 class MULV_B_DESC : MSA_3R_DESC_BASE<"mulv.b", mul, MSA128BOpnd>;
2149 class MULV_H_DESC : MSA_3R_DESC_BASE<"mulv.h", mul, MSA128HOpnd>;
2150 class MULV_W_DESC : MSA_3R_DESC_BASE<"mulv.w", mul, MSA128WOpnd>;
2151 class MULV_D_DESC : MSA_3R_DESC_BASE<"mulv.d", mul, MSA128DOpnd>;
2152
2153 class NLOC_B_DESC : MSA_2R_DESC_BASE<"nloc.b", int_mips_nloc_b, MSA128BOpnd>;
2154 class NLOC_H_DESC : MSA_2R_DESC_BASE<"nloc.h", int_mips_nloc_h, MSA128HOpnd>;
2155 class NLOC_W_DESC : MSA_2R_DESC_BASE<"nloc.w", int_mips_nloc_w, MSA128WOpnd>;
2156 class NLOC_D_DESC : MSA_2R_DESC_BASE<"nloc.d", int_mips_nloc_d, MSA128DOpnd>;
2157
2158 class NLZC_B_DESC : MSA_2R_DESC_BASE<"nlzc.b", ctlz, MSA128BOpnd>;
2159 class NLZC_H_DESC : MSA_2R_DESC_BASE<"nlzc.h", ctlz, MSA128HOpnd>;
2160 class NLZC_W_DESC : MSA_2R_DESC_BASE<"nlzc.w", ctlz, MSA128WOpnd>;
2161 class NLZC_D_DESC : MSA_2R_DESC_BASE<"nlzc.d", ctlz, MSA128DOpnd>;
2162
2163 class NOR_V_DESC : MSA_VEC_DESC_BASE<"nor.v", MipsVNOR, MSA128B>;
2164 class NOR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128H>;
2165 class NOR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128W>;
2166 class NOR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<MipsVNOR, MSA128D>;
2167
2168 class NORI_B_DESC : MSA_I8_DESC_BASE<"nori.b", MipsVNOR, vsplati8_uimm8,
2169                                      MSA128BOpnd>;
2170
2171 class OR_V_DESC : MSA_VEC_DESC_BASE<"or.v", or, MSA128B>;
2172 class OR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128H>;
2173 class OR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128W>;
2174 class OR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<or, MSA128D>;
2175
2176 class ORI_B_DESC : MSA_I8_DESC_BASE<"ori.b", or, vsplati8_uimm8, MSA128BOpnd>;
2177
2178 class PCKEV_B_DESC : MSA_3R_DESC_BASE<"pckev.b", MipsPCKEV, MSA128BOpnd>;
2179 class PCKEV_H_DESC : MSA_3R_DESC_BASE<"pckev.h", MipsPCKEV, MSA128HOpnd>;
2180 class PCKEV_W_DESC : MSA_3R_DESC_BASE<"pckev.w", MipsPCKEV, MSA128WOpnd>;
2181 class PCKEV_D_DESC : MSA_3R_DESC_BASE<"pckev.d", MipsPCKEV, MSA128DOpnd>;
2182
2183 class PCKOD_B_DESC : MSA_3R_DESC_BASE<"pckod.b", MipsPCKOD, MSA128BOpnd>;
2184 class PCKOD_H_DESC : MSA_3R_DESC_BASE<"pckod.h", MipsPCKOD, MSA128HOpnd>;
2185 class PCKOD_W_DESC : MSA_3R_DESC_BASE<"pckod.w", MipsPCKOD, MSA128WOpnd>;
2186 class PCKOD_D_DESC : MSA_3R_DESC_BASE<"pckod.d", MipsPCKOD, MSA128DOpnd>;
2187
2188 class PCNT_B_DESC : MSA_2R_DESC_BASE<"pcnt.b", ctpop, MSA128BOpnd>;
2189 class PCNT_H_DESC : MSA_2R_DESC_BASE<"pcnt.h", ctpop, MSA128HOpnd>;
2190 class PCNT_W_DESC : MSA_2R_DESC_BASE<"pcnt.w", ctpop, MSA128WOpnd>;
2191 class PCNT_D_DESC : MSA_2R_DESC_BASE<"pcnt.d", ctpop, MSA128DOpnd>;
2192
2193 class SAT_S_B_DESC : MSA_BIT_B_DESC_BASE<"sat_s.b", int_mips_sat_s_b, MSA128B>;
2194 class SAT_S_H_DESC : MSA_BIT_H_DESC_BASE<"sat_s.h", int_mips_sat_s_h, MSA128H>;
2195 class SAT_S_W_DESC : MSA_BIT_W_DESC_BASE<"sat_s.w", int_mips_sat_s_w, MSA128W>;
2196 class SAT_S_D_DESC : MSA_BIT_D_DESC_BASE<"sat_s.d", int_mips_sat_s_d, MSA128D>;
2197
2198 class SAT_U_B_DESC : MSA_BIT_B_DESC_BASE<"sat_u.b", int_mips_sat_u_b, MSA128B>;
2199 class SAT_U_H_DESC : MSA_BIT_H_DESC_BASE<"sat_u.h", int_mips_sat_u_h, MSA128H>;
2200 class SAT_U_W_DESC : MSA_BIT_W_DESC_BASE<"sat_u.w", int_mips_sat_u_w, MSA128W>;
2201 class SAT_U_D_DESC : MSA_BIT_D_DESC_BASE<"sat_u.d", int_mips_sat_u_d, MSA128D>;
2202
2203 class SHF_B_DESC : MSA_I8_SHF_DESC_BASE<"shf.b", MSA128BOpnd>;
2204 class SHF_H_DESC : MSA_I8_SHF_DESC_BASE<"shf.h", MSA128HOpnd>;
2205 class SHF_W_DESC : MSA_I8_SHF_DESC_BASE<"shf.w", MSA128WOpnd>;
2206
2207 class SLD_B_DESC : MSA_3R_DESC_BASE<"sld.b", int_mips_sld_b, MSA128BOpnd>;
2208 class SLD_H_DESC : MSA_3R_DESC_BASE<"sld.h", int_mips_sld_h, MSA128HOpnd>;
2209 class SLD_W_DESC : MSA_3R_DESC_BASE<"sld.w", int_mips_sld_w, MSA128WOpnd>;
2210 class SLD_D_DESC : MSA_3R_DESC_BASE<"sld.d", int_mips_sld_d, MSA128DOpnd>;
2211
2212 class SLDI_B_DESC : MSA_BIT_B_DESC_BASE<"sldi.b", int_mips_sldi_b, MSA128B>;
2213 class SLDI_H_DESC : MSA_BIT_H_DESC_BASE<"sldi.h", int_mips_sldi_h, MSA128H>;
2214 class SLDI_W_DESC : MSA_BIT_W_DESC_BASE<"sldi.w", int_mips_sldi_w, MSA128W>;
2215 class SLDI_D_DESC : MSA_BIT_D_DESC_BASE<"sldi.d", int_mips_sldi_d, MSA128D>;
2216
2217 class SLL_B_DESC : MSA_3R_DESC_BASE<"sll.b", shl, MSA128BOpnd>;
2218 class SLL_H_DESC : MSA_3R_DESC_BASE<"sll.h", shl, MSA128HOpnd>;
2219 class SLL_W_DESC : MSA_3R_DESC_BASE<"sll.w", shl, MSA128WOpnd>;
2220 class SLL_D_DESC : MSA_3R_DESC_BASE<"sll.d", shl, MSA128DOpnd>;
2221
2222 class SLLI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.b", shl, vsplati8_uimm3,
2223                                             MSA128B>;
2224 class SLLI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.h", shl, vsplati16_uimm4,
2225                                             MSA128H>;
2226 class SLLI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.w", shl, vsplati32_uimm5,
2227                                             MSA128W>;
2228 class SLLI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"slli.d", shl, vsplati64_uimm6,
2229                                             MSA128D>;
2230
2231 class SPLAT_B_DESC : MSA_3R_DESC_BASE<"splat.b", int_mips_splat_b, MSA128BOpnd,
2232                                       MSA128BOpnd, GPR32Opnd>;
2233 class SPLAT_H_DESC : MSA_3R_DESC_BASE<"splat.h", int_mips_splat_h, MSA128HOpnd,
2234                                       MSA128HOpnd, GPR32Opnd>;
2235 class SPLAT_W_DESC : MSA_3R_DESC_BASE<"splat.w", int_mips_splat_w, MSA128WOpnd,
2236                                       MSA128WOpnd, GPR32Opnd>;
2237 class SPLAT_D_DESC : MSA_3R_DESC_BASE<"splat.d", int_mips_splat_d, MSA128DOpnd,
2238                                       MSA128DOpnd, GPR32Opnd>;
2239
2240 class SPLATI_B_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.b", vsplati8_uimm4,
2241                                               MSA128B>;
2242 class SPLATI_H_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.h", vsplati16_uimm3,
2243                                               MSA128H>;
2244 class SPLATI_W_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.w", vsplati32_uimm2,
2245                                               MSA128W>;
2246 class SPLATI_D_DESC : MSA_ELM_SPLAT_DESC_BASE<"splati.d", vsplati64_uimm1,
2247                                               MSA128D>;
2248
2249 class SRA_B_DESC : MSA_3R_DESC_BASE<"sra.b", sra, MSA128BOpnd>;
2250 class SRA_H_DESC : MSA_3R_DESC_BASE<"sra.h", sra, MSA128HOpnd>;
2251 class SRA_W_DESC : MSA_3R_DESC_BASE<"sra.w", sra, MSA128WOpnd>;
2252 class SRA_D_DESC : MSA_3R_DESC_BASE<"sra.d", sra, MSA128DOpnd>;
2253
2254 class SRAI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.b", sra, vsplati8_uimm3,
2255                                             MSA128B>;
2256 class SRAI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.h", sra, vsplati16_uimm4,
2257                                             MSA128H>;
2258 class SRAI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.w", sra, vsplati32_uimm5,
2259                                             MSA128W>;
2260 class SRAI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"srai.d", sra, vsplati64_uimm6,
2261                                             MSA128D>;
2262
2263 class SRAR_B_DESC : MSA_3R_DESC_BASE<"srar.b", int_mips_srar_b, MSA128BOpnd>;
2264 class SRAR_H_DESC : MSA_3R_DESC_BASE<"srar.h", int_mips_srar_h, MSA128HOpnd>;
2265 class SRAR_W_DESC : MSA_3R_DESC_BASE<"srar.w", int_mips_srar_w, MSA128WOpnd>;
2266 class SRAR_D_DESC : MSA_3R_DESC_BASE<"srar.d", int_mips_srar_d, MSA128DOpnd>;
2267
2268 class SRARI_B_DESC : MSA_BIT_B_DESC_BASE<"srari.b", int_mips_srari_b, MSA128B>;
2269 class SRARI_H_DESC : MSA_BIT_H_DESC_BASE<"srari.h", int_mips_srari_h, MSA128H>;
2270 class SRARI_W_DESC : MSA_BIT_W_DESC_BASE<"srari.w", int_mips_srari_w, MSA128W>;
2271 class SRARI_D_DESC : MSA_BIT_D_DESC_BASE<"srari.d", int_mips_srari_d, MSA128D>;
2272
2273 class SRL_B_DESC : MSA_3R_DESC_BASE<"srl.b", srl, MSA128BOpnd>;
2274 class SRL_H_DESC : MSA_3R_DESC_BASE<"srl.h", srl, MSA128HOpnd>;
2275 class SRL_W_DESC : MSA_3R_DESC_BASE<"srl.w", srl, MSA128WOpnd>;
2276 class SRL_D_DESC : MSA_3R_DESC_BASE<"srl.d", srl, MSA128DOpnd>;
2277
2278 class SRLI_B_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.b", srl, vsplati8_uimm3,
2279                                             MSA128B>;
2280 class SRLI_H_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.h", srl, vsplati16_uimm4,
2281                                             MSA128H>;
2282 class SRLI_W_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.w", srl, vsplati32_uimm5,
2283                                             MSA128W>;
2284 class SRLI_D_DESC : MSA_BIT_SPLAT_DESC_BASE<"srli.d", srl, vsplati64_uimm6,
2285                                             MSA128D>;
2286
2287 class SRLR_B_DESC : MSA_3R_DESC_BASE<"srlr.b", int_mips_srlr_b, MSA128BOpnd>;
2288 class SRLR_H_DESC : MSA_3R_DESC_BASE<"srlr.h", int_mips_srlr_h, MSA128HOpnd>;
2289 class SRLR_W_DESC : MSA_3R_DESC_BASE<"srlr.w", int_mips_srlr_w, MSA128WOpnd>;
2290 class SRLR_D_DESC : MSA_3R_DESC_BASE<"srlr.d", int_mips_srlr_d, MSA128DOpnd>;
2291
2292 class SRLRI_B_DESC : MSA_BIT_B_DESC_BASE<"srlri.b", int_mips_srlri_b, MSA128B>;
2293 class SRLRI_H_DESC : MSA_BIT_H_DESC_BASE<"srlri.h", int_mips_srlri_h, MSA128H>;
2294 class SRLRI_W_DESC : MSA_BIT_W_DESC_BASE<"srlri.w", int_mips_srlri_w, MSA128W>;
2295 class SRLRI_D_DESC : MSA_BIT_D_DESC_BASE<"srlri.d", int_mips_srlri_d, MSA128D>;
2296
2297 class ST_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2298                    ValueType TyNode, RegisterClass RCWD, Operand MemOpnd = mem,
2299                    ComplexPattern Addr = addrRegImm,
2300                    InstrItinClass itin = NoItinerary> {
2301   dag OutOperandList = (outs);
2302   dag InOperandList = (ins RCWD:$wd, MemOpnd:$addr);
2303   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2304   list<dag> Pattern = [(OpNode (TyNode RCWD:$wd), Addr:$addr)];
2305   InstrItinClass Itinerary = itin;
2306 }
2307
2308 class ST_B_DESC : ST_DESC_BASE<"st.b", store, v16i8, MSA128B>;
2309 class ST_H_DESC : ST_DESC_BASE<"st.h", store, v8i16, MSA128H>;
2310 class ST_W_DESC : ST_DESC_BASE<"st.w", store, v4i32, MSA128W>;
2311 class ST_D_DESC : ST_DESC_BASE<"st.d", store, v2i64, MSA128D>;
2312
2313 class STX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
2314                     ValueType TyNode, RegisterClass RCWD,
2315                     Operand MemOpnd = mem, ComplexPattern Addr = addrRegReg,
2316                     InstrItinClass itin = NoItinerary> {
2317   dag OutOperandList = (outs);
2318   dag InOperandList = (ins RCWD:$wd, MemOpnd:$addr);
2319   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
2320   list<dag> Pattern = [(OpNode (TyNode RCWD:$wd), Addr:$addr)];
2321   InstrItinClass Itinerary = itin;
2322 }
2323
2324 class STX_B_DESC : STX_DESC_BASE<"stx.b", store, v16i8, MSA128B>;
2325 class STX_H_DESC : STX_DESC_BASE<"stx.h", store, v8i16, MSA128H>;
2326 class STX_W_DESC : STX_DESC_BASE<"stx.w", store, v4i32, MSA128W>;
2327 class STX_D_DESC : STX_DESC_BASE<"stx.d", store, v2i64, MSA128D>;
2328
2329 class SUBS_S_B_DESC : MSA_3R_DESC_BASE<"subs_s.b", int_mips_subs_s_b,
2330                                        MSA128BOpnd>;
2331 class SUBS_S_H_DESC : MSA_3R_DESC_BASE<"subs_s.h", int_mips_subs_s_h,
2332                                        MSA128HOpnd>;
2333 class SUBS_S_W_DESC : MSA_3R_DESC_BASE<"subs_s.w", int_mips_subs_s_w,
2334                                        MSA128WOpnd>;
2335 class SUBS_S_D_DESC : MSA_3R_DESC_BASE<"subs_s.d", int_mips_subs_s_d,
2336                                        MSA128DOpnd>;
2337
2338 class SUBS_U_B_DESC : MSA_3R_DESC_BASE<"subs_u.b", int_mips_subs_u_b,
2339                                        MSA128BOpnd>;
2340 class SUBS_U_H_DESC : MSA_3R_DESC_BASE<"subs_u.h", int_mips_subs_u_h,
2341                                        MSA128HOpnd>;
2342 class SUBS_U_W_DESC : MSA_3R_DESC_BASE<"subs_u.w", int_mips_subs_u_w,
2343                                        MSA128WOpnd>;
2344 class SUBS_U_D_DESC : MSA_3R_DESC_BASE<"subs_u.d", int_mips_subs_u_d,
2345                                        MSA128DOpnd>;
2346
2347 class SUBSUS_U_B_DESC : MSA_3R_DESC_BASE<"subsus_u.b", int_mips_subsus_u_b,
2348                                          MSA128BOpnd>;
2349 class SUBSUS_U_H_DESC : MSA_3R_DESC_BASE<"subsus_u.h", int_mips_subsus_u_h,
2350                                          MSA128HOpnd>;
2351 class SUBSUS_U_W_DESC : MSA_3R_DESC_BASE<"subsus_u.w", int_mips_subsus_u_w,
2352                                          MSA128WOpnd>;
2353 class SUBSUS_U_D_DESC : MSA_3R_DESC_BASE<"subsus_u.d", int_mips_subsus_u_d,
2354                                          MSA128DOpnd>;
2355
2356 class SUBSUU_S_B_DESC : MSA_3R_DESC_BASE<"subsuu_s.b", int_mips_subsuu_s_b,
2357                                          MSA128BOpnd>;
2358 class SUBSUU_S_H_DESC : MSA_3R_DESC_BASE<"subsuu_s.h", int_mips_subsuu_s_h,
2359                                          MSA128HOpnd>;
2360 class SUBSUU_S_W_DESC : MSA_3R_DESC_BASE<"subsuu_s.w", int_mips_subsuu_s_w,
2361                                          MSA128WOpnd>;
2362 class SUBSUU_S_D_DESC : MSA_3R_DESC_BASE<"subsuu_s.d", int_mips_subsuu_s_d,
2363                                          MSA128DOpnd>;
2364
2365 class SUBV_B_DESC : MSA_3R_DESC_BASE<"subv.b", sub, MSA128BOpnd>;
2366 class SUBV_H_DESC : MSA_3R_DESC_BASE<"subv.h", sub, MSA128HOpnd>;
2367 class SUBV_W_DESC : MSA_3R_DESC_BASE<"subv.w", sub, MSA128WOpnd>;
2368 class SUBV_D_DESC : MSA_3R_DESC_BASE<"subv.d", sub, MSA128DOpnd>;
2369
2370 class SUBVI_B_DESC : MSA_I5_DESC_BASE<"subvi.b", sub, vsplati8_uimm5,
2371                                       MSA128BOpnd>;
2372 class SUBVI_H_DESC : MSA_I5_DESC_BASE<"subvi.h", sub, vsplati16_uimm5,
2373                                       MSA128HOpnd>;
2374 class SUBVI_W_DESC : MSA_I5_DESC_BASE<"subvi.w", sub, vsplati32_uimm5,
2375                                       MSA128WOpnd>;
2376 class SUBVI_D_DESC : MSA_I5_DESC_BASE<"subvi.d", sub, vsplati64_uimm5,
2377                                       MSA128DOpnd>;
2378
2379 class VSHF_B_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.b", MSA128BOpnd>;
2380 class VSHF_H_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.h", MSA128HOpnd>;
2381 class VSHF_W_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.w", MSA128WOpnd>;
2382 class VSHF_D_DESC : MSA_3R_VSHF_DESC_BASE<"vshf.d", MSA128DOpnd>;
2383
2384 class XOR_V_DESC : MSA_VEC_DESC_BASE<"xor.v", xor, MSA128B>;
2385 class XOR_V_H_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128H>;
2386 class XOR_V_W_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128W>;
2387 class XOR_V_D_PSEUDO_DESC : MSA_VEC_PSEUDO_BASE<xor, MSA128D>;
2388
2389 class XORI_B_DESC : MSA_I8_DESC_BASE<"xori.b", xor, vsplati8_uimm8,
2390                                      MSA128BOpnd>;
2391
2392 // Instruction defs.
2393 def ADD_A_B : ADD_A_B_ENC, ADD_A_B_DESC;
2394 def ADD_A_H : ADD_A_H_ENC, ADD_A_H_DESC;
2395 def ADD_A_W : ADD_A_W_ENC, ADD_A_W_DESC;
2396 def ADD_A_D : ADD_A_D_ENC, ADD_A_D_DESC;
2397
2398 def ADDS_A_B : ADDS_A_B_ENC, ADDS_A_B_DESC;
2399 def ADDS_A_H : ADDS_A_H_ENC, ADDS_A_H_DESC;
2400 def ADDS_A_W : ADDS_A_W_ENC, ADDS_A_W_DESC;
2401 def ADDS_A_D : ADDS_A_D_ENC, ADDS_A_D_DESC;
2402
2403 def ADDS_S_B : ADDS_S_B_ENC, ADDS_S_B_DESC;
2404 def ADDS_S_H : ADDS_S_H_ENC, ADDS_S_H_DESC;
2405 def ADDS_S_W : ADDS_S_W_ENC, ADDS_S_W_DESC;
2406 def ADDS_S_D : ADDS_S_D_ENC, ADDS_S_D_DESC;
2407
2408 def ADDS_U_B : ADDS_U_B_ENC, ADDS_U_B_DESC;
2409 def ADDS_U_H : ADDS_U_H_ENC, ADDS_U_H_DESC;
2410 def ADDS_U_W : ADDS_U_W_ENC, ADDS_U_W_DESC;
2411 def ADDS_U_D : ADDS_U_D_ENC, ADDS_U_D_DESC;
2412
2413 def ADDV_B : ADDV_B_ENC, ADDV_B_DESC;
2414 def ADDV_H : ADDV_H_ENC, ADDV_H_DESC;
2415 def ADDV_W : ADDV_W_ENC, ADDV_W_DESC;
2416 def ADDV_D : ADDV_D_ENC, ADDV_D_DESC;
2417
2418 def ADDVI_B : ADDVI_B_ENC, ADDVI_B_DESC;
2419 def ADDVI_H : ADDVI_H_ENC, ADDVI_H_DESC;
2420 def ADDVI_W : ADDVI_W_ENC, ADDVI_W_DESC;
2421 def ADDVI_D : ADDVI_D_ENC, ADDVI_D_DESC;
2422
2423 def AND_V : AND_V_ENC, AND_V_DESC;
2424 def AND_V_H_PSEUDO : AND_V_H_PSEUDO_DESC,
2425                      PseudoInstExpansion<(AND_V MSA128B:$wd,
2426                                                 MSA128B:$ws, MSA128B:$wt)>;
2427 def AND_V_W_PSEUDO : AND_V_W_PSEUDO_DESC,
2428                      PseudoInstExpansion<(AND_V MSA128B:$wd,
2429                                                 MSA128B:$ws, MSA128B:$wt)>;
2430 def AND_V_D_PSEUDO : AND_V_D_PSEUDO_DESC,
2431                      PseudoInstExpansion<(AND_V MSA128B:$wd,
2432                                                 MSA128B:$ws, MSA128B:$wt)>;
2433
2434 def ANDI_B : ANDI_B_ENC, ANDI_B_DESC;
2435
2436 def ASUB_S_B : ASUB_S_B_ENC, ASUB_S_B_DESC;
2437 def ASUB_S_H : ASUB_S_H_ENC, ASUB_S_H_DESC;
2438 def ASUB_S_W : ASUB_S_W_ENC, ASUB_S_W_DESC;
2439 def ASUB_S_D : ASUB_S_D_ENC, ASUB_S_D_DESC;
2440
2441 def ASUB_U_B : ASUB_U_B_ENC, ASUB_U_B_DESC;
2442 def ASUB_U_H : ASUB_U_H_ENC, ASUB_U_H_DESC;
2443 def ASUB_U_W : ASUB_U_W_ENC, ASUB_U_W_DESC;
2444 def ASUB_U_D : ASUB_U_D_ENC, ASUB_U_D_DESC;
2445
2446 def AVE_S_B : AVE_S_B_ENC, AVE_S_B_DESC;
2447 def AVE_S_H : AVE_S_H_ENC, AVE_S_H_DESC;
2448 def AVE_S_W : AVE_S_W_ENC, AVE_S_W_DESC;
2449 def AVE_S_D : AVE_S_D_ENC, AVE_S_D_DESC;
2450
2451 def AVE_U_B : AVE_U_B_ENC, AVE_U_B_DESC;
2452 def AVE_U_H : AVE_U_H_ENC, AVE_U_H_DESC;
2453 def AVE_U_W : AVE_U_W_ENC, AVE_U_W_DESC;
2454 def AVE_U_D : AVE_U_D_ENC, AVE_U_D_DESC;
2455
2456 def AVER_S_B : AVER_S_B_ENC, AVER_S_B_DESC;
2457 def AVER_S_H : AVER_S_H_ENC, AVER_S_H_DESC;
2458 def AVER_S_W : AVER_S_W_ENC, AVER_S_W_DESC;
2459 def AVER_S_D : AVER_S_D_ENC, AVER_S_D_DESC;
2460
2461 def AVER_U_B : AVER_U_B_ENC, AVER_U_B_DESC;
2462 def AVER_U_H : AVER_U_H_ENC, AVER_U_H_DESC;
2463 def AVER_U_W : AVER_U_W_ENC, AVER_U_W_DESC;
2464 def AVER_U_D : AVER_U_D_ENC, AVER_U_D_DESC;
2465
2466 def BCLR_B : BCLR_B_ENC, BCLR_B_DESC;
2467 def BCLR_H : BCLR_H_ENC, BCLR_H_DESC;
2468 def BCLR_W : BCLR_W_ENC, BCLR_W_DESC;
2469 def BCLR_D : BCLR_D_ENC, BCLR_D_DESC;
2470
2471 def BCLRI_B : BCLRI_B_ENC, BCLRI_B_DESC;
2472 def BCLRI_H : BCLRI_H_ENC, BCLRI_H_DESC;
2473 def BCLRI_W : BCLRI_W_ENC, BCLRI_W_DESC;
2474 def BCLRI_D : BCLRI_D_ENC, BCLRI_D_DESC;
2475
2476 def BINSL_B : BINSL_B_ENC, BINSL_B_DESC;
2477 def BINSL_H : BINSL_H_ENC, BINSL_H_DESC;
2478 def BINSL_W : BINSL_W_ENC, BINSL_W_DESC;
2479 def BINSL_D : BINSL_D_ENC, BINSL_D_DESC;
2480
2481 def BINSLI_B : BINSLI_B_ENC, BINSLI_B_DESC;
2482 def BINSLI_H : BINSLI_H_ENC, BINSLI_H_DESC;
2483 def BINSLI_W : BINSLI_W_ENC, BINSLI_W_DESC;
2484 def BINSLI_D : BINSLI_D_ENC, BINSLI_D_DESC;
2485
2486 def BINSR_B : BINSR_B_ENC, BINSR_B_DESC;
2487 def BINSR_H : BINSR_H_ENC, BINSR_H_DESC;
2488 def BINSR_W : BINSR_W_ENC, BINSR_W_DESC;
2489 def BINSR_D : BINSR_D_ENC, BINSR_D_DESC;
2490
2491 def BINSRI_B : BINSRI_B_ENC, BINSRI_B_DESC;
2492 def BINSRI_H : BINSRI_H_ENC, BINSRI_H_DESC;
2493 def BINSRI_W : BINSRI_W_ENC, BINSRI_W_DESC;
2494 def BINSRI_D : BINSRI_D_ENC, BINSRI_D_DESC;
2495
2496 def BMNZ_V : BMNZ_V_ENC, BMNZ_V_DESC;
2497
2498 def BMNZI_B : BMNZI_B_ENC, BMNZI_B_DESC;
2499
2500 def BMZ_V : BMZ_V_ENC, BMZ_V_DESC;
2501
2502 def BMZI_B : BMZI_B_ENC, BMZI_B_DESC;
2503
2504 def BNEG_B : BNEG_B_ENC, BNEG_B_DESC;
2505 def BNEG_H : BNEG_H_ENC, BNEG_H_DESC;
2506 def BNEG_W : BNEG_W_ENC, BNEG_W_DESC;
2507 def BNEG_D : BNEG_D_ENC, BNEG_D_DESC;
2508
2509 def BNEGI_B : BNEGI_B_ENC, BNEGI_B_DESC;
2510 def BNEGI_H : BNEGI_H_ENC, BNEGI_H_DESC;
2511 def BNEGI_W : BNEGI_W_ENC, BNEGI_W_DESC;
2512 def BNEGI_D : BNEGI_D_ENC, BNEGI_D_DESC;
2513
2514 def BNZ_B : BNZ_B_ENC, BNZ_B_DESC;
2515 def BNZ_H : BNZ_H_ENC, BNZ_H_DESC;
2516 def BNZ_W : BNZ_W_ENC, BNZ_W_DESC;
2517 def BNZ_D : BNZ_D_ENC, BNZ_D_DESC;
2518
2519 def BNZ_V : BNZ_V_ENC, BNZ_V_DESC;
2520
2521 def BSEL_V : BSEL_V_ENC, BSEL_V_DESC;
2522
2523 class MSA_BSEL_PSEUDO_BASE<RegisterClass RC, ValueType Ty> :
2524   MipsPseudo<(outs RC:$wd), (ins RC:$wd_in, RC:$ws, RC:$wt),
2525              [(set RC:$wd, (Ty (vselect RC:$wd_in, RC:$ws, RC:$wt)))]>,
2526   PseudoInstExpansion<(BSEL_V MSA128B:$wd, MSA128B:$wd_in, MSA128B:$ws,
2527                               MSA128B:$wt)> {
2528   let Constraints = "$wd_in = $wd";
2529 }
2530
2531 def BSEL_H_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128H, v8i16>;
2532 def BSEL_W_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128W, v4i32>;
2533 def BSEL_D_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128D, v2i64>;
2534 def BSEL_FW_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128W, v4f32>;
2535 def BSEL_FD_PSEUDO : MSA_BSEL_PSEUDO_BASE<MSA128D, v2f64>;
2536
2537 def BSELI_B : BSELI_B_ENC, BSELI_B_DESC;
2538
2539 def BSET_B : BSET_B_ENC, BSET_B_DESC;
2540 def BSET_H : BSET_H_ENC, BSET_H_DESC;
2541 def BSET_W : BSET_W_ENC, BSET_W_DESC;
2542 def BSET_D : BSET_D_ENC, BSET_D_DESC;
2543
2544 def BSETI_B : BSETI_B_ENC, BSETI_B_DESC;
2545 def BSETI_H : BSETI_H_ENC, BSETI_H_DESC;
2546 def BSETI_W : BSETI_W_ENC, BSETI_W_DESC;
2547 def BSETI_D : BSETI_D_ENC, BSETI_D_DESC;
2548
2549 def BZ_B : BZ_B_ENC, BZ_B_DESC;
2550 def BZ_H : BZ_H_ENC, BZ_H_DESC;
2551 def BZ_W : BZ_W_ENC, BZ_W_DESC;
2552 def BZ_D : BZ_D_ENC, BZ_D_DESC;
2553
2554 def BZ_V : BZ_V_ENC, BZ_V_DESC;
2555
2556 def CEQ_B : CEQ_B_ENC, CEQ_B_DESC;
2557 def CEQ_H : CEQ_H_ENC, CEQ_H_DESC;
2558 def CEQ_W : CEQ_W_ENC, CEQ_W_DESC;
2559 def CEQ_D : CEQ_D_ENC, CEQ_D_DESC;
2560
2561 def CEQI_B : CEQI_B_ENC, CEQI_B_DESC;
2562 def CEQI_H : CEQI_H_ENC, CEQI_H_DESC;
2563 def CEQI_W : CEQI_W_ENC, CEQI_W_DESC;
2564 def CEQI_D : CEQI_D_ENC, CEQI_D_DESC;
2565
2566 def CFCMSA : CFCMSA_ENC, CFCMSA_DESC;
2567
2568 def CLE_S_B : CLE_S_B_ENC, CLE_S_B_DESC;
2569 def CLE_S_H : CLE_S_H_ENC, CLE_S_H_DESC;
2570 def CLE_S_W : CLE_S_W_ENC, CLE_S_W_DESC;
2571 def CLE_S_D : CLE_S_D_ENC, CLE_S_D_DESC;
2572
2573 def CLE_U_B : CLE_U_B_ENC, CLE_U_B_DESC;
2574 def CLE_U_H : CLE_U_H_ENC, CLE_U_H_DESC;
2575 def CLE_U_W : CLE_U_W_ENC, CLE_U_W_DESC;
2576 def CLE_U_D : CLE_U_D_ENC, CLE_U_D_DESC;
2577
2578 def CLEI_S_B : CLEI_S_B_ENC, CLEI_S_B_DESC;
2579 def CLEI_S_H : CLEI_S_H_ENC, CLEI_S_H_DESC;
2580 def CLEI_S_W : CLEI_S_W_ENC, CLEI_S_W_DESC;
2581 def CLEI_S_D : CLEI_S_D_ENC, CLEI_S_D_DESC;
2582
2583 def CLEI_U_B : CLEI_U_B_ENC, CLEI_U_B_DESC;
2584 def CLEI_U_H : CLEI_U_H_ENC, CLEI_U_H_DESC;
2585 def CLEI_U_W : CLEI_U_W_ENC, CLEI_U_W_DESC;
2586 def CLEI_U_D : CLEI_U_D_ENC, CLEI_U_D_DESC;
2587
2588 def CLT_S_B : CLT_S_B_ENC, CLT_S_B_DESC;
2589 def CLT_S_H : CLT_S_H_ENC, CLT_S_H_DESC;
2590 def CLT_S_W : CLT_S_W_ENC, CLT_S_W_DESC;
2591 def CLT_S_D : CLT_S_D_ENC, CLT_S_D_DESC;
2592
2593 def CLT_U_B : CLT_U_B_ENC, CLT_U_B_DESC;
2594 def CLT_U_H : CLT_U_H_ENC, CLT_U_H_DESC;
2595 def CLT_U_W : CLT_U_W_ENC, CLT_U_W_DESC;
2596 def CLT_U_D : CLT_U_D_ENC, CLT_U_D_DESC;
2597
2598 def CLTI_S_B : CLTI_S_B_ENC, CLTI_S_B_DESC;
2599 def CLTI_S_H : CLTI_S_H_ENC, CLTI_S_H_DESC;
2600 def CLTI_S_W : CLTI_S_W_ENC, CLTI_S_W_DESC;
2601 def CLTI_S_D : CLTI_S_D_ENC, CLTI_S_D_DESC;
2602
2603 def CLTI_U_B : CLTI_U_B_ENC, CLTI_U_B_DESC;
2604 def CLTI_U_H : CLTI_U_H_ENC, CLTI_U_H_DESC;
2605 def CLTI_U_W : CLTI_U_W_ENC, CLTI_U_W_DESC;
2606 def CLTI_U_D : CLTI_U_D_ENC, CLTI_U_D_DESC;
2607
2608 def COPY_S_B : COPY_S_B_ENC, COPY_S_B_DESC;
2609 def COPY_S_H : COPY_S_H_ENC, COPY_S_H_DESC;
2610 def COPY_S_W : COPY_S_W_ENC, COPY_S_W_DESC;
2611
2612 def COPY_U_B : COPY_U_B_ENC, COPY_U_B_DESC;
2613 def COPY_U_H : COPY_U_H_ENC, COPY_U_H_DESC;
2614 def COPY_U_W : COPY_U_W_ENC, COPY_U_W_DESC;
2615
2616 def COPY_FW_PSEUDO : COPY_FW_PSEUDO_DESC;
2617 def COPY_FD_PSEUDO : COPY_FD_PSEUDO_DESC;
2618
2619 def CTCMSA : CTCMSA_ENC, CTCMSA_DESC;
2620
2621 def DIV_S_B : DIV_S_B_ENC, DIV_S_B_DESC;
2622 def DIV_S_H : DIV_S_H_ENC, DIV_S_H_DESC;
2623 def DIV_S_W : DIV_S_W_ENC, DIV_S_W_DESC;
2624 def DIV_S_D : DIV_S_D_ENC, DIV_S_D_DESC;
2625
2626 def DIV_U_B : DIV_U_B_ENC, DIV_U_B_DESC;
2627 def DIV_U_H : DIV_U_H_ENC, DIV_U_H_DESC;
2628 def DIV_U_W : DIV_U_W_ENC, DIV_U_W_DESC;
2629 def DIV_U_D : DIV_U_D_ENC, DIV_U_D_DESC;
2630
2631 def DOTP_S_H : DOTP_S_H_ENC, DOTP_S_H_DESC;
2632 def DOTP_S_W : DOTP_S_W_ENC, DOTP_S_W_DESC;
2633 def DOTP_S_D : DOTP_S_D_ENC, DOTP_S_D_DESC;
2634
2635 def DOTP_U_H : DOTP_U_H_ENC, DOTP_U_H_DESC;
2636 def DOTP_U_W : DOTP_U_W_ENC, DOTP_U_W_DESC;
2637 def DOTP_U_D : DOTP_U_D_ENC, DOTP_U_D_DESC;
2638
2639 def DPADD_S_H : DPADD_S_H_ENC, DPADD_S_H_DESC;
2640 def DPADD_S_W : DPADD_S_W_ENC, DPADD_S_W_DESC;
2641 def DPADD_S_D : DPADD_S_D_ENC, DPADD_S_D_DESC;
2642
2643 def DPADD_U_H : DPADD_U_H_ENC, DPADD_U_H_DESC;
2644 def DPADD_U_W : DPADD_U_W_ENC, DPADD_U_W_DESC;
2645 def DPADD_U_D : DPADD_U_D_ENC, DPADD_U_D_DESC;
2646
2647 def DPSUB_S_H : DPSUB_S_H_ENC, DPSUB_S_H_DESC;
2648 def DPSUB_S_W : DPSUB_S_W_ENC, DPSUB_S_W_DESC;
2649 def DPSUB_S_D : DPSUB_S_D_ENC, DPSUB_S_D_DESC;
2650
2651 def DPSUB_U_H : DPSUB_U_H_ENC, DPSUB_U_H_DESC;
2652 def DPSUB_U_W : DPSUB_U_W_ENC, DPSUB_U_W_DESC;
2653 def DPSUB_U_D : DPSUB_U_D_ENC, DPSUB_U_D_DESC;
2654
2655 def FADD_W : FADD_W_ENC, FADD_W_DESC;
2656 def FADD_D : FADD_D_ENC, FADD_D_DESC;
2657
2658 def FCAF_W : FCAF_W_ENC, FCAF_W_DESC;
2659 def FCAF_D : FCAF_D_ENC, FCAF_D_DESC;
2660
2661 def FCEQ_W : FCEQ_W_ENC, FCEQ_W_DESC;
2662 def FCEQ_D : FCEQ_D_ENC, FCEQ_D_DESC;
2663
2664 def FCLE_W : FCLE_W_ENC, FCLE_W_DESC;
2665 def FCLE_D : FCLE_D_ENC, FCLE_D_DESC;
2666
2667 def FCLT_W : FCLT_W_ENC, FCLT_W_DESC;
2668 def FCLT_D : FCLT_D_ENC, FCLT_D_DESC;
2669
2670 def FCLASS_W : FCLASS_W_ENC, FCLASS_W_DESC;
2671 def FCLASS_D : FCLASS_D_ENC, FCLASS_D_DESC;
2672
2673 def FCNE_W : FCNE_W_ENC, FCNE_W_DESC;
2674 def FCNE_D : FCNE_D_ENC, FCNE_D_DESC;
2675
2676 def FCOR_W : FCOR_W_ENC, FCOR_W_DESC;
2677 def FCOR_D : FCOR_D_ENC, FCOR_D_DESC;
2678
2679 def FCUEQ_W : FCUEQ_W_ENC, FCUEQ_W_DESC;
2680 def FCUEQ_D : FCUEQ_D_ENC, FCUEQ_D_DESC;
2681
2682 def FCULE_W : FCULE_W_ENC, FCULE_W_DESC;
2683 def FCULE_D : FCULE_D_ENC, FCULE_D_DESC;
2684
2685 def FCULT_W : FCULT_W_ENC, FCULT_W_DESC;
2686 def FCULT_D : FCULT_D_ENC, FCULT_D_DESC;
2687
2688 def FCUN_W : FCUN_W_ENC, FCUN_W_DESC;
2689 def FCUN_D : FCUN_D_ENC, FCUN_D_DESC;
2690
2691 def FCUNE_W : FCUNE_W_ENC, FCUNE_W_DESC;
2692 def FCUNE_D : FCUNE_D_ENC, FCUNE_D_DESC;
2693
2694 def FDIV_W : FDIV_W_ENC, FDIV_W_DESC;
2695 def FDIV_D : FDIV_D_ENC, FDIV_D_DESC;
2696
2697 def FEXDO_H : FEXDO_H_ENC, FEXDO_H_DESC;
2698 def FEXDO_W : FEXDO_W_ENC, FEXDO_W_DESC;
2699
2700 def FEXP2_W : FEXP2_W_ENC, FEXP2_W_DESC;
2701 def FEXP2_D : FEXP2_D_ENC, FEXP2_D_DESC;
2702
2703 def FEXUPL_W : FEXUPL_W_ENC, FEXUPL_W_DESC;
2704 def FEXUPL_D : FEXUPL_D_ENC, FEXUPL_D_DESC;
2705
2706 def FEXUPR_W : FEXUPR_W_ENC, FEXUPR_W_DESC;
2707 def FEXUPR_D : FEXUPR_D_ENC, FEXUPR_D_DESC;
2708
2709 def FFINT_S_W : FFINT_S_W_ENC, FFINT_S_W_DESC;
2710 def FFINT_S_D : FFINT_S_D_ENC, FFINT_S_D_DESC;
2711
2712 def FFINT_U_W : FFINT_U_W_ENC, FFINT_U_W_DESC;
2713 def FFINT_U_D : FFINT_U_D_ENC, FFINT_U_D_DESC;
2714
2715 def FFQL_W : FFQL_W_ENC, FFQL_W_DESC;
2716 def FFQL_D : FFQL_D_ENC, FFQL_D_DESC;
2717
2718 def FFQR_W : FFQR_W_ENC, FFQR_W_DESC;
2719 def FFQR_D : FFQR_D_ENC, FFQR_D_DESC;
2720
2721 def FILL_B : FILL_B_ENC, FILL_B_DESC;
2722 def FILL_H : FILL_H_ENC, FILL_H_DESC;
2723 def FILL_W : FILL_W_ENC, FILL_W_DESC;
2724
2725 def FLOG2_W : FLOG2_W_ENC, FLOG2_W_DESC;
2726 def FLOG2_D : FLOG2_D_ENC, FLOG2_D_DESC;
2727
2728 def FMADD_W : FMADD_W_ENC, FMADD_W_DESC;
2729 def FMADD_D : FMADD_D_ENC, FMADD_D_DESC;
2730
2731 def FMAX_W : FMAX_W_ENC, FMAX_W_DESC;
2732 def FMAX_D : FMAX_D_ENC, FMAX_D_DESC;
2733
2734 def FMAX_A_W : FMAX_A_W_ENC, FMAX_A_W_DESC;
2735 def FMAX_A_D : FMAX_A_D_ENC, FMAX_A_D_DESC;
2736
2737 def FMIN_W : FMIN_W_ENC, FMIN_W_DESC;
2738 def FMIN_D : FMIN_D_ENC, FMIN_D_DESC;
2739
2740 def FMIN_A_W : FMIN_A_W_ENC, FMIN_A_W_DESC;
2741 def FMIN_A_D : FMIN_A_D_ENC, FMIN_A_D_DESC;
2742
2743 def FMSUB_W : FMSUB_W_ENC, FMSUB_W_DESC;
2744 def FMSUB_D : FMSUB_D_ENC, FMSUB_D_DESC;
2745
2746 def FMUL_W : FMUL_W_ENC, FMUL_W_DESC;
2747 def FMUL_D : FMUL_D_ENC, FMUL_D_DESC;
2748
2749 def FRINT_W : FRINT_W_ENC, FRINT_W_DESC;
2750 def FRINT_D : FRINT_D_ENC, FRINT_D_DESC;
2751
2752 def FRCP_W : FRCP_W_ENC, FRCP_W_DESC;
2753 def FRCP_D : FRCP_D_ENC, FRCP_D_DESC;
2754
2755 def FRSQRT_W : FRSQRT_W_ENC, FRSQRT_W_DESC;
2756 def FRSQRT_D : FRSQRT_D_ENC, FRSQRT_D_DESC;
2757
2758 def FSAF_W : FSAF_W_ENC, FSAF_W_DESC;
2759 def FSAF_D : FSAF_D_ENC, FSAF_D_DESC;
2760
2761 def FSEQ_W : FSEQ_W_ENC, FSEQ_W_DESC;
2762 def FSEQ_D : FSEQ_D_ENC, FSEQ_D_DESC;
2763
2764 def FSLE_W : FSLE_W_ENC, FSLE_W_DESC;
2765 def FSLE_D : FSLE_D_ENC, FSLE_D_DESC;
2766
2767 def FSLT_W : FSLT_W_ENC, FSLT_W_DESC;
2768 def FSLT_D : FSLT_D_ENC, FSLT_D_DESC;
2769
2770 def FSNE_W : FSNE_W_ENC, FSNE_W_DESC;
2771 def FSNE_D : FSNE_D_ENC, FSNE_D_DESC;
2772
2773 def FSOR_W : FSOR_W_ENC, FSOR_W_DESC;
2774 def FSOR_D : FSOR_D_ENC, FSOR_D_DESC;
2775
2776 def FSQRT_W : FSQRT_W_ENC, FSQRT_W_DESC;
2777 def FSQRT_D : FSQRT_D_ENC, FSQRT_D_DESC;
2778
2779 def FSUB_W : FSUB_W_ENC, FSUB_W_DESC;
2780 def FSUB_D : FSUB_D_ENC, FSUB_D_DESC;
2781
2782 def FSUEQ_W : FSUEQ_W_ENC, FSUEQ_W_DESC;
2783 def FSUEQ_D : FSUEQ_D_ENC, FSUEQ_D_DESC;
2784
2785 def FSULE_W : FSULE_W_ENC, FSULE_W_DESC;
2786 def FSULE_D : FSULE_D_ENC, FSULE_D_DESC;
2787
2788 def FSULT_W : FSULT_W_ENC, FSULT_W_DESC;
2789 def FSULT_D : FSULT_D_ENC, FSULT_D_DESC;
2790
2791 def FSUN_W : FSUN_W_ENC, FSUN_W_DESC;
2792 def FSUN_D : FSUN_D_ENC, FSUN_D_DESC;
2793
2794 def FSUNE_W : FSUNE_W_ENC, FSUNE_W_DESC;
2795 def FSUNE_D : FSUNE_D_ENC, FSUNE_D_DESC;
2796
2797 def FTRUNC_S_W : FTRUNC_S_W_ENC, FTRUNC_S_W_DESC;
2798 def FTRUNC_S_D : FTRUNC_S_D_ENC, FTRUNC_S_D_DESC;
2799
2800 def FTRUNC_U_W : FTRUNC_U_W_ENC, FTRUNC_U_W_DESC;
2801 def FTRUNC_U_D : FTRUNC_U_D_ENC, FTRUNC_U_D_DESC;
2802
2803 def FTINT_S_W : FTINT_S_W_ENC, FTINT_S_W_DESC;
2804 def FTINT_S_D : FTINT_S_D_ENC, FTINT_S_D_DESC;
2805
2806 def FTINT_U_W : FTINT_U_W_ENC, FTINT_U_W_DESC;
2807 def FTINT_U_D : FTINT_U_D_ENC, FTINT_U_D_DESC;
2808
2809 def FTQ_H : FTQ_H_ENC, FTQ_H_DESC;
2810 def FTQ_W : FTQ_W_ENC, FTQ_W_DESC;
2811
2812 def HADD_S_H : HADD_S_H_ENC, HADD_S_H_DESC;
2813 def HADD_S_W : HADD_S_W_ENC, HADD_S_W_DESC;
2814 def HADD_S_D : HADD_S_D_ENC, HADD_S_D_DESC;
2815
2816 def HADD_U_H : HADD_U_H_ENC, HADD_U_H_DESC;
2817 def HADD_U_W : HADD_U_W_ENC, HADD_U_W_DESC;
2818 def HADD_U_D : HADD_U_D_ENC, HADD_U_D_DESC;
2819
2820 def HSUB_S_H : HSUB_S_H_ENC, HSUB_S_H_DESC;
2821 def HSUB_S_W : HSUB_S_W_ENC, HSUB_S_W_DESC;
2822 def HSUB_S_D : HSUB_S_D_ENC, HSUB_S_D_DESC;
2823
2824 def HSUB_U_H : HSUB_U_H_ENC, HSUB_U_H_DESC;
2825 def HSUB_U_W : HSUB_U_W_ENC, HSUB_U_W_DESC;
2826 def HSUB_U_D : HSUB_U_D_ENC, HSUB_U_D_DESC;
2827
2828 def ILVEV_B : ILVEV_B_ENC, ILVEV_B_DESC;
2829 def ILVEV_H : ILVEV_H_ENC, ILVEV_H_DESC;
2830 def ILVEV_W : ILVEV_W_ENC, ILVEV_W_DESC;
2831 def ILVEV_D : ILVEV_D_ENC, ILVEV_D_DESC;
2832
2833 def ILVL_B : ILVL_B_ENC, ILVL_B_DESC;
2834 def ILVL_H : ILVL_H_ENC, ILVL_H_DESC;
2835 def ILVL_W : ILVL_W_ENC, ILVL_W_DESC;
2836 def ILVL_D : ILVL_D_ENC, ILVL_D_DESC;
2837
2838 def ILVOD_B : ILVOD_B_ENC, ILVOD_B_DESC;
2839 def ILVOD_H : ILVOD_H_ENC, ILVOD_H_DESC;
2840 def ILVOD_W : ILVOD_W_ENC, ILVOD_W_DESC;
2841 def ILVOD_D : ILVOD_D_ENC, ILVOD_D_DESC;
2842
2843 def ILVR_B : ILVR_B_ENC, ILVR_B_DESC;
2844 def ILVR_H : ILVR_H_ENC, ILVR_H_DESC;
2845 def ILVR_W : ILVR_W_ENC, ILVR_W_DESC;
2846 def ILVR_D : ILVR_D_ENC, ILVR_D_DESC;
2847
2848 def INSERT_B : INSERT_B_ENC, INSERT_B_DESC;
2849 def INSERT_H : INSERT_H_ENC, INSERT_H_DESC;
2850 def INSERT_W : INSERT_W_ENC, INSERT_W_DESC;
2851
2852 // INSERT_FW_PSEUDO defined after INSVE_W
2853 // INSERT_FD_PSEUDO defined after INSVE_D
2854
2855 def INSVE_B : INSVE_B_ENC, INSVE_B_DESC;
2856 def INSVE_H : INSVE_H_ENC, INSVE_H_DESC;
2857 def INSVE_W : INSVE_W_ENC, INSVE_W_DESC;
2858 def INSVE_D : INSVE_D_ENC, INSVE_D_DESC;
2859
2860 def INSERT_FW_PSEUDO : INSERT_FW_PSEUDO_DESC;
2861 def INSERT_FD_PSEUDO : INSERT_FD_PSEUDO_DESC;
2862
2863 def LD_B: LD_B_ENC, LD_B_DESC;
2864 def LD_H: LD_H_ENC, LD_H_DESC;
2865 def LD_W: LD_W_ENC, LD_W_DESC;
2866 def LD_D: LD_D_ENC, LD_D_DESC;
2867
2868 def LDI_B : LDI_B_ENC, LDI_B_DESC;
2869 def LDI_H : LDI_H_ENC, LDI_H_DESC;
2870 def LDI_W : LDI_W_ENC, LDI_W_DESC;
2871 def LDI_D : LDI_D_ENC, LDI_D_DESC;
2872
2873 def LDX_B: LDX_B_ENC, LDX_B_DESC;
2874 def LDX_H: LDX_H_ENC, LDX_H_DESC;
2875 def LDX_W: LDX_W_ENC, LDX_W_DESC;
2876 def LDX_D: LDX_D_ENC, LDX_D_DESC;
2877
2878 def MADD_Q_H : MADD_Q_H_ENC, MADD_Q_H_DESC;
2879 def MADD_Q_W : MADD_Q_W_ENC, MADD_Q_W_DESC;
2880
2881 def MADDR_Q_H : MADDR_Q_H_ENC, MADDR_Q_H_DESC;
2882 def MADDR_Q_W : MADDR_Q_W_ENC, MADDR_Q_W_DESC;
2883
2884 def MADDV_B : MADDV_B_ENC, MADDV_B_DESC;
2885 def MADDV_H : MADDV_H_ENC, MADDV_H_DESC;
2886 def MADDV_W : MADDV_W_ENC, MADDV_W_DESC;
2887 def MADDV_D : MADDV_D_ENC, MADDV_D_DESC;
2888
2889 def MAX_A_B : MAX_A_B_ENC, MAX_A_B_DESC;
2890 def MAX_A_H : MAX_A_H_ENC, MAX_A_H_DESC;
2891 def MAX_A_W : MAX_A_W_ENC, MAX_A_W_DESC;
2892 def MAX_A_D : MAX_A_D_ENC, MAX_A_D_DESC;
2893
2894 def MAX_S_B : MAX_S_B_ENC, MAX_S_B_DESC;
2895 def MAX_S_H : MAX_S_H_ENC, MAX_S_H_DESC;
2896 def MAX_S_W : MAX_S_W_ENC, MAX_S_W_DESC;
2897 def MAX_S_D : MAX_S_D_ENC, MAX_S_D_DESC;
2898
2899 def MAX_U_B : MAX_U_B_ENC, MAX_U_B_DESC;
2900 def MAX_U_H : MAX_U_H_ENC, MAX_U_H_DESC;
2901 def MAX_U_W : MAX_U_W_ENC, MAX_U_W_DESC;
2902 def MAX_U_D : MAX_U_D_ENC, MAX_U_D_DESC;
2903
2904 def MAXI_S_B : MAXI_S_B_ENC, MAXI_S_B_DESC;
2905 def MAXI_S_H : MAXI_S_H_ENC, MAXI_S_H_DESC;
2906 def MAXI_S_W : MAXI_S_W_ENC, MAXI_S_W_DESC;
2907 def MAXI_S_D : MAXI_S_D_ENC, MAXI_S_D_DESC;
2908
2909 def MAXI_U_B : MAXI_U_B_ENC, MAXI_U_B_DESC;
2910 def MAXI_U_H : MAXI_U_H_ENC, MAXI_U_H_DESC;
2911 def MAXI_U_W : MAXI_U_W_ENC, MAXI_U_W_DESC;
2912 def MAXI_U_D : MAXI_U_D_ENC, MAXI_U_D_DESC;
2913
2914 def MIN_A_B : MIN_A_B_ENC, MIN_A_B_DESC;
2915 def MIN_A_H : MIN_A_H_ENC, MIN_A_H_DESC;
2916 def MIN_A_W : MIN_A_W_ENC, MIN_A_W_DESC;
2917 def MIN_A_D : MIN_A_D_ENC, MIN_A_D_DESC;
2918
2919 def MIN_S_B : MIN_S_B_ENC, MIN_S_B_DESC;
2920 def MIN_S_H : MIN_S_H_ENC, MIN_S_H_DESC;
2921 def MIN_S_W : MIN_S_W_ENC, MIN_S_W_DESC;
2922 def MIN_S_D : MIN_S_D_ENC, MIN_S_D_DESC;
2923
2924 def MIN_U_B : MIN_U_B_ENC, MIN_U_B_DESC;
2925 def MIN_U_H : MIN_U_H_ENC, MIN_U_H_DESC;
2926 def MIN_U_W : MIN_U_W_ENC, MIN_U_W_DESC;
2927 def MIN_U_D : MIN_U_D_ENC, MIN_U_D_DESC;
2928
2929 def MINI_S_B : MINI_S_B_ENC, MINI_S_B_DESC;
2930 def MINI_S_H : MINI_S_H_ENC, MINI_S_H_DESC;
2931 def MINI_S_W : MINI_S_W_ENC, MINI_S_W_DESC;
2932 def MINI_S_D : MINI_S_D_ENC, MINI_S_D_DESC;
2933
2934 def MINI_U_B : MINI_U_B_ENC, MINI_U_B_DESC;
2935 def MINI_U_H : MINI_U_H_ENC, MINI_U_H_DESC;
2936 def MINI_U_W : MINI_U_W_ENC, MINI_U_W_DESC;
2937 def MINI_U_D : MINI_U_D_ENC, MINI_U_D_DESC;
2938
2939 def MOD_S_B : MOD_S_B_ENC, MOD_S_B_DESC;
2940 def MOD_S_H : MOD_S_H_ENC, MOD_S_H_DESC;
2941 def MOD_S_W : MOD_S_W_ENC, MOD_S_W_DESC;
2942 def MOD_S_D : MOD_S_D_ENC, MOD_S_D_DESC;
2943
2944 def MOD_U_B : MOD_U_B_ENC, MOD_U_B_DESC;
2945 def MOD_U_H : MOD_U_H_ENC, MOD_U_H_DESC;
2946 def MOD_U_W : MOD_U_W_ENC, MOD_U_W_DESC;
2947 def MOD_U_D : MOD_U_D_ENC, MOD_U_D_DESC;
2948
2949 def MOVE_V : MOVE_V_ENC, MOVE_V_DESC;
2950
2951 def MSUB_Q_H : MSUB_Q_H_ENC, MSUB_Q_H_DESC;
2952 def MSUB_Q_W : MSUB_Q_W_ENC, MSUB_Q_W_DESC;
2953
2954 def MSUBR_Q_H : MSUBR_Q_H_ENC, MSUBR_Q_H_DESC;
2955 def MSUBR_Q_W : MSUBR_Q_W_ENC, MSUBR_Q_W_DESC;
2956
2957 def MSUBV_B : MSUBV_B_ENC, MSUBV_B_DESC;
2958 def MSUBV_H : MSUBV_H_ENC, MSUBV_H_DESC;
2959 def MSUBV_W : MSUBV_W_ENC, MSUBV_W_DESC;
2960 def MSUBV_D : MSUBV_D_ENC, MSUBV_D_DESC;
2961
2962 def MUL_Q_H : MUL_Q_H_ENC, MUL_Q_H_DESC;
2963 def MUL_Q_W : MUL_Q_W_ENC, MUL_Q_W_DESC;
2964
2965 def MULR_Q_H : MULR_Q_H_ENC, MULR_Q_H_DESC;
2966 def MULR_Q_W : MULR_Q_W_ENC, MULR_Q_W_DESC;
2967
2968 def MULV_B : MULV_B_ENC, MULV_B_DESC;
2969 def MULV_H : MULV_H_ENC, MULV_H_DESC;
2970 def MULV_W : MULV_W_ENC, MULV_W_DESC;
2971 def MULV_D : MULV_D_ENC, MULV_D_DESC;
2972
2973 def NLOC_B : NLOC_B_ENC, NLOC_B_DESC;
2974 def NLOC_H : NLOC_H_ENC, NLOC_H_DESC;
2975 def NLOC_W : NLOC_W_ENC, NLOC_W_DESC;
2976 def NLOC_D : NLOC_D_ENC, NLOC_D_DESC;
2977
2978 def NLZC_B : NLZC_B_ENC, NLZC_B_DESC;
2979 def NLZC_H : NLZC_H_ENC, NLZC_H_DESC;
2980 def NLZC_W : NLZC_W_ENC, NLZC_W_DESC;
2981 def NLZC_D : NLZC_D_ENC, NLZC_D_DESC;
2982
2983 def NOR_V : NOR_V_ENC, NOR_V_DESC;
2984 def NOR_V_H_PSEUDO : NOR_V_H_PSEUDO_DESC,
2985                      PseudoInstExpansion<(NOR_V MSA128B:$wd,
2986                                                 MSA128B:$ws, MSA128B:$wt)>;
2987 def NOR_V_W_PSEUDO : NOR_V_W_PSEUDO_DESC,
2988                      PseudoInstExpansion<(NOR_V MSA128B:$wd,
2989                                                 MSA128B:$ws, MSA128B:$wt)>;
2990 def NOR_V_D_PSEUDO : NOR_V_D_PSEUDO_DESC,
2991                      PseudoInstExpansion<(NOR_V MSA128B:$wd,
2992                                                 MSA128B:$ws, MSA128B:$wt)>;
2993
2994 def NORI_B : NORI_B_ENC, NORI_B_DESC;
2995
2996 def OR_V : OR_V_ENC, OR_V_DESC;
2997 def OR_V_H_PSEUDO : OR_V_H_PSEUDO_DESC,
2998                     PseudoInstExpansion<(OR_V MSA128B:$wd,
2999                                               MSA128B:$ws, MSA128B:$wt)>;
3000 def OR_V_W_PSEUDO : OR_V_W_PSEUDO_DESC,
3001                     PseudoInstExpansion<(OR_V MSA128B:$wd,
3002                                               MSA128B:$ws, MSA128B:$wt)>;
3003 def OR_V_D_PSEUDO : OR_V_D_PSEUDO_DESC,
3004                     PseudoInstExpansion<(OR_V MSA128B:$wd,
3005                                               MSA128B:$ws, MSA128B:$wt)>;
3006
3007 def ORI_B : ORI_B_ENC, ORI_B_DESC;
3008
3009 def PCKEV_B : PCKEV_B_ENC, PCKEV_B_DESC;
3010 def PCKEV_H : PCKEV_H_ENC, PCKEV_H_DESC;
3011 def PCKEV_W : PCKEV_W_ENC, PCKEV_W_DESC;
3012 def PCKEV_D : PCKEV_D_ENC, PCKEV_D_DESC;
3013
3014 def PCKOD_B : PCKOD_B_ENC, PCKOD_B_DESC;
3015 def PCKOD_H : PCKOD_H_ENC, PCKOD_H_DESC;
3016 def PCKOD_W : PCKOD_W_ENC, PCKOD_W_DESC;
3017 def PCKOD_D : PCKOD_D_ENC, PCKOD_D_DESC;
3018
3019 def PCNT_B : PCNT_B_ENC, PCNT_B_DESC;
3020 def PCNT_H : PCNT_H_ENC, PCNT_H_DESC;
3021 def PCNT_W : PCNT_W_ENC, PCNT_W_DESC;
3022 def PCNT_D : PCNT_D_ENC, PCNT_D_DESC;
3023
3024 def SAT_S_B : SAT_S_B_ENC, SAT_S_B_DESC;
3025 def SAT_S_H : SAT_S_H_ENC, SAT_S_H_DESC;
3026 def SAT_S_W : SAT_S_W_ENC, SAT_S_W_DESC;
3027 def SAT_S_D : SAT_S_D_ENC, SAT_S_D_DESC;
3028
3029 def SAT_U_B : SAT_U_B_ENC, SAT_U_B_DESC;
3030 def SAT_U_H : SAT_U_H_ENC, SAT_U_H_DESC;
3031 def SAT_U_W : SAT_U_W_ENC, SAT_U_W_DESC;
3032 def SAT_U_D : SAT_U_D_ENC, SAT_U_D_DESC;
3033
3034 def SHF_B : SHF_B_ENC, SHF_B_DESC;
3035 def SHF_H : SHF_H_ENC, SHF_H_DESC;
3036 def SHF_W : SHF_W_ENC, SHF_W_DESC;
3037
3038 def SLD_B : SLD_B_ENC, SLD_B_DESC;
3039 def SLD_H : SLD_H_ENC, SLD_H_DESC;
3040 def SLD_W : SLD_W_ENC, SLD_W_DESC;
3041 def SLD_D : SLD_D_ENC, SLD_D_DESC;
3042
3043 def SLDI_B : SLDI_B_ENC, SLDI_B_DESC;
3044 def SLDI_H : SLDI_H_ENC, SLDI_H_DESC;
3045 def SLDI_W : SLDI_W_ENC, SLDI_W_DESC;
3046 def SLDI_D : SLDI_D_ENC, SLDI_D_DESC;
3047
3048 def SLL_B : SLL_B_ENC, SLL_B_DESC;
3049 def SLL_H : SLL_H_ENC, SLL_H_DESC;
3050 def SLL_W : SLL_W_ENC, SLL_W_DESC;
3051 def SLL_D : SLL_D_ENC, SLL_D_DESC;
3052
3053 def SLLI_B : SLLI_B_ENC, SLLI_B_DESC;
3054 def SLLI_H : SLLI_H_ENC, SLLI_H_DESC;
3055 def SLLI_W : SLLI_W_ENC, SLLI_W_DESC;
3056 def SLLI_D : SLLI_D_ENC, SLLI_D_DESC;
3057
3058 def SPLAT_B : SPLAT_B_ENC, SPLAT_B_DESC;
3059 def SPLAT_H : SPLAT_H_ENC, SPLAT_H_DESC;
3060 def SPLAT_W : SPLAT_W_ENC, SPLAT_W_DESC;
3061 def SPLAT_D : SPLAT_D_ENC, SPLAT_D_DESC;
3062
3063 def SPLATI_B : SPLATI_B_ENC, SPLATI_B_DESC;
3064 def SPLATI_H : SPLATI_H_ENC, SPLATI_H_DESC;
3065 def SPLATI_W : SPLATI_W_ENC, SPLATI_W_DESC;
3066 def SPLATI_D : SPLATI_D_ENC, SPLATI_D_DESC;
3067
3068 def SRA_B : SRA_B_ENC, SRA_B_DESC;
3069 def SRA_H : SRA_H_ENC, SRA_H_DESC;
3070 def SRA_W : SRA_W_ENC, SRA_W_DESC;
3071 def SRA_D : SRA_D_ENC, SRA_D_DESC;
3072
3073 def SRAI_B : SRAI_B_ENC, SRAI_B_DESC;
3074 def SRAI_H : SRAI_H_ENC, SRAI_H_DESC;
3075 def SRAI_W : SRAI_W_ENC, SRAI_W_DESC;
3076 def SRAI_D : SRAI_D_ENC, SRAI_D_DESC;
3077
3078 def SRAR_B : SRAR_B_ENC, SRAR_B_DESC;
3079 def SRAR_H : SRAR_H_ENC, SRAR_H_DESC;
3080 def SRAR_W : SRAR_W_ENC, SRAR_W_DESC;
3081 def SRAR_D : SRAR_D_ENC, SRAR_D_DESC;
3082
3083 def SRARI_B : SRARI_B_ENC, SRARI_B_DESC;
3084 def SRARI_H : SRARI_H_ENC, SRARI_H_DESC;
3085 def SRARI_W : SRARI_W_ENC, SRARI_W_DESC;
3086 def SRARI_D : SRARI_D_ENC, SRARI_D_DESC;
3087
3088 def SRL_B : SRL_B_ENC, SRL_B_DESC;
3089 def SRL_H : SRL_H_ENC, SRL_H_DESC;
3090 def SRL_W : SRL_W_ENC, SRL_W_DESC;
3091 def SRL_D : SRL_D_ENC, SRL_D_DESC;
3092
3093 def SRLI_B : SRLI_B_ENC, SRLI_B_DESC;
3094 def SRLI_H : SRLI_H_ENC, SRLI_H_DESC;
3095 def SRLI_W : SRLI_W_ENC, SRLI_W_DESC;
3096 def SRLI_D : SRLI_D_ENC, SRLI_D_DESC;
3097
3098 def SRLR_B : SRLR_B_ENC, SRLR_B_DESC;
3099 def SRLR_H : SRLR_H_ENC, SRLR_H_DESC;
3100 def SRLR_W : SRLR_W_ENC, SRLR_W_DESC;
3101 def SRLR_D : SRLR_D_ENC, SRLR_D_DESC;
3102
3103 def SRLRI_B : SRLRI_B_ENC, SRLRI_B_DESC;
3104 def SRLRI_H : SRLRI_H_ENC, SRLRI_H_DESC;
3105 def SRLRI_W : SRLRI_W_ENC, SRLRI_W_DESC;
3106 def SRLRI_D : SRLRI_D_ENC, SRLRI_D_DESC;
3107
3108 def ST_B: ST_B_ENC, ST_B_DESC;
3109 def ST_H: ST_H_ENC, ST_H_DESC;
3110 def ST_W: ST_W_ENC, ST_W_DESC;
3111 def ST_D: ST_D_ENC, ST_D_DESC;
3112
3113 def STX_B: STX_B_ENC, STX_B_DESC;
3114 def STX_H: STX_H_ENC, STX_H_DESC;
3115 def STX_W: STX_W_ENC, STX_W_DESC;
3116 def STX_D: STX_D_ENC, STX_D_DESC;
3117
3118 def SUBS_S_B : SUBS_S_B_ENC, SUBS_S_B_DESC;
3119 def SUBS_S_H : SUBS_S_H_ENC, SUBS_S_H_DESC;
3120 def SUBS_S_W : SUBS_S_W_ENC, SUBS_S_W_DESC;
3121 def SUBS_S_D : SUBS_S_D_ENC, SUBS_S_D_DESC;
3122
3123 def SUBS_U_B : SUBS_U_B_ENC, SUBS_U_B_DESC;
3124 def SUBS_U_H : SUBS_U_H_ENC, SUBS_U_H_DESC;
3125 def SUBS_U_W : SUBS_U_W_ENC, SUBS_U_W_DESC;
3126 def SUBS_U_D : SUBS_U_D_ENC, SUBS_U_D_DESC;
3127
3128 def SUBSUS_U_B : SUBSUS_U_B_ENC, SUBSUS_U_B_DESC;
3129 def SUBSUS_U_H : SUBSUS_U_H_ENC, SUBSUS_U_H_DESC;
3130 def SUBSUS_U_W : SUBSUS_U_W_ENC, SUBSUS_U_W_DESC;
3131 def SUBSUS_U_D : SUBSUS_U_D_ENC, SUBSUS_U_D_DESC;
3132
3133 def SUBSUU_S_B : SUBSUU_S_B_ENC, SUBSUU_S_B_DESC;
3134 def SUBSUU_S_H : SUBSUU_S_H_ENC, SUBSUU_S_H_DESC;
3135 def SUBSUU_S_W : SUBSUU_S_W_ENC, SUBSUU_S_W_DESC;
3136 def SUBSUU_S_D : SUBSUU_S_D_ENC, SUBSUU_S_D_DESC;
3137
3138 def SUBV_B : SUBV_B_ENC, SUBV_B_DESC;
3139 def SUBV_H : SUBV_H_ENC, SUBV_H_DESC;
3140 def SUBV_W : SUBV_W_ENC, SUBV_W_DESC;
3141 def SUBV_D : SUBV_D_ENC, SUBV_D_DESC;
3142
3143 def SUBVI_B : SUBVI_B_ENC, SUBVI_B_DESC;
3144 def SUBVI_H : SUBVI_H_ENC, SUBVI_H_DESC;
3145 def SUBVI_W : SUBVI_W_ENC, SUBVI_W_DESC;
3146 def SUBVI_D : SUBVI_D_ENC, SUBVI_D_DESC;
3147
3148 def VSHF_B : VSHF_B_ENC, VSHF_B_DESC;
3149 def VSHF_H : VSHF_H_ENC, VSHF_H_DESC;
3150 def VSHF_W : VSHF_W_ENC, VSHF_W_DESC;
3151 def VSHF_D : VSHF_D_ENC, VSHF_D_DESC;
3152
3153 def XOR_V : XOR_V_ENC, XOR_V_DESC;
3154 def XOR_V_H_PSEUDO : XOR_V_H_PSEUDO_DESC,
3155                      PseudoInstExpansion<(XOR_V MSA128B:$wd,
3156                                                 MSA128B:$ws, MSA128B:$wt)>;
3157 def XOR_V_W_PSEUDO : XOR_V_W_PSEUDO_DESC,
3158                      PseudoInstExpansion<(XOR_V MSA128B:$wd,
3159                                                 MSA128B:$ws, MSA128B:$wt)>;
3160 def XOR_V_D_PSEUDO : XOR_V_D_PSEUDO_DESC,
3161                      PseudoInstExpansion<(XOR_V MSA128B:$wd,
3162                                                 MSA128B:$ws, MSA128B:$wt)>;
3163
3164 def XORI_B : XORI_B_ENC, XORI_B_DESC;
3165
3166 // Patterns.
3167 class MSAPat<dag pattern, dag result, list<Predicate> pred = [HasMSA]> :
3168   Pat<pattern, result>, Requires<pred>;
3169
3170 def : MSAPat<(extractelt (v4i32 MSA128W:$ws), immZExt4:$idx),
3171              (COPY_S_W MSA128W:$ws, immZExt4:$idx)>;
3172
3173 def : MSAPat<(v16i8 (load addr:$addr)), (LD_B addr:$addr)>;
3174 def : MSAPat<(v8i16 (load addr:$addr)), (LD_H addr:$addr)>;
3175 def : MSAPat<(v4i32 (load addr:$addr)), (LD_W addr:$addr)>;
3176 def : MSAPat<(v2i64 (load addr:$addr)), (LD_D addr:$addr)>;
3177 def : MSAPat<(v8f16 (load addr:$addr)), (LD_H addr:$addr)>;
3178 def : MSAPat<(v4f32 (load addr:$addr)), (LD_W addr:$addr)>;
3179 def : MSAPat<(v2f64 (load addr:$addr)), (LD_D addr:$addr)>;
3180
3181 def : MSAPat<(v8f16 (load addrRegImm:$addr)), (LD_H addrRegImm:$addr)>;
3182 def : MSAPat<(v4f32 (load addrRegImm:$addr)), (LD_W addrRegImm:$addr)>;
3183 def : MSAPat<(v2f64 (load addrRegImm:$addr)), (LD_D addrRegImm:$addr)>;
3184
3185 def : MSAPat<(store (v16i8 MSA128B:$ws), addr:$addr),
3186              (ST_B MSA128B:$ws, addr:$addr)>;
3187 def : MSAPat<(store (v8i16 MSA128H:$ws), addr:$addr),
3188              (ST_H MSA128H:$ws, addr:$addr)>;
3189 def : MSAPat<(store (v4i32 MSA128W:$ws), addr:$addr),
3190              (ST_W MSA128W:$ws, addr:$addr)>;
3191 def : MSAPat<(store (v2i64 MSA128D:$ws), addr:$addr),
3192              (ST_D MSA128D:$ws, addr:$addr)>;
3193 def : MSAPat<(store (v8f16 MSA128H:$ws), addr:$addr),
3194              (ST_H MSA128H:$ws, addr:$addr)>;
3195 def : MSAPat<(store (v4f32 MSA128W:$ws), addr:$addr),
3196              (ST_W MSA128W:$ws, addr:$addr)>;
3197 def : MSAPat<(store (v2f64 MSA128D:$ws), addr:$addr),
3198              (ST_D MSA128D:$ws, addr:$addr)>;
3199
3200 def ST_FH : MSAPat<(store (v8f16 MSA128H:$ws), addrRegImm:$addr),
3201                    (ST_H MSA128H:$ws, addrRegImm:$addr)>;
3202 def ST_FW : MSAPat<(store (v4f32 MSA128W:$ws), addrRegImm:$addr),
3203                    (ST_W MSA128W:$ws, addrRegImm:$addr)>;
3204 def ST_FD : MSAPat<(store (v2f64 MSA128D:$ws), addrRegImm:$addr),
3205                    (ST_D MSA128D:$ws, addrRegImm:$addr)>;
3206
3207 class MSA_FABS_PSEUDO_DESC_BASE<RegisterOperand ROWD,
3208                                 RegisterOperand ROWS = ROWD,
3209                                 InstrItinClass itin = NoItinerary> :
3210   MipsPseudo<(outs ROWD:$wd),
3211              (ins ROWS:$ws),
3212              [(set ROWD:$wd, (fabs ROWS:$ws))]> {
3213   InstrItinClass Itinerary = itin;
3214 }
3215 def FABS_W : MSA_FABS_PSEUDO_DESC_BASE<MSA128WOpnd>,
3216              PseudoInstExpansion<(FMAX_A_W MSA128WOpnd:$wd, MSA128WOpnd:$ws,
3217                                            MSA128WOpnd:$ws)>;
3218 def FABS_D : MSA_FABS_PSEUDO_DESC_BASE<MSA128DOpnd>,
3219              PseudoInstExpansion<(FMAX_A_D MSA128DOpnd:$wd, MSA128DOpnd:$ws,
3220                                            MSA128DOpnd:$ws)>;
3221
3222 class MSABitconvertPat<ValueType DstVT, ValueType SrcVT,
3223                        RegisterClass DstRC, list<Predicate> preds = [HasMSA]> :
3224    MSAPat<(DstVT (bitconvert SrcVT:$src)),
3225           (COPY_TO_REGCLASS SrcVT:$src, DstRC), preds>;
3226
3227 // These are endian-independant because the element size doesnt change
3228 def : MSABitconvertPat<v8i16, v8f16, MSA128H>;
3229 def : MSABitconvertPat<v4i32, v4f32, MSA128W>;
3230 def : MSABitconvertPat<v2i64, v2f64, MSA128D>;
3231 def : MSABitconvertPat<v8f16, v8i16, MSA128H>;
3232 def : MSABitconvertPat<v4f32, v4i32, MSA128W>;
3233 def : MSABitconvertPat<v2f64, v2i64, MSA128D>;
3234
3235 // Little endian bitcasts are always no-ops
3236 def : MSABitconvertPat<v16i8, v8i16, MSA128B, [HasMSA, IsLE]>;
3237 def : MSABitconvertPat<v16i8, v4i32, MSA128B, [HasMSA, IsLE]>;
3238 def : MSABitconvertPat<v16i8, v2i64, MSA128B, [HasMSA, IsLE]>;
3239 def : MSABitconvertPat<v16i8, v8f16, MSA128B, [HasMSA, IsLE]>;
3240 def : MSABitconvertPat<v16i8, v4f32, MSA128B, [HasMSA, IsLE]>;
3241 def : MSABitconvertPat<v16i8, v2f64, MSA128B, [HasMSA, IsLE]>;
3242
3243 def : MSABitconvertPat<v8i16, v16i8, MSA128H, [HasMSA, IsLE]>;
3244 def : MSABitconvertPat<v8i16, v4i32, MSA128H, [HasMSA, IsLE]>;
3245 def : MSABitconvertPat<v8i16, v2i64, MSA128H, [HasMSA, IsLE]>;
3246 def : MSABitconvertPat<v8i16, v4f32, MSA128H, [HasMSA, IsLE]>;
3247 def : MSABitconvertPat<v8i16, v2f64, MSA128H, [HasMSA, IsLE]>;
3248
3249 def : MSABitconvertPat<v4i32, v16i8, MSA128W, [HasMSA, IsLE]>;
3250 def : MSABitconvertPat<v4i32, v8i16, MSA128W, [HasMSA, IsLE]>;
3251 def : MSABitconvertPat<v4i32, v2i64, MSA128W, [HasMSA, IsLE]>;
3252 def : MSABitconvertPat<v4i32, v8f16, MSA128W, [HasMSA, IsLE]>;
3253 def : MSABitconvertPat<v4i32, v2f64, MSA128W, [HasMSA, IsLE]>;
3254
3255 def : MSABitconvertPat<v2i64, v16i8, MSA128D, [HasMSA, IsLE]>;
3256 def : MSABitconvertPat<v2i64, v8i16, MSA128D, [HasMSA, IsLE]>;
3257 def : MSABitconvertPat<v2i64, v4i32, MSA128D, [HasMSA, IsLE]>;
3258 def : MSABitconvertPat<v2i64, v8f16, MSA128D, [HasMSA, IsLE]>;
3259 def : MSABitconvertPat<v2i64, v4f32, MSA128D, [HasMSA, IsLE]>;
3260
3261 def : MSABitconvertPat<v4f32, v16i8, MSA128W, [HasMSA, IsLE]>;
3262 def : MSABitconvertPat<v4f32, v8i16, MSA128W, [HasMSA, IsLE]>;
3263 def : MSABitconvertPat<v4f32, v2i64, MSA128W, [HasMSA, IsLE]>;
3264 def : MSABitconvertPat<v4f32, v8f16, MSA128W, [HasMSA, IsLE]>;
3265 def : MSABitconvertPat<v4f32, v2f64, MSA128W, [HasMSA, IsLE]>;
3266
3267 def : MSABitconvertPat<v2f64, v16i8, MSA128D, [HasMSA, IsLE]>;
3268 def : MSABitconvertPat<v2f64, v8i16, MSA128D, [HasMSA, IsLE]>;
3269 def : MSABitconvertPat<v2f64, v4i32, MSA128D, [HasMSA, IsLE]>;
3270 def : MSABitconvertPat<v2f64, v8f16, MSA128D, [HasMSA, IsLE]>;
3271 def : MSABitconvertPat<v2f64, v4f32, MSA128D, [HasMSA, IsLE]>;
3272
3273 // Big endian bitcasts expand to shuffle instructions.
3274 // This is because bitcast is defined to be a store/load sequence and the
3275 // vector store/load instructions are mixed-endian with respect to the vector
3276 // as a whole (little endian with respect to element order, but big endian
3277 // elements).
3278
3279 class MSABitconvertReverseQuartersPat<ValueType DstVT, ValueType SrcVT,
3280                                       RegisterClass DstRC, MSAInst Insn,
3281                                       RegisterClass ViaRC> :
3282   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3283          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 27),
3284                            DstRC),
3285          [HasMSA, IsBE]>;
3286
3287 class MSABitconvertReverseHalvesPat<ValueType DstVT, ValueType SrcVT,
3288                                     RegisterClass DstRC, MSAInst Insn,
3289                                     RegisterClass ViaRC> :
3290   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3291          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 177),
3292                            DstRC),
3293          [HasMSA, IsBE]>;
3294
3295 class MSABitconvertReverseBInHPat<ValueType DstVT, ValueType SrcVT,
3296                                   RegisterClass DstRC> :
3297   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
3298
3299 class MSABitconvertReverseBInWPat<ValueType DstVT, ValueType SrcVT,
3300                                   RegisterClass DstRC> :
3301   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
3302
3303 class MSABitconvertReverseBInDPat<ValueType DstVT, ValueType SrcVT,
3304                                   RegisterClass DstRC> :
3305   MSAPat<(DstVT (bitconvert SrcVT:$src)),
3306          (COPY_TO_REGCLASS
3307            (SHF_W
3308              (COPY_TO_REGCLASS
3309                (SHF_B (COPY_TO_REGCLASS SrcVT:$src, MSA128B), 27),
3310                MSA128W), 177),
3311            DstRC),
3312          [HasMSA, IsBE]>;
3313
3314 class MSABitconvertReverseHInWPat<ValueType DstVT, ValueType SrcVT,
3315                                   RegisterClass DstRC> :
3316   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
3317
3318 class MSABitconvertReverseHInDPat<ValueType DstVT, ValueType SrcVT,
3319                                   RegisterClass DstRC> :
3320   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
3321
3322 class MSABitconvertReverseWInDPat<ValueType DstVT, ValueType SrcVT,
3323                                   RegisterClass DstRC> :
3324   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_W, MSA128W>;
3325
3326 def : MSABitconvertReverseBInHPat<v8i16, v16i8, MSA128H>;
3327 def : MSABitconvertReverseBInHPat<v8f16, v16i8, MSA128H>;
3328 def : MSABitconvertReverseBInWPat<v4i32, v16i8, MSA128W>;
3329 def : MSABitconvertReverseBInWPat<v4f32, v16i8, MSA128W>;
3330 def : MSABitconvertReverseBInDPat<v2i64, v16i8, MSA128D>;
3331 def : MSABitconvertReverseBInDPat<v2f64, v16i8, MSA128D>;
3332
3333 def : MSABitconvertReverseBInHPat<v16i8, v8i16, MSA128B>;
3334 def : MSABitconvertReverseHInWPat<v4i32, v8i16, MSA128W>;
3335 def : MSABitconvertReverseHInWPat<v4f32, v8i16, MSA128W>;
3336 def : MSABitconvertReverseHInDPat<v2i64, v8i16, MSA128D>;
3337 def : MSABitconvertReverseHInDPat<v2f64, v8i16, MSA128D>;
3338
3339 def : MSABitconvertReverseBInHPat<v16i8, v8f16, MSA128B>;
3340 def : MSABitconvertReverseHInWPat<v4i32, v8f16, MSA128W>;
3341 def : MSABitconvertReverseHInWPat<v4f32, v8f16, MSA128W>;
3342 def : MSABitconvertReverseHInDPat<v2i64, v8f16, MSA128D>;
3343 def : MSABitconvertReverseHInDPat<v2f64, v8f16, MSA128D>;
3344
3345 def : MSABitconvertReverseBInWPat<v16i8, v4i32, MSA128B>;
3346 def : MSABitconvertReverseHInWPat<v8i16, v4i32, MSA128H>;
3347 def : MSABitconvertReverseHInWPat<v8f16, v4i32, MSA128H>;
3348 def : MSABitconvertReverseWInDPat<v2i64, v4i32, MSA128D>;
3349 def : MSABitconvertReverseWInDPat<v2f64, v4i32, MSA128D>;
3350
3351 def : MSABitconvertReverseBInWPat<v16i8, v4f32, MSA128B>;
3352 def : MSABitconvertReverseHInWPat<v8i16, v4f32, MSA128H>;
3353 def : MSABitconvertReverseHInWPat<v8f16, v4f32, MSA128H>;
3354 def : MSABitconvertReverseWInDPat<v2i64, v4f32, MSA128D>;
3355 def : MSABitconvertReverseWInDPat<v2f64, v4f32, MSA128D>;
3356
3357 def : MSABitconvertReverseBInDPat<v16i8, v2i64, MSA128B>;
3358 def : MSABitconvertReverseHInDPat<v8i16, v2i64, MSA128H>;
3359 def : MSABitconvertReverseHInDPat<v8f16, v2i64, MSA128H>;
3360 def : MSABitconvertReverseWInDPat<v4i32, v2i64, MSA128W>;
3361 def : MSABitconvertReverseWInDPat<v4f32, v2i64, MSA128W>;
3362
3363 def : MSABitconvertReverseBInDPat<v16i8, v2f64, MSA128B>;
3364 def : MSABitconvertReverseHInDPat<v8i16, v2f64, MSA128H>;
3365 def : MSABitconvertReverseHInDPat<v8f16, v2f64, MSA128H>;
3366 def : MSABitconvertReverseWInDPat<v4i32, v2f64, MSA128W>;
3367 def : MSABitconvertReverseWInDPat<v4f32, v2f64, MSA128W>;
3368
3369 // Pseudos used to implement BNZ.df, and BZ.df
3370
3371 class MSA_CBRANCH_PSEUDO_DESC_BASE<SDPatternOperator OpNode, ValueType TyNode,
3372                                    RegisterClass RCWS,
3373                                    InstrItinClass itin = NoItinerary> :
3374   MipsPseudo<(outs GPR32:$dst),
3375              (ins RCWS:$ws),
3376              [(set GPR32:$dst, (OpNode (TyNode RCWS:$ws)))]> {
3377   bit usesCustomInserter = 1;
3378 }
3379
3380 def SNZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v16i8,
3381                                                 MSA128B, NoItinerary>;
3382 def SNZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v8i16,
3383                                                 MSA128H, NoItinerary>;
3384 def SNZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v4i32,
3385                                                 MSA128W, NoItinerary>;
3386 def SNZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v2i64,
3387                                                 MSA128D, NoItinerary>;
3388 def SNZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyNonZero, v16i8,
3389                                                 MSA128B, NoItinerary>;
3390
3391 def SZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v16i8,
3392                                                MSA128B, NoItinerary>;
3393 def SZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v8i16,
3394                                                MSA128H, NoItinerary>;
3395 def SZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v4i32,
3396                                                MSA128W, NoItinerary>;
3397 def SZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v2i64,
3398                                                MSA128D, NoItinerary>;
3399 def SZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyZero, v16i8,
3400                                                MSA128B, NoItinerary>;