dd9492eb7fb733680991ea574ef96fe39211787e
[oota-llvm.git] / lib / Target / Hexagon / HexagonTargetMachine.cpp
1 //===-- HexagonTargetMachine.cpp - Define TargetMachine for Hexagon -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // Implements the info about Hexagon target spec.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "HexagonTargetMachine.h"
15 #include "Hexagon.h"
16 #include "HexagonISelLowering.h"
17 #include "HexagonMachineScheduler.h"
18 #include "HexagonTargetObjectFile.h"
19 #include "HexagonTargetTransformInfo.h"
20 #include "llvm/CodeGen/Passes.h"
21 #include "llvm/IR/LegacyPassManager.h"
22 #include "llvm/IR/Module.h"
23 #include "llvm/Support/CommandLine.h"
24 #include "llvm/Support/TargetRegistry.h"
25 #include "llvm/Transforms/Scalar.h"
26
27 using namespace llvm;
28
29 static cl:: opt<bool> DisableHardwareLoops("disable-hexagon-hwloops",
30   cl::Hidden, cl::desc("Disable Hardware Loops for Hexagon target"));
31
32 static cl::opt<bool> DisableHexagonCFGOpt("disable-hexagon-cfgopt",
33   cl::Hidden, cl::ZeroOrMore, cl::init(false),
34   cl::desc("Disable Hexagon CFG Optimization"));
35
36 static cl::opt<bool> DisableStoreWidening("disable-store-widen",
37   cl::Hidden, cl::init(false), cl::desc("Disable store widening"));
38
39 static cl::opt<bool> EnableExpandCondsets("hexagon-expand-condsets",
40   cl::init(true), cl::Hidden, cl::ZeroOrMore,
41   cl::desc("Early expansion of MUX"));
42
43 static cl::opt<bool> EnableEarlyIf("hexagon-eif", cl::init(true), cl::Hidden,
44   cl::ZeroOrMore, cl::desc("Enable early if-conversion"));
45
46 static cl::opt<bool> EnableGenInsert("hexagon-insert", cl::init(true),
47   cl::Hidden, cl::desc("Generate \"insert\" instructions"));
48
49 static cl::opt<bool> EnableCommGEP("hexagon-commgep", cl::init(true),
50   cl::Hidden, cl::ZeroOrMore, cl::desc("Enable commoning of GEP instructions"));
51
52 static cl::opt<bool> EnableGenExtract("hexagon-extract", cl::init(true),
53   cl::Hidden, cl::desc("Generate \"extract\" instructions"));
54
55 static cl::opt<bool> EnableGenMux("hexagon-mux", cl::init(true), cl::Hidden,
56   cl::desc("Enable converting conditional transfers into MUX instructions"));
57
58 static cl::opt<bool> EnableGenPred("hexagon-gen-pred", cl::init(true),
59   cl::Hidden, cl::desc("Enable conversion of arithmetic operations to "
60   "predicate instructions"));
61
62 static cl::opt<bool> DisableHSDR("disable-hsdr", cl::init(false), cl::Hidden,
63   cl::desc("Disable splitting double registers"));
64
65 /// HexagonTargetMachineModule - Note that this is used on hosts that
66 /// cannot link in a library unless there are references into the
67 /// library.  In particular, it seems that it is not possible to get
68 /// things to work on Win32 without this.  Though it is unused, do not
69 /// remove it.
70 extern "C" int HexagonTargetMachineModule;
71 int HexagonTargetMachineModule = 0;
72
73 extern "C" void LLVMInitializeHexagonTarget() {
74   // Register the target.
75   RegisterTargetMachine<HexagonTargetMachine> X(TheHexagonTarget);
76 }
77
78 static ScheduleDAGInstrs *createVLIWMachineSched(MachineSchedContext *C) {
79   return new VLIWMachineScheduler(C, make_unique<ConvergingVLIWScheduler>());
80 }
81
82 static MachineSchedRegistry
83 SchedCustomRegistry("hexagon", "Run Hexagon's custom scheduler",
84                     createVLIWMachineSched);
85
86 namespace llvm {
87   FunctionPass *createHexagonCFGOptimizer();
88   FunctionPass *createHexagonCommonGEP();
89   FunctionPass *createHexagonCopyToCombine();
90   FunctionPass *createHexagonEarlyIfConversion();
91   FunctionPass *createHexagonExpandCondsets();
92   FunctionPass *createHexagonExpandPredSpillCode();
93   FunctionPass *createHexagonFixupHwLoops();
94   FunctionPass *createHexagonGenExtract();
95   FunctionPass *createHexagonGenInsert();
96   FunctionPass *createHexagonGenMux();
97   FunctionPass *createHexagonGenPredicate();
98   FunctionPass *createHexagonHardwareLoops();
99   FunctionPass *createHexagonISelDag(HexagonTargetMachine &TM,
100                                      CodeGenOpt::Level OptLevel);
101   FunctionPass *createHexagonNewValueJump();
102   FunctionPass *createHexagonPacketizer();
103   FunctionPass *createHexagonPeephole();
104   FunctionPass *createHexagonSplitConst32AndConst64();
105   FunctionPass *createHexagonSplitDoubleRegs();
106   FunctionPass *createHexagonStoreWidening();
107 } // end namespace llvm;
108
109 /// HexagonTargetMachine ctor - Create an ILP32 architecture model.
110 ///
111
112 /// Hexagon_TODO: Do I need an aggregate alignment?
113 ///
114 HexagonTargetMachine::HexagonTargetMachine(const Target &T, const Triple &TT,
115                                            StringRef CPU, StringRef FS,
116                                            const TargetOptions &Options,
117                                            Reloc::Model RM, CodeModel::Model CM,
118                                            CodeGenOpt::Level OL)
119     : LLVMTargetMachine(T, "e-m:e-p:32:32-i1:32-i64:64-a:0-n32", TT, CPU, FS,
120                         Options, RM, CM, OL),
121       TLOF(make_unique<HexagonTargetObjectFile>()) {
122   initAsmInfo();
123 }
124
125 const HexagonSubtarget *
126 HexagonTargetMachine::getSubtargetImpl(const Function &F) const {
127   AttributeSet FnAttrs = F.getAttributes();
128   Attribute CPUAttr =
129       FnAttrs.getAttribute(AttributeSet::FunctionIndex, "target-cpu");
130   Attribute FSAttr =
131       FnAttrs.getAttribute(AttributeSet::FunctionIndex, "target-features");
132
133   std::string CPU = !CPUAttr.hasAttribute(Attribute::None)
134                         ? CPUAttr.getValueAsString().str()
135                         : TargetCPU;
136   std::string FS = !FSAttr.hasAttribute(Attribute::None)
137                        ? FSAttr.getValueAsString().str()
138                        : TargetFS;
139
140   auto &I = SubtargetMap[CPU + FS];
141   if (!I) {
142     // This needs to be done before we create a new subtarget since any
143     // creation will depend on the TM and the code generation flags on the
144     // function that reside in TargetOptions.
145     resetTargetOptions(F);
146     I = llvm::make_unique<HexagonSubtarget>(TargetTriple, CPU, FS, *this);
147   }
148   return I.get();
149 }
150
151 TargetIRAnalysis HexagonTargetMachine::getTargetIRAnalysis() {
152   return TargetIRAnalysis([this](const Function &F) {
153     return TargetTransformInfo(HexagonTTIImpl(this, F));
154   });
155 }
156
157
158 HexagonTargetMachine::~HexagonTargetMachine() {}
159
160 namespace {
161 /// Hexagon Code Generator Pass Configuration Options.
162 class HexagonPassConfig : public TargetPassConfig {
163 public:
164   HexagonPassConfig(HexagonTargetMachine *TM, PassManagerBase &PM)
165     : TargetPassConfig(TM, PM) {
166     bool NoOpt = (TM->getOptLevel() == CodeGenOpt::None);
167     if (!NoOpt) {
168       if (EnableExpandCondsets) {
169         Pass *Exp = createHexagonExpandCondsets();
170         insertPass(&RegisterCoalescerID, IdentifyingPassPtr(Exp));
171       }
172     }
173   }
174
175   HexagonTargetMachine &getHexagonTargetMachine() const {
176     return getTM<HexagonTargetMachine>();
177   }
178
179   ScheduleDAGInstrs *
180   createMachineScheduler(MachineSchedContext *C) const override {
181     return createVLIWMachineSched(C);
182   }
183
184   void addIRPasses() override;
185   bool addInstSelector() override;
186   void addPreRegAlloc() override;
187   void addPostRegAlloc() override;
188   void addPreSched2() override;
189   void addPreEmitPass() override;
190 };
191 } // namespace
192
193 TargetPassConfig *HexagonTargetMachine::createPassConfig(PassManagerBase &PM) {
194   return new HexagonPassConfig(this, PM);
195 }
196
197 void HexagonPassConfig::addIRPasses() {
198   TargetPassConfig::addIRPasses();
199   bool NoOpt = (getOptLevel() == CodeGenOpt::None);
200
201   addPass(createAtomicExpandPass(TM));
202   if (!NoOpt) {
203     if (EnableCommGEP)
204       addPass(createHexagonCommonGEP());
205     // Replace certain combinations of shifts and ands with extracts.
206     if (EnableGenExtract)
207       addPass(createHexagonGenExtract());
208   }
209 }
210
211 bool HexagonPassConfig::addInstSelector() {
212   HexagonTargetMachine &TM = getHexagonTargetMachine();
213   bool NoOpt = (getOptLevel() == CodeGenOpt::None);
214
215   addPass(createHexagonISelDag(TM, getOptLevel()));
216
217   if (!NoOpt) {
218     // Create logical operations on predicate registers.
219     if (EnableGenPred)
220       addPass(createHexagonGenPredicate(), false);
221     // Split double registers.
222     if (!DisableHSDR)
223       addPass(createHexagonSplitDoubleRegs());
224     addPass(createHexagonPeephole());
225     printAndVerify("After hexagon peephole pass");
226     if (EnableGenInsert)
227       addPass(createHexagonGenInsert(), false);
228     if (EnableEarlyIf)
229       addPass(createHexagonEarlyIfConversion(), false);
230   }
231
232   return false;
233 }
234
235 void HexagonPassConfig::addPreRegAlloc() {
236   if (getOptLevel() != CodeGenOpt::None) {
237     if (!DisableStoreWidening)
238       addPass(createHexagonStoreWidening(), false);
239     if (!DisableHardwareLoops)
240       addPass(createHexagonHardwareLoops(), false);
241   }
242 }
243
244 void HexagonPassConfig::addPostRegAlloc() {
245   if (getOptLevel() != CodeGenOpt::None)
246     if (!DisableHexagonCFGOpt)
247       addPass(createHexagonCFGOptimizer(), false);
248 }
249
250 void HexagonPassConfig::addPreSched2() {
251   addPass(createHexagonCopyToCombine(), false);
252   if (getOptLevel() != CodeGenOpt::None)
253     addPass(&IfConverterID, false);
254   addPass(createHexagonSplitConst32AndConst64());
255 }
256
257 void HexagonPassConfig::addPreEmitPass() {
258   bool NoOpt = (getOptLevel() == CodeGenOpt::None);
259
260   if (!NoOpt)
261     addPass(createHexagonNewValueJump(), false);
262
263   // Expand Spill code for predicate registers.
264   addPass(createHexagonExpandPredSpillCode(), false);
265
266   // Create Packets.
267   if (!NoOpt) {
268     if (!DisableHardwareLoops)
269       addPass(createHexagonFixupHwLoops(), false);
270     // Generate MUX from pairs of conditional transfers.
271     if (EnableGenMux)
272       addPass(createHexagonGenMux(), false);
273
274     addPass(createHexagonPacketizer(), false);
275   }
276 }