84f256f73722de5907930448e4a960f9ada7789f
[oota-llvm.git] / lib / Target / ARM / ARMTargetTransformInfo.h
1 //===-- ARMTargetTransformInfo.h - ARM specific TTI -------------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 /// \file
10 /// This file a TargetTransformInfo::Concept conforming object specific to the
11 /// ARM target machine. It uses the target's detailed information to
12 /// provide more precise answers to certain TTI queries, while letting the
13 /// target independent and default TTI implementations handle the rest.
14 ///
15 //===----------------------------------------------------------------------===//
16
17 #ifndef LLVM_LIB_TARGET_ARM_ARMTARGETTRANSFORMINFO_H
18 #define LLVM_LIB_TARGET_ARM_ARMTARGETTRANSFORMINFO_H
19
20 #include "ARM.h"
21 #include "ARMTargetMachine.h"
22 #include "llvm/Analysis/TargetTransformInfo.h"
23 #include "llvm/CodeGen/BasicTTIImpl.h"
24 #include "llvm/Target/TargetLowering.h"
25
26 namespace llvm {
27
28 class ARMTTIImpl : public BasicTTIImplBase<ARMTTIImpl> {
29   typedef BasicTTIImplBase<ARMTTIImpl> BaseT;
30   typedef TargetTransformInfo TTI;
31   friend BaseT;
32
33   const ARMSubtarget *ST;
34   const ARMTargetLowering *TLI;
35
36   /// Estimate the overhead of scalarizing an instruction. Insert and Extract
37   /// are set if the result needs to be inserted and/or extracted from vectors.
38   unsigned getScalarizationOverhead(Type *Ty, bool Insert, bool Extract);
39
40   const ARMSubtarget *getST() const { return ST; }
41   const ARMTargetLowering *getTLI() const { return TLI; }
42
43 public:
44   explicit ARMTTIImpl(const ARMBaseTargetMachine *TM, Function &F)
45       : BaseT(TM, F.getParent()->getDataLayout()), ST(TM->getSubtargetImpl(F)),
46         TLI(ST->getTargetLowering()) {}
47
48   // Provide value semantics. MSVC requires that we spell all of these out.
49   ARMTTIImpl(const ARMTTIImpl &Arg)
50       : BaseT(static_cast<const BaseT &>(Arg)), ST(Arg.ST), TLI(Arg.TLI) {}
51   ARMTTIImpl(ARMTTIImpl &&Arg)
52       : BaseT(std::move(static_cast<BaseT &>(Arg))), ST(std::move(Arg.ST)),
53         TLI(std::move(Arg.TLI)) {}
54
55   /// \name Scalar TTI Implementations
56   /// @{
57
58   using BaseT::getIntImmCost;
59   unsigned getIntImmCost(const APInt &Imm, Type *Ty);
60
61   /// @}
62
63   /// \name Vector TTI Implementations
64   /// @{
65
66   unsigned getNumberOfRegisters(bool Vector) {
67     if (Vector) {
68       if (ST->hasNEON())
69         return 16;
70       return 0;
71     }
72
73     if (ST->isThumb1Only())
74       return 8;
75     return 13;
76   }
77
78   unsigned getRegisterBitWidth(bool Vector) {
79     if (Vector) {
80       if (ST->hasNEON())
81         return 128;
82       return 0;
83     }
84
85     return 32;
86   }
87
88   unsigned getMaxInterleaveFactor(unsigned VF) {
89     // These are out of order CPUs:
90     if (ST->isCortexA15() || ST->isSwift())
91       return 2;
92     return 1;
93   }
94
95   unsigned getShuffleCost(TTI::ShuffleKind Kind, Type *Tp, int Index,
96                           Type *SubTp);
97
98   unsigned getCastInstrCost(unsigned Opcode, Type *Dst, Type *Src);
99
100   unsigned getCmpSelInstrCost(unsigned Opcode, Type *ValTy, Type *CondTy);
101
102   unsigned getVectorInstrCost(unsigned Opcode, Type *Val, unsigned Index);
103
104   unsigned getAddressComputationCost(Type *Val, bool IsComplex);
105
106   unsigned getFPOpCost(Type *Ty);
107
108   unsigned getArithmeticInstrCost(
109       unsigned Opcode, Type *Ty,
110       TTI::OperandValueKind Op1Info = TTI::OK_AnyValue,
111       TTI::OperandValueKind Op2Info = TTI::OK_AnyValue,
112       TTI::OperandValueProperties Opd1PropInfo = TTI::OP_None,
113       TTI::OperandValueProperties Opd2PropInfo = TTI::OP_None);
114
115   unsigned getMemoryOpCost(unsigned Opcode, Type *Src, unsigned Alignment,
116                            unsigned AddressSpace);
117
118   unsigned getInterleavedMemoryOpCost(unsigned Opcode, Type *VecTy,
119                                       unsigned Factor,
120                                       ArrayRef<unsigned> Indices,
121                                       unsigned Alignment,
122                                       unsigned AddressSpace);
123   /// @}
124 };
125
126 } // end namespace llvm
127
128 #endif