417354010d37392cf49dec43a6517e4b886aeb60
[oota-llvm.git] / lib / Target / AArch64 / AArch64TargetMachine.h
1 //==-- AArch64TargetMachine.h - Define TargetMachine for AArch64 -*- C++ -*-==//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares the AArch64 specific subclass of TargetMachine.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef AArch64TARGETMACHINE_H
15 #define AArch64TARGETMACHINE_H
16
17 #include "AArch64InstrInfo.h"
18 #include "AArch64ISelLowering.h"
19 #include "AArch64Subtarget.h"
20 #include "AArch64FrameLowering.h"
21 #include "AArch64SelectionDAGInfo.h"
22 #include "llvm/IR/DataLayout.h"
23 #include "llvm/Target/TargetMachine.h"
24 #include "llvm/MC/MCStreamer.h"
25
26 namespace llvm {
27
28 class AArch64TargetMachine : public LLVMTargetMachine {
29 protected:
30   AArch64Subtarget Subtarget;
31
32 private:
33   AArch64InstrInfo InstrInfo;
34   AArch64TargetLowering TLInfo;
35
36 public:
37   AArch64TargetMachine(const Target &T, StringRef TT, StringRef CPU,
38                        StringRef FS, const TargetOptions &Options,
39                        Reloc::Model RM, CodeModel::Model CM,
40                        CodeGenOpt::Level OL, bool IsLittleEndian);
41
42   const AArch64Subtarget *getSubtargetImpl() const override {
43     return &Subtarget;
44   }
45   const AArch64TargetLowering *getTargetLowering() const override {
46     return &TLInfo;
47   }
48   const DataLayout *getDataLayout() const override {
49     return getSubtargetImpl()->getDataLayout();
50   }
51   const AArch64FrameLowering *getFrameLowering() const override {
52     return getSubtargetImpl()->getFrameLowering();
53   }
54   const AArch64InstrInfo *getInstrInfo() const override { return &InstrInfo; }
55   const AArch64RegisterInfo *getRegisterInfo() const override {
56     return &InstrInfo.getRegisterInfo();
57   }
58   const AArch64SelectionDAGInfo *getSelectionDAGInfo() const override {
59     return getSubtargetImpl()->getSelectionDAGInfo();
60   }
61
62   // Pass Pipeline Configuration
63   TargetPassConfig *createPassConfig(PassManagerBase &PM) override;
64
65   /// \brief Register AArch64 analysis passes with a pass manager.
66   void addAnalysisPasses(PassManagerBase &PM) override;
67 };
68
69 // AArch64leTargetMachine - AArch64 little endian target machine.
70 //
71 class AArch64leTargetMachine : public AArch64TargetMachine {
72   virtual void anchor();
73 public:
74   AArch64leTargetMachine(const Target &T, StringRef TT, StringRef CPU,
75                          StringRef FS, const TargetOptions &Options,
76                          Reloc::Model RM, CodeModel::Model CM,
77                          CodeGenOpt::Level OL);
78 };
79
80 // AArch64beTargetMachine - AArch64 big endian target machine.
81 //
82 class AArch64beTargetMachine : public AArch64TargetMachine {
83   virtual void anchor();
84 public:
85   AArch64beTargetMachine(const Target &T, StringRef TT, StringRef CPU,
86                          StringRef FS, const TargetOptions &Options,
87                          Reloc::Model RM, CodeModel::Model CM,
88                          CodeGenOpt::Level OL);
89 };
90
91 } // end namespace llvm
92
93 #endif