057c8410da0effcb60e072e3dfef050528f61d0b
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGBuild.h
1 //===-- SelectionDAGBuild.h - Selection-DAG building ----------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating from LLVM IR into SelectionDAG IR.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef SELECTIONDAGBUILD_H
15 #define SELECTIONDAGBUILD_H
16
17 #include "llvm/Constants.h"
18 #include "llvm/ADT/APInt.h"
19 #include "llvm/ADT/DenseMap.h"
20 #ifndef NDEBUG
21 #include "llvm/ADT/SmallSet.h"
22 #endif
23 #include "llvm/CodeGen/SelectionDAGNodes.h"
24 #include "llvm/CodeGen/ValueTypes.h"
25 #include "llvm/Support/CallSite.h"
26 #include "llvm/Target/TargetMachine.h"
27 #include <vector>
28 #include <set>
29
30 namespace llvm {
31
32 class AliasAnalysis;
33 class AllocaInst;
34 class BasicBlock;
35 class BitCastInst;
36 class BranchInst;
37 class CallInst;
38 class ExtractElementInst;
39 class ExtractValueInst;
40 class FCmpInst;
41 class FPExtInst;
42 class FPToSIInst;
43 class FPToUIInst;
44 class FPTruncInst;
45 class FreeInst;
46 class Function;
47 class GetElementPtrInst;
48 class GCFunctionInfo;
49 class ICmpInst;
50 class IntToPtrInst;
51 class InvokeInst;
52 class InsertElementInst;
53 class InsertValueInst;
54 class Instruction;
55 class LoadInst;
56 class MachineBasicBlock;
57 class MachineFunction;
58 class MachineInstr;
59 class MachineModuleInfo;
60 class MachineRegisterInfo;
61 class MallocInst;
62 class PHINode;
63 class PtrToIntInst;
64 class ReturnInst;
65 class SDISelAsmOperandInfo;
66 class SExtInst;
67 class SelectInst;
68 class ShuffleVectorInst;
69 class SIToFPInst;
70 class StoreInst;
71 class SwitchInst;
72 class TargetData;
73 class TargetLowering;
74 class TruncInst;
75 class UIToFPInst;
76 class UnreachableInst;
77 class UnwindInst;
78 class VICmpInst;
79 class VFCmpInst;
80 class VAArgInst;
81 class ZExtInst;
82
83 //===--------------------------------------------------------------------===//
84 /// FunctionLoweringInfo - This contains information that is global to a
85 /// function that is used when lowering a region of the function.
86 ///
87 class FunctionLoweringInfo {
88 public:
89   TargetLowering &TLI;
90   Function *Fn;
91   MachineFunction *MF;
92   MachineRegisterInfo *RegInfo;
93
94   explicit FunctionLoweringInfo(TargetLowering &TLI);
95
96   /// set - Initialize this FunctionLoweringInfo with the given Function
97   /// and its associated MachineFunction.
98   ///
99   void set(Function &Fn, MachineFunction &MF, SelectionDAG &DAG,
100            bool EnableFastISel);
101
102   /// MBBMap - A mapping from LLVM basic blocks to their machine code entry.
103   DenseMap<const BasicBlock*, MachineBasicBlock *> MBBMap;
104
105   /// ValueMap - Since we emit code for the function a basic block at a time,
106   /// we must remember which virtual registers hold the values for
107   /// cross-basic-block values.
108   DenseMap<const Value*, unsigned> ValueMap;
109
110   /// StaticAllocaMap - Keep track of frame indices for fixed sized allocas in
111   /// the entry block.  This allows the allocas to be efficiently referenced
112   /// anywhere in the function.
113   DenseMap<const AllocaInst*, int> StaticAllocaMap;
114
115 #ifndef NDEBUG
116   SmallSet<Instruction*, 8> CatchInfoLost;
117   SmallSet<Instruction*, 8> CatchInfoFound;
118 #endif
119
120   unsigned MakeReg(MVT VT);
121   
122   /// isExportedInst - Return true if the specified value is an instruction
123   /// exported from its block.
124   bool isExportedInst(const Value *V) {
125     return ValueMap.count(V);
126   }
127
128   unsigned CreateRegForValue(const Value *V);
129   
130   unsigned InitializeRegForValue(const Value *V) {
131     unsigned &R = ValueMap[V];
132     assert(R == 0 && "Already initialized this value register!");
133     return R = CreateRegForValue(V);
134   }
135   
136   struct LiveOutInfo {
137     unsigned NumSignBits;
138     APInt KnownOne, KnownZero;
139     LiveOutInfo() : NumSignBits(0), KnownOne(1, 0), KnownZero(1, 0) {}
140   };
141   
142   /// LiveOutRegInfo - Information about live out vregs, indexed by their
143   /// register number offset by 'FirstVirtualRegister'.
144   std::vector<LiveOutInfo> LiveOutRegInfo;
145
146   /// clear - Clear out all the function-specific state. This returns this
147   /// FunctionLoweringInfo to an empty state, ready to be used for a
148   /// different function.
149   void clear() {
150     MBBMap.clear();
151     ValueMap.clear();
152     StaticAllocaMap.clear();
153 #ifndef NDEBUG
154     CatchInfoLost.clear();
155     CatchInfoFound.clear();
156 #endif
157     LiveOutRegInfo.clear();
158   }
159 };
160
161 //===----------------------------------------------------------------------===//
162 /// SelectionDAGLowering - This is the common target-independent lowering
163 /// implementation that is parameterized by a TargetLowering object.
164 /// Also, targets can overload any lowering method.
165 ///
166 class SelectionDAGLowering {
167   MachineBasicBlock *CurMBB;
168
169   /// CurDebugLoc - current file + line number.  Changes as we build the DAG.
170   DebugLoc CurDebugLoc;
171
172   DenseMap<const Value*, SDValue> NodeMap;
173
174   /// PendingLoads - Loads are not emitted to the program immediately.  We bunch
175   /// them up and then emit token factor nodes when possible.  This allows us to
176   /// get simple disambiguation between loads without worrying about alias
177   /// analysis.
178   SmallVector<SDValue, 8> PendingLoads;
179
180   /// PendingExports - CopyToReg nodes that copy values to virtual registers
181   /// for export to other blocks need to be emitted before any terminator
182   /// instruction, but they have no other ordering requirements. We bunch them
183   /// up and the emit a single tokenfactor for them just before terminator
184   /// instructions.
185   SmallVector<SDValue, 8> PendingExports;
186
187   /// Case - A struct to record the Value for a switch case, and the
188   /// case's target basic block.
189   struct Case {
190     Constant* Low;
191     Constant* High;
192     MachineBasicBlock* BB;
193
194     Case() : Low(0), High(0), BB(0) { }
195     Case(Constant* low, Constant* high, MachineBasicBlock* bb) :
196       Low(low), High(high), BB(bb) { }
197     uint64_t size() const {
198       uint64_t rHigh = cast<ConstantInt>(High)->getSExtValue();
199       uint64_t rLow  = cast<ConstantInt>(Low)->getSExtValue();
200       return (rHigh - rLow + 1ULL);
201     }
202   };
203
204   struct CaseBits {
205     uint64_t Mask;
206     MachineBasicBlock* BB;
207     unsigned Bits;
208
209     CaseBits(uint64_t mask, MachineBasicBlock* bb, unsigned bits):
210       Mask(mask), BB(bb), Bits(bits) { }
211   };
212
213   typedef std::vector<Case>           CaseVector;
214   typedef std::vector<CaseBits>       CaseBitsVector;
215   typedef CaseVector::iterator        CaseItr;
216   typedef std::pair<CaseItr, CaseItr> CaseRange;
217
218   /// CaseRec - A struct with ctor used in lowering switches to a binary tree
219   /// of conditional branches.
220   struct CaseRec {
221     CaseRec(MachineBasicBlock *bb, Constant *lt, Constant *ge, CaseRange r) :
222     CaseBB(bb), LT(lt), GE(ge), Range(r) {}
223
224     /// CaseBB - The MBB in which to emit the compare and branch
225     MachineBasicBlock *CaseBB;
226     /// LT, GE - If nonzero, we know the current case value must be less-than or
227     /// greater-than-or-equal-to these Constants.
228     Constant *LT;
229     Constant *GE;
230     /// Range - A pair of iterators representing the range of case values to be
231     /// processed at this point in the binary search tree.
232     CaseRange Range;
233   };
234
235   typedef std::vector<CaseRec> CaseRecVector;
236
237   /// The comparison function for sorting the switch case values in the vector.
238   /// WARNING: Case ranges should be disjoint!
239   struct CaseCmp {
240     bool operator () (const Case& C1, const Case& C2) {
241       assert(isa<ConstantInt>(C1.Low) && isa<ConstantInt>(C2.High));
242       const ConstantInt* CI1 = cast<const ConstantInt>(C1.Low);
243       const ConstantInt* CI2 = cast<const ConstantInt>(C2.High);
244       return CI1->getValue().slt(CI2->getValue());
245     }
246   };
247
248   struct CaseBitsCmp {
249     bool operator () (const CaseBits& C1, const CaseBits& C2) {
250       return C1.Bits > C2.Bits;
251     }
252   };
253
254   size_t Clusterify(CaseVector& Cases, const SwitchInst &SI);
255
256   /// CaseBlock - This structure is used to communicate between SDLowering and
257   /// SDISel for the code generation of additional basic blocks needed by multi-
258   /// case switch statements.
259   struct CaseBlock {
260     CaseBlock(ISD::CondCode cc, Value *cmplhs, Value *cmprhs, Value *cmpmiddle,
261               MachineBasicBlock *truebb, MachineBasicBlock *falsebb,
262               MachineBasicBlock *me)
263       : CC(cc), CmpLHS(cmplhs), CmpMHS(cmpmiddle), CmpRHS(cmprhs),
264         TrueBB(truebb), FalseBB(falsebb), ThisBB(me) {}
265     // CC - the condition code to use for the case block's setcc node
266     ISD::CondCode CC;
267     // CmpLHS/CmpRHS/CmpMHS - The LHS/MHS/RHS of the comparison to emit.
268     // Emit by default LHS op RHS. MHS is used for range comparisons:
269     // If MHS is not null: (LHS <= MHS) and (MHS <= RHS).
270     Value *CmpLHS, *CmpMHS, *CmpRHS;
271     // TrueBB/FalseBB - the block to branch to if the setcc is true/false.
272     MachineBasicBlock *TrueBB, *FalseBB;
273     // ThisBB - the block into which to emit the code for the setcc and branches
274     MachineBasicBlock *ThisBB;
275   };
276   struct JumpTable {
277     JumpTable(unsigned R, unsigned J, MachineBasicBlock *M,
278               MachineBasicBlock *D): Reg(R), JTI(J), MBB(M), Default(D) {}
279   
280     /// Reg - the virtual register containing the index of the jump table entry
281     //. to jump to.
282     unsigned Reg;
283     /// JTI - the JumpTableIndex for this jump table in the function.
284     unsigned JTI;
285     /// MBB - the MBB into which to emit the code for the indirect jump.
286     MachineBasicBlock *MBB;
287     /// Default - the MBB of the default bb, which is a successor of the range
288     /// check MBB.  This is when updating PHI nodes in successors.
289     MachineBasicBlock *Default;
290   };
291   struct JumpTableHeader {
292     JumpTableHeader(APInt F, APInt L, Value* SV, MachineBasicBlock* H,
293                     bool E = false):
294       First(F), Last(L), SValue(SV), HeaderBB(H), Emitted(E) {}
295     APInt First;
296     APInt Last;
297     Value *SValue;
298     MachineBasicBlock *HeaderBB;
299     bool Emitted;
300   };
301   typedef std::pair<JumpTableHeader, JumpTable> JumpTableBlock;
302
303   struct BitTestCase {
304     BitTestCase(uint64_t M, MachineBasicBlock* T, MachineBasicBlock* Tr):
305       Mask(M), ThisBB(T), TargetBB(Tr) { }
306     uint64_t Mask;
307     MachineBasicBlock* ThisBB;
308     MachineBasicBlock* TargetBB;
309   };
310
311   typedef SmallVector<BitTestCase, 3> BitTestInfo;
312
313   struct BitTestBlock {
314     BitTestBlock(APInt F, APInt R, Value* SV,
315                  unsigned Rg, bool E,
316                  MachineBasicBlock* P, MachineBasicBlock* D,
317                  const BitTestInfo& C):
318       First(F), Range(R), SValue(SV), Reg(Rg), Emitted(E),
319       Parent(P), Default(D), Cases(C) { }
320     APInt First;
321     APInt Range;
322     Value  *SValue;
323     unsigned Reg;
324     bool Emitted;
325     MachineBasicBlock *Parent;
326     MachineBasicBlock *Default;
327     BitTestInfo Cases;
328   };
329
330 public:
331   // TLI - This is information that describes the available target features we
332   // need for lowering.  This indicates when operations are unavailable,
333   // implemented with a libcall, etc.
334   TargetLowering &TLI;
335   SelectionDAG &DAG;
336   const TargetData *TD;
337   AliasAnalysis *AA;
338
339   /// SwitchCases - Vector of CaseBlock structures used to communicate
340   /// SwitchInst code generation information.
341   std::vector<CaseBlock> SwitchCases;
342   /// JTCases - Vector of JumpTable structures used to communicate
343   /// SwitchInst code generation information.
344   std::vector<JumpTableBlock> JTCases;
345   /// BitTestCases - Vector of BitTestBlock structures used to communicate
346   /// SwitchInst code generation information.
347   std::vector<BitTestBlock> BitTestCases;
348   
349   std::vector<std::pair<MachineInstr*, unsigned> > PHINodesToUpdate;
350
351   // Emit PHI-node-operand constants only once even if used by multiple
352   // PHI nodes.
353   DenseMap<Constant*, unsigned> ConstantsOut;
354
355   /// FuncInfo - Information about the function as a whole.
356   ///
357   FunctionLoweringInfo &FuncInfo;
358
359   /// OptLevel - What optimization level we're generating code for.
360   /// 
361   CodeGenOpt::Level OptLevel;
362   
363   /// GFI - Garbage collection metadata for the function.
364   GCFunctionInfo *GFI;
365
366   SelectionDAGLowering(SelectionDAG &dag, TargetLowering &tli,
367                        FunctionLoweringInfo &funcinfo,
368                        CodeGenOpt::Level ol)
369     : CurDebugLoc(DebugLoc::getUnknownLoc()), 
370       TLI(tli), DAG(dag), FuncInfo(funcinfo), OptLevel(ol) {
371   }
372
373   void init(GCFunctionInfo *gfi, AliasAnalysis &aa);
374
375   /// clear - Clear out the curret SelectionDAG and the associated
376   /// state and prepare this SelectionDAGLowering object to be used
377   /// for a new block. This doesn't clear out information about
378   /// additional blocks that are needed to complete switch lowering
379   /// or PHI node updating; that information is cleared out as it is
380   /// consumed.
381   void clear();
382
383   /// getRoot - Return the current virtual root of the Selection DAG,
384   /// flushing any PendingLoad items. This must be done before emitting
385   /// a store or any other node that may need to be ordered after any
386   /// prior load instructions.
387   ///
388   SDValue getRoot();
389
390   /// getControlRoot - Similar to getRoot, but instead of flushing all the
391   /// PendingLoad items, flush all the PendingExports items. It is necessary
392   /// to do this before emitting a terminator instruction.
393   ///
394   SDValue getControlRoot();
395
396   DebugLoc getCurDebugLoc() const { return CurDebugLoc; }
397   void setCurDebugLoc(DebugLoc dl) { CurDebugLoc = dl; }
398
399   void CopyValueToVirtualRegister(Value *V, unsigned Reg);
400
401   void visit(Instruction &I);
402
403   void visit(unsigned Opcode, User &I);
404
405   void setCurrentBasicBlock(MachineBasicBlock *MBB) { CurMBB = MBB; }
406
407   SDValue getValue(const Value *V);
408
409   void setValue(const Value *V, SDValue NewN) {
410     SDValue &N = NodeMap[V];
411     assert(N.getNode() == 0 && "Already set a value for this node!");
412     N = NewN;
413   }
414   
415   void GetRegistersForValue(SDISelAsmOperandInfo &OpInfo,
416                             std::set<unsigned> &OutputRegs, 
417                             std::set<unsigned> &InputRegs);
418
419   void FindMergedConditions(Value *Cond, MachineBasicBlock *TBB,
420                             MachineBasicBlock *FBB, MachineBasicBlock *CurBB,
421                             unsigned Opc);
422   void EmitBranchForMergedCondition(Value *Cond, MachineBasicBlock *TBB,
423                                     MachineBasicBlock *FBB,
424                                     MachineBasicBlock *CurBB);
425   bool ShouldEmitAsBranches(const std::vector<CaseBlock> &Cases);
426   bool isExportableFromCurrentBlock(Value *V, const BasicBlock *FromBB);
427   void CopyToExportRegsIfNeeded(Value *V);
428   void ExportFromCurrentBlock(Value *V);
429   void LowerCallTo(CallSite CS, SDValue Callee, bool IsTailCall,
430                    MachineBasicBlock *LandingPad = NULL);
431
432 private:
433   // Terminator instructions.
434   void visitRet(ReturnInst &I);
435   void visitBr(BranchInst &I);
436   void visitSwitch(SwitchInst &I);
437   void visitUnreachable(UnreachableInst &I) { /* noop */ }
438
439   // Helpers for visitSwitch
440   bool handleSmallSwitchRange(CaseRec& CR,
441                               CaseRecVector& WorkList,
442                               Value* SV,
443                               MachineBasicBlock* Default);
444   bool handleJTSwitchCase(CaseRec& CR,
445                           CaseRecVector& WorkList,
446                           Value* SV,
447                           MachineBasicBlock* Default);
448   bool handleBTSplitSwitchCase(CaseRec& CR,
449                                CaseRecVector& WorkList,
450                                Value* SV,
451                                MachineBasicBlock* Default);
452   bool handleBitTestsSwitchCase(CaseRec& CR,
453                                 CaseRecVector& WorkList,
454                                 Value* SV,
455                                 MachineBasicBlock* Default);  
456 public:
457   void visitSwitchCase(CaseBlock &CB);
458   void visitBitTestHeader(BitTestBlock &B);
459   void visitBitTestCase(MachineBasicBlock* NextMBB,
460                         unsigned Reg,
461                         BitTestCase &B);
462   void visitJumpTable(JumpTable &JT);
463   void visitJumpTableHeader(JumpTable &JT, JumpTableHeader &JTH);
464   
465 private:
466   // These all get lowered before this pass.
467   void visitInvoke(InvokeInst &I);
468   void visitUnwind(UnwindInst &I);
469
470   void visitBinary(User &I, unsigned OpCode);
471   void visitShift(User &I, unsigned Opcode);
472   void visitAdd(User &I)  { visitBinary(I, ISD::ADD); }
473   void visitFAdd(User &I) { visitBinary(I, ISD::FADD); }
474   void visitSub(User &I)  { visitBinary(I, ISD::SUB); }
475   void visitFSub(User &I);
476   void visitMul(User &I)  { visitBinary(I, ISD::MUL); }
477   void visitFMul(User &I) { visitBinary(I, ISD::FMUL); }
478   void visitURem(User &I) { visitBinary(I, ISD::UREM); }
479   void visitSRem(User &I) { visitBinary(I, ISD::SREM); }
480   void visitFRem(User &I) { visitBinary(I, ISD::FREM); }
481   void visitUDiv(User &I) { visitBinary(I, ISD::UDIV); }
482   void visitSDiv(User &I) { visitBinary(I, ISD::SDIV); }
483   void visitFDiv(User &I) { visitBinary(I, ISD::FDIV); }
484   void visitAnd (User &I) { visitBinary(I, ISD::AND); }
485   void visitOr  (User &I) { visitBinary(I, ISD::OR); }
486   void visitXor (User &I) { visitBinary(I, ISD::XOR); }
487   void visitShl (User &I) { visitShift(I, ISD::SHL); }
488   void visitLShr(User &I) { visitShift(I, ISD::SRL); }
489   void visitAShr(User &I) { visitShift(I, ISD::SRA); }
490   void visitICmp(User &I);
491   void visitFCmp(User &I);
492   void visitVICmp(User &I);
493   void visitVFCmp(User &I);
494   // Visit the conversion instructions
495   void visitTrunc(User &I);
496   void visitZExt(User &I);
497   void visitSExt(User &I);
498   void visitFPTrunc(User &I);
499   void visitFPExt(User &I);
500   void visitFPToUI(User &I);
501   void visitFPToSI(User &I);
502   void visitUIToFP(User &I);
503   void visitSIToFP(User &I);
504   void visitPtrToInt(User &I);
505   void visitIntToPtr(User &I);
506   void visitBitCast(User &I);
507
508   void visitExtractElement(User &I);
509   void visitInsertElement(User &I);
510   void visitShuffleVector(User &I);
511
512   void visitExtractValue(ExtractValueInst &I);
513   void visitInsertValue(InsertValueInst &I);
514
515   void visitGetElementPtr(User &I);
516   void visitSelect(User &I);
517
518   void visitMalloc(MallocInst &I);
519   void visitFree(FreeInst &I);
520   void visitAlloca(AllocaInst &I);
521   void visitLoad(LoadInst &I);
522   void visitStore(StoreInst &I);
523   void visitPHI(PHINode &I) { } // PHI nodes are handled specially.
524   void visitCall(CallInst &I);
525   void visitInlineAsm(CallSite CS);
526   const char *visitIntrinsicCall(CallInst &I, unsigned Intrinsic);
527   void visitTargetIntrinsic(CallInst &I, unsigned Intrinsic);
528
529   void visitPow(CallInst &I);
530   void visitExp2(CallInst &I);
531   void visitExp(CallInst &I);
532   void visitLog(CallInst &I);
533   void visitLog2(CallInst &I);
534   void visitLog10(CallInst &I);
535
536   void visitVAStart(CallInst &I);
537   void visitVAArg(VAArgInst &I);
538   void visitVAEnd(CallInst &I);
539   void visitVACopy(CallInst &I);
540
541   void visitUserOp1(Instruction &I) {
542     assert(0 && "UserOp1 should not exist at instruction selection time!");
543     abort();
544   }
545   void visitUserOp2(Instruction &I) {
546     assert(0 && "UserOp2 should not exist at instruction selection time!");
547     abort();
548   }
549   
550   const char *implVisitBinaryAtomic(CallInst& I, ISD::NodeType Op);
551   const char *implVisitAluOverflow(CallInst &I, ISD::NodeType Op);
552 };
553
554 /// AddCatchInfo - Extract the personality and type infos from an eh.selector
555 /// call, and add them to the specified machine basic block.
556 void AddCatchInfo(CallInst &I, MachineModuleInfo *MMI,
557                   MachineBasicBlock *MBB);
558
559 } // end namespace llvm
560
561 #endif