89b1e9b0b5ee12b94b91fd87e5ed9ffa7277a060
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAG.cpp
1 //===-- SelectionDAG.cpp - Implement the SelectionDAG data structures -----===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAG class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/CodeGen/SelectionDAG.h"
15 #include "SDNodeOrdering.h"
16 #include "SDNodeDbgValue.h"
17 #include "llvm/Constants.h"
18 #include "llvm/Analysis/DebugInfo.h"
19 #include "llvm/Analysis/ValueTracking.h"
20 #include "llvm/Function.h"
21 #include "llvm/GlobalAlias.h"
22 #include "llvm/GlobalVariable.h"
23 #include "llvm/Intrinsics.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/Assembly/Writer.h"
26 #include "llvm/CallingConv.h"
27 #include "llvm/CodeGen/MachineBasicBlock.h"
28 #include "llvm/CodeGen/MachineConstantPool.h"
29 #include "llvm/CodeGen/MachineFrameInfo.h"
30 #include "llvm/CodeGen/MachineModuleInfo.h"
31 #include "llvm/CodeGen/PseudoSourceValue.h"
32 #include "llvm/Target/TargetRegisterInfo.h"
33 #include "llvm/Target/TargetData.h"
34 #include "llvm/Target/TargetLowering.h"
35 #include "llvm/Target/TargetSelectionDAGInfo.h"
36 #include "llvm/Target/TargetOptions.h"
37 #include "llvm/Target/TargetInstrInfo.h"
38 #include "llvm/Target/TargetIntrinsicInfo.h"
39 #include "llvm/Target/TargetMachine.h"
40 #include "llvm/Support/CommandLine.h"
41 #include "llvm/Support/Debug.h"
42 #include "llvm/Support/ErrorHandling.h"
43 #include "llvm/Support/ManagedStatic.h"
44 #include "llvm/Support/MathExtras.h"
45 #include "llvm/Support/raw_ostream.h"
46 #include "llvm/Support/Mutex.h"
47 #include "llvm/ADT/SetVector.h"
48 #include "llvm/ADT/SmallPtrSet.h"
49 #include "llvm/ADT/SmallSet.h"
50 #include "llvm/ADT/SmallVector.h"
51 #include "llvm/ADT/StringExtras.h"
52 #include <algorithm>
53 #include <cmath>
54 using namespace llvm;
55
56 /// makeVTList - Return an instance of the SDVTList struct initialized with the
57 /// specified members.
58 static SDVTList makeVTList(const EVT *VTs, unsigned NumVTs) {
59   SDVTList Res = {VTs, NumVTs};
60   return Res;
61 }
62
63 static const fltSemantics *EVTToAPFloatSemantics(EVT VT) {
64   switch (VT.getSimpleVT().SimpleTy) {
65   default: llvm_unreachable("Unknown FP format");
66   case MVT::f32:     return &APFloat::IEEEsingle;
67   case MVT::f64:     return &APFloat::IEEEdouble;
68   case MVT::f80:     return &APFloat::x87DoubleExtended;
69   case MVT::f128:    return &APFloat::IEEEquad;
70   case MVT::ppcf128: return &APFloat::PPCDoubleDouble;
71   }
72 }
73
74 SelectionDAG::DAGUpdateListener::~DAGUpdateListener() {}
75
76 //===----------------------------------------------------------------------===//
77 //                              ConstantFPSDNode Class
78 //===----------------------------------------------------------------------===//
79
80 /// isExactlyValue - We don't rely on operator== working on double values, as
81 /// it returns true for things that are clearly not equal, like -0.0 and 0.0.
82 /// As such, this method can be used to do an exact bit-for-bit comparison of
83 /// two floating point values.
84 bool ConstantFPSDNode::isExactlyValue(const APFloat& V) const {
85   return getValueAPF().bitwiseIsEqual(V);
86 }
87
88 bool ConstantFPSDNode::isValueValidForType(EVT VT,
89                                            const APFloat& Val) {
90   assert(VT.isFloatingPoint() && "Can only convert between FP types");
91
92   // PPC long double cannot be converted to any other type.
93   if (VT == MVT::ppcf128 ||
94       &Val.getSemantics() == &APFloat::PPCDoubleDouble)
95     return false;
96
97   // convert modifies in place, so make a copy.
98   APFloat Val2 = APFloat(Val);
99   bool losesInfo;
100   (void) Val2.convert(*EVTToAPFloatSemantics(VT), APFloat::rmNearestTiesToEven,
101                       &losesInfo);
102   return !losesInfo;
103 }
104
105 //===----------------------------------------------------------------------===//
106 //                              ISD Namespace
107 //===----------------------------------------------------------------------===//
108
109 /// isBuildVectorAllOnes - Return true if the specified node is a
110 /// BUILD_VECTOR where all of the elements are ~0 or undef.
111 bool ISD::isBuildVectorAllOnes(const SDNode *N) {
112   // Look through a bit convert.
113   if (N->getOpcode() == ISD::BITCAST)
114     N = N->getOperand(0).getNode();
115
116   if (N->getOpcode() != ISD::BUILD_VECTOR) return false;
117
118   unsigned i = 0, e = N->getNumOperands();
119
120   // Skip over all of the undef values.
121   while (i != e && N->getOperand(i).getOpcode() == ISD::UNDEF)
122     ++i;
123
124   // Do not accept an all-undef vector.
125   if (i == e) return false;
126
127   // Do not accept build_vectors that aren't all constants or which have non-~0
128   // elements.
129   SDValue NotZero = N->getOperand(i);
130   if (isa<ConstantSDNode>(NotZero)) {
131     if (!cast<ConstantSDNode>(NotZero)->isAllOnesValue())
132       return false;
133   } else if (isa<ConstantFPSDNode>(NotZero)) {
134     if (!cast<ConstantFPSDNode>(NotZero)->getValueAPF().
135                 bitcastToAPInt().isAllOnesValue())
136       return false;
137   } else
138     return false;
139
140   // Okay, we have at least one ~0 value, check to see if the rest match or are
141   // undefs.
142   for (++i; i != e; ++i)
143     if (N->getOperand(i) != NotZero &&
144         N->getOperand(i).getOpcode() != ISD::UNDEF)
145       return false;
146   return true;
147 }
148
149
150 /// isBuildVectorAllZeros - Return true if the specified node is a
151 /// BUILD_VECTOR where all of the elements are 0 or undef.
152 bool ISD::isBuildVectorAllZeros(const SDNode *N) {
153   // Look through a bit convert.
154   if (N->getOpcode() == ISD::BITCAST)
155     N = N->getOperand(0).getNode();
156
157   if (N->getOpcode() != ISD::BUILD_VECTOR) return false;
158
159   unsigned i = 0, e = N->getNumOperands();
160
161   // Skip over all of the undef values.
162   while (i != e && N->getOperand(i).getOpcode() == ISD::UNDEF)
163     ++i;
164
165   // Do not accept an all-undef vector.
166   if (i == e) return false;
167
168   // Do not accept build_vectors that aren't all constants or which have non-0
169   // elements.
170   SDValue Zero = N->getOperand(i);
171   if (isa<ConstantSDNode>(Zero)) {
172     if (!cast<ConstantSDNode>(Zero)->isNullValue())
173       return false;
174   } else if (isa<ConstantFPSDNode>(Zero)) {
175     if (!cast<ConstantFPSDNode>(Zero)->getValueAPF().isPosZero())
176       return false;
177   } else
178     return false;
179
180   // Okay, we have at least one 0 value, check to see if the rest match or are
181   // undefs.
182   for (++i; i != e; ++i)
183     if (N->getOperand(i) != Zero &&
184         N->getOperand(i).getOpcode() != ISD::UNDEF)
185       return false;
186   return true;
187 }
188
189 /// isScalarToVector - Return true if the specified node is a
190 /// ISD::SCALAR_TO_VECTOR node or a BUILD_VECTOR node where only the low
191 /// element is not an undef.
192 bool ISD::isScalarToVector(const SDNode *N) {
193   if (N->getOpcode() == ISD::SCALAR_TO_VECTOR)
194     return true;
195
196   if (N->getOpcode() != ISD::BUILD_VECTOR)
197     return false;
198   if (N->getOperand(0).getOpcode() == ISD::UNDEF)
199     return false;
200   unsigned NumElems = N->getNumOperands();
201   if (NumElems == 1)
202     return false;
203   for (unsigned i = 1; i < NumElems; ++i) {
204     SDValue V = N->getOperand(i);
205     if (V.getOpcode() != ISD::UNDEF)
206       return false;
207   }
208   return true;
209 }
210
211 /// getSetCCSwappedOperands - Return the operation corresponding to (Y op X)
212 /// when given the operation for (X op Y).
213 ISD::CondCode ISD::getSetCCSwappedOperands(ISD::CondCode Operation) {
214   // To perform this operation, we just need to swap the L and G bits of the
215   // operation.
216   unsigned OldL = (Operation >> 2) & 1;
217   unsigned OldG = (Operation >> 1) & 1;
218   return ISD::CondCode((Operation & ~6) |  // Keep the N, U, E bits
219                        (OldL << 1) |       // New G bit
220                        (OldG << 2));       // New L bit.
221 }
222
223 /// getSetCCInverse - Return the operation corresponding to !(X op Y), where
224 /// 'op' is a valid SetCC operation.
225 ISD::CondCode ISD::getSetCCInverse(ISD::CondCode Op, bool isInteger) {
226   unsigned Operation = Op;
227   if (isInteger)
228     Operation ^= 7;   // Flip L, G, E bits, but not U.
229   else
230     Operation ^= 15;  // Flip all of the condition bits.
231
232   if (Operation > ISD::SETTRUE2)
233     Operation &= ~8;  // Don't let N and U bits get set.
234
235   return ISD::CondCode(Operation);
236 }
237
238
239 /// isSignedOp - For an integer comparison, return 1 if the comparison is a
240 /// signed operation and 2 if the result is an unsigned comparison.  Return zero
241 /// if the operation does not depend on the sign of the input (setne and seteq).
242 static int isSignedOp(ISD::CondCode Opcode) {
243   switch (Opcode) {
244   default: llvm_unreachable("Illegal integer setcc operation!");
245   case ISD::SETEQ:
246   case ISD::SETNE: return 0;
247   case ISD::SETLT:
248   case ISD::SETLE:
249   case ISD::SETGT:
250   case ISD::SETGE: return 1;
251   case ISD::SETULT:
252   case ISD::SETULE:
253   case ISD::SETUGT:
254   case ISD::SETUGE: return 2;
255   }
256 }
257
258 /// getSetCCOrOperation - Return the result of a logical OR between different
259 /// comparisons of identical values: ((X op1 Y) | (X op2 Y)).  This function
260 /// returns SETCC_INVALID if it is not possible to represent the resultant
261 /// comparison.
262 ISD::CondCode ISD::getSetCCOrOperation(ISD::CondCode Op1, ISD::CondCode Op2,
263                                        bool isInteger) {
264   if (isInteger && (isSignedOp(Op1) | isSignedOp(Op2)) == 3)
265     // Cannot fold a signed integer setcc with an unsigned integer setcc.
266     return ISD::SETCC_INVALID;
267
268   unsigned Op = Op1 | Op2;  // Combine all of the condition bits.
269
270   // If the N and U bits get set then the resultant comparison DOES suddenly
271   // care about orderedness, and is true when ordered.
272   if (Op > ISD::SETTRUE2)
273     Op &= ~16;     // Clear the U bit if the N bit is set.
274
275   // Canonicalize illegal integer setcc's.
276   if (isInteger && Op == ISD::SETUNE)  // e.g. SETUGT | SETULT
277     Op = ISD::SETNE;
278
279   return ISD::CondCode(Op);
280 }
281
282 /// getSetCCAndOperation - Return the result of a logical AND between different
283 /// comparisons of identical values: ((X op1 Y) & (X op2 Y)).  This
284 /// function returns zero if it is not possible to represent the resultant
285 /// comparison.
286 ISD::CondCode ISD::getSetCCAndOperation(ISD::CondCode Op1, ISD::CondCode Op2,
287                                         bool isInteger) {
288   if (isInteger && (isSignedOp(Op1) | isSignedOp(Op2)) == 3)
289     // Cannot fold a signed setcc with an unsigned setcc.
290     return ISD::SETCC_INVALID;
291
292   // Combine all of the condition bits.
293   ISD::CondCode Result = ISD::CondCode(Op1 & Op2);
294
295   // Canonicalize illegal integer setcc's.
296   if (isInteger) {
297     switch (Result) {
298     default: break;
299     case ISD::SETUO : Result = ISD::SETFALSE; break;  // SETUGT & SETULT
300     case ISD::SETOEQ:                                 // SETEQ  & SETU[LG]E
301     case ISD::SETUEQ: Result = ISD::SETEQ   ; break;  // SETUGE & SETULE
302     case ISD::SETOLT: Result = ISD::SETULT  ; break;  // SETULT & SETNE
303     case ISD::SETOGT: Result = ISD::SETUGT  ; break;  // SETUGT & SETNE
304     }
305   }
306
307   return Result;
308 }
309
310 //===----------------------------------------------------------------------===//
311 //                           SDNode Profile Support
312 //===----------------------------------------------------------------------===//
313
314 /// AddNodeIDOpcode - Add the node opcode to the NodeID data.
315 ///
316 static void AddNodeIDOpcode(FoldingSetNodeID &ID, unsigned OpC)  {
317   ID.AddInteger(OpC);
318 }
319
320 /// AddNodeIDValueTypes - Value type lists are intern'd so we can represent them
321 /// solely with their pointer.
322 static void AddNodeIDValueTypes(FoldingSetNodeID &ID, SDVTList VTList) {
323   ID.AddPointer(VTList.VTs);
324 }
325
326 /// AddNodeIDOperands - Various routines for adding operands to the NodeID data.
327 ///
328 static void AddNodeIDOperands(FoldingSetNodeID &ID,
329                               const SDValue *Ops, unsigned NumOps) {
330   for (; NumOps; --NumOps, ++Ops) {
331     ID.AddPointer(Ops->getNode());
332     ID.AddInteger(Ops->getResNo());
333   }
334 }
335
336 /// AddNodeIDOperands - Various routines for adding operands to the NodeID data.
337 ///
338 static void AddNodeIDOperands(FoldingSetNodeID &ID,
339                               const SDUse *Ops, unsigned NumOps) {
340   for (; NumOps; --NumOps, ++Ops) {
341     ID.AddPointer(Ops->getNode());
342     ID.AddInteger(Ops->getResNo());
343   }
344 }
345
346 static void AddNodeIDNode(FoldingSetNodeID &ID,
347                           unsigned short OpC, SDVTList VTList,
348                           const SDValue *OpList, unsigned N) {
349   AddNodeIDOpcode(ID, OpC);
350   AddNodeIDValueTypes(ID, VTList);
351   AddNodeIDOperands(ID, OpList, N);
352 }
353
354 /// AddNodeIDCustom - If this is an SDNode with special info, add this info to
355 /// the NodeID data.
356 static void AddNodeIDCustom(FoldingSetNodeID &ID, const SDNode *N) {
357   switch (N->getOpcode()) {
358   case ISD::TargetExternalSymbol:
359   case ISD::ExternalSymbol:
360     llvm_unreachable("Should only be used on nodes with operands");
361   default: break;  // Normal nodes don't need extra info.
362   case ISD::TargetConstant:
363   case ISD::Constant:
364     ID.AddPointer(cast<ConstantSDNode>(N)->getConstantIntValue());
365     break;
366   case ISD::TargetConstantFP:
367   case ISD::ConstantFP: {
368     ID.AddPointer(cast<ConstantFPSDNode>(N)->getConstantFPValue());
369     break;
370   }
371   case ISD::TargetGlobalAddress:
372   case ISD::GlobalAddress:
373   case ISD::TargetGlobalTLSAddress:
374   case ISD::GlobalTLSAddress: {
375     const GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(N);
376     ID.AddPointer(GA->getGlobal());
377     ID.AddInteger(GA->getOffset());
378     ID.AddInteger(GA->getTargetFlags());
379     break;
380   }
381   case ISD::BasicBlock:
382     ID.AddPointer(cast<BasicBlockSDNode>(N)->getBasicBlock());
383     break;
384   case ISD::Register:
385     ID.AddInteger(cast<RegisterSDNode>(N)->getReg());
386     break;
387
388   case ISD::SRCVALUE:
389     ID.AddPointer(cast<SrcValueSDNode>(N)->getValue());
390     break;
391   case ISD::FrameIndex:
392   case ISD::TargetFrameIndex:
393     ID.AddInteger(cast<FrameIndexSDNode>(N)->getIndex());
394     break;
395   case ISD::JumpTable:
396   case ISD::TargetJumpTable:
397     ID.AddInteger(cast<JumpTableSDNode>(N)->getIndex());
398     ID.AddInteger(cast<JumpTableSDNode>(N)->getTargetFlags());
399     break;
400   case ISD::ConstantPool:
401   case ISD::TargetConstantPool: {
402     const ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(N);
403     ID.AddInteger(CP->getAlignment());
404     ID.AddInteger(CP->getOffset());
405     if (CP->isMachineConstantPoolEntry())
406       CP->getMachineCPVal()->AddSelectionDAGCSEId(ID);
407     else
408       ID.AddPointer(CP->getConstVal());
409     ID.AddInteger(CP->getTargetFlags());
410     break;
411   }
412   case ISD::LOAD: {
413     const LoadSDNode *LD = cast<LoadSDNode>(N);
414     ID.AddInteger(LD->getMemoryVT().getRawBits());
415     ID.AddInteger(LD->getRawSubclassData());
416     break;
417   }
418   case ISD::STORE: {
419     const StoreSDNode *ST = cast<StoreSDNode>(N);
420     ID.AddInteger(ST->getMemoryVT().getRawBits());
421     ID.AddInteger(ST->getRawSubclassData());
422     break;
423   }
424   case ISD::ATOMIC_CMP_SWAP:
425   case ISD::ATOMIC_SWAP:
426   case ISD::ATOMIC_LOAD_ADD:
427   case ISD::ATOMIC_LOAD_SUB:
428   case ISD::ATOMIC_LOAD_AND:
429   case ISD::ATOMIC_LOAD_OR:
430   case ISD::ATOMIC_LOAD_XOR:
431   case ISD::ATOMIC_LOAD_NAND:
432   case ISD::ATOMIC_LOAD_MIN:
433   case ISD::ATOMIC_LOAD_MAX:
434   case ISD::ATOMIC_LOAD_UMIN:
435   case ISD::ATOMIC_LOAD_UMAX: {
436     const AtomicSDNode *AT = cast<AtomicSDNode>(N);
437     ID.AddInteger(AT->getMemoryVT().getRawBits());
438     ID.AddInteger(AT->getRawSubclassData());
439     break;
440   }
441   case ISD::VECTOR_SHUFFLE: {
442     const ShuffleVectorSDNode *SVN = cast<ShuffleVectorSDNode>(N);
443     for (unsigned i = 0, e = N->getValueType(0).getVectorNumElements();
444          i != e; ++i)
445       ID.AddInteger(SVN->getMaskElt(i));
446     break;
447   }
448   case ISD::TargetBlockAddress:
449   case ISD::BlockAddress: {
450     ID.AddPointer(cast<BlockAddressSDNode>(N)->getBlockAddress());
451     ID.AddInteger(cast<BlockAddressSDNode>(N)->getTargetFlags());
452     break;
453   }
454   } // end switch (N->getOpcode())
455 }
456
457 /// AddNodeIDNode - Generic routine for adding a nodes info to the NodeID
458 /// data.
459 static void AddNodeIDNode(FoldingSetNodeID &ID, const SDNode *N) {
460   AddNodeIDOpcode(ID, N->getOpcode());
461   // Add the return value info.
462   AddNodeIDValueTypes(ID, N->getVTList());
463   // Add the operand info.
464   AddNodeIDOperands(ID, N->op_begin(), N->getNumOperands());
465
466   // Handle SDNode leafs with special info.
467   AddNodeIDCustom(ID, N);
468 }
469
470 /// encodeMemSDNodeFlags - Generic routine for computing a value for use in
471 /// the CSE map that carries volatility, temporalness, indexing mode, and
472 /// extension/truncation information.
473 ///
474 static inline unsigned
475 encodeMemSDNodeFlags(int ConvType, ISD::MemIndexedMode AM, bool isVolatile,
476                      bool isNonTemporal) {
477   assert((ConvType & 3) == ConvType &&
478          "ConvType may not require more than 2 bits!");
479   assert((AM & 7) == AM &&
480          "AM may not require more than 3 bits!");
481   return ConvType |
482          (AM << 2) |
483          (isVolatile << 5) |
484          (isNonTemporal << 6);
485 }
486
487 //===----------------------------------------------------------------------===//
488 //                              SelectionDAG Class
489 //===----------------------------------------------------------------------===//
490
491 /// doNotCSE - Return true if CSE should not be performed for this node.
492 static bool doNotCSE(SDNode *N) {
493   if (N->getValueType(0) == MVT::Glue)
494     return true; // Never CSE anything that produces a flag.
495
496   switch (N->getOpcode()) {
497   default: break;
498   case ISD::HANDLENODE:
499   case ISD::EH_LABEL:
500     return true;   // Never CSE these nodes.
501   }
502
503   // Check that remaining values produced are not flags.
504   for (unsigned i = 1, e = N->getNumValues(); i != e; ++i)
505     if (N->getValueType(i) == MVT::Glue)
506       return true; // Never CSE anything that produces a flag.
507
508   return false;
509 }
510
511 /// RemoveDeadNodes - This method deletes all unreachable nodes in the
512 /// SelectionDAG.
513 void SelectionDAG::RemoveDeadNodes() {
514   // Create a dummy node (which is not added to allnodes), that adds a reference
515   // to the root node, preventing it from being deleted.
516   HandleSDNode Dummy(getRoot());
517
518   SmallVector<SDNode*, 128> DeadNodes;
519
520   // Add all obviously-dead nodes to the DeadNodes worklist.
521   for (allnodes_iterator I = allnodes_begin(), E = allnodes_end(); I != E; ++I)
522     if (I->use_empty())
523       DeadNodes.push_back(I);
524
525   RemoveDeadNodes(DeadNodes);
526
527   // If the root changed (e.g. it was a dead load, update the root).
528   setRoot(Dummy.getValue());
529 }
530
531 /// RemoveDeadNodes - This method deletes the unreachable nodes in the
532 /// given list, and any nodes that become unreachable as a result.
533 void SelectionDAG::RemoveDeadNodes(SmallVectorImpl<SDNode *> &DeadNodes,
534                                    DAGUpdateListener *UpdateListener) {
535
536   // Process the worklist, deleting the nodes and adding their uses to the
537   // worklist.
538   while (!DeadNodes.empty()) {
539     SDNode *N = DeadNodes.pop_back_val();
540
541     if (UpdateListener)
542       UpdateListener->NodeDeleted(N, 0);
543
544     // Take the node out of the appropriate CSE map.
545     RemoveNodeFromCSEMaps(N);
546
547     // Next, brutally remove the operand list.  This is safe to do, as there are
548     // no cycles in the graph.
549     for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ) {
550       SDUse &Use = *I++;
551       SDNode *Operand = Use.getNode();
552       Use.set(SDValue());
553
554       // Now that we removed this operand, see if there are no uses of it left.
555       if (Operand->use_empty())
556         DeadNodes.push_back(Operand);
557     }
558
559     DeallocateNode(N);
560   }
561 }
562
563 void SelectionDAG::RemoveDeadNode(SDNode *N, DAGUpdateListener *UpdateListener){
564   SmallVector<SDNode*, 16> DeadNodes(1, N);
565   RemoveDeadNodes(DeadNodes, UpdateListener);
566 }
567
568 void SelectionDAG::DeleteNode(SDNode *N) {
569   // First take this out of the appropriate CSE map.
570   RemoveNodeFromCSEMaps(N);
571
572   // Finally, remove uses due to operands of this node, remove from the
573   // AllNodes list, and delete the node.
574   DeleteNodeNotInCSEMaps(N);
575 }
576
577 void SelectionDAG::DeleteNodeNotInCSEMaps(SDNode *N) {
578   assert(N != AllNodes.begin() && "Cannot delete the entry node!");
579   assert(N->use_empty() && "Cannot delete a node that is not dead!");
580
581   // Drop all of the operands and decrement used node's use counts.
582   N->DropOperands();
583
584   DeallocateNode(N);
585 }
586
587 void SelectionDAG::DeallocateNode(SDNode *N) {
588   if (N->OperandsNeedDelete)
589     delete[] N->OperandList;
590
591   // Set the opcode to DELETED_NODE to help catch bugs when node
592   // memory is reallocated.
593   N->NodeType = ISD::DELETED_NODE;
594
595   NodeAllocator.Deallocate(AllNodes.remove(N));
596
597   // Remove the ordering of this node.
598   Ordering->remove(N);
599
600   // If any of the SDDbgValue nodes refer to this SDNode, invalidate them.
601   SmallVector<SDDbgValue*, 2> &DbgVals = DbgInfo->getSDDbgValues(N);
602   for (unsigned i = 0, e = DbgVals.size(); i != e; ++i)
603     DbgVals[i]->setIsInvalidated();
604 }
605
606 /// RemoveNodeFromCSEMaps - Take the specified node out of the CSE map that
607 /// correspond to it.  This is useful when we're about to delete or repurpose
608 /// the node.  We don't want future request for structurally identical nodes
609 /// to return N anymore.
610 bool SelectionDAG::RemoveNodeFromCSEMaps(SDNode *N) {
611   bool Erased = false;
612   switch (N->getOpcode()) {
613   case ISD::HANDLENODE: return false;  // noop.
614   case ISD::CONDCODE:
615     assert(CondCodeNodes[cast<CondCodeSDNode>(N)->get()] &&
616            "Cond code doesn't exist!");
617     Erased = CondCodeNodes[cast<CondCodeSDNode>(N)->get()] != 0;
618     CondCodeNodes[cast<CondCodeSDNode>(N)->get()] = 0;
619     break;
620   case ISD::ExternalSymbol:
621     Erased = ExternalSymbols.erase(cast<ExternalSymbolSDNode>(N)->getSymbol());
622     break;
623   case ISD::TargetExternalSymbol: {
624     ExternalSymbolSDNode *ESN = cast<ExternalSymbolSDNode>(N);
625     Erased = TargetExternalSymbols.erase(
626                std::pair<std::string,unsigned char>(ESN->getSymbol(),
627                                                     ESN->getTargetFlags()));
628     break;
629   }
630   case ISD::VALUETYPE: {
631     EVT VT = cast<VTSDNode>(N)->getVT();
632     if (VT.isExtended()) {
633       Erased = ExtendedValueTypeNodes.erase(VT);
634     } else {
635       Erased = ValueTypeNodes[VT.getSimpleVT().SimpleTy] != 0;
636       ValueTypeNodes[VT.getSimpleVT().SimpleTy] = 0;
637     }
638     break;
639   }
640   default:
641     // Remove it from the CSE Map.
642     assert(N->getOpcode() != ISD::DELETED_NODE && "DELETED_NODE in CSEMap!");
643     assert(N->getOpcode() != ISD::EntryToken && "EntryToken in CSEMap!");
644     Erased = CSEMap.RemoveNode(N);
645     break;
646   }
647 #ifndef NDEBUG
648   // Verify that the node was actually in one of the CSE maps, unless it has a
649   // flag result (which cannot be CSE'd) or is one of the special cases that are
650   // not subject to CSE.
651   if (!Erased && N->getValueType(N->getNumValues()-1) != MVT::Glue &&
652       !N->isMachineOpcode() && !doNotCSE(N)) {
653     N->dump(this);
654     dbgs() << "\n";
655     llvm_unreachable("Node is not in map!");
656   }
657 #endif
658   return Erased;
659 }
660
661 /// AddModifiedNodeToCSEMaps - The specified node has been removed from the CSE
662 /// maps and modified in place. Add it back to the CSE maps, unless an identical
663 /// node already exists, in which case transfer all its users to the existing
664 /// node. This transfer can potentially trigger recursive merging.
665 ///
666 void
667 SelectionDAG::AddModifiedNodeToCSEMaps(SDNode *N,
668                                        DAGUpdateListener *UpdateListener) {
669   // For node types that aren't CSE'd, just act as if no identical node
670   // already exists.
671   if (!doNotCSE(N)) {
672     SDNode *Existing = CSEMap.GetOrInsertNode(N);
673     if (Existing != N) {
674       // If there was already an existing matching node, use ReplaceAllUsesWith
675       // to replace the dead one with the existing one.  This can cause
676       // recursive merging of other unrelated nodes down the line.
677       ReplaceAllUsesWith(N, Existing, UpdateListener);
678
679       // N is now dead.  Inform the listener if it exists and delete it.
680       if (UpdateListener)
681         UpdateListener->NodeDeleted(N, Existing);
682       DeleteNodeNotInCSEMaps(N);
683       return;
684     }
685   }
686
687   // If the node doesn't already exist, we updated it.  Inform a listener if
688   // it exists.
689   if (UpdateListener)
690     UpdateListener->NodeUpdated(N);
691 }
692
693 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
694 /// were replaced with those specified.  If this node is never memoized,
695 /// return null, otherwise return a pointer to the slot it would take.  If a
696 /// node already exists with these operands, the slot will be non-null.
697 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N, SDValue Op,
698                                            void *&InsertPos) {
699   if (doNotCSE(N))
700     return 0;
701
702   SDValue Ops[] = { Op };
703   FoldingSetNodeID ID;
704   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, 1);
705   AddNodeIDCustom(ID, N);
706   SDNode *Node = CSEMap.FindNodeOrInsertPos(ID, InsertPos);
707   return Node;
708 }
709
710 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
711 /// were replaced with those specified.  If this node is never memoized,
712 /// return null, otherwise return a pointer to the slot it would take.  If a
713 /// node already exists with these operands, the slot will be non-null.
714 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N,
715                                            SDValue Op1, SDValue Op2,
716                                            void *&InsertPos) {
717   if (doNotCSE(N))
718     return 0;
719
720   SDValue Ops[] = { Op1, Op2 };
721   FoldingSetNodeID ID;
722   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, 2);
723   AddNodeIDCustom(ID, N);
724   SDNode *Node = CSEMap.FindNodeOrInsertPos(ID, InsertPos);
725   return Node;
726 }
727
728
729 /// FindModifiedNodeSlot - Find a slot for the specified node if its operands
730 /// were replaced with those specified.  If this node is never memoized,
731 /// return null, otherwise return a pointer to the slot it would take.  If a
732 /// node already exists with these operands, the slot will be non-null.
733 SDNode *SelectionDAG::FindModifiedNodeSlot(SDNode *N,
734                                            const SDValue *Ops,unsigned NumOps,
735                                            void *&InsertPos) {
736   if (doNotCSE(N))
737     return 0;
738
739   FoldingSetNodeID ID;
740   AddNodeIDNode(ID, N->getOpcode(), N->getVTList(), Ops, NumOps);
741   AddNodeIDCustom(ID, N);
742   SDNode *Node = CSEMap.FindNodeOrInsertPos(ID, InsertPos);
743   return Node;
744 }
745
746 #ifndef NDEBUG
747 /// VerifyNodeCommon - Sanity check the given node.  Aborts if it is invalid.
748 static void VerifyNodeCommon(SDNode *N) {
749   switch (N->getOpcode()) {
750   default:
751     break;
752   case ISD::BUILD_PAIR: {
753     EVT VT = N->getValueType(0);
754     assert(N->getNumValues() == 1 && "Too many results!");
755     assert(!VT.isVector() && (VT.isInteger() || VT.isFloatingPoint()) &&
756            "Wrong return type!");
757     assert(N->getNumOperands() == 2 && "Wrong number of operands!");
758     assert(N->getOperand(0).getValueType() == N->getOperand(1).getValueType() &&
759            "Mismatched operand types!");
760     assert(N->getOperand(0).getValueType().isInteger() == VT.isInteger() &&
761            "Wrong operand type!");
762     assert(VT.getSizeInBits() == 2 * N->getOperand(0).getValueSizeInBits() &&
763            "Wrong return type size");
764     break;
765   }
766   case ISD::BUILD_VECTOR: {
767     assert(N->getNumValues() == 1 && "Too many results!");
768     assert(N->getValueType(0).isVector() && "Wrong return type!");
769     assert(N->getNumOperands() == N->getValueType(0).getVectorNumElements() &&
770            "Wrong number of operands!");
771     EVT EltVT = N->getValueType(0).getVectorElementType();
772     for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ++I)
773       assert((I->getValueType() == EltVT ||
774              (EltVT.isInteger() && I->getValueType().isInteger() &&
775               EltVT.bitsLE(I->getValueType()))) &&
776             "Wrong operand type!");
777     break;
778   }
779   }
780 }
781
782 /// VerifySDNode - Sanity check the given SDNode.  Aborts if it is invalid.
783 static void VerifySDNode(SDNode *N) {
784   // The SDNode allocators cannot be used to allocate nodes with fields that are
785   // not present in an SDNode!
786   assert(!isa<MemSDNode>(N) && "Bad MemSDNode!");
787   assert(!isa<ShuffleVectorSDNode>(N) && "Bad ShuffleVectorSDNode!");
788   assert(!isa<ConstantSDNode>(N) && "Bad ConstantSDNode!");
789   assert(!isa<ConstantFPSDNode>(N) && "Bad ConstantFPSDNode!");
790   assert(!isa<GlobalAddressSDNode>(N) && "Bad GlobalAddressSDNode!");
791   assert(!isa<FrameIndexSDNode>(N) && "Bad FrameIndexSDNode!");
792   assert(!isa<JumpTableSDNode>(N) && "Bad JumpTableSDNode!");
793   assert(!isa<ConstantPoolSDNode>(N) && "Bad ConstantPoolSDNode!");
794   assert(!isa<BasicBlockSDNode>(N) && "Bad BasicBlockSDNode!");
795   assert(!isa<SrcValueSDNode>(N) && "Bad SrcValueSDNode!");
796   assert(!isa<MDNodeSDNode>(N) && "Bad MDNodeSDNode!");
797   assert(!isa<RegisterSDNode>(N) && "Bad RegisterSDNode!");
798   assert(!isa<BlockAddressSDNode>(N) && "Bad BlockAddressSDNode!");
799   assert(!isa<EHLabelSDNode>(N) && "Bad EHLabelSDNode!");
800   assert(!isa<ExternalSymbolSDNode>(N) && "Bad ExternalSymbolSDNode!");
801   assert(!isa<CondCodeSDNode>(N) && "Bad CondCodeSDNode!");
802   assert(!isa<CvtRndSatSDNode>(N) && "Bad CvtRndSatSDNode!");
803   assert(!isa<VTSDNode>(N) && "Bad VTSDNode!");
804   assert(!isa<MachineSDNode>(N) && "Bad MachineSDNode!");
805
806   VerifyNodeCommon(N);
807 }
808
809 /// VerifyMachineNode - Sanity check the given MachineNode.  Aborts if it is
810 /// invalid.
811 static void VerifyMachineNode(SDNode *N) {
812   // The MachineNode allocators cannot be used to allocate nodes with fields
813   // that are not present in a MachineNode!
814   // Currently there are no such nodes.
815
816   VerifyNodeCommon(N);
817 }
818 #endif // NDEBUG
819
820 /// getEVTAlignment - Compute the default alignment value for the
821 /// given type.
822 ///
823 unsigned SelectionDAG::getEVTAlignment(EVT VT) const {
824   const Type *Ty = VT == MVT::iPTR ?
825                    PointerType::get(Type::getInt8Ty(*getContext()), 0) :
826                    VT.getTypeForEVT(*getContext());
827
828   return TLI.getTargetData()->getABITypeAlignment(Ty);
829 }
830
831 // EntryNode could meaningfully have debug info if we can find it...
832 SelectionDAG::SelectionDAG(const TargetMachine &tm)
833   : TM(tm), TLI(*tm.getTargetLowering()), TSI(*tm.getSelectionDAGInfo()),
834     EntryNode(ISD::EntryToken, DebugLoc(), getVTList(MVT::Other)),
835     Root(getEntryNode()), Ordering(0) {
836   AllNodes.push_back(&EntryNode);
837   Ordering = new SDNodeOrdering();
838   DbgInfo = new SDDbgInfo();
839 }
840
841 void SelectionDAG::init(MachineFunction &mf) {
842   MF = &mf;
843   Context = &mf.getFunction()->getContext();
844 }
845
846 SelectionDAG::~SelectionDAG() {
847   allnodes_clear();
848   delete Ordering;
849   delete DbgInfo;
850 }
851
852 void SelectionDAG::allnodes_clear() {
853   assert(&*AllNodes.begin() == &EntryNode);
854   AllNodes.remove(AllNodes.begin());
855   while (!AllNodes.empty())
856     DeallocateNode(AllNodes.begin());
857 }
858
859 void SelectionDAG::clear() {
860   allnodes_clear();
861   OperandAllocator.Reset();
862   CSEMap.clear();
863
864   ExtendedValueTypeNodes.clear();
865   ExternalSymbols.clear();
866   TargetExternalSymbols.clear();
867   std::fill(CondCodeNodes.begin(), CondCodeNodes.end(),
868             static_cast<CondCodeSDNode*>(0));
869   std::fill(ValueTypeNodes.begin(), ValueTypeNodes.end(),
870             static_cast<SDNode*>(0));
871
872   EntryNode.UseList = 0;
873   AllNodes.push_back(&EntryNode);
874   Root = getEntryNode();
875   Ordering->clear();
876   DbgInfo->clear();
877 }
878
879 SDValue SelectionDAG::getSExtOrTrunc(SDValue Op, DebugLoc DL, EVT VT) {
880   return VT.bitsGT(Op.getValueType()) ?
881     getNode(ISD::SIGN_EXTEND, DL, VT, Op) :
882     getNode(ISD::TRUNCATE, DL, VT, Op);
883 }
884
885 SDValue SelectionDAG::getZExtOrTrunc(SDValue Op, DebugLoc DL, EVT VT) {
886   return VT.bitsGT(Op.getValueType()) ?
887     getNode(ISD::ZERO_EXTEND, DL, VT, Op) :
888     getNode(ISD::TRUNCATE, DL, VT, Op);
889 }
890
891 SDValue SelectionDAG::getZeroExtendInReg(SDValue Op, DebugLoc DL, EVT VT) {
892   assert(!VT.isVector() &&
893          "getZeroExtendInReg should use the vector element type instead of "
894          "the vector type!");
895   if (Op.getValueType() == VT) return Op;
896   unsigned BitWidth = Op.getValueType().getScalarType().getSizeInBits();
897   APInt Imm = APInt::getLowBitsSet(BitWidth,
898                                    VT.getSizeInBits());
899   return getNode(ISD::AND, DL, Op.getValueType(), Op,
900                  getConstant(Imm, Op.getValueType()));
901 }
902
903 /// getNOT - Create a bitwise NOT operation as (XOR Val, -1).
904 ///
905 SDValue SelectionDAG::getNOT(DebugLoc DL, SDValue Val, EVT VT) {
906   EVT EltVT = VT.getScalarType();
907   SDValue NegOne =
908     getConstant(APInt::getAllOnesValue(EltVT.getSizeInBits()), VT);
909   return getNode(ISD::XOR, DL, VT, Val, NegOne);
910 }
911
912 SDValue SelectionDAG::getConstant(uint64_t Val, EVT VT, bool isT) {
913   EVT EltVT = VT.getScalarType();
914   assert((EltVT.getSizeInBits() >= 64 ||
915          (uint64_t)((int64_t)Val >> EltVT.getSizeInBits()) + 1 < 2) &&
916          "getConstant with a uint64_t value that doesn't fit in the type!");
917   return getConstant(APInt(EltVT.getSizeInBits(), Val), VT, isT);
918 }
919
920 SDValue SelectionDAG::getConstant(const APInt &Val, EVT VT, bool isT) {
921   return getConstant(*ConstantInt::get(*Context, Val), VT, isT);
922 }
923
924 SDValue SelectionDAG::getConstant(const ConstantInt &Val, EVT VT, bool isT) {
925   assert(VT.isInteger() && "Cannot create FP integer constant!");
926
927   EVT EltVT = VT.getScalarType();
928   assert(Val.getBitWidth() == EltVT.getSizeInBits() &&
929          "APInt size does not match type size!");
930
931   unsigned Opc = isT ? ISD::TargetConstant : ISD::Constant;
932   FoldingSetNodeID ID;
933   AddNodeIDNode(ID, Opc, getVTList(EltVT), 0, 0);
934   ID.AddPointer(&Val);
935   void *IP = 0;
936   SDNode *N = NULL;
937   if ((N = CSEMap.FindNodeOrInsertPos(ID, IP)))
938     if (!VT.isVector())
939       return SDValue(N, 0);
940
941   if (!N) {
942     N = new (NodeAllocator) ConstantSDNode(isT, &Val, EltVT);
943     CSEMap.InsertNode(N, IP);
944     AllNodes.push_back(N);
945   }
946
947   SDValue Result(N, 0);
948   if (VT.isVector()) {
949     SmallVector<SDValue, 8> Ops;
950     Ops.assign(VT.getVectorNumElements(), Result);
951     Result = getNode(ISD::BUILD_VECTOR, DebugLoc(), VT, &Ops[0], Ops.size());
952   }
953   return Result;
954 }
955
956 SDValue SelectionDAG::getIntPtrConstant(uint64_t Val, bool isTarget) {
957   return getConstant(Val, TLI.getPointerTy(), isTarget);
958 }
959
960
961 SDValue SelectionDAG::getConstantFP(const APFloat& V, EVT VT, bool isTarget) {
962   return getConstantFP(*ConstantFP::get(*getContext(), V), VT, isTarget);
963 }
964
965 SDValue SelectionDAG::getConstantFP(const ConstantFP& V, EVT VT, bool isTarget){
966   assert(VT.isFloatingPoint() && "Cannot create integer FP constant!");
967
968   EVT EltVT = VT.getScalarType();
969
970   // Do the map lookup using the actual bit pattern for the floating point
971   // value, so that we don't have problems with 0.0 comparing equal to -0.0, and
972   // we don't have issues with SNANs.
973   unsigned Opc = isTarget ? ISD::TargetConstantFP : ISD::ConstantFP;
974   FoldingSetNodeID ID;
975   AddNodeIDNode(ID, Opc, getVTList(EltVT), 0, 0);
976   ID.AddPointer(&V);
977   void *IP = 0;
978   SDNode *N = NULL;
979   if ((N = CSEMap.FindNodeOrInsertPos(ID, IP)))
980     if (!VT.isVector())
981       return SDValue(N, 0);
982
983   if (!N) {
984     N = new (NodeAllocator) ConstantFPSDNode(isTarget, &V, EltVT);
985     CSEMap.InsertNode(N, IP);
986     AllNodes.push_back(N);
987   }
988
989   SDValue Result(N, 0);
990   if (VT.isVector()) {
991     SmallVector<SDValue, 8> Ops;
992     Ops.assign(VT.getVectorNumElements(), Result);
993     // FIXME DebugLoc info might be appropriate here
994     Result = getNode(ISD::BUILD_VECTOR, DebugLoc(), VT, &Ops[0], Ops.size());
995   }
996   return Result;
997 }
998
999 SDValue SelectionDAG::getConstantFP(double Val, EVT VT, bool isTarget) {
1000   EVT EltVT = VT.getScalarType();
1001   if (EltVT==MVT::f32)
1002     return getConstantFP(APFloat((float)Val), VT, isTarget);
1003   else if (EltVT==MVT::f64)
1004     return getConstantFP(APFloat(Val), VT, isTarget);
1005   else if (EltVT==MVT::f80 || EltVT==MVT::f128) {
1006     bool ignored;
1007     APFloat apf = APFloat(Val);
1008     apf.convert(*EVTToAPFloatSemantics(EltVT), APFloat::rmNearestTiesToEven,
1009                 &ignored);
1010     return getConstantFP(apf, VT, isTarget);
1011   } else {
1012     assert(0 && "Unsupported type in getConstantFP");
1013     return SDValue();
1014   }
1015 }
1016
1017 SDValue SelectionDAG::getGlobalAddress(const GlobalValue *GV, DebugLoc DL,
1018                                        EVT VT, int64_t Offset,
1019                                        bool isTargetGA,
1020                                        unsigned char TargetFlags) {
1021   assert((TargetFlags == 0 || isTargetGA) &&
1022          "Cannot set target flags on target-independent globals");
1023
1024   // Truncate (with sign-extension) the offset value to the pointer size.
1025   EVT PTy = TLI.getPointerTy();
1026   unsigned BitWidth = PTy.getSizeInBits();
1027   if (BitWidth < 64)
1028     Offset = (Offset << (64 - BitWidth) >> (64 - BitWidth));
1029
1030   const GlobalVariable *GVar = dyn_cast<GlobalVariable>(GV);
1031   if (!GVar) {
1032     // If GV is an alias then use the aliasee for determining thread-localness.
1033     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
1034       GVar = dyn_cast_or_null<GlobalVariable>(GA->resolveAliasedGlobal(false));
1035   }
1036
1037   unsigned Opc;
1038   if (GVar && GVar->isThreadLocal())
1039     Opc = isTargetGA ? ISD::TargetGlobalTLSAddress : ISD::GlobalTLSAddress;
1040   else
1041     Opc = isTargetGA ? ISD::TargetGlobalAddress : ISD::GlobalAddress;
1042
1043   FoldingSetNodeID ID;
1044   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1045   ID.AddPointer(GV);
1046   ID.AddInteger(Offset);
1047   ID.AddInteger(TargetFlags);
1048   void *IP = 0;
1049   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1050     return SDValue(E, 0);
1051
1052   SDNode *N = new (NodeAllocator) GlobalAddressSDNode(Opc, DL, GV, VT,
1053                                                       Offset, TargetFlags);
1054   CSEMap.InsertNode(N, IP);
1055   AllNodes.push_back(N);
1056   return SDValue(N, 0);
1057 }
1058
1059 SDValue SelectionDAG::getFrameIndex(int FI, EVT VT, bool isTarget) {
1060   unsigned Opc = isTarget ? ISD::TargetFrameIndex : ISD::FrameIndex;
1061   FoldingSetNodeID ID;
1062   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1063   ID.AddInteger(FI);
1064   void *IP = 0;
1065   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1066     return SDValue(E, 0);
1067
1068   SDNode *N = new (NodeAllocator) FrameIndexSDNode(FI, VT, isTarget);
1069   CSEMap.InsertNode(N, IP);
1070   AllNodes.push_back(N);
1071   return SDValue(N, 0);
1072 }
1073
1074 SDValue SelectionDAG::getJumpTable(int JTI, EVT VT, bool isTarget,
1075                                    unsigned char TargetFlags) {
1076   assert((TargetFlags == 0 || isTarget) &&
1077          "Cannot set target flags on target-independent jump tables");
1078   unsigned Opc = isTarget ? ISD::TargetJumpTable : ISD::JumpTable;
1079   FoldingSetNodeID ID;
1080   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1081   ID.AddInteger(JTI);
1082   ID.AddInteger(TargetFlags);
1083   void *IP = 0;
1084   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1085     return SDValue(E, 0);
1086
1087   SDNode *N = new (NodeAllocator) JumpTableSDNode(JTI, VT, isTarget,
1088                                                   TargetFlags);
1089   CSEMap.InsertNode(N, IP);
1090   AllNodes.push_back(N);
1091   return SDValue(N, 0);
1092 }
1093
1094 SDValue SelectionDAG::getConstantPool(const Constant *C, EVT VT,
1095                                       unsigned Alignment, int Offset,
1096                                       bool isTarget,
1097                                       unsigned char TargetFlags) {
1098   assert((TargetFlags == 0 || isTarget) &&
1099          "Cannot set target flags on target-independent globals");
1100   if (Alignment == 0)
1101     Alignment = TLI.getTargetData()->getPrefTypeAlignment(C->getType());
1102   unsigned Opc = isTarget ? ISD::TargetConstantPool : ISD::ConstantPool;
1103   FoldingSetNodeID ID;
1104   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1105   ID.AddInteger(Alignment);
1106   ID.AddInteger(Offset);
1107   ID.AddPointer(C);
1108   ID.AddInteger(TargetFlags);
1109   void *IP = 0;
1110   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1111     return SDValue(E, 0);
1112
1113   SDNode *N = new (NodeAllocator) ConstantPoolSDNode(isTarget, C, VT, Offset,
1114                                                      Alignment, TargetFlags);
1115   CSEMap.InsertNode(N, IP);
1116   AllNodes.push_back(N);
1117   return SDValue(N, 0);
1118 }
1119
1120
1121 SDValue SelectionDAG::getConstantPool(MachineConstantPoolValue *C, EVT VT,
1122                                       unsigned Alignment, int Offset,
1123                                       bool isTarget,
1124                                       unsigned char TargetFlags) {
1125   assert((TargetFlags == 0 || isTarget) &&
1126          "Cannot set target flags on target-independent globals");
1127   if (Alignment == 0)
1128     Alignment = TLI.getTargetData()->getPrefTypeAlignment(C->getType());
1129   unsigned Opc = isTarget ? ISD::TargetConstantPool : ISD::ConstantPool;
1130   FoldingSetNodeID ID;
1131   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1132   ID.AddInteger(Alignment);
1133   ID.AddInteger(Offset);
1134   C->AddSelectionDAGCSEId(ID);
1135   ID.AddInteger(TargetFlags);
1136   void *IP = 0;
1137   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1138     return SDValue(E, 0);
1139
1140   SDNode *N = new (NodeAllocator) ConstantPoolSDNode(isTarget, C, VT, Offset,
1141                                                      Alignment, TargetFlags);
1142   CSEMap.InsertNode(N, IP);
1143   AllNodes.push_back(N);
1144   return SDValue(N, 0);
1145 }
1146
1147 SDValue SelectionDAG::getBasicBlock(MachineBasicBlock *MBB) {
1148   FoldingSetNodeID ID;
1149   AddNodeIDNode(ID, ISD::BasicBlock, getVTList(MVT::Other), 0, 0);
1150   ID.AddPointer(MBB);
1151   void *IP = 0;
1152   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1153     return SDValue(E, 0);
1154
1155   SDNode *N = new (NodeAllocator) BasicBlockSDNode(MBB);
1156   CSEMap.InsertNode(N, IP);
1157   AllNodes.push_back(N);
1158   return SDValue(N, 0);
1159 }
1160
1161 SDValue SelectionDAG::getValueType(EVT VT) {
1162   if (VT.isSimple() && (unsigned)VT.getSimpleVT().SimpleTy >=
1163       ValueTypeNodes.size())
1164     ValueTypeNodes.resize(VT.getSimpleVT().SimpleTy+1);
1165
1166   SDNode *&N = VT.isExtended() ?
1167     ExtendedValueTypeNodes[VT] : ValueTypeNodes[VT.getSimpleVT().SimpleTy];
1168
1169   if (N) return SDValue(N, 0);
1170   N = new (NodeAllocator) VTSDNode(VT);
1171   AllNodes.push_back(N);
1172   return SDValue(N, 0);
1173 }
1174
1175 SDValue SelectionDAG::getExternalSymbol(const char *Sym, EVT VT) {
1176   SDNode *&N = ExternalSymbols[Sym];
1177   if (N) return SDValue(N, 0);
1178   N = new (NodeAllocator) ExternalSymbolSDNode(false, Sym, 0, VT);
1179   AllNodes.push_back(N);
1180   return SDValue(N, 0);
1181 }
1182
1183 SDValue SelectionDAG::getTargetExternalSymbol(const char *Sym, EVT VT,
1184                                               unsigned char TargetFlags) {
1185   SDNode *&N =
1186     TargetExternalSymbols[std::pair<std::string,unsigned char>(Sym,
1187                                                                TargetFlags)];
1188   if (N) return SDValue(N, 0);
1189   N = new (NodeAllocator) ExternalSymbolSDNode(true, Sym, TargetFlags, VT);
1190   AllNodes.push_back(N);
1191   return SDValue(N, 0);
1192 }
1193
1194 SDValue SelectionDAG::getCondCode(ISD::CondCode Cond) {
1195   if ((unsigned)Cond >= CondCodeNodes.size())
1196     CondCodeNodes.resize(Cond+1);
1197
1198   if (CondCodeNodes[Cond] == 0) {
1199     CondCodeSDNode *N = new (NodeAllocator) CondCodeSDNode(Cond);
1200     CondCodeNodes[Cond] = N;
1201     AllNodes.push_back(N);
1202   }
1203
1204   return SDValue(CondCodeNodes[Cond], 0);
1205 }
1206
1207 // commuteShuffle - swaps the values of N1 and N2, and swaps all indices in
1208 // the shuffle mask M that point at N1 to point at N2, and indices that point
1209 // N2 to point at N1.
1210 static void commuteShuffle(SDValue &N1, SDValue &N2, SmallVectorImpl<int> &M) {
1211   std::swap(N1, N2);
1212   int NElts = M.size();
1213   for (int i = 0; i != NElts; ++i) {
1214     if (M[i] >= NElts)
1215       M[i] -= NElts;
1216     else if (M[i] >= 0)
1217       M[i] += NElts;
1218   }
1219 }
1220
1221 SDValue SelectionDAG::getVectorShuffle(EVT VT, DebugLoc dl, SDValue N1,
1222                                        SDValue N2, const int *Mask) {
1223   assert(N1.getValueType() == N2.getValueType() && "Invalid VECTOR_SHUFFLE");
1224   assert(VT.isVector() && N1.getValueType().isVector() &&
1225          "Vector Shuffle VTs must be a vectors");
1226   assert(VT.getVectorElementType() == N1.getValueType().getVectorElementType()
1227          && "Vector Shuffle VTs must have same element type");
1228
1229   // Canonicalize shuffle undef, undef -> undef
1230   if (N1.getOpcode() == ISD::UNDEF && N2.getOpcode() == ISD::UNDEF)
1231     return getUNDEF(VT);
1232
1233   // Validate that all indices in Mask are within the range of the elements
1234   // input to the shuffle.
1235   unsigned NElts = VT.getVectorNumElements();
1236   SmallVector<int, 8> MaskVec;
1237   for (unsigned i = 0; i != NElts; ++i) {
1238     assert(Mask[i] < (int)(NElts * 2) && "Index out of range");
1239     MaskVec.push_back(Mask[i]);
1240   }
1241
1242   // Canonicalize shuffle v, v -> v, undef
1243   if (N1 == N2) {
1244     N2 = getUNDEF(VT);
1245     for (unsigned i = 0; i != NElts; ++i)
1246       if (MaskVec[i] >= (int)NElts) MaskVec[i] -= NElts;
1247   }
1248
1249   // Canonicalize shuffle undef, v -> v, undef.  Commute the shuffle mask.
1250   if (N1.getOpcode() == ISD::UNDEF)
1251     commuteShuffle(N1, N2, MaskVec);
1252
1253   // Canonicalize all index into lhs, -> shuffle lhs, undef
1254   // Canonicalize all index into rhs, -> shuffle rhs, undef
1255   bool AllLHS = true, AllRHS = true;
1256   bool N2Undef = N2.getOpcode() == ISD::UNDEF;
1257   for (unsigned i = 0; i != NElts; ++i) {
1258     if (MaskVec[i] >= (int)NElts) {
1259       if (N2Undef)
1260         MaskVec[i] = -1;
1261       else
1262         AllLHS = false;
1263     } else if (MaskVec[i] >= 0) {
1264       AllRHS = false;
1265     }
1266   }
1267   if (AllLHS && AllRHS)
1268     return getUNDEF(VT);
1269   if (AllLHS && !N2Undef)
1270     N2 = getUNDEF(VT);
1271   if (AllRHS) {
1272     N1 = getUNDEF(VT);
1273     commuteShuffle(N1, N2, MaskVec);
1274   }
1275
1276   // If Identity shuffle, or all shuffle in to undef, return that node.
1277   bool AllUndef = true;
1278   bool Identity = true;
1279   for (unsigned i = 0; i != NElts; ++i) {
1280     if (MaskVec[i] >= 0 && MaskVec[i] != (int)i) Identity = false;
1281     if (MaskVec[i] >= 0) AllUndef = false;
1282   }
1283   if (Identity && NElts == N1.getValueType().getVectorNumElements())
1284     return N1;
1285   if (AllUndef)
1286     return getUNDEF(VT);
1287
1288   FoldingSetNodeID ID;
1289   SDValue Ops[2] = { N1, N2 };
1290   AddNodeIDNode(ID, ISD::VECTOR_SHUFFLE, getVTList(VT), Ops, 2);
1291   for (unsigned i = 0; i != NElts; ++i)
1292     ID.AddInteger(MaskVec[i]);
1293
1294   void* IP = 0;
1295   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1296     return SDValue(E, 0);
1297
1298   // Allocate the mask array for the node out of the BumpPtrAllocator, since
1299   // SDNode doesn't have access to it.  This memory will be "leaked" when
1300   // the node is deallocated, but recovered when the NodeAllocator is released.
1301   int *MaskAlloc = OperandAllocator.Allocate<int>(NElts);
1302   memcpy(MaskAlloc, &MaskVec[0], NElts * sizeof(int));
1303
1304   ShuffleVectorSDNode *N =
1305     new (NodeAllocator) ShuffleVectorSDNode(VT, dl, N1, N2, MaskAlloc);
1306   CSEMap.InsertNode(N, IP);
1307   AllNodes.push_back(N);
1308   return SDValue(N, 0);
1309 }
1310
1311 SDValue SelectionDAG::getConvertRndSat(EVT VT, DebugLoc dl,
1312                                        SDValue Val, SDValue DTy,
1313                                        SDValue STy, SDValue Rnd, SDValue Sat,
1314                                        ISD::CvtCode Code) {
1315   // If the src and dest types are the same and the conversion is between
1316   // integer types of the same sign or two floats, no conversion is necessary.
1317   if (DTy == STy &&
1318       (Code == ISD::CVT_UU || Code == ISD::CVT_SS || Code == ISD::CVT_FF))
1319     return Val;
1320
1321   FoldingSetNodeID ID;
1322   SDValue Ops[] = { Val, DTy, STy, Rnd, Sat };
1323   AddNodeIDNode(ID, ISD::CONVERT_RNDSAT, getVTList(VT), &Ops[0], 5);
1324   void* IP = 0;
1325   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1326     return SDValue(E, 0);
1327
1328   CvtRndSatSDNode *N = new (NodeAllocator) CvtRndSatSDNode(VT, dl, Ops, 5,
1329                                                            Code);
1330   CSEMap.InsertNode(N, IP);
1331   AllNodes.push_back(N);
1332   return SDValue(N, 0);
1333 }
1334
1335 SDValue SelectionDAG::getRegister(unsigned RegNo, EVT VT) {
1336   FoldingSetNodeID ID;
1337   AddNodeIDNode(ID, ISD::Register, getVTList(VT), 0, 0);
1338   ID.AddInteger(RegNo);
1339   void *IP = 0;
1340   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1341     return SDValue(E, 0);
1342
1343   SDNode *N = new (NodeAllocator) RegisterSDNode(RegNo, VT);
1344   CSEMap.InsertNode(N, IP);
1345   AllNodes.push_back(N);
1346   return SDValue(N, 0);
1347 }
1348
1349 SDValue SelectionDAG::getEHLabel(DebugLoc dl, SDValue Root, MCSymbol *Label) {
1350   FoldingSetNodeID ID;
1351   SDValue Ops[] = { Root };
1352   AddNodeIDNode(ID, ISD::EH_LABEL, getVTList(MVT::Other), &Ops[0], 1);
1353   ID.AddPointer(Label);
1354   void *IP = 0;
1355   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1356     return SDValue(E, 0);
1357
1358   SDNode *N = new (NodeAllocator) EHLabelSDNode(dl, Root, Label);
1359   CSEMap.InsertNode(N, IP);
1360   AllNodes.push_back(N);
1361   return SDValue(N, 0);
1362 }
1363
1364
1365 SDValue SelectionDAG::getBlockAddress(const BlockAddress *BA, EVT VT,
1366                                       bool isTarget,
1367                                       unsigned char TargetFlags) {
1368   unsigned Opc = isTarget ? ISD::TargetBlockAddress : ISD::BlockAddress;
1369
1370   FoldingSetNodeID ID;
1371   AddNodeIDNode(ID, Opc, getVTList(VT), 0, 0);
1372   ID.AddPointer(BA);
1373   ID.AddInteger(TargetFlags);
1374   void *IP = 0;
1375   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1376     return SDValue(E, 0);
1377
1378   SDNode *N = new (NodeAllocator) BlockAddressSDNode(Opc, VT, BA, TargetFlags);
1379   CSEMap.InsertNode(N, IP);
1380   AllNodes.push_back(N);
1381   return SDValue(N, 0);
1382 }
1383
1384 SDValue SelectionDAG::getSrcValue(const Value *V) {
1385   assert((!V || V->getType()->isPointerTy()) &&
1386          "SrcValue is not a pointer?");
1387
1388   FoldingSetNodeID ID;
1389   AddNodeIDNode(ID, ISD::SRCVALUE, getVTList(MVT::Other), 0, 0);
1390   ID.AddPointer(V);
1391
1392   void *IP = 0;
1393   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1394     return SDValue(E, 0);
1395
1396   SDNode *N = new (NodeAllocator) SrcValueSDNode(V);
1397   CSEMap.InsertNode(N, IP);
1398   AllNodes.push_back(N);
1399   return SDValue(N, 0);
1400 }
1401
1402 /// getMDNode - Return an MDNodeSDNode which holds an MDNode.
1403 SDValue SelectionDAG::getMDNode(const MDNode *MD) {
1404   FoldingSetNodeID ID;
1405   AddNodeIDNode(ID, ISD::MDNODE_SDNODE, getVTList(MVT::Other), 0, 0);
1406   ID.AddPointer(MD);
1407
1408   void *IP = 0;
1409   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
1410     return SDValue(E, 0);
1411
1412   SDNode *N = new (NodeAllocator) MDNodeSDNode(MD);
1413   CSEMap.InsertNode(N, IP);
1414   AllNodes.push_back(N);
1415   return SDValue(N, 0);
1416 }
1417
1418
1419 /// getShiftAmountOperand - Return the specified value casted to
1420 /// the target's desired shift amount type.
1421 SDValue SelectionDAG::getShiftAmountOperand(SDValue Op) {
1422   EVT OpTy = Op.getValueType();
1423   MVT ShTy = TLI.getShiftAmountTy();
1424   if (OpTy == ShTy || OpTy.isVector()) return Op;
1425
1426   ISD::NodeType Opcode = OpTy.bitsGT(ShTy) ?  ISD::TRUNCATE : ISD::ZERO_EXTEND;
1427   return getNode(Opcode, Op.getDebugLoc(), ShTy, Op);
1428 }
1429
1430 /// CreateStackTemporary - Create a stack temporary, suitable for holding the
1431 /// specified value type.
1432 SDValue SelectionDAG::CreateStackTemporary(EVT VT, unsigned minAlign) {
1433   MachineFrameInfo *FrameInfo = getMachineFunction().getFrameInfo();
1434   unsigned ByteSize = VT.getStoreSize();
1435   const Type *Ty = VT.getTypeForEVT(*getContext());
1436   unsigned StackAlign =
1437   std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty), minAlign);
1438
1439   int FrameIdx = FrameInfo->CreateStackObject(ByteSize, StackAlign, false);
1440   return getFrameIndex(FrameIdx, TLI.getPointerTy());
1441 }
1442
1443 /// CreateStackTemporary - Create a stack temporary suitable for holding
1444 /// either of the specified value types.
1445 SDValue SelectionDAG::CreateStackTemporary(EVT VT1, EVT VT2) {
1446   unsigned Bytes = std::max(VT1.getStoreSizeInBits(),
1447                             VT2.getStoreSizeInBits())/8;
1448   const Type *Ty1 = VT1.getTypeForEVT(*getContext());
1449   const Type *Ty2 = VT2.getTypeForEVT(*getContext());
1450   const TargetData *TD = TLI.getTargetData();
1451   unsigned Align = std::max(TD->getPrefTypeAlignment(Ty1),
1452                             TD->getPrefTypeAlignment(Ty2));
1453
1454   MachineFrameInfo *FrameInfo = getMachineFunction().getFrameInfo();
1455   int FrameIdx = FrameInfo->CreateStackObject(Bytes, Align, false);
1456   return getFrameIndex(FrameIdx, TLI.getPointerTy());
1457 }
1458
1459 SDValue SelectionDAG::FoldSetCC(EVT VT, SDValue N1,
1460                                 SDValue N2, ISD::CondCode Cond, DebugLoc dl) {
1461   // These setcc operations always fold.
1462   switch (Cond) {
1463   default: break;
1464   case ISD::SETFALSE:
1465   case ISD::SETFALSE2: return getConstant(0, VT);
1466   case ISD::SETTRUE:
1467   case ISD::SETTRUE2:  return getConstant(1, VT);
1468
1469   case ISD::SETOEQ:
1470   case ISD::SETOGT:
1471   case ISD::SETOGE:
1472   case ISD::SETOLT:
1473   case ISD::SETOLE:
1474   case ISD::SETONE:
1475   case ISD::SETO:
1476   case ISD::SETUO:
1477   case ISD::SETUEQ:
1478   case ISD::SETUNE:
1479     assert(!N1.getValueType().isInteger() && "Illegal setcc for integer!");
1480     break;
1481   }
1482
1483   if (ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.getNode())) {
1484     const APInt &C2 = N2C->getAPIntValue();
1485     if (ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode())) {
1486       const APInt &C1 = N1C->getAPIntValue();
1487
1488       switch (Cond) {
1489       default: llvm_unreachable("Unknown integer setcc!");
1490       case ISD::SETEQ:  return getConstant(C1 == C2, VT);
1491       case ISD::SETNE:  return getConstant(C1 != C2, VT);
1492       case ISD::SETULT: return getConstant(C1.ult(C2), VT);
1493       case ISD::SETUGT: return getConstant(C1.ugt(C2), VT);
1494       case ISD::SETULE: return getConstant(C1.ule(C2), VT);
1495       case ISD::SETUGE: return getConstant(C1.uge(C2), VT);
1496       case ISD::SETLT:  return getConstant(C1.slt(C2), VT);
1497       case ISD::SETGT:  return getConstant(C1.sgt(C2), VT);
1498       case ISD::SETLE:  return getConstant(C1.sle(C2), VT);
1499       case ISD::SETGE:  return getConstant(C1.sge(C2), VT);
1500       }
1501     }
1502   }
1503   if (ConstantFPSDNode *N1C = dyn_cast<ConstantFPSDNode>(N1.getNode())) {
1504     if (ConstantFPSDNode *N2C = dyn_cast<ConstantFPSDNode>(N2.getNode())) {
1505       // No compile time operations on this type yet.
1506       if (N1C->getValueType(0) == MVT::ppcf128)
1507         return SDValue();
1508
1509       APFloat::cmpResult R = N1C->getValueAPF().compare(N2C->getValueAPF());
1510       switch (Cond) {
1511       default: break;
1512       case ISD::SETEQ:  if (R==APFloat::cmpUnordered)
1513                           return getUNDEF(VT);
1514                         // fall through
1515       case ISD::SETOEQ: return getConstant(R==APFloat::cmpEqual, VT);
1516       case ISD::SETNE:  if (R==APFloat::cmpUnordered)
1517                           return getUNDEF(VT);
1518                         // fall through
1519       case ISD::SETONE: return getConstant(R==APFloat::cmpGreaterThan ||
1520                                            R==APFloat::cmpLessThan, VT);
1521       case ISD::SETLT:  if (R==APFloat::cmpUnordered)
1522                           return getUNDEF(VT);
1523                         // fall through
1524       case ISD::SETOLT: return getConstant(R==APFloat::cmpLessThan, VT);
1525       case ISD::SETGT:  if (R==APFloat::cmpUnordered)
1526                           return getUNDEF(VT);
1527                         // fall through
1528       case ISD::SETOGT: return getConstant(R==APFloat::cmpGreaterThan, VT);
1529       case ISD::SETLE:  if (R==APFloat::cmpUnordered)
1530                           return getUNDEF(VT);
1531                         // fall through
1532       case ISD::SETOLE: return getConstant(R==APFloat::cmpLessThan ||
1533                                            R==APFloat::cmpEqual, VT);
1534       case ISD::SETGE:  if (R==APFloat::cmpUnordered)
1535                           return getUNDEF(VT);
1536                         // fall through
1537       case ISD::SETOGE: return getConstant(R==APFloat::cmpGreaterThan ||
1538                                            R==APFloat::cmpEqual, VT);
1539       case ISD::SETO:   return getConstant(R!=APFloat::cmpUnordered, VT);
1540       case ISD::SETUO:  return getConstant(R==APFloat::cmpUnordered, VT);
1541       case ISD::SETUEQ: return getConstant(R==APFloat::cmpUnordered ||
1542                                            R==APFloat::cmpEqual, VT);
1543       case ISD::SETUNE: return getConstant(R!=APFloat::cmpEqual, VT);
1544       case ISD::SETULT: return getConstant(R==APFloat::cmpUnordered ||
1545                                            R==APFloat::cmpLessThan, VT);
1546       case ISD::SETUGT: return getConstant(R==APFloat::cmpGreaterThan ||
1547                                            R==APFloat::cmpUnordered, VT);
1548       case ISD::SETULE: return getConstant(R!=APFloat::cmpGreaterThan, VT);
1549       case ISD::SETUGE: return getConstant(R!=APFloat::cmpLessThan, VT);
1550       }
1551     } else {
1552       // Ensure that the constant occurs on the RHS.
1553       return getSetCC(dl, VT, N2, N1, ISD::getSetCCSwappedOperands(Cond));
1554     }
1555   }
1556
1557   // Could not fold it.
1558   return SDValue();
1559 }
1560
1561 /// SignBitIsZero - Return true if the sign bit of Op is known to be zero.  We
1562 /// use this predicate to simplify operations downstream.
1563 bool SelectionDAG::SignBitIsZero(SDValue Op, unsigned Depth) const {
1564   // This predicate is not safe for vector operations.
1565   if (Op.getValueType().isVector())
1566     return false;
1567
1568   unsigned BitWidth = Op.getValueType().getScalarType().getSizeInBits();
1569   return MaskedValueIsZero(Op, APInt::getSignBit(BitWidth), Depth);
1570 }
1571
1572 /// MaskedValueIsZero - Return true if 'V & Mask' is known to be zero.  We use
1573 /// this predicate to simplify operations downstream.  Mask is known to be zero
1574 /// for bits that V cannot have.
1575 bool SelectionDAG::MaskedValueIsZero(SDValue Op, const APInt &Mask,
1576                                      unsigned Depth) const {
1577   APInt KnownZero, KnownOne;
1578   ComputeMaskedBits(Op, Mask, KnownZero, KnownOne, Depth);
1579   assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1580   return (KnownZero & Mask) == Mask;
1581 }
1582
1583 /// ComputeMaskedBits - Determine which of the bits specified in Mask are
1584 /// known to be either zero or one and return them in the KnownZero/KnownOne
1585 /// bitsets.  This code only analyzes bits in Mask, in order to short-circuit
1586 /// processing.
1587 void SelectionDAG::ComputeMaskedBits(SDValue Op, const APInt &Mask,
1588                                      APInt &KnownZero, APInt &KnownOne,
1589                                      unsigned Depth) const {
1590   unsigned BitWidth = Mask.getBitWidth();
1591   assert(BitWidth == Op.getValueType().getScalarType().getSizeInBits() &&
1592          "Mask size mismatches value type size!");
1593
1594   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
1595   if (Depth == 6 || Mask == 0)
1596     return;  // Limit search depth.
1597
1598   APInt KnownZero2, KnownOne2;
1599
1600   switch (Op.getOpcode()) {
1601   case ISD::Constant:
1602     // We know all of the bits for a constant!
1603     KnownOne = cast<ConstantSDNode>(Op)->getAPIntValue() & Mask;
1604     KnownZero = ~KnownOne & Mask;
1605     return;
1606   case ISD::AND:
1607     // If either the LHS or the RHS are Zero, the result is zero.
1608     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1609     ComputeMaskedBits(Op.getOperand(0), Mask & ~KnownZero,
1610                       KnownZero2, KnownOne2, Depth+1);
1611     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1612     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?");
1613
1614     // Output known-1 bits are only known if set in both the LHS & RHS.
1615     KnownOne &= KnownOne2;
1616     // Output known-0 are known to be clear if zero in either the LHS | RHS.
1617     KnownZero |= KnownZero2;
1618     return;
1619   case ISD::OR:
1620     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1621     ComputeMaskedBits(Op.getOperand(0), Mask & ~KnownOne,
1622                       KnownZero2, KnownOne2, Depth+1);
1623     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1624     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?");
1625
1626     // Output known-0 bits are only known if clear in both the LHS & RHS.
1627     KnownZero &= KnownZero2;
1628     // Output known-1 are known to be set if set in either the LHS | RHS.
1629     KnownOne |= KnownOne2;
1630     return;
1631   case ISD::XOR: {
1632     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
1633     ComputeMaskedBits(Op.getOperand(0), Mask, KnownZero2, KnownOne2, Depth+1);
1634     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1635     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?");
1636
1637     // Output known-0 bits are known if clear or set in both the LHS & RHS.
1638     APInt KnownZeroOut = (KnownZero & KnownZero2) | (KnownOne & KnownOne2);
1639     // Output known-1 are known to be set if set in only one of the LHS, RHS.
1640     KnownOne = (KnownZero & KnownOne2) | (KnownOne & KnownZero2);
1641     KnownZero = KnownZeroOut;
1642     return;
1643   }
1644   case ISD::MUL: {
1645     APInt Mask2 = APInt::getAllOnesValue(BitWidth);
1646     ComputeMaskedBits(Op.getOperand(1), Mask2, KnownZero, KnownOne, Depth+1);
1647     ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero2, KnownOne2, Depth+1);
1648     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1649     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?");
1650
1651     // If low bits are zero in either operand, output low known-0 bits.
1652     // Also compute a conserative estimate for high known-0 bits.
1653     // More trickiness is possible, but this is sufficient for the
1654     // interesting case of alignment computation.
1655     KnownOne.clearAllBits();
1656     unsigned TrailZ = KnownZero.countTrailingOnes() +
1657                       KnownZero2.countTrailingOnes();
1658     unsigned LeadZ =  std::max(KnownZero.countLeadingOnes() +
1659                                KnownZero2.countLeadingOnes(),
1660                                BitWidth) - BitWidth;
1661
1662     TrailZ = std::min(TrailZ, BitWidth);
1663     LeadZ = std::min(LeadZ, BitWidth);
1664     KnownZero = APInt::getLowBitsSet(BitWidth, TrailZ) |
1665                 APInt::getHighBitsSet(BitWidth, LeadZ);
1666     KnownZero &= Mask;
1667     return;
1668   }
1669   case ISD::UDIV: {
1670     // For the purposes of computing leading zeros we can conservatively
1671     // treat a udiv as a logical right shift by the power of 2 known to
1672     // be less than the denominator.
1673     APInt AllOnes = APInt::getAllOnesValue(BitWidth);
1674     ComputeMaskedBits(Op.getOperand(0),
1675                       AllOnes, KnownZero2, KnownOne2, Depth+1);
1676     unsigned LeadZ = KnownZero2.countLeadingOnes();
1677
1678     KnownOne2.clearAllBits();
1679     KnownZero2.clearAllBits();
1680     ComputeMaskedBits(Op.getOperand(1),
1681                       AllOnes, KnownZero2, KnownOne2, Depth+1);
1682     unsigned RHSUnknownLeadingOnes = KnownOne2.countLeadingZeros();
1683     if (RHSUnknownLeadingOnes != BitWidth)
1684       LeadZ = std::min(BitWidth,
1685                        LeadZ + BitWidth - RHSUnknownLeadingOnes - 1);
1686
1687     KnownZero = APInt::getHighBitsSet(BitWidth, LeadZ) & Mask;
1688     return;
1689   }
1690   case ISD::SELECT:
1691     ComputeMaskedBits(Op.getOperand(2), Mask, KnownZero, KnownOne, Depth+1);
1692     ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero2, KnownOne2, Depth+1);
1693     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1694     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?");
1695
1696     // Only known if known in both the LHS and RHS.
1697     KnownOne &= KnownOne2;
1698     KnownZero &= KnownZero2;
1699     return;
1700   case ISD::SELECT_CC:
1701     ComputeMaskedBits(Op.getOperand(3), Mask, KnownZero, KnownOne, Depth+1);
1702     ComputeMaskedBits(Op.getOperand(2), Mask, KnownZero2, KnownOne2, Depth+1);
1703     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1704     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?");
1705
1706     // Only known if known in both the LHS and RHS.
1707     KnownOne &= KnownOne2;
1708     KnownZero &= KnownZero2;
1709     return;
1710   case ISD::SADDO:
1711   case ISD::UADDO:
1712   case ISD::SSUBO:
1713   case ISD::USUBO:
1714   case ISD::SMULO:
1715   case ISD::UMULO:
1716     if (Op.getResNo() != 1)
1717       return;
1718     // The boolean result conforms to getBooleanContents.  Fall through.
1719   case ISD::SETCC:
1720     // If we know the result of a setcc has the top bits zero, use this info.
1721     if (TLI.getBooleanContents() == TargetLowering::ZeroOrOneBooleanContent &&
1722         BitWidth > 1)
1723       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
1724     return;
1725   case ISD::SHL:
1726     // (shl X, C1) & C2 == 0   iff   (X & C2 >>u C1) == 0
1727     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1728       unsigned ShAmt = SA->getZExtValue();
1729
1730       // If the shift count is an invalid immediate, don't do anything.
1731       if (ShAmt >= BitWidth)
1732         return;
1733
1734       ComputeMaskedBits(Op.getOperand(0), Mask.lshr(ShAmt),
1735                         KnownZero, KnownOne, Depth+1);
1736       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1737       KnownZero <<= ShAmt;
1738       KnownOne  <<= ShAmt;
1739       // low bits known zero.
1740       KnownZero |= APInt::getLowBitsSet(BitWidth, ShAmt);
1741     }
1742     return;
1743   case ISD::SRL:
1744     // (ushr X, C1) & C2 == 0   iff  (-1 >> C1) & C2 == 0
1745     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1746       unsigned ShAmt = SA->getZExtValue();
1747
1748       // If the shift count is an invalid immediate, don't do anything.
1749       if (ShAmt >= BitWidth)
1750         return;
1751
1752       ComputeMaskedBits(Op.getOperand(0), (Mask << ShAmt),
1753                         KnownZero, KnownOne, Depth+1);
1754       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1755       KnownZero = KnownZero.lshr(ShAmt);
1756       KnownOne  = KnownOne.lshr(ShAmt);
1757
1758       APInt HighBits = APInt::getHighBitsSet(BitWidth, ShAmt) & Mask;
1759       KnownZero |= HighBits;  // High bits known zero.
1760     }
1761     return;
1762   case ISD::SRA:
1763     if (ConstantSDNode *SA = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1764       unsigned ShAmt = SA->getZExtValue();
1765
1766       // If the shift count is an invalid immediate, don't do anything.
1767       if (ShAmt >= BitWidth)
1768         return;
1769
1770       APInt InDemandedMask = (Mask << ShAmt);
1771       // If any of the demanded bits are produced by the sign extension, we also
1772       // demand the input sign bit.
1773       APInt HighBits = APInt::getHighBitsSet(BitWidth, ShAmt) & Mask;
1774       if (HighBits.getBoolValue())
1775         InDemandedMask |= APInt::getSignBit(BitWidth);
1776
1777       ComputeMaskedBits(Op.getOperand(0), InDemandedMask, KnownZero, KnownOne,
1778                         Depth+1);
1779       assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1780       KnownZero = KnownZero.lshr(ShAmt);
1781       KnownOne  = KnownOne.lshr(ShAmt);
1782
1783       // Handle the sign bits.
1784       APInt SignBit = APInt::getSignBit(BitWidth);
1785       SignBit = SignBit.lshr(ShAmt);  // Adjust to where it is now in the mask.
1786
1787       if (KnownZero.intersects(SignBit)) {
1788         KnownZero |= HighBits;  // New bits are known zero.
1789       } else if (KnownOne.intersects(SignBit)) {
1790         KnownOne  |= HighBits;  // New bits are known one.
1791       }
1792     }
1793     return;
1794   case ISD::SIGN_EXTEND_INREG: {
1795     EVT EVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
1796     unsigned EBits = EVT.getScalarType().getSizeInBits();
1797
1798     // Sign extension.  Compute the demanded bits in the result that are not
1799     // present in the input.
1800     APInt NewBits = APInt::getHighBitsSet(BitWidth, BitWidth - EBits) & Mask;
1801
1802     APInt InSignBit = APInt::getSignBit(EBits);
1803     APInt InputDemandedBits = Mask & APInt::getLowBitsSet(BitWidth, EBits);
1804
1805     // If the sign extended bits are demanded, we know that the sign
1806     // bit is demanded.
1807     InSignBit = InSignBit.zext(BitWidth);
1808     if (NewBits.getBoolValue())
1809       InputDemandedBits |= InSignBit;
1810
1811     ComputeMaskedBits(Op.getOperand(0), InputDemandedBits,
1812                       KnownZero, KnownOne, Depth+1);
1813     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1814
1815     // If the sign bit of the input is known set or clear, then we know the
1816     // top bits of the result.
1817     if (KnownZero.intersects(InSignBit)) {         // Input sign bit known clear
1818       KnownZero |= NewBits;
1819       KnownOne  &= ~NewBits;
1820     } else if (KnownOne.intersects(InSignBit)) {   // Input sign bit known set
1821       KnownOne  |= NewBits;
1822       KnownZero &= ~NewBits;
1823     } else {                              // Input sign bit unknown
1824       KnownZero &= ~NewBits;
1825       KnownOne  &= ~NewBits;
1826     }
1827     return;
1828   }
1829   case ISD::CTTZ:
1830   case ISD::CTLZ:
1831   case ISD::CTPOP: {
1832     unsigned LowBits = Log2_32(BitWidth)+1;
1833     KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - LowBits);
1834     KnownOne.clearAllBits();
1835     return;
1836   }
1837   case ISD::LOAD: {
1838     if (ISD::isZEXTLoad(Op.getNode())) {
1839       LoadSDNode *LD = cast<LoadSDNode>(Op);
1840       EVT VT = LD->getMemoryVT();
1841       unsigned MemBits = VT.getScalarType().getSizeInBits();
1842       KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - MemBits) & Mask;
1843     }
1844     return;
1845   }
1846   case ISD::ZERO_EXTEND: {
1847     EVT InVT = Op.getOperand(0).getValueType();
1848     unsigned InBits = InVT.getScalarType().getSizeInBits();
1849     APInt NewBits   = APInt::getHighBitsSet(BitWidth, BitWidth - InBits) & Mask;
1850     APInt InMask    = Mask.trunc(InBits);
1851     KnownZero = KnownZero.trunc(InBits);
1852     KnownOne = KnownOne.trunc(InBits);
1853     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1854     KnownZero = KnownZero.zext(BitWidth);
1855     KnownOne = KnownOne.zext(BitWidth);
1856     KnownZero |= NewBits;
1857     return;
1858   }
1859   case ISD::SIGN_EXTEND: {
1860     EVT InVT = Op.getOperand(0).getValueType();
1861     unsigned InBits = InVT.getScalarType().getSizeInBits();
1862     APInt InSignBit = APInt::getSignBit(InBits);
1863     APInt NewBits   = APInt::getHighBitsSet(BitWidth, BitWidth - InBits) & Mask;
1864     APInt InMask = Mask.trunc(InBits);
1865
1866     // If any of the sign extended bits are demanded, we know that the sign
1867     // bit is demanded. Temporarily set this bit in the mask for our callee.
1868     if (NewBits.getBoolValue())
1869       InMask |= InSignBit;
1870
1871     KnownZero = KnownZero.trunc(InBits);
1872     KnownOne = KnownOne.trunc(InBits);
1873     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1874
1875     // Note if the sign bit is known to be zero or one.
1876     bool SignBitKnownZero = KnownZero.isNegative();
1877     bool SignBitKnownOne  = KnownOne.isNegative();
1878     assert(!(SignBitKnownZero && SignBitKnownOne) &&
1879            "Sign bit can't be known to be both zero and one!");
1880
1881     // If the sign bit wasn't actually demanded by our caller, we don't
1882     // want it set in the KnownZero and KnownOne result values. Reset the
1883     // mask and reapply it to the result values.
1884     InMask = Mask.trunc(InBits);
1885     KnownZero &= InMask;
1886     KnownOne  &= InMask;
1887
1888     KnownZero = KnownZero.zext(BitWidth);
1889     KnownOne = KnownOne.zext(BitWidth);
1890
1891     // If the sign bit is known zero or one, the top bits match.
1892     if (SignBitKnownZero)
1893       KnownZero |= NewBits;
1894     else if (SignBitKnownOne)
1895       KnownOne  |= NewBits;
1896     return;
1897   }
1898   case ISD::ANY_EXTEND: {
1899     EVT InVT = Op.getOperand(0).getValueType();
1900     unsigned InBits = InVT.getScalarType().getSizeInBits();
1901     APInt InMask = Mask.trunc(InBits);
1902     KnownZero = KnownZero.trunc(InBits);
1903     KnownOne = KnownOne.trunc(InBits);
1904     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1905     KnownZero = KnownZero.zext(BitWidth);
1906     KnownOne = KnownOne.zext(BitWidth);
1907     return;
1908   }
1909   case ISD::TRUNCATE: {
1910     EVT InVT = Op.getOperand(0).getValueType();
1911     unsigned InBits = InVT.getScalarType().getSizeInBits();
1912     APInt InMask = Mask.zext(InBits);
1913     KnownZero = KnownZero.zext(InBits);
1914     KnownOne = KnownOne.zext(InBits);
1915     ComputeMaskedBits(Op.getOperand(0), InMask, KnownZero, KnownOne, Depth+1);
1916     assert((KnownZero & KnownOne) == 0 && "Bits known to be one AND zero?");
1917     KnownZero = KnownZero.trunc(BitWidth);
1918     KnownOne = KnownOne.trunc(BitWidth);
1919     break;
1920   }
1921   case ISD::AssertZext: {
1922     EVT VT = cast<VTSDNode>(Op.getOperand(1))->getVT();
1923     APInt InMask = APInt::getLowBitsSet(BitWidth, VT.getSizeInBits());
1924     ComputeMaskedBits(Op.getOperand(0), Mask & InMask, KnownZero,
1925                       KnownOne, Depth+1);
1926     KnownZero |= (~InMask) & Mask;
1927     return;
1928   }
1929   case ISD::FGETSIGN:
1930     // All bits are zero except the low bit.
1931     KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - 1);
1932     return;
1933
1934   case ISD::SUB: {
1935     if (ConstantSDNode *CLHS = dyn_cast<ConstantSDNode>(Op.getOperand(0))) {
1936       // We know that the top bits of C-X are clear if X contains less bits
1937       // than C (i.e. no wrap-around can happen).  For example, 20-X is
1938       // positive if we can prove that X is >= 0 and < 16.
1939       if (CLHS->getAPIntValue().isNonNegative()) {
1940         unsigned NLZ = (CLHS->getAPIntValue()+1).countLeadingZeros();
1941         // NLZ can't be BitWidth with no sign bit
1942         APInt MaskV = APInt::getHighBitsSet(BitWidth, NLZ+1);
1943         ComputeMaskedBits(Op.getOperand(1), MaskV, KnownZero2, KnownOne2,
1944                           Depth+1);
1945
1946         // If all of the MaskV bits are known to be zero, then we know the
1947         // output top bits are zero, because we now know that the output is
1948         // from [0-C].
1949         if ((KnownZero2 & MaskV) == MaskV) {
1950           unsigned NLZ2 = CLHS->getAPIntValue().countLeadingZeros();
1951           // Top bits known zero.
1952           KnownZero = APInt::getHighBitsSet(BitWidth, NLZ2) & Mask;
1953         }
1954       }
1955     }
1956   }
1957   // fall through
1958   case ISD::ADD:
1959   case ISD::ADDE: {
1960     // Output known-0 bits are known if clear or set in both the low clear bits
1961     // common to both LHS & RHS.  For example, 8+(X<<3) is known to have the
1962     // low 3 bits clear.
1963     APInt Mask2 = APInt::getLowBitsSet(BitWidth,
1964                                        BitWidth - Mask.countLeadingZeros());
1965     ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero2, KnownOne2, Depth+1);
1966     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?");
1967     unsigned KnownZeroOut = KnownZero2.countTrailingOnes();
1968
1969     ComputeMaskedBits(Op.getOperand(1), Mask2, KnownZero2, KnownOne2, Depth+1);
1970     assert((KnownZero2 & KnownOne2) == 0 && "Bits known to be one AND zero?");
1971     KnownZeroOut = std::min(KnownZeroOut,
1972                             KnownZero2.countTrailingOnes());
1973
1974     if (Op.getOpcode() == ISD::ADD) {
1975       KnownZero |= APInt::getLowBitsSet(BitWidth, KnownZeroOut);
1976       return;
1977     }
1978
1979     // With ADDE, a carry bit may be added in, so we can only use this
1980     // information if we know (at least) that the low two bits are clear.  We
1981     // then return to the caller that the low bit is unknown but that other bits
1982     // are known zero.
1983     if (KnownZeroOut >= 2) // ADDE
1984       KnownZero |= APInt::getBitsSet(BitWidth, 1, KnownZeroOut);
1985     return;
1986   }
1987   case ISD::SREM:
1988     if (ConstantSDNode *Rem = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1989       const APInt &RA = Rem->getAPIntValue().abs();
1990       if (RA.isPowerOf2()) {
1991         APInt LowBits = RA - 1;
1992         APInt Mask2 = LowBits | APInt::getSignBit(BitWidth);
1993         ComputeMaskedBits(Op.getOperand(0), Mask2,KnownZero2,KnownOne2,Depth+1);
1994
1995         // The low bits of the first operand are unchanged by the srem.
1996         KnownZero = KnownZero2 & LowBits;
1997         KnownOne = KnownOne2 & LowBits;
1998
1999         // If the first operand is non-negative or has all low bits zero, then
2000         // the upper bits are all zero.
2001         if (KnownZero2[BitWidth-1] || ((KnownZero2 & LowBits) == LowBits))
2002           KnownZero |= ~LowBits;
2003
2004         // If the first operand is negative and not all low bits are zero, then
2005         // the upper bits are all one.
2006         if (KnownOne2[BitWidth-1] && ((KnownOne2 & LowBits) != 0))
2007           KnownOne |= ~LowBits;
2008
2009         KnownZero &= Mask;
2010         KnownOne &= Mask;
2011
2012         assert((KnownZero & KnownOne) == 0&&"Bits known to be one AND zero?");
2013       }
2014     }
2015     return;
2016   case ISD::UREM: {
2017     if (ConstantSDNode *Rem = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2018       const APInt &RA = Rem->getAPIntValue();
2019       if (RA.isPowerOf2()) {
2020         APInt LowBits = (RA - 1);
2021         APInt Mask2 = LowBits & Mask;
2022         KnownZero |= ~LowBits & Mask;
2023         ComputeMaskedBits(Op.getOperand(0), Mask2, KnownZero, KnownOne,Depth+1);
2024         assert((KnownZero & KnownOne) == 0&&"Bits known to be one AND zero?");
2025         break;
2026       }
2027     }
2028
2029     // Since the result is less than or equal to either operand, any leading
2030     // zero bits in either operand must also exist in the result.
2031     APInt AllOnes = APInt::getAllOnesValue(BitWidth);
2032     ComputeMaskedBits(Op.getOperand(0), AllOnes, KnownZero, KnownOne,
2033                       Depth+1);
2034     ComputeMaskedBits(Op.getOperand(1), AllOnes, KnownZero2, KnownOne2,
2035                       Depth+1);
2036
2037     uint32_t Leaders = std::max(KnownZero.countLeadingOnes(),
2038                                 KnownZero2.countLeadingOnes());
2039     KnownOne.clearAllBits();
2040     KnownZero = APInt::getHighBitsSet(BitWidth, Leaders) & Mask;
2041     return;
2042   }
2043   default:
2044     // Allow the target to implement this method for its nodes.
2045     if (Op.getOpcode() >= ISD::BUILTIN_OP_END) {
2046   case ISD::INTRINSIC_WO_CHAIN:
2047   case ISD::INTRINSIC_W_CHAIN:
2048   case ISD::INTRINSIC_VOID:
2049       TLI.computeMaskedBitsForTargetNode(Op, Mask, KnownZero, KnownOne, *this,
2050                                          Depth);
2051     }
2052     return;
2053   }
2054 }
2055
2056 /// ComputeNumSignBits - Return the number of times the sign bit of the
2057 /// register is replicated into the other bits.  We know that at least 1 bit
2058 /// is always equal to the sign bit (itself), but other cases can give us
2059 /// information.  For example, immediately after an "SRA X, 2", we know that
2060 /// the top 3 bits are all equal to each other, so we return 3.
2061 unsigned SelectionDAG::ComputeNumSignBits(SDValue Op, unsigned Depth) const{
2062   EVT VT = Op.getValueType();
2063   assert(VT.isInteger() && "Invalid VT!");
2064   unsigned VTBits = VT.getScalarType().getSizeInBits();
2065   unsigned Tmp, Tmp2;
2066   unsigned FirstAnswer = 1;
2067
2068   if (Depth == 6)
2069     return 1;  // Limit search depth.
2070
2071   switch (Op.getOpcode()) {
2072   default: break;
2073   case ISD::AssertSext:
2074     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
2075     return VTBits-Tmp+1;
2076   case ISD::AssertZext:
2077     Tmp = cast<VTSDNode>(Op.getOperand(1))->getVT().getSizeInBits();
2078     return VTBits-Tmp;
2079
2080   case ISD::Constant: {
2081     const APInt &Val = cast<ConstantSDNode>(Op)->getAPIntValue();
2082     // If negative, return # leading ones.
2083     if (Val.isNegative())
2084       return Val.countLeadingOnes();
2085
2086     // Return # leading zeros.
2087     return Val.countLeadingZeros();
2088   }
2089
2090   case ISD::SIGN_EXTEND:
2091     Tmp = VTBits-Op.getOperand(0).getValueType().getScalarType().getSizeInBits();
2092     return ComputeNumSignBits(Op.getOperand(0), Depth+1) + Tmp;
2093
2094   case ISD::SIGN_EXTEND_INREG:
2095     // Max of the input and what this extends.
2096     Tmp =
2097       cast<VTSDNode>(Op.getOperand(1))->getVT().getScalarType().getSizeInBits();
2098     Tmp = VTBits-Tmp+1;
2099
2100     Tmp2 = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2101     return std::max(Tmp, Tmp2);
2102
2103   case ISD::SRA:
2104     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2105     // SRA X, C   -> adds C sign bits.
2106     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2107       Tmp += C->getZExtValue();
2108       if (Tmp > VTBits) Tmp = VTBits;
2109     }
2110     return Tmp;
2111   case ISD::SHL:
2112     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2113       // shl destroys sign bits.
2114       Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2115       if (C->getZExtValue() >= VTBits ||      // Bad shift.
2116           C->getZExtValue() >= Tmp) break;    // Shifted all sign bits out.
2117       return Tmp - C->getZExtValue();
2118     }
2119     break;
2120   case ISD::AND:
2121   case ISD::OR:
2122   case ISD::XOR:    // NOT is handled here.
2123     // Logical binary ops preserve the number of sign bits at the worst.
2124     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2125     if (Tmp != 1) {
2126       Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2127       FirstAnswer = std::min(Tmp, Tmp2);
2128       // We computed what we know about the sign bits as our first
2129       // answer. Now proceed to the generic code that uses
2130       // ComputeMaskedBits, and pick whichever answer is better.
2131     }
2132     break;
2133
2134   case ISD::SELECT:
2135     Tmp = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2136     if (Tmp == 1) return 1;  // Early out.
2137     Tmp2 = ComputeNumSignBits(Op.getOperand(2), Depth+1);
2138     return std::min(Tmp, Tmp2);
2139
2140   case ISD::SADDO:
2141   case ISD::UADDO:
2142   case ISD::SSUBO:
2143   case ISD::USUBO:
2144   case ISD::SMULO:
2145   case ISD::UMULO:
2146     if (Op.getResNo() != 1)
2147       break;
2148     // The boolean result conforms to getBooleanContents.  Fall through.
2149   case ISD::SETCC:
2150     // If setcc returns 0/-1, all bits are sign bits.
2151     if (TLI.getBooleanContents() ==
2152         TargetLowering::ZeroOrNegativeOneBooleanContent)
2153       return VTBits;
2154     break;
2155   case ISD::ROTL:
2156   case ISD::ROTR:
2157     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
2158       unsigned RotAmt = C->getZExtValue() & (VTBits-1);
2159
2160       // Handle rotate right by N like a rotate left by 32-N.
2161       if (Op.getOpcode() == ISD::ROTR)
2162         RotAmt = (VTBits-RotAmt) & (VTBits-1);
2163
2164       // If we aren't rotating out all of the known-in sign bits, return the
2165       // number that are left.  This handles rotl(sext(x), 1) for example.
2166       Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2167       if (Tmp > RotAmt+1) return Tmp-RotAmt;
2168     }
2169     break;
2170   case ISD::ADD:
2171     // Add can have at most one carry bit.  Thus we know that the output
2172     // is, at worst, one more bit than the inputs.
2173     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2174     if (Tmp == 1) return 1;  // Early out.
2175
2176     // Special case decrementing a value (ADD X, -1):
2177     if (ConstantSDNode *CRHS = dyn_cast<ConstantSDNode>(Op.getOperand(1)))
2178       if (CRHS->isAllOnesValue()) {
2179         APInt KnownZero, KnownOne;
2180         APInt Mask = APInt::getAllOnesValue(VTBits);
2181         ComputeMaskedBits(Op.getOperand(0), Mask, KnownZero, KnownOne, Depth+1);
2182
2183         // If the input is known to be 0 or 1, the output is 0/-1, which is all
2184         // sign bits set.
2185         if ((KnownZero | APInt(VTBits, 1)) == Mask)
2186           return VTBits;
2187
2188         // If we are subtracting one from a positive number, there is no carry
2189         // out of the result.
2190         if (KnownZero.isNegative())
2191           return Tmp;
2192       }
2193
2194     Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2195     if (Tmp2 == 1) return 1;
2196       return std::min(Tmp, Tmp2)-1;
2197     break;
2198
2199   case ISD::SUB:
2200     Tmp2 = ComputeNumSignBits(Op.getOperand(1), Depth+1);
2201     if (Tmp2 == 1) return 1;
2202
2203     // Handle NEG.
2204     if (ConstantSDNode *CLHS = dyn_cast<ConstantSDNode>(Op.getOperand(0)))
2205       if (CLHS->isNullValue()) {
2206         APInt KnownZero, KnownOne;
2207         APInt Mask = APInt::getAllOnesValue(VTBits);
2208         ComputeMaskedBits(Op.getOperand(1), Mask, KnownZero, KnownOne, Depth+1);
2209         // If the input is known to be 0 or 1, the output is 0/-1, which is all
2210         // sign bits set.
2211         if ((KnownZero | APInt(VTBits, 1)) == Mask)
2212           return VTBits;
2213
2214         // If the input is known to be positive (the sign bit is known clear),
2215         // the output of the NEG has the same number of sign bits as the input.
2216         if (KnownZero.isNegative())
2217           return Tmp2;
2218
2219         // Otherwise, we treat this like a SUB.
2220       }
2221
2222     // Sub can have at most one carry bit.  Thus we know that the output
2223     // is, at worst, one more bit than the inputs.
2224     Tmp = ComputeNumSignBits(Op.getOperand(0), Depth+1);
2225     if (Tmp == 1) return 1;  // Early out.
2226       return std::min(Tmp, Tmp2)-1;
2227     break;
2228   case ISD::TRUNCATE:
2229     // FIXME: it's tricky to do anything useful for this, but it is an important
2230     // case for targets like X86.
2231     break;
2232   }
2233
2234   // Handle LOADX separately here. EXTLOAD case will fallthrough.
2235   if (Op.getOpcode() == ISD::LOAD) {
2236     LoadSDNode *LD = cast<LoadSDNode>(Op);
2237     unsigned ExtType = LD->getExtensionType();
2238     switch (ExtType) {
2239     default: break;
2240     case ISD::SEXTLOAD:    // '17' bits known
2241       Tmp = LD->getMemoryVT().getScalarType().getSizeInBits();
2242       return VTBits-Tmp+1;
2243     case ISD::ZEXTLOAD:    // '16' bits known
2244       Tmp = LD->getMemoryVT().getScalarType().getSizeInBits();
2245       return VTBits-Tmp;
2246     }
2247   }
2248
2249   // Allow the target to implement this method for its nodes.
2250   if (Op.getOpcode() >= ISD::BUILTIN_OP_END ||
2251       Op.getOpcode() == ISD::INTRINSIC_WO_CHAIN ||
2252       Op.getOpcode() == ISD::INTRINSIC_W_CHAIN ||
2253       Op.getOpcode() == ISD::INTRINSIC_VOID) {
2254     unsigned NumBits = TLI.ComputeNumSignBitsForTargetNode(Op, Depth);
2255     if (NumBits > 1) FirstAnswer = std::max(FirstAnswer, NumBits);
2256   }
2257
2258   // Finally, if we can prove that the top bits of the result are 0's or 1's,
2259   // use this information.
2260   APInt KnownZero, KnownOne;
2261   APInt Mask = APInt::getAllOnesValue(VTBits);
2262   ComputeMaskedBits(Op, Mask, KnownZero, KnownOne, Depth);
2263
2264   if (KnownZero.isNegative()) {        // sign bit is 0
2265     Mask = KnownZero;
2266   } else if (KnownOne.isNegative()) {  // sign bit is 1;
2267     Mask = KnownOne;
2268   } else {
2269     // Nothing known.
2270     return FirstAnswer;
2271   }
2272
2273   // Okay, we know that the sign bit in Mask is set.  Use CLZ to determine
2274   // the number of identical bits in the top of the input value.
2275   Mask = ~Mask;
2276   Mask <<= Mask.getBitWidth()-VTBits;
2277   // Return # leading zeros.  We use 'min' here in case Val was zero before
2278   // shifting.  We don't want to return '64' as for an i32 "0".
2279   return std::max(FirstAnswer, std::min(VTBits, Mask.countLeadingZeros()));
2280 }
2281
2282 bool SelectionDAG::isKnownNeverNaN(SDValue Op) const {
2283   // If we're told that NaNs won't happen, assume they won't.
2284   if (NoNaNsFPMath)
2285     return true;
2286
2287   // If the value is a constant, we can obviously see if it is a NaN or not.
2288   if (const ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(Op))
2289     return !C->getValueAPF().isNaN();
2290
2291   // TODO: Recognize more cases here.
2292
2293   return false;
2294 }
2295
2296 bool SelectionDAG::isKnownNeverZero(SDValue Op) const {
2297   // If the value is a constant, we can obviously see if it is a zero or not.
2298   if (const ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(Op))
2299     return !C->isZero();
2300
2301   // TODO: Recognize more cases here.
2302
2303   return false;
2304 }
2305
2306 bool SelectionDAG::isEqualTo(SDValue A, SDValue B) const {
2307   // Check the obvious case.
2308   if (A == B) return true;
2309
2310   // For for negative and positive zero.
2311   if (const ConstantFPSDNode *CA = dyn_cast<ConstantFPSDNode>(A))
2312     if (const ConstantFPSDNode *CB = dyn_cast<ConstantFPSDNode>(B))
2313       if (CA->isZero() && CB->isZero()) return true;
2314
2315   // Otherwise they may not be equal.
2316   return false;
2317 }
2318
2319 bool SelectionDAG::isVerifiedDebugInfoDesc(SDValue Op) const {
2320   GlobalAddressSDNode *GA = dyn_cast<GlobalAddressSDNode>(Op);
2321   if (!GA) return false;
2322   if (GA->getOffset() != 0) return false;
2323   const GlobalVariable *GV = dyn_cast<GlobalVariable>(GA->getGlobal());
2324   if (!GV) return false;
2325   return MF->getMMI().hasDebugInfo();
2326 }
2327
2328
2329 /// getNode - Gets or creates the specified node.
2330 ///
2331 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, EVT VT) {
2332   FoldingSetNodeID ID;
2333   AddNodeIDNode(ID, Opcode, getVTList(VT), 0, 0);
2334   void *IP = 0;
2335   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2336     return SDValue(E, 0);
2337
2338   SDNode *N = new (NodeAllocator) SDNode(Opcode, DL, getVTList(VT));
2339   CSEMap.InsertNode(N, IP);
2340
2341   AllNodes.push_back(N);
2342 #ifndef NDEBUG
2343   VerifySDNode(N);
2344 #endif
2345   return SDValue(N, 0);
2346 }
2347
2348 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL,
2349                               EVT VT, SDValue Operand) {
2350   // Constant fold unary operations with an integer constant operand.
2351   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Operand.getNode())) {
2352     const APInt &Val = C->getAPIntValue();
2353     switch (Opcode) {
2354     default: break;
2355     case ISD::SIGN_EXTEND:
2356       return getConstant(Val.sextOrTrunc(VT.getSizeInBits()), VT);
2357     case ISD::ANY_EXTEND:
2358     case ISD::ZERO_EXTEND:
2359     case ISD::TRUNCATE:
2360       return getConstant(Val.zextOrTrunc(VT.getSizeInBits()), VT);
2361     case ISD::UINT_TO_FP:
2362     case ISD::SINT_TO_FP: {
2363       // No compile time operations on ppcf128.
2364       if (VT == MVT::ppcf128) break;
2365       APFloat apf(APInt::getNullValue(VT.getSizeInBits()));
2366       (void)apf.convertFromAPInt(Val,
2367                                  Opcode==ISD::SINT_TO_FP,
2368                                  APFloat::rmNearestTiesToEven);
2369       return getConstantFP(apf, VT);
2370     }
2371     case ISD::BITCAST:
2372       if (VT == MVT::f32 && C->getValueType(0) == MVT::i32)
2373         return getConstantFP(Val.bitsToFloat(), VT);
2374       else if (VT == MVT::f64 && C->getValueType(0) == MVT::i64)
2375         return getConstantFP(Val.bitsToDouble(), VT);
2376       break;
2377     case ISD::BSWAP:
2378       return getConstant(Val.byteSwap(), VT);
2379     case ISD::CTPOP:
2380       return getConstant(Val.countPopulation(), VT);
2381     case ISD::CTLZ:
2382       return getConstant(Val.countLeadingZeros(), VT);
2383     case ISD::CTTZ:
2384       return getConstant(Val.countTrailingZeros(), VT);
2385     }
2386   }
2387
2388   // Constant fold unary operations with a floating point constant operand.
2389   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(Operand.getNode())) {
2390     APFloat V = C->getValueAPF();    // make copy
2391     if (VT != MVT::ppcf128 && Operand.getValueType() != MVT::ppcf128) {
2392       switch (Opcode) {
2393       case ISD::FNEG:
2394         V.changeSign();
2395         return getConstantFP(V, VT);
2396       case ISD::FABS:
2397         V.clearSign();
2398         return getConstantFP(V, VT);
2399       case ISD::FP_ROUND:
2400       case ISD::FP_EXTEND: {
2401         bool ignored;
2402         // This can return overflow, underflow, or inexact; we don't care.
2403         // FIXME need to be more flexible about rounding mode.
2404         (void)V.convert(*EVTToAPFloatSemantics(VT),
2405                         APFloat::rmNearestTiesToEven, &ignored);
2406         return getConstantFP(V, VT);
2407       }
2408       case ISD::FP_TO_SINT:
2409       case ISD::FP_TO_UINT: {
2410         integerPart x[2];
2411         bool ignored;
2412         assert(integerPartWidth >= 64);
2413         // FIXME need to be more flexible about rounding mode.
2414         APFloat::opStatus s = V.convertToInteger(x, VT.getSizeInBits(),
2415                               Opcode==ISD::FP_TO_SINT,
2416                               APFloat::rmTowardZero, &ignored);
2417         if (s==APFloat::opInvalidOp)     // inexact is OK, in fact usual
2418           break;
2419         APInt api(VT.getSizeInBits(), 2, x);
2420         return getConstant(api, VT);
2421       }
2422       case ISD::BITCAST:
2423         if (VT == MVT::i32 && C->getValueType(0) == MVT::f32)
2424           return getConstant((uint32_t)V.bitcastToAPInt().getZExtValue(), VT);
2425         else if (VT == MVT::i64 && C->getValueType(0) == MVT::f64)
2426           return getConstant(V.bitcastToAPInt().getZExtValue(), VT);
2427         break;
2428       }
2429     }
2430   }
2431
2432   unsigned OpOpcode = Operand.getNode()->getOpcode();
2433   switch (Opcode) {
2434   case ISD::TokenFactor:
2435   case ISD::MERGE_VALUES:
2436   case ISD::CONCAT_VECTORS:
2437     return Operand;         // Factor, merge or concat of one node?  No need.
2438   case ISD::FP_ROUND: llvm_unreachable("Invalid method to make FP_ROUND node");
2439   case ISD::FP_EXTEND:
2440     assert(VT.isFloatingPoint() &&
2441            Operand.getValueType().isFloatingPoint() && "Invalid FP cast!");
2442     if (Operand.getValueType() == VT) return Operand;  // noop conversion.
2443     assert((!VT.isVector() ||
2444             VT.getVectorNumElements() ==
2445             Operand.getValueType().getVectorNumElements()) &&
2446            "Vector element count mismatch!");
2447     if (Operand.getOpcode() == ISD::UNDEF)
2448       return getUNDEF(VT);
2449     break;
2450   case ISD::SIGN_EXTEND:
2451     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2452            "Invalid SIGN_EXTEND!");
2453     if (Operand.getValueType() == VT) return Operand;   // noop extension
2454     assert(Operand.getValueType().getScalarType().bitsLT(VT.getScalarType()) &&
2455            "Invalid sext node, dst < src!");
2456     assert((!VT.isVector() ||
2457             VT.getVectorNumElements() ==
2458             Operand.getValueType().getVectorNumElements()) &&
2459            "Vector element count mismatch!");
2460     if (OpOpcode == ISD::SIGN_EXTEND || OpOpcode == ISD::ZERO_EXTEND)
2461       return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
2462     break;
2463   case ISD::ZERO_EXTEND:
2464     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2465            "Invalid ZERO_EXTEND!");
2466     if (Operand.getValueType() == VT) return Operand;   // noop extension
2467     assert(Operand.getValueType().getScalarType().bitsLT(VT.getScalarType()) &&
2468            "Invalid zext node, dst < src!");
2469     assert((!VT.isVector() ||
2470             VT.getVectorNumElements() ==
2471             Operand.getValueType().getVectorNumElements()) &&
2472            "Vector element count mismatch!");
2473     if (OpOpcode == ISD::ZERO_EXTEND)   // (zext (zext x)) -> (zext x)
2474       return getNode(ISD::ZERO_EXTEND, DL, VT,
2475                      Operand.getNode()->getOperand(0));
2476     break;
2477   case ISD::ANY_EXTEND:
2478     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2479            "Invalid ANY_EXTEND!");
2480     if (Operand.getValueType() == VT) return Operand;   // noop extension
2481     assert(Operand.getValueType().getScalarType().bitsLT(VT.getScalarType()) &&
2482            "Invalid anyext node, dst < src!");
2483     assert((!VT.isVector() ||
2484             VT.getVectorNumElements() ==
2485             Operand.getValueType().getVectorNumElements()) &&
2486            "Vector element count mismatch!");
2487
2488     if (OpOpcode == ISD::ZERO_EXTEND || OpOpcode == ISD::SIGN_EXTEND ||
2489         OpOpcode == ISD::ANY_EXTEND)
2490       // (ext (zext x)) -> (zext x)  and  (ext (sext x)) -> (sext x)
2491       return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
2492
2493     // (ext (trunx x)) -> x
2494     if (OpOpcode == ISD::TRUNCATE) {
2495       SDValue OpOp = Operand.getNode()->getOperand(0);
2496       if (OpOp.getValueType() == VT)
2497         return OpOp;
2498     }
2499     break;
2500   case ISD::TRUNCATE:
2501     assert(VT.isInteger() && Operand.getValueType().isInteger() &&
2502            "Invalid TRUNCATE!");
2503     if (Operand.getValueType() == VT) return Operand;   // noop truncate
2504     assert(Operand.getValueType().getScalarType().bitsGT(VT.getScalarType()) &&
2505            "Invalid truncate node, src < dst!");
2506     assert((!VT.isVector() ||
2507             VT.getVectorNumElements() ==
2508             Operand.getValueType().getVectorNumElements()) &&
2509            "Vector element count mismatch!");
2510     if (OpOpcode == ISD::TRUNCATE)
2511       return getNode(ISD::TRUNCATE, DL, VT, Operand.getNode()->getOperand(0));
2512     else if (OpOpcode == ISD::ZERO_EXTEND || OpOpcode == ISD::SIGN_EXTEND ||
2513              OpOpcode == ISD::ANY_EXTEND) {
2514       // If the source is smaller than the dest, we still need an extend.
2515       if (Operand.getNode()->getOperand(0).getValueType().getScalarType()
2516             .bitsLT(VT.getScalarType()))
2517         return getNode(OpOpcode, DL, VT, Operand.getNode()->getOperand(0));
2518       else if (Operand.getNode()->getOperand(0).getValueType().bitsGT(VT))
2519         return getNode(ISD::TRUNCATE, DL, VT, Operand.getNode()->getOperand(0));
2520       else
2521         return Operand.getNode()->getOperand(0);
2522     }
2523     break;
2524   case ISD::BITCAST:
2525     // Basic sanity checking.
2526     assert(VT.getSizeInBits() == Operand.getValueType().getSizeInBits()
2527            && "Cannot BITCAST between types of different sizes!");
2528     if (VT == Operand.getValueType()) return Operand;  // noop conversion.
2529     if (OpOpcode == ISD::BITCAST)  // bitconv(bitconv(x)) -> bitconv(x)
2530       return getNode(ISD::BITCAST, DL, VT, Operand.getOperand(0));
2531     if (OpOpcode == ISD::UNDEF)
2532       return getUNDEF(VT);
2533     break;
2534   case ISD::SCALAR_TO_VECTOR:
2535     assert(VT.isVector() && !Operand.getValueType().isVector() &&
2536            (VT.getVectorElementType() == Operand.getValueType() ||
2537             (VT.getVectorElementType().isInteger() &&
2538              Operand.getValueType().isInteger() &&
2539              VT.getVectorElementType().bitsLE(Operand.getValueType()))) &&
2540            "Illegal SCALAR_TO_VECTOR node!");
2541     if (OpOpcode == ISD::UNDEF)
2542       return getUNDEF(VT);
2543     // scalar_to_vector(extract_vector_elt V, 0) -> V, top bits are undefined.
2544     if (OpOpcode == ISD::EXTRACT_VECTOR_ELT &&
2545         isa<ConstantSDNode>(Operand.getOperand(1)) &&
2546         Operand.getConstantOperandVal(1) == 0 &&
2547         Operand.getOperand(0).getValueType() == VT)
2548       return Operand.getOperand(0);
2549     break;
2550   case ISD::FNEG:
2551     // -(X-Y) -> (Y-X) is unsafe because when X==Y, -0.0 != +0.0
2552     if (UnsafeFPMath && OpOpcode == ISD::FSUB)
2553       return getNode(ISD::FSUB, DL, VT, Operand.getNode()->getOperand(1),
2554                      Operand.getNode()->getOperand(0));
2555     if (OpOpcode == ISD::FNEG)  // --X -> X
2556       return Operand.getNode()->getOperand(0);
2557     break;
2558   case ISD::FABS:
2559     if (OpOpcode == ISD::FNEG)  // abs(-X) -> abs(X)
2560       return getNode(ISD::FABS, DL, VT, Operand.getNode()->getOperand(0));
2561     break;
2562   }
2563
2564   SDNode *N;
2565   SDVTList VTs = getVTList(VT);
2566   if (VT != MVT::Glue) { // Don't CSE flag producing nodes
2567     FoldingSetNodeID ID;
2568     SDValue Ops[1] = { Operand };
2569     AddNodeIDNode(ID, Opcode, VTs, Ops, 1);
2570     void *IP = 0;
2571     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
2572       return SDValue(E, 0);
2573
2574     N = new (NodeAllocator) UnarySDNode(Opcode, DL, VTs, Operand);
2575     CSEMap.InsertNode(N, IP);
2576   } else {
2577     N = new (NodeAllocator) UnarySDNode(Opcode, DL, VTs, Operand);
2578   }
2579
2580   AllNodes.push_back(N);
2581 #ifndef NDEBUG
2582   VerifySDNode(N);
2583 #endif
2584   return SDValue(N, 0);
2585 }
2586
2587 SDValue SelectionDAG::FoldConstantArithmetic(unsigned Opcode,
2588                                              EVT VT,
2589                                              ConstantSDNode *Cst1,
2590                                              ConstantSDNode *Cst2) {
2591   const APInt &C1 = Cst1->getAPIntValue(), &C2 = Cst2->getAPIntValue();
2592
2593   switch (Opcode) {
2594   case ISD::ADD:  return getConstant(C1 + C2, VT);
2595   case ISD::SUB:  return getConstant(C1 - C2, VT);
2596   case ISD::MUL:  return getConstant(C1 * C2, VT);
2597   case ISD::UDIV:
2598     if (C2.getBoolValue()) return getConstant(C1.udiv(C2), VT);
2599     break;
2600   case ISD::UREM:
2601     if (C2.getBoolValue()) return getConstant(C1.urem(C2), VT);
2602     break;
2603   case ISD::SDIV:
2604     if (C2.getBoolValue()) return getConstant(C1.sdiv(C2), VT);
2605     break;
2606   case ISD::SREM:
2607     if (C2.getBoolValue()) return getConstant(C1.srem(C2), VT);
2608     break;
2609   case ISD::AND:  return getConstant(C1 & C2, VT);
2610   case ISD::OR:   return getConstant(C1 | C2, VT);
2611   case ISD::XOR:  return getConstant(C1 ^ C2, VT);
2612   case ISD::SHL:  return getConstant(C1 << C2, VT);
2613   case ISD::SRL:  return getConstant(C1.lshr(C2), VT);
2614   case ISD::SRA:  return getConstant(C1.ashr(C2), VT);
2615   case ISD::ROTL: return getConstant(C1.rotl(C2), VT);
2616   case ISD::ROTR: return getConstant(C1.rotr(C2), VT);
2617   default: break;
2618   }
2619
2620   return SDValue();
2621 }
2622
2623 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, EVT VT,
2624                               SDValue N1, SDValue N2) {
2625   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode());
2626   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.getNode());
2627   switch (Opcode) {
2628   default: break;
2629   case ISD::TokenFactor:
2630     assert(VT == MVT::Other && N1.getValueType() == MVT::Other &&
2631            N2.getValueType() == MVT::Other && "Invalid token factor!");
2632     // Fold trivial token factors.
2633     if (N1.getOpcode() == ISD::EntryToken) return N2;
2634     if (N2.getOpcode() == ISD::EntryToken) return N1;
2635     if (N1 == N2) return N1;
2636     break;
2637   case ISD::CONCAT_VECTORS:
2638     // A CONCAT_VECTOR with all operands BUILD_VECTOR can be simplified to
2639     // one big BUILD_VECTOR.
2640     if (N1.getOpcode() == ISD::BUILD_VECTOR &&
2641         N2.getOpcode() == ISD::BUILD_VECTOR) {
2642       SmallVector<SDValue, 16> Elts(N1.getNode()->op_begin(),
2643                                     N1.getNode()->op_end());
2644       Elts.append(N2.getNode()->op_begin(), N2.getNode()->op_end());
2645       return getNode(ISD::BUILD_VECTOR, DL, VT, &Elts[0], Elts.size());
2646     }
2647     break;
2648   case ISD::AND:
2649     assert(VT.isInteger() && "This operator does not apply to FP types!");
2650     assert(N1.getValueType() == N2.getValueType() &&
2651            N1.getValueType() == VT && "Binary operator types must match!");
2652     // (X & 0) -> 0.  This commonly occurs when legalizing i64 values, so it's
2653     // worth handling here.
2654     if (N2C && N2C->isNullValue())
2655       return N2;
2656     if (N2C && N2C->isAllOnesValue())  // X & -1 -> X
2657       return N1;
2658     break;
2659   case ISD::OR:
2660   case ISD::XOR:
2661   case ISD::ADD:
2662   case ISD::SUB:
2663     assert(VT.isInteger() && "This operator does not apply to FP types!");
2664     assert(N1.getValueType() == N2.getValueType() &&
2665            N1.getValueType() == VT && "Binary operator types must match!");
2666     // (X ^|+- 0) -> X.  This commonly occurs when legalizing i64 values, so
2667     // it's worth handling here.
2668     if (N2C && N2C->isNullValue())
2669       return N1;
2670     break;
2671   case ISD::UDIV:
2672   case ISD::UREM:
2673   case ISD::MULHU:
2674   case ISD::MULHS:
2675   case ISD::MUL:
2676   case ISD::SDIV:
2677   case ISD::SREM:
2678     assert(VT.isInteger() && "This operator does not apply to FP types!");
2679     assert(N1.getValueType() == N2.getValueType() &&
2680            N1.getValueType() == VT && "Binary operator types must match!");
2681     break;
2682   case ISD::FADD:
2683   case ISD::FSUB:
2684   case ISD::FMUL:
2685   case ISD::FDIV:
2686   case ISD::FREM:
2687     if (UnsafeFPMath) {
2688       if (Opcode == ISD::FADD) {
2689         // 0+x --> x
2690         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N1))
2691           if (CFP->getValueAPF().isZero())
2692             return N2;
2693         // x+0 --> x
2694         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N2))
2695           if (CFP->getValueAPF().isZero())
2696             return N1;
2697       } else if (Opcode == ISD::FSUB) {
2698         // x-0 --> x
2699         if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N2))
2700           if (CFP->getValueAPF().isZero())
2701             return N1;
2702       }
2703     }
2704     assert(VT.isFloatingPoint() && "This operator only applies to FP types!");
2705     assert(N1.getValueType() == N2.getValueType() &&
2706            N1.getValueType() == VT && "Binary operator types must match!");
2707     break;
2708   case ISD::FCOPYSIGN:   // N1 and result must match.  N1/N2 need not match.
2709     assert(N1.getValueType() == VT &&
2710            N1.getValueType().isFloatingPoint() &&
2711            N2.getValueType().isFloatingPoint() &&
2712            "Invalid FCOPYSIGN!");
2713     break;
2714   case ISD::SHL:
2715   case ISD::SRA:
2716   case ISD::SRL:
2717   case ISD::ROTL:
2718   case ISD::ROTR:
2719     assert(VT == N1.getValueType() &&
2720            "Shift operators return type must be the same as their first arg");
2721     assert(VT.isInteger() && N2.getValueType().isInteger() &&
2722            "Shifts only work on integers");
2723
2724     // Always fold shifts of i1 values so the code generator doesn't need to
2725     // handle them.  Since we know the size of the shift has to be less than the
2726     // size of the value, the shift/rotate count is guaranteed to be zero.
2727     if (VT == MVT::i1)
2728       return N1;
2729     if (N2C && N2C->isNullValue())
2730       return N1;
2731     break;
2732   case ISD::FP_ROUND_INREG: {
2733     EVT EVT = cast<VTSDNode>(N2)->getVT();
2734     assert(VT == N1.getValueType() && "Not an inreg round!");
2735     assert(VT.isFloatingPoint() && EVT.isFloatingPoint() &&
2736            "Cannot FP_ROUND_INREG integer types");
2737     assert(EVT.isVector() == VT.isVector() &&
2738            "FP_ROUND_INREG type should be vector iff the operand "
2739            "type is vector!");
2740     assert((!EVT.isVector() ||
2741             EVT.getVectorNumElements() == VT.getVectorNumElements()) &&
2742            "Vector element counts must match in FP_ROUND_INREG");
2743     assert(EVT.bitsLE(VT) && "Not rounding down!");
2744     if (cast<VTSDNode>(N2)->getVT() == VT) return N1;  // Not actually rounding.
2745     break;
2746   }
2747   case ISD::FP_ROUND:
2748     assert(VT.isFloatingPoint() &&
2749            N1.getValueType().isFloatingPoint() &&
2750            VT.bitsLE(N1.getValueType()) &&
2751            isa<ConstantSDNode>(N2) && "Invalid FP_ROUND!");
2752     if (N1.getValueType() == VT) return N1;  // noop conversion.
2753     break;
2754   case ISD::AssertSext:
2755   case ISD::AssertZext: {
2756     EVT EVT = cast<VTSDNode>(N2)->getVT();
2757     assert(VT == N1.getValueType() && "Not an inreg extend!");
2758     assert(VT.isInteger() && EVT.isInteger() &&
2759            "Cannot *_EXTEND_INREG FP types");
2760     assert(!EVT.isVector() &&
2761            "AssertSExt/AssertZExt type should be the vector element type "
2762            "rather than the vector type!");
2763     assert(EVT.bitsLE(VT) && "Not extending!");
2764     if (VT == EVT) return N1; // noop assertion.
2765     break;
2766   }
2767   case ISD::SIGN_EXTEND_INREG: {
2768     EVT EVT = cast<VTSDNode>(N2)->getVT();
2769     assert(VT == N1.getValueType() && "Not an inreg extend!");
2770     assert(VT.isInteger() && EVT.isInteger() &&
2771            "Cannot *_EXTEND_INREG FP types");
2772     assert(EVT.isVector() == VT.isVector() &&
2773            "SIGN_EXTEND_INREG type should be vector iff the operand "
2774            "type is vector!");
2775     assert((!EVT.isVector() ||
2776             EVT.getVectorNumElements() == VT.getVectorNumElements()) &&
2777            "Vector element counts must match in SIGN_EXTEND_INREG");
2778     assert(EVT.bitsLE(VT) && "Not extending!");
2779     if (EVT == VT) return N1;  // Not actually extending
2780
2781     if (N1C) {
2782       APInt Val = N1C->getAPIntValue();
2783       unsigned FromBits = EVT.getScalarType().getSizeInBits();
2784       Val <<= Val.getBitWidth()-FromBits;
2785       Val = Val.ashr(Val.getBitWidth()-FromBits);
2786       return getConstant(Val, VT);
2787     }
2788     break;
2789   }
2790   case ISD::EXTRACT_VECTOR_ELT:
2791     // EXTRACT_VECTOR_ELT of an UNDEF is an UNDEF.
2792     if (N1.getOpcode() == ISD::UNDEF)
2793       return getUNDEF(VT);
2794
2795     // EXTRACT_VECTOR_ELT of CONCAT_VECTORS is often formed while lowering is
2796     // expanding copies of large vectors from registers.
2797     if (N2C &&
2798         N1.getOpcode() == ISD::CONCAT_VECTORS &&
2799         N1.getNumOperands() > 0) {
2800       unsigned Factor =
2801         N1.getOperand(0).getValueType().getVectorNumElements();
2802       return getNode(ISD::EXTRACT_VECTOR_ELT, DL, VT,
2803                      N1.getOperand(N2C->getZExtValue() / Factor),
2804                      getConstant(N2C->getZExtValue() % Factor,
2805                                  N2.getValueType()));
2806     }
2807
2808     // EXTRACT_VECTOR_ELT of BUILD_VECTOR is often formed while lowering is
2809     // expanding large vector constants.
2810     if (N2C && N1.getOpcode() == ISD::BUILD_VECTOR) {
2811       SDValue Elt = N1.getOperand(N2C->getZExtValue());
2812       EVT VEltTy = N1.getValueType().getVectorElementType();
2813       if (Elt.getValueType() != VEltTy) {
2814         // If the vector element type is not legal, the BUILD_VECTOR operands
2815         // are promoted and implicitly truncated.  Make that explicit here.
2816         Elt = getNode(ISD::TRUNCATE, DL, VEltTy, Elt);
2817       }
2818       if (VT != VEltTy) {
2819         // If the vector element type is not legal, the EXTRACT_VECTOR_ELT
2820         // result is implicitly extended.
2821         Elt = getNode(ISD::ANY_EXTEND, DL, VT, Elt);
2822       }
2823       return Elt;
2824     }
2825
2826     // EXTRACT_VECTOR_ELT of INSERT_VECTOR_ELT is often formed when vector
2827     // operations are lowered to scalars.
2828     if (N1.getOpcode() == ISD::INSERT_VECTOR_ELT) {
2829       // If the indices are the same, return the inserted element else
2830       // if the indices are known different, extract the element from
2831       // the original vector.
2832       SDValue N1Op2 = N1.getOperand(2);
2833       ConstantSDNode *N1Op2C = dyn_cast<ConstantSDNode>(N1Op2.getNode());
2834
2835       if (N1Op2C && N2C) {
2836         if (N1Op2C->getZExtValue() == N2C->getZExtValue()) {
2837           if (VT == N1.getOperand(1).getValueType())
2838             return N1.getOperand(1);
2839           else
2840             return getSExtOrTrunc(N1.getOperand(1), DL, VT);
2841         }
2842
2843         return getNode(ISD::EXTRACT_VECTOR_ELT, DL, VT, N1.getOperand(0), N2);
2844       }
2845     }
2846     break;
2847   case ISD::EXTRACT_ELEMENT:
2848     assert(N2C && (unsigned)N2C->getZExtValue() < 2 && "Bad EXTRACT_ELEMENT!");
2849     assert(!N1.getValueType().isVector() && !VT.isVector() &&
2850            (N1.getValueType().isInteger() == VT.isInteger()) &&
2851            "Wrong types for EXTRACT_ELEMENT!");
2852
2853     // EXTRACT_ELEMENT of BUILD_PAIR is often formed while legalize is expanding
2854     // 64-bit integers into 32-bit parts.  Instead of building the extract of
2855     // the BUILD_PAIR, only to have legalize rip it apart, just do it now.
2856     if (N1.getOpcode() == ISD::BUILD_PAIR)
2857       return N1.getOperand(N2C->getZExtValue());
2858
2859     // EXTRACT_ELEMENT of a constant int is also very common.
2860     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N1)) {
2861       unsigned ElementSize = VT.getSizeInBits();
2862       unsigned Shift = ElementSize * N2C->getZExtValue();
2863       APInt ShiftedVal = C->getAPIntValue().lshr(Shift);
2864       return getConstant(ShiftedVal.trunc(ElementSize), VT);
2865     }
2866     break;
2867   case ISD::EXTRACT_SUBVECTOR:
2868     if (N1.getValueType() == VT) // Trivial extraction.
2869       return N1;
2870     break;
2871   }
2872
2873   if (N1C) {
2874     if (N2C) {
2875       SDValue SV = FoldConstantArithmetic(Opcode, VT, N1C, N2C);
2876       if (SV.getNode()) return SV;
2877     } else {      // Cannonicalize constant to RHS if commutative
2878       if (isCommutativeBinOp(Opcode)) {
2879         std::swap(N1C, N2C);
2880         std::swap(N1, N2);
2881       }
2882     }
2883   }
2884
2885   // Constant fold FP operations.
2886   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1.getNode());
2887   ConstantFPSDNode *N2CFP = dyn_cast<ConstantFPSDNode>(N2.getNode());
2888   if (N1CFP) {
2889     if (!N2CFP && isCommutativeBinOp(Opcode)) {
2890       // Cannonicalize constant to RHS if commutative
2891       std::swap(N1CFP, N2CFP);
2892       std::swap(N1, N2);
2893     } else if (N2CFP && VT != MVT::ppcf128) {
2894       APFloat V1 = N1CFP->getValueAPF(), V2 = N2CFP->getValueAPF();
2895       APFloat::opStatus s;
2896       switch (Opcode) {
2897       case ISD::FADD:
2898         s = V1.add(V2, APFloat::rmNearestTiesToEven);
2899         if (s != APFloat::opInvalidOp)
2900           return getConstantFP(V1, VT);
2901         break;
2902       case ISD::FSUB:
2903         s = V1.subtract(V2, APFloat::rmNearestTiesToEven);
2904         if (s!=APFloat::opInvalidOp)
2905           return getConstantFP(V1, VT);
2906         break;
2907       case ISD::FMUL:
2908         s = V1.multiply(V2, APFloat::rmNearestTiesToEven);
2909         if (s!=APFloat::opInvalidOp)
2910           return getConstantFP(V1, VT);
2911         break;
2912       case ISD::FDIV:
2913         s = V1.divide(V2, APFloat::rmNearestTiesToEven);
2914         if (s!=APFloat::opInvalidOp && s!=APFloat::opDivByZero)
2915           return getConstantFP(V1, VT);
2916         break;
2917       case ISD::FREM :
2918         s = V1.mod(V2, APFloat::rmNearestTiesToEven);
2919         if (s!=APFloat::opInvalidOp && s!=APFloat::opDivByZero)
2920           return getConstantFP(V1, VT);
2921         break;
2922       case ISD::FCOPYSIGN:
2923         V1.copySign(V2);
2924         return getConstantFP(V1, VT);
2925       default: break;
2926       }
2927     }
2928   }
2929
2930   // Canonicalize an UNDEF to the RHS, even over a constant.
2931   if (N1.getOpcode() == ISD::UNDEF) {
2932     if (isCommutativeBinOp(Opcode)) {
2933       std::swap(N1, N2);
2934     } else {
2935       switch (Opcode) {
2936       case ISD::FP_ROUND_INREG:
2937       case ISD::SIGN_EXTEND_INREG:
2938       case ISD::SUB:
2939       case ISD::FSUB:
2940       case ISD::FDIV:
2941       case ISD::FREM:
2942       case ISD::SRA:
2943         return N1;     // fold op(undef, arg2) -> undef
2944       case ISD::UDIV:
2945       case ISD::SDIV:
2946       case ISD::UREM:
2947       case ISD::SREM:
2948       case ISD::SRL:
2949       case ISD::SHL:
2950         if (!VT.isVector())
2951           return getConstant(0, VT);    // fold op(undef, arg2) -> 0
2952         // For vectors, we can't easily build an all zero vector, just return
2953         // the LHS.
2954         return N2;
2955       }
2956     }
2957   }
2958
2959   // Fold a bunch of operators when the RHS is undef.
2960   if (N2.getOpcode() == ISD::UNDEF) {
2961     switch (Opcode) {
2962     case ISD::XOR:
2963       if (N1.getOpcode() == ISD::UNDEF)
2964         // Handle undef ^ undef -> 0 special case. This is a common
2965         // idiom (misuse).
2966         return getConstant(0, VT);
2967       // fallthrough
2968     case ISD::ADD:
2969     case ISD::ADDC:
2970     case ISD::ADDE:
2971     case ISD::SUB:
2972     case ISD::UDIV:
2973     case ISD::SDIV:
2974     case ISD::UREM:
2975     case ISD::SREM:
2976       return N2;       // fold op(arg1, undef) -> undef
2977     case ISD::FADD:
2978     case ISD::FSUB:
2979     case ISD::FMUL:
2980     case ISD::FDIV:
2981     case ISD::FREM:
2982       if (UnsafeFPMath)
2983         return N2;
2984       break;
2985     case ISD::MUL:
2986     case ISD::AND:
2987     case ISD::SRL:
2988     case ISD::SHL:
2989       if (!VT.isVector())
2990         return getConstant(0, VT);  // fold op(arg1, undef) -> 0
2991       // For vectors, we can't easily build an all zero vector, just return
2992       // the LHS.
2993       return N1;
2994     case ISD::OR:
2995       if (!VT.isVector())
2996         return getConstant(APInt::getAllOnesValue(VT.getSizeInBits()), VT);
2997       // For vectors, we can't easily build an all one vector, just return
2998       // the LHS.
2999       return N1;
3000     case ISD::SRA:
3001       return N1;
3002     }
3003   }
3004
3005   // Memoize this node if possible.
3006   SDNode *N;
3007   SDVTList VTs = getVTList(VT);
3008   if (VT != MVT::Glue) {
3009     SDValue Ops[] = { N1, N2 };
3010     FoldingSetNodeID ID;
3011     AddNodeIDNode(ID, Opcode, VTs, Ops, 2);
3012     void *IP = 0;
3013     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3014       return SDValue(E, 0);
3015
3016     N = new (NodeAllocator) BinarySDNode(Opcode, DL, VTs, N1, N2);
3017     CSEMap.InsertNode(N, IP);
3018   } else {
3019     N = new (NodeAllocator) BinarySDNode(Opcode, DL, VTs, N1, N2);
3020   }
3021
3022   AllNodes.push_back(N);
3023 #ifndef NDEBUG
3024   VerifySDNode(N);
3025 #endif
3026   return SDValue(N, 0);
3027 }
3028
3029 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, EVT VT,
3030                               SDValue N1, SDValue N2, SDValue N3) {
3031   // Perform various simplifications.
3032   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.getNode());
3033   switch (Opcode) {
3034   case ISD::CONCAT_VECTORS:
3035     // A CONCAT_VECTOR with all operands BUILD_VECTOR can be simplified to
3036     // one big BUILD_VECTOR.
3037     if (N1.getOpcode() == ISD::BUILD_VECTOR &&
3038         N2.getOpcode() == ISD::BUILD_VECTOR &&
3039         N3.getOpcode() == ISD::BUILD_VECTOR) {
3040       SmallVector<SDValue, 16> Elts(N1.getNode()->op_begin(),
3041                                     N1.getNode()->op_end());
3042       Elts.append(N2.getNode()->op_begin(), N2.getNode()->op_end());
3043       Elts.append(N3.getNode()->op_begin(), N3.getNode()->op_end());
3044       return getNode(ISD::BUILD_VECTOR, DL, VT, &Elts[0], Elts.size());
3045     }
3046     break;
3047   case ISD::SETCC: {
3048     // Use FoldSetCC to simplify SETCC's.
3049     SDValue Simp = FoldSetCC(VT, N1, N2, cast<CondCodeSDNode>(N3)->get(), DL);
3050     if (Simp.getNode()) return Simp;
3051     break;
3052   }
3053   case ISD::SELECT:
3054     if (N1C) {
3055      if (N1C->getZExtValue())
3056         return N2;             // select true, X, Y -> X
3057       else
3058         return N3;             // select false, X, Y -> Y
3059     }
3060
3061     if (N2 == N3) return N2;   // select C, X, X -> X
3062     break;
3063   case ISD::VECTOR_SHUFFLE:
3064     llvm_unreachable("should use getVectorShuffle constructor!");
3065     break;
3066   case ISD::BITCAST:
3067     // Fold bit_convert nodes from a type to themselves.
3068     if (N1.getValueType() == VT)
3069       return N1;
3070     break;
3071   }
3072
3073   // Memoize node if it doesn't produce a flag.
3074   SDNode *N;
3075   SDVTList VTs = getVTList(VT);
3076   if (VT != MVT::Glue) {
3077     SDValue Ops[] = { N1, N2, N3 };
3078     FoldingSetNodeID ID;
3079     AddNodeIDNode(ID, Opcode, VTs, Ops, 3);
3080     void *IP = 0;
3081     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
3082       return SDValue(E, 0);
3083
3084     N = new (NodeAllocator) TernarySDNode(Opcode, DL, VTs, N1, N2, N3);
3085     CSEMap.InsertNode(N, IP);
3086   } else {
3087     N = new (NodeAllocator) TernarySDNode(Opcode, DL, VTs, N1, N2, N3);
3088   }
3089
3090   AllNodes.push_back(N);
3091 #ifndef NDEBUG
3092   VerifySDNode(N);
3093 #endif
3094   return SDValue(N, 0);
3095 }
3096
3097 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, EVT VT,
3098                               SDValue N1, SDValue N2, SDValue N3,
3099                               SDValue N4) {
3100   SDValue Ops[] = { N1, N2, N3, N4 };
3101   return getNode(Opcode, DL, VT, Ops, 4);
3102 }
3103
3104 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, EVT VT,
3105                               SDValue N1, SDValue N2, SDValue N3,
3106                               SDValue N4, SDValue N5) {
3107   SDValue Ops[] = { N1, N2, N3, N4, N5 };
3108   return getNode(Opcode, DL, VT, Ops, 5);
3109 }
3110
3111 /// getStackArgumentTokenFactor - Compute a TokenFactor to force all
3112 /// the incoming stack arguments to be loaded from the stack.
3113 SDValue SelectionDAG::getStackArgumentTokenFactor(SDValue Chain) {
3114   SmallVector<SDValue, 8> ArgChains;
3115
3116   // Include the original chain at the beginning of the list. When this is
3117   // used by target LowerCall hooks, this helps legalize find the
3118   // CALLSEQ_BEGIN node.
3119   ArgChains.push_back(Chain);
3120
3121   // Add a chain value for each stack argument.
3122   for (SDNode::use_iterator U = getEntryNode().getNode()->use_begin(),
3123        UE = getEntryNode().getNode()->use_end(); U != UE; ++U)
3124     if (LoadSDNode *L = dyn_cast<LoadSDNode>(*U))
3125       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(L->getBasePtr()))
3126         if (FI->getIndex() < 0)
3127           ArgChains.push_back(SDValue(L, 1));
3128
3129   // Build a tokenfactor for all the chains.
3130   return getNode(ISD::TokenFactor, Chain.getDebugLoc(), MVT::Other,
3131                  &ArgChains[0], ArgChains.size());
3132 }
3133
3134 /// SplatByte - Distribute ByteVal over NumBits bits.
3135 static APInt SplatByte(unsigned NumBits, uint8_t ByteVal) {
3136   APInt Val = APInt(NumBits, ByteVal);
3137   unsigned Shift = 8;
3138   for (unsigned i = NumBits; i > 8; i >>= 1) {
3139     Val = (Val << Shift) | Val;
3140     Shift <<= 1;
3141   }
3142   return Val;
3143 }
3144
3145 /// getMemsetValue - Vectorized representation of the memset value
3146 /// operand.
3147 static SDValue getMemsetValue(SDValue Value, EVT VT, SelectionDAG &DAG,
3148                               DebugLoc dl) {
3149   assert(Value.getOpcode() != ISD::UNDEF);
3150
3151   unsigned NumBits = VT.getScalarType().getSizeInBits();
3152   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Value)) {
3153     APInt Val = SplatByte(NumBits, C->getZExtValue() & 255);
3154     if (VT.isInteger())
3155       return DAG.getConstant(Val, VT);
3156     return DAG.getConstantFP(APFloat(Val), VT);
3157   }
3158
3159   Value = DAG.getNode(ISD::ZERO_EXTEND, dl, VT, Value);
3160   if (NumBits > 8) {
3161     // Use a multiplication with 0x010101... to extend the input to the
3162     // required length.
3163     APInt Magic = SplatByte(NumBits, 0x01);
3164     Value = DAG.getNode(ISD::MUL, dl, VT, Value, DAG.getConstant(Magic, VT));
3165   }
3166
3167   return Value;
3168 }
3169
3170 /// getMemsetStringVal - Similar to getMemsetValue. Except this is only
3171 /// used when a memcpy is turned into a memset when the source is a constant
3172 /// string ptr.
3173 static SDValue getMemsetStringVal(EVT VT, DebugLoc dl, SelectionDAG &DAG,
3174                                   const TargetLowering &TLI,
3175                                   std::string &Str, unsigned Offset) {
3176   // Handle vector with all elements zero.
3177   if (Str.empty()) {
3178     if (VT.isInteger())
3179       return DAG.getConstant(0, VT);
3180     else if (VT == MVT::f32 || VT == MVT::f64)
3181       return DAG.getConstantFP(0.0, VT);
3182     else if (VT.isVector()) {
3183       unsigned NumElts = VT.getVectorNumElements();
3184       MVT EltVT = (VT.getVectorElementType() == MVT::f32) ? MVT::i32 : MVT::i64;
3185       return DAG.getNode(ISD::BITCAST, dl, VT,
3186                          DAG.getConstant(0, EVT::getVectorVT(*DAG.getContext(),
3187                                                              EltVT, NumElts)));
3188     } else
3189       llvm_unreachable("Expected type!");
3190   }
3191
3192   assert(!VT.isVector() && "Can't handle vector type here!");
3193   unsigned NumBits = VT.getSizeInBits();
3194   unsigned MSB = NumBits / 8;
3195   uint64_t Val = 0;
3196   if (TLI.isLittleEndian())
3197     Offset = Offset + MSB - 1;
3198   for (unsigned i = 0; i != MSB; ++i) {
3199     Val = (Val << 8) | (unsigned char)Str[Offset];
3200     Offset += TLI.isLittleEndian() ? -1 : 1;
3201   }
3202   return DAG.getConstant(Val, VT);
3203 }
3204
3205 /// getMemBasePlusOffset - Returns base and offset node for the
3206 ///
3207 static SDValue getMemBasePlusOffset(SDValue Base, unsigned Offset,
3208                                       SelectionDAG &DAG) {
3209   EVT VT = Base.getValueType();
3210   return DAG.getNode(ISD::ADD, Base.getDebugLoc(),
3211                      VT, Base, DAG.getConstant(Offset, VT));
3212 }
3213
3214 /// isMemSrcFromString - Returns true if memcpy source is a string constant.
3215 ///
3216 static bool isMemSrcFromString(SDValue Src, std::string &Str) {
3217   unsigned SrcDelta = 0;
3218   GlobalAddressSDNode *G = NULL;
3219   if (Src.getOpcode() == ISD::GlobalAddress)
3220     G = cast<GlobalAddressSDNode>(Src);
3221   else if (Src.getOpcode() == ISD::ADD &&
3222            Src.getOperand(0).getOpcode() == ISD::GlobalAddress &&
3223            Src.getOperand(1).getOpcode() == ISD::Constant) {
3224     G = cast<GlobalAddressSDNode>(Src.getOperand(0));
3225     SrcDelta = cast<ConstantSDNode>(Src.getOperand(1))->getZExtValue();
3226   }
3227   if (!G)
3228     return false;
3229
3230   const GlobalVariable *GV = dyn_cast<GlobalVariable>(G->getGlobal());
3231   if (GV && GetConstantStringInfo(GV, Str, SrcDelta, false))
3232     return true;
3233
3234   return false;
3235 }
3236
3237 /// FindOptimalMemOpLowering - Determines the optimial series memory ops
3238 /// to replace the memset / memcpy. Return true if the number of memory ops
3239 /// is below the threshold. It returns the types of the sequence of
3240 /// memory ops to perform memset / memcpy by reference.
3241 static bool FindOptimalMemOpLowering(std::vector<EVT> &MemOps,
3242                                      unsigned Limit, uint64_t Size,
3243                                      unsigned DstAlign, unsigned SrcAlign,
3244                                      bool NonScalarIntSafe,
3245                                      bool MemcpyStrSrc,
3246                                      SelectionDAG &DAG,
3247                                      const TargetLowering &TLI) {
3248   assert((SrcAlign == 0 || SrcAlign >= DstAlign) &&
3249          "Expecting memcpy / memset source to meet alignment requirement!");
3250   // If 'SrcAlign' is zero, that means the memory operation does not need load
3251   // the value, i.e. memset or memcpy from constant string. Otherwise, it's
3252   // the inferred alignment of the source. 'DstAlign', on the other hand, is the
3253   // specified alignment of the memory operation. If it is zero, that means
3254   // it's possible to change the alignment of the destination. 'MemcpyStrSrc'
3255   // indicates whether the memcpy source is constant so it does not need to be
3256   // loaded.
3257   EVT VT = TLI.getOptimalMemOpType(Size, DstAlign, SrcAlign,
3258                                    NonScalarIntSafe, MemcpyStrSrc,
3259                                    DAG.getMachineFunction());
3260
3261   if (VT == MVT::Other) {
3262     if (DstAlign >= TLI.getTargetData()->getPointerPrefAlignment() ||
3263         TLI.allowsUnalignedMemoryAccesses(VT)) {
3264       VT = TLI.getPointerTy();
3265     } else {
3266       switch (DstAlign & 7) {
3267       case 0:  VT = MVT::i64; break;
3268       case 4:  VT = MVT::i32; break;
3269       case 2:  VT = MVT::i16; break;
3270       default: VT = MVT::i8;  break;
3271       }
3272     }
3273
3274     MVT LVT = MVT::i64;
3275     while (!TLI.isTypeLegal(LVT))
3276       LVT = (MVT::SimpleValueType)(LVT.SimpleTy - 1);
3277     assert(LVT.isInteger());
3278
3279     if (VT.bitsGT(LVT))
3280       VT = LVT;
3281   }
3282
3283   unsigned NumMemOps = 0;
3284   while (Size != 0) {
3285     unsigned VTSize = VT.getSizeInBits() / 8;
3286     while (VTSize > Size) {
3287       // For now, only use non-vector load / store's for the left-over pieces.
3288       if (VT.isVector() || VT.isFloatingPoint()) {
3289         VT = MVT::i64;
3290         while (!TLI.isTypeLegal(VT))
3291           VT = (MVT::SimpleValueType)(VT.getSimpleVT().SimpleTy - 1);
3292         VTSize = VT.getSizeInBits() / 8;
3293       } else {
3294         // This can result in a type that is not legal on the target, e.g.
3295         // 1 or 2 bytes on PPC.
3296         VT = (MVT::SimpleValueType)(VT.getSimpleVT().SimpleTy - 1);
3297         VTSize >>= 1;
3298       }
3299     }
3300
3301     if (++NumMemOps > Limit)
3302       return false;
3303     MemOps.push_back(VT);
3304     Size -= VTSize;
3305   }
3306
3307   return true;
3308 }
3309
3310 static SDValue getMemcpyLoadsAndStores(SelectionDAG &DAG, DebugLoc dl,
3311                                        SDValue Chain, SDValue Dst,
3312                                        SDValue Src, uint64_t Size,
3313                                        unsigned Align, bool isVol,
3314                                        bool AlwaysInline,
3315                                        MachinePointerInfo DstPtrInfo,
3316                                        MachinePointerInfo SrcPtrInfo) {
3317   // Turn a memcpy of undef to nop.
3318   if (Src.getOpcode() == ISD::UNDEF)
3319     return Chain;
3320
3321   // Expand memcpy to a series of load and store ops if the size operand falls
3322   // below a certain threshold.
3323   // TODO: In the AlwaysInline case, if the size is big then generate a loop
3324   // rather than maybe a humongous number of loads and stores.
3325   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3326   std::vector<EVT> MemOps;
3327   bool DstAlignCanChange = false;
3328   MachineFunction &MF = DAG.getMachineFunction();
3329   MachineFrameInfo *MFI = MF.getFrameInfo();
3330   bool OptSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
3331   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(Dst);
3332   if (FI && !MFI->isFixedObjectIndex(FI->getIndex()))
3333     DstAlignCanChange = true;
3334   unsigned SrcAlign = DAG.InferPtrAlignment(Src);
3335   if (Align > SrcAlign)
3336     SrcAlign = Align;
3337   std::string Str;
3338   bool CopyFromStr = isMemSrcFromString(Src, Str);
3339   bool isZeroStr = CopyFromStr && Str.empty();
3340   unsigned Limit = AlwaysInline ? ~0U : TLI.getMaxStoresPerMemcpy(OptSize);
3341
3342   if (!FindOptimalMemOpLowering(MemOps, Limit, Size,
3343                                 (DstAlignCanChange ? 0 : Align),
3344                                 (isZeroStr ? 0 : SrcAlign),
3345                                 true, CopyFromStr, DAG, TLI))
3346     return SDValue();
3347
3348   if (DstAlignCanChange) {
3349     const Type *Ty = MemOps[0].getTypeForEVT(*DAG.getContext());
3350     unsigned NewAlign = (unsigned) TLI.getTargetData()->getABITypeAlignment(Ty);
3351     if (NewAlign > Align) {
3352       // Give the stack frame object a larger alignment if needed.
3353       if (MFI->getObjectAlignment(FI->getIndex()) < NewAlign)
3354         MFI->setObjectAlignment(FI->getIndex(), NewAlign);
3355       Align = NewAlign;
3356     }
3357   }
3358
3359   SmallVector<SDValue, 8> OutChains;
3360   unsigned NumMemOps = MemOps.size();
3361   uint64_t SrcOff = 0, DstOff = 0;
3362   for (unsigned i = 0; i != NumMemOps; ++i) {
3363     EVT VT = MemOps[i];
3364     unsigned VTSize = VT.getSizeInBits() / 8;
3365     SDValue Value, Store;
3366
3367     if (CopyFromStr &&
3368         (isZeroStr || (VT.isInteger() && !VT.isVector()))) {
3369       // It's unlikely a store of a vector immediate can be done in a single
3370       // instruction. It would require a load from a constantpool first.
3371       // We only handle zero vectors here.
3372       // FIXME: Handle other cases where store of vector immediate is done in
3373       // a single instruction.
3374       Value = getMemsetStringVal(VT, dl, DAG, TLI, Str, SrcOff);
3375       Store = DAG.getStore(Chain, dl, Value,
3376                            getMemBasePlusOffset(Dst, DstOff, DAG),
3377                            DstPtrInfo.getWithOffset(DstOff), isVol,
3378                            false, Align);
3379     } else {
3380       // The type might not be legal for the target.  This should only happen
3381       // if the type is smaller than a legal type, as on PPC, so the right
3382       // thing to do is generate a LoadExt/StoreTrunc pair.  These simplify
3383       // to Load/Store if NVT==VT.
3384       // FIXME does the case above also need this?
3385       EVT NVT = TLI.getTypeToTransformTo(*DAG.getContext(), VT);
3386       assert(NVT.bitsGE(VT));
3387       Value = DAG.getExtLoad(ISD::EXTLOAD, NVT, dl, Chain,
3388                              getMemBasePlusOffset(Src, SrcOff, DAG),
3389                              SrcPtrInfo.getWithOffset(SrcOff), VT, isVol, false,
3390                              MinAlign(SrcAlign, SrcOff));
3391       Store = DAG.getTruncStore(Chain, dl, Value,
3392                                 getMemBasePlusOffset(Dst, DstOff, DAG),
3393                                 DstPtrInfo.getWithOffset(DstOff), VT, isVol,
3394                                 false, Align);
3395     }
3396     OutChains.push_back(Store);
3397     SrcOff += VTSize;
3398     DstOff += VTSize;
3399   }
3400
3401   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3402                      &OutChains[0], OutChains.size());
3403 }
3404
3405 static SDValue getMemmoveLoadsAndStores(SelectionDAG &DAG, DebugLoc dl,
3406                                         SDValue Chain, SDValue Dst,
3407                                         SDValue Src, uint64_t Size,
3408                                         unsigned Align,  bool isVol,
3409                                         bool AlwaysInline,
3410                                         MachinePointerInfo DstPtrInfo,
3411                                         MachinePointerInfo SrcPtrInfo) {
3412   // Turn a memmove of undef to nop.
3413   if (Src.getOpcode() == ISD::UNDEF)
3414     return Chain;
3415
3416   // Expand memmove to a series of load and store ops if the size operand falls
3417   // below a certain threshold.
3418   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3419   std::vector<EVT> MemOps;
3420   bool DstAlignCanChange = false;
3421   MachineFunction &MF = DAG.getMachineFunction();
3422   MachineFrameInfo *MFI = MF.getFrameInfo();
3423   bool OptSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
3424   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(Dst);
3425   if (FI && !MFI->isFixedObjectIndex(FI->getIndex()))
3426     DstAlignCanChange = true;
3427   unsigned SrcAlign = DAG.InferPtrAlignment(Src);
3428   if (Align > SrcAlign)
3429     SrcAlign = Align;
3430   unsigned Limit = AlwaysInline ? ~0U : TLI.getMaxStoresPerMemmove(OptSize);
3431
3432   if (!FindOptimalMemOpLowering(MemOps, Limit, Size,
3433                                 (DstAlignCanChange ? 0 : Align),
3434                                 SrcAlign, true, false, DAG, TLI))
3435     return SDValue();
3436
3437   if (DstAlignCanChange) {
3438     const Type *Ty = MemOps[0].getTypeForEVT(*DAG.getContext());
3439     unsigned NewAlign = (unsigned) TLI.getTargetData()->getABITypeAlignment(Ty);
3440     if (NewAlign > Align) {
3441       // Give the stack frame object a larger alignment if needed.
3442       if (MFI->getObjectAlignment(FI->getIndex()) < NewAlign)
3443         MFI->setObjectAlignment(FI->getIndex(), NewAlign);
3444       Align = NewAlign;
3445     }
3446   }
3447
3448   uint64_t SrcOff = 0, DstOff = 0;
3449   SmallVector<SDValue, 8> LoadValues;
3450   SmallVector<SDValue, 8> LoadChains;
3451   SmallVector<SDValue, 8> OutChains;
3452   unsigned NumMemOps = MemOps.size();
3453   for (unsigned i = 0; i < NumMemOps; i++) {
3454     EVT VT = MemOps[i];
3455     unsigned VTSize = VT.getSizeInBits() / 8;
3456     SDValue Value, Store;
3457
3458     Value = DAG.getLoad(VT, dl, Chain,
3459                         getMemBasePlusOffset(Src, SrcOff, DAG),
3460                         SrcPtrInfo.getWithOffset(SrcOff), isVol,
3461                         false, SrcAlign);
3462     LoadValues.push_back(Value);
3463     LoadChains.push_back(Value.getValue(1));
3464     SrcOff += VTSize;
3465   }
3466   Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3467                       &LoadChains[0], LoadChains.size());
3468   OutChains.clear();
3469   for (unsigned i = 0; i < NumMemOps; i++) {
3470     EVT VT = MemOps[i];
3471     unsigned VTSize = VT.getSizeInBits() / 8;
3472     SDValue Value, Store;
3473
3474     Store = DAG.getStore(Chain, dl, LoadValues[i],
3475                          getMemBasePlusOffset(Dst, DstOff, DAG),
3476                          DstPtrInfo.getWithOffset(DstOff), isVol, false, Align);
3477     OutChains.push_back(Store);
3478     DstOff += VTSize;
3479   }
3480
3481   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3482                      &OutChains[0], OutChains.size());
3483 }
3484
3485 static SDValue getMemsetStores(SelectionDAG &DAG, DebugLoc dl,
3486                                SDValue Chain, SDValue Dst,
3487                                SDValue Src, uint64_t Size,
3488                                unsigned Align, bool isVol,
3489                                MachinePointerInfo DstPtrInfo) {
3490   // Turn a memset of undef to nop.
3491   if (Src.getOpcode() == ISD::UNDEF)
3492     return Chain;
3493
3494   // Expand memset to a series of load/store ops if the size operand
3495   // falls below a certain threshold.
3496   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3497   std::vector<EVT> MemOps;
3498   bool DstAlignCanChange = false;
3499   MachineFunction &MF = DAG.getMachineFunction();
3500   MachineFrameInfo *MFI = MF.getFrameInfo();
3501   bool OptSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
3502   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(Dst);
3503   if (FI && !MFI->isFixedObjectIndex(FI->getIndex()))
3504     DstAlignCanChange = true;
3505   bool NonScalarIntSafe =
3506     isa<ConstantSDNode>(Src) && cast<ConstantSDNode>(Src)->isNullValue();
3507   if (!FindOptimalMemOpLowering(MemOps, TLI.getMaxStoresPerMemset(OptSize),
3508                                 Size, (DstAlignCanChange ? 0 : Align), 0,
3509                                 NonScalarIntSafe, false, DAG, TLI))
3510     return SDValue();
3511
3512   if (DstAlignCanChange) {
3513     const Type *Ty = MemOps[0].getTypeForEVT(*DAG.getContext());
3514     unsigned NewAlign = (unsigned) TLI.getTargetData()->getABITypeAlignment(Ty);
3515     if (NewAlign > Align) {
3516       // Give the stack frame object a larger alignment if needed.
3517       if (MFI->getObjectAlignment(FI->getIndex()) < NewAlign)
3518         MFI->setObjectAlignment(FI->getIndex(), NewAlign);
3519       Align = NewAlign;
3520     }
3521   }
3522
3523   SmallVector<SDValue, 8> OutChains;
3524   uint64_t DstOff = 0;
3525   unsigned NumMemOps = MemOps.size();
3526
3527   // Find the largest store and generate the bit pattern for it.
3528   EVT LargestVT = MemOps[0];
3529   for (unsigned i = 1; i < NumMemOps; i++)
3530     if (MemOps[i].bitsGT(LargestVT))
3531       LargestVT = MemOps[i];
3532   SDValue MemSetValue = getMemsetValue(Src, LargestVT, DAG, dl);
3533
3534   for (unsigned i = 0; i < NumMemOps; i++) {
3535     EVT VT = MemOps[i];
3536
3537     // If this store is smaller than the largest store see whether we can get
3538     // the smaller value for free with a truncate.
3539     SDValue Value = MemSetValue;
3540     if (VT.bitsLT(LargestVT)) {
3541       if (!LargestVT.isVector() && !VT.isVector() &&
3542           TLI.isTruncateFree(LargestVT, VT))
3543         Value = DAG.getNode(ISD::TRUNCATE, dl, VT, MemSetValue);
3544       else
3545         Value = getMemsetValue(Src, VT, DAG, dl);
3546     }
3547     assert(Value.getValueType() == VT && "Value with wrong type.");
3548     SDValue Store = DAG.getStore(Chain, dl, Value,
3549                                  getMemBasePlusOffset(Dst, DstOff, DAG),
3550                                  DstPtrInfo.getWithOffset(DstOff),
3551                                  isVol, false, Align);
3552     OutChains.push_back(Store);
3553     DstOff += VT.getSizeInBits() / 8;
3554   }
3555
3556   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
3557                      &OutChains[0], OutChains.size());
3558 }
3559
3560 SDValue SelectionDAG::getMemcpy(SDValue Chain, DebugLoc dl, SDValue Dst,
3561                                 SDValue Src, SDValue Size,
3562                                 unsigned Align, bool isVol, bool AlwaysInline,
3563                                 MachinePointerInfo DstPtrInfo,
3564                                 MachinePointerInfo SrcPtrInfo) {
3565
3566   // Check to see if we should lower the memcpy to loads and stores first.
3567   // For cases within the target-specified limits, this is the best choice.
3568   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
3569   if (ConstantSize) {
3570     // Memcpy with size zero? Just return the original chain.
3571     if (ConstantSize->isNullValue())
3572       return Chain;
3573
3574     SDValue Result = getMemcpyLoadsAndStores(*this, dl, Chain, Dst, Src,
3575                                              ConstantSize->getZExtValue(),Align,
3576                                 isVol, false, DstPtrInfo, SrcPtrInfo);
3577     if (Result.getNode())
3578       return Result;
3579   }
3580
3581   // Then check to see if we should lower the memcpy with target-specific
3582   // code. If the target chooses to do this, this is the next best.
3583   SDValue Result =
3584     TSI.EmitTargetCodeForMemcpy(*this, dl, Chain, Dst, Src, Size, Align,
3585                                 isVol, AlwaysInline,
3586                                 DstPtrInfo, SrcPtrInfo);
3587   if (Result.getNode())
3588     return Result;
3589
3590   // If we really need inline code and the target declined to provide it,
3591   // use a (potentially long) sequence of loads and stores.
3592   if (AlwaysInline) {
3593     assert(ConstantSize && "AlwaysInline requires a constant size!");
3594     return getMemcpyLoadsAndStores(*this, dl, Chain, Dst, Src,
3595                                    ConstantSize->getZExtValue(), Align, isVol,
3596                                    true, DstPtrInfo, SrcPtrInfo);
3597   }
3598
3599   // FIXME: If the memcpy is volatile (isVol), lowering it to a plain libc
3600   // memcpy is not guaranteed to be safe. libc memcpys aren't required to
3601   // respect volatile, so they may do things like read or write memory
3602   // beyond the given memory regions. But fixing this isn't easy, and most
3603   // people don't care.
3604
3605   // Emit a library call.
3606   TargetLowering::ArgListTy Args;
3607   TargetLowering::ArgListEntry Entry;
3608   Entry.Ty = TLI.getTargetData()->getIntPtrType(*getContext());
3609   Entry.Node = Dst; Args.push_back(Entry);
3610   Entry.Node = Src; Args.push_back(Entry);
3611   Entry.Node = Size; Args.push_back(Entry);
3612   // FIXME: pass in DebugLoc
3613   std::pair<SDValue,SDValue> CallResult =
3614     TLI.LowerCallTo(Chain, Type::getVoidTy(*getContext()),
3615                     false, false, false, false, 0,
3616                     TLI.getLibcallCallingConv(RTLIB::MEMCPY), false,
3617                     /*isReturnValueUsed=*/false,
3618                     getExternalSymbol(TLI.getLibcallName(RTLIB::MEMCPY),
3619                                       TLI.getPointerTy()),
3620                     Args, *this, dl);
3621   return CallResult.second;
3622 }
3623
3624 SDValue SelectionDAG::getMemmove(SDValue Chain, DebugLoc dl, SDValue Dst,
3625                                  SDValue Src, SDValue Size,
3626                                  unsigned Align, bool isVol,
3627                                  MachinePointerInfo DstPtrInfo,
3628                                  MachinePointerInfo SrcPtrInfo) {
3629
3630   // Check to see if we should lower the memmove to loads and stores first.
3631   // For cases within the target-specified limits, this is the best choice.
3632   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
3633   if (ConstantSize) {
3634     // Memmove with size zero? Just return the original chain.
3635     if (ConstantSize->isNullValue())
3636       return Chain;
3637
3638     SDValue Result =
3639       getMemmoveLoadsAndStores(*this, dl, Chain, Dst, Src,
3640                                ConstantSize->getZExtValue(), Align, isVol,
3641                                false, DstPtrInfo, SrcPtrInfo);
3642     if (Result.getNode())
3643       return Result;
3644   }
3645
3646   // Then check to see if we should lower the memmove with target-specific
3647   // code. If the target chooses to do this, this is the next best.
3648   SDValue Result =
3649     TSI.EmitTargetCodeForMemmove(*this, dl, Chain, Dst, Src, Size, Align, isVol,
3650                                  DstPtrInfo, SrcPtrInfo);
3651   if (Result.getNode())
3652     return Result;
3653
3654   // FIXME: If the memmove is volatile, lowering it to plain libc memmove may
3655   // not be safe.  See memcpy above for more details.
3656
3657   // Emit a library call.
3658   TargetLowering::ArgListTy Args;
3659   TargetLowering::ArgListEntry Entry;
3660   Entry.Ty = TLI.getTargetData()->getIntPtrType(*getContext());
3661   Entry.Node = Dst; Args.push_back(Entry);
3662   Entry.Node = Src; Args.push_back(Entry);
3663   Entry.Node = Size; Args.push_back(Entry);
3664   // FIXME:  pass in DebugLoc
3665   std::pair<SDValue,SDValue> CallResult =
3666     TLI.LowerCallTo(Chain, Type::getVoidTy(*getContext()),
3667                     false, false, false, false, 0,
3668                     TLI.getLibcallCallingConv(RTLIB::MEMMOVE), false,
3669                     /*isReturnValueUsed=*/false,
3670                     getExternalSymbol(TLI.getLibcallName(RTLIB::MEMMOVE),
3671                                       TLI.getPointerTy()),
3672                     Args, *this, dl);
3673   return CallResult.second;
3674 }
3675
3676 SDValue SelectionDAG::getMemset(SDValue Chain, DebugLoc dl, SDValue Dst,
3677                                 SDValue Src, SDValue Size,
3678                                 unsigned Align, bool isVol,
3679                                 MachinePointerInfo DstPtrInfo) {
3680
3681   // Check to see if we should lower the memset to stores first.
3682   // For cases within the target-specified limits, this is the best choice.
3683   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
3684   if (ConstantSize) {
3685     // Memset with size zero? Just return the original chain.
3686     if (ConstantSize->isNullValue())
3687       return Chain;
3688
3689     SDValue Result =
3690       getMemsetStores(*this, dl, Chain, Dst, Src, ConstantSize->getZExtValue(),
3691                       Align, isVol, DstPtrInfo);
3692
3693     if (Result.getNode())
3694       return Result;
3695   }
3696
3697   // Then check to see if we should lower the memset with target-specific
3698   // code. If the target chooses to do this, this is the next best.
3699   SDValue Result =
3700     TSI.EmitTargetCodeForMemset(*this, dl, Chain, Dst, Src, Size, Align, isVol,
3701                                 DstPtrInfo);
3702   if (Result.getNode())
3703     return Result;
3704
3705   // Emit a library call.
3706   const Type *IntPtrTy = TLI.getTargetData()->getIntPtrType(*getContext());
3707   TargetLowering::ArgListTy Args;
3708   TargetLowering::ArgListEntry Entry;
3709   Entry.Node = Dst; Entry.Ty = IntPtrTy;
3710   Args.push_back(Entry);
3711   // Extend or truncate the argument to be an i32 value for the call.
3712   if (Src.getValueType().bitsGT(MVT::i32))
3713     Src = getNode(ISD::TRUNCATE, dl, MVT::i32, Src);
3714   else
3715     Src = getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Src);
3716   Entry.Node = Src;
3717   Entry.Ty = Type::getInt32Ty(*getContext());
3718   Entry.isSExt = true;
3719   Args.push_back(Entry);
3720   Entry.Node = Size;
3721   Entry.Ty = IntPtrTy;
3722   Entry.isSExt = false;
3723   Args.push_back(Entry);
3724   // FIXME: pass in DebugLoc
3725   std::pair<SDValue,SDValue> CallResult =
3726     TLI.LowerCallTo(Chain, Type::getVoidTy(*getContext()),
3727                     false, false, false, false, 0,
3728                     TLI.getLibcallCallingConv(RTLIB::MEMSET), false,
3729                     /*isReturnValueUsed=*/false,
3730                     getExternalSymbol(TLI.getLibcallName(RTLIB::MEMSET),
3731                                       TLI.getPointerTy()),
3732                     Args, *this, dl);
3733   return CallResult.second;
3734 }
3735
3736 SDValue SelectionDAG::getAtomic(unsigned Opcode, DebugLoc dl, EVT MemVT,
3737                                 SDValue Chain, SDValue Ptr, SDValue Cmp,
3738                                 SDValue Swp, MachinePointerInfo PtrInfo,
3739                                 unsigned Alignment) {
3740   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3741     Alignment = getEVTAlignment(MemVT);
3742
3743   MachineFunction &MF = getMachineFunction();
3744   unsigned Flags = MachineMemOperand::MOLoad | MachineMemOperand::MOStore;
3745
3746   // For now, atomics are considered to be volatile always.
3747   Flags |= MachineMemOperand::MOVolatile;
3748
3749   MachineMemOperand *MMO =
3750     MF.getMachineMemOperand(PtrInfo, Flags, MemVT.getStoreSize(), Alignment);
3751
3752   return getAtomic(Opcode, dl, MemVT, Chain, Ptr, Cmp, Swp, MMO);
3753 }
3754
3755 SDValue SelectionDAG::getAtomic(unsigned Opcode, DebugLoc dl, EVT MemVT,
3756                                 SDValue Chain,
3757                                 SDValue Ptr, SDValue Cmp,
3758                                 SDValue Swp, MachineMemOperand *MMO) {
3759   assert(Opcode == ISD::ATOMIC_CMP_SWAP && "Invalid Atomic Op");
3760   assert(Cmp.getValueType() == Swp.getValueType() && "Invalid Atomic Op Types");
3761
3762   EVT VT = Cmp.getValueType();
3763
3764   SDVTList VTs = getVTList(VT, MVT::Other);
3765   FoldingSetNodeID ID;
3766   ID.AddInteger(MemVT.getRawBits());
3767   SDValue Ops[] = {Chain, Ptr, Cmp, Swp};
3768   AddNodeIDNode(ID, Opcode, VTs, Ops, 4);
3769   void* IP = 0;
3770   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP)) {
3771     cast<AtomicSDNode>(E)->refineAlignment(MMO);
3772     return SDValue(E, 0);
3773   }
3774   SDNode *N = new (NodeAllocator) AtomicSDNode(Opcode, dl, VTs, MemVT, Chain,
3775                                                Ptr, Cmp, Swp, MMO);
3776   CSEMap.InsertNode(N, IP);
3777   AllNodes.push_back(N);
3778   return SDValue(N, 0);
3779 }
3780
3781 SDValue SelectionDAG::getAtomic(unsigned Opcode, DebugLoc dl, EVT MemVT,
3782                                 SDValue Chain,
3783                                 SDValue Ptr, SDValue Val,
3784                                 const Value* PtrVal,
3785                                 unsigned Alignment) {
3786   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3787     Alignment = getEVTAlignment(MemVT);
3788
3789   MachineFunction &MF = getMachineFunction();
3790   unsigned Flags = MachineMemOperand::MOLoad | MachineMemOperand::MOStore;
3791
3792   // For now, atomics are considered to be volatile always.
3793   Flags |= MachineMemOperand::MOVolatile;
3794
3795   MachineMemOperand *MMO =
3796     MF.getMachineMemOperand(MachinePointerInfo(PtrVal), Flags,
3797                             MemVT.getStoreSize(), Alignment);
3798
3799   return getAtomic(Opcode, dl, MemVT, Chain, Ptr, Val, MMO);
3800 }
3801
3802 SDValue SelectionDAG::getAtomic(unsigned Opcode, DebugLoc dl, EVT MemVT,
3803                                 SDValue Chain,
3804                                 SDValue Ptr, SDValue Val,
3805                                 MachineMemOperand *MMO) {
3806   assert((Opcode == ISD::ATOMIC_LOAD_ADD ||
3807           Opcode == ISD::ATOMIC_LOAD_SUB ||
3808           Opcode == ISD::ATOMIC_LOAD_AND ||
3809           Opcode == ISD::ATOMIC_LOAD_OR ||
3810           Opcode == ISD::ATOMIC_LOAD_XOR ||
3811           Opcode == ISD::ATOMIC_LOAD_NAND ||
3812           Opcode == ISD::ATOMIC_LOAD_MIN ||
3813           Opcode == ISD::ATOMIC_LOAD_MAX ||
3814           Opcode == ISD::ATOMIC_LOAD_UMIN ||
3815           Opcode == ISD::ATOMIC_LOAD_UMAX ||
3816           Opcode == ISD::ATOMIC_SWAP) &&
3817          "Invalid Atomic Op");
3818
3819   EVT VT = Val.getValueType();
3820
3821   SDVTList VTs = getVTList(VT, MVT::Other);
3822   FoldingSetNodeID ID;
3823   ID.AddInteger(MemVT.getRawBits());
3824   SDValue Ops[] = {Chain, Ptr, Val};
3825   AddNodeIDNode(ID, Opcode, VTs, Ops, 3);
3826   void* IP = 0;
3827   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP)) {
3828     cast<AtomicSDNode>(E)->refineAlignment(MMO);
3829     return SDValue(E, 0);
3830   }
3831   SDNode *N = new (NodeAllocator) AtomicSDNode(Opcode, dl, VTs, MemVT, Chain,
3832                                                Ptr, Val, MMO);
3833   CSEMap.InsertNode(N, IP);
3834   AllNodes.push_back(N);
3835   return SDValue(N, 0);
3836 }
3837
3838 /// getMergeValues - Create a MERGE_VALUES node from the given operands.
3839 /// Allowed to return something different (and simpler) if Simplify is true.
3840 SDValue SelectionDAG::getMergeValues(const SDValue *Ops, unsigned NumOps,
3841                                      DebugLoc dl) {
3842   if (NumOps == 1)
3843     return Ops[0];
3844
3845   SmallVector<EVT, 4> VTs;
3846   VTs.reserve(NumOps);
3847   for (unsigned i = 0; i < NumOps; ++i)
3848     VTs.push_back(Ops[i].getValueType());
3849   return getNode(ISD::MERGE_VALUES, dl, getVTList(&VTs[0], NumOps),
3850                  Ops, NumOps);
3851 }
3852
3853 SDValue
3854 SelectionDAG::getMemIntrinsicNode(unsigned Opcode, DebugLoc dl,
3855                                   const EVT *VTs, unsigned NumVTs,
3856                                   const SDValue *Ops, unsigned NumOps,
3857                                   EVT MemVT, MachinePointerInfo PtrInfo,
3858                                   unsigned Align, bool Vol,
3859                                   bool ReadMem, bool WriteMem) {
3860   return getMemIntrinsicNode(Opcode, dl, makeVTList(VTs, NumVTs), Ops, NumOps,
3861                              MemVT, PtrInfo, Align, Vol,
3862                              ReadMem, WriteMem);
3863 }
3864
3865 SDValue
3866 SelectionDAG::getMemIntrinsicNode(unsigned Opcode, DebugLoc dl, SDVTList VTList,
3867                                   const SDValue *Ops, unsigned NumOps,
3868                                   EVT MemVT, MachinePointerInfo PtrInfo,
3869                                   unsigned Align, bool Vol,
3870                                   bool ReadMem, bool WriteMem) {
3871   if (Align == 0)  // Ensure that codegen never sees alignment 0
3872     Align = getEVTAlignment(MemVT);
3873
3874   MachineFunction &MF = getMachineFunction();
3875   unsigned Flags = 0;
3876   if (WriteMem)
3877     Flags |= MachineMemOperand::MOStore;
3878   if (ReadMem)
3879     Flags |= MachineMemOperand::MOLoad;
3880   if (Vol)
3881     Flags |= MachineMemOperand::MOVolatile;
3882   MachineMemOperand *MMO =
3883     MF.getMachineMemOperand(PtrInfo, Flags, MemVT.getStoreSize(), Align);
3884
3885   return getMemIntrinsicNode(Opcode, dl, VTList, Ops, NumOps, MemVT, MMO);
3886 }
3887
3888 SDValue
3889 SelectionDAG::getMemIntrinsicNode(unsigned Opcode, DebugLoc dl, SDVTList VTList,
3890                                   const SDValue *Ops, unsigned NumOps,
3891                                   EVT MemVT, MachineMemOperand *MMO) {
3892   assert((Opcode == ISD::INTRINSIC_VOID ||
3893           Opcode == ISD::INTRINSIC_W_CHAIN ||
3894           Opcode == ISD::PREFETCH ||
3895           (Opcode <= INT_MAX &&
3896            (int)Opcode >= ISD::FIRST_TARGET_MEMORY_OPCODE)) &&
3897          "Opcode is not a memory-accessing opcode!");
3898
3899   // Memoize the node unless it returns a flag.
3900   MemIntrinsicSDNode *N;
3901   if (VTList.VTs[VTList.NumVTs-1] != MVT::Glue) {
3902     FoldingSetNodeID ID;
3903     AddNodeIDNode(ID, Opcode, VTList, Ops, NumOps);
3904     void *IP = 0;
3905     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP)) {
3906       cast<MemIntrinsicSDNode>(E)->refineAlignment(MMO);
3907       return SDValue(E, 0);
3908     }
3909
3910     N = new (NodeAllocator) MemIntrinsicSDNode(Opcode, dl, VTList, Ops, NumOps,
3911                                                MemVT, MMO);
3912     CSEMap.InsertNode(N, IP);
3913   } else {
3914     N = new (NodeAllocator) MemIntrinsicSDNode(Opcode, dl, VTList, Ops, NumOps,
3915                                                MemVT, MMO);
3916   }
3917   AllNodes.push_back(N);
3918   return SDValue(N, 0);
3919 }
3920
3921 /// InferPointerInfo - If the specified ptr/offset is a frame index, infer a
3922 /// MachinePointerInfo record from it.  This is particularly useful because the
3923 /// code generator has many cases where it doesn't bother passing in a
3924 /// MachinePointerInfo to getLoad or getStore when it has "FI+Cst".
3925 static MachinePointerInfo InferPointerInfo(SDValue Ptr, int64_t Offset = 0) {
3926   // If this is FI+Offset, we can model it.
3927   if (const FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(Ptr))
3928     return MachinePointerInfo::getFixedStack(FI->getIndex(), Offset);
3929
3930   // If this is (FI+Offset1)+Offset2, we can model it.
3931   if (Ptr.getOpcode() != ISD::ADD ||
3932       !isa<ConstantSDNode>(Ptr.getOperand(1)) ||
3933       !isa<FrameIndexSDNode>(Ptr.getOperand(0)))
3934     return MachinePointerInfo();
3935
3936   int FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
3937   return MachinePointerInfo::getFixedStack(FI, Offset+
3938                        cast<ConstantSDNode>(Ptr.getOperand(1))->getSExtValue());
3939 }
3940
3941 /// InferPointerInfo - If the specified ptr/offset is a frame index, infer a
3942 /// MachinePointerInfo record from it.  This is particularly useful because the
3943 /// code generator has many cases where it doesn't bother passing in a
3944 /// MachinePointerInfo to getLoad or getStore when it has "FI+Cst".
3945 static MachinePointerInfo InferPointerInfo(SDValue Ptr, SDValue OffsetOp) {
3946   // If the 'Offset' value isn't a constant, we can't handle this.
3947   if (ConstantSDNode *OffsetNode = dyn_cast<ConstantSDNode>(OffsetOp))
3948     return InferPointerInfo(Ptr, OffsetNode->getSExtValue());
3949   if (OffsetOp.getOpcode() == ISD::UNDEF)
3950     return InferPointerInfo(Ptr);
3951   return MachinePointerInfo();
3952 }
3953
3954
3955 SDValue
3956 SelectionDAG::getLoad(ISD::MemIndexedMode AM, ISD::LoadExtType ExtType,
3957                       EVT VT, DebugLoc dl, SDValue Chain,
3958                       SDValue Ptr, SDValue Offset,
3959                       MachinePointerInfo PtrInfo, EVT MemVT,
3960                       bool isVolatile, bool isNonTemporal,
3961                       unsigned Alignment, const MDNode *TBAAInfo) {
3962   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
3963     Alignment = getEVTAlignment(VT);
3964
3965   unsigned Flags = MachineMemOperand::MOLoad;
3966   if (isVolatile)
3967     Flags |= MachineMemOperand::MOVolatile;
3968   if (isNonTemporal)
3969     Flags |= MachineMemOperand::MONonTemporal;
3970
3971   // If we don't have a PtrInfo, infer the trivial frame index case to simplify
3972   // clients.
3973   if (PtrInfo.V == 0)
3974     PtrInfo = InferPointerInfo(Ptr, Offset);
3975
3976   MachineFunction &MF = getMachineFunction();
3977   MachineMemOperand *MMO =
3978     MF.getMachineMemOperand(PtrInfo, Flags, MemVT.getStoreSize(), Alignment,
3979                             TBAAInfo);
3980   return getLoad(AM, ExtType, VT, dl, Chain, Ptr, Offset, MemVT, MMO);
3981 }
3982
3983 SDValue
3984 SelectionDAG::getLoad(ISD::MemIndexedMode AM, ISD::LoadExtType ExtType,
3985                       EVT VT, DebugLoc dl, SDValue Chain,
3986                       SDValue Ptr, SDValue Offset, EVT MemVT,
3987                       MachineMemOperand *MMO) {
3988   if (VT == MemVT) {
3989     ExtType = ISD::NON_EXTLOAD;
3990   } else if (ExtType == ISD::NON_EXTLOAD) {
3991     assert(VT == MemVT && "Non-extending load from different memory type!");
3992   } else {
3993     // Extending load.
3994     assert(MemVT.getScalarType().bitsLT(VT.getScalarType()) &&
3995            "Should only be an extending load, not truncating!");
3996     assert(VT.isInteger() == MemVT.isInteger() &&
3997            "Cannot convert from FP to Int or Int -> FP!");
3998     assert(VT.isVector() == MemVT.isVector() &&
3999            "Cannot use trunc store to convert to or from a vector!");
4000     assert((!VT.isVector() ||
4001             VT.getVectorNumElements() == MemVT.getVectorNumElements()) &&
4002            "Cannot use trunc store to change the number of vector elements!");
4003   }
4004
4005   bool Indexed = AM != ISD::UNINDEXED;
4006   assert((Indexed || Offset.getOpcode() == ISD::UNDEF) &&
4007          "Unindexed load with an offset!");
4008
4009   SDVTList VTs = Indexed ?
4010     getVTList(VT, Ptr.getValueType(), MVT::Other) : getVTList(VT, MVT::Other);
4011   SDValue Ops[] = { Chain, Ptr, Offset };
4012   FoldingSetNodeID ID;
4013   AddNodeIDNode(ID, ISD::LOAD, VTs, Ops, 3);
4014   ID.AddInteger(MemVT.getRawBits());
4015   ID.AddInteger(encodeMemSDNodeFlags(ExtType, AM, MMO->isVolatile(),
4016                                      MMO->isNonTemporal()));
4017   void *IP = 0;
4018   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP)) {
4019     cast<LoadSDNode>(E)->refineAlignment(MMO);
4020     return SDValue(E, 0);
4021   }
4022   SDNode *N = new (NodeAllocator) LoadSDNode(Ops, dl, VTs, AM, ExtType,
4023                                              MemVT, MMO);
4024   CSEMap.InsertNode(N, IP);
4025   AllNodes.push_back(N);
4026   return SDValue(N, 0);
4027 }
4028
4029 SDValue SelectionDAG::getLoad(EVT VT, DebugLoc dl,
4030                               SDValue Chain, SDValue Ptr,
4031                               MachinePointerInfo PtrInfo,
4032                               bool isVolatile, bool isNonTemporal,
4033                               unsigned Alignment, const MDNode *TBAAInfo) {
4034   SDValue Undef = getUNDEF(Ptr.getValueType());
4035   return getLoad(ISD::UNINDEXED, ISD::NON_EXTLOAD, VT, dl, Chain, Ptr, Undef,
4036                  PtrInfo, VT, isVolatile, isNonTemporal, Alignment, TBAAInfo);
4037 }
4038
4039 SDValue SelectionDAG::getExtLoad(ISD::LoadExtType ExtType, EVT VT, DebugLoc dl,
4040                                  SDValue Chain, SDValue Ptr,
4041                                  MachinePointerInfo PtrInfo, EVT MemVT,
4042                                  bool isVolatile, bool isNonTemporal,
4043                                  unsigned Alignment, const MDNode *TBAAInfo) {
4044   SDValue Undef = getUNDEF(Ptr.getValueType());
4045   return getLoad(ISD::UNINDEXED, ExtType, VT, dl, Chain, Ptr, Undef,
4046                  PtrInfo, MemVT, isVolatile, isNonTemporal, Alignment,
4047                  TBAAInfo);
4048 }
4049
4050
4051 SDValue
4052 SelectionDAG::getIndexedLoad(SDValue OrigLoad, DebugLoc dl, SDValue Base,
4053                              SDValue Offset, ISD::MemIndexedMode AM) {
4054   LoadSDNode *LD = cast<LoadSDNode>(OrigLoad);
4055   assert(LD->getOffset().getOpcode() == ISD::UNDEF &&
4056          "Load is already a indexed load!");
4057   return getLoad(AM, LD->getExtensionType(), OrigLoad.getValueType(), dl,
4058                  LD->getChain(), Base, Offset, LD->getPointerInfo(),
4059                  LD->getMemoryVT(),
4060                  LD->isVolatile(), LD->isNonTemporal(), LD->getAlignment());
4061 }
4062
4063 SDValue SelectionDAG::getStore(SDValue Chain, DebugLoc dl, SDValue Val,
4064                                SDValue Ptr, MachinePointerInfo PtrInfo,
4065                                bool isVolatile, bool isNonTemporal,
4066                                unsigned Alignment, const MDNode *TBAAInfo) {
4067   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
4068     Alignment = getEVTAlignment(Val.getValueType());
4069
4070   unsigned Flags = MachineMemOperand::MOStore;
4071   if (isVolatile)
4072     Flags |= MachineMemOperand::MOVolatile;
4073   if (isNonTemporal)
4074     Flags |= MachineMemOperand::MONonTemporal;
4075
4076   if (PtrInfo.V == 0)
4077     PtrInfo = InferPointerInfo(Ptr);
4078
4079   MachineFunction &MF = getMachineFunction();
4080   MachineMemOperand *MMO =
4081     MF.getMachineMemOperand(PtrInfo, Flags,
4082                             Val.getValueType().getStoreSize(), Alignment,
4083                             TBAAInfo);
4084
4085   return getStore(Chain, dl, Val, Ptr, MMO);
4086 }
4087
4088 SDValue SelectionDAG::getStore(SDValue Chain, DebugLoc dl, SDValue Val,
4089                                SDValue Ptr, MachineMemOperand *MMO) {
4090   EVT VT = Val.getValueType();
4091   SDVTList VTs = getVTList(MVT::Other);
4092   SDValue Undef = getUNDEF(Ptr.getValueType());
4093   SDValue Ops[] = { Chain, Val, Ptr, Undef };
4094   FoldingSetNodeID ID;
4095   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
4096   ID.AddInteger(VT.getRawBits());
4097   ID.AddInteger(encodeMemSDNodeFlags(false, ISD::UNINDEXED, MMO->isVolatile(),
4098                                      MMO->isNonTemporal()));
4099   void *IP = 0;
4100   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP)) {
4101     cast<StoreSDNode>(E)->refineAlignment(MMO);
4102     return SDValue(E, 0);
4103   }
4104   SDNode *N = new (NodeAllocator) StoreSDNode(Ops, dl, VTs, ISD::UNINDEXED,
4105                                               false, VT, MMO);
4106   CSEMap.InsertNode(N, IP);
4107   AllNodes.push_back(N);
4108   return SDValue(N, 0);
4109 }
4110
4111 SDValue SelectionDAG::getTruncStore(SDValue Chain, DebugLoc dl, SDValue Val,
4112                                     SDValue Ptr, MachinePointerInfo PtrInfo,
4113                                     EVT SVT,bool isVolatile, bool isNonTemporal,
4114                                     unsigned Alignment,
4115                                     const MDNode *TBAAInfo) {
4116   if (Alignment == 0)  // Ensure that codegen never sees alignment 0
4117     Alignment = getEVTAlignment(SVT);
4118
4119   unsigned Flags = MachineMemOperand::MOStore;
4120   if (isVolatile)
4121     Flags |= MachineMemOperand::MOVolatile;
4122   if (isNonTemporal)
4123     Flags |= MachineMemOperand::MONonTemporal;
4124
4125   if (PtrInfo.V == 0)
4126     PtrInfo = InferPointerInfo(Ptr);
4127
4128   MachineFunction &MF = getMachineFunction();
4129   MachineMemOperand *MMO =
4130     MF.getMachineMemOperand(PtrInfo, Flags, SVT.getStoreSize(), Alignment,
4131                             TBAAInfo);
4132
4133   return getTruncStore(Chain, dl, Val, Ptr, SVT, MMO);
4134 }
4135
4136 SDValue SelectionDAG::getTruncStore(SDValue Chain, DebugLoc dl, SDValue Val,
4137                                     SDValue Ptr, EVT SVT,
4138                                     MachineMemOperand *MMO) {
4139   EVT VT = Val.getValueType();
4140
4141   if (VT == SVT)
4142     return getStore(Chain, dl, Val, Ptr, MMO);
4143
4144   assert(SVT.getScalarType().bitsLT(VT.getScalarType()) &&
4145          "Should only be a truncating store, not extending!");
4146   assert(VT.isInteger() == SVT.isInteger() &&
4147          "Can't do FP-INT conversion!");
4148   assert(VT.isVector() == SVT.isVector() &&
4149          "Cannot use trunc store to convert to or from a vector!");
4150   assert((!VT.isVector() ||
4151           VT.getVectorNumElements() == SVT.getVectorNumElements()) &&
4152          "Cannot use trunc store to change the number of vector elements!");
4153
4154   SDVTList VTs = getVTList(MVT::Other);
4155   SDValue Undef = getUNDEF(Ptr.getValueType());
4156   SDValue Ops[] = { Chain, Val, Ptr, Undef };
4157   FoldingSetNodeID ID;
4158   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
4159   ID.AddInteger(SVT.getRawBits());
4160   ID.AddInteger(encodeMemSDNodeFlags(true, ISD::UNINDEXED, MMO->isVolatile(),
4161                                      MMO->isNonTemporal()));
4162   void *IP = 0;
4163   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP)) {
4164     cast<StoreSDNode>(E)->refineAlignment(MMO);
4165     return SDValue(E, 0);
4166   }
4167   SDNode *N = new (NodeAllocator) StoreSDNode(Ops, dl, VTs, ISD::UNINDEXED,
4168                                               true, SVT, MMO);
4169   CSEMap.InsertNode(N, IP);
4170   AllNodes.push_back(N);
4171   return SDValue(N, 0);
4172 }
4173
4174 SDValue
4175 SelectionDAG::getIndexedStore(SDValue OrigStore, DebugLoc dl, SDValue Base,
4176                               SDValue Offset, ISD::MemIndexedMode AM) {
4177   StoreSDNode *ST = cast<StoreSDNode>(OrigStore);
4178   assert(ST->getOffset().getOpcode() == ISD::UNDEF &&
4179          "Store is already a indexed store!");
4180   SDVTList VTs = getVTList(Base.getValueType(), MVT::Other);
4181   SDValue Ops[] = { ST->getChain(), ST->getValue(), Base, Offset };
4182   FoldingSetNodeID ID;
4183   AddNodeIDNode(ID, ISD::STORE, VTs, Ops, 4);
4184   ID.AddInteger(ST->getMemoryVT().getRawBits());
4185   ID.AddInteger(ST->getRawSubclassData());
4186   void *IP = 0;
4187   if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
4188     return SDValue(E, 0);
4189
4190   SDNode *N = new (NodeAllocator) StoreSDNode(Ops, dl, VTs, AM,
4191                                               ST->isTruncatingStore(),
4192                                               ST->getMemoryVT(),
4193                                               ST->getMemOperand());
4194   CSEMap.InsertNode(N, IP);
4195   AllNodes.push_back(N);
4196   return SDValue(N, 0);
4197 }
4198
4199 SDValue SelectionDAG::getVAArg(EVT VT, DebugLoc dl,
4200                                SDValue Chain, SDValue Ptr,
4201                                SDValue SV,
4202                                unsigned Align) {
4203   SDValue Ops[] = { Chain, Ptr, SV, getTargetConstant(Align, MVT::i32) };
4204   return getNode(ISD::VAARG, dl, getVTList(VT, MVT::Other), Ops, 4);
4205 }
4206
4207 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, EVT VT,
4208                               const SDUse *Ops, unsigned NumOps) {
4209   switch (NumOps) {
4210   case 0: return getNode(Opcode, DL, VT);
4211   case 1: return getNode(Opcode, DL, VT, Ops[0]);
4212   case 2: return getNode(Opcode, DL, VT, Ops[0], Ops[1]);
4213   case 3: return getNode(Opcode, DL, VT, Ops[0], Ops[1], Ops[2]);
4214   default: break;
4215   }
4216
4217   // Copy from an SDUse array into an SDValue array for use with
4218   // the regular getNode logic.
4219   SmallVector<SDValue, 8> NewOps(Ops, Ops + NumOps);
4220   return getNode(Opcode, DL, VT, &NewOps[0], NumOps);
4221 }
4222
4223 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, EVT VT,
4224                               const SDValue *Ops, unsigned NumOps) {
4225   switch (NumOps) {
4226   case 0: return getNode(Opcode, DL, VT);
4227   case 1: return getNode(Opcode, DL, VT, Ops[0]);
4228   case 2: return getNode(Opcode, DL, VT, Ops[0], Ops[1]);
4229   case 3: return getNode(Opcode, DL, VT, Ops[0], Ops[1], Ops[2]);
4230   default: break;
4231   }
4232
4233   switch (Opcode) {
4234   default: break;
4235   case ISD::SELECT_CC: {
4236     assert(NumOps == 5 && "SELECT_CC takes 5 operands!");
4237     assert(Ops[0].getValueType() == Ops[1].getValueType() &&
4238            "LHS and RHS of condition must have same type!");
4239     assert(Ops[2].getValueType() == Ops[3].getValueType() &&
4240            "True and False arms of SelectCC must have same type!");
4241     assert(Ops[2].getValueType() == VT &&
4242            "select_cc node must be of same type as true and false value!");
4243     break;
4244   }
4245   case ISD::BR_CC: {
4246     assert(NumOps == 5 && "BR_CC takes 5 operands!");
4247     assert(Ops[2].getValueType() == Ops[3].getValueType() &&
4248            "LHS/RHS of comparison should match types!");
4249     break;
4250   }
4251   }
4252
4253   // Memoize nodes.
4254   SDNode *N;
4255   SDVTList VTs = getVTList(VT);
4256
4257   if (VT != MVT::Glue) {
4258     FoldingSetNodeID ID;
4259     AddNodeIDNode(ID, Opcode, VTs, Ops, NumOps);
4260     void *IP = 0;
4261
4262     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
4263       return SDValue(E, 0);
4264
4265     N = new (NodeAllocator) SDNode(Opcode, DL, VTs, Ops, NumOps);
4266     CSEMap.InsertNode(N, IP);
4267   } else {
4268     N = new (NodeAllocator) SDNode(Opcode, DL, VTs, Ops, NumOps);
4269   }
4270
4271   AllNodes.push_back(N);
4272 #ifndef NDEBUG
4273   VerifySDNode(N);
4274 #endif
4275   return SDValue(N, 0);
4276 }
4277
4278 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL,
4279                               const std::vector<EVT> &ResultTys,
4280                               const SDValue *Ops, unsigned NumOps) {
4281   return getNode(Opcode, DL, getVTList(&ResultTys[0], ResultTys.size()),
4282                  Ops, NumOps);
4283 }
4284
4285 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL,
4286                               const EVT *VTs, unsigned NumVTs,
4287                               const SDValue *Ops, unsigned NumOps) {
4288   if (NumVTs == 1)
4289     return getNode(Opcode, DL, VTs[0], Ops, NumOps);
4290   return getNode(Opcode, DL, makeVTList(VTs, NumVTs), Ops, NumOps);
4291 }
4292
4293 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
4294                               const SDValue *Ops, unsigned NumOps) {
4295   if (VTList.NumVTs == 1)
4296     return getNode(Opcode, DL, VTList.VTs[0], Ops, NumOps);
4297
4298 #if 0
4299   switch (Opcode) {
4300   // FIXME: figure out how to safely handle things like
4301   // int foo(int x) { return 1 << (x & 255); }
4302   // int bar() { return foo(256); }
4303   case ISD::SRA_PARTS:
4304   case ISD::SRL_PARTS:
4305   case ISD::SHL_PARTS:
4306     if (N3.getOpcode() == ISD::SIGN_EXTEND_INREG &&
4307         cast<VTSDNode>(N3.getOperand(1))->getVT() != MVT::i1)
4308       return getNode(Opcode, DL, VT, N1, N2, N3.getOperand(0));
4309     else if (N3.getOpcode() == ISD::AND)
4310       if (ConstantSDNode *AndRHS = dyn_cast<ConstantSDNode>(N3.getOperand(1))) {
4311         // If the and is only masking out bits that cannot effect the shift,
4312         // eliminate the and.
4313         unsigned NumBits = VT.getScalarType().getSizeInBits()*2;
4314         if ((AndRHS->getValue() & (NumBits-1)) == NumBits-1)
4315           return getNode(Opcode, DL, VT, N1, N2, N3.getOperand(0));
4316       }
4317     break;
4318   }
4319 #endif
4320
4321   // Memoize the node unless it returns a flag.
4322   SDNode *N;
4323   if (VTList.VTs[VTList.NumVTs-1] != MVT::Glue) {
4324     FoldingSetNodeID ID;
4325     AddNodeIDNode(ID, Opcode, VTList, Ops, NumOps);
4326     void *IP = 0;
4327     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
4328       return SDValue(E, 0);
4329
4330     if (NumOps == 1) {
4331       N = new (NodeAllocator) UnarySDNode(Opcode, DL, VTList, Ops[0]);
4332     } else if (NumOps == 2) {
4333       N = new (NodeAllocator) BinarySDNode(Opcode, DL, VTList, Ops[0], Ops[1]);
4334     } else if (NumOps == 3) {
4335       N = new (NodeAllocator) TernarySDNode(Opcode, DL, VTList, Ops[0], Ops[1],
4336                                             Ops[2]);
4337     } else {
4338       N = new (NodeAllocator) SDNode(Opcode, DL, VTList, Ops, NumOps);
4339     }
4340     CSEMap.InsertNode(N, IP);
4341   } else {
4342     if (NumOps == 1) {
4343       N = new (NodeAllocator) UnarySDNode(Opcode, DL, VTList, Ops[0]);
4344     } else if (NumOps == 2) {
4345       N = new (NodeAllocator) BinarySDNode(Opcode, DL, VTList, Ops[0], Ops[1]);
4346     } else if (NumOps == 3) {
4347       N = new (NodeAllocator) TernarySDNode(Opcode, DL, VTList, Ops[0], Ops[1],
4348                                             Ops[2]);
4349     } else {
4350       N = new (NodeAllocator) SDNode(Opcode, DL, VTList, Ops, NumOps);
4351     }
4352   }
4353   AllNodes.push_back(N);
4354 #ifndef NDEBUG
4355   VerifySDNode(N);
4356 #endif
4357   return SDValue(N, 0);
4358 }
4359
4360 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList) {
4361   return getNode(Opcode, DL, VTList, 0, 0);
4362 }
4363
4364 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
4365                               SDValue N1) {
4366   SDValue Ops[] = { N1 };
4367   return getNode(Opcode, DL, VTList, Ops, 1);
4368 }
4369
4370 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
4371                               SDValue N1, SDValue N2) {
4372   SDValue Ops[] = { N1, N2 };
4373   return getNode(Opcode, DL, VTList, Ops, 2);
4374 }
4375
4376 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
4377                               SDValue N1, SDValue N2, SDValue N3) {
4378   SDValue Ops[] = { N1, N2, N3 };
4379   return getNode(Opcode, DL, VTList, Ops, 3);
4380 }
4381
4382 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
4383                               SDValue N1, SDValue N2, SDValue N3,
4384                               SDValue N4) {
4385   SDValue Ops[] = { N1, N2, N3, N4 };
4386   return getNode(Opcode, DL, VTList, Ops, 4);
4387 }
4388
4389 SDValue SelectionDAG::getNode(unsigned Opcode, DebugLoc DL, SDVTList VTList,
4390                               SDValue N1, SDValue N2, SDValue N3,
4391                               SDValue N4, SDValue N5) {
4392   SDValue Ops[] = { N1, N2, N3, N4, N5 };
4393   return getNode(Opcode, DL, VTList, Ops, 5);
4394 }
4395
4396 SDVTList SelectionDAG::getVTList(EVT VT) {
4397   return makeVTList(SDNode::getValueTypeList(VT), 1);
4398 }
4399
4400 SDVTList SelectionDAG::getVTList(EVT VT1, EVT VT2) {
4401   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
4402        E = VTList.rend(); I != E; ++I)
4403     if (I->NumVTs == 2 && I->VTs[0] == VT1 && I->VTs[1] == VT2)
4404       return *I;
4405
4406   EVT *Array = Allocator.Allocate<EVT>(2);
4407   Array[0] = VT1;
4408   Array[1] = VT2;
4409   SDVTList Result = makeVTList(Array, 2);
4410   VTList.push_back(Result);
4411   return Result;
4412 }
4413
4414 SDVTList SelectionDAG::getVTList(EVT VT1, EVT VT2, EVT VT3) {
4415   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
4416        E = VTList.rend(); I != E; ++I)
4417     if (I->NumVTs == 3 && I->VTs[0] == VT1 && I->VTs[1] == VT2 &&
4418                           I->VTs[2] == VT3)
4419       return *I;
4420
4421   EVT *Array = Allocator.Allocate<EVT>(3);
4422   Array[0] = VT1;
4423   Array[1] = VT2;
4424   Array[2] = VT3;
4425   SDVTList Result = makeVTList(Array, 3);
4426   VTList.push_back(Result);
4427   return Result;
4428 }
4429
4430 SDVTList SelectionDAG::getVTList(EVT VT1, EVT VT2, EVT VT3, EVT VT4) {
4431   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
4432        E = VTList.rend(); I != E; ++I)
4433     if (I->NumVTs == 4 && I->VTs[0] == VT1 && I->VTs[1] == VT2 &&
4434                           I->VTs[2] == VT3 && I->VTs[3] == VT4)
4435       return *I;
4436
4437   EVT *Array = Allocator.Allocate<EVT>(4);
4438   Array[0] = VT1;
4439   Array[1] = VT2;
4440   Array[2] = VT3;
4441   Array[3] = VT4;
4442   SDVTList Result = makeVTList(Array, 4);
4443   VTList.push_back(Result);
4444   return Result;
4445 }
4446
4447 SDVTList SelectionDAG::getVTList(const EVT *VTs, unsigned NumVTs) {
4448   switch (NumVTs) {
4449     case 0: llvm_unreachable("Cannot have nodes without results!");
4450     case 1: return getVTList(VTs[0]);
4451     case 2: return getVTList(VTs[0], VTs[1]);
4452     case 3: return getVTList(VTs[0], VTs[1], VTs[2]);
4453     case 4: return getVTList(VTs[0], VTs[1], VTs[2], VTs[3]);
4454     default: break;
4455   }
4456
4457   for (std::vector<SDVTList>::reverse_iterator I = VTList.rbegin(),
4458        E = VTList.rend(); I != E; ++I) {
4459     if (I->NumVTs != NumVTs || VTs[0] != I->VTs[0] || VTs[1] != I->VTs[1])
4460       continue;
4461
4462     bool NoMatch = false;
4463     for (unsigned i = 2; i != NumVTs; ++i)
4464       if (VTs[i] != I->VTs[i]) {
4465         NoMatch = true;
4466         break;
4467       }
4468     if (!NoMatch)
4469       return *I;
4470   }
4471
4472   EVT *Array = Allocator.Allocate<EVT>(NumVTs);
4473   std::copy(VTs, VTs+NumVTs, Array);
4474   SDVTList Result = makeVTList(Array, NumVTs);
4475   VTList.push_back(Result);
4476   return Result;
4477 }
4478
4479
4480 /// UpdateNodeOperands - *Mutate* the specified node in-place to have the
4481 /// specified operands.  If the resultant node already exists in the DAG,
4482 /// this does not modify the specified node, instead it returns the node that
4483 /// already exists.  If the resultant node does not exist in the DAG, the
4484 /// input node is returned.  As a degenerate case, if you specify the same
4485 /// input operands as the node already has, the input node is returned.
4486 SDNode *SelectionDAG::UpdateNodeOperands(SDNode *N, SDValue Op) {
4487   assert(N->getNumOperands() == 1 && "Update with wrong number of operands");
4488
4489   // Check to see if there is no change.
4490   if (Op == N->getOperand(0)) return N;
4491
4492   // See if the modified node already exists.
4493   void *InsertPos = 0;
4494   if (SDNode *Existing = FindModifiedNodeSlot(N, Op, InsertPos))
4495     return Existing;
4496
4497   // Nope it doesn't.  Remove the node from its current place in the maps.
4498   if (InsertPos)
4499     if (!RemoveNodeFromCSEMaps(N))
4500       InsertPos = 0;
4501
4502   // Now we update the operands.
4503   N->OperandList[0].set(Op);
4504
4505   // If this gets put into a CSE map, add it.
4506   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
4507   return N;
4508 }
4509
4510 SDNode *SelectionDAG::UpdateNodeOperands(SDNode *N, SDValue Op1, SDValue Op2) {
4511   assert(N->getNumOperands() == 2 && "Update with wrong number of operands");
4512
4513   // Check to see if there is no change.
4514   if (Op1 == N->getOperand(0) && Op2 == N->getOperand(1))
4515     return N;   // No operands changed, just return the input node.
4516
4517   // See if the modified node already exists.
4518   void *InsertPos = 0;
4519   if (SDNode *Existing = FindModifiedNodeSlot(N, Op1, Op2, InsertPos))
4520     return Existing;
4521
4522   // Nope it doesn't.  Remove the node from its current place in the maps.
4523   if (InsertPos)
4524     if (!RemoveNodeFromCSEMaps(N))
4525       InsertPos = 0;
4526
4527   // Now we update the operands.
4528   if (N->OperandList[0] != Op1)
4529     N->OperandList[0].set(Op1);
4530   if (N->OperandList[1] != Op2)
4531     N->OperandList[1].set(Op2);
4532
4533   // If this gets put into a CSE map, add it.
4534   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
4535   return N;
4536 }
4537
4538 SDNode *SelectionDAG::
4539 UpdateNodeOperands(SDNode *N, SDValue Op1, SDValue Op2, SDValue Op3) {
4540   SDValue Ops[] = { Op1, Op2, Op3 };
4541   return UpdateNodeOperands(N, Ops, 3);
4542 }
4543
4544 SDNode *SelectionDAG::
4545 UpdateNodeOperands(SDNode *N, SDValue Op1, SDValue Op2,
4546                    SDValue Op3, SDValue Op4) {
4547   SDValue Ops[] = { Op1, Op2, Op3, Op4 };
4548   return UpdateNodeOperands(N, Ops, 4);
4549 }
4550
4551 SDNode *SelectionDAG::
4552 UpdateNodeOperands(SDNode *N, SDValue Op1, SDValue Op2,
4553                    SDValue Op3, SDValue Op4, SDValue Op5) {
4554   SDValue Ops[] = { Op1, Op2, Op3, Op4, Op5 };
4555   return UpdateNodeOperands(N, Ops, 5);
4556 }
4557
4558 SDNode *SelectionDAG::
4559 UpdateNodeOperands(SDNode *N, const SDValue *Ops, unsigned NumOps) {
4560   assert(N->getNumOperands() == NumOps &&
4561          "Update with wrong number of operands");
4562
4563   // Check to see if there is no change.
4564   bool AnyChange = false;
4565   for (unsigned i = 0; i != NumOps; ++i) {
4566     if (Ops[i] != N->getOperand(i)) {
4567       AnyChange = true;
4568       break;
4569     }
4570   }
4571
4572   // No operands changed, just return the input node.
4573   if (!AnyChange) return N;
4574
4575   // See if the modified node already exists.
4576   void *InsertPos = 0;
4577   if (SDNode *Existing = FindModifiedNodeSlot(N, Ops, NumOps, InsertPos))
4578     return Existing;
4579
4580   // Nope it doesn't.  Remove the node from its current place in the maps.
4581   if (InsertPos)
4582     if (!RemoveNodeFromCSEMaps(N))
4583       InsertPos = 0;
4584
4585   // Now we update the operands.
4586   for (unsigned i = 0; i != NumOps; ++i)
4587     if (N->OperandList[i] != Ops[i])
4588       N->OperandList[i].set(Ops[i]);
4589
4590   // If this gets put into a CSE map, add it.
4591   if (InsertPos) CSEMap.InsertNode(N, InsertPos);
4592   return N;
4593 }
4594
4595 /// DropOperands - Release the operands and set this node to have
4596 /// zero operands.
4597 void SDNode::DropOperands() {
4598   // Unlike the code in MorphNodeTo that does this, we don't need to
4599   // watch for dead nodes here.
4600   for (op_iterator I = op_begin(), E = op_end(); I != E; ) {
4601     SDUse &Use = *I++;
4602     Use.set(SDValue());
4603   }
4604 }
4605
4606 /// SelectNodeTo - These are wrappers around MorphNodeTo that accept a
4607 /// machine opcode.
4608 ///
4609 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4610                                    EVT VT) {
4611   SDVTList VTs = getVTList(VT);
4612   return SelectNodeTo(N, MachineOpc, VTs, 0, 0);
4613 }
4614
4615 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4616                                    EVT VT, SDValue Op1) {
4617   SDVTList VTs = getVTList(VT);
4618   SDValue Ops[] = { Op1 };
4619   return SelectNodeTo(N, MachineOpc, VTs, Ops, 1);
4620 }
4621
4622 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4623                                    EVT VT, SDValue Op1,
4624                                    SDValue Op2) {
4625   SDVTList VTs = getVTList(VT);
4626   SDValue Ops[] = { Op1, Op2 };
4627   return SelectNodeTo(N, MachineOpc, VTs, Ops, 2);
4628 }
4629
4630 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4631                                    EVT VT, SDValue Op1,
4632                                    SDValue Op2, SDValue Op3) {
4633   SDVTList VTs = getVTList(VT);
4634   SDValue Ops[] = { Op1, Op2, Op3 };
4635   return SelectNodeTo(N, MachineOpc, VTs, Ops, 3);
4636 }
4637
4638 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4639                                    EVT VT, const SDValue *Ops,
4640                                    unsigned NumOps) {
4641   SDVTList VTs = getVTList(VT);
4642   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4643 }
4644
4645 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4646                                    EVT VT1, EVT VT2, const SDValue *Ops,
4647                                    unsigned NumOps) {
4648   SDVTList VTs = getVTList(VT1, VT2);
4649   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4650 }
4651
4652 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4653                                    EVT VT1, EVT VT2) {
4654   SDVTList VTs = getVTList(VT1, VT2);
4655   return SelectNodeTo(N, MachineOpc, VTs, (SDValue *)0, 0);
4656 }
4657
4658 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4659                                    EVT VT1, EVT VT2, EVT VT3,
4660                                    const SDValue *Ops, unsigned NumOps) {
4661   SDVTList VTs = getVTList(VT1, VT2, VT3);
4662   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4663 }
4664
4665 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4666                                    EVT VT1, EVT VT2, EVT VT3, EVT VT4,
4667                                    const SDValue *Ops, unsigned NumOps) {
4668   SDVTList VTs = getVTList(VT1, VT2, VT3, VT4);
4669   return SelectNodeTo(N, MachineOpc, VTs, Ops, NumOps);
4670 }
4671
4672 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4673                                    EVT VT1, EVT VT2,
4674                                    SDValue Op1) {
4675   SDVTList VTs = getVTList(VT1, VT2);
4676   SDValue Ops[] = { Op1 };
4677   return SelectNodeTo(N, MachineOpc, VTs, Ops, 1);
4678 }
4679
4680 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4681                                    EVT VT1, EVT VT2,
4682                                    SDValue Op1, SDValue Op2) {
4683   SDVTList VTs = getVTList(VT1, VT2);
4684   SDValue Ops[] = { Op1, Op2 };
4685   return SelectNodeTo(N, MachineOpc, VTs, Ops, 2);
4686 }
4687
4688 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4689                                    EVT VT1, EVT VT2,
4690                                    SDValue Op1, SDValue Op2,
4691                                    SDValue Op3) {
4692   SDVTList VTs = getVTList(VT1, VT2);
4693   SDValue Ops[] = { Op1, Op2, Op3 };
4694   return SelectNodeTo(N, MachineOpc, VTs, Ops, 3);
4695 }
4696
4697 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4698                                    EVT VT1, EVT VT2, EVT VT3,
4699                                    SDValue Op1, SDValue Op2,
4700                                    SDValue Op3) {
4701   SDVTList VTs = getVTList(VT1, VT2, VT3);
4702   SDValue Ops[] = { Op1, Op2, Op3 };
4703   return SelectNodeTo(N, MachineOpc, VTs, Ops, 3);
4704 }
4705
4706 SDNode *SelectionDAG::SelectNodeTo(SDNode *N, unsigned MachineOpc,
4707                                    SDVTList VTs, const SDValue *Ops,
4708                                    unsigned NumOps) {
4709   N = MorphNodeTo(N, ~MachineOpc, VTs, Ops, NumOps);
4710   // Reset the NodeID to -1.
4711   N->setNodeId(-1);
4712   return N;
4713 }
4714
4715 /// MorphNodeTo - This *mutates* the specified node to have the specified
4716 /// return type, opcode, and operands.
4717 ///
4718 /// Note that MorphNodeTo returns the resultant node.  If there is already a
4719 /// node of the specified opcode and operands, it returns that node instead of
4720 /// the current one.  Note that the DebugLoc need not be the same.
4721 ///
4722 /// Using MorphNodeTo is faster than creating a new node and swapping it in
4723 /// with ReplaceAllUsesWith both because it often avoids allocating a new
4724 /// node, and because it doesn't require CSE recalculation for any of
4725 /// the node's users.
4726 ///
4727 SDNode *SelectionDAG::MorphNodeTo(SDNode *N, unsigned Opc,
4728                                   SDVTList VTs, const SDValue *Ops,
4729                                   unsigned NumOps) {
4730   // If an identical node already exists, use it.
4731   void *IP = 0;
4732   if (VTs.VTs[VTs.NumVTs-1] != MVT::Glue) {
4733     FoldingSetNodeID ID;
4734     AddNodeIDNode(ID, Opc, VTs, Ops, NumOps);
4735     if (SDNode *ON = CSEMap.FindNodeOrInsertPos(ID, IP))
4736       return ON;
4737   }
4738
4739   if (!RemoveNodeFromCSEMaps(N))
4740     IP = 0;
4741
4742   // Start the morphing.
4743   N->NodeType = Opc;
4744   N->ValueList = VTs.VTs;
4745   N->NumValues = VTs.NumVTs;
4746
4747   // Clear the operands list, updating used nodes to remove this from their
4748   // use list.  Keep track of any operands that become dead as a result.
4749   SmallPtrSet<SDNode*, 16> DeadNodeSet;
4750   for (SDNode::op_iterator I = N->op_begin(), E = N->op_end(); I != E; ) {
4751     SDUse &Use = *I++;
4752     SDNode *Used = Use.getNode();
4753     Use.set(SDValue());
4754     if (Used->use_empty())
4755       DeadNodeSet.insert(Used);
4756   }
4757
4758   if (MachineSDNode *MN = dyn_cast<MachineSDNode>(N)) {
4759     // Initialize the memory references information.
4760     MN->setMemRefs(0, 0);
4761     // If NumOps is larger than the # of operands we can have in a
4762     // MachineSDNode, reallocate the operand list.
4763     if (NumOps > MN->NumOperands || !MN->OperandsNeedDelete) {
4764       if (MN->OperandsNeedDelete)
4765         delete[] MN->OperandList;
4766       if (NumOps > array_lengthof(MN->LocalOperands))
4767         // We're creating a final node that will live unmorphed for the
4768         // remainder of the current SelectionDAG iteration, so we can allocate
4769         // the operands directly out of a pool with no recycling metadata.
4770         MN->InitOperands(OperandAllocator.Allocate<SDUse>(NumOps),
4771                          Ops, NumOps);
4772       else
4773         MN->InitOperands(MN->LocalOperands, Ops, NumOps);
4774       MN->OperandsNeedDelete = false;
4775     } else
4776       MN->InitOperands(MN->OperandList, Ops, NumOps);
4777   } else {
4778     // If NumOps is larger than the # of operands we currently have, reallocate
4779     // the operand list.
4780     if (NumOps > N->NumOperands) {
4781       if (N->OperandsNeedDelete)
4782         delete[] N->OperandList;
4783       N->InitOperands(new SDUse[NumOps], Ops, NumOps);
4784       N->OperandsNeedDelete = true;
4785     } else
4786       N->InitOperands(N->OperandList, Ops, NumOps);
4787   }
4788
4789   // Delete any nodes that are still dead after adding the uses for the
4790   // new operands.
4791   if (!DeadNodeSet.empty()) {
4792     SmallVector<SDNode *, 16> DeadNodes;
4793     for (SmallPtrSet<SDNode *, 16>::iterator I = DeadNodeSet.begin(),
4794          E = DeadNodeSet.end(); I != E; ++I)
4795       if ((*I)->use_empty())
4796         DeadNodes.push_back(*I);
4797     RemoveDeadNodes(DeadNodes);
4798   }
4799
4800   if (IP)
4801     CSEMap.InsertNode(N, IP);   // Memoize the new node.
4802   return N;
4803 }
4804
4805
4806 /// getMachineNode - These are used for target selectors to create a new node
4807 /// with specified return type(s), MachineInstr opcode, and operands.
4808 ///
4809 /// Note that getMachineNode returns the resultant node.  If there is already a
4810 /// node of the specified opcode and operands, it returns that node instead of
4811 /// the current one.
4812 MachineSDNode *
4813 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl, EVT VT) {
4814   SDVTList VTs = getVTList(VT);
4815   return getMachineNode(Opcode, dl, VTs, 0, 0);
4816 }
4817
4818 MachineSDNode *
4819 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl, EVT VT, SDValue Op1) {
4820   SDVTList VTs = getVTList(VT);
4821   SDValue Ops[] = { Op1 };
4822   return getMachineNode(Opcode, dl, VTs, Ops, array_lengthof(Ops));
4823 }
4824
4825 MachineSDNode *
4826 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl, EVT VT,
4827                              SDValue Op1, SDValue Op2) {
4828   SDVTList VTs = getVTList(VT);
4829   SDValue Ops[] = { Op1, Op2 };
4830   return getMachineNode(Opcode, dl, VTs, Ops, array_lengthof(Ops));
4831 }
4832
4833 MachineSDNode *
4834 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl, EVT VT,
4835                              SDValue Op1, SDValue Op2, SDValue Op3) {
4836   SDVTList VTs = getVTList(VT);
4837   SDValue Ops[] = { Op1, Op2, Op3 };
4838   return getMachineNode(Opcode, dl, VTs, Ops, array_lengthof(Ops));
4839 }
4840
4841 MachineSDNode *
4842 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl, EVT VT,
4843                              const SDValue *Ops, unsigned NumOps) {
4844   SDVTList VTs = getVTList(VT);
4845   return getMachineNode(Opcode, dl, VTs, Ops, NumOps);
4846 }
4847
4848 MachineSDNode *
4849 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl, EVT VT1, EVT VT2) {
4850   SDVTList VTs = getVTList(VT1, VT2);
4851   return getMachineNode(Opcode, dl, VTs, 0, 0);
4852 }
4853
4854 MachineSDNode *
4855 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl,
4856                              EVT VT1, EVT VT2, SDValue Op1) {
4857   SDVTList VTs = getVTList(VT1, VT2);
4858   SDValue Ops[] = { Op1 };
4859   return getMachineNode(Opcode, dl, VTs, Ops, array_lengthof(Ops));
4860 }
4861
4862 MachineSDNode *
4863 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl,
4864                              EVT VT1, EVT VT2, SDValue Op1, SDValue Op2) {
4865   SDVTList VTs = getVTList(VT1, VT2);
4866   SDValue Ops[] = { Op1, Op2 };
4867   return getMachineNode(Opcode, dl, VTs, Ops, array_lengthof(Ops));
4868 }
4869
4870 MachineSDNode *
4871 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl,
4872                              EVT VT1, EVT VT2, SDValue Op1,
4873                              SDValue Op2, SDValue Op3) {
4874   SDVTList VTs = getVTList(VT1, VT2);
4875   SDValue Ops[] = { Op1, Op2, Op3 };
4876   return getMachineNode(Opcode, dl, VTs, Ops, array_lengthof(Ops));
4877 }
4878
4879 MachineSDNode *
4880 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl,
4881                              EVT VT1, EVT VT2,
4882                              const SDValue *Ops, unsigned NumOps) {
4883   SDVTList VTs = getVTList(VT1, VT2);
4884   return getMachineNode(Opcode, dl, VTs, Ops, NumOps);
4885 }
4886
4887 MachineSDNode *
4888 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl,
4889                              EVT VT1, EVT VT2, EVT VT3,
4890                              SDValue Op1, SDValue Op2) {
4891   SDVTList VTs = getVTList(VT1, VT2, VT3);
4892   SDValue Ops[] = { Op1, Op2 };
4893   return getMachineNode(Opcode, dl, VTs, Ops, array_lengthof(Ops));
4894 }
4895
4896 MachineSDNode *
4897 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl,
4898                              EVT VT1, EVT VT2, EVT VT3,
4899                              SDValue Op1, SDValue Op2, SDValue Op3) {
4900   SDVTList VTs = getVTList(VT1, VT2, VT3);
4901   SDValue Ops[] = { Op1, Op2, Op3 };
4902   return getMachineNode(Opcode, dl, VTs, Ops, array_lengthof(Ops));
4903 }
4904
4905 MachineSDNode *
4906 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl,
4907                              EVT VT1, EVT VT2, EVT VT3,
4908                              const SDValue *Ops, unsigned NumOps) {
4909   SDVTList VTs = getVTList(VT1, VT2, VT3);
4910   return getMachineNode(Opcode, dl, VTs, Ops, NumOps);
4911 }
4912
4913 MachineSDNode *
4914 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl, EVT VT1,
4915                              EVT VT2, EVT VT3, EVT VT4,
4916                              const SDValue *Ops, unsigned NumOps) {
4917   SDVTList VTs = getVTList(VT1, VT2, VT3, VT4);
4918   return getMachineNode(Opcode, dl, VTs, Ops, NumOps);
4919 }
4920
4921 MachineSDNode *
4922 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc dl,
4923                              const std::vector<EVT> &ResultTys,
4924                              const SDValue *Ops, unsigned NumOps) {
4925   SDVTList VTs = getVTList(&ResultTys[0], ResultTys.size());
4926   return getMachineNode(Opcode, dl, VTs, Ops, NumOps);
4927 }
4928
4929 MachineSDNode *
4930 SelectionDAG::getMachineNode(unsigned Opcode, DebugLoc DL, SDVTList VTs,
4931                              const SDValue *Ops, unsigned NumOps) {
4932   bool DoCSE = VTs.VTs[VTs.NumVTs-1] != MVT::Glue;
4933   MachineSDNode *N;
4934   void *IP;
4935
4936   if (DoCSE) {
4937     FoldingSetNodeID ID;
4938     AddNodeIDNode(ID, ~Opcode, VTs, Ops, NumOps);
4939     IP = 0;
4940     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
4941       return cast<MachineSDNode>(E);
4942   }
4943
4944   // Allocate a new MachineSDNode.
4945   N = new (NodeAllocator) MachineSDNode(~Opcode, DL, VTs);
4946
4947   // Initialize the operands list.
4948   if (NumOps > array_lengthof(N->LocalOperands))
4949     // We're creating a final node that will live unmorphed for the
4950     // remainder of the current SelectionDAG iteration, so we can allocate
4951     // the operands directly out of a pool with no recycling metadata.
4952     N->InitOperands(OperandAllocator.Allocate<SDUse>(NumOps),
4953                     Ops, NumOps);
4954   else
4955     N->InitOperands(N->LocalOperands, Ops, NumOps);
4956   N->OperandsNeedDelete = false;
4957
4958   if (DoCSE)
4959     CSEMap.InsertNode(N, IP);
4960
4961   AllNodes.push_back(N);
4962 #ifndef NDEBUG
4963   VerifyMachineNode(N);
4964 #endif
4965   return N;
4966 }
4967
4968 /// getTargetExtractSubreg - A convenience function for creating
4969 /// TargetOpcode::EXTRACT_SUBREG nodes.
4970 SDValue
4971 SelectionDAG::getTargetExtractSubreg(int SRIdx, DebugLoc DL, EVT VT,
4972                                      SDValue Operand) {
4973   SDValue SRIdxVal = getTargetConstant(SRIdx, MVT::i32);
4974   SDNode *Subreg = getMachineNode(TargetOpcode::EXTRACT_SUBREG, DL,
4975                                   VT, Operand, SRIdxVal);
4976   return SDValue(Subreg, 0);
4977 }
4978
4979 /// getTargetInsertSubreg - A convenience function for creating
4980 /// TargetOpcode::INSERT_SUBREG nodes.
4981 SDValue
4982 SelectionDAG::getTargetInsertSubreg(int SRIdx, DebugLoc DL, EVT VT,
4983                                     SDValue Operand, SDValue Subreg) {
4984   SDValue SRIdxVal = getTargetConstant(SRIdx, MVT::i32);
4985   SDNode *Result = getMachineNode(TargetOpcode::INSERT_SUBREG, DL,
4986                                   VT, Operand, Subreg, SRIdxVal);
4987   return SDValue(Result, 0);
4988 }
4989
4990 /// getNodeIfExists - Get the specified node if it's already available, or
4991 /// else return NULL.
4992 SDNode *SelectionDAG::getNodeIfExists(unsigned Opcode, SDVTList VTList,
4993                                       const SDValue *Ops, unsigned NumOps) {
4994   if (VTList.VTs[VTList.NumVTs-1] != MVT::Glue) {
4995     FoldingSetNodeID ID;
4996     AddNodeIDNode(ID, Opcode, VTList, Ops, NumOps);
4997     void *IP = 0;
4998     if (SDNode *E = CSEMap.FindNodeOrInsertPos(ID, IP))
4999       return E;
5000   }
5001   return NULL;
5002 }
5003
5004 /// getDbgValue - Creates a SDDbgValue node.
5005 ///
5006 SDDbgValue *
5007 SelectionDAG::getDbgValue(MDNode *MDPtr, SDNode *N, unsigned R, uint64_t Off,
5008                           DebugLoc DL, unsigned O) {
5009   return new (Allocator) SDDbgValue(MDPtr, N, R, Off, DL, O);
5010 }
5011
5012 SDDbgValue *
5013 SelectionDAG::getDbgValue(MDNode *MDPtr, const Value *C, uint64_t Off,
5014                           DebugLoc DL, unsigned O) {
5015   return new (Allocator) SDDbgValue(MDPtr, C, Off, DL, O);
5016 }
5017
5018 SDDbgValue *
5019 SelectionDAG::getDbgValue(MDNode *MDPtr, unsigned FI, uint64_t Off,
5020                           DebugLoc DL, unsigned O) {
5021   return new (Allocator) SDDbgValue(MDPtr, FI, Off, DL, O);
5022 }
5023
5024 namespace {
5025
5026 /// RAUWUpdateListener - Helper for ReplaceAllUsesWith - When the node
5027 /// pointed to by a use iterator is deleted, increment the use iterator
5028 /// so that it doesn't dangle.
5029 ///
5030 /// This class also manages a "downlink" DAGUpdateListener, to forward
5031 /// messages to ReplaceAllUsesWith's callers.
5032 ///
5033 class RAUWUpdateListener : public SelectionDAG::DAGUpdateListener {
5034   SelectionDAG::DAGUpdateListener *DownLink;
5035   SDNode::use_iterator &UI;
5036   SDNode::use_iterator &UE;
5037
5038   virtual void NodeDeleted(SDNode *N, SDNode *E) {
5039     // Increment the iterator as needed.
5040     while (UI != UE && N == *UI)
5041       ++UI;
5042
5043     // Then forward the message.
5044     if (DownLink) DownLink->NodeDeleted(N, E);
5045   }
5046
5047   virtual void NodeUpdated(SDNode *N) {
5048     // Just forward the message.
5049     if (DownLink) DownLink->NodeUpdated(N);
5050   }
5051
5052 public:
5053   RAUWUpdateListener(SelectionDAG::DAGUpdateListener *dl,
5054                      SDNode::use_iterator &ui,
5055                      SDNode::use_iterator &ue)
5056     : DownLink(dl), UI(ui), UE(ue) {}
5057 };
5058
5059 }
5060
5061 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
5062 /// This can cause recursive merging of nodes in the DAG.
5063 ///
5064 /// This version assumes From has a single result value.
5065 ///
5066 void SelectionDAG::ReplaceAllUsesWith(SDValue FromN, SDValue To,
5067                                       DAGUpdateListener *UpdateListener) {
5068   SDNode *From = FromN.getNode();
5069   assert(From->getNumValues() == 1 && FromN.getResNo() == 0 &&
5070          "Cannot replace with this method!");
5071   assert(From != To.getNode() && "Cannot replace uses of with self");
5072
5073   // Iterate over all the existing uses of From. New uses will be added
5074   // to the beginning of the use list, which we avoid visiting.
5075   // This specifically avoids visiting uses of From that arise while the
5076   // replacement is happening, because any such uses would be the result
5077   // of CSE: If an existing node looks like From after one of its operands
5078   // is replaced by To, we don't want to replace of all its users with To
5079   // too. See PR3018 for more info.
5080   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
5081   RAUWUpdateListener Listener(UpdateListener, UI, UE);
5082   while (UI != UE) {
5083     SDNode *User = *UI;
5084
5085     // This node is about to morph, remove its old self from the CSE maps.
5086     RemoveNodeFromCSEMaps(User);
5087
5088     // A user can appear in a use list multiple times, and when this
5089     // happens the uses are usually next to each other in the list.
5090     // To help reduce the number of CSE recomputations, process all
5091     // the uses of this user that we can find this way.
5092     do {
5093       SDUse &Use = UI.getUse();
5094       ++UI;
5095       Use.set(To);
5096     } while (UI != UE && *UI == User);
5097
5098     // Now that we have modified User, add it back to the CSE maps.  If it
5099     // already exists there, recursively merge the results together.
5100     AddModifiedNodeToCSEMaps(User, &Listener);
5101   }
5102 }
5103
5104 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
5105 /// This can cause recursive merging of nodes in the DAG.
5106 ///
5107 /// This version assumes that for each value of From, there is a
5108 /// corresponding value in To in the same position with the same type.
5109 ///
5110 void SelectionDAG::ReplaceAllUsesWith(SDNode *From, SDNode *To,
5111                                       DAGUpdateListener *UpdateListener) {
5112 #ifndef NDEBUG
5113   for (unsigned i = 0, e = From->getNumValues(); i != e; ++i)
5114     assert((!From->hasAnyUseOfValue(i) ||
5115             From->getValueType(i) == To->getValueType(i)) &&
5116            "Cannot use this version of ReplaceAllUsesWith!");
5117 #endif
5118
5119   // Handle the trivial case.
5120   if (From == To)
5121     return;
5122
5123   // Iterate over just the existing users of From. See the comments in
5124   // the ReplaceAllUsesWith above.
5125   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
5126   RAUWUpdateListener Listener(UpdateListener, UI, UE);
5127   while (UI != UE) {
5128     SDNode *User = *UI;
5129
5130     // This node is about to morph, remove its old self from the CSE maps.
5131     RemoveNodeFromCSEMaps(User);
5132
5133     // A user can appear in a use list multiple times, and when this
5134     // happens the uses are usually next to each other in the list.
5135     // To help reduce the number of CSE recomputations, process all
5136     // the uses of this user that we can find this way.
5137     do {
5138       SDUse &Use = UI.getUse();
5139       ++UI;
5140       Use.setNode(To);
5141     } while (UI != UE && *UI == User);
5142
5143     // Now that we have modified User, add it back to the CSE maps.  If it
5144     // already exists there, recursively merge the results together.
5145     AddModifiedNodeToCSEMaps(User, &Listener);
5146   }
5147 }
5148
5149 /// ReplaceAllUsesWith - Modify anything using 'From' to use 'To' instead.
5150 /// This can cause recursive merging of nodes in the DAG.
5151 ///
5152 /// This version can replace From with any result values.  To must match the
5153 /// number and types of values returned by From.
5154 void SelectionDAG::ReplaceAllUsesWith(SDNode *From,
5155                                       const SDValue *To,
5156                                       DAGUpdateListener *UpdateListener) {
5157   if (From->getNumValues() == 1)  // Handle the simple case efficiently.
5158     return ReplaceAllUsesWith(SDValue(From, 0), To[0], UpdateListener);
5159
5160   // Iterate over just the existing users of From. See the comments in
5161   // the ReplaceAllUsesWith above.
5162   SDNode::use_iterator UI = From->use_begin(), UE = From->use_end();
5163   RAUWUpdateListener Listener(UpdateListener, UI, UE);
5164   while (UI != UE) {
5165     SDNode *User = *UI;
5166
5167     // This node is about to morph, remove its old self from the CSE maps.
5168     RemoveNodeFromCSEMaps(User);
5169
5170     // A user can appear in a use list multiple times, and when this
5171     // happens the uses are usually next to each other in the list.
5172     // To help reduce the number of CSE recomputations, process all
5173     // the uses of this user that we can find this way.
5174     do {
5175       SDUse &Use = UI.getUse();
5176       const SDValue &ToOp = To[Use.getResNo()];
5177       ++UI;
5178       Use.set(ToOp);
5179     } while (UI != UE && *UI == User);
5180
5181     // Now that we have modified User, add it back to the CSE maps.  If it
5182     // already exists there, recursively merge the results together.
5183     AddModifiedNodeToCSEMaps(User, &Listener);
5184   }
5185 }
5186
5187 /// ReplaceAllUsesOfValueWith - Replace any uses of From with To, leaving
5188 /// uses of other values produced by From.getNode() alone.  The Deleted
5189 /// vector is handled the same way as for ReplaceAllUsesWith.
5190 void SelectionDAG::ReplaceAllUsesOfValueWith(SDValue From, SDValue To,
5191                                              DAGUpdateListener *UpdateListener){
5192   // Handle the really simple, really trivial case efficiently.
5193   if (From == To) return;
5194
5195   // Handle the simple, trivial, case efficiently.
5196   if (From.getNode()->getNumValues() == 1) {
5197     ReplaceAllUsesWith(From, To, UpdateListener);
5198     return;
5199   }
5200
5201   // Iterate over just the existing users of From. See the comments in
5202   // the ReplaceAllUsesWith above.
5203   SDNode::use_iterator UI = From.getNode()->use_begin(),
5204                        UE = From.getNode()->use_end();
5205   RAUWUpdateListener Listener(UpdateListener, UI, UE);
5206   while (UI != UE) {
5207     SDNode *User = *UI;
5208     bool UserRemovedFromCSEMaps = false;
5209
5210     // A user can appear in a use list multiple times, and when this
5211     // happens the uses are usually next to each other in the list.
5212     // To help reduce the number of CSE recomputations, process all
5213     // the uses of this user that we can find this way.
5214     do {
5215       SDUse &Use = UI.getUse();
5216
5217       // Skip uses of different values from the same node.
5218       if (Use.getResNo() != From.getResNo()) {
5219         ++UI;
5220         continue;
5221       }
5222
5223       // If this node hasn't been modified yet, it's still in the CSE maps,
5224       // so remove its old self from the CSE maps.
5225       if (!UserRemovedFromCSEMaps) {
5226         RemoveNodeFromCSEMaps(User);
5227         UserRemovedFromCSEMaps = true;
5228       }
5229
5230       ++UI;
5231       Use.set(To);
5232     } while (UI != UE && *UI == User);
5233
5234     // We are iterating over all uses of the From node, so if a use
5235     // doesn't use the specific value, no changes are made.
5236     if (!UserRemovedFromCSEMaps)
5237       continue;
5238
5239     // Now that we have modified User, add it back to the CSE maps.  If it
5240     // already exists there, recursively merge the results together.
5241     AddModifiedNodeToCSEMaps(User, &Listener);
5242   }
5243 }
5244
5245 namespace {
5246   /// UseMemo - This class is used by SelectionDAG::ReplaceAllUsesOfValuesWith
5247   /// to record information about a use.
5248   struct UseMemo {
5249     SDNode *User;
5250     unsigned Index;
5251     SDUse *Use;
5252   };
5253
5254   /// operator< - Sort Memos by User.
5255   bool operator<(const UseMemo &L, const UseMemo &R) {
5256     return (intptr_t)L.User < (intptr_t)R.User;
5257   }
5258 }
5259
5260 /// ReplaceAllUsesOfValuesWith - Replace any uses of From with To, leaving
5261 /// uses of other values produced by From.getNode() alone.  The same value
5262 /// may appear in both the From and To list.  The Deleted vector is
5263 /// handled the same way as for ReplaceAllUsesWith.
5264 void SelectionDAG::ReplaceAllUsesOfValuesWith(const SDValue *From,
5265                                               const SDValue *To,
5266                                               unsigned Num,
5267                                               DAGUpdateListener *UpdateListener){
5268   // Handle the simple, trivial case efficiently.
5269   if (Num == 1)
5270     return ReplaceAllUsesOfValueWith(*From, *To, UpdateListener);
5271
5272   // Read up all the uses and make records of them. This helps
5273   // processing new uses that are introduced during the
5274   // replacement process.
5275   SmallVector<UseMemo, 4> Uses;
5276   for (unsigned i = 0; i != Num; ++i) {
5277     unsigned FromResNo = From[i].getResNo();
5278     SDNode *FromNode = From[i].getNode();
5279     for (SDNode::use_iterator UI = FromNode->use_begin(),
5280          E = FromNode->use_end(); UI != E; ++UI) {
5281       SDUse &Use = UI.getUse();
5282       if (Use.getResNo() == FromResNo) {
5283         UseMemo Memo = { *UI, i, &Use };
5284         Uses.push_back(Memo);
5285       }
5286     }
5287   }
5288
5289   // Sort the uses, so that all the uses from a given User are together.
5290   std::sort(Uses.begin(), Uses.end());
5291
5292   for (unsigned UseIndex = 0, UseIndexEnd = Uses.size();
5293        UseIndex != UseIndexEnd; ) {
5294     // We know that this user uses some value of From.  If it is the right
5295     // value, update it.
5296     SDNode *User = Uses[UseIndex].User;
5297
5298     // This node is about to morph, remove its old self from the CSE maps.
5299     RemoveNodeFromCSEMaps(User);
5300
5301     // The Uses array is sorted, so all the uses for a given User
5302     // are next to each other in the list.
5303     // To help reduce the number of CSE recomputations, process all
5304     // the uses of this user that we can find this way.
5305     do {
5306       unsigned i = Uses[UseIndex].Index;
5307       SDUse &Use = *Uses[UseIndex].Use;
5308       ++UseIndex;
5309
5310       Use.set(To[i]);
5311     } while (UseIndex != UseIndexEnd && Uses[UseIndex].User == User);
5312
5313     // Now that we have modified User, add it back to the CSE maps.  If it
5314     // already exists there, recursively merge the results together.
5315     AddModifiedNodeToCSEMaps(User, UpdateListener);
5316   }
5317 }
5318
5319 /// AssignTopologicalOrder - Assign a unique node id for each node in the DAG
5320 /// based on their topological order. It returns the maximum id and a vector
5321 /// of the SDNodes* in assigned order by reference.
5322 unsigned SelectionDAG::AssignTopologicalOrder() {
5323
5324   unsigned DAGSize = 0;
5325
5326   // SortedPos tracks the progress of the algorithm. Nodes before it are
5327   // sorted, nodes after it are unsorted. When the algorithm completes
5328   // it is at the end of the list.
5329   allnodes_iterator SortedPos = allnodes_begin();
5330
5331   // Visit all the nodes. Move nodes with no operands to the front of
5332   // the list immediately. Annotate nodes that do have operands with their
5333   // operand count. Before we do this, the Node Id fields of the nodes
5334   // may contain arbitrary values. After, the Node Id fields for nodes
5335   // before SortedPos will contain the topological sort index, and the
5336   // Node Id fields for nodes At SortedPos and after will contain the
5337   // count of outstanding operands.
5338   for (allnodes_iterator I = allnodes_begin(),E = allnodes_end(); I != E; ) {
5339     SDNode *N = I++;
5340     checkForCycles(N);
5341     unsigned Degree = N->getNumOperands();
5342     if (Degree == 0) {
5343       // A node with no uses, add it to the result array immediately.
5344       N->setNodeId(DAGSize++);
5345       allnodes_iterator Q = N;
5346       if (Q != SortedPos)
5347         SortedPos = AllNodes.insert(SortedPos, AllNodes.remove(Q));
5348       assert(SortedPos != AllNodes.end() && "Overran node list");
5349       ++SortedPos;
5350     } else {
5351       // Temporarily use the Node Id as scratch space for the degree count.
5352       N->setNodeId(Degree);
5353     }
5354   }
5355
5356   // Visit all the nodes. As we iterate, moves nodes into sorted order,
5357   // such that by the time the end is reached all nodes will be sorted.
5358   for (allnodes_iterator I = allnodes_begin(),E = allnodes_end(); I != E; ++I) {
5359     SDNode *N = I;
5360     checkForCycles(N);
5361     // N is in sorted position, so all its uses have one less operand
5362     // that needs to be sorted.
5363     for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
5364          UI != UE; ++UI) {
5365       SDNode *P = *UI;
5366       unsigned Degree = P->getNodeId();
5367       assert(Degree != 0 && "Invalid node degree");
5368       --Degree;
5369       if (Degree == 0) {
5370         // All of P's operands are sorted, so P may sorted now.
5371         P->setNodeId(DAGSize++);
5372         if (P != SortedPos)
5373           SortedPos = AllNodes.insert(SortedPos, AllNodes.remove(P));
5374         assert(SortedPos != AllNodes.end() && "Overran node list");
5375         ++SortedPos;
5376       } else {
5377         // Update P's outstanding operand count.
5378         P->setNodeId(Degree);
5379       }
5380     }
5381     if (I == SortedPos) {
5382 #ifndef NDEBUG
5383       SDNode *S = ++I;
5384       dbgs() << "Overran sorted position:\n";
5385       S->dumprFull();
5386 #endif
5387       llvm_unreachable(0);
5388     }
5389   }
5390
5391   assert(SortedPos == AllNodes.end() &&
5392          "Topological sort incomplete!");
5393   assert(AllNodes.front().getOpcode() == ISD::EntryToken &&
5394          "First node in topological sort is not the entry token!");
5395   assert(AllNodes.front().getNodeId() == 0 &&
5396          "First node in topological sort has non-zero id!");
5397   assert(AllNodes.front().getNumOperands() == 0 &&
5398          "First node in topological sort has operands!");
5399   assert(AllNodes.back().getNodeId() == (int)DAGSize-1 &&
5400          "Last node in topologic sort has unexpected id!");
5401   assert(AllNodes.back().use_empty() &&
5402          "Last node in topologic sort has users!");
5403   assert(DAGSize == allnodes_size() && "Node count mismatch!");
5404   return DAGSize;
5405 }
5406
5407 /// AssignOrdering - Assign an order to the SDNode.
5408 void SelectionDAG::AssignOrdering(const SDNode *SD, unsigned Order) {
5409   assert(SD && "Trying to assign an order to a null node!");
5410   Ordering->add(SD, Order);
5411 }
5412
5413 /// GetOrdering - Get the order for the SDNode.
5414 unsigned SelectionDAG::GetOrdering(const SDNode *SD) const {
5415   assert(SD && "Trying to get the order of a null node!");
5416   return Ordering->getOrder(SD);
5417 }
5418
5419 /// AddDbgValue - Add a dbg_value SDNode. If SD is non-null that means the
5420 /// value is produced by SD.
5421 void SelectionDAG::AddDbgValue(SDDbgValue *DB, SDNode *SD, bool isParameter) {
5422   DbgInfo->add(DB, SD, isParameter);
5423   if (SD)
5424     SD->setHasDebugValue(true);
5425 }
5426
5427 //===----------------------------------------------------------------------===//
5428 //                              SDNode Class
5429 //===----------------------------------------------------------------------===//
5430
5431 HandleSDNode::~HandleSDNode() {
5432   DropOperands();
5433 }
5434
5435 GlobalAddressSDNode::GlobalAddressSDNode(unsigned Opc, DebugLoc DL,
5436                                          const GlobalValue *GA,
5437                                          EVT VT, int64_t o, unsigned char TF)
5438   : SDNode(Opc, DL, getSDVTList(VT)), Offset(o), TargetFlags(TF) {
5439   TheGlobal = GA;
5440 }
5441
5442 MemSDNode::MemSDNode(unsigned Opc, DebugLoc dl, SDVTList VTs, EVT memvt,
5443                      MachineMemOperand *mmo)
5444  : SDNode(Opc, dl, VTs), MemoryVT(memvt), MMO(mmo) {
5445   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, MMO->isVolatile(),
5446                                       MMO->isNonTemporal());
5447   assert(isVolatile() == MMO->isVolatile() && "Volatile encoding error!");
5448   assert(isNonTemporal() == MMO->isNonTemporal() &&
5449          "Non-temporal encoding error!");
5450   assert(memvt.getStoreSize() == MMO->getSize() && "Size mismatch!");
5451 }
5452
5453 MemSDNode::MemSDNode(unsigned Opc, DebugLoc dl, SDVTList VTs,
5454                      const SDValue *Ops, unsigned NumOps, EVT memvt,
5455                      MachineMemOperand *mmo)
5456    : SDNode(Opc, dl, VTs, Ops, NumOps),
5457      MemoryVT(memvt), MMO(mmo) {
5458   SubclassData = encodeMemSDNodeFlags(0, ISD::UNINDEXED, MMO->isVolatile(),
5459                                       MMO->isNonTemporal());
5460   assert(isVolatile() == MMO->isVolatile() && "Volatile encoding error!");
5461   assert(memvt.getStoreSize() == MMO->getSize() && "Size mismatch!");
5462 }
5463
5464 /// Profile - Gather unique data for the node.
5465 ///
5466 void SDNode::Profile(FoldingSetNodeID &ID) const {
5467   AddNodeIDNode(ID, this);
5468 }
5469
5470 namespace {
5471   struct EVTArray {
5472     std::vector<EVT> VTs;
5473
5474     EVTArray() {
5475       VTs.reserve(MVT::LAST_VALUETYPE);
5476       for (unsigned i = 0; i < MVT::LAST_VALUETYPE; ++i)
5477         VTs.push_back(MVT((MVT::SimpleValueType)i));
5478     }
5479   };
5480 }
5481
5482 static ManagedStatic<std::set<EVT, EVT::compareRawBits> > EVTs;
5483 static ManagedStatic<EVTArray> SimpleVTArray;
5484 static ManagedStatic<sys::SmartMutex<true> > VTMutex;
5485
5486 /// getValueTypeList - Return a pointer to the specified value type.
5487 ///
5488 const EVT *SDNode::getValueTypeList(EVT VT) {
5489   if (VT.isExtended()) {
5490     sys::SmartScopedLock<true> Lock(*VTMutex);
5491     return &(*EVTs->insert(VT).first);
5492   } else {
5493     assert(VT.getSimpleVT() < MVT::LAST_VALUETYPE &&
5494            "Value type out of range!");
5495     return &SimpleVTArray->VTs[VT.getSimpleVT().SimpleTy];
5496   }
5497 }
5498
5499 /// hasNUsesOfValue - Return true if there are exactly NUSES uses of the
5500 /// indicated value.  This method ignores uses of other values defined by this
5501 /// operation.
5502 bool SDNode::hasNUsesOfValue(unsigned NUses, unsigned Value) const {
5503   assert(Value < getNumValues() && "Bad value!");
5504
5505   // TODO: Only iterate over uses of a given value of the node
5506   for (SDNode::use_iterator UI = use_begin(), E = use_end(); UI != E; ++UI) {
5507     if (UI.getUse().getResNo() == Value) {
5508       if (NUses == 0)
5509         return false;
5510       --NUses;
5511     }
5512   }
5513
5514   // Found exactly the right number of uses?
5515   return NUses == 0;
5516 }
5517
5518
5519 /// hasAnyUseOfValue - Return true if there are any use of the indicated
5520 /// value. This method ignores uses of other values defined by this operation.
5521 bool SDNode::hasAnyUseOfValue(unsigned Value) const {
5522   assert(Value < getNumValues() && "Bad value!");
5523
5524   for (SDNode::use_iterator UI = use_begin(), E = use_end(); UI != E; ++UI)
5525     if (UI.getUse().getResNo() == Value)
5526       return true;
5527
5528   return false;
5529 }
5530
5531
5532 /// isOnlyUserOf - Return true if this node is the only use of N.
5533 ///
5534 bool SDNode::isOnlyUserOf(SDNode *N) const {
5535   bool Seen = false;
5536   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
5537     SDNode *User = *I;
5538     if (User == this)
5539       Seen = true;
5540     else
5541       return false;
5542   }
5543
5544   return Seen;
5545 }
5546
5547 /// isOperand - Return true if this node is an operand of N.
5548 ///
5549 bool SDValue::isOperandOf(SDNode *N) const {
5550   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
5551     if (*this == N->getOperand(i))
5552       return true;
5553   return false;
5554 }
5555
5556 bool SDNode::isOperandOf(SDNode *N) const {
5557   for (unsigned i = 0, e = N->NumOperands; i != e; ++i)
5558     if (this == N->OperandList[i].getNode())
5559       return true;
5560   return false;
5561 }
5562
5563 /// reachesChainWithoutSideEffects - Return true if this operand (which must
5564 /// be a chain) reaches the specified operand without crossing any
5565 /// side-effecting instructions on any chain path.  In practice, this looks
5566 /// through token factors and non-volatile loads.  In order to remain efficient,
5567 /// this only looks a couple of nodes in, it does not do an exhaustive search.
5568 bool SDValue::reachesChainWithoutSideEffects(SDValue Dest,
5569                                                unsigned Depth) const {
5570   if (*this == Dest) return true;
5571
5572   // Don't search too deeply, we just want to be able to see through
5573   // TokenFactor's etc.
5574   if (Depth == 0) return false;
5575
5576   // If this is a token factor, all inputs to the TF happen in parallel.  If any
5577   // of the operands of the TF does not reach dest, then we cannot do the xform.
5578   if (getOpcode() == ISD::TokenFactor) {
5579     for (unsigned i = 0, e = getNumOperands(); i != e; ++i)
5580       if (!getOperand(i).reachesChainWithoutSideEffects(Dest, Depth-1))
5581         return false;
5582     return true;
5583   }
5584
5585   // Loads don't have side effects, look through them.
5586   if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(*this)) {
5587     if (!Ld->isVolatile())
5588       return Ld->getChain().reachesChainWithoutSideEffects(Dest, Depth-1);
5589   }
5590   return false;
5591 }
5592
5593 /// isPredecessorOf - Return true if this node is a predecessor of N. This node
5594 /// is either an operand of N or it can be reached by traversing up the operands.
5595 /// NOTE: this is an expensive method. Use it carefully.
5596 bool SDNode::isPredecessorOf(SDNode *N) const {
5597   SmallPtrSet<SDNode *, 32> Visited;
5598   SmallVector<SDNode *, 16> Worklist;
5599   Worklist.push_back(N);
5600
5601   do {
5602     N = Worklist.pop_back_val();
5603     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
5604       SDNode *Op = N->getOperand(i).getNode();
5605       if (Op == this)
5606         return true;
5607       if (Visited.insert(Op))
5608         Worklist.push_back(Op);
5609     }
5610   } while (!Worklist.empty());
5611
5612   return false;
5613 }
5614
5615 uint64_t SDNode::getConstantOperandVal(unsigned Num) const {
5616   assert(Num < NumOperands && "Invalid child # of SDNode!");
5617   return cast<ConstantSDNode>(OperandList[Num])->getZExtValue();
5618 }
5619
5620 std::string SDNode::getOperationName(const SelectionDAG *G) const {
5621   switch (getOpcode()) {
5622   default:
5623     if (getOpcode() < ISD::BUILTIN_OP_END)
5624       return "<<Unknown DAG Node>>";
5625     if (isMachineOpcode()) {
5626       if (G)
5627         if (const TargetInstrInfo *TII = G->getTarget().getInstrInfo())
5628           if (getMachineOpcode() < TII->getNumOpcodes())
5629             return TII->get(getMachineOpcode()).getName();
5630       return "<<Unknown Machine Node #" + utostr(getOpcode()) + ">>";
5631     }
5632     if (G) {
5633       const TargetLowering &TLI = G->getTargetLoweringInfo();
5634       const char *Name = TLI.getTargetNodeName(getOpcode());
5635       if (Name) return Name;
5636       return "<<Unknown Target Node #" + utostr(getOpcode()) + ">>";
5637     }
5638     return "<<Unknown Node #" + utostr(getOpcode()) + ">>";
5639
5640 #ifndef NDEBUG
5641   case ISD::DELETED_NODE:
5642     return "<<Deleted Node!>>";
5643 #endif
5644   case ISD::PREFETCH:      return "Prefetch";
5645   case ISD::MEMBARRIER:    return "MemBarrier";
5646   case ISD::ATOMIC_CMP_SWAP:    return "AtomicCmpSwap";
5647   case ISD::ATOMIC_SWAP:        return "AtomicSwap";
5648   case ISD::ATOMIC_LOAD_ADD:    return "AtomicLoadAdd";
5649   case ISD::ATOMIC_LOAD_SUB:    return "AtomicLoadSub";
5650   case ISD::ATOMIC_LOAD_AND:    return "AtomicLoadAnd";
5651   case ISD::ATOMIC_LOAD_OR:     return "AtomicLoadOr";
5652   case ISD::ATOMIC_LOAD_XOR:    return "AtomicLoadXor";
5653   case ISD::ATOMIC_LOAD_NAND:   return "AtomicLoadNand";
5654   case ISD::ATOMIC_LOAD_MIN:    return "AtomicLoadMin";
5655   case ISD::ATOMIC_LOAD_MAX:    return "AtomicLoadMax";
5656   case ISD::ATOMIC_LOAD_UMIN:   return "AtomicLoadUMin";
5657   case ISD::ATOMIC_LOAD_UMAX:   return "AtomicLoadUMax";
5658   case ISD::PCMARKER:      return "PCMarker";
5659   case ISD::READCYCLECOUNTER: return "ReadCycleCounter";
5660   case ISD::SRCVALUE:      return "SrcValue";
5661   case ISD::MDNODE_SDNODE: return "MDNode";
5662   case ISD::EntryToken:    return "EntryToken";
5663   case ISD::TokenFactor:   return "TokenFactor";
5664   case ISD::AssertSext:    return "AssertSext";
5665   case ISD::AssertZext:    return "AssertZext";
5666
5667   case ISD::BasicBlock:    return "BasicBlock";
5668   case ISD::VALUETYPE:     return "ValueType";
5669   case ISD::Register:      return "Register";
5670
5671   case ISD::Constant:      return "Constant";
5672   case ISD::ConstantFP:    return "ConstantFP";
5673   case ISD::GlobalAddress: return "GlobalAddress";
5674   case ISD::GlobalTLSAddress: return "GlobalTLSAddress";
5675   case ISD::FrameIndex:    return "FrameIndex";
5676   case ISD::JumpTable:     return "JumpTable";
5677   case ISD::GLOBAL_OFFSET_TABLE: return "GLOBAL_OFFSET_TABLE";
5678   case ISD::RETURNADDR: return "RETURNADDR";
5679   case ISD::FRAMEADDR: return "FRAMEADDR";
5680   case ISD::FRAME_TO_ARGS_OFFSET: return "FRAME_TO_ARGS_OFFSET";
5681   case ISD::EXCEPTIONADDR: return "EXCEPTIONADDR";
5682   case ISD::LSDAADDR: return "LSDAADDR";
5683   case ISD::EHSELECTION: return "EHSELECTION";
5684   case ISD::EH_RETURN: return "EH_RETURN";
5685   case ISD::EH_SJLJ_SETJMP: return "EH_SJLJ_SETJMP";
5686   case ISD::EH_SJLJ_LONGJMP: return "EH_SJLJ_LONGJMP";
5687   case ISD::EH_SJLJ_DISPATCHSETUP: return "EH_SJLJ_DISPATCHSETUP";
5688   case ISD::ConstantPool:  return "ConstantPool";
5689   case ISD::ExternalSymbol: return "ExternalSymbol";
5690   case ISD::BlockAddress:  return "BlockAddress";
5691   case ISD::INTRINSIC_WO_CHAIN:
5692   case ISD::INTRINSIC_VOID:
5693   case ISD::INTRINSIC_W_CHAIN: {
5694     unsigned OpNo = getOpcode() == ISD::INTRINSIC_WO_CHAIN ? 0 : 1;
5695     unsigned IID = cast<ConstantSDNode>(getOperand(OpNo))->getZExtValue();
5696     if (IID < Intrinsic::num_intrinsics)
5697       return Intrinsic::getName((Intrinsic::ID)IID);
5698     else if (const TargetIntrinsicInfo *TII = G->getTarget().getIntrinsicInfo())
5699       return TII->getName(IID);
5700     llvm_unreachable("Invalid intrinsic ID");
5701   }
5702
5703   case ISD::BUILD_VECTOR:   return "BUILD_VECTOR";
5704   case ISD::TargetConstant: return "TargetConstant";
5705   case ISD::TargetConstantFP:return "TargetConstantFP";
5706   case ISD::TargetGlobalAddress: return "TargetGlobalAddress";
5707   case ISD::TargetGlobalTLSAddress: return "TargetGlobalTLSAddress";
5708   case ISD::TargetFrameIndex: return "TargetFrameIndex";
5709   case ISD::TargetJumpTable:  return "TargetJumpTable";
5710   case ISD::TargetConstantPool:  return "TargetConstantPool";
5711   case ISD::TargetExternalSymbol: return "TargetExternalSymbol";
5712   case ISD::TargetBlockAddress: return "TargetBlockAddress";
5713
5714   case ISD::CopyToReg:     return "CopyToReg";
5715   case ISD::CopyFromReg:   return "CopyFromReg";
5716   case ISD::UNDEF:         return "undef";
5717   case ISD::MERGE_VALUES:  return "merge_values";
5718   case ISD::INLINEASM:     return "inlineasm";
5719   case ISD::EH_LABEL:      return "eh_label";
5720   case ISD::HANDLENODE:    return "handlenode";
5721
5722   // Unary operators
5723   case ISD::FABS:   return "fabs";
5724   case ISD::FNEG:   return "fneg";
5725   case ISD::FSQRT:  return "fsqrt";
5726   case ISD::FSIN:   return "fsin";
5727   case ISD::FCOS:   return "fcos";
5728   case ISD::FTRUNC: return "ftrunc";
5729   case ISD::FFLOOR: return "ffloor";
5730   case ISD::FCEIL:  return "fceil";
5731   case ISD::FRINT:  return "frint";
5732   case ISD::FNEARBYINT: return "fnearbyint";
5733   case ISD::FEXP:   return "fexp";
5734   case ISD::FEXP2:  return "fexp2";
5735   case ISD::FLOG:   return "flog";
5736   case ISD::FLOG2:  return "flog2";
5737   case ISD::FLOG10: return "flog10";
5738
5739   // Binary operators
5740   case ISD::ADD:    return "add";
5741   case ISD::SUB:    return "sub";
5742   case ISD::MUL:    return "mul";
5743   case ISD::MULHU:  return "mulhu";
5744   case ISD::MULHS:  return "mulhs";
5745   case ISD::SDIV:   return "sdiv";
5746   case ISD::UDIV:   return "udiv";
5747   case ISD::SREM:   return "srem";
5748   case ISD::UREM:   return "urem";
5749   case ISD::SMUL_LOHI:  return "smul_lohi";
5750   case ISD::UMUL_LOHI:  return "umul_lohi";
5751   case ISD::SDIVREM:    return "sdivrem";
5752   case ISD::UDIVREM:    return "udivrem";
5753   case ISD::AND:    return "and";
5754   case ISD::OR:     return "or";
5755   case ISD::XOR:    return "xor";
5756   case ISD::SHL:    return "shl";
5757   case ISD::SRA:    return "sra";
5758   case ISD::SRL:    return "srl";
5759   case ISD::ROTL:   return "rotl";
5760   case ISD::ROTR:   return "rotr";
5761   case ISD::FADD:   return "fadd";
5762   case ISD::FSUB:   return "fsub";
5763   case ISD::FMUL:   return "fmul";
5764   case ISD::FDIV:   return "fdiv";
5765   case ISD::FREM:   return "frem";
5766   case ISD::FCOPYSIGN: return "fcopysign";
5767   case ISD::FGETSIGN:  return "fgetsign";
5768   case ISD::FPOW:   return "fpow";
5769
5770   case ISD::FPOWI:  return "fpowi";
5771   case ISD::SETCC:       return "setcc";
5772   case ISD::VSETCC:      return "vsetcc";
5773   case ISD::SELECT:      return "select";
5774   case ISD::SELECT_CC:   return "select_cc";
5775   case ISD::INSERT_VECTOR_ELT:   return "insert_vector_elt";
5776   case ISD::EXTRACT_VECTOR_ELT:  return "extract_vector_elt";
5777   case ISD::CONCAT_VECTORS:      return "concat_vectors";
5778   case ISD::EXTRACT_SUBVECTOR:   return "extract_subvector";
5779   case ISD::SCALAR_TO_VECTOR:    return "scalar_to_vector";
5780   case ISD::VECTOR_SHUFFLE:      return "vector_shuffle";
5781   case ISD::CARRY_FALSE:         return "carry_false";
5782   case ISD::ADDC:        return "addc";
5783   case ISD::ADDE:        return "adde";
5784   case ISD::SADDO:       return "saddo";
5785   case ISD::UADDO:       return "uaddo";
5786   case ISD::SSUBO:       return "ssubo";
5787   case ISD::USUBO:       return "usubo";
5788   case ISD::SMULO:       return "smulo";
5789   case ISD::UMULO:       return "umulo";
5790   case ISD::SUBC:        return "subc";
5791   case ISD::SUBE:        return "sube";
5792   case ISD::SHL_PARTS:   return "shl_parts";
5793   case ISD::SRA_PARTS:   return "sra_parts";
5794   case ISD::SRL_PARTS:   return "srl_parts";
5795
5796   // Conversion operators.
5797   case ISD::SIGN_EXTEND: return "sign_extend";
5798   case ISD::ZERO_EXTEND: return "zero_extend";
5799   case ISD::ANY_EXTEND:  return "any_extend";
5800   case ISD::SIGN_EXTEND_INREG: return "sign_extend_inreg";
5801   case ISD::TRUNCATE:    return "truncate";
5802   case ISD::FP_ROUND:    return "fp_round";
5803   case ISD::FLT_ROUNDS_: return "flt_rounds";
5804   case ISD::FP_ROUND_INREG: return "fp_round_inreg";
5805   case ISD::FP_EXTEND:   return "fp_extend";
5806
5807   case ISD::SINT_TO_FP:  return "sint_to_fp";
5808   case ISD::UINT_TO_FP:  return "uint_to_fp";
5809   case ISD::FP_TO_SINT:  return "fp_to_sint";
5810   case ISD::FP_TO_UINT:  return "fp_to_uint";
5811   case ISD::BITCAST:     return "bit_convert";
5812   case ISD::FP16_TO_FP32: return "fp16_to_fp32";
5813   case ISD::FP32_TO_FP16: return "fp32_to_fp16";
5814
5815   case ISD::CONVERT_RNDSAT: {
5816     switch (cast<CvtRndSatSDNode>(this)->getCvtCode()) {
5817     default: llvm_unreachable("Unknown cvt code!");
5818     case ISD::CVT_FF:  return "cvt_ff";
5819     case ISD::CVT_FS:  return "cvt_fs";
5820     case ISD::CVT_FU:  return "cvt_fu";
5821     case ISD::CVT_SF:  return "cvt_sf";
5822     case ISD::CVT_UF:  return "cvt_uf";
5823     case ISD::CVT_SS:  return "cvt_ss";
5824     case ISD::CVT_SU:  return "cvt_su";
5825     case ISD::CVT_US:  return "cvt_us";
5826     case ISD::CVT_UU:  return "cvt_uu";
5827     }
5828   }
5829
5830     // Control flow instructions
5831   case ISD::BR:      return "br";
5832   case ISD::BRIND:   return "brind";
5833   case ISD::BR_JT:   return "br_jt";
5834   case ISD::BRCOND:  return "brcond";
5835   case ISD::BR_CC:   return "br_cc";
5836   case ISD::CALLSEQ_START:  return "callseq_start";
5837   case ISD::CALLSEQ_END:    return "callseq_end";
5838
5839     // Other operators
5840   case ISD::LOAD:               return "load";
5841   case ISD::STORE:              return "store";
5842   case ISD::VAARG:              return "vaarg";
5843   case ISD::VACOPY:             return "vacopy";
5844   case ISD::VAEND:              return "vaend";
5845   case ISD::VASTART:            return "vastart";
5846   case ISD::DYNAMIC_STACKALLOC: return "dynamic_stackalloc";
5847   case ISD::EXTRACT_ELEMENT:    return "extract_element";
5848   case ISD::BUILD_PAIR:         return "build_pair";
5849   case ISD::STACKSAVE:          return "stacksave";
5850   case ISD::STACKRESTORE:       return "stackrestore";
5851   case ISD::TRAP:               return "trap";
5852
5853   // Bit manipulation
5854   case ISD::BSWAP:   return "bswap";
5855   case ISD::CTPOP:   return "ctpop";
5856   case ISD::CTTZ:    return "cttz";
5857   case ISD::CTLZ:    return "ctlz";
5858
5859   // Trampolines
5860   case ISD::TRAMPOLINE: return "trampoline";
5861
5862   case ISD::CONDCODE:
5863     switch (cast<CondCodeSDNode>(this)->get()) {
5864     default: llvm_unreachable("Unknown setcc condition!");
5865     case ISD::SETOEQ:  return "setoeq";
5866     case ISD::SETOGT:  return "setogt";
5867     case ISD::SETOGE:  return "setoge";
5868     case ISD::SETOLT:  return "setolt";
5869     case ISD::SETOLE:  return "setole";
5870     case ISD::SETONE:  return "setone";
5871
5872     case ISD::SETO:    return "seto";
5873     case ISD::SETUO:   return "setuo";
5874     case ISD::SETUEQ:  return "setue";
5875     case ISD::SETUGT:  return "setugt";
5876     case ISD::SETUGE:  return "setuge";
5877     case ISD::SETULT:  return "setult";
5878     case ISD::SETULE:  return "setule";
5879     case ISD::SETUNE:  return "setune";
5880
5881     case ISD::SETEQ:   return "seteq";
5882     case ISD::SETGT:   return "setgt";
5883     case ISD::SETGE:   return "setge";
5884     case ISD::SETLT:   return "setlt";
5885     case ISD::SETLE:   return "setle";
5886     case ISD::SETNE:   return "setne";
5887     }
5888   }
5889 }
5890
5891 const char *SDNode::getIndexedModeName(ISD::MemIndexedMode AM) {
5892   switch (AM) {
5893   default:
5894     return "";
5895   case ISD::PRE_INC:
5896     return "<pre-inc>";
5897   case ISD::PRE_DEC:
5898     return "<pre-dec>";
5899   case ISD::POST_INC:
5900     return "<post-inc>";
5901   case ISD::POST_DEC:
5902     return "<post-dec>";
5903   }
5904 }
5905
5906 std::string ISD::ArgFlagsTy::getArgFlagsString() {
5907   std::string S = "< ";
5908
5909   if (isZExt())
5910     S += "zext ";
5911   if (isSExt())
5912     S += "sext ";
5913   if (isInReg())
5914     S += "inreg ";
5915   if (isSRet())
5916     S += "sret ";
5917   if (isByVal())
5918     S += "byval ";
5919   if (isNest())
5920     S += "nest ";
5921   if (getByValAlign())
5922     S += "byval-align:" + utostr(getByValAlign()) + " ";
5923   if (getOrigAlign())
5924     S += "orig-align:" + utostr(getOrigAlign()) + " ";
5925   if (getByValSize())
5926     S += "byval-size:" + utostr(getByValSize()) + " ";
5927   return S + ">";
5928 }
5929
5930 void SDNode::dump() const { dump(0); }
5931 void SDNode::dump(const SelectionDAG *G) const {
5932   print(dbgs(), G);
5933   dbgs() << '\n';
5934 }
5935
5936 void SDNode::print_types(raw_ostream &OS, const SelectionDAG *G) const {
5937   OS << (void*)this << ": ";
5938
5939   for (unsigned i = 0, e = getNumValues(); i != e; ++i) {
5940     if (i) OS << ",";
5941     if (getValueType(i) == MVT::Other)
5942       OS << "ch";
5943     else
5944       OS << getValueType(i).getEVTString();
5945   }
5946   OS << " = " << getOperationName(G);
5947 }
5948
5949 void SDNode::print_details(raw_ostream &OS, const SelectionDAG *G) const {
5950   if (const MachineSDNode *MN = dyn_cast<MachineSDNode>(this)) {
5951     if (!MN->memoperands_empty()) {
5952       OS << "<";
5953       OS << "Mem:";
5954       for (MachineSDNode::mmo_iterator i = MN->memoperands_begin(),
5955            e = MN->memoperands_end(); i != e; ++i) {
5956         OS << **i;
5957         if (llvm::next(i) != e)
5958           OS << " ";
5959       }
5960       OS << ">";
5961     }
5962   } else if (const ShuffleVectorSDNode *SVN =
5963                dyn_cast<ShuffleVectorSDNode>(this)) {
5964     OS << "<";
5965     for (unsigned i = 0, e = ValueList[0].getVectorNumElements(); i != e; ++i) {
5966       int Idx = SVN->getMaskElt(i);
5967       if (i) OS << ",";
5968       if (Idx < 0)
5969         OS << "u";
5970       else
5971         OS << Idx;
5972     }
5973     OS << ">";
5974   } else if (const ConstantSDNode *CSDN = dyn_cast<ConstantSDNode>(this)) {
5975     OS << '<' << CSDN->getAPIntValue() << '>';
5976   } else if (const ConstantFPSDNode *CSDN = dyn_cast<ConstantFPSDNode>(this)) {
5977     if (&CSDN->getValueAPF().getSemantics()==&APFloat::IEEEsingle)
5978       OS << '<' << CSDN->getValueAPF().convertToFloat() << '>';
5979     else if (&CSDN->getValueAPF().getSemantics()==&APFloat::IEEEdouble)
5980       OS << '<' << CSDN->getValueAPF().convertToDouble() << '>';
5981     else {
5982       OS << "<APFloat(";
5983       CSDN->getValueAPF().bitcastToAPInt().dump();
5984       OS << ")>";
5985     }
5986   } else if (const GlobalAddressSDNode *GADN =
5987              dyn_cast<GlobalAddressSDNode>(this)) {
5988     int64_t offset = GADN->getOffset();
5989     OS << '<';
5990     WriteAsOperand(OS, GADN->getGlobal());
5991     OS << '>';
5992     if (offset > 0)
5993       OS << " + " << offset;
5994     else
5995       OS << " " << offset;
5996     if (unsigned int TF = GADN->getTargetFlags())
5997       OS << " [TF=" << TF << ']';
5998   } else if (const FrameIndexSDNode *FIDN = dyn_cast<FrameIndexSDNode>(this)) {
5999     OS << "<" << FIDN->getIndex() << ">";
6000   } else if (const JumpTableSDNode *JTDN = dyn_cast<JumpTableSDNode>(this)) {
6001     OS << "<" << JTDN->getIndex() << ">";
6002     if (unsigned int TF = JTDN->getTargetFlags())
6003       OS << " [TF=" << TF << ']';
6004   } else if (const ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(this)){
6005     int offset = CP->getOffset();
6006     if (CP->isMachineConstantPoolEntry())
6007       OS << "<" << *CP->getMachineCPVal() << ">";
6008     else
6009       OS << "<" << *CP->getConstVal() << ">";
6010     if (offset > 0)
6011       OS << " + " << offset;
6012     else
6013       OS << " " << offset;
6014     if (unsigned int TF = CP->getTargetFlags())
6015       OS << " [TF=" << TF << ']';
6016   } else if (const BasicBlockSDNode *BBDN = dyn_cast<BasicBlockSDNode>(this)) {
6017     OS << "<";
6018     const Value *LBB = (const Value*)BBDN->getBasicBlock()->getBasicBlock();
6019     if (LBB)
6020       OS << LBB->getName() << " ";
6021     OS << (const void*)BBDN->getBasicBlock() << ">";
6022   } else if (const RegisterSDNode *R = dyn_cast<RegisterSDNode>(this)) {
6023     OS << ' ' << PrintReg(R->getReg(), G ? G->getTarget().getRegisterInfo() :0);
6024   } else if (const ExternalSymbolSDNode *ES =
6025              dyn_cast<ExternalSymbolSDNode>(this)) {
6026     OS << "'" << ES->getSymbol() << "'";
6027     if (unsigned int TF = ES->getTargetFlags())
6028       OS << " [TF=" << TF << ']';
6029   } else if (const SrcValueSDNode *M = dyn_cast<SrcValueSDNode>(this)) {
6030     if (M->getValue())
6031       OS << "<" << M->getValue() << ">";
6032     else
6033       OS << "<null>";
6034   } else if (const MDNodeSDNode *MD = dyn_cast<MDNodeSDNode>(this)) {
6035     if (MD->getMD())
6036       OS << "<" << MD->getMD() << ">";
6037     else
6038       OS << "<null>";
6039   } else if (const VTSDNode *N = dyn_cast<VTSDNode>(this)) {
6040     OS << ":" << N->getVT().getEVTString();
6041   }
6042   else if (const LoadSDNode *LD = dyn_cast<LoadSDNode>(this)) {
6043     OS << "<" << *LD->getMemOperand();
6044
6045     bool doExt = true;
6046     switch (LD->getExtensionType()) {
6047     default: doExt = false; break;
6048     case ISD::EXTLOAD: OS << ", anyext"; break;
6049     case ISD::SEXTLOAD: OS << ", sext"; break;
6050     case ISD::ZEXTLOAD: OS << ", zext"; break;
6051     }
6052     if (doExt)
6053       OS << " from " << LD->getMemoryVT().getEVTString();
6054
6055     const char *AM = getIndexedModeName(LD->getAddressingMode());
6056     if (*AM)
6057       OS << ", " << AM;
6058
6059     OS << ">";
6060   } else if (const StoreSDNode *ST = dyn_cast<StoreSDNode>(this)) {
6061     OS << "<" << *ST->getMemOperand();
6062
6063     if (ST->isTruncatingStore())
6064       OS << ", trunc to " << ST->getMemoryVT().getEVTString();
6065
6066     const char *AM = getIndexedModeName(ST->getAddressingMode());
6067     if (*AM)
6068       OS << ", " << AM;
6069
6070     OS << ">";
6071   } else if (const MemSDNode* M = dyn_cast<MemSDNode>(this)) {
6072     OS << "<" << *M->getMemOperand() << ">";
6073   } else if (const BlockAddressSDNode *BA =
6074                dyn_cast<BlockAddressSDNode>(this)) {
6075     OS << "<";
6076     WriteAsOperand(OS, BA->getBlockAddress()->getFunction(), false);
6077     OS << ", ";
6078     WriteAsOperand(OS, BA->getBlockAddress()->getBasicBlock(), false);
6079     OS << ">";
6080     if (unsigned int TF = BA->getTargetFlags())
6081       OS << " [TF=" << TF << ']';
6082   }
6083
6084   if (G)
6085     if (unsigned Order = G->GetOrdering(this))
6086       OS << " [ORD=" << Order << ']';
6087
6088   if (getNodeId() != -1)
6089     OS << " [ID=" << getNodeId() << ']';
6090
6091   DebugLoc dl = getDebugLoc();
6092   if (G && !dl.isUnknown()) {
6093     DIScope
6094       Scope(dl.getScope(G->getMachineFunction().getFunction()->getContext()));
6095     OS << " dbg:";
6096     // Omit the directory, since it's usually long and uninteresting.
6097     if (Scope.Verify())
6098       OS << Scope.getFilename();
6099     else
6100       OS << "<unknown>";
6101     OS << ':' << dl.getLine();
6102     if (dl.getCol() != 0)
6103       OS << ':' << dl.getCol();
6104   }
6105 }
6106
6107 void SDNode::print(raw_ostream &OS, const SelectionDAG *G) const {
6108   print_types(OS, G);
6109   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
6110     if (i) OS << ", "; else OS << " ";
6111     OS << (void*)getOperand(i).getNode();
6112     if (unsigned RN = getOperand(i).getResNo())
6113       OS << ":" << RN;
6114   }
6115   print_details(OS, G);
6116 }
6117
6118 static void printrWithDepthHelper(raw_ostream &OS, const SDNode *N,
6119                                   const SelectionDAG *G, unsigned depth,
6120                                   unsigned indent)
6121 {
6122   if (depth == 0)
6123     return;
6124
6125   OS.indent(indent);
6126
6127   N->print(OS, G);
6128
6129   if (depth < 1)
6130     return;
6131
6132   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
6133     OS << '\n';
6134     printrWithDepthHelper(OS, N->getOperand(i).getNode(), G, depth-1, indent+2);
6135   }
6136 }
6137
6138 void SDNode::printrWithDepth(raw_ostream &OS, const SelectionDAG *G,
6139                             unsigned depth) const {
6140   printrWithDepthHelper(OS, this, G, depth, 0);
6141 }
6142
6143 void SDNode::printrFull(raw_ostream &OS, const SelectionDAG *G) const {
6144   // Don't print impossibly deep things.
6145   printrWithDepth(OS, G, 100);
6146 }
6147
6148 void SDNode::dumprWithDepth(const SelectionDAG *G, unsigned depth) const {
6149   printrWithDepth(dbgs(), G, depth);
6150 }
6151
6152 void SDNode::dumprFull(const SelectionDAG *G) const {
6153   // Don't print impossibly deep things.
6154   dumprWithDepth(G, 100);
6155 }
6156
6157 static void DumpNodes(const SDNode *N, unsigned indent, const SelectionDAG *G) {
6158   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
6159     if (N->getOperand(i).getNode()->hasOneUse())
6160       DumpNodes(N->getOperand(i).getNode(), indent+2, G);
6161     else
6162       dbgs() << "\n" << std::string(indent+2, ' ')
6163            << (void*)N->getOperand(i).getNode() << ": <multiple use>";
6164
6165
6166   dbgs() << "\n";
6167   dbgs().indent(indent);
6168   N->dump(G);
6169 }
6170
6171 SDValue SelectionDAG::UnrollVectorOp(SDNode *N, unsigned ResNE) {
6172   assert(N->getNumValues() == 1 &&
6173          "Can't unroll a vector with multiple results!");
6174
6175   EVT VT = N->getValueType(0);
6176   unsigned NE = VT.getVectorNumElements();
6177   EVT EltVT = VT.getVectorElementType();
6178   DebugLoc dl = N->getDebugLoc();
6179
6180   SmallVector<SDValue, 8> Scalars;
6181   SmallVector<SDValue, 4> Operands(N->getNumOperands());
6182
6183   // If ResNE is 0, fully unroll the vector op.
6184   if (ResNE == 0)
6185     ResNE = NE;
6186   else if (NE > ResNE)
6187     NE = ResNE;
6188
6189   unsigned i;
6190   for (i= 0; i != NE; ++i) {
6191     for (unsigned j = 0, e = N->getNumOperands(); j != e; ++j) {
6192       SDValue Operand = N->getOperand(j);
6193       EVT OperandVT = Operand.getValueType();
6194       if (OperandVT.isVector()) {
6195         // A vector operand; extract a single element.
6196         EVT OperandEltVT = OperandVT.getVectorElementType();
6197         Operands[j] = getNode(ISD::EXTRACT_VECTOR_ELT, dl,
6198                               OperandEltVT,
6199                               Operand,
6200                               getConstant(i, MVT::i32));
6201       } else {
6202         // A scalar operand; just use it as is.
6203         Operands[j] = Operand;
6204       }
6205     }
6206
6207     switch (N->getOpcode()) {
6208     default:
6209       Scalars.push_back(getNode(N->getOpcode(), dl, EltVT,
6210                                 &Operands[0], Operands.size()));
6211       break;
6212     case ISD::SHL:
6213     case ISD::SRA:
6214     case ISD::SRL:
6215     case ISD::ROTL:
6216     case ISD::ROTR:
6217       Scalars.push_back(getNode(N->getOpcode(), dl, EltVT, Operands[0],
6218                                 getShiftAmountOperand(Operands[1])));
6219       break;
6220     case ISD::SIGN_EXTEND_INREG:
6221     case ISD::FP_ROUND_INREG: {
6222       EVT ExtVT = cast<VTSDNode>(Operands[1])->getVT().getVectorElementType();
6223       Scalars.push_back(getNode(N->getOpcode(), dl, EltVT,
6224                                 Operands[0],
6225                                 getValueType(ExtVT)));
6226     }
6227     }
6228   }
6229
6230   for (; i < ResNE; ++i)
6231     Scalars.push_back(getUNDEF(EltVT));
6232
6233   return getNode(ISD::BUILD_VECTOR, dl,
6234                  EVT::getVectorVT(*getContext(), EltVT, ResNE),
6235                  &Scalars[0], Scalars.size());
6236 }
6237
6238
6239 /// isConsecutiveLoad - Return true if LD is loading 'Bytes' bytes from a
6240 /// location that is 'Dist' units away from the location that the 'Base' load
6241 /// is loading from.
6242 bool SelectionDAG::isConsecutiveLoad(LoadSDNode *LD, LoadSDNode *Base,
6243                                      unsigned Bytes, int Dist) const {
6244   if (LD->getChain() != Base->getChain())
6245     return false;
6246   EVT VT = LD->getValueType(0);
6247   if (VT.getSizeInBits() / 8 != Bytes)
6248     return false;
6249
6250   SDValue Loc = LD->getOperand(1);
6251   SDValue BaseLoc = Base->getOperand(1);
6252   if (Loc.getOpcode() == ISD::FrameIndex) {
6253     if (BaseLoc.getOpcode() != ISD::FrameIndex)
6254       return false;
6255     const MachineFrameInfo *MFI = getMachineFunction().getFrameInfo();
6256     int FI  = cast<FrameIndexSDNode>(Loc)->getIndex();
6257     int BFI = cast<FrameIndexSDNode>(BaseLoc)->getIndex();
6258     int FS  = MFI->getObjectSize(FI);
6259     int BFS = MFI->getObjectSize(BFI);
6260     if (FS != BFS || FS != (int)Bytes) return false;
6261     return MFI->getObjectOffset(FI) == (MFI->getObjectOffset(BFI) + Dist*Bytes);
6262   }
6263   if (Loc.getOpcode() == ISD::ADD && Loc.getOperand(0) == BaseLoc) {
6264     ConstantSDNode *V = dyn_cast<ConstantSDNode>(Loc.getOperand(1));
6265     if (V && (V->getSExtValue() == Dist*Bytes))
6266       return true;
6267   }
6268
6269   const GlobalValue *GV1 = NULL;
6270   const GlobalValue *GV2 = NULL;
6271   int64_t Offset1 = 0;
6272   int64_t Offset2 = 0;
6273   bool isGA1 = TLI.isGAPlusOffset(Loc.getNode(), GV1, Offset1);
6274   bool isGA2 = TLI.isGAPlusOffset(BaseLoc.getNode(), GV2, Offset2);
6275   if (isGA1 && isGA2 && GV1 == GV2)
6276     return Offset1 == (Offset2 + Dist*Bytes);
6277   return false;
6278 }
6279
6280
6281 /// InferPtrAlignment - Infer alignment of a load / store address. Return 0 if
6282 /// it cannot be inferred.
6283 unsigned SelectionDAG::InferPtrAlignment(SDValue Ptr) const {
6284   // If this is a GlobalAddress + cst, return the alignment.
6285   const GlobalValue *GV;
6286   int64_t GVOffset = 0;
6287   if (TLI.isGAPlusOffset(Ptr.getNode(), GV, GVOffset)) {
6288     // If GV has specified alignment, then use it. Otherwise, use the preferred
6289     // alignment.
6290     unsigned Align = GV->getAlignment();
6291     if (!Align) {
6292       if (const GlobalVariable *GVar = dyn_cast<GlobalVariable>(GV)) {
6293         if (GVar->hasInitializer()) {
6294           const TargetData *TD = TLI.getTargetData();
6295           Align = TD->getPreferredAlignment(GVar);
6296         }
6297       }
6298     }
6299     return MinAlign(Align, GVOffset);
6300   }
6301
6302   // If this is a direct reference to a stack slot, use information about the
6303   // stack slot's alignment.
6304   int FrameIdx = 1 << 31;
6305   int64_t FrameOffset = 0;
6306   if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(Ptr)) {
6307     FrameIdx = FI->getIndex();
6308   } else if (Ptr.getOpcode() == ISD::ADD &&
6309              isa<ConstantSDNode>(Ptr.getOperand(1)) &&
6310              isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
6311     FrameIdx = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
6312     FrameOffset = Ptr.getConstantOperandVal(1);
6313   }
6314
6315   if (FrameIdx != (1 << 31)) {
6316     // FIXME: Handle FI+CST.
6317     const MachineFrameInfo &MFI = *getMachineFunction().getFrameInfo();
6318     unsigned FIInfoAlign = MinAlign(MFI.getObjectAlignment(FrameIdx),
6319                                     FrameOffset);
6320     return FIInfoAlign;
6321   }
6322
6323   return 0;
6324 }
6325
6326 void SelectionDAG::dump() const {
6327   dbgs() << "SelectionDAG has " << AllNodes.size() << " nodes:";
6328
6329   for (allnodes_const_iterator I = allnodes_begin(), E = allnodes_end();
6330        I != E; ++I) {
6331     const SDNode *N = I;
6332     if (!N->hasOneUse() && N != getRoot().getNode())
6333       DumpNodes(N, 2, this);
6334   }
6335
6336   if (getRoot().getNode()) DumpNodes(getRoot().getNode(), 2, this);
6337
6338   dbgs() << "\n\n";
6339 }
6340
6341 void SDNode::printr(raw_ostream &OS, const SelectionDAG *G) const {
6342   print_types(OS, G);
6343   print_details(OS, G);
6344 }
6345
6346 typedef SmallPtrSet<const SDNode *, 128> VisitedSDNodeSet;
6347 static void DumpNodesr(raw_ostream &OS, const SDNode *N, unsigned indent,
6348                        const SelectionDAG *G, VisitedSDNodeSet &once) {
6349   if (!once.insert(N))          // If we've been here before, return now.
6350     return;
6351
6352   // Dump the current SDNode, but don't end the line yet.
6353   OS << std::string(indent, ' ');
6354   N->printr(OS, G);
6355
6356   // Having printed this SDNode, walk the children:
6357   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
6358     const SDNode *child = N->getOperand(i).getNode();
6359
6360     if (i) OS << ",";
6361     OS << " ";
6362
6363     if (child->getNumOperands() == 0) {
6364       // This child has no grandchildren; print it inline right here.
6365       child->printr(OS, G);
6366       once.insert(child);
6367     } else {         // Just the address. FIXME: also print the child's opcode.
6368       OS << (void*)child;
6369       if (unsigned RN = N->getOperand(i).getResNo())
6370         OS << ":" << RN;
6371     }
6372   }
6373
6374   OS << "\n";
6375
6376   // Dump children that have grandchildren on their own line(s).
6377   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
6378     const SDNode *child = N->getOperand(i).getNode();
6379     DumpNodesr(OS, child, indent+2, G, once);
6380   }
6381 }
6382
6383 void SDNode::dumpr() const {
6384   VisitedSDNodeSet once;
6385   DumpNodesr(dbgs(), this, 0, 0, once);
6386 }
6387
6388 void SDNode::dumpr(const SelectionDAG *G) const {
6389   VisitedSDNodeSet once;
6390   DumpNodesr(dbgs(), this, 0, G, once);
6391 }
6392
6393
6394 // getAddressSpace - Return the address space this GlobalAddress belongs to.
6395 unsigned GlobalAddressSDNode::getAddressSpace() const {
6396   return getGlobal()->getType()->getAddressSpace();
6397 }
6398
6399
6400 const Type *ConstantPoolSDNode::getType() const {
6401   if (isMachineConstantPoolEntry())
6402     return Val.MachineCPVal->getType();
6403   return Val.ConstVal->getType();
6404 }
6405
6406 bool BuildVectorSDNode::isConstantSplat(APInt &SplatValue,
6407                                         APInt &SplatUndef,
6408                                         unsigned &SplatBitSize,
6409                                         bool &HasAnyUndefs,
6410                                         unsigned MinSplatBits,
6411                                         bool isBigEndian) {
6412   EVT VT = getValueType(0);
6413   assert(VT.isVector() && "Expected a vector type");
6414   unsigned sz = VT.getSizeInBits();
6415   if (MinSplatBits > sz)
6416     return false;
6417
6418   SplatValue = APInt(sz, 0);
6419   SplatUndef = APInt(sz, 0);
6420
6421   // Get the bits.  Bits with undefined values (when the corresponding element
6422   // of the vector is an ISD::UNDEF value) are set in SplatUndef and cleared
6423   // in SplatValue.  If any of the values are not constant, give up and return
6424   // false.
6425   unsigned int nOps = getNumOperands();
6426   assert(nOps > 0 && "isConstantSplat has 0-size build vector");
6427   unsigned EltBitSize = VT.getVectorElementType().getSizeInBits();
6428
6429   for (unsigned j = 0; j < nOps; ++j) {
6430     unsigned i = isBigEndian ? nOps-1-j : j;
6431     SDValue OpVal = getOperand(i);
6432     unsigned BitPos = j * EltBitSize;
6433
6434     if (OpVal.getOpcode() == ISD::UNDEF)
6435       SplatUndef |= APInt::getBitsSet(sz, BitPos, BitPos + EltBitSize);
6436     else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal))
6437       SplatValue |= CN->getAPIntValue().zextOrTrunc(EltBitSize).
6438                     zextOrTrunc(sz) << BitPos;
6439     else if (ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(OpVal))
6440       SplatValue |= CN->getValueAPF().bitcastToAPInt().zextOrTrunc(sz) <<BitPos;
6441      else
6442       return false;
6443   }
6444
6445   // The build_vector is all constants or undefs.  Find the smallest element
6446   // size that splats the vector.
6447
6448   HasAnyUndefs = (SplatUndef != 0);
6449   while (sz > 8) {
6450
6451     unsigned HalfSize = sz / 2;
6452     APInt HighValue = SplatValue.lshr(HalfSize).trunc(HalfSize);
6453     APInt LowValue = SplatValue.trunc(HalfSize);
6454     APInt HighUndef = SplatUndef.lshr(HalfSize).trunc(HalfSize);
6455     APInt LowUndef = SplatUndef.trunc(HalfSize);
6456
6457     // If the two halves do not match (ignoring undef bits), stop here.
6458     if ((HighValue & ~LowUndef) != (LowValue & ~HighUndef) ||
6459         MinSplatBits > HalfSize)
6460       break;
6461
6462     SplatValue = HighValue | LowValue;
6463     SplatUndef = HighUndef & LowUndef;
6464
6465     sz = HalfSize;
6466   }
6467
6468   SplatBitSize = sz;
6469   return true;
6470 }
6471
6472 bool ShuffleVectorSDNode::isSplatMask(const int *Mask, EVT VT) {
6473   // Find the first non-undef value in the shuffle mask.
6474   unsigned i, e;
6475   for (i = 0, e = VT.getVectorNumElements(); i != e && Mask[i] < 0; ++i)
6476     /* search */;
6477
6478   assert(i != e && "VECTOR_SHUFFLE node with all undef indices!");
6479
6480   // Make sure all remaining elements are either undef or the same as the first
6481   // non-undef value.
6482   for (int Idx = Mask[i]; i != e; ++i)
6483     if (Mask[i] >= 0 && Mask[i] != Idx)
6484       return false;
6485   return true;
6486 }
6487
6488 #ifdef XDEBUG
6489 static void checkForCyclesHelper(const SDNode *N,
6490                                  SmallPtrSet<const SDNode*, 32> &Visited,
6491                                  SmallPtrSet<const SDNode*, 32> &Checked) {
6492   // If this node has already been checked, don't check it again.
6493   if (Checked.count(N))
6494     return;
6495
6496   // If a node has already been visited on this depth-first walk, reject it as
6497   // a cycle.
6498   if (!Visited.insert(N)) {
6499     dbgs() << "Offending node:\n";
6500     N->dumprFull();
6501     errs() << "Detected cycle in SelectionDAG\n";
6502     abort();
6503   }
6504
6505   for(unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
6506     checkForCyclesHelper(N->getOperand(i).getNode(), Visited, Checked);
6507
6508   Checked.insert(N);
6509   Visited.erase(N);
6510 }
6511 #endif
6512
6513 void llvm::checkForCycles(const llvm::SDNode *N) {
6514 #ifdef XDEBUG
6515   assert(N && "Checking nonexistant SDNode");
6516   SmallPtrSet<const SDNode*, 32> visited;
6517   SmallPtrSet<const SDNode*, 32> checked;
6518   checkForCyclesHelper(N, visited, checked);
6519 #endif
6520 }
6521
6522 void llvm::checkForCycles(const llvm::SelectionDAG *DAG) {
6523   checkForCycles(DAG->getRoot().getNode());
6524 }