7bbb194ac19ac5407104290087f2e2d26816a7b7
[oota-llvm.git] / lib / CodeGen / SelectionDAG / FunctionLoweringInfo.cpp
1 //===-- FunctionLoweringInfo.cpp ------------------------------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating functions from LLVM IR into
11 // Machine IR.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "llvm/CodeGen/FunctionLoweringInfo.h"
16 #include "llvm/ADT/PostOrderIterator.h"
17 #include "llvm/CodeGen/Analysis.h"
18 #include "llvm/CodeGen/MachineFrameInfo.h"
19 #include "llvm/CodeGen/MachineFunction.h"
20 #include "llvm/CodeGen/MachineInstrBuilder.h"
21 #include "llvm/CodeGen/MachineModuleInfo.h"
22 #include "llvm/CodeGen/MachineRegisterInfo.h"
23 #include "llvm/CodeGen/WinEHFuncInfo.h"
24 #include "llvm/IR/DataLayout.h"
25 #include "llvm/IR/DebugInfo.h"
26 #include "llvm/IR/DerivedTypes.h"
27 #include "llvm/IR/Function.h"
28 #include "llvm/IR/Instructions.h"
29 #include "llvm/IR/IntrinsicInst.h"
30 #include "llvm/IR/LLVMContext.h"
31 #include "llvm/IR/Module.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/ErrorHandling.h"
34 #include "llvm/Support/MathExtras.h"
35 #include "llvm/Support/raw_ostream.h"
36 #include "llvm/Target/TargetFrameLowering.h"
37 #include "llvm/Target/TargetInstrInfo.h"
38 #include "llvm/Target/TargetLowering.h"
39 #include "llvm/Target/TargetOptions.h"
40 #include "llvm/Target/TargetRegisterInfo.h"
41 #include "llvm/Target/TargetSubtargetInfo.h"
42 #include <algorithm>
43 using namespace llvm;
44
45 #define DEBUG_TYPE "function-lowering-info"
46
47 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
48 /// PHI nodes or outside of the basic block that defines it, or used by a
49 /// switch or atomic instruction, which may expand to multiple basic blocks.
50 static bool isUsedOutsideOfDefiningBlock(const Instruction *I) {
51   if (I->use_empty()) return false;
52   if (isa<PHINode>(I)) return true;
53   const BasicBlock *BB = I->getParent();
54   for (const User *U : I->users())
55     if (cast<Instruction>(U)->getParent() != BB || isa<PHINode>(U))
56       return true;
57
58   return false;
59 }
60
61 static ISD::NodeType getPreferredExtendForValue(const Value *V) {
62   // For the users of the source value being used for compare instruction, if
63   // the number of signed predicate is greater than unsigned predicate, we
64   // prefer to use SIGN_EXTEND.
65   //
66   // With this optimization, we would be able to reduce some redundant sign or
67   // zero extension instruction, and eventually more machine CSE opportunities
68   // can be exposed.
69   ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
70   unsigned NumOfSigned = 0, NumOfUnsigned = 0;
71   for (const User *U : V->users()) {
72     if (const auto *CI = dyn_cast<CmpInst>(U)) {
73       NumOfSigned += CI->isSigned();
74       NumOfUnsigned += CI->isUnsigned();
75     }
76   }
77   if (NumOfSigned > NumOfUnsigned)
78     ExtendKind = ISD::SIGN_EXTEND;
79
80   return ExtendKind;
81 }
82
83 void FunctionLoweringInfo::set(const Function &fn, MachineFunction &mf,
84                                SelectionDAG *DAG) {
85   Fn = &fn;
86   MF = &mf;
87   TLI = MF->getSubtarget().getTargetLowering();
88   RegInfo = &MF->getRegInfo();
89   MachineModuleInfo &MMI = MF->getMMI();
90
91   // Check whether the function can return without sret-demotion.
92   SmallVector<ISD::OutputArg, 4> Outs;
93   GetReturnInfo(Fn->getReturnType(), Fn->getAttributes(), Outs, *TLI,
94                 mf.getDataLayout());
95   CanLowerReturn = TLI->CanLowerReturn(Fn->getCallingConv(), *MF,
96                                        Fn->isVarArg(), Outs, Fn->getContext());
97
98   // Initialize the mapping of values to registers.  This is only set up for
99   // instruction values that are used outside of the block that defines
100   // them.
101   Function::const_iterator BB = Fn->begin(), EB = Fn->end();
102   for (; BB != EB; ++BB)
103     for (BasicBlock::const_iterator I = BB->begin(), E = BB->end();
104          I != E; ++I) {
105       if (const AllocaInst *AI = dyn_cast<AllocaInst>(I)) {
106         // Static allocas can be folded into the initial stack frame adjustment.
107         if (AI->isStaticAlloca()) {
108           const ConstantInt *CUI = cast<ConstantInt>(AI->getArraySize());
109           Type *Ty = AI->getAllocatedType();
110           uint64_t TySize = MF->getDataLayout().getTypeAllocSize(Ty);
111           unsigned Align =
112               std::max((unsigned)MF->getDataLayout().getPrefTypeAlignment(Ty),
113                        AI->getAlignment());
114
115           TySize *= CUI->getZExtValue();   // Get total allocated size.
116           if (TySize == 0) TySize = 1; // Don't create zero-sized stack objects.
117
118           StaticAllocaMap[AI] =
119             MF->getFrameInfo()->CreateStackObject(TySize, Align, false, AI);
120
121         } else {
122           unsigned Align =
123               std::max((unsigned)MF->getDataLayout().getPrefTypeAlignment(
124                            AI->getAllocatedType()),
125                        AI->getAlignment());
126           unsigned StackAlign =
127               MF->getSubtarget().getFrameLowering()->getStackAlignment();
128           if (Align <= StackAlign)
129             Align = 0;
130           // Inform the Frame Information that we have variable-sized objects.
131           MF->getFrameInfo()->CreateVariableSizedObject(Align ? Align : 1, AI);
132         }
133       }
134
135       // Look for inline asm that clobbers the SP register.
136       if (isa<CallInst>(I) || isa<InvokeInst>(I)) {
137         ImmutableCallSite CS(I);
138         if (isa<InlineAsm>(CS.getCalledValue())) {
139           unsigned SP = TLI->getStackPointerRegisterToSaveRestore();
140           const TargetRegisterInfo *TRI = MF->getSubtarget().getRegisterInfo();
141           std::vector<TargetLowering::AsmOperandInfo> Ops =
142               TLI->ParseConstraints(Fn->getParent()->getDataLayout(), TRI, CS);
143           for (size_t I = 0, E = Ops.size(); I != E; ++I) {
144             TargetLowering::AsmOperandInfo &Op = Ops[I];
145             if (Op.Type == InlineAsm::isClobber) {
146               // Clobbers don't have SDValue operands, hence SDValue().
147               TLI->ComputeConstraintToUse(Op, SDValue(), DAG);
148               std::pair<unsigned, const TargetRegisterClass *> PhysReg =
149                   TLI->getRegForInlineAsmConstraint(TRI, Op.ConstraintCode,
150                                                     Op.ConstraintVT);
151               if (PhysReg.first == SP)
152                 MF->getFrameInfo()->setHasOpaqueSPAdjustment(true);
153             }
154           }
155         }
156       }
157
158       // Look for calls to the @llvm.va_start intrinsic. We can omit some
159       // prologue boilerplate for variadic functions that don't examine their
160       // arguments.
161       if (const auto *II = dyn_cast<IntrinsicInst>(I)) {
162         if (II->getIntrinsicID() == Intrinsic::vastart)
163           MF->getFrameInfo()->setHasVAStart(true);
164       }
165
166       // If we have a musttail call in a variadic funciton, we need to ensure we
167       // forward implicit register parameters.
168       if (const auto *CI = dyn_cast<CallInst>(I)) {
169         if (CI->isMustTailCall() && Fn->isVarArg())
170           MF->getFrameInfo()->setHasMustTailInVarArgFunc(true);
171       }
172
173       // Mark values used outside their block as exported, by allocating
174       // a virtual register for them.
175       if (isUsedOutsideOfDefiningBlock(I))
176         if (!isa<AllocaInst>(I) ||
177             !StaticAllocaMap.count(cast<AllocaInst>(I)))
178           InitializeRegForValue(I);
179
180       // Collect llvm.dbg.declare information. This is done now instead of
181       // during the initial isel pass through the IR so that it is done
182       // in a predictable order.
183       if (const DbgDeclareInst *DI = dyn_cast<DbgDeclareInst>(I)) {
184         assert(DI->getVariable() && "Missing variable");
185         assert(DI->getDebugLoc() && "Missing location");
186         if (MMI.hasDebugInfo()) {
187           // Don't handle byval struct arguments or VLAs, for example.
188           // Non-byval arguments are handled here (they refer to the stack
189           // temporary alloca at this point).
190           const Value *Address = DI->getAddress();
191           if (Address) {
192             if (const BitCastInst *BCI = dyn_cast<BitCastInst>(Address))
193               Address = BCI->getOperand(0);
194             if (const AllocaInst *AI = dyn_cast<AllocaInst>(Address)) {
195               DenseMap<const AllocaInst *, int>::iterator SI =
196                 StaticAllocaMap.find(AI);
197               if (SI != StaticAllocaMap.end()) { // Check for VLAs.
198                 int FI = SI->second;
199                 MMI.setVariableDbgInfo(DI->getVariable(), DI->getExpression(),
200                                        FI, DI->getDebugLoc());
201               }
202             }
203           }
204         }
205       }
206
207       // Decide the preferred extend type for a value.
208       PreferredExtendType[I] = getPreferredExtendForValue(I);
209     }
210
211   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
212   // also creates the initial PHI MachineInstrs, though none of the input
213   // operands are populated.
214   for (BB = Fn->begin(); BB != EB; ++BB) {
215     // Don't create MachineBasicBlocks for imaginary EH pad blocks. These blocks
216     // are really data, and no instructions can live here.
217     if (BB->isEHPad()) {
218       const Instruction *I = BB->getFirstNonPHI();
219       if (!isa<LandingPadInst>(I))
220         MMI.setHasEHFunclets(true);
221       if (isa<CatchPadInst>(I) || isa<CatchEndPadInst>(I) ||
222           isa<CleanupEndPadInst>(I)) {
223         assert(&*BB->begin() == I &&
224                "WinEHPrepare failed to remove PHIs from imaginary BBs");
225         continue;
226       } else if (!isa<LandingPadInst>(I)) {
227         llvm_unreachable("unhandled EH pad in MBB graph");
228       }
229     }
230
231     MachineBasicBlock *MBB = mf.CreateMachineBasicBlock(BB);
232     MBBMap[BB] = MBB;
233     MF->push_back(MBB);
234
235     // Transfer the address-taken flag. This is necessary because there could
236     // be multiple MachineBasicBlocks corresponding to one BasicBlock, and only
237     // the first one should be marked.
238     if (BB->hasAddressTaken())
239       MBB->setHasAddressTaken();
240
241     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
242     // appropriate.
243     for (BasicBlock::const_iterator I = BB->begin();
244          const PHINode *PN = dyn_cast<PHINode>(I); ++I) {
245       if (PN->use_empty()) continue;
246
247       // Skip empty types
248       if (PN->getType()->isEmptyTy())
249         continue;
250
251       DebugLoc DL = PN->getDebugLoc();
252       unsigned PHIReg = ValueMap[PN];
253       assert(PHIReg && "PHI node does not have an assigned virtual register!");
254
255       SmallVector<EVT, 4> ValueVTs;
256       ComputeValueVTs(*TLI, MF->getDataLayout(), PN->getType(), ValueVTs);
257       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
258         EVT VT = ValueVTs[vti];
259         unsigned NumRegisters = TLI->getNumRegisters(Fn->getContext(), VT);
260         const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
261         for (unsigned i = 0; i != NumRegisters; ++i)
262           BuildMI(MBB, DL, TII->get(TargetOpcode::PHI), PHIReg + i);
263         PHIReg += NumRegisters;
264       }
265     }
266   }
267
268   // Mark landing pad blocks.
269   SmallVector<const LandingPadInst *, 4> LPads;
270   for (BB = Fn->begin(); BB != EB; ++BB) {
271     const Instruction *FNP = BB->getFirstNonPHI();
272     if (BB->isEHPad() && !isa<CatchPadInst>(FNP) && !isa<CatchEndPadInst>(FNP))
273       MBBMap[BB]->setIsEHPad();
274     if (const auto *LPI = dyn_cast<LandingPadInst>(FNP))
275       LPads.push_back(LPI);
276   }
277
278   // If this is an MSVC EH personality, we need to do a bit more work.
279   if (!Fn->hasPersonalityFn())
280     return;
281   EHPersonality Personality = classifyEHPersonality(Fn->getPersonalityFn());
282   if (!isMSVCEHPersonality(Personality))
283     return;
284
285   if (Personality == EHPersonality::MSVC_Win64SEH ||
286       Personality == EHPersonality::MSVC_X86SEH) {
287     addSEHHandlersForLPads(LPads);
288   }
289
290   WinEHFuncInfo &EHInfo = MMI.getWinEHFuncInfo(&fn);
291   if (Personality == EHPersonality::MSVC_CXX) {
292     // Calculate state numbers and then map from funclet BBs to MBBs.
293     const Function *WinEHParentFn = MMI.getWinEHParent(&fn);
294     calculateWinCXXEHStateNumbers(WinEHParentFn, EHInfo);
295     for (WinEHTryBlockMapEntry &TBME : EHInfo.TryBlockMap)
296       for (WinEHHandlerType &H : TBME.HandlerArray)
297         if (const auto *BB = dyn_cast<BasicBlock>(H.Handler))
298           H.HandlerMBB = MBBMap[BB];
299     // If there's an explicit EH registration node on the stack, record its
300     // frame index.
301     if (EHInfo.EHRegNode && EHInfo.EHRegNode->getParent()->getParent() == Fn) {
302       assert(StaticAllocaMap.count(EHInfo.EHRegNode));
303       EHInfo.EHRegNodeFrameIndex = StaticAllocaMap[EHInfo.EHRegNode];
304     }
305   }
306
307   // Copy the state numbers to LandingPadInfo for the current function, which
308   // could be a handler or the parent. This should happen for 32-bit SEH and
309   // C++ EH.
310   if (Personality == EHPersonality::MSVC_CXX ||
311       Personality == EHPersonality::MSVC_X86SEH) {
312     for (const LandingPadInst *LP : LPads) {
313       MachineBasicBlock *LPadMBB = MBBMap[LP->getParent()];
314       MMI.addWinEHState(LPadMBB, EHInfo.EHPadStateMap[LP]);
315     }
316   }
317 }
318
319 void FunctionLoweringInfo::addSEHHandlersForLPads(
320     ArrayRef<const LandingPadInst *> LPads) {
321   MachineModuleInfo &MMI = MF->getMMI();
322
323   // Iterate over all landing pads with llvm.eh.actions calls.
324   for (const LandingPadInst *LP : LPads) {
325     const IntrinsicInst *ActionsCall =
326         dyn_cast<IntrinsicInst>(LP->getNextNode());
327     if (!ActionsCall ||
328         ActionsCall->getIntrinsicID() != Intrinsic::eh_actions)
329       continue;
330
331     // Parse the llvm.eh.actions call we found.
332     MachineBasicBlock *LPadMBB = MBBMap[LP->getParent()];
333     SmallVector<std::unique_ptr<ActionHandler>, 4> Actions;
334     parseEHActions(ActionsCall, Actions);
335
336     // Iterate EH actions from most to least precedence, which means
337     // iterating in reverse.
338     for (auto I = Actions.rbegin(), E = Actions.rend(); I != E; ++I) {
339       ActionHandler *Action = I->get();
340       if (auto *CH = dyn_cast<CatchHandler>(Action)) {
341         const auto *Filter =
342             dyn_cast<Function>(CH->getSelector()->stripPointerCasts());
343         assert((Filter || CH->getSelector()->isNullValue()) &&
344                "expected function or catch-all");
345         const auto *RecoverBA =
346             cast<BlockAddress>(CH->getHandlerBlockOrFunc());
347         MMI.addSEHCatchHandler(LPadMBB, Filter, RecoverBA);
348       } else {
349         assert(isa<CleanupHandler>(Action));
350         const auto *Fini = cast<Function>(Action->getHandlerBlockOrFunc());
351         MMI.addSEHCleanupHandler(LPadMBB, Fini);
352       }
353     }
354   }
355 }
356
357 /// clear - Clear out all the function-specific state. This returns this
358 /// FunctionLoweringInfo to an empty state, ready to be used for a
359 /// different function.
360 void FunctionLoweringInfo::clear() {
361   assert(CatchInfoFound.size() == CatchInfoLost.size() &&
362          "Not all catch info was assigned to a landing pad!");
363
364   MBBMap.clear();
365   ValueMap.clear();
366   StaticAllocaMap.clear();
367 #ifndef NDEBUG
368   CatchInfoLost.clear();
369   CatchInfoFound.clear();
370 #endif
371   LiveOutRegInfo.clear();
372   VisitedBBs.clear();
373   ArgDbgValues.clear();
374   ByValArgFrameIndexMap.clear();
375   RegFixups.clear();
376   StatepointStackSlots.clear();
377   StatepointRelocatedValues.clear();
378   PreferredExtendType.clear();
379 }
380
381 /// CreateReg - Allocate a single virtual register for the given type.
382 unsigned FunctionLoweringInfo::CreateReg(MVT VT) {
383   return RegInfo->createVirtualRegister(
384       MF->getSubtarget().getTargetLowering()->getRegClassFor(VT));
385 }
386
387 /// CreateRegs - Allocate the appropriate number of virtual registers of
388 /// the correctly promoted or expanded types.  Assign these registers
389 /// consecutive vreg numbers and return the first assigned number.
390 ///
391 /// In the case that the given value has struct or array type, this function
392 /// will assign registers for each member or element.
393 ///
394 unsigned FunctionLoweringInfo::CreateRegs(Type *Ty) {
395   const TargetLowering *TLI = MF->getSubtarget().getTargetLowering();
396
397   SmallVector<EVT, 4> ValueVTs;
398   ComputeValueVTs(*TLI, MF->getDataLayout(), Ty, ValueVTs);
399
400   unsigned FirstReg = 0;
401   for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
402     EVT ValueVT = ValueVTs[Value];
403     MVT RegisterVT = TLI->getRegisterType(Ty->getContext(), ValueVT);
404
405     unsigned NumRegs = TLI->getNumRegisters(Ty->getContext(), ValueVT);
406     for (unsigned i = 0; i != NumRegs; ++i) {
407       unsigned R = CreateReg(RegisterVT);
408       if (!FirstReg) FirstReg = R;
409     }
410   }
411   return FirstReg;
412 }
413
414 /// GetLiveOutRegInfo - Gets LiveOutInfo for a register, returning NULL if the
415 /// register is a PHI destination and the PHI's LiveOutInfo is not valid. If
416 /// the register's LiveOutInfo is for a smaller bit width, it is extended to
417 /// the larger bit width by zero extension. The bit width must be no smaller
418 /// than the LiveOutInfo's existing bit width.
419 const FunctionLoweringInfo::LiveOutInfo *
420 FunctionLoweringInfo::GetLiveOutRegInfo(unsigned Reg, unsigned BitWidth) {
421   if (!LiveOutRegInfo.inBounds(Reg))
422     return nullptr;
423
424   LiveOutInfo *LOI = &LiveOutRegInfo[Reg];
425   if (!LOI->IsValid)
426     return nullptr;
427
428   if (BitWidth > LOI->KnownZero.getBitWidth()) {
429     LOI->NumSignBits = 1;
430     LOI->KnownZero = LOI->KnownZero.zextOrTrunc(BitWidth);
431     LOI->KnownOne = LOI->KnownOne.zextOrTrunc(BitWidth);
432   }
433
434   return LOI;
435 }
436
437 /// ComputePHILiveOutRegInfo - Compute LiveOutInfo for a PHI's destination
438 /// register based on the LiveOutInfo of its operands.
439 void FunctionLoweringInfo::ComputePHILiveOutRegInfo(const PHINode *PN) {
440   Type *Ty = PN->getType();
441   if (!Ty->isIntegerTy() || Ty->isVectorTy())
442     return;
443
444   SmallVector<EVT, 1> ValueVTs;
445   ComputeValueVTs(*TLI, MF->getDataLayout(), Ty, ValueVTs);
446   assert(ValueVTs.size() == 1 &&
447          "PHIs with non-vector integer types should have a single VT.");
448   EVT IntVT = ValueVTs[0];
449
450   if (TLI->getNumRegisters(PN->getContext(), IntVT) != 1)
451     return;
452   IntVT = TLI->getTypeToTransformTo(PN->getContext(), IntVT);
453   unsigned BitWidth = IntVT.getSizeInBits();
454
455   unsigned DestReg = ValueMap[PN];
456   if (!TargetRegisterInfo::isVirtualRegister(DestReg))
457     return;
458   LiveOutRegInfo.grow(DestReg);
459   LiveOutInfo &DestLOI = LiveOutRegInfo[DestReg];
460
461   Value *V = PN->getIncomingValue(0);
462   if (isa<UndefValue>(V) || isa<ConstantExpr>(V)) {
463     DestLOI.NumSignBits = 1;
464     APInt Zero(BitWidth, 0);
465     DestLOI.KnownZero = Zero;
466     DestLOI.KnownOne = Zero;
467     return;
468   }
469
470   if (ConstantInt *CI = dyn_cast<ConstantInt>(V)) {
471     APInt Val = CI->getValue().zextOrTrunc(BitWidth);
472     DestLOI.NumSignBits = Val.getNumSignBits();
473     DestLOI.KnownZero = ~Val;
474     DestLOI.KnownOne = Val;
475   } else {
476     assert(ValueMap.count(V) && "V should have been placed in ValueMap when its"
477                                 "CopyToReg node was created.");
478     unsigned SrcReg = ValueMap[V];
479     if (!TargetRegisterInfo::isVirtualRegister(SrcReg)) {
480       DestLOI.IsValid = false;
481       return;
482     }
483     const LiveOutInfo *SrcLOI = GetLiveOutRegInfo(SrcReg, BitWidth);
484     if (!SrcLOI) {
485       DestLOI.IsValid = false;
486       return;
487     }
488     DestLOI = *SrcLOI;
489   }
490
491   assert(DestLOI.KnownZero.getBitWidth() == BitWidth &&
492          DestLOI.KnownOne.getBitWidth() == BitWidth &&
493          "Masks should have the same bit width as the type.");
494
495   for (unsigned i = 1, e = PN->getNumIncomingValues(); i != e; ++i) {
496     Value *V = PN->getIncomingValue(i);
497     if (isa<UndefValue>(V) || isa<ConstantExpr>(V)) {
498       DestLOI.NumSignBits = 1;
499       APInt Zero(BitWidth, 0);
500       DestLOI.KnownZero = Zero;
501       DestLOI.KnownOne = Zero;
502       return;
503     }
504
505     if (ConstantInt *CI = dyn_cast<ConstantInt>(V)) {
506       APInt Val = CI->getValue().zextOrTrunc(BitWidth);
507       DestLOI.NumSignBits = std::min(DestLOI.NumSignBits, Val.getNumSignBits());
508       DestLOI.KnownZero &= ~Val;
509       DestLOI.KnownOne &= Val;
510       continue;
511     }
512
513     assert(ValueMap.count(V) && "V should have been placed in ValueMap when "
514                                 "its CopyToReg node was created.");
515     unsigned SrcReg = ValueMap[V];
516     if (!TargetRegisterInfo::isVirtualRegister(SrcReg)) {
517       DestLOI.IsValid = false;
518       return;
519     }
520     const LiveOutInfo *SrcLOI = GetLiveOutRegInfo(SrcReg, BitWidth);
521     if (!SrcLOI) {
522       DestLOI.IsValid = false;
523       return;
524     }
525     DestLOI.NumSignBits = std::min(DestLOI.NumSignBits, SrcLOI->NumSignBits);
526     DestLOI.KnownZero &= SrcLOI->KnownZero;
527     DestLOI.KnownOne &= SrcLOI->KnownOne;
528   }
529 }
530
531 /// setArgumentFrameIndex - Record frame index for the byval
532 /// argument. This overrides previous frame index entry for this argument,
533 /// if any.
534 void FunctionLoweringInfo::setArgumentFrameIndex(const Argument *A,
535                                                  int FI) {
536   ByValArgFrameIndexMap[A] = FI;
537 }
538
539 /// getArgumentFrameIndex - Get frame index for the byval argument.
540 /// If the argument does not have any assigned frame index then 0 is
541 /// returned.
542 int FunctionLoweringInfo::getArgumentFrameIndex(const Argument *A) {
543   DenseMap<const Argument *, int>::iterator I =
544     ByValArgFrameIndexMap.find(A);
545   if (I != ByValArgFrameIndexMap.end())
546     return I->second;
547   DEBUG(dbgs() << "Argument does not have assigned frame index!\n");
548   return 0;
549 }
550
551 /// ComputeUsesVAFloatArgument - Determine if any floating-point values are
552 /// being passed to this variadic function, and set the MachineModuleInfo's
553 /// usesVAFloatArgument flag if so. This flag is used to emit an undefined
554 /// reference to _fltused on Windows, which will link in MSVCRT's
555 /// floating-point support.
556 void llvm::ComputeUsesVAFloatArgument(const CallInst &I,
557                                       MachineModuleInfo *MMI)
558 {
559   FunctionType *FT = cast<FunctionType>(
560     I.getCalledValue()->getType()->getContainedType(0));
561   if (FT->isVarArg() && !MMI->usesVAFloatArgument()) {
562     for (unsigned i = 0, e = I.getNumArgOperands(); i != e; ++i) {
563       Type* T = I.getArgOperand(i)->getType();
564       for (auto i : post_order(T)) {
565         if (i->isFloatingPointTy()) {
566           MMI->setUsesVAFloatArgument(true);
567           return;
568         }
569       }
570     }
571   }
572 }
573
574 /// AddLandingPadInfo - Extract the exception handling information from the
575 /// landingpad instruction and add them to the specified machine module info.
576 void llvm::AddLandingPadInfo(const LandingPadInst &I, MachineModuleInfo &MMI,
577                              MachineBasicBlock *MBB) {
578   if (const auto *PF = dyn_cast<Function>(
579       I.getParent()->getParent()->getPersonalityFn()->stripPointerCasts()))
580     MMI.addPersonality(PF);
581
582   if (I.isCleanup())
583     MMI.addCleanup(MBB);
584
585   // FIXME: New EH - Add the clauses in reverse order. This isn't 100% correct,
586   //        but we need to do it this way because of how the DWARF EH emitter
587   //        processes the clauses.
588   for (unsigned i = I.getNumClauses(); i != 0; --i) {
589     Value *Val = I.getClause(i - 1);
590     if (I.isCatch(i - 1)) {
591       MMI.addCatchTypeInfo(MBB,
592                            dyn_cast<GlobalValue>(Val->stripPointerCasts()));
593     } else {
594       // Add filters in a list.
595       Constant *CVal = cast<Constant>(Val);
596       SmallVector<const GlobalValue*, 4> FilterList;
597       for (User::op_iterator
598              II = CVal->op_begin(), IE = CVal->op_end(); II != IE; ++II)
599         FilterList.push_back(cast<GlobalValue>((*II)->stripPointerCasts()));
600
601       MMI.addFilterTypeInfo(MBB, FilterList);
602     }
603   }
604 }