f09ea23c108bc3e2238bce5fbb7dceff0fad4af4
[oota-llvm.git] / lib / CodeGen / PreAllocSplitting.cpp
1 //===-- PreAllocSplitting.cpp - Pre-allocation Interval Spltting Pass. ----===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the machine instruction level pre-register allocation
11 // live interval splitting pass. It finds live interval barriers, i.e.
12 // instructions which will kill all physical registers in certain register
13 // classes, and split all live intervals which cross the barrier.
14 //
15 //===----------------------------------------------------------------------===//
16
17 #define DEBUG_TYPE "pre-alloc-split"
18 #include "llvm/CodeGen/LiveIntervalAnalysis.h"
19 #include "llvm/CodeGen/LiveStackAnalysis.h"
20 #include "llvm/CodeGen/MachineDominators.h"
21 #include "llvm/CodeGen/MachineFrameInfo.h"
22 #include "llvm/CodeGen/MachineFunctionPass.h"
23 #include "llvm/CodeGen/MachineLoopInfo.h"
24 #include "llvm/CodeGen/MachineRegisterInfo.h"
25 #include "llvm/CodeGen/Passes.h"
26 #include "llvm/CodeGen/RegisterCoalescer.h"
27 #include "llvm/Target/TargetInstrInfo.h"
28 #include "llvm/Target/TargetMachine.h"
29 #include "llvm/Target/TargetOptions.h"
30 #include "llvm/Target/TargetRegisterInfo.h"
31 #include "llvm/Support/CommandLine.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/ADT/DenseMap.h"
34 #include "llvm/ADT/DepthFirstIterator.h"
35 #include "llvm/ADT/SmallPtrSet.h"
36 #include "llvm/ADT/Statistic.h"
37 using namespace llvm;
38
39 static cl::opt<int> PreSplitLimit("pre-split-limit", cl::init(-1), cl::Hidden);
40
41 STATISTIC(NumSplits, "Number of intervals split");
42
43 namespace {
44   class VISIBILITY_HIDDEN PreAllocSplitting : public MachineFunctionPass {
45     MachineFunction       *CurrMF;
46     const TargetMachine   *TM;
47     const TargetInstrInfo *TII;
48     MachineFrameInfo      *MFI;
49     MachineRegisterInfo   *MRI;
50     LiveIntervals         *LIs;
51     LiveStacks            *LSs;
52
53     // Barrier - Current barrier being processed.
54     MachineInstr          *Barrier;
55
56     // BarrierMBB - Basic block where the barrier resides in.
57     MachineBasicBlock     *BarrierMBB;
58
59     // Barrier - Current barrier index.
60     unsigned              BarrierIdx;
61
62     // CurrLI - Current live interval being split.
63     LiveInterval          *CurrLI;
64
65     // CurrSLI - Current stack slot live interval.
66     LiveInterval          *CurrSLI;
67
68     // CurrSValNo - Current val# for the stack slot live interval.
69     VNInfo                *CurrSValNo;
70
71     // IntervalSSMap - A map from live interval to spill slots.
72     DenseMap<unsigned, int> IntervalSSMap;
73
74     // Def2SpillMap - A map from a def instruction index to spill index.
75     DenseMap<unsigned, unsigned> Def2SpillMap;
76
77   public:
78     static char ID;
79     PreAllocSplitting() : MachineFunctionPass(&ID) {}
80
81     virtual bool runOnMachineFunction(MachineFunction &MF);
82
83     virtual void getAnalysisUsage(AnalysisUsage &AU) const {
84       AU.addRequired<LiveIntervals>();
85       AU.addPreserved<LiveIntervals>();
86       AU.addRequired<LiveStacks>();
87       AU.addPreserved<LiveStacks>();
88       AU.addPreserved<RegisterCoalescer>();
89       if (StrongPHIElim)
90         AU.addPreservedID(StrongPHIEliminationID);
91       else
92         AU.addPreservedID(PHIEliminationID);
93       AU.addRequired<MachineDominatorTree>();
94       AU.addRequired<MachineLoopInfo>();
95       AU.addPreserved<MachineDominatorTree>();
96       AU.addPreserved<MachineLoopInfo>();
97       MachineFunctionPass::getAnalysisUsage(AU);
98     }
99     
100     virtual void releaseMemory() {
101       IntervalSSMap.clear();
102       Def2SpillMap.clear();
103     }
104
105     virtual const char *getPassName() const {
106       return "Pre-Register Allocaton Live Interval Splitting";
107     }
108
109     /// print - Implement the dump method.
110     virtual void print(std::ostream &O, const Module* M = 0) const {
111       LIs->print(O, M);
112     }
113
114     void print(std::ostream *O, const Module* M = 0) const {
115       if (O) print(*O, M);
116     }
117
118   private:
119     MachineBasicBlock::iterator
120       findNextEmptySlot(MachineBasicBlock*, MachineInstr*,
121                         unsigned&);
122
123     MachineBasicBlock::iterator
124       findSpillPoint(MachineBasicBlock*, MachineInstr*, MachineInstr*,
125                      SmallPtrSet<MachineInstr*, 4>&, unsigned&);
126
127     MachineBasicBlock::iterator
128       findRestorePoint(MachineBasicBlock*, MachineInstr*, unsigned,
129                      SmallPtrSet<MachineInstr*, 4>&, unsigned&);
130
131     int CreateSpillStackSlot(unsigned, const TargetRegisterClass *);
132
133     bool IsAvailableInStack(MachineBasicBlock*, unsigned, unsigned, unsigned,
134                             unsigned&, int&) const;
135
136     void UpdateSpillSlotInterval(VNInfo*, unsigned, unsigned);
137
138     void UpdateRegisterInterval(VNInfo*, unsigned, unsigned);
139
140     bool ShrinkWrapToLastUse(MachineBasicBlock*, VNInfo*,
141                              SmallVector<MachineOperand*, 4>&,
142                              SmallPtrSet<MachineInstr*, 4>&);
143
144     void ShrinkWrapLiveInterval(VNInfo*, MachineBasicBlock*, MachineBasicBlock*,
145                         MachineBasicBlock*, SmallPtrSet<MachineBasicBlock*, 8>&,
146                 DenseMap<MachineBasicBlock*, SmallVector<MachineOperand*, 4> >&,
147                   DenseMap<MachineBasicBlock*, SmallPtrSet<MachineInstr*, 4> >&,
148                                 SmallVector<MachineBasicBlock*, 4>&);
149
150     bool SplitRegLiveInterval(LiveInterval*);
151
152     bool SplitRegLiveIntervals(const TargetRegisterClass **);
153     
154     bool createsNewJoin(LiveRange* LR, MachineBasicBlock* DefMBB,
155                         MachineBasicBlock* BarrierMBB);
156   };
157 } // end anonymous namespace
158
159 char PreAllocSplitting::ID = 0;
160
161 static RegisterPass<PreAllocSplitting>
162 X("pre-alloc-splitting", "Pre-Register Allocation Live Interval Splitting");
163
164 const PassInfo *const llvm::PreAllocSplittingID = &X;
165
166
167 /// findNextEmptySlot - Find a gap after the given machine instruction in the
168 /// instruction index map. If there isn't one, return end().
169 MachineBasicBlock::iterator
170 PreAllocSplitting::findNextEmptySlot(MachineBasicBlock *MBB, MachineInstr *MI,
171                                      unsigned &SpotIndex) {
172   MachineBasicBlock::iterator MII = MI;
173   if (++MII != MBB->end()) {
174     unsigned Index = LIs->findGapBeforeInstr(LIs->getInstructionIndex(MII));
175     if (Index) {
176       SpotIndex = Index;
177       return MII;
178     }
179   }
180   return MBB->end();
181 }
182
183 /// findSpillPoint - Find a gap as far away from the given MI that's suitable
184 /// for spilling the current live interval. The index must be before any
185 /// defs and uses of the live interval register in the mbb. Return begin() if
186 /// none is found.
187 MachineBasicBlock::iterator
188 PreAllocSplitting::findSpillPoint(MachineBasicBlock *MBB, MachineInstr *MI,
189                                   MachineInstr *DefMI,
190                                   SmallPtrSet<MachineInstr*, 4> &RefsInMBB,
191                                   unsigned &SpillIndex) {
192   MachineBasicBlock::iterator Pt = MBB->begin();
193
194   // Go top down if RefsInMBB is empty.
195   if (RefsInMBB.empty() && !DefMI) {
196     MachineBasicBlock::iterator MII = MBB->begin();
197     MachineBasicBlock::iterator EndPt = MI;
198     do {
199       ++MII;
200       unsigned Index = LIs->getInstructionIndex(MII);
201       unsigned Gap = LIs->findGapBeforeInstr(Index);
202       if (Gap) {
203         Pt = MII;
204         SpillIndex = Gap;
205         break;
206       }
207     } while (MII != EndPt);
208   } else {
209     MachineBasicBlock::iterator MII = MI;
210     MachineBasicBlock::iterator EndPt = DefMI
211       ? MachineBasicBlock::iterator(DefMI) : MBB->begin();
212     while (MII != EndPt && !RefsInMBB.count(MII)) {
213       unsigned Index = LIs->getInstructionIndex(MII);
214       if (LIs->hasGapBeforeInstr(Index)) {
215         Pt = MII;
216         SpillIndex = LIs->findGapBeforeInstr(Index, true);
217       }
218       --MII;
219     }
220   }
221
222   return Pt;
223 }
224
225 /// findRestorePoint - Find a gap in the instruction index map that's suitable
226 /// for restoring the current live interval value. The index must be before any
227 /// uses of the live interval register in the mbb. Return end() if none is
228 /// found.
229 MachineBasicBlock::iterator
230 PreAllocSplitting::findRestorePoint(MachineBasicBlock *MBB, MachineInstr *MI,
231                                     unsigned LastIdx,
232                                     SmallPtrSet<MachineInstr*, 4> &RefsInMBB,
233                                     unsigned &RestoreIndex) {
234   // FIXME: Allow spill to be inserted to the beginning of the mbb. Update mbb
235   // begin index accordingly.
236   MachineBasicBlock::iterator Pt = MBB->end();
237   unsigned EndIdx = LIs->getMBBEndIdx(MBB);
238
239   // Go bottom up if RefsInMBB is empty and the end of the mbb isn't beyond
240   // the last index in the live range.
241   if (RefsInMBB.empty() && LastIdx >= EndIdx) {
242     MachineBasicBlock::iterator MII = MBB->end();
243     MachineBasicBlock::iterator EndPt = MI;
244     --MII;
245     do {
246       unsigned Index = LIs->getInstructionIndex(MII);
247       unsigned Gap = LIs->findGapBeforeInstr(Index);
248       if (Gap) {
249         Pt = MII;
250         RestoreIndex = Gap;
251         break;
252       }
253       --MII;
254     } while (MII != EndPt);
255   } else {
256     MachineBasicBlock::iterator MII = MI;
257     MII = ++MII;
258     // FIXME: Limit the number of instructions to examine to reduce
259     // compile time?
260     while (MII != MBB->end()) {
261       unsigned Index = LIs->getInstructionIndex(MII);
262       if (Index > LastIdx)
263         break;
264       unsigned Gap = LIs->findGapBeforeInstr(Index);
265       if (Gap) {
266         Pt = MII;
267         RestoreIndex = Gap;
268       }
269       if (RefsInMBB.count(MII))
270         break;
271       ++MII;
272     }
273   }
274
275   return Pt;
276 }
277
278 /// CreateSpillStackSlot - Create a stack slot for the live interval being
279 /// split. If the live interval was previously split, just reuse the same
280 /// slot.
281 int PreAllocSplitting::CreateSpillStackSlot(unsigned Reg,
282                                             const TargetRegisterClass *RC) {
283   int SS;
284   DenseMap<unsigned, int>::iterator I = IntervalSSMap.find(Reg);
285   if (I != IntervalSSMap.end()) {
286     SS = I->second;
287   } else {
288     SS = MFI->CreateStackObject(RC->getSize(), RC->getAlignment());
289     IntervalSSMap[Reg] = SS;
290   }
291
292   // Create live interval for stack slot.
293   CurrSLI = &LSs->getOrCreateInterval(SS);
294   if (CurrSLI->hasAtLeastOneValue())
295     CurrSValNo = CurrSLI->getValNumInfo(0);
296   else
297     CurrSValNo = CurrSLI->getNextValue(~0U, 0, LSs->getVNInfoAllocator());
298   return SS;
299 }
300
301 /// IsAvailableInStack - Return true if register is available in a split stack
302 /// slot at the specified index.
303 bool
304 PreAllocSplitting::IsAvailableInStack(MachineBasicBlock *DefMBB,
305                                     unsigned Reg, unsigned DefIndex,
306                                     unsigned RestoreIndex, unsigned &SpillIndex,
307                                     int& SS) const {
308   if (!DefMBB)
309     return false;
310
311   DenseMap<unsigned, int>::iterator I = IntervalSSMap.find(Reg);
312   if (I == IntervalSSMap.end())
313     return false;
314   DenseMap<unsigned, unsigned>::iterator II = Def2SpillMap.find(DefIndex);
315   if (II == Def2SpillMap.end())
316     return false;
317
318   // If last spill of def is in the same mbb as barrier mbb (where restore will
319   // be), make sure it's not below the intended restore index.
320   // FIXME: Undo the previous spill?
321   assert(LIs->getMBBFromIndex(II->second) == DefMBB);
322   if (DefMBB == BarrierMBB && II->second >= RestoreIndex)
323     return false;
324
325   SS = I->second;
326   SpillIndex = II->second;
327   return true;
328 }
329
330 /// UpdateSpillSlotInterval - Given the specified val# of the register live
331 /// interval being split, and the spill and restore indicies, update the live
332 /// interval of the spill stack slot.
333 void
334 PreAllocSplitting::UpdateSpillSlotInterval(VNInfo *ValNo, unsigned SpillIndex,
335                                            unsigned RestoreIndex) {
336   assert(LIs->getMBBFromIndex(RestoreIndex) == BarrierMBB &&
337          "Expect restore in the barrier mbb");
338
339   MachineBasicBlock *MBB = LIs->getMBBFromIndex(SpillIndex);
340   if (MBB == BarrierMBB) {
341     // Intra-block spill + restore. We are done.
342     LiveRange SLR(SpillIndex, RestoreIndex, CurrSValNo);
343     CurrSLI->addRange(SLR);
344     return;
345   }
346
347   SmallPtrSet<MachineBasicBlock*, 4> Processed;
348   unsigned EndIdx = LIs->getMBBEndIdx(MBB);
349   LiveRange SLR(SpillIndex, EndIdx+1, CurrSValNo);
350   CurrSLI->addRange(SLR);
351   Processed.insert(MBB);
352
353   // Start from the spill mbb, figure out the extend of the spill slot's
354   // live interval.
355   SmallVector<MachineBasicBlock*, 4> WorkList;
356   const LiveRange *LR = CurrLI->getLiveRangeContaining(SpillIndex);
357   if (LR->end > EndIdx)
358     // If live range extend beyond end of mbb, add successors to work list.
359     for (MachineBasicBlock::succ_iterator SI = MBB->succ_begin(),
360            SE = MBB->succ_end(); SI != SE; ++SI)
361       WorkList.push_back(*SI);
362
363   while (!WorkList.empty()) {
364     MachineBasicBlock *MBB = WorkList.back();
365     WorkList.pop_back();
366     if (Processed.count(MBB))
367       continue;
368     unsigned Idx = LIs->getMBBStartIdx(MBB);
369     LR = CurrLI->getLiveRangeContaining(Idx);
370     if (LR && LR->valno == ValNo) {
371       EndIdx = LIs->getMBBEndIdx(MBB);
372       if (Idx <= RestoreIndex && RestoreIndex < EndIdx) {
373         // Spill slot live interval stops at the restore.
374         LiveRange SLR(Idx, RestoreIndex, CurrSValNo);
375         CurrSLI->addRange(SLR);
376       } else if (LR->end > EndIdx) {
377         // Live range extends beyond end of mbb, process successors.
378         LiveRange SLR(Idx, EndIdx+1, CurrSValNo);
379         CurrSLI->addRange(SLR);
380         for (MachineBasicBlock::succ_iterator SI = MBB->succ_begin(),
381                SE = MBB->succ_end(); SI != SE; ++SI)
382           WorkList.push_back(*SI);
383       } else {
384         LiveRange SLR(Idx, LR->end, CurrSValNo);
385         CurrSLI->addRange(SLR);
386       }
387       Processed.insert(MBB);
388     }
389   }
390 }
391
392 /// UpdateRegisterInterval - Given the specified val# of the current live
393 /// interval is being split, and the spill and restore indices, update the live
394 /// interval accordingly.
395 void
396 PreAllocSplitting::UpdateRegisterInterval(VNInfo *ValNo, unsigned SpillIndex,
397                                           unsigned RestoreIndex) {
398   assert(LIs->getMBBFromIndex(RestoreIndex) == BarrierMBB &&
399          "Expect restore in the barrier mbb");
400
401   SmallVector<std::pair<unsigned,unsigned>, 4> Before;
402   SmallVector<std::pair<unsigned,unsigned>, 4> After;
403   SmallVector<unsigned, 4> BeforeKills;
404   SmallVector<unsigned, 4> AfterKills;
405   SmallPtrSet<const LiveRange*, 4> Processed;
406
407   // First, let's figure out which parts of the live interval is now defined
408   // by the restore, which are defined by the original definition.
409   const LiveRange *LR = CurrLI->getLiveRangeContaining(RestoreIndex);
410   After.push_back(std::make_pair(RestoreIndex, LR->end));
411   if (CurrLI->isKill(ValNo, LR->end))
412     AfterKills.push_back(LR->end);
413
414   assert(LR->contains(SpillIndex));
415   if (SpillIndex > LR->start) {
416     Before.push_back(std::make_pair(LR->start, SpillIndex));
417     BeforeKills.push_back(SpillIndex);
418   }
419   Processed.insert(LR);
420
421   // Start from the restore mbb, figure out what part of the live interval
422   // are defined by the restore.
423   SmallVector<MachineBasicBlock*, 4> WorkList;
424   MachineBasicBlock *MBB = BarrierMBB;
425   for (MachineBasicBlock::succ_iterator SI = MBB->succ_begin(),
426          SE = MBB->succ_end(); SI != SE; ++SI)
427     WorkList.push_back(*SI);
428
429   while (!WorkList.empty()) {
430     MBB = WorkList.back();
431     WorkList.pop_back();
432     unsigned Idx = LIs->getMBBStartIdx(MBB);
433     LR = CurrLI->getLiveRangeContaining(Idx);
434     if (LR && LR->valno == ValNo && !Processed.count(LR)) {
435       After.push_back(std::make_pair(LR->start, LR->end));
436       if (CurrLI->isKill(ValNo, LR->end))
437         AfterKills.push_back(LR->end);
438       Idx = LIs->getMBBEndIdx(MBB);
439       if (LR->end > Idx) {
440         // Live range extend beyond at least one mbb. Let's see what other
441         // mbbs it reaches.
442         LIs->findReachableMBBs(LR->start, LR->end, WorkList);
443       }
444       Processed.insert(LR);
445     }
446   }
447
448   for (LiveInterval::iterator I = CurrLI->begin(), E = CurrLI->end();
449        I != E; ++I) {
450     LiveRange *LR = I;
451     if (LR->valno == ValNo && !Processed.count(LR)) {
452       Before.push_back(std::make_pair(LR->start, LR->end));
453       if (CurrLI->isKill(ValNo, LR->end))
454         BeforeKills.push_back(LR->end);
455     }
456   }
457
458   // Now create new val#s to represent the live ranges defined by the old def
459   // those defined by the restore.
460   unsigned AfterDef = ValNo->def;
461   MachineInstr *AfterCopy = ValNo->copy;
462   bool HasPHIKill = ValNo->hasPHIKill;
463   CurrLI->removeValNo(ValNo);
464   VNInfo *BValNo = (Before.empty())
465     ? NULL
466     : CurrLI->getNextValue(AfterDef, AfterCopy, LIs->getVNInfoAllocator());
467   if (BValNo)
468     CurrLI->addKills(BValNo, BeforeKills);
469
470   VNInfo *AValNo = (After.empty())
471     ? NULL
472     : CurrLI->getNextValue(RestoreIndex, 0, LIs->getVNInfoAllocator());
473   if (AValNo) {
474     AValNo->hasPHIKill = HasPHIKill;
475     CurrLI->addKills(AValNo, AfterKills);
476   }
477
478   for (unsigned i = 0, e = Before.size(); i != e; ++i) {
479     unsigned Start = Before[i].first;
480     unsigned End   = Before[i].second;
481     CurrLI->addRange(LiveRange(Start, End, BValNo));
482   }
483   for (unsigned i = 0, e = After.size(); i != e; ++i) {
484     unsigned Start = After[i].first;
485     unsigned End   = After[i].second;
486     CurrLI->addRange(LiveRange(Start, End, AValNo));
487   }
488 }
489
490 /// ShrinkWrapToLastUse - There are uses of the current live interval in the
491 /// given block, shrink wrap the live interval to the last use (i.e. remove
492 /// from last use to the end of the mbb). In case mbb is the where the barrier
493 /// is, remove from the last use to the barrier.
494 bool
495 PreAllocSplitting::ShrinkWrapToLastUse(MachineBasicBlock *MBB, VNInfo *ValNo,
496                                        SmallVector<MachineOperand*, 4> &Uses,
497                                        SmallPtrSet<MachineInstr*, 4> &UseMIs) {
498   MachineOperand *LastMO = 0;
499   MachineInstr *LastMI = 0;
500   if (MBB != BarrierMBB && Uses.size() == 1) {
501     // Single use, no need to traverse the block. We can't assume this for the
502     // barrier bb though since the use is probably below the barrier.
503     LastMO = Uses[0];
504     LastMI = LastMO->getParent();
505   } else {
506     MachineBasicBlock::iterator MEE = MBB->begin();
507     MachineBasicBlock::iterator MII;
508     if (MBB == BarrierMBB)
509       MII = Barrier;
510     else
511       MII = MBB->end();
512     while (MII != MEE) {
513       --MII;
514       MachineInstr *UseMI = &*MII;
515       if (!UseMIs.count(UseMI))
516         continue;
517       for (unsigned i = 0, e = UseMI->getNumOperands(); i != e; ++i) {
518         MachineOperand &MO = UseMI->getOperand(i);
519         if (MO.isReg() && MO.getReg() == CurrLI->reg) {
520           LastMO = &MO;
521           break;
522         }
523       }
524       LastMI = UseMI;
525       break;
526     }
527   }
528
529   // Cut off live range from last use (or beginning of the mbb if there
530   // are no uses in it) to the end of the mbb.
531   unsigned RangeStart, RangeEnd = LIs->getMBBEndIdx(MBB)+1;
532   if (LastMI) {
533     RangeStart = LIs->getUseIndex(LIs->getInstructionIndex(LastMI))+1;
534     assert(!LastMO->isKill() && "Last use already terminates the interval?");
535     LastMO->setIsKill();
536   } else {
537     assert(MBB == BarrierMBB);
538     RangeStart = LIs->getMBBStartIdx(MBB);
539   }
540   if (MBB == BarrierMBB)
541     RangeEnd = LIs->getUseIndex(BarrierIdx)+1;
542   CurrLI->removeRange(RangeStart, RangeEnd);
543   if (LastMI)
544     CurrLI->addKill(ValNo, RangeStart);
545
546   // Return true if the last use becomes a new kill.
547   return LastMI;
548 }
549
550 /// ShrinkWrapLiveInterval - Recursively traverse the predecessor
551 /// chain to find the new 'kills' and shrink wrap the live interval to the
552 /// new kill indices.
553 void
554 PreAllocSplitting::ShrinkWrapLiveInterval(VNInfo *ValNo, MachineBasicBlock *MBB,
555                           MachineBasicBlock *SuccMBB, MachineBasicBlock *DefMBB,
556                                     SmallPtrSet<MachineBasicBlock*, 8> &Visited,
557            DenseMap<MachineBasicBlock*, SmallVector<MachineOperand*, 4> > &Uses,
558            DenseMap<MachineBasicBlock*, SmallPtrSet<MachineInstr*, 4> > &UseMIs,
559                                   SmallVector<MachineBasicBlock*, 4> &UseMBBs) {
560   if (Visited.count(MBB))
561     return;
562
563   // If live interval is live in another successor path, then we can't process
564   // this block. But we may able to do so after all the successors have been
565   // processed.
566   if (MBB != BarrierMBB) {
567     for (MachineBasicBlock::succ_iterator SI = MBB->succ_begin(),
568            SE = MBB->succ_end(); SI != SE; ++SI) {
569       MachineBasicBlock *SMBB = *SI;
570       if (SMBB == SuccMBB)
571         continue;
572       if (CurrLI->liveAt(LIs->getMBBStartIdx(SMBB)))
573         return;
574     }
575   }
576
577   Visited.insert(MBB);
578
579   DenseMap<MachineBasicBlock*, SmallVector<MachineOperand*, 4> >::iterator
580     UMII = Uses.find(MBB);
581   if (UMII != Uses.end()) {
582     // At least one use in this mbb, lets look for the kill.
583     DenseMap<MachineBasicBlock*, SmallPtrSet<MachineInstr*, 4> >::iterator
584       UMII2 = UseMIs.find(MBB);
585     if (ShrinkWrapToLastUse(MBB, ValNo, UMII->second, UMII2->second))
586       // Found a kill, shrink wrapping of this path ends here.
587       return;
588   } else if (MBB == DefMBB) {
589     // There are no uses after the def.
590     MachineInstr *DefMI = LIs->getInstructionFromIndex(ValNo->def);
591     if (UseMBBs.empty()) {
592       // The only use must be below barrier in the barrier block. It's safe to
593       // remove the def.
594       LIs->RemoveMachineInstrFromMaps(DefMI);
595       DefMI->eraseFromParent();
596       CurrLI->removeRange(ValNo->def, LIs->getMBBEndIdx(MBB)+1);
597     }
598   } else if (MBB == BarrierMBB) {
599     // Remove entire live range from start of mbb to barrier.
600     CurrLI->removeRange(LIs->getMBBStartIdx(MBB),
601                         LIs->getUseIndex(BarrierIdx)+1);
602   } else {
603     // Remove entire live range of the mbb out of the live interval.
604     CurrLI->removeRange(LIs->getMBBStartIdx(MBB), LIs->getMBBEndIdx(MBB)+1);
605   }
606
607   if (MBB == DefMBB)
608     // Reached the def mbb, stop traversing this path further.
609     return;
610
611   // Traverse the pathes up the predecessor chains further.
612   for (MachineBasicBlock::pred_iterator PI = MBB->pred_begin(),
613          PE = MBB->pred_end(); PI != PE; ++PI) {
614     MachineBasicBlock *Pred = *PI;
615     if (Pred == MBB)
616       continue;
617     if (Pred == DefMBB && ValNo->hasPHIKill)
618       // Pred is the def bb and the def reaches other val#s, we must
619       // allow the value to be live out of the bb.
620       continue;
621     ShrinkWrapLiveInterval(ValNo, Pred, MBB, DefMBB, Visited,
622                            Uses, UseMIs, UseMBBs);
623   }
624
625   return;
626 }
627
628 /// SplitRegLiveInterval - Split (spill and restore) the given live interval
629 /// so it would not cross the barrier that's being processed. Shrink wrap
630 /// (minimize) the live interval to the last uses.
631 bool PreAllocSplitting::SplitRegLiveInterval(LiveInterval *LI) {
632   CurrLI = LI;
633
634   // Find live range where current interval cross the barrier.
635   LiveInterval::iterator LR =
636     CurrLI->FindLiveRangeContaining(LIs->getUseIndex(BarrierIdx));
637   VNInfo *ValNo = LR->valno;
638
639   if (ValNo->def == ~1U) {
640     // Defined by a dead def? How can this be?
641     assert(0 && "Val# is defined by a dead def?");
642     abort();
643   }
644
645   // FIXME: For now, if definition is rematerializable, do not split.
646   MachineInstr *DefMI = (ValNo->def != ~0U)
647     ? LIs->getInstructionFromIndex(ValNo->def) : NULL;
648   if (DefMI && LIs->isReMaterializable(*LI, ValNo, DefMI))
649     return false;
650
651   // Find all references in the barrier mbb.
652   SmallPtrSet<MachineInstr*, 4> RefsInMBB;
653   for (MachineRegisterInfo::reg_iterator I = MRI->reg_begin(CurrLI->reg),
654          E = MRI->reg_end(); I != E; ++I) {
655     MachineInstr *RefMI = &*I;
656     if (RefMI->getParent() == BarrierMBB)
657       RefsInMBB.insert(RefMI);
658   }
659
660   // Find a point to restore the value after the barrier.
661   unsigned RestoreIndex;
662   MachineBasicBlock::iterator RestorePt =
663     findRestorePoint(BarrierMBB, Barrier, LR->end, RefsInMBB, RestoreIndex);
664   if (RestorePt == BarrierMBB->end())
665     return false;
666
667   // Add a spill either before the barrier or after the definition.
668   MachineBasicBlock *DefMBB = DefMI ? DefMI->getParent() : NULL;
669   const TargetRegisterClass *RC = MRI->getRegClass(CurrLI->reg);
670   unsigned SpillIndex = 0;
671   MachineInstr *SpillMI = NULL;
672   int SS = -1;
673   if (ValNo->def == ~0U) {
674     // If it's defined by a phi, we must split just before the barrier.
675     MachineBasicBlock::iterator SpillPt = 
676       findSpillPoint(BarrierMBB, Barrier, NULL, RefsInMBB, SpillIndex);
677     if (SpillPt == BarrierMBB->begin())
678       return false; // No gap to insert spill.
679     // Add spill.
680     SS = CreateSpillStackSlot(CurrLI->reg, RC);
681     TII->storeRegToStackSlot(*BarrierMBB, SpillPt, CurrLI->reg, true, SS, RC);
682     SpillMI = prior(SpillPt);
683     LIs->InsertMachineInstrInMaps(SpillMI, SpillIndex);
684   } else if (!IsAvailableInStack(DefMBB, CurrLI->reg, ValNo->def,
685                                  RestoreIndex, SpillIndex, SS)) {
686     // If it's already split, just restore the value. There is no need to spill
687     // the def again.
688     if (!DefMI)
689       return false; // Def is dead. Do nothing.
690     // Check if it's possible to insert a spill after the def MI.
691     MachineBasicBlock::iterator SpillPt;
692     if (DefMBB == BarrierMBB) {
693       // Add spill after the def and the last use before the barrier.
694       SpillPt = findSpillPoint(BarrierMBB, Barrier, DefMI, RefsInMBB, SpillIndex);
695       if (SpillPt == DefMBB->begin())
696         return false; // No gap to insert spill.
697     } else {
698       SpillPt = findNextEmptySlot(DefMBB, DefMI, SpillIndex);
699       if (SpillPt == DefMBB->end())
700         return false; // No gap to insert spill.
701     }
702     // Add spill. The store instruction kills the register if def is before
703     // the barrier in the barrier block.
704     SS = CreateSpillStackSlot(CurrLI->reg, RC);
705     TII->storeRegToStackSlot(*DefMBB, SpillPt, CurrLI->reg,
706                              DefMBB == BarrierMBB, SS, RC);
707     SpillMI = prior(SpillPt);
708     LIs->InsertMachineInstrInMaps(SpillMI, SpillIndex);
709   }
710
711   // Remember def instruction index to spill index mapping.
712   if (DefMI && SpillMI)
713     Def2SpillMap[ValNo->def] = SpillIndex;
714
715   // Add restore.
716   TII->loadRegFromStackSlot(*BarrierMBB, RestorePt, CurrLI->reg, SS, RC);
717   MachineInstr *LoadMI = prior(RestorePt);
718   LIs->InsertMachineInstrInMaps(LoadMI, RestoreIndex);
719
720   // If live interval is spilled in the same block as the barrier, just
721   // create a hole in the interval.
722   if (!DefMBB ||
723       (SpillMI && SpillMI->getParent() == BarrierMBB)) {
724     // Update spill stack slot live interval.
725     UpdateSpillSlotInterval(ValNo, LIs->getUseIndex(SpillIndex)+1,
726                             LIs->getDefIndex(RestoreIndex));
727
728     UpdateRegisterInterval(ValNo, LIs->getUseIndex(SpillIndex)+1,
729                            LIs->getDefIndex(RestoreIndex));
730
731     ++NumSplits;
732     return true;
733   }
734
735   // Update spill stack slot live interval.
736   UpdateSpillSlotInterval(ValNo, LIs->getUseIndex(SpillIndex)+1,
737                           LIs->getDefIndex(RestoreIndex));
738
739   // Shrink wrap the live interval by walking up the CFG and find the
740   // new kills.
741   // Now let's find all the uses of the val#.
742   DenseMap<MachineBasicBlock*, SmallVector<MachineOperand*, 4> > Uses;
743   DenseMap<MachineBasicBlock*, SmallPtrSet<MachineInstr*, 4> > UseMIs;
744   SmallPtrSet<MachineBasicBlock*, 4> Seen;
745   SmallVector<MachineBasicBlock*, 4> UseMBBs;
746   for (MachineRegisterInfo::use_iterator UI = MRI->use_begin(CurrLI->reg),
747          UE = MRI->use_end(); UI != UE; ++UI) {
748     MachineOperand &UseMO = UI.getOperand();
749     MachineInstr *UseMI = UseMO.getParent();
750     unsigned UseIdx = LIs->getInstructionIndex(UseMI);
751     LiveInterval::iterator ULR = CurrLI->FindLiveRangeContaining(UseIdx);
752     if (ULR->valno != ValNo)
753       continue;
754     MachineBasicBlock *UseMBB = UseMI->getParent();
755     // Remember which other mbb's use this val#.
756     if (Seen.insert(UseMBB) && UseMBB != BarrierMBB)
757       UseMBBs.push_back(UseMBB);
758     DenseMap<MachineBasicBlock*, SmallVector<MachineOperand*, 4> >::iterator
759       UMII = Uses.find(UseMBB);
760     if (UMII != Uses.end()) {
761       DenseMap<MachineBasicBlock*, SmallPtrSet<MachineInstr*, 4> >::iterator
762         UMII2 = UseMIs.find(UseMBB);
763       UMII->second.push_back(&UseMO);
764       UMII2->second.insert(UseMI);
765     } else {
766       SmallVector<MachineOperand*, 4> Ops;
767       Ops.push_back(&UseMO);
768       Uses.insert(std::make_pair(UseMBB, Ops));
769       SmallPtrSet<MachineInstr*, 4> MIs;
770       MIs.insert(UseMI);
771       UseMIs.insert(std::make_pair(UseMBB, MIs));
772     }
773   }
774
775   // Walk up the predecessor chains.
776   SmallPtrSet<MachineBasicBlock*, 8> Visited;
777   ShrinkWrapLiveInterval(ValNo, BarrierMBB, NULL, DefMBB, Visited,
778                          Uses, UseMIs, UseMBBs);
779
780   // FIXME: If ValNo->hasPHIKill is false, then renumber the val# by
781   // the restore.
782
783   // Remove live range from barrier to the restore. FIXME: Find a better
784   // point to re-start the live interval.
785   UpdateRegisterInterval(ValNo, LIs->getUseIndex(BarrierIdx)+1,
786                          LIs->getDefIndex(RestoreIndex));
787
788   ++NumSplits;
789   return true;
790 }
791
792 /// SplitRegLiveIntervals - Split all register live intervals that cross the
793 /// barrier that's being processed.
794 bool
795 PreAllocSplitting::SplitRegLiveIntervals(const TargetRegisterClass **RCs) {
796   // First find all the virtual registers whose live intervals are intercepted
797   // by the current barrier.
798   SmallVector<LiveInterval*, 8> Intervals;
799   for (const TargetRegisterClass **RC = RCs; *RC; ++RC) {
800     if (TII->IgnoreRegisterClassBarriers(*RC))
801       continue;
802     std::vector<unsigned> &VRs = MRI->getRegClassVirtRegs(*RC);
803     for (unsigned i = 0, e = VRs.size(); i != e; ++i) {
804       unsigned Reg = VRs[i];
805       if (!LIs->hasInterval(Reg))
806         continue;
807       LiveInterval *LI = &LIs->getInterval(Reg);
808       if (LI->liveAt(BarrierIdx) && !Barrier->readsRegister(Reg))
809         // Virtual register live interval is intercepted by the barrier. We
810         // should split and shrink wrap its interval if possible.
811         Intervals.push_back(LI);
812     }
813   }
814
815   // Process the affected live intervals.
816   bool Change = false;
817   while (!Intervals.empty()) {
818     if (PreSplitLimit != -1 && (int)NumSplits == PreSplitLimit)
819       break;
820     LiveInterval *LI = Intervals.back();
821     Intervals.pop_back();
822     Change |= SplitRegLiveInterval(LI);
823   }
824
825   return Change;
826 }
827
828 bool PreAllocSplitting::createsNewJoin(LiveRange* LR,
829                                        MachineBasicBlock* DefMBB,
830                                        MachineBasicBlock* BarrierMBB) {
831   if (DefMBB == BarrierMBB)
832     return false;
833   
834   if (LR->valno->hasPHIKill)
835     return false;
836   
837   unsigned MBBEnd = LIs->getMBBEndIdx(BarrierMBB);
838   if (LR->end < MBBEnd)
839     return false;
840   
841   MachineLoopInfo& MLI = getAnalysis<MachineLoopInfo>();
842   if (MLI.getLoopFor(DefMBB) != MLI.getLoopFor(BarrierMBB))
843     return true;
844   
845   MachineDominatorTree& MDT = getAnalysis<MachineDominatorTree>();
846   SmallPtrSet<MachineBasicBlock*, 4> Visited;
847   typedef std::pair<MachineBasicBlock*,
848                     MachineBasicBlock::succ_iterator> ItPair;
849   SmallVector<ItPair, 4> Stack;
850   Stack.push_back(std::make_pair(BarrierMBB, BarrierMBB->succ_begin()));
851   
852   while (!Stack.empty()) {
853     ItPair P = Stack.back();
854     Stack.pop_back();
855     
856     MachineBasicBlock* PredMBB = P.first;
857     MachineBasicBlock::succ_iterator S = P.second;
858     
859     if (S == PredMBB->succ_end())
860       continue;
861     else if (Visited.count(*S)) {
862       Stack.push_back(std::make_pair(PredMBB, ++S));
863       continue;
864     } else
865       Stack.push_back(std::make_pair(PredMBB, ++S));
866     
867     MachineBasicBlock* MBB = *S;
868     Visited.insert(MBB);
869     
870     if (MBB == BarrierMBB)
871       return true;
872     
873     MachineDomTreeNode* DefMDTN = MDT.getNode(DefMBB);
874     MachineDomTreeNode* BarrierMDTN = MDT.getNode(BarrierMBB);
875     MachineDomTreeNode* MDTN = MDT.getNode(MBB)->getIDom();
876     while (MDTN) {
877       if (MDTN == DefMDTN)
878         return true;
879       else if (MDTN == BarrierMDTN)
880         break;
881       MDTN = MDTN->getIDom();
882     }
883     
884     MBBEnd = LIs->getMBBEndIdx(MBB);
885     if (LR->end > MBBEnd)
886       Stack.push_back(std::make_pair(MBB, MBB->succ_begin()));
887   }
888   
889   return false;
890
891   
892
893 bool PreAllocSplitting::runOnMachineFunction(MachineFunction &MF) {
894   CurrMF = &MF;
895   TM     = &MF.getTarget();
896   TII    = TM->getInstrInfo();
897   MFI    = MF.getFrameInfo();
898   MRI    = &MF.getRegInfo();
899   LIs    = &getAnalysis<LiveIntervals>();
900   LSs    = &getAnalysis<LiveStacks>();
901
902   bool MadeChange = false;
903
904   // Make sure blocks are numbered in order.
905   MF.RenumberBlocks();
906
907 #if 0
908   // FIXME: Go top down.
909   MachineBasicBlock *Entry = MF.begin();
910   SmallPtrSet<MachineBasicBlock*,16> Visited;
911
912   for (df_ext_iterator<MachineBasicBlock*, SmallPtrSet<MachineBasicBlock*,16> >
913          DFI = df_ext_begin(Entry, Visited), E = df_ext_end(Entry, Visited);
914        DFI != E; ++DFI) {
915     BarrierMBB = *DFI;
916     for (MachineBasicBlock::iterator I = BarrierMBB->begin(),
917            E = BarrierMBB->end(); I != E; ++I) {
918       Barrier = &*I;
919       const TargetRegisterClass **BarrierRCs =
920         Barrier->getDesc().getRegClassBarriers();
921       if (!BarrierRCs)
922         continue;
923       BarrierIdx = LIs->getInstructionIndex(Barrier);
924       MadeChange |= SplitRegLiveIntervals(BarrierRCs);
925     }
926   }
927 #else
928   for (MachineFunction::reverse_iterator I = MF.rbegin(), E = MF.rend();
929        I != E; ++I) {
930     BarrierMBB = &*I;
931     for (MachineBasicBlock::reverse_iterator II = BarrierMBB->rbegin(),
932            EE = BarrierMBB->rend(); II != EE; ++II) {
933       Barrier = &*II;
934       const TargetRegisterClass **BarrierRCs =
935         Barrier->getDesc().getRegClassBarriers();
936       if (!BarrierRCs)
937         continue;
938       BarrierIdx = LIs->getInstructionIndex(Barrier);
939       MadeChange |= SplitRegLiveIntervals(BarrierRCs);
940     }
941   }
942 #endif
943
944   return MadeChange;
945 }