774e7d8ac8f4cba8065749482d43a295c1390339
[oota-llvm.git] / include / llvm / Target / TargetLowering.h
1 //===-- llvm/Target/TargetLowering.h - Target Lowering Info -----*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 ///
10 /// \file
11 /// This file describes how to lower LLVM code to machine code.  This has two
12 /// main components:
13 ///
14 ///  1. Which ValueTypes are natively supported by the target.
15 ///  2. Which operations are supported for supported ValueTypes.
16 ///  3. Cost thresholds for alternative implementations of certain operations.
17 ///
18 /// In addition it has a few other components, like information about FP
19 /// immediates.
20 ///
21 //===----------------------------------------------------------------------===//
22
23 #ifndef LLVM_TARGET_TARGETLOWERING_H
24 #define LLVM_TARGET_TARGETLOWERING_H
25
26 #include "llvm/ADT/DenseMap.h"
27 #include "llvm/CodeGen/DAGCombine.h"
28 #include "llvm/CodeGen/RuntimeLibcalls.h"
29 #include "llvm/CodeGen/SelectionDAGNodes.h"
30 #include "llvm/IR/Attributes.h"
31 #include "llvm/IR/CallSite.h"
32 #include "llvm/IR/CallingConv.h"
33 #include "llvm/IR/InlineAsm.h"
34 #include "llvm/IR/Instructions.h"
35 #include "llvm/IR/IRBuilder.h"
36 #include "llvm/MC/MCRegisterInfo.h"
37 #include "llvm/Target/TargetCallingConv.h"
38 #include "llvm/Target/TargetMachine.h"
39 #include <climits>
40 #include <map>
41 #include <vector>
42
43 namespace llvm {
44   class CallInst;
45   class CCState;
46   class FastISel;
47   class FunctionLoweringInfo;
48   class ImmutableCallSite;
49   class IntrinsicInst;
50   class MachineBasicBlock;
51   class MachineFunction;
52   class MachineInstr;
53   class MachineJumpTableInfo;
54   class Mangler;
55   class MCContext;
56   class MCExpr;
57   class MCSymbol;
58   template<typename T> class SmallVectorImpl;
59   class DataLayout;
60   class TargetRegisterClass;
61   class TargetLibraryInfo;
62   class TargetLoweringObjectFile;
63   class Value;
64
65   namespace Sched {
66     enum Preference {
67       None,             // No preference
68       Source,           // Follow source order.
69       RegPressure,      // Scheduling for lowest register pressure.
70       Hybrid,           // Scheduling for both latency and register pressure.
71       ILP,              // Scheduling for ILP in low register pressure mode.
72       VLIW              // Scheduling for VLIW targets.
73     };
74   }
75
76 /// This base class for TargetLowering contains the SelectionDAG-independent
77 /// parts that can be used from the rest of CodeGen.
78 class TargetLoweringBase {
79   TargetLoweringBase(const TargetLoweringBase&) LLVM_DELETED_FUNCTION;
80   void operator=(const TargetLoweringBase&) LLVM_DELETED_FUNCTION;
81
82 public:
83   /// This enum indicates whether operations are valid for a target, and if not,
84   /// what action should be used to make them valid.
85   enum LegalizeAction {
86     Legal,      // The target natively supports this operation.
87     Promote,    // This operation should be executed in a larger type.
88     Expand,     // Try to expand this to other ops, otherwise use a libcall.
89     Custom      // Use the LowerOperation hook to implement custom lowering.
90   };
91
92   /// This enum indicates whether a types are legal for a target, and if not,
93   /// what action should be used to make them valid.
94   enum LegalizeTypeAction {
95     TypeLegal,           // The target natively supports this type.
96     TypePromoteInteger,  // Replace this integer with a larger one.
97     TypeExpandInteger,   // Split this integer into two of half the size.
98     TypeSoftenFloat,     // Convert this float to a same size integer type.
99     TypeExpandFloat,     // Split this float into two of half the size.
100     TypeScalarizeVector, // Replace this one-element vector with its element.
101     TypeSplitVector,     // Split this vector into two of half the size.
102     TypeWidenVector      // This vector should be widened into a larger vector.
103   };
104
105   /// LegalizeKind holds the legalization kind that needs to happen to EVT
106   /// in order to type-legalize it.
107   typedef std::pair<LegalizeTypeAction, EVT> LegalizeKind;
108
109   /// Enum that describes how the target represents true/false values.
110   enum BooleanContent {
111     UndefinedBooleanContent,    // Only bit 0 counts, the rest can hold garbage.
112     ZeroOrOneBooleanContent,        // All bits zero except for bit 0.
113     ZeroOrNegativeOneBooleanContent // All bits equal to bit 0.
114   };
115
116   /// Enum that describes what type of support for selects the target has.
117   enum SelectSupportKind {
118     ScalarValSelect,      // The target supports scalar selects (ex: cmov).
119     ScalarCondVectorVal,  // The target supports selects with a scalar condition
120                           // and vector values (ex: cmov).
121     VectorMaskSelect      // The target supports vector selects with a vector
122                           // mask (ex: x86 blends).
123   };
124
125   static ISD::NodeType getExtendForContent(BooleanContent Content) {
126     switch (Content) {
127     case UndefinedBooleanContent:
128       // Extend by adding rubbish bits.
129       return ISD::ANY_EXTEND;
130     case ZeroOrOneBooleanContent:
131       // Extend by adding zero bits.
132       return ISD::ZERO_EXTEND;
133     case ZeroOrNegativeOneBooleanContent:
134       // Extend by copying the sign bit.
135       return ISD::SIGN_EXTEND;
136     }
137     llvm_unreachable("Invalid content kind");
138   }
139
140   /// NOTE: The constructor takes ownership of TLOF.
141   explicit TargetLoweringBase(const TargetMachine &TM,
142                               const TargetLoweringObjectFile *TLOF);
143   virtual ~TargetLoweringBase();
144
145 protected:
146   /// \brief Initialize all of the actions to default values.
147   void initActions();
148
149 public:
150   const TargetMachine &getTargetMachine() const { return TM; }
151   const DataLayout *getDataLayout() const { return DL; }
152   const TargetLoweringObjectFile &getObjFileLowering() const { return TLOF; }
153
154   bool isBigEndian() const { return !IsLittleEndian; }
155   bool isLittleEndian() const { return IsLittleEndian; }
156
157   /// Return the pointer type for the given address space, defaults to
158   /// the pointer type from the data layout.
159   /// FIXME: The default needs to be removed once all the code is updated.
160   virtual MVT getPointerTy(uint32_t /*AS*/ = 0) const;
161   unsigned getPointerSizeInBits(uint32_t AS = 0) const;
162   unsigned getPointerTypeSizeInBits(Type *Ty) const;
163   virtual MVT getScalarShiftAmountTy(EVT LHSTy) const;
164
165   EVT getShiftAmountTy(EVT LHSTy) const;
166
167   /// Returns the type to be used for the index operand of:
168   /// ISD::INSERT_VECTOR_ELT, ISD::EXTRACT_VECTOR_ELT,
169   /// ISD::INSERT_SUBVECTOR, and ISD::EXTRACT_SUBVECTOR
170   virtual MVT getVectorIdxTy() const {
171     return getPointerTy();
172   }
173
174   /// Return true if the select operation is expensive for this target.
175   bool isSelectExpensive() const { return SelectIsExpensive; }
176
177   virtual bool isSelectSupported(SelectSupportKind /*kind*/) const {
178     return true;
179   }
180
181   /// Return true if multiple condition registers are available.
182   bool hasMultipleConditionRegisters() const {
183     return HasMultipleConditionRegisters;
184   }
185
186   /// Return true if the target has BitExtract instructions.
187   bool hasExtractBitsInsn() const { return HasExtractBitsInsn; }
188
189   /// Return the preferred vector type legalization action.
190   virtual TargetLoweringBase::LegalizeTypeAction
191   getPreferredVectorAction(EVT VT) const {
192     // The default action for one element vectors is to scalarize
193     if (VT.getVectorNumElements() == 1)
194       return TypeScalarizeVector;
195     // The default action for other vectors is to promote
196     return TypePromoteInteger;
197   }
198
199   // There are two general methods for expanding a BUILD_VECTOR node:
200   //  1. Use SCALAR_TO_VECTOR on the defined scalar values and then shuffle
201   //     them together.
202   //  2. Build the vector on the stack and then load it.
203   // If this function returns true, then method (1) will be used, subject to
204   // the constraint that all of the necessary shuffles are legal (as determined
205   // by isShuffleMaskLegal). If this function returns false, then method (2) is
206   // always used. The vector type, and the number of defined values, are
207   // provided.
208   virtual bool
209   shouldExpandBuildVectorWithShuffles(EVT /* VT */,
210                                       unsigned DefinedValues) const {
211     return DefinedValues < 3;
212   }
213
214   /// Return true if integer divide is usually cheaper than a sequence of
215   /// several shifts, adds, and multiplies for this target.
216   bool isIntDivCheap() const { return IntDivIsCheap; }
217
218   /// Returns true if target has indicated at least one type should be bypassed.
219   bool isSlowDivBypassed() const { return !BypassSlowDivWidths.empty(); }
220
221   /// Returns map of slow types for division or remainder with corresponding
222   /// fast types
223   const DenseMap<unsigned int, unsigned int> &getBypassSlowDivWidths() const {
224     return BypassSlowDivWidths;
225   }
226
227   /// Return true if pow2 sdiv is cheaper than a chain of sra/srl/add/sra.
228   bool isPow2SDivCheap() const { return Pow2SDivIsCheap; }
229
230   /// Return true if Flow Control is an expensive operation that should be
231   /// avoided.
232   bool isJumpExpensive() const { return JumpIsExpensive; }
233
234   /// Return true if selects are only cheaper than branches if the branch is
235   /// unlikely to be predicted right.
236   bool isPredictableSelectExpensive() const {
237     return PredictableSelectIsExpensive;
238   }
239
240   /// isLoadBitCastBeneficial() - Return true if the following transform
241   /// is beneficial.
242   /// fold (conv (load x)) -> (load (conv*)x)
243   /// On architectures that don't natively support some vector loads efficiently,
244   /// casting the load to a smaller vector of larger types and loading
245   /// is more efficient, however, this can be undone by optimizations in
246   /// dag combiner.
247   virtual bool isLoadBitCastBeneficial(EVT /* Load */, EVT /* Bitcast */) const {
248     return true;
249   }
250
251   /// \brief Return if the target supports combining a
252   /// chain like:
253   /// \code
254   ///   %andResult = and %val1, #imm-with-one-bit-set;
255   ///   %icmpResult = icmp %andResult, 0
256   ///   br i1 %icmpResult, label %dest1, label %dest2
257   /// \endcode
258   /// into a single machine instruction of a form like:
259   /// \code
260   ///   brOnBitSet %register, #bitNumber, dest
261   /// \endcode
262   bool isMaskAndBranchFoldingLegal() const {
263     return MaskAndBranchFoldingIsLegal;
264   }
265   
266   /// Return true if target supports floating point exceptions.
267   bool hasFloatingPointExceptions() const {
268     return HasFloatingPointExceptions;
269   }
270
271   /// Return true if target always beneficiates from combining into FMA for a
272   /// given value type. This must typically return false on targets where FMA
273   /// takes more cycles to execute than FADD.
274   virtual bool enableAggressiveFMAFusion(EVT VT) const {
275     return false;
276   }
277
278   /// Return the ValueType of the result of SETCC operations.
279   virtual EVT getSetCCResultType(LLVMContext &Context, EVT VT) const;
280
281   /// Return the ValueType for comparison libcalls. Comparions libcalls include
282   /// floating point comparion calls, and Ordered/Unordered check calls on
283   /// floating point numbers.
284   virtual
285   MVT::SimpleValueType getCmpLibcallReturnType() const;
286
287   /// For targets without i1 registers, this gives the nature of the high-bits
288   /// of boolean values held in types wider than i1.
289   ///
290   /// "Boolean values" are special true/false values produced by nodes like
291   /// SETCC and consumed (as the condition) by nodes like SELECT and BRCOND.
292   /// Not to be confused with general values promoted from i1.  Some cpus
293   /// distinguish between vectors of boolean and scalars; the isVec parameter
294   /// selects between the two kinds.  For example on X86 a scalar boolean should
295   /// be zero extended from i1, while the elements of a vector of booleans
296   /// should be sign extended from i1.
297   ///
298   /// Some cpus also treat floating point types the same way as they treat
299   /// vectors instead of the way they treat scalars.
300   BooleanContent getBooleanContents(bool isVec, bool isFloat) const {
301     if (isVec)
302       return BooleanVectorContents;
303     return isFloat ? BooleanFloatContents : BooleanContents;
304   }
305
306   BooleanContent getBooleanContents(EVT Type) const {
307     return getBooleanContents(Type.isVector(), Type.isFloatingPoint());
308   }
309
310   /// Return target scheduling preference.
311   Sched::Preference getSchedulingPreference() const {
312     return SchedPreferenceInfo;
313   }
314
315   /// Some scheduler, e.g. hybrid, can switch to different scheduling heuristics
316   /// for different nodes. This function returns the preference (or none) for
317   /// the given node.
318   virtual Sched::Preference getSchedulingPreference(SDNode *) const {
319     return Sched::None;
320   }
321
322   /// Return the register class that should be used for the specified value
323   /// type.
324   virtual const TargetRegisterClass *getRegClassFor(MVT VT) const {
325     const TargetRegisterClass *RC = RegClassForVT[VT.SimpleTy];
326     assert(RC && "This value type is not natively supported!");
327     return RC;
328   }
329
330   /// Return the 'representative' register class for the specified value
331   /// type.
332   ///
333   /// The 'representative' register class is the largest legal super-reg
334   /// register class for the register class of the value type.  For example, on
335   /// i386 the rep register class for i8, i16, and i32 are GR32; while the rep
336   /// register class is GR64 on x86_64.
337   virtual const TargetRegisterClass *getRepRegClassFor(MVT VT) const {
338     const TargetRegisterClass *RC = RepRegClassForVT[VT.SimpleTy];
339     return RC;
340   }
341
342   /// Return the cost of the 'representative' register class for the specified
343   /// value type.
344   virtual uint8_t getRepRegClassCostFor(MVT VT) const {
345     return RepRegClassCostForVT[VT.SimpleTy];
346   }
347
348   /// Return true if the target has native support for the specified value type.
349   /// This means that it has a register that directly holds it without
350   /// promotions or expansions.
351   bool isTypeLegal(EVT VT) const {
352     assert(!VT.isSimple() ||
353            (unsigned)VT.getSimpleVT().SimpleTy < array_lengthof(RegClassForVT));
354     return VT.isSimple() && RegClassForVT[VT.getSimpleVT().SimpleTy] != nullptr;
355   }
356
357   class ValueTypeActionImpl {
358     /// ValueTypeActions - For each value type, keep a LegalizeTypeAction enum
359     /// that indicates how instruction selection should deal with the type.
360     uint8_t ValueTypeActions[MVT::LAST_VALUETYPE];
361
362   public:
363     ValueTypeActionImpl() {
364       std::fill(std::begin(ValueTypeActions), std::end(ValueTypeActions), 0);
365     }
366
367     LegalizeTypeAction getTypeAction(MVT VT) const {
368       return (LegalizeTypeAction)ValueTypeActions[VT.SimpleTy];
369     }
370
371     void setTypeAction(MVT VT, LegalizeTypeAction Action) {
372       unsigned I = VT.SimpleTy;
373       ValueTypeActions[I] = Action;
374     }
375   };
376
377   const ValueTypeActionImpl &getValueTypeActions() const {
378     return ValueTypeActions;
379   }
380
381   /// Return how we should legalize values of this type, either it is already
382   /// legal (return 'Legal') or we need to promote it to a larger type (return
383   /// 'Promote'), or we need to expand it into multiple registers of smaller
384   /// integer type (return 'Expand').  'Custom' is not an option.
385   LegalizeTypeAction getTypeAction(LLVMContext &Context, EVT VT) const {
386     return getTypeConversion(Context, VT).first;
387   }
388   LegalizeTypeAction getTypeAction(MVT VT) const {
389     return ValueTypeActions.getTypeAction(VT);
390   }
391
392   /// For types supported by the target, this is an identity function.  For
393   /// types that must be promoted to larger types, this returns the larger type
394   /// to promote to.  For integer types that are larger than the largest integer
395   /// register, this contains one step in the expansion to get to the smaller
396   /// register. For illegal floating point types, this returns the integer type
397   /// to transform to.
398   EVT getTypeToTransformTo(LLVMContext &Context, EVT VT) const {
399     return getTypeConversion(Context, VT).second;
400   }
401
402   /// For types supported by the target, this is an identity function.  For
403   /// types that must be expanded (i.e. integer types that are larger than the
404   /// largest integer register or illegal floating point types), this returns
405   /// the largest legal type it will be expanded to.
406   EVT getTypeToExpandTo(LLVMContext &Context, EVT VT) const {
407     assert(!VT.isVector());
408     while (true) {
409       switch (getTypeAction(Context, VT)) {
410       case TypeLegal:
411         return VT;
412       case TypeExpandInteger:
413         VT = getTypeToTransformTo(Context, VT);
414         break;
415       default:
416         llvm_unreachable("Type is not legal nor is it to be expanded!");
417       }
418     }
419   }
420
421   /// Vector types are broken down into some number of legal first class types.
422   /// For example, EVT::v8f32 maps to 2 EVT::v4f32 with Altivec or SSE1, or 8
423   /// promoted EVT::f64 values with the X86 FP stack.  Similarly, EVT::v2i64
424   /// turns into 4 EVT::i32 values with both PPC and X86.
425   ///
426   /// This method returns the number of registers needed, and the VT for each
427   /// register.  It also returns the VT and quantity of the intermediate values
428   /// before they are promoted/expanded.
429   unsigned getVectorTypeBreakdown(LLVMContext &Context, EVT VT,
430                                   EVT &IntermediateVT,
431                                   unsigned &NumIntermediates,
432                                   MVT &RegisterVT) const;
433
434   struct IntrinsicInfo {
435     unsigned     opc;         // target opcode
436     EVT          memVT;       // memory VT
437     const Value* ptrVal;      // value representing memory location
438     int          offset;      // offset off of ptrVal
439     unsigned     size;        // the size of the memory location
440                               // (taken from memVT if zero)
441     unsigned     align;       // alignment
442     bool         vol;         // is volatile?
443     bool         readMem;     // reads memory?
444     bool         writeMem;    // writes memory?
445
446     IntrinsicInfo() : opc(0), ptrVal(nullptr), offset(0), size(0), align(1),
447                       vol(false), readMem(false), writeMem(false) {}
448   };
449
450   /// Given an intrinsic, checks if on the target the intrinsic will need to map
451   /// to a MemIntrinsicNode (touches memory). If this is the case, it returns
452   /// true and store the intrinsic information into the IntrinsicInfo that was
453   /// passed to the function.
454   virtual bool getTgtMemIntrinsic(IntrinsicInfo &, const CallInst &,
455                                   unsigned /*Intrinsic*/) const {
456     return false;
457   }
458
459   /// Returns true if the target can instruction select the specified FP
460   /// immediate natively. If false, the legalizer will materialize the FP
461   /// immediate as a load from a constant pool.
462   virtual bool isFPImmLegal(const APFloat &/*Imm*/, EVT /*VT*/) const {
463     return false;
464   }
465
466   /// Targets can use this to indicate that they only support *some*
467   /// VECTOR_SHUFFLE operations, those with specific masks.  By default, if a
468   /// target supports the VECTOR_SHUFFLE node, all mask values are assumed to be
469   /// legal.
470   virtual bool isShuffleMaskLegal(const SmallVectorImpl<int> &/*Mask*/,
471                                   EVT /*VT*/) const {
472     return true;
473   }
474
475   /// Returns true if the operation can trap for the value type.
476   ///
477   /// VT must be a legal type. By default, we optimistically assume most
478   /// operations don't trap except for divide and remainder.
479   virtual bool canOpTrap(unsigned Op, EVT VT) const;
480
481   /// Similar to isShuffleMaskLegal. This is used by Targets can use this to
482   /// indicate if there is a suitable VECTOR_SHUFFLE that can be used to replace
483   /// a VAND with a constant pool entry.
484   virtual bool isVectorClearMaskLegal(const SmallVectorImpl<int> &/*Mask*/,
485                                       EVT /*VT*/) const {
486     return false;
487   }
488
489   /// Return how this operation should be treated: either it is legal, needs to
490   /// be promoted to a larger size, needs to be expanded to some other code
491   /// sequence, or the target has a custom expander for it.
492   LegalizeAction getOperationAction(unsigned Op, EVT VT) const {
493     if (VT.isExtended()) return Expand;
494     // If a target-specific SDNode requires legalization, require the target
495     // to provide custom legalization for it.
496     if (Op > array_lengthof(OpActions[0])) return Custom;
497     unsigned I = (unsigned) VT.getSimpleVT().SimpleTy;
498     return (LegalizeAction)OpActions[I][Op];
499   }
500
501   /// Return true if the specified operation is legal on this target or can be
502   /// made legal with custom lowering. This is used to help guide high-level
503   /// lowering decisions.
504   bool isOperationLegalOrCustom(unsigned Op, EVT VT) const {
505     return (VT == MVT::Other || isTypeLegal(VT)) &&
506       (getOperationAction(Op, VT) == Legal ||
507        getOperationAction(Op, VT) == Custom);
508   }
509
510   /// Return true if the specified operation is legal on this target or can be
511   /// made legal using promotion. This is used to help guide high-level lowering
512   /// decisions.
513   bool isOperationLegalOrPromote(unsigned Op, EVT VT) const {
514     return (VT == MVT::Other || isTypeLegal(VT)) &&
515       (getOperationAction(Op, VT) == Legal ||
516        getOperationAction(Op, VT) == Promote);
517   }
518
519   /// Return true if the specified operation is illegal on this target or
520   /// unlikely to be made legal with custom lowering. This is used to help guide
521   /// high-level lowering decisions.
522   bool isOperationExpand(unsigned Op, EVT VT) const {
523     return (!isTypeLegal(VT) || getOperationAction(Op, VT) == Expand);
524   }
525
526   /// Return true if the specified operation is legal on this target.
527   bool isOperationLegal(unsigned Op, EVT VT) const {
528     return (VT == MVT::Other || isTypeLegal(VT)) &&
529            getOperationAction(Op, VT) == Legal;
530   }
531
532   /// Return how this load with extension should be treated: either it is legal,
533   /// needs to be promoted to a larger size, needs to be expanded to some other
534   /// code sequence, or the target has a custom expander for it.
535   LegalizeAction getLoadExtAction(unsigned ExtType, EVT VT) const {
536     if (VT.isExtended()) return Expand;
537     unsigned I = (unsigned) VT.getSimpleVT().SimpleTy;
538     assert(ExtType < ISD::LAST_LOADEXT_TYPE && I < MVT::LAST_VALUETYPE &&
539            "Table isn't big enough!");
540     return (LegalizeAction)LoadExtActions[I][ExtType];
541   }
542
543   /// Return true if the specified load with extension is legal on this target.
544   bool isLoadExtLegal(unsigned ExtType, EVT VT) const {
545     return VT.isSimple() &&
546       getLoadExtAction(ExtType, VT.getSimpleVT()) == Legal;
547   }
548
549   /// Return how this store with truncation should be treated: either it is
550   /// legal, needs to be promoted to a larger size, needs to be expanded to some
551   /// other code sequence, or the target has a custom expander for it.
552   LegalizeAction getTruncStoreAction(EVT ValVT, EVT MemVT) const {
553     if (ValVT.isExtended() || MemVT.isExtended()) return Expand;
554     unsigned ValI = (unsigned) ValVT.getSimpleVT().SimpleTy;
555     unsigned MemI = (unsigned) MemVT.getSimpleVT().SimpleTy;
556     assert(ValI < MVT::LAST_VALUETYPE && MemI < MVT::LAST_VALUETYPE &&
557            "Table isn't big enough!");
558     return (LegalizeAction)TruncStoreActions[ValI][MemI];
559   }
560
561   /// Return true if the specified store with truncation is legal on this
562   /// target.
563   bool isTruncStoreLegal(EVT ValVT, EVT MemVT) const {
564     return isTypeLegal(ValVT) && MemVT.isSimple() &&
565       getTruncStoreAction(ValVT.getSimpleVT(), MemVT.getSimpleVT()) == Legal;
566   }
567
568   /// Return how the indexed load should be treated: either it is legal, needs
569   /// to be promoted to a larger size, needs to be expanded to some other code
570   /// sequence, or the target has a custom expander for it.
571   LegalizeAction
572   getIndexedLoadAction(unsigned IdxMode, MVT VT) const {
573     assert(IdxMode < ISD::LAST_INDEXED_MODE && VT < MVT::LAST_VALUETYPE &&
574            "Table isn't big enough!");
575     unsigned Ty = (unsigned)VT.SimpleTy;
576     return (LegalizeAction)((IndexedModeActions[Ty][IdxMode] & 0xf0) >> 4);
577   }
578
579   /// Return true if the specified indexed load is legal on this target.
580   bool isIndexedLoadLegal(unsigned IdxMode, EVT VT) const {
581     return VT.isSimple() &&
582       (getIndexedLoadAction(IdxMode, VT.getSimpleVT()) == Legal ||
583        getIndexedLoadAction(IdxMode, VT.getSimpleVT()) == Custom);
584   }
585
586   /// Return how the indexed store should be treated: either it is legal, needs
587   /// to be promoted to a larger size, needs to be expanded to some other code
588   /// sequence, or the target has a custom expander for it.
589   LegalizeAction
590   getIndexedStoreAction(unsigned IdxMode, MVT VT) const {
591     assert(IdxMode < ISD::LAST_INDEXED_MODE && VT < MVT::LAST_VALUETYPE &&
592            "Table isn't big enough!");
593     unsigned Ty = (unsigned)VT.SimpleTy;
594     return (LegalizeAction)(IndexedModeActions[Ty][IdxMode] & 0x0f);
595   }
596
597   /// Return true if the specified indexed load is legal on this target.
598   bool isIndexedStoreLegal(unsigned IdxMode, EVT VT) const {
599     return VT.isSimple() &&
600       (getIndexedStoreAction(IdxMode, VT.getSimpleVT()) == Legal ||
601        getIndexedStoreAction(IdxMode, VT.getSimpleVT()) == Custom);
602   }
603
604   /// Return how the condition code should be treated: either it is legal, needs
605   /// to be expanded to some other code sequence, or the target has a custom
606   /// expander for it.
607   LegalizeAction
608   getCondCodeAction(ISD::CondCode CC, MVT VT) const {
609     assert((unsigned)CC < array_lengthof(CondCodeActions) &&
610            ((unsigned)VT.SimpleTy >> 4) < array_lengthof(CondCodeActions[0]) &&
611            "Table isn't big enough!");
612     // See setCondCodeAction for how this is encoded.
613     uint32_t Shift = 2 * (VT.SimpleTy & 0xF);
614     uint32_t Value = CondCodeActions[CC][VT.SimpleTy >> 4];
615     LegalizeAction Action = (LegalizeAction) ((Value >> Shift) & 0x3);
616     assert(Action != Promote && "Can't promote condition code!");
617     return Action;
618   }
619
620   /// Return true if the specified condition code is legal on this target.
621   bool isCondCodeLegal(ISD::CondCode CC, MVT VT) const {
622     return
623       getCondCodeAction(CC, VT) == Legal ||
624       getCondCodeAction(CC, VT) == Custom;
625   }
626
627
628   /// If the action for this operation is to promote, this method returns the
629   /// ValueType to promote to.
630   MVT getTypeToPromoteTo(unsigned Op, MVT VT) const {
631     assert(getOperationAction(Op, VT) == Promote &&
632            "This operation isn't promoted!");
633
634     // See if this has an explicit type specified.
635     std::map<std::pair<unsigned, MVT::SimpleValueType>,
636              MVT::SimpleValueType>::const_iterator PTTI =
637       PromoteToType.find(std::make_pair(Op, VT.SimpleTy));
638     if (PTTI != PromoteToType.end()) return PTTI->second;
639
640     assert((VT.isInteger() || VT.isFloatingPoint()) &&
641            "Cannot autopromote this type, add it with AddPromotedToType.");
642
643     MVT NVT = VT;
644     do {
645       NVT = (MVT::SimpleValueType)(NVT.SimpleTy+1);
646       assert(NVT.isInteger() == VT.isInteger() && NVT != MVT::isVoid &&
647              "Didn't find type to promote to!");
648     } while (!isTypeLegal(NVT) ||
649               getOperationAction(Op, NVT) == Promote);
650     return NVT;
651   }
652
653   /// Return the EVT corresponding to this LLVM type.  This is fixed by the LLVM
654   /// operations except for the pointer size.  If AllowUnknown is true, this
655   /// will return MVT::Other for types with no EVT counterpart (e.g. structs),
656   /// otherwise it will assert.
657   EVT getValueType(Type *Ty, bool AllowUnknown = false) const {
658     // Lower scalar pointers to native pointer types.
659     if (PointerType *PTy = dyn_cast<PointerType>(Ty))
660       return getPointerTy(PTy->getAddressSpace());
661
662     if (Ty->isVectorTy()) {
663       VectorType *VTy = cast<VectorType>(Ty);
664       Type *Elm = VTy->getElementType();
665       // Lower vectors of pointers to native pointer types.
666       if (PointerType *PT = dyn_cast<PointerType>(Elm)) {
667         EVT PointerTy(getPointerTy(PT->getAddressSpace()));
668         Elm = PointerTy.getTypeForEVT(Ty->getContext());
669       }
670
671       return EVT::getVectorVT(Ty->getContext(), EVT::getEVT(Elm, false),
672                        VTy->getNumElements());
673     }
674     return EVT::getEVT(Ty, AllowUnknown);
675   }
676
677   /// Return the MVT corresponding to this LLVM type. See getValueType.
678   MVT getSimpleValueType(Type *Ty, bool AllowUnknown = false) const {
679     return getValueType(Ty, AllowUnknown).getSimpleVT();
680   }
681
682   /// Return the desired alignment for ByVal or InAlloca aggregate function
683   /// arguments in the caller parameter area.  This is the actual alignment, not
684   /// its logarithm.
685   virtual unsigned getByValTypeAlignment(Type *Ty) const;
686
687   /// Return the type of registers that this ValueType will eventually require.
688   MVT getRegisterType(MVT VT) const {
689     assert((unsigned)VT.SimpleTy < array_lengthof(RegisterTypeForVT));
690     return RegisterTypeForVT[VT.SimpleTy];
691   }
692
693   /// Return the type of registers that this ValueType will eventually require.
694   MVT getRegisterType(LLVMContext &Context, EVT VT) const {
695     if (VT.isSimple()) {
696       assert((unsigned)VT.getSimpleVT().SimpleTy <
697                 array_lengthof(RegisterTypeForVT));
698       return RegisterTypeForVT[VT.getSimpleVT().SimpleTy];
699     }
700     if (VT.isVector()) {
701       EVT VT1;
702       MVT RegisterVT;
703       unsigned NumIntermediates;
704       (void)getVectorTypeBreakdown(Context, VT, VT1,
705                                    NumIntermediates, RegisterVT);
706       return RegisterVT;
707     }
708     if (VT.isInteger()) {
709       return getRegisterType(Context, getTypeToTransformTo(Context, VT));
710     }
711     llvm_unreachable("Unsupported extended type!");
712   }
713
714   /// Return the number of registers that this ValueType will eventually
715   /// require.
716   ///
717   /// This is one for any types promoted to live in larger registers, but may be
718   /// more than one for types (like i64) that are split into pieces.  For types
719   /// like i140, which are first promoted then expanded, it is the number of
720   /// registers needed to hold all the bits of the original type.  For an i140
721   /// on a 32 bit machine this means 5 registers.
722   unsigned getNumRegisters(LLVMContext &Context, EVT VT) const {
723     if (VT.isSimple()) {
724       assert((unsigned)VT.getSimpleVT().SimpleTy <
725                 array_lengthof(NumRegistersForVT));
726       return NumRegistersForVT[VT.getSimpleVT().SimpleTy];
727     }
728     if (VT.isVector()) {
729       EVT VT1;
730       MVT VT2;
731       unsigned NumIntermediates;
732       return getVectorTypeBreakdown(Context, VT, VT1, NumIntermediates, VT2);
733     }
734     if (VT.isInteger()) {
735       unsigned BitWidth = VT.getSizeInBits();
736       unsigned RegWidth = getRegisterType(Context, VT).getSizeInBits();
737       return (BitWidth + RegWidth - 1) / RegWidth;
738     }
739     llvm_unreachable("Unsupported extended type!");
740   }
741
742   /// If true, then instruction selection should seek to shrink the FP constant
743   /// of the specified type to a smaller type in order to save space and / or
744   /// reduce runtime.
745   virtual bool ShouldShrinkFPConstant(EVT) const { return true; }
746
747   /// When splitting a value of the specified type into parts, does the Lo
748   /// or Hi part come first?  This usually follows the endianness, except
749   /// for ppcf128, where the Hi part always comes first.
750   bool hasBigEndianPartOrdering(EVT VT) const {
751     return isBigEndian() || VT == MVT::ppcf128;
752   }
753
754   /// If true, the target has custom DAG combine transformations that it can
755   /// perform for the specified node.
756   bool hasTargetDAGCombine(ISD::NodeType NT) const {
757     assert(unsigned(NT >> 3) < array_lengthof(TargetDAGCombineArray));
758     return TargetDAGCombineArray[NT >> 3] & (1 << (NT&7));
759   }
760
761   /// \brief Get maximum # of store operations permitted for llvm.memset
762   ///
763   /// This function returns the maximum number of store operations permitted
764   /// to replace a call to llvm.memset. The value is set by the target at the
765   /// performance threshold for such a replacement. If OptSize is true,
766   /// return the limit for functions that have OptSize attribute.
767   unsigned getMaxStoresPerMemset(bool OptSize) const {
768     return OptSize ? MaxStoresPerMemsetOptSize : MaxStoresPerMemset;
769   }
770
771   /// \brief Get maximum # of store operations permitted for llvm.memcpy
772   ///
773   /// This function returns the maximum number of store operations permitted
774   /// to replace a call to llvm.memcpy. The value is set by the target at the
775   /// performance threshold for such a replacement. If OptSize is true,
776   /// return the limit for functions that have OptSize attribute.
777   unsigned getMaxStoresPerMemcpy(bool OptSize) const {
778     return OptSize ? MaxStoresPerMemcpyOptSize : MaxStoresPerMemcpy;
779   }
780
781   /// \brief Get maximum # of store operations permitted for llvm.memmove
782   ///
783   /// This function returns the maximum number of store operations permitted
784   /// to replace a call to llvm.memmove. The value is set by the target at the
785   /// performance threshold for such a replacement. If OptSize is true,
786   /// return the limit for functions that have OptSize attribute.
787   unsigned getMaxStoresPerMemmove(bool OptSize) const {
788     return OptSize ? MaxStoresPerMemmoveOptSize : MaxStoresPerMemmove;
789   }
790
791   /// \brief Determine if the target supports unaligned memory accesses.
792   ///
793   /// This function returns true if the target allows unaligned memory accesses
794   /// of the specified type in the given address space. If true, it also returns
795   /// whether the unaligned memory access is "fast" in the last argument by
796   /// reference. This is used, for example, in situations where an array
797   /// copy/move/set is converted to a sequence of store operations. Its use
798   /// helps to ensure that such replacements don't generate code that causes an
799   /// alignment error (trap) on the target machine.
800   virtual bool allowsMisalignedMemoryAccesses(EVT,
801                                               unsigned AddrSpace = 0,
802                                               unsigned Align = 1,
803                                               bool * /*Fast*/ = nullptr) const {
804     return false;
805   }
806
807   /// Returns the target specific optimal type for load and store operations as
808   /// a result of memset, memcpy, and memmove lowering.
809   ///
810   /// If DstAlign is zero that means it's safe to destination alignment can
811   /// satisfy any constraint. Similarly if SrcAlign is zero it means there isn't
812   /// a need to check it against alignment requirement, probably because the
813   /// source does not need to be loaded. If 'IsMemset' is true, that means it's
814   /// expanding a memset. If 'ZeroMemset' is true, that means it's a memset of
815   /// zero. 'MemcpyStrSrc' indicates whether the memcpy source is constant so it
816   /// does not need to be loaded.  It returns EVT::Other if the type should be
817   /// determined using generic target-independent logic.
818   virtual EVT getOptimalMemOpType(uint64_t /*Size*/,
819                                   unsigned /*DstAlign*/, unsigned /*SrcAlign*/,
820                                   bool /*IsMemset*/,
821                                   bool /*ZeroMemset*/,
822                                   bool /*MemcpyStrSrc*/,
823                                   MachineFunction &/*MF*/) const {
824     return MVT::Other;
825   }
826
827   /// Returns true if it's safe to use load / store of the specified type to
828   /// expand memcpy / memset inline.
829   ///
830   /// This is mostly true for all types except for some special cases. For
831   /// example, on X86 targets without SSE2 f64 load / store are done with fldl /
832   /// fstpl which also does type conversion. Note the specified type doesn't
833   /// have to be legal as the hook is used before type legalization.
834   virtual bool isSafeMemOpType(MVT /*VT*/) const { return true; }
835
836   /// Determine if we should use _setjmp or setjmp to implement llvm.setjmp.
837   bool usesUnderscoreSetJmp() const {
838     return UseUnderscoreSetJmp;
839   }
840
841   /// Determine if we should use _longjmp or longjmp to implement llvm.longjmp.
842   bool usesUnderscoreLongJmp() const {
843     return UseUnderscoreLongJmp;
844   }
845
846   /// Return integer threshold on number of blocks to use jump tables rather
847   /// than if sequence.
848   int getMinimumJumpTableEntries() const {
849     return MinimumJumpTableEntries;
850   }
851
852   /// If a physical register, this specifies the register that
853   /// llvm.savestack/llvm.restorestack should save and restore.
854   unsigned getStackPointerRegisterToSaveRestore() const {
855     return StackPointerRegisterToSaveRestore;
856   }
857
858   /// If a physical register, this returns the register that receives the
859   /// exception address on entry to a landing pad.
860   unsigned getExceptionPointerRegister() const {
861     return ExceptionPointerRegister;
862   }
863
864   /// If a physical register, this returns the register that receives the
865   /// exception typeid on entry to a landing pad.
866   unsigned getExceptionSelectorRegister() const {
867     return ExceptionSelectorRegister;
868   }
869
870   /// Returns the target's jmp_buf size in bytes (if never set, the default is
871   /// 200)
872   unsigned getJumpBufSize() const {
873     return JumpBufSize;
874   }
875
876   /// Returns the target's jmp_buf alignment in bytes (if never set, the default
877   /// is 0)
878   unsigned getJumpBufAlignment() const {
879     return JumpBufAlignment;
880   }
881
882   /// Return the minimum stack alignment of an argument.
883   unsigned getMinStackArgumentAlignment() const {
884     return MinStackArgumentAlignment;
885   }
886
887   /// Return the minimum function alignment.
888   unsigned getMinFunctionAlignment() const {
889     return MinFunctionAlignment;
890   }
891
892   /// Return the preferred function alignment.
893   unsigned getPrefFunctionAlignment() const {
894     return PrefFunctionAlignment;
895   }
896
897   /// Return the preferred loop alignment.
898   unsigned getPrefLoopAlignment() const {
899     return PrefLoopAlignment;
900   }
901
902   /// Return whether the DAG builder should automatically insert fences and
903   /// reduce ordering for atomics.
904   bool getInsertFencesForAtomic() const {
905     return InsertFencesForAtomic;
906   }
907
908   /// Return true if the target stores stack protector cookies at a fixed offset
909   /// in some non-standard address space, and populates the address space and
910   /// offset as appropriate.
911   virtual bool getStackCookieLocation(unsigned &/*AddressSpace*/,
912                                       unsigned &/*Offset*/) const {
913     return false;
914   }
915
916   /// Returns the maximal possible offset which can be used for loads / stores
917   /// from the global.
918   virtual unsigned getMaximalGlobalOffset() const {
919     return 0;
920   }
921
922   /// Returns true if a cast between SrcAS and DestAS is a noop.
923   virtual bool isNoopAddrSpaceCast(unsigned SrcAS, unsigned DestAS) const {
924     return false;
925   }
926
927   //===--------------------------------------------------------------------===//
928   /// \name Helpers for TargetTransformInfo implementations
929   /// @{
930
931   /// Get the ISD node that corresponds to the Instruction class opcode.
932   int InstructionOpcodeToISD(unsigned Opcode) const;
933
934   /// Estimate the cost of type-legalization and the legalized type.
935   std::pair<unsigned, MVT> getTypeLegalizationCost(Type *Ty) const;
936
937   /// @}
938
939   //===--------------------------------------------------------------------===//
940   /// \name Helpers for atomic expansion.
941   /// @{
942
943   /// True if AtomicExpandPass should use emitLoadLinked/emitStoreConditional
944   /// and expand AtomicCmpXchgInst.
945   virtual bool hasLoadLinkedStoreConditional() const { return false; }
946
947   /// Perform a load-linked operation on Addr, returning a "Value *" with the
948   /// corresponding pointee type. This may entail some non-trivial operations to
949   /// truncate or reconstruct types that will be illegal in the backend. See
950   /// ARMISelLowering for an example implementation.
951   virtual Value *emitLoadLinked(IRBuilder<> &Builder, Value *Addr,
952                                 AtomicOrdering Ord) const {
953     llvm_unreachable("Load linked unimplemented on this target");
954   }
955
956   /// Perform a store-conditional operation to Addr. Return the status of the
957   /// store. This should be 0 if the store succeeded, non-zero otherwise.
958   virtual Value *emitStoreConditional(IRBuilder<> &Builder, Value *Val,
959                                       Value *Addr, AtomicOrdering Ord) const {
960     llvm_unreachable("Store conditional unimplemented on this target");
961   }
962
963   /// Inserts in the IR a target-specific intrinsic specifying a fence.
964   /// It is called by AtomicExpandPass before expanding an
965   ///   AtomicRMW/AtomicCmpXchg/AtomicStore/AtomicLoad.
966   /// RMW and CmpXchg set both IsStore and IsLoad to true.
967   /// Backends with !getInsertFencesForAtomic() should keep a no-op here.
968   /// This function should either return a nullptr, or a pointer to an IR-level
969   ///   Instruction*. Even complex fence sequences can be represented by a
970   ///   single Instruction* through an intrinsic to be lowered later.
971   virtual Instruction* emitLeadingFence(IRBuilder<> &Builder, AtomicOrdering Ord,
972           bool IsStore, bool IsLoad) const {
973     assert(!getInsertFencesForAtomic());
974     return nullptr;
975   }
976
977   /// Inserts in the IR a target-specific intrinsic specifying a fence.
978   /// It is called by AtomicExpandPass after expanding an
979   ///   AtomicRMW/AtomicCmpXchg/AtomicStore/AtomicLoad.
980   /// RMW and CmpXchg set both IsStore and IsLoad to true.
981   /// Backends with !getInsertFencesForAtomic() should keep a no-op here.
982   /// This function should either return a nullptr, or a pointer to an IR-level
983   ///   Instruction*. Even complex fence sequences can be represented by a
984   ///   single Instruction* through an intrinsic to be lowered later.
985   virtual Instruction* emitTrailingFence(IRBuilder<> &Builder, AtomicOrdering Ord,
986           bool IsStore, bool IsLoad) const {
987     assert(!getInsertFencesForAtomic());
988     return nullptr;
989   }
990
991   /// Returns true if the given (atomic) store should be expanded by the
992   /// IR-level AtomicExpand pass into an "atomic xchg" which ignores its input.
993   virtual bool shouldExpandAtomicStoreInIR(StoreInst *SI) const {
994     return false;
995   }
996
997   /// Returns true if the given (atomic) load should be expanded by the
998   /// IR-level AtomicExpand pass into a load-linked instruction
999   /// (through emitLoadLinked()).
1000   virtual bool shouldExpandAtomicLoadInIR(LoadInst *LI) const { return false; }
1001
1002   /// Returns true if the given AtomicRMW should be expanded by the
1003   /// IR-level AtomicExpand pass into a loop using LoadLinked/StoreConditional.
1004   virtual bool shouldExpandAtomicRMWInIR(AtomicRMWInst *RMWI) const {
1005     return false;
1006   }
1007
1008   /// On some platforms, an AtomicRMW that never actually modifies the value
1009   /// (such as fetch_add of 0) can be turned into a fence followed by an
1010   /// atomic load. This may sound useless, but it makes it possible for the
1011   /// processor to keep the cacheline shared, dramatically improving
1012   /// performance. And such idempotent RMWs are useful for implementing some
1013   /// kinds of locks, see for example (justification + benchmarks):
1014   /// http://www.hpl.hp.com/techreports/2012/HPL-2012-68.pdf
1015   /// This method tries doing that transformation, returning the atomic load if
1016   /// it succeeds, and nullptr otherwise.
1017   /// If shouldExpandAtomicLoadInIR returns true on that load, it will undergo
1018   /// another round of expansion.
1019   virtual LoadInst *lowerIdempotentRMWIntoFencedLoad(AtomicRMWInst *RMWI) const {
1020     return nullptr;
1021   }
1022   //===--------------------------------------------------------------------===//
1023   // TargetLowering Configuration Methods - These methods should be invoked by
1024   // the derived class constructor to configure this object for the target.
1025   //
1026
1027   /// \brief Reset the operation actions based on target options.
1028   virtual void resetOperationActions() {}
1029
1030 protected:
1031   /// Specify how the target extends the result of integer and floating point
1032   /// boolean values from i1 to a wider type.  See getBooleanContents.
1033   void setBooleanContents(BooleanContent Ty) {
1034     BooleanContents = Ty;
1035     BooleanFloatContents = Ty;
1036   }
1037
1038   /// Specify how the target extends the result of integer and floating point
1039   /// boolean values from i1 to a wider type.  See getBooleanContents.
1040   void setBooleanContents(BooleanContent IntTy, BooleanContent FloatTy) {
1041     BooleanContents = IntTy;
1042     BooleanFloatContents = FloatTy;
1043   }
1044
1045   /// Specify how the target extends the result of a vector boolean value from a
1046   /// vector of i1 to a wider type.  See getBooleanContents.
1047   void setBooleanVectorContents(BooleanContent Ty) {
1048     BooleanVectorContents = Ty;
1049   }
1050
1051   /// Specify the target scheduling preference.
1052   void setSchedulingPreference(Sched::Preference Pref) {
1053     SchedPreferenceInfo = Pref;
1054   }
1055
1056   /// Indicate whether this target prefers to use _setjmp to implement
1057   /// llvm.setjmp or the version without _.  Defaults to false.
1058   void setUseUnderscoreSetJmp(bool Val) {
1059     UseUnderscoreSetJmp = Val;
1060   }
1061
1062   /// Indicate whether this target prefers to use _longjmp to implement
1063   /// llvm.longjmp or the version without _.  Defaults to false.
1064   void setUseUnderscoreLongJmp(bool Val) {
1065     UseUnderscoreLongJmp = Val;
1066   }
1067
1068   /// Indicate the number of blocks to generate jump tables rather than if
1069   /// sequence.
1070   void setMinimumJumpTableEntries(int Val) {
1071     MinimumJumpTableEntries = Val;
1072   }
1073
1074   /// If set to a physical register, this specifies the register that
1075   /// llvm.savestack/llvm.restorestack should save and restore.
1076   void setStackPointerRegisterToSaveRestore(unsigned R) {
1077     StackPointerRegisterToSaveRestore = R;
1078   }
1079
1080   /// If set to a physical register, this sets the register that receives the
1081   /// exception address on entry to a landing pad.
1082   void setExceptionPointerRegister(unsigned R) {
1083     ExceptionPointerRegister = R;
1084   }
1085
1086   /// If set to a physical register, this sets the register that receives the
1087   /// exception typeid on entry to a landing pad.
1088   void setExceptionSelectorRegister(unsigned R) {
1089     ExceptionSelectorRegister = R;
1090   }
1091
1092   /// Tells the code generator not to expand operations into sequences that use
1093   /// the select operations if possible.
1094   void setSelectIsExpensive(bool isExpensive = true) {
1095     SelectIsExpensive = isExpensive;
1096   }
1097
1098   /// Tells the code generator that the target has multiple (allocatable)
1099   /// condition registers that can be used to store the results of comparisons
1100   /// for use by selects and conditional branches. With multiple condition
1101   /// registers, the code generator will not aggressively sink comparisons into
1102   /// the blocks of their users.
1103   void setHasMultipleConditionRegisters(bool hasManyRegs = true) {
1104     HasMultipleConditionRegisters = hasManyRegs;
1105   }
1106
1107   /// Tells the code generator that the target has BitExtract instructions.
1108   /// The code generator will aggressively sink "shift"s into the blocks of
1109   /// their users if the users will generate "and" instructions which can be
1110   /// combined with "shift" to BitExtract instructions.
1111   void setHasExtractBitsInsn(bool hasExtractInsn = true) {
1112     HasExtractBitsInsn = hasExtractInsn;
1113   }
1114
1115   /// Tells the code generator not to expand sequence of operations into a
1116   /// separate sequences that increases the amount of flow control.
1117   void setJumpIsExpensive(bool isExpensive = true) {
1118     JumpIsExpensive = isExpensive;
1119   }
1120
1121   /// Tells the code generator that integer divide is expensive, and if
1122   /// possible, should be replaced by an alternate sequence of instructions not
1123   /// containing an integer divide.
1124   void setIntDivIsCheap(bool isCheap = true) { IntDivIsCheap = isCheap; }
1125   
1126   /// Tells the code generator that this target supports floating point
1127   /// exceptions and cares about preserving floating point exception behavior.
1128   void setHasFloatingPointExceptions(bool FPExceptions = true) {
1129     HasFloatingPointExceptions = FPExceptions;
1130   }
1131
1132   /// Tells the code generator which bitwidths to bypass.
1133   void addBypassSlowDiv(unsigned int SlowBitWidth, unsigned int FastBitWidth) {
1134     BypassSlowDivWidths[SlowBitWidth] = FastBitWidth;
1135   }
1136
1137   /// Tells the code generator that it shouldn't generate sra/srl/add/sra for a
1138   /// signed divide by power of two; let the target handle it.
1139   void setPow2SDivIsCheap(bool isCheap = true) { Pow2SDivIsCheap = isCheap; }
1140
1141   /// Add the specified register class as an available regclass for the
1142   /// specified value type. This indicates the selector can handle values of
1143   /// that class natively.
1144   void addRegisterClass(MVT VT, const TargetRegisterClass *RC) {
1145     assert((unsigned)VT.SimpleTy < array_lengthof(RegClassForVT));
1146     AvailableRegClasses.push_back(std::make_pair(VT, RC));
1147     RegClassForVT[VT.SimpleTy] = RC;
1148   }
1149
1150   /// Remove all register classes.
1151   void clearRegisterClasses() {
1152     memset(RegClassForVT, 0,MVT::LAST_VALUETYPE * sizeof(TargetRegisterClass*));
1153
1154     AvailableRegClasses.clear();
1155   }
1156
1157   /// \brief Remove all operation actions.
1158   void clearOperationActions() {
1159   }
1160
1161   /// Return the largest legal super-reg register class of the register class
1162   /// for the specified type and its associated "cost".
1163   virtual std::pair<const TargetRegisterClass*, uint8_t>
1164   findRepresentativeClass(MVT VT) const;
1165
1166   /// Once all of the register classes are added, this allows us to compute
1167   /// derived properties we expose.
1168   void computeRegisterProperties();
1169
1170   /// Indicate that the specified operation does not work with the specified
1171   /// type and indicate what to do about it.
1172   void setOperationAction(unsigned Op, MVT VT,
1173                           LegalizeAction Action) {
1174     assert(Op < array_lengthof(OpActions[0]) && "Table isn't big enough!");
1175     OpActions[(unsigned)VT.SimpleTy][Op] = (uint8_t)Action;
1176   }
1177
1178   /// Indicate that the specified load with extension does not work with the
1179   /// specified type and indicate what to do about it.
1180   void setLoadExtAction(unsigned ExtType, MVT VT,
1181                         LegalizeAction Action) {
1182     assert(ExtType < ISD::LAST_LOADEXT_TYPE && VT < MVT::LAST_VALUETYPE &&
1183            "Table isn't big enough!");
1184     LoadExtActions[VT.SimpleTy][ExtType] = (uint8_t)Action;
1185   }
1186
1187   /// Indicate that the specified truncating store does not work with the
1188   /// specified type and indicate what to do about it.
1189   void setTruncStoreAction(MVT ValVT, MVT MemVT,
1190                            LegalizeAction Action) {
1191     assert(ValVT < MVT::LAST_VALUETYPE && MemVT < MVT::LAST_VALUETYPE &&
1192            "Table isn't big enough!");
1193     TruncStoreActions[ValVT.SimpleTy][MemVT.SimpleTy] = (uint8_t)Action;
1194   }
1195
1196   /// Indicate that the specified indexed load does or does not work with the
1197   /// specified type and indicate what to do abort it.
1198   ///
1199   /// NOTE: All indexed mode loads are initialized to Expand in
1200   /// TargetLowering.cpp
1201   void setIndexedLoadAction(unsigned IdxMode, MVT VT,
1202                             LegalizeAction Action) {
1203     assert(VT < MVT::LAST_VALUETYPE && IdxMode < ISD::LAST_INDEXED_MODE &&
1204            (unsigned)Action < 0xf && "Table isn't big enough!");
1205     // Load action are kept in the upper half.
1206     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] &= ~0xf0;
1207     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] |= ((uint8_t)Action) <<4;
1208   }
1209
1210   /// Indicate that the specified indexed store does or does not work with the
1211   /// specified type and indicate what to do about it.
1212   ///
1213   /// NOTE: All indexed mode stores are initialized to Expand in
1214   /// TargetLowering.cpp
1215   void setIndexedStoreAction(unsigned IdxMode, MVT VT,
1216                              LegalizeAction Action) {
1217     assert(VT < MVT::LAST_VALUETYPE && IdxMode < ISD::LAST_INDEXED_MODE &&
1218            (unsigned)Action < 0xf && "Table isn't big enough!");
1219     // Store action are kept in the lower half.
1220     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] &= ~0x0f;
1221     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] |= ((uint8_t)Action);
1222   }
1223
1224   /// Indicate that the specified condition code is or isn't supported on the
1225   /// target and indicate what to do about it.
1226   void setCondCodeAction(ISD::CondCode CC, MVT VT,
1227                          LegalizeAction Action) {
1228     assert(VT < MVT::LAST_VALUETYPE &&
1229            (unsigned)CC < array_lengthof(CondCodeActions) &&
1230            "Table isn't big enough!");
1231     /// The lower 5 bits of the SimpleTy index into Nth 2bit set from the 32-bit
1232     /// value and the upper 27 bits index into the second dimension of the array
1233     /// to select what 32-bit value to use.
1234     uint32_t Shift = 2 * (VT.SimpleTy & 0xF);
1235     CondCodeActions[CC][VT.SimpleTy >> 4] &= ~((uint32_t)0x3 << Shift);
1236     CondCodeActions[CC][VT.SimpleTy >> 4] |= (uint32_t)Action << Shift;
1237   }
1238
1239   /// If Opc/OrigVT is specified as being promoted, the promotion code defaults
1240   /// to trying a larger integer/fp until it can find one that works. If that
1241   /// default is insufficient, this method can be used by the target to override
1242   /// the default.
1243   void AddPromotedToType(unsigned Opc, MVT OrigVT, MVT DestVT) {
1244     PromoteToType[std::make_pair(Opc, OrigVT.SimpleTy)] = DestVT.SimpleTy;
1245   }
1246
1247   /// Targets should invoke this method for each target independent node that
1248   /// they want to provide a custom DAG combiner for by implementing the
1249   /// PerformDAGCombine virtual method.
1250   void setTargetDAGCombine(ISD::NodeType NT) {
1251     assert(unsigned(NT >> 3) < array_lengthof(TargetDAGCombineArray));
1252     TargetDAGCombineArray[NT >> 3] |= 1 << (NT&7);
1253   }
1254
1255   /// Set the target's required jmp_buf buffer size (in bytes); default is 200
1256   void setJumpBufSize(unsigned Size) {
1257     JumpBufSize = Size;
1258   }
1259
1260   /// Set the target's required jmp_buf buffer alignment (in bytes); default is
1261   /// 0
1262   void setJumpBufAlignment(unsigned Align) {
1263     JumpBufAlignment = Align;
1264   }
1265
1266   /// Set the target's minimum function alignment (in log2(bytes))
1267   void setMinFunctionAlignment(unsigned Align) {
1268     MinFunctionAlignment = Align;
1269   }
1270
1271   /// Set the target's preferred function alignment.  This should be set if
1272   /// there is a performance benefit to higher-than-minimum alignment (in
1273   /// log2(bytes))
1274   void setPrefFunctionAlignment(unsigned Align) {
1275     PrefFunctionAlignment = Align;
1276   }
1277
1278   /// Set the target's preferred loop alignment. Default alignment is zero, it
1279   /// means the target does not care about loop alignment.  The alignment is
1280   /// specified in log2(bytes).
1281   void setPrefLoopAlignment(unsigned Align) {
1282     PrefLoopAlignment = Align;
1283   }
1284
1285   /// Set the minimum stack alignment of an argument (in log2(bytes)).
1286   void setMinStackArgumentAlignment(unsigned Align) {
1287     MinStackArgumentAlignment = Align;
1288   }
1289
1290   /// Set if the DAG builder should automatically insert fences and reduce the
1291   /// order of atomic memory operations to Monotonic.
1292   void setInsertFencesForAtomic(bool fence) {
1293     InsertFencesForAtomic = fence;
1294   }
1295
1296 public:
1297   //===--------------------------------------------------------------------===//
1298   // Addressing mode description hooks (used by LSR etc).
1299   //
1300
1301   /// CodeGenPrepare sinks address calculations into the same BB as Load/Store
1302   /// instructions reading the address. This allows as much computation as
1303   /// possible to be done in the address mode for that operand. This hook lets
1304   /// targets also pass back when this should be done on intrinsics which
1305   /// load/store.
1306   virtual bool GetAddrModeArguments(IntrinsicInst * /*I*/,
1307                                     SmallVectorImpl<Value*> &/*Ops*/,
1308                                     Type *&/*AccessTy*/) const {
1309     return false;
1310   }
1311
1312   /// This represents an addressing mode of:
1313   ///    BaseGV + BaseOffs + BaseReg + Scale*ScaleReg
1314   /// If BaseGV is null,  there is no BaseGV.
1315   /// If BaseOffs is zero, there is no base offset.
1316   /// If HasBaseReg is false, there is no base register.
1317   /// If Scale is zero, there is no ScaleReg.  Scale of 1 indicates a reg with
1318   /// no scale.
1319   struct AddrMode {
1320     GlobalValue *BaseGV;
1321     int64_t      BaseOffs;
1322     bool         HasBaseReg;
1323     int64_t      Scale;
1324     AddrMode() : BaseGV(nullptr), BaseOffs(0), HasBaseReg(false), Scale(0) {}
1325   };
1326
1327   /// Return true if the addressing mode represented by AM is legal for this
1328   /// target, for a load/store of the specified type.
1329   ///
1330   /// The type may be VoidTy, in which case only return true if the addressing
1331   /// mode is legal for a load/store of any legal type.  TODO: Handle
1332   /// pre/postinc as well.
1333   virtual bool isLegalAddressingMode(const AddrMode &AM, Type *Ty) const;
1334
1335   /// \brief Return the cost of the scaling factor used in the addressing mode
1336   /// represented by AM for this target, for a load/store of the specified type.
1337   ///
1338   /// If the AM is supported, the return value must be >= 0.
1339   /// If the AM is not supported, it returns a negative value.
1340   /// TODO: Handle pre/postinc as well.
1341   virtual int getScalingFactorCost(const AddrMode &AM, Type *Ty) const {
1342     // Default: assume that any scaling factor used in a legal AM is free.
1343     if (isLegalAddressingMode(AM, Ty)) return 0;
1344     return -1;
1345   }
1346
1347   /// Return true if the specified immediate is legal icmp immediate, that is
1348   /// the target has icmp instructions which can compare a register against the
1349   /// immediate without having to materialize the immediate into a register.
1350   virtual bool isLegalICmpImmediate(int64_t) const {
1351     return true;
1352   }
1353
1354   /// Return true if the specified immediate is legal add immediate, that is the
1355   /// target has add instructions which can add a register with the immediate
1356   /// without having to materialize the immediate into a register.
1357   virtual bool isLegalAddImmediate(int64_t) const {
1358     return true;
1359   }
1360
1361   /// Return true if it's significantly cheaper to shift a vector by a uniform
1362   /// scalar than by an amount which will vary across each lane. On x86, for
1363   /// example, there is a "psllw" instruction for the former case, but no simple
1364   /// instruction for a general "a << b" operation on vectors.
1365   virtual bool isVectorShiftByScalarCheap(Type *Ty) const {
1366     return false;
1367   }
1368
1369   /// Return true if it's free to truncate a value of type Ty1 to type
1370   /// Ty2. e.g. On x86 it's free to truncate a i32 value in register EAX to i16
1371   /// by referencing its sub-register AX.
1372   virtual bool isTruncateFree(Type * /*Ty1*/, Type * /*Ty2*/) const {
1373     return false;
1374   }
1375
1376   /// Return true if a truncation from Ty1 to Ty2 is permitted when deciding
1377   /// whether a call is in tail position. Typically this means that both results
1378   /// would be assigned to the same register or stack slot, but it could mean
1379   /// the target performs adequate checks of its own before proceeding with the
1380   /// tail call.
1381   virtual bool allowTruncateForTailCall(Type * /*Ty1*/, Type * /*Ty2*/) const {
1382     return false;
1383   }
1384
1385   virtual bool isTruncateFree(EVT /*VT1*/, EVT /*VT2*/) const {
1386     return false;
1387   }
1388
1389   /// Return true if any actual instruction that defines a value of type Ty1
1390   /// implicitly zero-extends the value to Ty2 in the result register.
1391   ///
1392   /// This does not necessarily include registers defined in unknown ways, such
1393   /// as incoming arguments, or copies from unknown virtual registers. Also, if
1394   /// isTruncateFree(Ty2, Ty1) is true, this does not necessarily apply to
1395   /// truncate instructions. e.g. on x86-64, all instructions that define 32-bit
1396   /// values implicit zero-extend the result out to 64 bits.
1397   virtual bool isZExtFree(Type * /*Ty1*/, Type * /*Ty2*/) const {
1398     return false;
1399   }
1400
1401   virtual bool isZExtFree(EVT /*VT1*/, EVT /*VT2*/) const {
1402     return false;
1403   }
1404
1405   /// Return true if the target supplies and combines to a paired load
1406   /// two loaded values of type LoadedType next to each other in memory.
1407   /// RequiredAlignment gives the minimal alignment constraints that must be met
1408   /// to be able to select this paired load.
1409   ///
1410   /// This information is *not* used to generate actual paired loads, but it is
1411   /// used to generate a sequence of loads that is easier to combine into a
1412   /// paired load.
1413   /// For instance, something like this:
1414   /// a = load i64* addr
1415   /// b = trunc i64 a to i32
1416   /// c = lshr i64 a, 32
1417   /// d = trunc i64 c to i32
1418   /// will be optimized into:
1419   /// b = load i32* addr1
1420   /// d = load i32* addr2
1421   /// Where addr1 = addr2 +/- sizeof(i32).
1422   ///
1423   /// In other words, unless the target performs a post-isel load combining,
1424   /// this information should not be provided because it will generate more
1425   /// loads.
1426   virtual bool hasPairedLoad(Type * /*LoadedType*/,
1427                              unsigned & /*RequiredAligment*/) const {
1428     return false;
1429   }
1430
1431   virtual bool hasPairedLoad(EVT /*LoadedType*/,
1432                              unsigned & /*RequiredAligment*/) const {
1433     return false;
1434   }
1435
1436   /// Return true if zero-extending the specific node Val to type VT2 is free
1437   /// (either because it's implicitly zero-extended such as ARM ldrb / ldrh or
1438   /// because it's folded such as X86 zero-extending loads).
1439   virtual bool isZExtFree(SDValue Val, EVT VT2) const {
1440     return isZExtFree(Val.getValueType(), VT2);
1441   }
1442
1443   /// Return true if an fneg operation is free to the point where it is never
1444   /// worthwhile to replace it with a bitwise operation.
1445   virtual bool isFNegFree(EVT VT) const {
1446     assert(VT.isFloatingPoint());
1447     return false;
1448   }
1449
1450   /// Return true if an fabs operation is free to the point where it is never
1451   /// worthwhile to replace it with a bitwise operation.
1452   virtual bool isFAbsFree(EVT VT) const {
1453     assert(VT.isFloatingPoint());
1454     return false;
1455   }
1456
1457   /// Return true if an FMA operation is faster than a pair of fmul and fadd
1458   /// instructions. fmuladd intrinsics will be expanded to FMAs when this method
1459   /// returns true, otherwise fmuladd is expanded to fmul + fadd.
1460   ///
1461   /// NOTE: This may be called before legalization on types for which FMAs are
1462   /// not legal, but should return true if those types will eventually legalize
1463   /// to types that support FMAs. After legalization, it will only be called on
1464   /// types that support FMAs (via Legal or Custom actions)
1465   virtual bool isFMAFasterThanFMulAndFAdd(EVT) const {
1466     return false;
1467   }
1468
1469   /// Return true if it's profitable to narrow operations of type VT1 to
1470   /// VT2. e.g. on x86, it's profitable to narrow from i32 to i8 but not from
1471   /// i32 to i16.
1472   virtual bool isNarrowingProfitable(EVT /*VT1*/, EVT /*VT2*/) const {
1473     return false;
1474   }
1475
1476   /// \brief Return true if it is beneficial to convert a load of a constant to
1477   /// just the constant itself.
1478   /// On some targets it might be more efficient to use a combination of
1479   /// arithmetic instructions to materialize the constant instead of loading it
1480   /// from a constant pool.
1481   virtual bool shouldConvertConstantLoadToIntImm(const APInt &Imm,
1482                                                  Type *Ty) const {
1483     return false;
1484   }
1485   //===--------------------------------------------------------------------===//
1486   // Runtime Library hooks
1487   //
1488
1489   /// Rename the default libcall routine name for the specified libcall.
1490   void setLibcallName(RTLIB::Libcall Call, const char *Name) {
1491     LibcallRoutineNames[Call] = Name;
1492   }
1493
1494   /// Get the libcall routine name for the specified libcall.
1495   const char *getLibcallName(RTLIB::Libcall Call) const {
1496     return LibcallRoutineNames[Call];
1497   }
1498
1499   /// Override the default CondCode to be used to test the result of the
1500   /// comparison libcall against zero.
1501   void setCmpLibcallCC(RTLIB::Libcall Call, ISD::CondCode CC) {
1502     CmpLibcallCCs[Call] = CC;
1503   }
1504
1505   /// Get the CondCode that's to be used to test the result of the comparison
1506   /// libcall against zero.
1507   ISD::CondCode getCmpLibcallCC(RTLIB::Libcall Call) const {
1508     return CmpLibcallCCs[Call];
1509   }
1510
1511   /// Set the CallingConv that should be used for the specified libcall.
1512   void setLibcallCallingConv(RTLIB::Libcall Call, CallingConv::ID CC) {
1513     LibcallCallingConvs[Call] = CC;
1514   }
1515
1516   /// Get the CallingConv that should be used for the specified libcall.
1517   CallingConv::ID getLibcallCallingConv(RTLIB::Libcall Call) const {
1518     return LibcallCallingConvs[Call];
1519   }
1520
1521 private:
1522   const TargetMachine &TM;
1523   const DataLayout *DL;
1524   const TargetLoweringObjectFile &TLOF;
1525
1526   /// True if this is a little endian target.
1527   bool IsLittleEndian;
1528
1529   /// Tells the code generator not to expand operations into sequences that use
1530   /// the select operations if possible.
1531   bool SelectIsExpensive;
1532
1533   /// Tells the code generator that the target has multiple (allocatable)
1534   /// condition registers that can be used to store the results of comparisons
1535   /// for use by selects and conditional branches. With multiple condition
1536   /// registers, the code generator will not aggressively sink comparisons into
1537   /// the blocks of their users.
1538   bool HasMultipleConditionRegisters;
1539
1540   /// Tells the code generator that the target has BitExtract instructions.
1541   /// The code generator will aggressively sink "shift"s into the blocks of
1542   /// their users if the users will generate "and" instructions which can be
1543   /// combined with "shift" to BitExtract instructions.
1544   bool HasExtractBitsInsn;
1545
1546   /// Tells the code generator not to expand integer divides by constants into a
1547   /// sequence of muls, adds, and shifts.  This is a hack until a real cost
1548   /// model is in place.  If we ever optimize for size, this will be set to true
1549   /// unconditionally.
1550   bool IntDivIsCheap;
1551
1552   /// Tells the code generator to bypass slow divide or remainder
1553   /// instructions. For example, BypassSlowDivWidths[32,8] tells the code
1554   /// generator to bypass 32-bit integer div/rem with an 8-bit unsigned integer
1555   /// div/rem when the operands are positive and less than 256.
1556   DenseMap <unsigned int, unsigned int> BypassSlowDivWidths;
1557
1558   /// Tells the code generator that it shouldn't generate sra/srl/add/sra for a
1559   /// signed divide by power of two; let the target handle it.
1560   bool Pow2SDivIsCheap;
1561
1562   /// Tells the code generator that it shouldn't generate extra flow control
1563   /// instructions and should attempt to combine flow control instructions via
1564   /// predication.
1565   bool JumpIsExpensive;
1566
1567   /// Whether the target supports or cares about preserving floating point
1568   /// exception behavior.
1569   bool HasFloatingPointExceptions;
1570
1571   /// This target prefers to use _setjmp to implement llvm.setjmp.
1572   ///
1573   /// Defaults to false.
1574   bool UseUnderscoreSetJmp;
1575
1576   /// This target prefers to use _longjmp to implement llvm.longjmp.
1577   ///
1578   /// Defaults to false.
1579   bool UseUnderscoreLongJmp;
1580
1581   /// Number of blocks threshold to use jump tables.
1582   int MinimumJumpTableEntries;
1583
1584   /// Information about the contents of the high-bits in boolean values held in
1585   /// a type wider than i1. See getBooleanContents.
1586   BooleanContent BooleanContents;
1587
1588   /// Information about the contents of the high-bits in boolean values held in
1589   /// a type wider than i1. See getBooleanContents.
1590   BooleanContent BooleanFloatContents;
1591
1592   /// Information about the contents of the high-bits in boolean vector values
1593   /// when the element type is wider than i1. See getBooleanContents.
1594   BooleanContent BooleanVectorContents;
1595
1596   /// The target scheduling preference: shortest possible total cycles or lowest
1597   /// register usage.
1598   Sched::Preference SchedPreferenceInfo;
1599
1600   /// The size, in bytes, of the target's jmp_buf buffers
1601   unsigned JumpBufSize;
1602
1603   /// The alignment, in bytes, of the target's jmp_buf buffers
1604   unsigned JumpBufAlignment;
1605
1606   /// The minimum alignment that any argument on the stack needs to have.
1607   unsigned MinStackArgumentAlignment;
1608
1609   /// The minimum function alignment (used when optimizing for size, and to
1610   /// prevent explicitly provided alignment from leading to incorrect code).
1611   unsigned MinFunctionAlignment;
1612
1613   /// The preferred function alignment (used when alignment unspecified and
1614   /// optimizing for speed).
1615   unsigned PrefFunctionAlignment;
1616
1617   /// The preferred loop alignment.
1618   unsigned PrefLoopAlignment;
1619
1620   /// Whether the DAG builder should automatically insert fences and reduce
1621   /// ordering for atomics.  (This will be set for for most architectures with
1622   /// weak memory ordering.)
1623   bool InsertFencesForAtomic;
1624
1625   /// If set to a physical register, this specifies the register that
1626   /// llvm.savestack/llvm.restorestack should save and restore.
1627   unsigned StackPointerRegisterToSaveRestore;
1628
1629   /// If set to a physical register, this specifies the register that receives
1630   /// the exception address on entry to a landing pad.
1631   unsigned ExceptionPointerRegister;
1632
1633   /// If set to a physical register, this specifies the register that receives
1634   /// the exception typeid on entry to a landing pad.
1635   unsigned ExceptionSelectorRegister;
1636
1637   /// This indicates the default register class to use for each ValueType the
1638   /// target supports natively.
1639   const TargetRegisterClass *RegClassForVT[MVT::LAST_VALUETYPE];
1640   unsigned char NumRegistersForVT[MVT::LAST_VALUETYPE];
1641   MVT RegisterTypeForVT[MVT::LAST_VALUETYPE];
1642
1643   /// This indicates the "representative" register class to use for each
1644   /// ValueType the target supports natively. This information is used by the
1645   /// scheduler to track register pressure. By default, the representative
1646   /// register class is the largest legal super-reg register class of the
1647   /// register class of the specified type. e.g. On x86, i8, i16, and i32's
1648   /// representative class would be GR32.
1649   const TargetRegisterClass *RepRegClassForVT[MVT::LAST_VALUETYPE];
1650
1651   /// This indicates the "cost" of the "representative" register class for each
1652   /// ValueType. The cost is used by the scheduler to approximate register
1653   /// pressure.
1654   uint8_t RepRegClassCostForVT[MVT::LAST_VALUETYPE];
1655
1656   /// For any value types we are promoting or expanding, this contains the value
1657   /// type that we are changing to.  For Expanded types, this contains one step
1658   /// of the expand (e.g. i64 -> i32), even if there are multiple steps required
1659   /// (e.g. i64 -> i16).  For types natively supported by the system, this holds
1660   /// the same type (e.g. i32 -> i32).
1661   MVT TransformToType[MVT::LAST_VALUETYPE];
1662
1663   /// For each operation and each value type, keep a LegalizeAction that
1664   /// indicates how instruction selection should deal with the operation.  Most
1665   /// operations are Legal (aka, supported natively by the target), but
1666   /// operations that are not should be described.  Note that operations on
1667   /// non-legal value types are not described here.
1668   uint8_t OpActions[MVT::LAST_VALUETYPE][ISD::BUILTIN_OP_END];
1669
1670   /// For each load extension type and each value type, keep a LegalizeAction
1671   /// that indicates how instruction selection should deal with a load of a
1672   /// specific value type and extension type.
1673   uint8_t LoadExtActions[MVT::LAST_VALUETYPE][ISD::LAST_LOADEXT_TYPE];
1674
1675   /// For each value type pair keep a LegalizeAction that indicates whether a
1676   /// truncating store of a specific value type and truncating type is legal.
1677   uint8_t TruncStoreActions[MVT::LAST_VALUETYPE][MVT::LAST_VALUETYPE];
1678
1679   /// For each indexed mode and each value type, keep a pair of LegalizeAction
1680   /// that indicates how instruction selection should deal with the load /
1681   /// store.
1682   ///
1683   /// The first dimension is the value_type for the reference. The second
1684   /// dimension represents the various modes for load store.
1685   uint8_t IndexedModeActions[MVT::LAST_VALUETYPE][ISD::LAST_INDEXED_MODE];
1686
1687   /// For each condition code (ISD::CondCode) keep a LegalizeAction that
1688   /// indicates how instruction selection should deal with the condition code.
1689   ///
1690   /// Because each CC action takes up 2 bits, we need to have the array size be
1691   /// large enough to fit all of the value types. This can be done by rounding
1692   /// up the MVT::LAST_VALUETYPE value to the next multiple of 16.
1693   uint32_t CondCodeActions[ISD::SETCC_INVALID][(MVT::LAST_VALUETYPE + 15) / 16];
1694
1695   ValueTypeActionImpl ValueTypeActions;
1696
1697 public:
1698   LegalizeKind
1699   getTypeConversion(LLVMContext &Context, EVT VT) const {
1700     // If this is a simple type, use the ComputeRegisterProp mechanism.
1701     if (VT.isSimple()) {
1702       MVT SVT = VT.getSimpleVT();
1703       assert((unsigned)SVT.SimpleTy < array_lengthof(TransformToType));
1704       MVT NVT = TransformToType[SVT.SimpleTy];
1705       LegalizeTypeAction LA = ValueTypeActions.getTypeAction(SVT);
1706
1707       assert(
1708         (LA == TypeLegal || LA == TypeSoftenFloat ||
1709          ValueTypeActions.getTypeAction(NVT) != TypePromoteInteger)
1710          && "Promote may not follow Expand or Promote");
1711
1712       if (LA == TypeSplitVector)
1713         return LegalizeKind(LA, EVT::getVectorVT(Context,
1714                                                  SVT.getVectorElementType(),
1715                                                  SVT.getVectorNumElements()/2));
1716       if (LA == TypeScalarizeVector)
1717         return LegalizeKind(LA, SVT.getVectorElementType());
1718       return LegalizeKind(LA, NVT);
1719     }
1720
1721     // Handle Extended Scalar Types.
1722     if (!VT.isVector()) {
1723       assert(VT.isInteger() && "Float types must be simple");
1724       unsigned BitSize = VT.getSizeInBits();
1725       // First promote to a power-of-two size, then expand if necessary.
1726       if (BitSize < 8 || !isPowerOf2_32(BitSize)) {
1727         EVT NVT = VT.getRoundIntegerType(Context);
1728         assert(NVT != VT && "Unable to round integer VT");
1729         LegalizeKind NextStep = getTypeConversion(Context, NVT);
1730         // Avoid multi-step promotion.
1731         if (NextStep.first == TypePromoteInteger) return NextStep;
1732         // Return rounded integer type.
1733         return LegalizeKind(TypePromoteInteger, NVT);
1734       }
1735
1736       return LegalizeKind(TypeExpandInteger,
1737                           EVT::getIntegerVT(Context, VT.getSizeInBits()/2));
1738     }
1739
1740     // Handle vector types.
1741     unsigned NumElts = VT.getVectorNumElements();
1742     EVT EltVT = VT.getVectorElementType();
1743
1744     // Vectors with only one element are always scalarized.
1745     if (NumElts == 1)
1746       return LegalizeKind(TypeScalarizeVector, EltVT);
1747
1748     // Try to widen vector elements until the element type is a power of two and
1749     // promote it to a legal type later on, for example:
1750     // <3 x i8> -> <4 x i8> -> <4 x i32>
1751     if (EltVT.isInteger()) {
1752       // Vectors with a number of elements that is not a power of two are always
1753       // widened, for example <3 x i8> -> <4 x i8>.
1754       if (!VT.isPow2VectorType()) {
1755         NumElts = (unsigned)NextPowerOf2(NumElts);
1756         EVT NVT = EVT::getVectorVT(Context, EltVT, NumElts);
1757         return LegalizeKind(TypeWidenVector, NVT);
1758       }
1759
1760       // Examine the element type.
1761       LegalizeKind LK = getTypeConversion(Context, EltVT);
1762
1763       // If type is to be expanded, split the vector.
1764       //  <4 x i140> -> <2 x i140>
1765       if (LK.first == TypeExpandInteger)
1766         return LegalizeKind(TypeSplitVector,
1767                             EVT::getVectorVT(Context, EltVT, NumElts / 2));
1768
1769       // Promote the integer element types until a legal vector type is found
1770       // or until the element integer type is too big. If a legal type was not
1771       // found, fallback to the usual mechanism of widening/splitting the
1772       // vector.
1773       EVT OldEltVT = EltVT;
1774       while (1) {
1775         // Increase the bitwidth of the element to the next pow-of-two
1776         // (which is greater than 8 bits).
1777         EltVT = EVT::getIntegerVT(Context, 1 + EltVT.getSizeInBits()
1778                                  ).getRoundIntegerType(Context);
1779
1780         // Stop trying when getting a non-simple element type.
1781         // Note that vector elements may be greater than legal vector element
1782         // types. Example: X86 XMM registers hold 64bit element on 32bit
1783         // systems.
1784         if (!EltVT.isSimple()) break;
1785
1786         // Build a new vector type and check if it is legal.
1787         MVT NVT = MVT::getVectorVT(EltVT.getSimpleVT(), NumElts);
1788         // Found a legal promoted vector type.
1789         if (NVT != MVT() && ValueTypeActions.getTypeAction(NVT) == TypeLegal)
1790           return LegalizeKind(TypePromoteInteger,
1791                               EVT::getVectorVT(Context, EltVT, NumElts));
1792       }
1793
1794       // Reset the type to the unexpanded type if we did not find a legal vector
1795       // type with a promoted vector element type.
1796       EltVT = OldEltVT;
1797     }
1798
1799     // Try to widen the vector until a legal type is found.
1800     // If there is no wider legal type, split the vector.
1801     while (1) {
1802       // Round up to the next power of 2.
1803       NumElts = (unsigned)NextPowerOf2(NumElts);
1804
1805       // If there is no simple vector type with this many elements then there
1806       // cannot be a larger legal vector type.  Note that this assumes that
1807       // there are no skipped intermediate vector types in the simple types.
1808       if (!EltVT.isSimple()) break;
1809       MVT LargerVector = MVT::getVectorVT(EltVT.getSimpleVT(), NumElts);
1810       if (LargerVector == MVT()) break;
1811
1812       // If this type is legal then widen the vector.
1813       if (ValueTypeActions.getTypeAction(LargerVector) == TypeLegal)
1814         return LegalizeKind(TypeWidenVector, LargerVector);
1815     }
1816
1817     // Widen odd vectors to next power of two.
1818     if (!VT.isPow2VectorType()) {
1819       EVT NVT = VT.getPow2VectorType(Context);
1820       return LegalizeKind(TypeWidenVector, NVT);
1821     }
1822
1823     // Vectors with illegal element types are expanded.
1824     EVT NVT = EVT::getVectorVT(Context, EltVT, VT.getVectorNumElements() / 2);
1825     return LegalizeKind(TypeSplitVector, NVT);
1826   }
1827
1828 private:
1829   std::vector<std::pair<MVT, const TargetRegisterClass*> > AvailableRegClasses;
1830
1831   /// Targets can specify ISD nodes that they would like PerformDAGCombine
1832   /// callbacks for by calling setTargetDAGCombine(), which sets a bit in this
1833   /// array.
1834   unsigned char
1835   TargetDAGCombineArray[(ISD::BUILTIN_OP_END+CHAR_BIT-1)/CHAR_BIT];
1836
1837   /// For operations that must be promoted to a specific type, this holds the
1838   /// destination type.  This map should be sparse, so don't hold it as an
1839   /// array.
1840   ///
1841   /// Targets add entries to this map with AddPromotedToType(..), clients access
1842   /// this with getTypeToPromoteTo(..).
1843   std::map<std::pair<unsigned, MVT::SimpleValueType>, MVT::SimpleValueType>
1844     PromoteToType;
1845
1846   /// Stores the name each libcall.
1847   const char *LibcallRoutineNames[RTLIB::UNKNOWN_LIBCALL];
1848
1849   /// The ISD::CondCode that should be used to test the result of each of the
1850   /// comparison libcall against zero.
1851   ISD::CondCode CmpLibcallCCs[RTLIB::UNKNOWN_LIBCALL];
1852
1853   /// Stores the CallingConv that should be used for each libcall.
1854   CallingConv::ID LibcallCallingConvs[RTLIB::UNKNOWN_LIBCALL];
1855
1856 protected:
1857   /// \brief Specify maximum number of store instructions per memset call.
1858   ///
1859   /// When lowering \@llvm.memset this field specifies the maximum number of
1860   /// store operations that may be substituted for the call to memset. Targets
1861   /// must set this value based on the cost threshold for that target. Targets
1862   /// should assume that the memset will be done using as many of the largest
1863   /// store operations first, followed by smaller ones, if necessary, per
1864   /// alignment restrictions. For example, storing 9 bytes on a 32-bit machine
1865   /// with 16-bit alignment would result in four 2-byte stores and one 1-byte
1866   /// store.  This only applies to setting a constant array of a constant size.
1867   unsigned MaxStoresPerMemset;
1868
1869   /// Maximum number of stores operations that may be substituted for the call
1870   /// to memset, used for functions with OptSize attribute.
1871   unsigned MaxStoresPerMemsetOptSize;
1872
1873   /// \brief Specify maximum bytes of store instructions per memcpy call.
1874   ///
1875   /// When lowering \@llvm.memcpy this field specifies the maximum number of
1876   /// store operations that may be substituted for a call to memcpy. Targets
1877   /// must set this value based on the cost threshold for that target. Targets
1878   /// should assume that the memcpy will be done using as many of the largest
1879   /// store operations first, followed by smaller ones, if necessary, per
1880   /// alignment restrictions. For example, storing 7 bytes on a 32-bit machine
1881   /// with 32-bit alignment would result in one 4-byte store, a one 2-byte store
1882   /// and one 1-byte store. This only applies to copying a constant array of
1883   /// constant size.
1884   unsigned MaxStoresPerMemcpy;
1885
1886   /// Maximum number of store operations that may be substituted for a call to
1887   /// memcpy, used for functions with OptSize attribute.
1888   unsigned MaxStoresPerMemcpyOptSize;
1889
1890   /// \brief Specify maximum bytes of store instructions per memmove call.
1891   ///
1892   /// When lowering \@llvm.memmove this field specifies the maximum number of
1893   /// store instructions that may be substituted for a call to memmove. Targets
1894   /// must set this value based on the cost threshold for that target. Targets
1895   /// should assume that the memmove will be done using as many of the largest
1896   /// store operations first, followed by smaller ones, if necessary, per
1897   /// alignment restrictions. For example, moving 9 bytes on a 32-bit machine
1898   /// with 8-bit alignment would result in nine 1-byte stores.  This only
1899   /// applies to copying a constant array of constant size.
1900   unsigned MaxStoresPerMemmove;
1901
1902   /// Maximum number of store instructions that may be substituted for a call to
1903   /// memmove, used for functions with OpSize attribute.
1904   unsigned MaxStoresPerMemmoveOptSize;
1905
1906   /// Tells the code generator that select is more expensive than a branch if
1907   /// the branch is usually predicted right.
1908   bool PredictableSelectIsExpensive;
1909
1910   /// MaskAndBranchFoldingIsLegal - Indicates if the target supports folding
1911   /// a mask of a single bit, a compare, and a branch into a single instruction.
1912   bool MaskAndBranchFoldingIsLegal;
1913
1914 protected:
1915   /// Return true if the value types that can be represented by the specified
1916   /// register class are all legal.
1917   bool isLegalRC(const TargetRegisterClass *RC) const;
1918
1919   /// Replace/modify any TargetFrameIndex operands with a targte-dependent
1920   /// sequence of memory operands that is recognized by PrologEpilogInserter.
1921   MachineBasicBlock *emitPatchPoint(MachineInstr *MI, MachineBasicBlock *MBB) const;
1922 };
1923
1924 /// This class defines information used to lower LLVM code to legal SelectionDAG
1925 /// operators that the target instruction selector can accept natively.
1926 ///
1927 /// This class also defines callbacks that targets must implement to lower
1928 /// target-specific constructs to SelectionDAG operators.
1929 class TargetLowering : public TargetLoweringBase {
1930   TargetLowering(const TargetLowering&) LLVM_DELETED_FUNCTION;
1931   void operator=(const TargetLowering&) LLVM_DELETED_FUNCTION;
1932
1933 public:
1934   /// NOTE: The constructor takes ownership of TLOF.
1935   explicit TargetLowering(const TargetMachine &TM,
1936                           const TargetLoweringObjectFile *TLOF);
1937
1938   /// Returns true by value, base pointer and offset pointer and addressing mode
1939   /// by reference if the node's address can be legally represented as
1940   /// pre-indexed load / store address.
1941   virtual bool getPreIndexedAddressParts(SDNode * /*N*/, SDValue &/*Base*/,
1942                                          SDValue &/*Offset*/,
1943                                          ISD::MemIndexedMode &/*AM*/,
1944                                          SelectionDAG &/*DAG*/) const {
1945     return false;
1946   }
1947
1948   /// Returns true by value, base pointer and offset pointer and addressing mode
1949   /// by reference if this node can be combined with a load / store to form a
1950   /// post-indexed load / store.
1951   virtual bool getPostIndexedAddressParts(SDNode * /*N*/, SDNode * /*Op*/,
1952                                           SDValue &/*Base*/,
1953                                           SDValue &/*Offset*/,
1954                                           ISD::MemIndexedMode &/*AM*/,
1955                                           SelectionDAG &/*DAG*/) const {
1956     return false;
1957   }
1958
1959   /// Return the entry encoding for a jump table in the current function.  The
1960   /// returned value is a member of the MachineJumpTableInfo::JTEntryKind enum.
1961   virtual unsigned getJumpTableEncoding() const;
1962
1963   virtual const MCExpr *
1964   LowerCustomJumpTableEntry(const MachineJumpTableInfo * /*MJTI*/,
1965                             const MachineBasicBlock * /*MBB*/, unsigned /*uid*/,
1966                             MCContext &/*Ctx*/) const {
1967     llvm_unreachable("Need to implement this hook if target has custom JTIs");
1968   }
1969
1970   /// Returns relocation base for the given PIC jumptable.
1971   virtual SDValue getPICJumpTableRelocBase(SDValue Table,
1972                                            SelectionDAG &DAG) const;
1973
1974   /// This returns the relocation base for the given PIC jumptable, the same as
1975   /// getPICJumpTableRelocBase, but as an MCExpr.
1976   virtual const MCExpr *
1977   getPICJumpTableRelocBaseExpr(const MachineFunction *MF,
1978                                unsigned JTI, MCContext &Ctx) const;
1979
1980   /// Return true if folding a constant offset with the given GlobalAddress is
1981   /// legal.  It is frequently not legal in PIC relocation models.
1982   virtual bool isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const;
1983
1984   bool isInTailCallPosition(SelectionDAG &DAG, SDNode *Node,
1985                             SDValue &Chain) const;
1986
1987   void softenSetCCOperands(SelectionDAG &DAG, EVT VT,
1988                            SDValue &NewLHS, SDValue &NewRHS,
1989                            ISD::CondCode &CCCode, SDLoc DL) const;
1990
1991   /// Returns a pair of (return value, chain).
1992   std::pair<SDValue, SDValue> makeLibCall(SelectionDAG &DAG, RTLIB::Libcall LC,
1993                                           EVT RetVT, const SDValue *Ops,
1994                                           unsigned NumOps, bool isSigned,
1995                                           SDLoc dl, bool doesNotReturn = false,
1996                                           bool isReturnValueUsed = true) const;
1997
1998   //===--------------------------------------------------------------------===//
1999   // TargetLowering Optimization Methods
2000   //
2001
2002   /// A convenience struct that encapsulates a DAG, and two SDValues for
2003   /// returning information from TargetLowering to its clients that want to
2004   /// combine.
2005   struct TargetLoweringOpt {
2006     SelectionDAG &DAG;
2007     bool LegalTys;
2008     bool LegalOps;
2009     SDValue Old;
2010     SDValue New;
2011
2012     explicit TargetLoweringOpt(SelectionDAG &InDAG,
2013                                bool LT, bool LO) :
2014       DAG(InDAG), LegalTys(LT), LegalOps(LO) {}
2015
2016     bool LegalTypes() const { return LegalTys; }
2017     bool LegalOperations() const { return LegalOps; }
2018
2019     bool CombineTo(SDValue O, SDValue N) {
2020       Old = O;
2021       New = N;
2022       return true;
2023     }
2024
2025     /// Check to see if the specified operand of the specified instruction is a
2026     /// constant integer.  If so, check to see if there are any bits set in the
2027     /// constant that are not demanded.  If so, shrink the constant and return
2028     /// true.
2029     bool ShrinkDemandedConstant(SDValue Op, const APInt &Demanded);
2030
2031     /// Convert x+y to (VT)((SmallVT)x+(SmallVT)y) if the casts are free.  This
2032     /// uses isZExtFree and ZERO_EXTEND for the widening cast, but it could be
2033     /// generalized for targets with other types of implicit widening casts.
2034     bool ShrinkDemandedOp(SDValue Op, unsigned BitWidth, const APInt &Demanded,
2035                           SDLoc dl);
2036   };
2037
2038   /// Look at Op.  At this point, we know that only the DemandedMask bits of the
2039   /// result of Op are ever used downstream.  If we can use this information to
2040   /// simplify Op, create a new simplified DAG node and return true, returning
2041   /// the original and new nodes in Old and New.  Otherwise, analyze the
2042   /// expression and return a mask of KnownOne and KnownZero bits for the
2043   /// expression (used to simplify the caller).  The KnownZero/One bits may only
2044   /// be accurate for those bits in the DemandedMask.
2045   bool SimplifyDemandedBits(SDValue Op, const APInt &DemandedMask,
2046                             APInt &KnownZero, APInt &KnownOne,
2047                             TargetLoweringOpt &TLO, unsigned Depth = 0) const;
2048
2049   /// Determine which of the bits specified in Mask are known to be either zero
2050   /// or one and return them in the KnownZero/KnownOne bitsets.
2051   virtual void computeKnownBitsForTargetNode(const SDValue Op,
2052                                              APInt &KnownZero,
2053                                              APInt &KnownOne,
2054                                              const SelectionDAG &DAG,
2055                                              unsigned Depth = 0) const;
2056
2057   /// This method can be implemented by targets that want to expose additional
2058   /// information about sign bits to the DAG Combiner.
2059   virtual unsigned ComputeNumSignBitsForTargetNode(SDValue Op,
2060                                                    const SelectionDAG &DAG,
2061                                                    unsigned Depth = 0) const;
2062
2063   struct DAGCombinerInfo {
2064     void *DC;  // The DAG Combiner object.
2065     CombineLevel Level;
2066     bool CalledByLegalizer;
2067   public:
2068     SelectionDAG &DAG;
2069
2070     DAGCombinerInfo(SelectionDAG &dag, CombineLevel level,  bool cl, void *dc)
2071       : DC(dc), Level(level), CalledByLegalizer(cl), DAG(dag) {}
2072
2073     bool isBeforeLegalize() const { return Level == BeforeLegalizeTypes; }
2074     bool isBeforeLegalizeOps() const { return Level < AfterLegalizeVectorOps; }
2075     bool isAfterLegalizeVectorOps() const {
2076       return Level == AfterLegalizeDAG;
2077     }
2078     CombineLevel getDAGCombineLevel() { return Level; }
2079     bool isCalledByLegalizer() const { return CalledByLegalizer; }
2080
2081     void AddToWorklist(SDNode *N);
2082     void RemoveFromWorklist(SDNode *N);
2083     SDValue CombineTo(SDNode *N, const std::vector<SDValue> &To,
2084                       bool AddTo = true);
2085     SDValue CombineTo(SDNode *N, SDValue Res, bool AddTo = true);
2086     SDValue CombineTo(SDNode *N, SDValue Res0, SDValue Res1, bool AddTo = true);
2087
2088     void CommitTargetLoweringOpt(const TargetLoweringOpt &TLO);
2089   };
2090
2091   /// Return if the N is a constant or constant vector equal to the true value
2092   /// from getBooleanContents().
2093   bool isConstTrueVal(const SDNode *N) const;
2094
2095   /// Return if the N is a constant or constant vector equal to the false value
2096   /// from getBooleanContents().
2097   bool isConstFalseVal(const SDNode *N) const;
2098
2099   /// Try to simplify a setcc built with the specified operands and cc. If it is
2100   /// unable to simplify it, return a null SDValue.
2101   SDValue SimplifySetCC(EVT VT, SDValue N0, SDValue N1,
2102                           ISD::CondCode Cond, bool foldBooleans,
2103                           DAGCombinerInfo &DCI, SDLoc dl) const;
2104
2105   /// Returns true (and the GlobalValue and the offset) if the node is a
2106   /// GlobalAddress + offset.
2107   virtual bool
2108   isGAPlusOffset(SDNode *N, const GlobalValue* &GA, int64_t &Offset) const;
2109
2110   /// This method will be invoked for all target nodes and for any
2111   /// target-independent nodes that the target has registered with invoke it
2112   /// for.
2113   ///
2114   /// The semantics are as follows:
2115   /// Return Value:
2116   ///   SDValue.Val == 0   - No change was made
2117   ///   SDValue.Val == N   - N was replaced, is dead, and is already handled.
2118   ///   otherwise          - N should be replaced by the returned Operand.
2119   ///
2120   /// In addition, methods provided by DAGCombinerInfo may be used to perform
2121   /// more complex transformations.
2122   ///
2123   virtual SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
2124
2125   /// Return true if it is profitable to move a following shift through this
2126   //  node, adjusting any immediate operands as necessary to preserve semantics.
2127   //  This transformation may not be desirable if it disrupts a particularly
2128   //  auspicious target-specific tree (e.g. bitfield extraction in AArch64).
2129   //  By default, it returns true.
2130   virtual bool isDesirableToCommuteWithShift(const SDNode *N /*Op*/) const {
2131     return true;
2132   }
2133
2134   /// Return true if the target has native support for the specified value type
2135   /// and it is 'desirable' to use the type for the given node type. e.g. On x86
2136   /// i16 is legal, but undesirable since i16 instruction encodings are longer
2137   /// and some i16 instructions are slow.
2138   virtual bool isTypeDesirableForOp(unsigned /*Opc*/, EVT VT) const {
2139     // By default, assume all legal types are desirable.
2140     return isTypeLegal(VT);
2141   }
2142
2143   /// Return true if it is profitable for dag combiner to transform a floating
2144   /// point op of specified opcode to a equivalent op of an integer
2145   /// type. e.g. f32 load -> i32 load can be profitable on ARM.
2146   virtual bool isDesirableToTransformToIntegerOp(unsigned /*Opc*/,
2147                                                  EVT /*VT*/) const {
2148     return false;
2149   }
2150
2151   /// This method query the target whether it is beneficial for dag combiner to
2152   /// promote the specified node. If true, it should return the desired
2153   /// promotion type by reference.
2154   virtual bool IsDesirableToPromoteOp(SDValue /*Op*/, EVT &/*PVT*/) const {
2155     return false;
2156   }
2157
2158   //===--------------------------------------------------------------------===//
2159   // Lowering methods - These methods must be implemented by targets so that
2160   // the SelectionDAGBuilder code knows how to lower these.
2161   //
2162
2163   /// This hook must be implemented to lower the incoming (formal) arguments,
2164   /// described by the Ins array, into the specified DAG. The implementation
2165   /// should fill in the InVals array with legal-type argument values, and
2166   /// return the resulting token chain value.
2167   ///
2168   virtual SDValue
2169     LowerFormalArguments(SDValue /*Chain*/, CallingConv::ID /*CallConv*/,
2170                          bool /*isVarArg*/,
2171                          const SmallVectorImpl<ISD::InputArg> &/*Ins*/,
2172                          SDLoc /*dl*/, SelectionDAG &/*DAG*/,
2173                          SmallVectorImpl<SDValue> &/*InVals*/) const {
2174     llvm_unreachable("Not Implemented");
2175   }
2176
2177   struct ArgListEntry {
2178     SDValue Node;
2179     Type* Ty;
2180     bool isSExt     : 1;
2181     bool isZExt     : 1;
2182     bool isInReg    : 1;
2183     bool isSRet     : 1;
2184     bool isNest     : 1;
2185     bool isByVal    : 1;
2186     bool isInAlloca : 1;
2187     bool isReturned : 1;
2188     uint16_t Alignment;
2189
2190     ArgListEntry() : isSExt(false), isZExt(false), isInReg(false),
2191       isSRet(false), isNest(false), isByVal(false), isInAlloca(false),
2192       isReturned(false), Alignment(0) { }
2193
2194     void setAttributes(ImmutableCallSite *CS, unsigned AttrIdx);
2195   };
2196   typedef std::vector<ArgListEntry> ArgListTy;
2197
2198   /// This structure contains all information that is necessary for lowering
2199   /// calls. It is passed to TLI::LowerCallTo when the SelectionDAG builder
2200   /// needs to lower a call, and targets will see this struct in their LowerCall
2201   /// implementation.
2202   struct CallLoweringInfo {
2203     SDValue Chain;
2204     Type *RetTy;
2205     bool RetSExt           : 1;
2206     bool RetZExt           : 1;
2207     bool IsVarArg          : 1;
2208     bool IsInReg           : 1;
2209     bool DoesNotReturn     : 1;
2210     bool IsReturnValueUsed : 1;
2211
2212     // IsTailCall should be modified by implementations of
2213     // TargetLowering::LowerCall that perform tail call conversions.
2214     bool IsTailCall;
2215
2216     unsigned NumFixedArgs;
2217     CallingConv::ID CallConv;
2218     SDValue Callee;
2219     ArgListTy Args;
2220     SelectionDAG &DAG;
2221     SDLoc DL;
2222     ImmutableCallSite *CS;
2223     SmallVector<ISD::OutputArg, 32> Outs;
2224     SmallVector<SDValue, 32> OutVals;
2225     SmallVector<ISD::InputArg, 32> Ins;
2226
2227     CallLoweringInfo(SelectionDAG &DAG)
2228       : RetTy(nullptr), RetSExt(false), RetZExt(false), IsVarArg(false),
2229         IsInReg(false), DoesNotReturn(false), IsReturnValueUsed(true),
2230         IsTailCall(false), NumFixedArgs(-1), CallConv(CallingConv::C),
2231         DAG(DAG), CS(nullptr) {}
2232
2233     CallLoweringInfo &setDebugLoc(SDLoc dl) {
2234       DL = dl;
2235       return *this;
2236     }
2237
2238     CallLoweringInfo &setChain(SDValue InChain) {
2239       Chain = InChain;
2240       return *this;
2241     }
2242
2243     CallLoweringInfo &setCallee(CallingConv::ID CC, Type *ResultType,
2244                                 SDValue Target, ArgListTy &&ArgsList,
2245                                 unsigned FixedArgs = -1) {
2246       RetTy = ResultType;
2247       Callee = Target;
2248       CallConv = CC;
2249       NumFixedArgs =
2250         (FixedArgs == static_cast<unsigned>(-1) ? Args.size() : FixedArgs);
2251       Args = std::move(ArgsList);
2252       return *this;
2253     }
2254
2255     CallLoweringInfo &setCallee(Type *ResultType, FunctionType *FTy,
2256                                 SDValue Target, ArgListTy &&ArgsList,
2257                                 ImmutableCallSite &Call) {
2258       RetTy = ResultType;
2259
2260       IsInReg = Call.paramHasAttr(0, Attribute::InReg);
2261       DoesNotReturn = Call.doesNotReturn();
2262       IsVarArg = FTy->isVarArg();
2263       IsReturnValueUsed = !Call.getInstruction()->use_empty();
2264       RetSExt = Call.paramHasAttr(0, Attribute::SExt);
2265       RetZExt = Call.paramHasAttr(0, Attribute::ZExt);
2266
2267       Callee = Target;
2268
2269       CallConv = Call.getCallingConv();
2270       NumFixedArgs = FTy->getNumParams();
2271       Args = std::move(ArgsList);
2272
2273       CS = &Call;
2274
2275       return *this;
2276     }
2277
2278     CallLoweringInfo &setInRegister(bool Value = true) {
2279       IsInReg = Value;
2280       return *this;
2281     }
2282
2283     CallLoweringInfo &setNoReturn(bool Value = true) {
2284       DoesNotReturn = Value;
2285       return *this;
2286     }
2287
2288     CallLoweringInfo &setVarArg(bool Value = true) {
2289       IsVarArg = Value;
2290       return *this;
2291     }
2292
2293     CallLoweringInfo &setTailCall(bool Value = true) {
2294       IsTailCall = Value;
2295       return *this;
2296     }
2297
2298     CallLoweringInfo &setDiscardResult(bool Value = true) {
2299       IsReturnValueUsed = !Value;
2300       return *this;
2301     }
2302
2303     CallLoweringInfo &setSExtResult(bool Value = true) {
2304       RetSExt = Value;
2305       return *this;
2306     }
2307
2308     CallLoweringInfo &setZExtResult(bool Value = true) {
2309       RetZExt = Value;
2310       return *this;
2311     }
2312
2313     ArgListTy &getArgs() {
2314       return Args;
2315     }
2316   };
2317
2318   /// This function lowers an abstract call to a function into an actual call.
2319   /// This returns a pair of operands.  The first element is the return value
2320   /// for the function (if RetTy is not VoidTy).  The second element is the
2321   /// outgoing token chain. It calls LowerCall to do the actual lowering.
2322   std::pair<SDValue, SDValue> LowerCallTo(CallLoweringInfo &CLI) const;
2323
2324   /// This hook must be implemented to lower calls into the the specified
2325   /// DAG. The outgoing arguments to the call are described by the Outs array,
2326   /// and the values to be returned by the call are described by the Ins
2327   /// array. The implementation should fill in the InVals array with legal-type
2328   /// return values from the call, and return the resulting token chain value.
2329   virtual SDValue
2330     LowerCall(CallLoweringInfo &/*CLI*/,
2331               SmallVectorImpl<SDValue> &/*InVals*/) const {
2332     llvm_unreachable("Not Implemented");
2333   }
2334
2335   /// Target-specific cleanup for formal ByVal parameters.
2336   virtual void HandleByVal(CCState *, unsigned &, unsigned) const {}
2337
2338   /// This hook should be implemented to check whether the return values
2339   /// described by the Outs array can fit into the return registers.  If false
2340   /// is returned, an sret-demotion is performed.
2341   virtual bool CanLowerReturn(CallingConv::ID /*CallConv*/,
2342                               MachineFunction &/*MF*/, bool /*isVarArg*/,
2343                const SmallVectorImpl<ISD::OutputArg> &/*Outs*/,
2344                LLVMContext &/*Context*/) const
2345   {
2346     // Return true by default to get preexisting behavior.
2347     return true;
2348   }
2349
2350   /// This hook must be implemented to lower outgoing return values, described
2351   /// by the Outs array, into the specified DAG. The implementation should
2352   /// return the resulting token chain value.
2353   virtual SDValue
2354     LowerReturn(SDValue /*Chain*/, CallingConv::ID /*CallConv*/,
2355                 bool /*isVarArg*/,
2356                 const SmallVectorImpl<ISD::OutputArg> &/*Outs*/,
2357                 const SmallVectorImpl<SDValue> &/*OutVals*/,
2358                 SDLoc /*dl*/, SelectionDAG &/*DAG*/) const {
2359     llvm_unreachable("Not Implemented");
2360   }
2361
2362   /// Return true if result of the specified node is used by a return node
2363   /// only. It also compute and return the input chain for the tail call.
2364   ///
2365   /// This is used to determine whether it is possible to codegen a libcall as
2366   /// tail call at legalization time.
2367   virtual bool isUsedByReturnOnly(SDNode *, SDValue &/*Chain*/) const {
2368     return false;
2369   }
2370
2371   /// Return true if the target may be able emit the call instruction as a tail
2372   /// call. This is used by optimization passes to determine if it's profitable
2373   /// to duplicate return instructions to enable tailcall optimization.
2374   virtual bool mayBeEmittedAsTailCall(CallInst *) const {
2375     return false;
2376   }
2377
2378   /// Return the builtin name for the __builtin___clear_cache intrinsic
2379   /// Default is to invoke the clear cache library call
2380   virtual const char * getClearCacheBuiltinName() const {
2381     return "__clear_cache";
2382   }
2383
2384   /// Return the register ID of the name passed in. Used by named register
2385   /// global variables extension. There is no target-independent behaviour
2386   /// so the default action is to bail.
2387   virtual unsigned getRegisterByName(const char* RegName, EVT VT) const {
2388     report_fatal_error("Named registers not implemented for this target");
2389   }
2390
2391   /// Return the type that should be used to zero or sign extend a
2392   /// zeroext/signext integer argument or return value.  FIXME: Most C calling
2393   /// convention requires the return type to be promoted, but this is not true
2394   /// all the time, e.g. i1 on x86-64. It is also not necessary for non-C
2395   /// calling conventions. The frontend should handle this and include all of
2396   /// the necessary information.
2397   virtual EVT getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
2398                                        ISD::NodeType /*ExtendKind*/) const {
2399     EVT MinVT = getRegisterType(Context, MVT::i32);
2400     return VT.bitsLT(MinVT) ? MinVT : VT;
2401   }
2402
2403   /// For some targets, an LLVM struct type must be broken down into multiple
2404   /// simple types, but the calling convention specifies that the entire struct
2405   /// must be passed in a block of consecutive registers.
2406   virtual bool
2407   functionArgumentNeedsConsecutiveRegisters(Type *Ty, CallingConv::ID CallConv,
2408                                             bool isVarArg) const {
2409     return false;
2410   }
2411
2412   /// Returns a 0 terminated array of registers that can be safely used as
2413   /// scratch registers.
2414   virtual const MCPhysReg *getScratchRegisters(CallingConv::ID CC) const {
2415     return nullptr;
2416   }
2417
2418   /// This callback is used to prepare for a volatile or atomic load.
2419   /// It takes a chain node as input and returns the chain for the load itself.
2420   ///
2421   /// Having a callback like this is necessary for targets like SystemZ,
2422   /// which allows a CPU to reuse the result of a previous load indefinitely,
2423   /// even if a cache-coherent store is performed by another CPU.  The default
2424   /// implementation does nothing.
2425   virtual SDValue prepareVolatileOrAtomicLoad(SDValue Chain, SDLoc DL,
2426                                               SelectionDAG &DAG) const {
2427     return Chain;
2428   }
2429
2430   /// This callback is invoked by the type legalizer to legalize nodes with an
2431   /// illegal operand type but legal result types.  It replaces the
2432   /// LowerOperation callback in the type Legalizer.  The reason we can not do
2433   /// away with LowerOperation entirely is that LegalizeDAG isn't yet ready to
2434   /// use this callback.
2435   ///
2436   /// TODO: Consider merging with ReplaceNodeResults.
2437   ///
2438   /// The target places new result values for the node in Results (their number
2439   /// and types must exactly match those of the original return values of
2440   /// the node), or leaves Results empty, which indicates that the node is not
2441   /// to be custom lowered after all.
2442   /// The default implementation calls LowerOperation.
2443   virtual void LowerOperationWrapper(SDNode *N,
2444                                      SmallVectorImpl<SDValue> &Results,
2445                                      SelectionDAG &DAG) const;
2446
2447   /// This callback is invoked for operations that are unsupported by the
2448   /// target, which are registered to use 'custom' lowering, and whose defined
2449   /// values are all legal.  If the target has no operations that require custom
2450   /// lowering, it need not implement this.  The default implementation of this
2451   /// aborts.
2452   virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const;
2453
2454   /// This callback is invoked when a node result type is illegal for the
2455   /// target, and the operation was registered to use 'custom' lowering for that
2456   /// result type.  The target places new result values for the node in Results
2457   /// (their number and types must exactly match those of the original return
2458   /// values of the node), or leaves Results empty, which indicates that the
2459   /// node is not to be custom lowered after all.
2460   ///
2461   /// If the target has no operations that require custom lowering, it need not
2462   /// implement this.  The default implementation aborts.
2463   virtual void ReplaceNodeResults(SDNode * /*N*/,
2464                                   SmallVectorImpl<SDValue> &/*Results*/,
2465                                   SelectionDAG &/*DAG*/) const {
2466     llvm_unreachable("ReplaceNodeResults not implemented for this target!");
2467   }
2468
2469   /// This method returns the name of a target specific DAG node.
2470   virtual const char *getTargetNodeName(unsigned Opcode) const;
2471
2472   /// This method returns a target specific FastISel object, or null if the
2473   /// target does not support "fast" ISel.
2474   virtual FastISel *createFastISel(FunctionLoweringInfo &,
2475                                    const TargetLibraryInfo *) const {
2476     return nullptr;
2477   }
2478
2479
2480   bool verifyReturnAddressArgumentIsConstant(SDValue Op,
2481                                              SelectionDAG &DAG) const;
2482
2483   //===--------------------------------------------------------------------===//
2484   // Inline Asm Support hooks
2485   //
2486
2487   /// This hook allows the target to expand an inline asm call to be explicit
2488   /// llvm code if it wants to.  This is useful for turning simple inline asms
2489   /// into LLVM intrinsics, which gives the compiler more information about the
2490   /// behavior of the code.
2491   virtual bool ExpandInlineAsm(CallInst *) const {
2492     return false;
2493   }
2494
2495   enum ConstraintType {
2496     C_Register,            // Constraint represents specific register(s).
2497     C_RegisterClass,       // Constraint represents any of register(s) in class.
2498     C_Memory,              // Memory constraint.
2499     C_Other,               // Something else.
2500     C_Unknown              // Unsupported constraint.
2501   };
2502
2503   enum ConstraintWeight {
2504     // Generic weights.
2505     CW_Invalid  = -1,     // No match.
2506     CW_Okay     = 0,      // Acceptable.
2507     CW_Good     = 1,      // Good weight.
2508     CW_Better   = 2,      // Better weight.
2509     CW_Best     = 3,      // Best weight.
2510
2511     // Well-known weights.
2512     CW_SpecificReg  = CW_Okay,    // Specific register operands.
2513     CW_Register     = CW_Good,    // Register operands.
2514     CW_Memory       = CW_Better,  // Memory operands.
2515     CW_Constant     = CW_Best,    // Constant operand.
2516     CW_Default      = CW_Okay     // Default or don't know type.
2517   };
2518
2519   /// This contains information for each constraint that we are lowering.
2520   struct AsmOperandInfo : public InlineAsm::ConstraintInfo {
2521     /// This contains the actual string for the code, like "m".  TargetLowering
2522     /// picks the 'best' code from ConstraintInfo::Codes that most closely
2523     /// matches the operand.
2524     std::string ConstraintCode;
2525
2526     /// Information about the constraint code, e.g. Register, RegisterClass,
2527     /// Memory, Other, Unknown.
2528     TargetLowering::ConstraintType ConstraintType;
2529
2530     /// If this is the result output operand or a clobber, this is null,
2531     /// otherwise it is the incoming operand to the CallInst.  This gets
2532     /// modified as the asm is processed.
2533     Value *CallOperandVal;
2534
2535     /// The ValueType for the operand value.
2536     MVT ConstraintVT;
2537
2538     /// Return true of this is an input operand that is a matching constraint
2539     /// like "4".
2540     bool isMatchingInputConstraint() const;
2541
2542     /// If this is an input matching constraint, this method returns the output
2543     /// operand it matches.
2544     unsigned getMatchedOperand() const;
2545
2546     /// Copy constructor for copying from a ConstraintInfo.
2547     AsmOperandInfo(InlineAsm::ConstraintInfo Info)
2548         : InlineAsm::ConstraintInfo(std::move(Info)),
2549           ConstraintType(TargetLowering::C_Unknown), CallOperandVal(nullptr),
2550           ConstraintVT(MVT::Other) {}
2551   };
2552
2553   typedef std::vector<AsmOperandInfo> AsmOperandInfoVector;
2554
2555   /// Split up the constraint string from the inline assembly value into the
2556   /// specific constraints and their prefixes, and also tie in the associated
2557   /// operand values.  If this returns an empty vector, and if the constraint
2558   /// string itself isn't empty, there was an error parsing.
2559   virtual AsmOperandInfoVector ParseConstraints(ImmutableCallSite CS) const;
2560
2561   /// Examine constraint type and operand type and determine a weight value.
2562   /// The operand object must already have been set up with the operand type.
2563   virtual ConstraintWeight getMultipleConstraintMatchWeight(
2564       AsmOperandInfo &info, int maIndex) const;
2565
2566   /// Examine constraint string and operand type and determine a weight value.
2567   /// The operand object must already have been set up with the operand type.
2568   virtual ConstraintWeight getSingleConstraintMatchWeight(
2569       AsmOperandInfo &info, const char *constraint) const;
2570
2571   /// Determines the constraint code and constraint type to use for the specific
2572   /// AsmOperandInfo, setting OpInfo.ConstraintCode and OpInfo.ConstraintType.
2573   /// If the actual operand being passed in is available, it can be passed in as
2574   /// Op, otherwise an empty SDValue can be passed.
2575   virtual void ComputeConstraintToUse(AsmOperandInfo &OpInfo,
2576                                       SDValue Op,
2577                                       SelectionDAG *DAG = nullptr) const;
2578
2579   /// Given a constraint, return the type of constraint it is for this target.
2580   virtual ConstraintType getConstraintType(const std::string &Constraint) const;
2581
2582   /// Given a physical register constraint (e.g.  {edx}), return the register
2583   /// number and the register class for the register.
2584   ///
2585   /// Given a register class constraint, like 'r', if this corresponds directly
2586   /// to an LLVM register class, return a register of 0 and the register class
2587   /// pointer.
2588   ///
2589   /// This should only be used for C_Register constraints.  On error, this
2590   /// returns a register number of 0 and a null register class pointer..
2591   virtual std::pair<unsigned, const TargetRegisterClass*>
2592     getRegForInlineAsmConstraint(const std::string &Constraint,
2593                                  MVT VT) const;
2594
2595   /// Try to replace an X constraint, which matches anything, with another that
2596   /// has more specific requirements based on the type of the corresponding
2597   /// operand.  This returns null if there is no replacement to make.
2598   virtual const char *LowerXConstraint(EVT ConstraintVT) const;
2599
2600   /// Lower the specified operand into the Ops vector.  If it is invalid, don't
2601   /// add anything to Ops.
2602   virtual void LowerAsmOperandForConstraint(SDValue Op, std::string &Constraint,
2603                                             std::vector<SDValue> &Ops,
2604                                             SelectionDAG &DAG) const;
2605
2606   //===--------------------------------------------------------------------===//
2607   // Div utility functions
2608   //
2609   SDValue BuildExactSDIV(SDValue Op1, SDValue Op2, SDLoc dl,
2610                          SelectionDAG &DAG) const;
2611   SDValue BuildSDIV(SDNode *N, const APInt &Divisor, SelectionDAG &DAG,
2612                     bool IsAfterLegalization,
2613                     std::vector<SDNode *> *Created) const;
2614   SDValue BuildUDIV(SDNode *N, const APInt &Divisor, SelectionDAG &DAG,
2615                     bool IsAfterLegalization,
2616                     std::vector<SDNode *> *Created) const;
2617   virtual SDValue BuildSDIVPow2(SDNode *N, const APInt &Divisor,
2618                                 SelectionDAG &DAG,
2619                                 std::vector<SDNode *> *Created) const {
2620     return SDValue();
2621   }
2622
2623   /// Hooks for building estimates in place of slower divisions and square
2624   /// roots.
2625   
2626   /// Return a reciprocal square root estimate value for the input operand.
2627   /// The RefinementSteps output is the number of Newton-Raphson refinement
2628   /// iterations required to generate a sufficient (though not necessarily
2629   /// IEEE-754 compliant) estimate for the value type.
2630   /// A target may choose to implement its own refinement within this function.
2631   /// If that's true, then return '0' as the number of RefinementSteps to avoid
2632   /// any further refinement of the estimate.
2633   /// An empty SDValue return means no estimate sequence can be created.
2634   virtual SDValue getRsqrtEstimate(SDValue Operand,
2635                               DAGCombinerInfo &DCI,
2636                               unsigned &RefinementSteps) const {
2637     return SDValue();
2638   }
2639
2640   /// Return a reciprocal estimate value for the input operand.
2641   /// The RefinementSteps output is the number of Newton-Raphson refinement
2642   /// iterations required to generate a sufficient (though not necessarily
2643   /// IEEE-754 compliant) estimate for the value type.
2644   /// A target may choose to implement its own refinement within this function.
2645   /// If that's true, then return '0' as the number of RefinementSteps to avoid
2646   /// any further refinement of the estimate.
2647   /// An empty SDValue return means no estimate sequence can be created.
2648   virtual SDValue getRecipEstimate(SDValue Operand,
2649                                    DAGCombinerInfo &DCI,
2650                                    unsigned &RefinementSteps) const {
2651     return SDValue();
2652   }
2653
2654   //===--------------------------------------------------------------------===//
2655   // Legalization utility functions
2656   //
2657
2658   /// Expand a MUL into two nodes.  One that computes the high bits of
2659   /// the result and one that computes the low bits.
2660   /// \param HiLoVT The value type to use for the Lo and Hi nodes.
2661   /// \param LL Low bits of the LHS of the MUL.  You can use this parameter
2662   ///        if you want to control how low bits are extracted from the LHS.
2663   /// \param LH High bits of the LHS of the MUL.  See LL for meaning.
2664   /// \param RL Low bits of the RHS of the MUL.  See LL for meaning
2665   /// \param RH High bits of the RHS of the MUL.  See LL for meaning.
2666   /// \returns true if the node has been expanded. false if it has not
2667   bool expandMUL(SDNode *N, SDValue &Lo, SDValue &Hi, EVT HiLoVT,
2668                  SelectionDAG &DAG, SDValue LL = SDValue(),
2669                  SDValue LH = SDValue(), SDValue RL = SDValue(),
2670                  SDValue RH = SDValue()) const;
2671
2672   /// Expand float(f32) to SINT(i64) conversion
2673   /// \param N Node to expand
2674   /// \param Result output after conversion
2675   /// \returns True, if the expansion was successful, false otherwise
2676   bool expandFP_TO_SINT(SDNode *N, SDValue &Result, SelectionDAG &DAG) const;
2677
2678   //===--------------------------------------------------------------------===//
2679   // Instruction Emitting Hooks
2680   //
2681
2682   /// This method should be implemented by targets that mark instructions with
2683   /// the 'usesCustomInserter' flag.  These instructions are special in various
2684   /// ways, which require special support to insert.  The specified MachineInstr
2685   /// is created but not inserted into any basic blocks, and this method is
2686   /// called to expand it into a sequence of instructions, potentially also
2687   /// creating new basic blocks and control flow.
2688   virtual MachineBasicBlock *
2689     EmitInstrWithCustomInserter(MachineInstr *MI, MachineBasicBlock *MBB) const;
2690
2691   /// This method should be implemented by targets that mark instructions with
2692   /// the 'hasPostISelHook' flag. These instructions must be adjusted after
2693   /// instruction selection by target hooks.  e.g. To fill in optional defs for
2694   /// ARM 's' setting instructions.
2695   virtual void
2696   AdjustInstrPostInstrSelection(MachineInstr *MI, SDNode *Node) const;
2697
2698   /// If this function returns true, SelectionDAGBuilder emits a
2699   /// LOAD_STACK_GUARD node when it is lowering Intrinsic::stackprotector.
2700   virtual bool useLoadStackGuardNode() const {
2701     return false;
2702   }
2703 };
2704
2705 /// Given an LLVM IR type and return type attributes, compute the return value
2706 /// EVTs and flags, and optionally also the offsets, if the return value is
2707 /// being lowered to memory.
2708 void GetReturnInfo(Type* ReturnType, AttributeSet attr,
2709                    SmallVectorImpl<ISD::OutputArg> &Outs,
2710                    const TargetLowering &TLI);
2711
2712 } // end llvm namespace
2713
2714 #endif