arm: arch_timer: add isbs to register accessors
authorMark Rutland <mark.rutland@arm.com>
Fri, 11 Jan 2013 14:32:33 +0000 (14:32 +0000)
committerMark Rutland <mark.rutland@arm.com>
Thu, 31 Jan 2013 15:51:23 +0000 (15:51 +0000)
Without the isbs in arch_timer_get_cnt{p,v}ct the cpu may speculate
reads and return stale values. This could be bad for code sensitive to
changes in expected deltas between calls (e.g. the delay loop).

Without isbs in arch_timer_reg_write the processor may reorder
instructions around enabling/disabling of the timer or writing the
compare value, which we probably don't want.

This patch adds isbs to prevent those issues.

Signed-off-by: Mark Rutland <mark.rutland@arm.com>
Acked-by: Catalin Marinas <catalin.marinas@arm.com>
arch/arm/include/asm/arch_timer.h

index db0fdc4cc9cc21e55674a22b03108d9c398f8613..75975d9efd3f20567caac78b3a11929a3f23213a 100644 (file)
@@ -49,6 +49,8 @@ static inline void arch_timer_reg_write(const int access, const int reg, u32 val
                        break;
                }
        }
+
+       isb();
 }
 
 static inline u32 arch_timer_reg_read(const int access, const int reg)
@@ -91,6 +93,7 @@ static inline u64 arch_counter_get_cntpct(void)
 {
        u64 cval;
 
+       isb();
        asm volatile("mrrc p15, 0, %Q0, %R0, c14" : "=r" (cval));
        return cval;
 }
@@ -99,6 +102,7 @@ static inline u64 arch_counter_get_cntvct(void)
 {
        u64 cval;
 
+       isb();
        asm volatile("mrrc p15, 1, %Q0, %R0, c14" : "=r" (cval));
        return cval;
 }