Merge remote-tracking branch 'asoc/topic/component' into asoc-next
[firefly-linux-kernel-4.4.55.git] / sound / soc / fsl / imx-ssi.c
1 /*
2  * imx-ssi.c  --  ALSA Soc Audio Layer
3  *
4  * Copyright 2009 Sascha Hauer <s.hauer@pengutronix.de>
5  *
6  * This code is based on code copyrighted by Freescale,
7  * Liam Girdwood, Javier Martin and probably others.
8  *
9  *  This program is free software; you can redistribute  it and/or modify it
10  *  under  the terms of  the GNU General  Public License as published by the
11  *  Free Software Foundation;  either version 2 of the  License, or (at your
12  *  option) any later version.
13  *
14  *
15  * The i.MX SSI core has some nasty limitations in AC97 mode. While most
16  * sane processor vendors have a FIFO per AC97 slot, the i.MX has only
17  * one FIFO which combines all valid receive slots. We cannot even select
18  * which slots we want to receive. The WM9712 with which this driver
19  * was developed with always sends GPIO status data in slot 12 which
20  * we receive in our (PCM-) data stream. The only chance we have is to
21  * manually skip this data in the FIQ handler. With sampling rates different
22  * from 48000Hz not every frame has valid receive data, so the ratio
23  * between pcm data and GPIO status data changes. Our FIQ handler is not
24  * able to handle this, hence this driver only works with 48000Hz sampling
25  * rate.
26  * Reading and writing AC97 registers is another challenge. The core
27  * provides us status bits when the read register is updated with *another*
28  * value. When we read the same register two times (and the register still
29  * contains the same value) these status bits are not set. We work
30  * around this by not polling these bits but only wait a fixed delay.
31  *
32  */
33
34 #include <linux/clk.h>
35 #include <linux/delay.h>
36 #include <linux/device.h>
37 #include <linux/dma-mapping.h>
38 #include <linux/init.h>
39 #include <linux/interrupt.h>
40 #include <linux/module.h>
41 #include <linux/platform_device.h>
42 #include <linux/slab.h>
43
44 #include <sound/core.h>
45 #include <sound/initval.h>
46 #include <sound/pcm.h>
47 #include <sound/pcm_params.h>
48 #include <sound/soc.h>
49
50 #include <linux/platform_data/asoc-imx-ssi.h>
51
52 #include "imx-ssi.h"
53
54 #define SSI_SACNT_DEFAULT (SSI_SACNT_AC97EN | SSI_SACNT_FV)
55
56 /*
57  * SSI Network Mode or TDM slots configuration.
58  * Should only be called when port is inactive (i.e. SSIEN = 0).
59  */
60 static int imx_ssi_set_dai_tdm_slot(struct snd_soc_dai *cpu_dai,
61         unsigned int tx_mask, unsigned int rx_mask, int slots, int slot_width)
62 {
63         struct imx_ssi *ssi = snd_soc_dai_get_drvdata(cpu_dai);
64         u32 sccr;
65
66         sccr = readl(ssi->base + SSI_STCCR);
67         sccr &= ~SSI_STCCR_DC_MASK;
68         sccr |= SSI_STCCR_DC(slots - 1);
69         writel(sccr, ssi->base + SSI_STCCR);
70
71         sccr = readl(ssi->base + SSI_SRCCR);
72         sccr &= ~SSI_STCCR_DC_MASK;
73         sccr |= SSI_STCCR_DC(slots - 1);
74         writel(sccr, ssi->base + SSI_SRCCR);
75
76         writel(tx_mask, ssi->base + SSI_STMSK);
77         writel(rx_mask, ssi->base + SSI_SRMSK);
78
79         return 0;
80 }
81
82 /*
83  * SSI DAI format configuration.
84  * Should only be called when port is inactive (i.e. SSIEN = 0).
85  */
86 static int imx_ssi_set_dai_fmt(struct snd_soc_dai *cpu_dai, unsigned int fmt)
87 {
88         struct imx_ssi *ssi = snd_soc_dai_get_drvdata(cpu_dai);
89         u32 strcr = 0, scr;
90
91         scr = readl(ssi->base + SSI_SCR) & ~(SSI_SCR_SYN | SSI_SCR_NET);
92
93         /* DAI mode */
94         switch (fmt & SND_SOC_DAIFMT_FORMAT_MASK) {
95         case SND_SOC_DAIFMT_I2S:
96                 /* data on rising edge of bclk, frame low 1clk before data */
97                 strcr |= SSI_STCR_TFSI | SSI_STCR_TEFS | SSI_STCR_TXBIT0;
98                 scr |= SSI_SCR_NET;
99                 if (ssi->flags & IMX_SSI_USE_I2S_SLAVE) {
100                         scr &= ~SSI_I2S_MODE_MASK;
101                         scr |= SSI_SCR_I2S_MODE_SLAVE;
102                 }
103                 break;
104         case SND_SOC_DAIFMT_LEFT_J:
105                 /* data on rising edge of bclk, frame high with data */
106                 strcr |= SSI_STCR_TXBIT0;
107                 break;
108         case SND_SOC_DAIFMT_DSP_B:
109                 /* data on rising edge of bclk, frame high with data */
110                 strcr |= SSI_STCR_TFSL | SSI_STCR_TXBIT0;
111                 break;
112         case SND_SOC_DAIFMT_DSP_A:
113                 /* data on rising edge of bclk, frame high 1clk before data */
114                 strcr |= SSI_STCR_TFSL | SSI_STCR_TXBIT0 | SSI_STCR_TEFS;
115                 break;
116         }
117
118         /* DAI clock inversion */
119         switch (fmt & SND_SOC_DAIFMT_INV_MASK) {
120         case SND_SOC_DAIFMT_IB_IF:
121                 strcr |= SSI_STCR_TFSI;
122                 strcr &= ~SSI_STCR_TSCKP;
123                 break;
124         case SND_SOC_DAIFMT_IB_NF:
125                 strcr &= ~(SSI_STCR_TSCKP | SSI_STCR_TFSI);
126                 break;
127         case SND_SOC_DAIFMT_NB_IF:
128                 strcr |= SSI_STCR_TFSI | SSI_STCR_TSCKP;
129                 break;
130         case SND_SOC_DAIFMT_NB_NF:
131                 strcr &= ~SSI_STCR_TFSI;
132                 strcr |= SSI_STCR_TSCKP;
133                 break;
134         }
135
136         /* DAI clock master masks */
137         switch (fmt & SND_SOC_DAIFMT_MASTER_MASK) {
138         case SND_SOC_DAIFMT_CBM_CFM:
139                 break;
140         default:
141                 /* Master mode not implemented, needs handling of clocks. */
142                 return -EINVAL;
143         }
144
145         strcr |= SSI_STCR_TFEN0;
146
147         if (ssi->flags & IMX_SSI_NET)
148                 scr |= SSI_SCR_NET;
149         if (ssi->flags & IMX_SSI_SYN)
150                 scr |= SSI_SCR_SYN;
151
152         writel(strcr, ssi->base + SSI_STCR);
153         writel(strcr, ssi->base + SSI_SRCR);
154         writel(scr, ssi->base + SSI_SCR);
155
156         return 0;
157 }
158
159 /*
160  * SSI system clock configuration.
161  * Should only be called when port is inactive (i.e. SSIEN = 0).
162  */
163 static int imx_ssi_set_dai_sysclk(struct snd_soc_dai *cpu_dai,
164                                   int clk_id, unsigned int freq, int dir)
165 {
166         struct imx_ssi *ssi = snd_soc_dai_get_drvdata(cpu_dai);
167         u32 scr;
168
169         scr = readl(ssi->base + SSI_SCR);
170
171         switch (clk_id) {
172         case IMX_SSP_SYS_CLK:
173                 if (dir == SND_SOC_CLOCK_OUT)
174                         scr |= SSI_SCR_SYS_CLK_EN;
175                 else
176                         scr &= ~SSI_SCR_SYS_CLK_EN;
177                 break;
178         default:
179                 return -EINVAL;
180         }
181
182         writel(scr, ssi->base + SSI_SCR);
183
184         return 0;
185 }
186
187 /*
188  * SSI Clock dividers
189  * Should only be called when port is inactive (i.e. SSIEN = 0).
190  */
191 static int imx_ssi_set_dai_clkdiv(struct snd_soc_dai *cpu_dai,
192                                   int div_id, int div)
193 {
194         struct imx_ssi *ssi = snd_soc_dai_get_drvdata(cpu_dai);
195         u32 stccr, srccr;
196
197         stccr = readl(ssi->base + SSI_STCCR);
198         srccr = readl(ssi->base + SSI_SRCCR);
199
200         switch (div_id) {
201         case IMX_SSI_TX_DIV_2:
202                 stccr &= ~SSI_STCCR_DIV2;
203                 stccr |= div;
204                 break;
205         case IMX_SSI_TX_DIV_PSR:
206                 stccr &= ~SSI_STCCR_PSR;
207                 stccr |= div;
208                 break;
209         case IMX_SSI_TX_DIV_PM:
210                 stccr &= ~0xff;
211                 stccr |= SSI_STCCR_PM(div);
212                 break;
213         case IMX_SSI_RX_DIV_2:
214                 stccr &= ~SSI_STCCR_DIV2;
215                 stccr |= div;
216                 break;
217         case IMX_SSI_RX_DIV_PSR:
218                 stccr &= ~SSI_STCCR_PSR;
219                 stccr |= div;
220                 break;
221         case IMX_SSI_RX_DIV_PM:
222                 stccr &= ~0xff;
223                 stccr |= SSI_STCCR_PM(div);
224                 break;
225         default:
226                 return -EINVAL;
227         }
228
229         writel(stccr, ssi->base + SSI_STCCR);
230         writel(srccr, ssi->base + SSI_SRCCR);
231
232         return 0;
233 }
234
235 static int imx_ssi_startup(struct snd_pcm_substream *substream,
236                            struct snd_soc_dai *cpu_dai)
237 {
238         struct imx_ssi *ssi = snd_soc_dai_get_drvdata(cpu_dai);
239         struct imx_pcm_dma_params *dma_data;
240
241         /* Tx/Rx config */
242         if (substream->stream == SNDRV_PCM_STREAM_PLAYBACK)
243                 dma_data = &ssi->dma_params_tx;
244         else
245                 dma_data = &ssi->dma_params_rx;
246
247         snd_soc_dai_set_dma_data(cpu_dai, substream, dma_data);
248
249         return 0;
250 }
251
252 /*
253  * Should only be called when port is inactive (i.e. SSIEN = 0),
254  * although can be called multiple times by upper layers.
255  */
256 static int imx_ssi_hw_params(struct snd_pcm_substream *substream,
257                              struct snd_pcm_hw_params *params,
258                              struct snd_soc_dai *cpu_dai)
259 {
260         struct imx_ssi *ssi = snd_soc_dai_get_drvdata(cpu_dai);
261         u32 reg, sccr;
262
263         /* Tx/Rx config */
264         if (substream->stream == SNDRV_PCM_STREAM_PLAYBACK)
265                 reg = SSI_STCCR;
266         else
267                 reg = SSI_SRCCR;
268
269         if (ssi->flags & IMX_SSI_SYN)
270                 reg = SSI_STCCR;
271
272         sccr = readl(ssi->base + reg) & ~SSI_STCCR_WL_MASK;
273
274         /* DAI data (word) size */
275         switch (params_format(params)) {
276         case SNDRV_PCM_FORMAT_S16_LE:
277                 sccr |= SSI_SRCCR_WL(16);
278                 break;
279         case SNDRV_PCM_FORMAT_S20_3LE:
280                 sccr |= SSI_SRCCR_WL(20);
281                 break;
282         case SNDRV_PCM_FORMAT_S24_LE:
283                 sccr |= SSI_SRCCR_WL(24);
284                 break;
285         }
286
287         writel(sccr, ssi->base + reg);
288
289         return 0;
290 }
291
292 static int imx_ssi_trigger(struct snd_pcm_substream *substream, int cmd,
293                 struct snd_soc_dai *dai)
294 {
295         struct imx_ssi *ssi = snd_soc_dai_get_drvdata(dai);
296         unsigned int sier_bits, sier;
297         unsigned int scr;
298
299         scr = readl(ssi->base + SSI_SCR);
300         sier = readl(ssi->base + SSI_SIER);
301
302         if (substream->stream == SNDRV_PCM_STREAM_PLAYBACK) {
303                 if (ssi->flags & IMX_SSI_DMA)
304                         sier_bits = SSI_SIER_TDMAE;
305                 else
306                         sier_bits = SSI_SIER_TIE | SSI_SIER_TFE0_EN;
307         } else {
308                 if (ssi->flags & IMX_SSI_DMA)
309                         sier_bits = SSI_SIER_RDMAE;
310                 else
311                         sier_bits = SSI_SIER_RIE | SSI_SIER_RFF0_EN;
312         }
313
314         switch (cmd) {
315         case SNDRV_PCM_TRIGGER_START:
316         case SNDRV_PCM_TRIGGER_RESUME:
317         case SNDRV_PCM_TRIGGER_PAUSE_RELEASE:
318                 if (substream->stream == SNDRV_PCM_STREAM_PLAYBACK)
319                         scr |= SSI_SCR_TE;
320                 else
321                         scr |= SSI_SCR_RE;
322                 sier |= sier_bits;
323
324                 if (++ssi->enabled == 1)
325                         scr |= SSI_SCR_SSIEN;
326
327                 break;
328
329         case SNDRV_PCM_TRIGGER_STOP:
330         case SNDRV_PCM_TRIGGER_SUSPEND:
331         case SNDRV_PCM_TRIGGER_PAUSE_PUSH:
332                 if (substream->stream == SNDRV_PCM_STREAM_PLAYBACK)
333                         scr &= ~SSI_SCR_TE;
334                 else
335                         scr &= ~SSI_SCR_RE;
336                 sier &= ~sier_bits;
337
338                 if (--ssi->enabled == 0)
339                         scr &= ~SSI_SCR_SSIEN;
340
341                 break;
342         default:
343                 return -EINVAL;
344         }
345
346         if (!(ssi->flags & IMX_SSI_USE_AC97))
347                 /* rx/tx are always enabled to access ac97 registers */
348                 writel(scr, ssi->base + SSI_SCR);
349
350         writel(sier, ssi->base + SSI_SIER);
351
352         return 0;
353 }
354
355 static const struct snd_soc_dai_ops imx_ssi_pcm_dai_ops = {
356         .startup        = imx_ssi_startup,
357         .hw_params      = imx_ssi_hw_params,
358         .set_fmt        = imx_ssi_set_dai_fmt,
359         .set_clkdiv     = imx_ssi_set_dai_clkdiv,
360         .set_sysclk     = imx_ssi_set_dai_sysclk,
361         .set_tdm_slot   = imx_ssi_set_dai_tdm_slot,
362         .trigger        = imx_ssi_trigger,
363 };
364
365 static int imx_ssi_dai_probe(struct snd_soc_dai *dai)
366 {
367         struct imx_ssi *ssi = dev_get_drvdata(dai->dev);
368         uint32_t val;
369
370         snd_soc_dai_set_drvdata(dai, ssi);
371
372         val = SSI_SFCSR_TFWM0(ssi->dma_params_tx.burstsize) |
373                 SSI_SFCSR_RFWM0(ssi->dma_params_rx.burstsize);
374         writel(val, ssi->base + SSI_SFCSR);
375
376         return 0;
377 }
378
379 static struct snd_soc_dai_driver imx_ssi_dai = {
380         .probe = imx_ssi_dai_probe,
381         .playback = {
382                 .channels_min = 1,
383                 .channels_max = 2,
384                 .rates = SNDRV_PCM_RATE_8000_96000,
385                 .formats = SNDRV_PCM_FMTBIT_S16_LE,
386         },
387         .capture = {
388                 .channels_min = 1,
389                 .channels_max = 2,
390                 .rates = SNDRV_PCM_RATE_8000_96000,
391                 .formats = SNDRV_PCM_FMTBIT_S16_LE,
392         },
393         .ops = &imx_ssi_pcm_dai_ops,
394 };
395
396 static struct snd_soc_dai_driver imx_ac97_dai = {
397         .probe = imx_ssi_dai_probe,
398         .ac97_control = 1,
399         .playback = {
400                 .stream_name = "AC97 Playback",
401                 .channels_min = 2,
402                 .channels_max = 2,
403                 .rates = SNDRV_PCM_RATE_48000,
404                 .formats = SNDRV_PCM_FMTBIT_S16_LE,
405         },
406         .capture = {
407                 .stream_name = "AC97 Capture",
408                 .channels_min = 2,
409                 .channels_max = 2,
410                 .rates = SNDRV_PCM_RATE_48000,
411                 .formats = SNDRV_PCM_FMTBIT_S16_LE,
412         },
413         .ops = &imx_ssi_pcm_dai_ops,
414 };
415
416 static const struct snd_soc_component_driver imx_component = {
417         .name           = DRV_NAME,
418 };
419
420 static void setup_channel_to_ac97(struct imx_ssi *imx_ssi)
421 {
422         void __iomem *base = imx_ssi->base;
423
424         writel(0x0, base + SSI_SCR);
425         writel(0x0, base + SSI_STCR);
426         writel(0x0, base + SSI_SRCR);
427
428         writel(SSI_SCR_SYN | SSI_SCR_NET, base + SSI_SCR);
429
430         writel(SSI_SFCSR_RFWM0(8) |
431                 SSI_SFCSR_TFWM0(8) |
432                 SSI_SFCSR_RFWM1(8) |
433                 SSI_SFCSR_TFWM1(8), base + SSI_SFCSR);
434
435         writel(SSI_STCCR_WL(16) | SSI_STCCR_DC(12), base + SSI_STCCR);
436         writel(SSI_STCCR_WL(16) | SSI_STCCR_DC(12), base + SSI_SRCCR);
437
438         writel(SSI_SCR_SYN | SSI_SCR_NET | SSI_SCR_SSIEN, base + SSI_SCR);
439         writel(SSI_SOR_WAIT(3), base + SSI_SOR);
440
441         writel(SSI_SCR_SYN | SSI_SCR_NET | SSI_SCR_SSIEN |
442                         SSI_SCR_TE | SSI_SCR_RE,
443                         base + SSI_SCR);
444
445         writel(SSI_SACNT_DEFAULT, base + SSI_SACNT);
446         writel(0xff, base + SSI_SACCDIS);
447         writel(0x300, base + SSI_SACCEN);
448 }
449
450 static struct imx_ssi *ac97_ssi;
451
452 static void imx_ssi_ac97_write(struct snd_ac97 *ac97, unsigned short reg,
453                 unsigned short val)
454 {
455         struct imx_ssi *imx_ssi = ac97_ssi;
456         void __iomem *base = imx_ssi->base;
457         unsigned int lreg;
458         unsigned int lval;
459
460         if (reg > 0x7f)
461                 return;
462
463         pr_debug("%s: 0x%02x 0x%04x\n", __func__, reg, val);
464
465         lreg = reg <<  12;
466         writel(lreg, base + SSI_SACADD);
467
468         lval = val << 4;
469         writel(lval , base + SSI_SACDAT);
470
471         writel(SSI_SACNT_DEFAULT | SSI_SACNT_WR, base + SSI_SACNT);
472         udelay(100);
473 }
474
475 static unsigned short imx_ssi_ac97_read(struct snd_ac97 *ac97,
476                 unsigned short reg)
477 {
478         struct imx_ssi *imx_ssi = ac97_ssi;
479         void __iomem *base = imx_ssi->base;
480
481         unsigned short val = -1;
482         unsigned int lreg;
483
484         lreg = (reg & 0x7f) <<  12 ;
485         writel(lreg, base + SSI_SACADD);
486         writel(SSI_SACNT_DEFAULT | SSI_SACNT_RD, base + SSI_SACNT);
487
488         udelay(100);
489
490         val = (readl(base + SSI_SACDAT) >> 4) & 0xffff;
491
492         pr_debug("%s: 0x%02x 0x%04x\n", __func__, reg, val);
493
494         return val;
495 }
496
497 static void imx_ssi_ac97_reset(struct snd_ac97 *ac97)
498 {
499         struct imx_ssi *imx_ssi = ac97_ssi;
500
501         if (imx_ssi->ac97_reset)
502                 imx_ssi->ac97_reset(ac97);
503         /* First read sometimes fails, do a dummy read */
504         imx_ssi_ac97_read(ac97, 0);
505 }
506
507 static void imx_ssi_ac97_warm_reset(struct snd_ac97 *ac97)
508 {
509         struct imx_ssi *imx_ssi = ac97_ssi;
510
511         if (imx_ssi->ac97_warm_reset)
512                 imx_ssi->ac97_warm_reset(ac97);
513
514         /* First read sometimes fails, do a dummy read */
515         imx_ssi_ac97_read(ac97, 0);
516 }
517
518 struct snd_ac97_bus_ops soc_ac97_ops = {
519         .read           = imx_ssi_ac97_read,
520         .write          = imx_ssi_ac97_write,
521         .reset          = imx_ssi_ac97_reset,
522         .warm_reset     = imx_ssi_ac97_warm_reset
523 };
524 EXPORT_SYMBOL_GPL(soc_ac97_ops);
525
526 static int imx_ssi_probe(struct platform_device *pdev)
527 {
528         struct resource *res;
529         struct imx_ssi *ssi;
530         struct imx_ssi_platform_data *pdata = pdev->dev.platform_data;
531         int ret = 0;
532         struct snd_soc_dai_driver *dai;
533
534         ssi = devm_kzalloc(&pdev->dev, sizeof(*ssi), GFP_KERNEL);
535         if (!ssi)
536                 return -ENOMEM;
537         dev_set_drvdata(&pdev->dev, ssi);
538
539         if (pdata) {
540                 ssi->ac97_reset = pdata->ac97_reset;
541                 ssi->ac97_warm_reset = pdata->ac97_warm_reset;
542                 ssi->flags = pdata->flags;
543         }
544
545         ssi->irq = platform_get_irq(pdev, 0);
546
547         ssi->clk = devm_clk_get(&pdev->dev, NULL);
548         if (IS_ERR(ssi->clk)) {
549                 ret = PTR_ERR(ssi->clk);
550                 dev_err(&pdev->dev, "Cannot get the clock: %d\n",
551                         ret);
552                 goto failed_clk;
553         }
554         clk_prepare_enable(ssi->clk);
555
556         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
557         if (!res) {
558                 ret = -ENODEV;
559                 goto failed_get_resource;
560         }
561
562         ssi->base = devm_ioremap_resource(&pdev->dev, res);
563         if (IS_ERR(ssi->base)) {
564                 ret = PTR_ERR(ssi->base);
565                 goto failed_register;
566         }
567
568         if (ssi->flags & IMX_SSI_USE_AC97) {
569                 if (ac97_ssi) {
570                         dev_err(&pdev->dev, "AC'97 SSI already registered\n");
571                         ret = -EBUSY;
572                         goto failed_register;
573                 }
574                 ac97_ssi = ssi;
575                 setup_channel_to_ac97(ssi);
576                 dai = &imx_ac97_dai;
577         } else
578                 dai = &imx_ssi_dai;
579
580         writel(0x0, ssi->base + SSI_SIER);
581
582         ssi->dma_params_rx.dma_addr = res->start + SSI_SRX0;
583         ssi->dma_params_tx.dma_addr = res->start + SSI_STX0;
584
585         ssi->dma_params_tx.burstsize = 6;
586         ssi->dma_params_rx.burstsize = 4;
587
588         res = platform_get_resource_byname(pdev, IORESOURCE_DMA, "tx0");
589         if (res)
590                 ssi->dma_params_tx.dma = res->start;
591
592         res = platform_get_resource_byname(pdev, IORESOURCE_DMA, "rx0");
593         if (res)
594                 ssi->dma_params_rx.dma = res->start;
595
596         platform_set_drvdata(pdev, ssi);
597
598         ret = snd_soc_register_component(&pdev->dev, &imx_component,
599                                          dai, 1);
600         if (ret) {
601                 dev_err(&pdev->dev, "register DAI failed\n");
602                 goto failed_register;
603         }
604
605         ssi->soc_platform_pdev_fiq = platform_device_alloc("imx-fiq-pcm-audio", pdev->id);
606         if (!ssi->soc_platform_pdev_fiq) {
607                 ret = -ENOMEM;
608                 goto failed_pdev_fiq_alloc;
609         }
610
611         platform_set_drvdata(ssi->soc_platform_pdev_fiq, ssi);
612         ret = platform_device_add(ssi->soc_platform_pdev_fiq);
613         if (ret) {
614                 dev_err(&pdev->dev, "failed to add platform device\n");
615                 goto failed_pdev_fiq_add;
616         }
617
618         ssi->soc_platform_pdev = platform_device_alloc("imx-pcm-audio", pdev->id);
619         if (!ssi->soc_platform_pdev) {
620                 ret = -ENOMEM;
621                 goto failed_pdev_alloc;
622         }
623
624         platform_set_drvdata(ssi->soc_platform_pdev, ssi);
625         ret = platform_device_add(ssi->soc_platform_pdev);
626         if (ret) {
627                 dev_err(&pdev->dev, "failed to add platform device\n");
628                 goto failed_pdev_add;
629         }
630
631         return 0;
632
633 failed_pdev_add:
634         platform_device_put(ssi->soc_platform_pdev);
635 failed_pdev_alloc:
636         platform_device_del(ssi->soc_platform_pdev_fiq);
637 failed_pdev_fiq_add:
638         platform_device_put(ssi->soc_platform_pdev_fiq);
639 failed_pdev_fiq_alloc:
640         snd_soc_unregister_component(&pdev->dev);
641 failed_register:
642         release_mem_region(res->start, resource_size(res));
643 failed_get_resource:
644         clk_disable_unprepare(ssi->clk);
645 failed_clk:
646
647         return ret;
648 }
649
650 static int imx_ssi_remove(struct platform_device *pdev)
651 {
652         struct resource *res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
653         struct imx_ssi *ssi = platform_get_drvdata(pdev);
654
655         platform_device_unregister(ssi->soc_platform_pdev);
656         platform_device_unregister(ssi->soc_platform_pdev_fiq);
657
658         snd_soc_unregister_component(&pdev->dev);
659
660         if (ssi->flags & IMX_SSI_USE_AC97)
661                 ac97_ssi = NULL;
662
663         release_mem_region(res->start, resource_size(res));
664         clk_disable_unprepare(ssi->clk);
665
666         return 0;
667 }
668
669 static struct platform_driver imx_ssi_driver = {
670         .probe = imx_ssi_probe,
671         .remove = imx_ssi_remove,
672
673         .driver = {
674                 .name = "imx-ssi",
675                 .owner = THIS_MODULE,
676         },
677 };
678
679 module_platform_driver(imx_ssi_driver);
680
681 /* Module information */
682 MODULE_AUTHOR("Sascha Hauer, <s.hauer@pengutronix.de>");
683 MODULE_DESCRIPTION("i.MX I2S/ac97 SoC Interface");
684 MODULE_LICENSE("GPL");
685 MODULE_ALIAS("platform:imx-ssi");