Merge branch 'linux-linaro-lsk-v4.4-android' of git://git.linaro.org/kernel/linux...
[firefly-linux-kernel-4.4.55.git] / include / linux / rk_fb.h
1 /* drivers/video/rk_fb.h
2  *
3  * Copyright (C) 2010 ROCKCHIP, Inc.
4  *
5  * This software is licensed under the terms of the GNU General Public
6  * License version 2, as published by the Free Software Foundation, and
7  * may be copied, distributed, and modified under those terms.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  */
15
16 #ifndef __ARCH_ARM_MACH_RK30_FB_H
17 #define __ARCH_ARM_MACH_RK30_FB_H
18
19 #include <linux/fb.h>
20 #include <linux/platform_device.h>
21 #include <linux/completion.h>
22 #include <linux/spinlock.h>
23 #include <asm/atomic.h>
24 #include <linux/rk_screen.h>
25 #if defined(CONFIG_OF)
26 #include <dt-bindings/display/rk_fb.h>
27 #endif
28 #include "../../drivers/staging/android/sw_sync.h"
29 #include <linux/file.h>
30 #include <linux/kthread.h>
31 #include <linux/pm_runtime.h>
32 #include <linux/version.h>
33
34
35 #define RK30_MAX_LCDC_SUPPORT   2
36 #define RK30_MAX_LAYER_SUPPORT  5
37 #define RK_MAX_FB_SUPPORT       5
38 #define RK_WIN_MAX_AREA         4
39 #define RK_MAX_BUF_NUM          11
40
41 #define FB0_IOCTL_STOP_TIMER_FLUSH              0x6001
42 #define FB0_IOCTL_SET_PANEL                             0x6002
43
44 #ifdef CONFIG_FB_WIMO
45 #define FB_WIMO_FLAG
46 #endif
47 #ifdef FB_WIMO_FLAG
48 #define FB0_IOCTL_SET_BUF                               0x6017
49 #define FB0_IOCTL_COPY_CURBUF                           0x6018
50 #define FB0_IOCTL_CLOSE_BUF                             0x6019
51 #endif
52
53 #define RK_FBIOGET_PANEL_SIZE                           0x5001
54 #define RK_FBIOSET_YUV_ADDR                             0x5002
55 #define RK_FBIOGET_SCREEN_STATE                         0X4620
56 #define RK_FBIOGET_16OR32                               0X4621
57 #define RK_FBIOGET_IDLEFBUff_16OR32                     0X4622
58 #define RK_FBIOSET_COMPOSE_LAYER_COUNTS                 0X4623
59 #define RK_FBIOSET_HWC_ADDR                             0x4624
60
61 #define RK_FBIOGET_DMABUF_FD                            0x5003
62 #define RK_FBIOSET_DMABUF_FD                            0x5004
63 #define RK_FB_IOCTL_SET_I2P_ODD_ADDR                    0x5005
64 #define RK_FB_IOCTL_SET_I2P_EVEN_ADDR                   0x5006
65 #define RK_FBIOSET_OVERLAY_STA                          0x5018
66 #define RK_FBIOGET_OVERLAY_STA                          0X4619
67 #define RK_FBIOSET_ENABLE                               0x5019
68 #define RK_FBIOGET_ENABLE                               0x5020
69 #define RK_FBIOSET_CONFIG_DONE                          0x4628
70 #define RK_FBIOSET_VSYNC_ENABLE                         0x4629
71 #define RK_FBIOPUT_NUM_BUFFERS                          0x4625
72 #define RK_FBIOPUT_COLOR_KEY_CFG                        0x4626
73 #define RK_FBIOGET_DSP_ADDR                             0x4630
74 #define RK_FBIOGET_LIST_STA                             0X4631
75 #define RK_FBIOGET_IOMMU_STA                            0x4632
76 #define RK_FBIOSET_CLEAR_FB                             0x4633
77
78
79 /**rk fb events**/
80 #define RK_LF_STATUS_FC                  0xef
81 #define RK_LF_STATUS_FR                  0xee
82 #define RK_LF_STATUS_NC                  0xfe
83 #define RK_LF_MAX_TIMEOUT                        (1600000UL << 6)       //>0.64s
84
85 /**
86 * pixel align value for gpu,align as 64 bytes in an odd number of times
87 */
88 #define ALIGN_PIXEL_64BYTE_RGB565               32      /* 64/2*/
89 #define ALIGN_PIXEL_64BYTE_RGB8888              16      /* 64/4*/
90 #define ALIGN_N_TIMES(x, align)                 (((x) % (align) == 0) ? (x) : (((x) + ((align) - 1)) & (~((align) - 1))))
91 #define ALIGN_ODD_TIMES(x, align)               (((x) % ((align) * 2) == 0) ? ((x) + (align)) : (x))
92 #define ALIGN_64BYTE_ODD_TIMES(x, align)        ALIGN_ODD_TIMES(ALIGN_N_TIMES(x, align), align)
93
94 #define DUMP_FRAME_NUM 3
95
96 //#define USE_ION_MMU 1
97 #if defined(CONFIG_ION_ROCKCHIP)
98 extern struct ion_client *rockchip_ion_client_create(const char *name);
99 #endif
100
101 extern int rk_fb_poll_prmry_screen_vblank(void);
102 extern u32 rk_fb_get_prmry_screen_ft(void);
103 extern u32 rk_fb_get_prmry_screen_vbt(void);
104 extern u64 rk_fb_get_prmry_screen_framedone_t(void);
105 extern int rk_fb_set_prmry_screen_status(int status);
106 extern bool rk_fb_poll_wait_frame_complete(void);
107
108 enum {
109         CSC_BT601,
110         CSC_BT709,
111         CSC_BT2020,
112 };
113 #define CSC_SHIFT       6
114 #define CSC_MASK        (0x3 << CSC_SHIFT)
115 #define CSC_FORMAT(x)   (((x) & CSC_MASK) >> CSC_SHIFT)
116
117 #define BT601(x)        ((CSC_BT601 << CSC_SHIFT) | ((x) & ~CSC_MASK))
118 #define BT709(x)        ((CSC_BT709 << CSC_SHIFT) | ((x) & ~CSC_MASK))
119 #define BT2020(x)       ((CSC_BT2020 << CSC_SHIFT) | ((x) & ~CSC_MASK))
120
121 /**
122  * pixel format definitions,this is copy from android/system/core/include/system/graphics.h
123  */
124 enum {
125         HAL_PIXEL_FORMAT_RGBA_8888 = 1,
126         HAL_PIXEL_FORMAT_RGBX_8888 = 2,
127         HAL_PIXEL_FORMAT_RGB_888 = 3,
128         HAL_PIXEL_FORMAT_RGB_565 = 4,
129         HAL_PIXEL_FORMAT_BGRA_8888 = 5,
130         HAL_PIXEL_FORMAT_RGBA_5551 = 6,
131         HAL_PIXEL_FORMAT_RGBA_4444 = 7,
132
133         /* 0x8 - 0xFF range unavailable */
134
135         /*
136          * 0x100 - 0x1FF
137          *
138          * This range is reserved for pixel formats that are specific to the HAL
139          * implementation.  Implementations can use any value in this range to
140          * communicate video pixel formats between their HAL modules.  These formats
141          * must not have an alpha channel.  Additionally, an EGLimage created from a
142          * gralloc buffer of one of these formats must be supported for use with the
143          * GL_OES_EGL_image_external OpenGL ES extension.
144          */
145
146         /*
147          * Android YUV format:
148          *
149          * This format is exposed outside of the HAL to software decoders and
150          * applications.  EGLImageKHR must support it in conjunction with the
151          * OES_EGL_image_external extension.
152          *
153          * YV12 is a 4:2:0 YCrCb planar format comprised of a WxH Y plane followed
154          * by (W/2) x (H/2) Cr and Cb planes.
155          *
156          * This format assumes
157          * - an even width
158          * - an even height
159          * - a horizontal stride multiple of 16 pixels
160          * - a vertical stride equal to the height
161          *
162          *   y_size = stride * height
163          *   c_size = ALIGN(stride/2, 16) * height/2
164          *   size = y_size + c_size * 2
165          *   cr_offset = y_size
166          *   cb_offset = y_size + c_size
167          *
168          */
169         HAL_PIXEL_FORMAT_YV12 = 0x32315659,     // YCrCb 4:2:0 Planar
170
171         /* Legacy formats (deprecated), used by ImageFormat.java */
172
173         /*
174          * YCbCr format default is BT601.
175          */
176         HAL_PIXEL_FORMAT_YCbCr_422_SP = 0x10,   // NV16
177         HAL_PIXEL_FORMAT_YCrCb_420_SP = 0x11,   // NV21
178         HAL_PIXEL_FORMAT_YCbCr_422_I = 0x14,    // YUY2
179         HAL_PIXEL_FORMAT_YCrCb_NV12 = 0x20,     // YUY2
180         HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO = 0x21,       // YUY2
181         
182         HAL_PIXEL_FORMAT_YCrCb_NV12_10      = 0x22, // YUV420_1obit
183         HAL_PIXEL_FORMAT_YCbCr_422_SP_10        = 0x23, // YUV422_1obit
184         HAL_PIXEL_FORMAT_YCrCb_444_SP_10        = 0x24, //YUV444_1obit
185
186         HAL_PIXEL_FORMAT_YCrCb_444 = 0x25,      //yuv444
187         HAL_PIXEL_FORMAT_FBDC_RGB565    = 0x26,
188         HAL_PIXEL_FORMAT_FBDC_U8U8U8U8  = 0x27, /*ARGB888*/
189         HAL_PIXEL_FORMAT_FBDC_U8U8U8    = 0x28, /*RGBP888*/
190         HAL_PIXEL_FORMAT_FBDC_RGBA888   = 0x29, /*ABGR888*/
191         HAL_PIXEL_FORMAT_BGRX_8888 = 0x30,
192         HAL_PIXEL_FORMAT_BGR_888 = 0x31,
193         HAL_PIXEL_FORMAT_BGR_565 = 0x32,
194
195         HAL_PIXEL_FORMAT_YCrCb_NV12_BT709 =
196                         BT709(HAL_PIXEL_FORMAT_YCrCb_NV12),
197         HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO_BT709 =
198                         BT709(HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO),
199         HAL_PIXEL_FORMAT_YCbCr_422_SP_BT709 =
200                         BT709(HAL_PIXEL_FORMAT_YCbCr_422_SP),
201         HAL_PIXEL_FORMAT_YCrCb_444_BT709 =
202                         BT709(HAL_PIXEL_FORMAT_YCrCb_444),
203
204         HAL_PIXEL_FORMAT_YCrCb_NV12_10_BT709 =
205                         BT709(HAL_PIXEL_FORMAT_YCrCb_NV12_10),
206         HAL_PIXEL_FORMAT_YCbCr_422_SP_10_BT709  =
207                         BT709(HAL_PIXEL_FORMAT_YCbCr_422_SP_10),
208         HAL_PIXEL_FORMAT_YCrCb_420_SP_10_BT709  =
209                         BT709(HAL_PIXEL_FORMAT_YCrCb_444_SP_10),
210
211         HAL_PIXEL_FORMAT_YCrCb_NV12_10_BT2020 =
212                         BT2020(HAL_PIXEL_FORMAT_YCrCb_NV12_10),
213         HAL_PIXEL_FORMAT_YCbCr_422_SP_10_BT2020 =
214                         BT2020(HAL_PIXEL_FORMAT_YCbCr_422_SP_10),
215         HAL_PIXEL_FORMAT_YCrCb_420_SP_10_BT2020 =
216                         BT2020(HAL_PIXEL_FORMAT_YCrCb_444_SP_10),
217 };
218
219 //display data format
220 enum data_format {
221         ARGB888,
222         RGB888,
223         BGR888,
224         RGB565,
225         XRGB888,
226         XBGR888,
227         ABGR888,
228         BGR565,
229         FBDC_RGB_565,
230         FBDC_ARGB_888,
231         FBDC_RGBX_888,
232         FBDC_ABGR_888,
233         YUV420,
234         YUV422,
235         YUV444,
236         YUV420_A,
237         YUV422_A,
238         YUV444_A,
239         YUV420_NV21,
240 };
241 #define IS_YUV_FMT(fmt) ((fmt >= YUV420) ? 1 : 0)
242 #define IS_RGB_FMT(fmt) ((fmt < YUV420) ? 1 : 0)
243 #define IS_FBDC_FMT(fmt) \
244         (((fmt >= FBDC_RGB_565) && (fmt <= FBDC_ABGR_888)) ? 1 : 0)
245
246 enum
247 {
248         SCALE_NONE = 0x0,
249         SCALE_UP   = 0x1,
250         SCALE_DOWN = 0x2
251 };
252
253 typedef enum {
254         BRIGHTNESS      = 0x0,
255         CONTRAST        = 0x1,
256         SAT_CON         = 0x2
257 } bcsh_bcs_mode;
258
259 typedef enum {
260         H_SIN           = 0x0,
261         H_COS           = 0x1
262 } bcsh_hue_mode;
263
264 typedef enum {
265         SCREEN_PREPARE_DDR_CHANGE = 0x0,
266         SCREEN_UNPREPARE_DDR_CHANGE,
267 } screen_status;
268
269 typedef enum {
270         GET_PAGE_FAULT  = 0x0,
271         CLR_PAGE_FAULT  = 0x1,
272         UNMASK_PAGE_FAULT = 0x2
273 } extern_func;
274
275 enum rk_vop_feature {
276         SUPPORT_VOP_IDENTIFY    = BIT(0),
277         SUPPORT_IFBDC           = BIT(1),
278         SUPPORT_AFBDC           = BIT(2),
279         SUPPORT_WRITE_BACK      = BIT(3),
280         SUPPORT_YUV420_OUTPUT   = BIT(4)
281 };
282
283 struct rk_vop_property {
284         u32 feature;
285         u32 max_output_x;
286         u32 max_output_y;
287 };
288
289 enum rk_win_feature {
290         SUPPORT_WIN_IDENTIFY    = BIT(0),
291         SUPPORT_SCALE           = BIT(1),
292         SUPPORT_YUV             = BIT(2),
293         SUPPORT_YUV10BIT        = BIT(3),
294         SUPPORT_MULTI_AREA      = BIT(4),
295         SUPPORT_HWC_LAYER       = BIT(5)
296 };
297
298 struct rk_win_property {
299         u32 feature;
300         u32 max_input_x;
301         u32 max_input_y;
302 };
303
304 struct rk_fb_rgb {
305         struct fb_bitfield red;
306         struct fb_bitfield green;
307         struct fb_bitfield blue;
308         struct fb_bitfield transp;
309 };
310
311 struct rk_fb_frame_time {
312         u64 last_framedone_t;
313         u64 framedone_t;
314         u32 ft;
315 };
316
317 struct rk_fb_vsync {
318         wait_queue_head_t wait;
319         ktime_t timestamp;
320         bool active;
321         bool irq_stop;
322         int irq_refcount;
323         struct mutex irq_lock;
324         struct task_struct *thread;
325 };
326
327 struct color_key_cfg {
328         u32 win0_color_key_cfg;
329         u32 win1_color_key_cfg;
330         u32 win2_color_key_cfg;
331 };
332
333 struct pwr_ctr {
334         char name[32];
335         int type;
336         int is_rst;
337         int gpio;
338         int atv_val;
339         const char *rgl_name;
340         int volt;
341         int delay;
342 };
343
344 struct rk_disp_pwr_ctr_list {
345         struct list_head list;
346         struct pwr_ctr pwr_ctr;
347 };
348
349 typedef enum _TRSP_MODE {
350         TRSP_CLOSE = 0,
351         TRSP_FMREG,
352         TRSP_FMREGEX,
353         TRSP_FMRAM,
354         TRSP_FMRAMEX,
355         TRSP_MASK,
356         TRSP_INVAL
357 } TRSP_MODE;
358
359 struct rk_lcdc_post_cfg {
360         u32 xpos;
361         u32 ypos;
362         u32 xsize;
363         u32 ysize;
364 };
365
366 struct rk_fb_wb_cfg {
367         u8  data_format;
368         short ion_fd;
369         u32 phy_addr;
370         u16 xsize;
371         u16 ysize;
372         u8 reserved0;
373         u32 reversed1;
374 };
375
376 struct rk_lcdc_bcsh {
377         bool enable;
378         u16 brightness;
379         u16 contrast;
380         u16 sat_con;
381         u16 sin_hue;
382         u16 cos_hue;
383 };
384
385 struct rk_lcdc_win_area {
386         bool state;
387         enum data_format format;
388         u8 fmt_cfg;
389         u8 swap_rb;
390         u8 swap_uv;
391         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
392         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
393         u16 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
394         u16 ypos;
395         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
396         u16 ysize;
397         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
398         u16 yact;
399         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
400         u16 yvir;
401         u16 xoff;               /*mem offset*/
402         u16 yoff;
403         unsigned long smem_start;
404         unsigned long cbr_start;        /*Cbr memory start address*/
405 #if defined(CONFIG_ION_ROCKCHIP)
406                 struct ion_handle *ion_hdl;
407                 int dma_buf_fd;
408                 struct dma_buf *dma_buf;
409 #endif
410         u16 dsp_stx;
411         u16 dsp_sty;
412         u16 y_vir_stride;
413         u16 uv_vir_stride;
414         u32 y_addr;
415         u32 uv_addr;
416
417         u8  fbdc_en;
418         u8  fbdc_cor_en;
419         u8  fbdc_data_format;
420         u8  fbdc_dsp_width_ratio;
421         u8  fbdc_fmt_cfg;
422         u16 fbdc_mb_vir_width;
423         u16 fbdc_mb_vir_height;
424         u16 fbdc_mb_width;
425         u16 fbdc_mb_height;
426         u16 fbdc_mb_xst;
427         u16 fbdc_mb_yst;
428         u16 fbdc_num_tiles;
429         u16 fbdc_cmp_index_init;
430 };
431
432
433 struct rk_lcdc_win {
434         char name[5];
435         int id;
436         struct rk_win_property property;
437         bool state;             /*on or off*/
438         bool last_state;                /*on or off*/
439         u32 pseudo_pal[16];
440         int z_order;            /*win sel layer*/
441         u8 fmt_10;
442         u8 colorspace;
443         u32 reserved;
444         u32 area_num;
445         u32 scale_yrgb_x;
446         u32 scale_yrgb_y;
447         u32 scale_cbcr_x;
448         u32 scale_cbcr_y;
449         bool support_3d;
450
451         u8 win_lb_mode;
452
453         u8 bic_coe_el;
454         u8 yrgb_hor_scl_mode;//h 01:scale up ;10:down
455         u8 yrgb_ver_scl_mode;//v 01:scale up ;10:down
456         u8 yrgb_hsd_mode;//h scale down mode
457         u8 yrgb_vsu_mode;//v scale up mode
458         u8 yrgb_vsd_mode;//v scale down mode
459         u8 cbr_hor_scl_mode;
460         u8 cbr_ver_scl_mode;
461         u8 cbr_hsd_mode;
462         u8 cbr_vsu_mode;
463         u8 cbr_vsd_mode;
464         u8 vsd_yrgb_gt4;
465         u8 vsd_yrgb_gt2;
466         u8 vsd_cbr_gt4;
467         u8 vsd_cbr_gt2;
468
469         u8 alpha_en;
470         u8 alpha_mode;
471         u16 g_alpha_val;
472         u32 color_key_val;
473         u8 csc_mode;
474         u8 xmirror;
475         u8 ymirror;
476
477         struct rk_lcdc_win_area area[RK_WIN_MAX_AREA];
478         struct rk_lcdc_post_cfg post_cfg;
479 };
480
481 struct rk_lcdc_driver;
482
483 struct rk_fb_trsm_ops {
484         int (*enable)(void);
485         int (*disable)(void);
486         int (*dsp_pwr_on) (void);
487         int (*dsp_pwr_off) (void);
488 };
489
490 struct rk_lcdc_drv_ops {
491         int (*open) (struct rk_lcdc_driver *dev_drv, int layer_id, bool open);
492         int (*win_direct_en)(struct rk_lcdc_driver *dev_drv, int win_id, int en);
493         int (*init_lcdc) (struct rk_lcdc_driver *dev_drv);
494         int (*ioctl) (struct rk_lcdc_driver *dev_drv, unsigned int cmd,
495                       unsigned long arg, int layer_id);
496         int (*suspend) (struct rk_lcdc_driver *dev_drv);
497         int (*resume) (struct rk_lcdc_driver *dev_drv);
498         int (*blank) (struct rk_lcdc_driver *dev_drv, int layer_id,
499                       int blank_mode);
500         int (*set_par) (struct rk_lcdc_driver *dev_drv, int layer_id);
501         int (*pan_display) (struct rk_lcdc_driver *dev_drv, int layer_id);
502         int (*direct_set_addr)(struct rk_lcdc_driver *drv, int win_id, u32 addr);
503         int (*lcdc_reg_update) (struct rk_lcdc_driver *dev_drv);
504         ssize_t(*get_disp_info) (struct rk_lcdc_driver *dev_drv, char *buf,
505                                   int layer_id);
506         int (*load_screen) (struct rk_lcdc_driver *dev_drv, bool initscreen);
507         int (*get_dspbuf_info) (struct rk_lcdc_driver *dev_drv,
508                                 u16 *xact, u16 *yact, int *format,
509                                 u32 *dsp_addr, int *ymirror);
510         int (*post_dspbuf)(struct rk_lcdc_driver *dev_drv, u32 rgb_mst,
511                            int format, u16 xact, u16 yact, u16 xvir,
512                            int ymirror);
513
514         int (*get_win_state) (struct rk_lcdc_driver *dev_drv, int layer_id, int area_id);
515         int (*ovl_mgr) (struct rk_lcdc_driver *dev_drv, int swap, bool set);    /*overlay manager*/
516         int (*fps_mgr) (struct rk_lcdc_driver *dev_drv, int fps, bool set);
517         int (*fb_get_win_id) (struct rk_lcdc_driver *dev_drv, const char *id);  /*find layer for fb*/
518         int (*fb_win_remap) (struct rk_lcdc_driver *dev_drv,
519                              u16 fb_win_map_order);
520         int (*set_dsp_lut) (struct rk_lcdc_driver *dev_drv, int *lut);
521         int (*set_cabc_lut)(struct rk_lcdc_driver *dev_drv, int *lut);
522         int (*set_hwc_lut) (struct rk_lcdc_driver *dev_drv, int *hwc_lut, int mode);
523         int (*read_dsp_lut) (struct rk_lcdc_driver *dev_drv, int *lut);
524         int (*lcdc_hdmi_process) (struct rk_lcdc_driver *dev_drv, int mode);    /*some lcdc need to some process in hdmi mode*/
525         int (*set_irq_to_cpu)(struct rk_lcdc_driver *dev_drv,int enable);
526         int (*poll_vblank) (struct rk_lcdc_driver *dev_drv);
527         int (*lcdc_rst) (struct rk_lcdc_driver *dev_drv);
528         int (*dpi_open) (struct rk_lcdc_driver *dev_drv, bool open);
529         int (*dpi_win_sel) (struct rk_lcdc_driver *dev_drv, int layer_id);
530         int (*dpi_status) (struct rk_lcdc_driver *dev_drv);
531         int (*get_dsp_addr)(struct rk_lcdc_driver *dev_drv, unsigned int dsp_addr[][4]);
532         int (*set_dsp_cabc) (struct rk_lcdc_driver *dev_drv, int mode, int calc, int up, int down, int global);
533         int (*set_dsp_bcsh_hue) (struct rk_lcdc_driver *dev_drv,int sin_hue, int cos_hue);
534         int (*set_dsp_bcsh_bcs)(struct rk_lcdc_driver *dev_drv,bcsh_bcs_mode mode,int value);
535         int (*get_dsp_bcsh_hue) (struct rk_lcdc_driver *dev_drv,bcsh_hue_mode mode);
536         int (*get_dsp_bcsh_bcs)(struct rk_lcdc_driver *dev_drv,bcsh_bcs_mode mode);
537         int (*open_bcsh)(struct rk_lcdc_driver *dev_drv, bool open);
538         int (*set_screen_scaler) (struct rk_lcdc_driver *dev_drv, struct rk_screen *screen, bool enable);
539         int (*dump_reg) (struct rk_lcdc_driver *dev_drv);
540         int (*mmu_en) (struct rk_lcdc_driver *dev_drv);
541         int (*cfg_done) (struct rk_lcdc_driver *dev_drv);
542         int (*set_overscan) (struct rk_lcdc_driver *dev_drv,
543                              struct overscan *overscan);
544         int (*dsp_black) (struct rk_lcdc_driver *dev_drv, int enable);
545         int (*backlight_close)(struct rk_lcdc_driver *dev_drv, int enable);
546         int (*area_support_num)(struct rk_lcdc_driver *dev_drv, unsigned int *area_support);
547         int (*extern_func)(struct rk_lcdc_driver *dev_drv, int cmd);
548         int (*wait_frame_start)(struct rk_lcdc_driver *dev_drv, int enable);
549         int (*set_wb)(struct rk_lcdc_driver *dev_drv);
550 };
551
552 struct rk_fb_area_par {
553         u8  data_format;        /*layer data fmt*/
554         short ion_fd;
555         u32 phy_addr;
556         short acq_fence_fd;
557         u16  x_offset;
558         u16  y_offset;
559         u16 xpos;       /*start point in panel  --->LCDC_WINx_DSP_ST*/
560         u16 ypos;
561         u16 xsize;      /* display window width/height  -->LCDC_WINx_DSP_INFO*/
562         u16 ysize;
563         u16 xact;       /*origin display window size -->LCDC_WINx_ACT_INFO*/
564         u16 yact;
565         u16 xvir;       /*virtual width/height     -->LCDC_WINx_VIR*/
566         u16 yvir;
567         u8  fbdc_en;
568         u8  fbdc_cor_en;
569         u8  fbdc_data_format;
570         u16 reserved0;
571         u32 reserved1;
572 };
573
574
575 struct rk_fb_win_par {
576         u8  win_id;
577         u8  z_order;            /*win sel layer*/
578         u8  alpha_mode;
579         u16 g_alpha_val;
580         u8  mirror_en;
581         struct rk_fb_area_par area_par[RK_WIN_MAX_AREA];
582         u32 reserved0;
583 };
584
585 struct rk_fb_win_cfg_data {
586         u8  wait_fs;
587         short ret_fence_fd;
588         short rel_fence_fd[RK_MAX_BUF_NUM];
589         struct  rk_fb_win_par win_par[RK30_MAX_LAYER_SUPPORT];
590         struct  rk_fb_wb_cfg wb_cfg;
591 };
592
593 struct rk_fb_reg_wb_data {
594         bool state;
595         u8 data_format;
596         struct ion_handle *ion_handle;
597         unsigned long smem_start;
598         unsigned long cbr_start;        /*Cbr memory start address*/
599         u16 xsize;
600         u16 ysize;
601 };
602
603 struct rk_fb_reg_area_data {
604         struct sync_fence *acq_fence;
605         u8 data_format;        /*layer data fmt*/
606         u8  index_buf;          /*judge if the buffer is index*/
607         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
608         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
609         u32 y_vir_stride;
610         u32 uv_vir_stride;
611         u32 buff_len;
612         u16 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
613         u16 ypos;
614         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
615         u16 ysize;
616         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
617         u16 yact;
618         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
619         u16 yvir;
620         u16 xoff;               /*mem offset*/
621         u16 yoff;
622         unsigned long smem_start;
623         unsigned long cbr_start;        /*Cbr memory start address*/
624         u32 line_length;        
625         struct ion_handle *ion_handle;
626 #ifdef  USE_ION_MMU
627         struct dma_buf *dma_buf;
628         struct dma_buf_attachment *attachment;
629         struct sg_table *sg_table;
630         dma_addr_t dma_addr;
631 #endif
632         u8  fbdc_en;
633         u8  fbdc_cor_en;
634         u8  fbdc_data_format;
635 };
636
637 struct rk_fb_reg_win_data {
638         int win_id;
639         int z_order;            /*win sel layer*/
640         u32 area_num;           /*maybe two region have the same dma buff,*/
641         u32 area_buf_num;     /*so area_num  maybe not equal to area_buf_num*/
642         u8 alpha_en;
643         u8 alpha_mode;
644         u16 g_alpha_val;
645         u8  mirror_en;
646         u8 colorspace;
647
648         struct rk_fb_reg_area_data reg_area_data[RK_WIN_MAX_AREA];
649 };
650
651 struct rk_fb_reg_data {
652         struct list_head list;
653         int    win_num;
654         int    buf_num;
655         int    acq_num;
656         struct rk_fb_reg_win_data reg_win_data[RK30_MAX_LAYER_SUPPORT];
657         struct rk_fb_reg_wb_data reg_wb_data;
658 };
659
660 struct rk_lcdc_driver {
661         char name[6];
662         int  id;
663         int  prop;
664         struct device *dev;
665         u32 version;
666         struct rk_vop_property property;
667
668         struct rk_lcdc_win *win[RK_MAX_FB_SUPPORT];
669         struct rk_fb_reg_wb_data wb_data;
670         int lcdc_win_num;
671         int num_buf;            //the num_of buffer
672         int atv_layer_cnt;
673         int fb_index_base;      //the first fb index of the lcdc device
674         struct rk_screen *screen0;      //some platform have only one lcdc,but extend
675         struct rk_screen *screen1;      //two display devices for dual display,such as rk2918,rk2928
676         struct rk_screen *cur_screen;   //screen0 is primary screen ,like lcd panel,screen1 is  extend screen,like hdmi
677         u32 pixclock;
678         u16 rotate_mode;
679         u16 cabc_mode;
680         u16 overlay_mode;
681         u16 output_color;
682
683         u16  fb_win_map;
684         char fb0_win_id;
685         char fb1_win_id;
686         char fb2_win_id;
687         char fb3_win_id;
688         char fb4_win_id;
689         
690         char mmu_dts_name[40];
691         struct device *mmu_dev;
692         int iommu_enabled;
693
694         struct rk_fb_reg_area_data reg_area_data;
695         /*
696          * front_regs means this config is scaning on the devices.
697          */
698         struct rk_fb_reg_data *front_regs;
699         struct mutex front_lock;
700
701         struct mutex fb_win_id_mutex;
702         struct mutex win_config;
703
704         struct mutex switch_screen; /*for switch screen*/
705         struct completion frame_done;   /*sync for pan_display,whe we set a new
706                                           frame address to lcdc register,we must
707                                           make sure the frame begain to display*/
708         spinlock_t cpl_lock;    /*lock for completion  frame done */
709         int first_frame;
710         struct rk_fb_vsync vsync_info;
711         struct rk_fb_frame_time frame_time;
712         int wait_fs;            /*wait for new frame start in kernel */
713         struct sw_sync_timeline *timeline;
714         int                     timeline_max;
715         int                     suspend_flag;
716         int standby;
717         struct list_head        update_regs_list;
718         struct list_head        saved_list;
719         struct mutex            update_regs_list_lock;
720         struct kthread_worker   update_regs_worker;
721         struct task_struct      *update_regs_thread;
722         struct kthread_work     update_regs_work;
723         wait_queue_head_t       update_regs_wait;
724
725         struct mutex            output_lock;
726         struct rk29fb_info *screen_ctr_info;
727         struct list_head pwrlist_head;
728         struct rk_lcdc_drv_ops *ops;
729         struct rk_fb_trsm_ops *trsm_ops;
730 #ifdef CONFIG_DRM_ROCKCHIP
731         void (*irq_call_back)(struct rk_lcdc_driver *driver);
732 #endif
733         struct overscan overscan;
734         struct rk_lcdc_bcsh bcsh;
735         int *hwc_lut;
736         int uboot_logo;
737         int bcsh_init_status;
738         bool cabc_pwm_pol;
739         u8  reserved_fb;
740         /*1:hdmi switch uncomplete,0:complete*/
741         bool hdmi_switch;
742         void *trace_buf;
743         struct rk_fb_win_cfg_data tmp_win_cfg[DUMP_FRAME_NUM];
744         struct rk_fb_reg_data tmp_regs[DUMP_FRAME_NUM];
745         unsigned int area_support[RK30_MAX_LAYER_SUPPORT];
746 };
747
748 struct rk_fb_par {
749         int id;
750         u32 state;
751
752         unsigned long fb_phy_base;      /* Start of fb address (physical address) */
753         char __iomem *fb_virt_base;     /* Start of fb address (virt address) */
754         u32 fb_size;
755         struct rk_lcdc_driver *lcdc_drv;
756
757 #if defined(CONFIG_ION_ROCKCHIP)
758         struct ion_handle *ion_hdl;
759 #endif
760         u32 reserved[2];
761 };
762
763 /*disp_mode: dual display mode
764 *               NO_DUAL,no dual display,
765                 ONE_DUAL,use one lcdc + rk61x for dual display
766                 DUAL,use 2 lcdcs for dual display
767   num_fb:       the total number of fb
768   num_lcdc:    the total number of lcdc
769 */
770
771 struct rk_fb {
772         int disp_mode;
773         int disp_policy;
774         struct rk29fb_info *mach_info;
775         struct fb_info *fb[RK_MAX_FB_SUPPORT*2];
776         int num_fb;
777         struct rk_lcdc_driver *lcdc_dev_drv[RK30_MAX_LCDC_SUPPORT];
778         int num_lcdc;
779
780 #if defined(CONFIG_ION_ROCKCHIP)
781        struct ion_client *ion_client;
782 #endif
783 };
784
785 extern int rk_fb_trsm_ops_register(struct rk_fb_trsm_ops *ops, int type);
786 extern struct rk_fb_trsm_ops *rk_fb_trsm_ops_get(int type);
787 extern int rk_fb_register(struct rk_lcdc_driver *dev_drv,
788                                 struct rk_lcdc_win *win, int id);
789 extern int rk_fb_unregister(struct rk_lcdc_driver *dev_drv);
790 extern struct rk_lcdc_driver *rk_get_lcdc_drv(char *name);
791 extern int rk_fb_get_extern_screen(struct rk_screen *screen);
792 extern int rk_fb_get_prmry_screen( struct rk_screen *screen);
793 extern int rk_fb_set_prmry_screen(struct rk_screen *screen);
794 extern u32 rk_fb_get_prmry_screen_pixclock(void);
795 extern int rk_disp_pwr_ctr_parse_dt(struct rk_lcdc_driver *dev_drv);
796 extern int rk_disp_pwr_enable(struct rk_lcdc_driver *dev_drv);
797 extern int rk_disp_pwr_disable(struct rk_lcdc_driver *dev_drv);
798 extern bool is_prmry_rk_lcdc_registered(void);
799 extern int rk_fb_prase_timing_dt(struct device_node *np,
800                 struct rk_screen *screen);
801 extern int rk_disp_prase_timing_dt(struct rk_lcdc_driver *dev_drv);
802
803 extern int rk_fb_dpi_open(bool open);
804 extern int rk_fb_dpi_layer_sel(int layer_id);
805 extern int rk_fb_dpi_status(void);
806
807 extern int rk_fb_switch_screen(struct rk_screen *screen, int enable, int lcdc_id);
808 extern int rk_fb_disp_scale(u8 scale_x, u8 scale_y, u8 lcdc_id);
809 extern int rkfb_create_sysfs(struct fb_info *fbi);
810 extern char *get_format_string(enum data_format, char *fmt);
811 extern int support_uboot_display(void);
812 extern int  rk_fb_calc_fps(struct rk_screen *screen, u32 pixclock);
813 extern int rk_get_real_fps(int time);
814 extern struct device *rk_fb_get_sysmmu_device_by_compatible(const char *compt);
815 extern void rk_fb_platform_set_sysmmu(struct device *sysmmu,
816                                       struct device *dev);
817 int rk_fb_get_display_policy(void);
818 int rk_fb_pixel_width(int data_format);
819 void trace_buffer_dump(struct device *dev,
820                               struct rk_lcdc_driver *dev_drv);
821 extern int rockchip_get_screen_type(void);
822 #endif