rk: restore file mode
[firefly-linux-kernel-4.4.55.git] / include / linux / rk_fb.h
1 /* drivers/video/rk_fb.h
2  *
3  * Copyright (C) 2010 ROCKCHIP, Inc.
4  *
5  * This software is licensed under the terms of the GNU General Public
6  * License version 2, as published by the Free Software Foundation, and
7  * may be copied, distributed, and modified under those terms.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  */
15
16 #ifndef __ARCH_ARM_MACH_RK30_FB_H
17 #define __ARCH_ARM_MACH_RK30_FB_H
18
19 #include <linux/fb.h>
20 #include <linux/platform_device.h>
21 #include <linux/completion.h>
22 #include <linux/spinlock.h>
23 #include <asm/atomic.h>
24 #include <linux/rk_screen.h>
25 #if defined(CONFIG_OF)
26 #include <dt-bindings/rkfb/rk_fb.h>
27 #endif
28 #include "../../drivers/staging/android/sw_sync.h"
29 #include <linux/file.h>
30 #include <linux/kthread.h>
31
32
33 #define RK30_MAX_LCDC_SUPPORT   2
34 #define RK30_MAX_LAYER_SUPPORT  5
35 #define RK_MAX_FB_SUPPORT       5
36 #define RK_WIN_MAX_AREA         4
37 #define RK_MAX_BUF_NUM          11
38
39 #define FB0_IOCTL_STOP_TIMER_FLUSH              0x6001
40 #define FB0_IOCTL_SET_PANEL                             0x6002
41
42 #ifdef CONFIG_FB_WIMO
43 #define FB_WIMO_FLAG
44 #endif
45 #ifdef FB_WIMO_FLAG
46 #define FB0_IOCTL_SET_BUF                               0x6017
47 #define FB0_IOCTL_COPY_CURBUF                           0x6018
48 #define FB0_IOCTL_CLOSE_BUF                             0x6019
49 #endif
50
51 #define RK_FBIOGET_PANEL_SIZE                           0x5001
52 #define RK_FBIOSET_YUV_ADDR                             0x5002
53 #define RK_FBIOGET_SCREEN_STATE                         0X4620
54 #define RK_FBIOGET_16OR32                               0X4621
55 #define RK_FBIOGET_IDLEFBUff_16OR32                     0X4622
56 #define RK_FBIOSET_COMPOSE_LAYER_COUNTS                 0X4623
57 #define RK_FBIOSET_HWC_ADDR                             0x4624
58
59 #define RK_FBIOGET_DMABUF_FD                            0x5003
60 #define RK_FBIOSET_DMABUF_FD                            0x5004
61 #define RK_FB_IOCTL_SET_I2P_ODD_ADDR                    0x5005
62 #define RK_FB_IOCTL_SET_I2P_EVEN_ADDR                   0x5006
63 #define RK_FBIOSET_OVERLAY_STA                          0x5018
64 #define RK_FBIOGET_OVERLAY_STA                          0X4619
65 #define RK_FBIOSET_ENABLE                               0x5019
66 #define RK_FBIOGET_ENABLE                               0x5020
67 #define RK_FBIOSET_CONFIG_DONE                          0x4628
68 #define RK_FBIOSET_VSYNC_ENABLE                         0x4629
69 #define RK_FBIOPUT_NUM_BUFFERS                          0x4625
70 #define RK_FBIOPUT_COLOR_KEY_CFG                        0x4626
71 #define RK_FBIOGET_DSP_ADDR                             0x4630
72 #define RK_FBIOGET_LIST_STA                             0X4631
73 #define RK_FBIOGET_IOMMU_STA                            0x4632
74 #define RK_FBIOSET_CLEAR_FB                             0x4633
75
76
77 /**rk fb events**/
78 #define RK_LF_STATUS_FC                  0xef
79 #define RK_LF_STATUS_FR                  0xee
80 #define RK_LF_STATUS_NC                  0xfe
81 #define RK_LF_MAX_TIMEOUT                        (1600000UL << 6)       //>0.64s
82
83 /**
84 * pixel align value for gpu,align as 64 bytes in an odd number of times
85 */
86 #define ALIGN_PIXEL_64BYTE_RGB565               32      /* 64/2*/
87 #define ALIGN_PIXEL_64BYTE_RGB8888              16      /* 64/4*/
88 #define ALIGN_N_TIMES(x, align)                 (((x) % (align) == 0) ? (x) : (((x) + ((align) - 1)) & (~((align) - 1))))
89 #define ALIGN_ODD_TIMES(x, align)               (((x) % ((align) * 2) == 0) ? ((x) + (align)) : (x))
90 #define ALIGN_64BYTE_ODD_TIMES(x, align)        ALIGN_ODD_TIMES(ALIGN_N_TIMES(x, align), align)
91
92 #define DUMP_FRAME_NUM 3
93
94 //#define USE_ION_MMU 1
95 #if defined(CONFIG_ION_ROCKCHIP)
96 extern struct ion_client *rockchip_ion_client_create(const char *name);
97 #endif
98
99 extern int rk_fb_poll_prmry_screen_vblank(void);
100 extern u32 rk_fb_get_prmry_screen_ft(void);
101 extern u32 rk_fb_get_prmry_screen_vbt(void);
102 extern u64 rk_fb_get_prmry_screen_framedone_t(void);
103 extern int rk_fb_set_prmry_screen_status(int status);
104 extern bool rk_fb_poll_wait_frame_complete(void);
105
106 enum {
107         CSC_BT601,
108         CSC_BT709,
109         CSC_BT2020,
110 };
111 #define CSC_SHIFT       6
112 #define CSC_MASK        (0x3 << CSC_SHIFT)
113 #define CSC_FORMAT(x)   (((x) & CSC_MASK) >> CSC_SHIFT)
114
115 #define BT601(x)        ((CSC_BT601 << CSC_SHIFT) | ((x) & ~CSC_MASK))
116 #define BT709(x)        ((CSC_BT709 << CSC_SHIFT) | ((x) & ~CSC_MASK))
117 #define BT2020(x)       ((CSC_BT2020 << CSC_SHIFT) | ((x) & ~CSC_MASK))
118
119 /**
120  * pixel format definitions,this is copy from android/system/core/include/system/graphics.h
121  */
122 enum {
123         HAL_PIXEL_FORMAT_RGBA_8888 = 1,
124         HAL_PIXEL_FORMAT_RGBX_8888 = 2,
125         HAL_PIXEL_FORMAT_RGB_888 = 3,
126         HAL_PIXEL_FORMAT_RGB_565 = 4,
127         HAL_PIXEL_FORMAT_BGRA_8888 = 5,
128         HAL_PIXEL_FORMAT_RGBA_5551 = 6,
129         HAL_PIXEL_FORMAT_RGBA_4444 = 7,
130
131         /* 0x8 - 0xFF range unavailable */
132
133         /*
134          * 0x100 - 0x1FF
135          *
136          * This range is reserved for pixel formats that are specific to the HAL
137          * implementation.  Implementations can use any value in this range to
138          * communicate video pixel formats between their HAL modules.  These formats
139          * must not have an alpha channel.  Additionally, an EGLimage created from a
140          * gralloc buffer of one of these formats must be supported for use with the
141          * GL_OES_EGL_image_external OpenGL ES extension.
142          */
143
144         /*
145          * Android YUV format:
146          *
147          * This format is exposed outside of the HAL to software decoders and
148          * applications.  EGLImageKHR must support it in conjunction with the
149          * OES_EGL_image_external extension.
150          *
151          * YV12 is a 4:2:0 YCrCb planar format comprised of a WxH Y plane followed
152          * by (W/2) x (H/2) Cr and Cb planes.
153          *
154          * This format assumes
155          * - an even width
156          * - an even height
157          * - a horizontal stride multiple of 16 pixels
158          * - a vertical stride equal to the height
159          *
160          *   y_size = stride * height
161          *   c_size = ALIGN(stride/2, 16) * height/2
162          *   size = y_size + c_size * 2
163          *   cr_offset = y_size
164          *   cb_offset = y_size + c_size
165          *
166          */
167         HAL_PIXEL_FORMAT_YV12 = 0x32315659,     // YCrCb 4:2:0 Planar
168
169         /* Legacy formats (deprecated), used by ImageFormat.java */
170
171         /*
172          * YCbCr format default is BT601.
173          */
174         HAL_PIXEL_FORMAT_YCbCr_422_SP = 0x10,   // NV16
175         HAL_PIXEL_FORMAT_YCrCb_420_SP = 0x11,   // NV21
176         HAL_PIXEL_FORMAT_YCbCr_422_I = 0x14,    // YUY2
177         HAL_PIXEL_FORMAT_YCrCb_NV12 = 0x20,     // YUY2
178         HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO = 0x21,       // YUY2
179         
180         HAL_PIXEL_FORMAT_YCrCb_NV12_10      = 0x22, // YUV420_1obit
181         HAL_PIXEL_FORMAT_YCbCr_422_SP_10        = 0x23, // YUV422_1obit
182         HAL_PIXEL_FORMAT_YCrCb_444_SP_10        = 0x24, //YUV444_1obit
183
184         HAL_PIXEL_FORMAT_YCrCb_444 = 0x25,      //yuv444
185         HAL_PIXEL_FORMAT_FBDC_RGB565    = 0x26,
186         HAL_PIXEL_FORMAT_FBDC_U8U8U8U8  = 0x27, /*ARGB888*/
187         HAL_PIXEL_FORMAT_FBDC_U8U8U8    = 0x28, /*RGBP888*/
188         HAL_PIXEL_FORMAT_FBDC_RGBA888   = 0x29, /*ABGR888*/
189
190         HAL_PIXEL_FORMAT_YCrCb_NV12_BT709 =
191                         BT709(HAL_PIXEL_FORMAT_YCrCb_NV12),
192         HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO_BT709 =
193                         BT709(HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO),
194         HAL_PIXEL_FORMAT_YCbCr_422_SP_BT709 =
195                         BT709(HAL_PIXEL_FORMAT_YCbCr_422_SP),
196         HAL_PIXEL_FORMAT_YCrCb_444_BT709 =
197                         BT709(HAL_PIXEL_FORMAT_YCrCb_444),
198
199         HAL_PIXEL_FORMAT_YCrCb_NV12_10_BT709 =
200                         BT709(HAL_PIXEL_FORMAT_YCrCb_NV12_10),
201         HAL_PIXEL_FORMAT_YCbCr_422_SP_10_BT709  =
202                         BT709(HAL_PIXEL_FORMAT_YCbCr_422_SP_10),
203         HAL_PIXEL_FORMAT_YCrCb_420_SP_10_BT709  =
204                         BT709(HAL_PIXEL_FORMAT_YCrCb_444_SP_10),
205
206         HAL_PIXEL_FORMAT_YCrCb_NV12_10_BT2020 =
207                         BT2020(HAL_PIXEL_FORMAT_YCrCb_NV12_10),
208         HAL_PIXEL_FORMAT_YCbCr_422_SP_10_BT2020 =
209                         BT2020(HAL_PIXEL_FORMAT_YCbCr_422_SP_10),
210         HAL_PIXEL_FORMAT_YCrCb_420_SP_10_BT2020 =
211                         BT2020(HAL_PIXEL_FORMAT_YCrCb_444_SP_10),
212 };
213
214 //display data format
215 enum data_format {
216         ARGB888,
217         RGB888,
218         RGB565,
219         XRGB888,
220         XBGR888,
221         ABGR888,
222         FBDC_RGB_565,
223         FBDC_ARGB_888,
224         FBDC_RGBX_888,
225         FBDC_ABGR_888,
226         YUV420,
227         YUV422,
228         YUV444,
229         YUV420_A,
230         YUV422_A,
231         YUV444_A,
232         YUV420_NV21,
233 };
234 #define IS_YUV_FMT(fmt) ((fmt >= YUV420) ? 1 : 0)
235 #define IS_RGB_FMT(fmt) ((fmt < YUV420) ? 1 : 0)
236 #define IS_FBDC_FMT(fmt) \
237         (((fmt >= FBDC_RGB_565) && (fmt <= FBDC_ABGR_888)) ? 1 : 0)
238
239 enum
240 {
241         SCALE_NONE = 0x0,
242         SCALE_UP   = 0x1,
243         SCALE_DOWN = 0x2
244 };
245
246 typedef enum {
247         BRIGHTNESS      = 0x0,
248         CONTRAST        = 0x1,
249         SAT_CON         = 0x2
250 } bcsh_bcs_mode;
251
252 typedef enum {
253         H_SIN           = 0x0,
254         H_COS           = 0x1
255 } bcsh_hue_mode;
256
257 typedef enum {
258         SCREEN_PREPARE_DDR_CHANGE = 0x0,
259         SCREEN_UNPREPARE_DDR_CHANGE,
260 } screen_status;
261
262 typedef enum {
263         GET_PAGE_FAULT  = 0x0,
264         CLR_PAGE_FAULT  = 0x1,
265         UNMASK_PAGE_FAULT = 0x2
266 } extern_func;
267
268 struct rk_fb_rgb {
269         struct fb_bitfield red;
270         struct fb_bitfield green;
271         struct fb_bitfield blue;
272         struct fb_bitfield transp;
273 };
274
275 struct rk_fb_frame_time {
276         u64 last_framedone_t;
277         u64 framedone_t;
278         u32 ft;
279 };
280
281 struct rk_fb_vsync {
282         wait_queue_head_t wait;
283         ktime_t timestamp;
284         bool active;
285         bool irq_stop;
286         int irq_refcount;
287         struct mutex irq_lock;
288         struct task_struct *thread;
289 };
290
291 struct color_key_cfg {
292         u32 win0_color_key_cfg;
293         u32 win1_color_key_cfg;
294         u32 win2_color_key_cfg;
295 };
296
297 struct pwr_ctr {
298         char name[32];
299         int type;
300         int is_rst;
301         int gpio;
302         int atv_val;
303         const char *rgl_name;
304         int volt;
305         int delay;
306 };
307
308 struct rk_disp_pwr_ctr_list {
309         struct list_head list;
310         struct pwr_ctr pwr_ctr;
311 };
312
313 typedef enum _TRSP_MODE {
314         TRSP_CLOSE = 0,
315         TRSP_FMREG,
316         TRSP_FMREGEX,
317         TRSP_FMRAM,
318         TRSP_FMRAMEX,
319         TRSP_MASK,
320         TRSP_INVAL
321 } TRSP_MODE;
322
323 struct rk_lcdc_post_cfg {
324         u32 xpos;
325         u32 ypos;
326         u32 xsize;
327         u32 ysize;
328 };
329
330 struct rk_lcdc_bcsh {
331         bool enable;
332         u16 brightness;
333         u16 contrast;
334         u16 sat_con;
335         u16 sin_hue;
336         u16 cos_hue;
337 };
338
339 struct rk_lcdc_win_area {
340         bool state;
341         enum data_format format;
342         u8 fmt_cfg;
343         u8 swap_rb;
344         u8 swap_uv;
345         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
346         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
347         u16 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
348         u16 ypos;
349         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
350         u16 ysize;
351         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
352         u16 yact;
353         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
354         u16 yvir;
355         u16 xoff;               /*mem offset*/
356         u16 yoff;
357         unsigned long smem_start;
358         unsigned long cbr_start;        /*Cbr memory start address*/
359 #if defined(CONFIG_ION_ROCKCHIP)
360                 struct ion_handle *ion_hdl;
361                 int dma_buf_fd;
362                 struct dma_buf *dma_buf;
363 #endif
364         u16 dsp_stx;
365         u16 dsp_sty;
366         u16 y_vir_stride;
367         u16 uv_vir_stride;
368         u32 y_addr;
369         u32 uv_addr;
370
371         u8  fbdc_en;
372         u8  fbdc_cor_en;
373         u8  fbdc_data_format;
374         u8  fbdc_dsp_width_ratio;
375         u8  fbdc_fmt_cfg;
376         u16 fbdc_mb_vir_width;
377         u16 fbdc_mb_vir_height;
378         u16 fbdc_mb_width;
379         u16 fbdc_mb_height;
380         u16 fbdc_mb_xst;
381         u16 fbdc_mb_yst;
382         u16 fbdc_num_tiles;
383         u16 fbdc_cmp_index_init;
384 };
385
386
387 struct rk_lcdc_win {
388         char name[5];
389         int id;
390         bool state;             /*on or off*/
391         bool last_state;                /*on or off*/
392         u32 pseudo_pal[16];
393         int z_order;            /*win sel layer*/
394         u8 fmt_10;
395         u8 colorspace;
396         u32 reserved;
397         u32 area_num;
398         u32 scale_yrgb_x;
399         u32 scale_yrgb_y;
400         u32 scale_cbcr_x;
401         u32 scale_cbcr_y;
402         bool support_3d;
403
404         u8 win_lb_mode;
405
406         u8 bic_coe_el;
407         u8 yrgb_hor_scl_mode;//h 01:scale up ;10:down
408         u8 yrgb_ver_scl_mode;//v 01:scale up ;10:down
409         u8 yrgb_hsd_mode;//h scale down mode
410         u8 yrgb_vsu_mode;//v scale up mode
411         u8 yrgb_vsd_mode;//v scale down mode
412         u8 cbr_hor_scl_mode;
413         u8 cbr_ver_scl_mode;
414         u8 cbr_hsd_mode;
415         u8 cbr_vsu_mode;
416         u8 cbr_vsd_mode;
417         u8 vsd_yrgb_gt4;
418         u8 vsd_yrgb_gt2;
419         u8 vsd_cbr_gt4;
420         u8 vsd_cbr_gt2;
421
422         u8 alpha_en;
423         u8 alpha_mode;
424         u16 g_alpha_val;
425         u8  mirror_en;
426         u32 color_key_val;
427         u8 csc_mode;
428
429         struct rk_lcdc_win_area area[RK_WIN_MAX_AREA];
430         struct rk_lcdc_post_cfg post_cfg;
431 };
432
433 struct rk_lcdc_driver;
434
435 struct rk_fb_trsm_ops {
436         int (*enable)(void);
437         int (*disable)(void);
438         int (*dsp_pwr_on) (void);
439         int (*dsp_pwr_off) (void);
440 };
441
442 struct rk_lcdc_drv_ops {
443         int (*open) (struct rk_lcdc_driver *dev_drv, int layer_id, bool open);
444         int (*win_direct_en)(struct rk_lcdc_driver *dev_drv, int win_id, int en);
445         int (*init_lcdc) (struct rk_lcdc_driver *dev_drv);
446         int (*ioctl) (struct rk_lcdc_driver *dev_drv, unsigned int cmd,
447                       unsigned long arg, int layer_id);
448         int (*suspend) (struct rk_lcdc_driver *dev_drv);
449         int (*resume) (struct rk_lcdc_driver *dev_drv);
450         int (*blank) (struct rk_lcdc_driver *dev_drv, int layer_id,
451                       int blank_mode);
452         int (*set_par) (struct rk_lcdc_driver *dev_drv, int layer_id);
453         int (*pan_display) (struct rk_lcdc_driver *dev_drv, int layer_id);
454         int (*direct_set_addr)(struct rk_lcdc_driver *drv, int win_id, u32 addr);
455         int (*lcdc_reg_update) (struct rk_lcdc_driver *dev_drv);
456         ssize_t(*get_disp_info) (struct rk_lcdc_driver *dev_drv, char *buf,
457                                   int layer_id);
458         int (*load_screen) (struct rk_lcdc_driver *dev_drv, bool initscreen);
459         int (*get_dspbuf_info) (struct rk_lcdc_driver *dev_drv,
460                                 u16 *xact, u16 *yact, int *format,
461                                 u32 *dsp_addr);
462         int (*post_dspbuf)(struct rk_lcdc_driver *dev_drv, u32 rgb_mst,
463                            int format, u16 xact, u16 yact, u16 xvir);
464
465         int (*get_win_state) (struct rk_lcdc_driver *dev_drv, int layer_id, int area_id);
466         int (*ovl_mgr) (struct rk_lcdc_driver *dev_drv, int swap, bool set);    /*overlay manager*/
467         int (*fps_mgr) (struct rk_lcdc_driver *dev_drv, int fps, bool set);
468         int (*fb_get_win_id) (struct rk_lcdc_driver *dev_drv, const char *id);  /*find layer for fb*/
469         int (*fb_win_remap) (struct rk_lcdc_driver *dev_drv,
470                              u16 fb_win_map_order);
471         int (*set_dsp_lut) (struct rk_lcdc_driver *dev_drv, int *lut);
472         int (*set_cabc_lut)(struct rk_lcdc_driver *dev_drv, int *lut);
473         int (*set_hwc_lut) (struct rk_lcdc_driver *dev_drv, int *hwc_lut, int mode);
474         int (*read_dsp_lut) (struct rk_lcdc_driver *dev_drv, int *lut);
475         int (*lcdc_hdmi_process) (struct rk_lcdc_driver *dev_drv, int mode);    /*some lcdc need to some process in hdmi mode*/
476         int (*set_irq_to_cpu)(struct rk_lcdc_driver *dev_drv,int enable);
477         int (*poll_vblank) (struct rk_lcdc_driver *dev_drv);
478         int (*lcdc_rst) (struct rk_lcdc_driver *dev_drv);
479         int (*dpi_open) (struct rk_lcdc_driver *dev_drv, bool open);
480         int (*dpi_win_sel) (struct rk_lcdc_driver *dev_drv, int layer_id);
481         int (*dpi_status) (struct rk_lcdc_driver *dev_drv);
482         int (*get_dsp_addr)(struct rk_lcdc_driver *dev_drv, unsigned int dsp_addr[][4]);
483         int (*set_dsp_cabc) (struct rk_lcdc_driver *dev_drv, int mode, int calc, int up, int down, int global);
484         int (*set_dsp_bcsh_hue) (struct rk_lcdc_driver *dev_drv,int sin_hue, int cos_hue);
485         int (*set_dsp_bcsh_bcs)(struct rk_lcdc_driver *dev_drv,bcsh_bcs_mode mode,int value);
486         int (*get_dsp_bcsh_hue) (struct rk_lcdc_driver *dev_drv,bcsh_hue_mode mode);
487         int (*get_dsp_bcsh_bcs)(struct rk_lcdc_driver *dev_drv,bcsh_bcs_mode mode);
488         int (*open_bcsh)(struct rk_lcdc_driver *dev_drv, bool open);
489         int (*set_screen_scaler) (struct rk_lcdc_driver *dev_drv, struct rk_screen *screen, bool enable);
490         int (*dump_reg) (struct rk_lcdc_driver *dev_drv);
491         int (*mmu_en) (struct rk_lcdc_driver *dev_drv);
492         int (*cfg_done) (struct rk_lcdc_driver *dev_drv);
493         int (*set_overscan) (struct rk_lcdc_driver *dev_drv,
494                              struct overscan *overscan);
495         int (*dsp_black) (struct rk_lcdc_driver *dev_drv, int enable);
496         int (*backlight_close)(struct rk_lcdc_driver *dev_drv, int enable);
497         int (*area_support_num)(struct rk_lcdc_driver *dev_drv, unsigned int *area_support);
498         int (*extern_func)(struct rk_lcdc_driver *dev_drv, int cmd);
499         int (*wait_frame_start)(struct rk_lcdc_driver *dev_drv, int enable);
500 };
501
502 struct rk_fb_area_par {
503         u8  data_format;        /*layer data fmt*/
504         short ion_fd;
505         u32 phy_addr;
506         short acq_fence_fd;
507         u16  x_offset;
508         u16  y_offset;
509         u16 xpos;       /*start point in panel  --->LCDC_WINx_DSP_ST*/
510         u16 ypos;
511         u16 xsize;      /* display window width/height  -->LCDC_WINx_DSP_INFO*/
512         u16 ysize;
513         u16 xact;       /*origin display window size -->LCDC_WINx_ACT_INFO*/
514         u16 yact;
515         u16 xvir;       /*virtual width/height     -->LCDC_WINx_VIR*/
516         u16 yvir;
517         u8  fbdc_en;
518         u8  fbdc_cor_en;
519         u8  fbdc_data_format;
520         u16 reserved0;
521         u32 reserved1;
522 };
523
524
525 struct rk_fb_win_par {
526         u8  win_id;
527         u8  z_order;            /*win sel layer*/
528         u8  alpha_mode;
529         u16 g_alpha_val;
530         u8  mirror_en;
531         struct rk_fb_area_par area_par[RK_WIN_MAX_AREA];
532         u32 reserved0;
533 };
534
535 struct rk_fb_win_cfg_data {
536         u8  wait_fs;
537         short ret_fence_fd;
538         short rel_fence_fd[RK_MAX_BUF_NUM];
539         struct  rk_fb_win_par win_par[RK30_MAX_LAYER_SUPPORT];
540         struct  rk_lcdc_post_cfg post_cfg;
541 };
542
543 struct rk_fb_reg_area_data {
544         struct sync_fence *acq_fence;
545         u8 data_format;        /*layer data fmt*/
546         u8  index_buf;          /*judge if the buffer is index*/
547         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
548         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
549         u32 y_vir_stride;
550         u32 uv_vir_stride;
551         u32 buff_len;
552         u16 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
553         u16 ypos;
554         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
555         u16 ysize;
556         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
557         u16 yact;
558         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
559         u16 yvir;
560         u16 xoff;               /*mem offset*/
561         u16 yoff;
562         unsigned long smem_start;
563         unsigned long cbr_start;        /*Cbr memory start address*/
564         u32 line_length;        
565         struct ion_handle *ion_handle;
566 #ifdef  USE_ION_MMU
567         struct dma_buf *dma_buf;
568         struct dma_buf_attachment *attachment;
569         struct sg_table *sg_table;
570         dma_addr_t dma_addr;
571 #endif
572         u8  fbdc_en;
573         u8  fbdc_cor_en;
574         u8  fbdc_data_format;
575 };
576
577 struct rk_fb_reg_win_data {
578         int win_id;
579         int z_order;            /*win sel layer*/
580         u32 area_num;           /*maybe two region have the same dma buff,*/
581         u32 area_buf_num;     /*so area_num  maybe not equal to area_buf_num*/
582         u8 alpha_en;
583         u8 alpha_mode;
584         u16 g_alpha_val;
585         u8  mirror_en;
586         u8 colorspace;
587
588         struct rk_fb_reg_area_data reg_area_data[RK_WIN_MAX_AREA];
589 };
590
591 struct rk_fb_reg_data {
592         struct list_head list;
593         int    win_num;
594         int    buf_num;
595         int    acq_num;
596         struct rk_fb_reg_win_data reg_win_data[RK30_MAX_LAYER_SUPPORT];
597         struct rk_lcdc_post_cfg post_cfg;
598 };
599
600 struct rk_lcdc_driver {
601         char name[6];
602         int  id;
603         int  prop;
604         struct device *dev;
605         u32 version;
606
607         struct rk_lcdc_win *win[RK_MAX_FB_SUPPORT];
608         int lcdc_win_num;
609         int num_buf;            //the num_of buffer
610         int atv_layer_cnt;
611         int fb_index_base;      //the first fb index of the lcdc device
612         struct rk_screen *screen0;      //some platform have only one lcdc,but extend
613         struct rk_screen *screen1;      //two display devices for dual display,such as rk2918,rk2928
614         struct rk_screen *cur_screen;   //screen0 is primary screen ,like lcd panel,screen1 is  extend screen,like hdmi
615         u32 pixclock;
616         u16 rotate_mode;
617         u16 cabc_mode;
618         u16 overlay_mode;
619         u16 output_color;
620
621         u16  fb_win_map;
622         char fb0_win_id;
623         char fb1_win_id;
624         char fb2_win_id;
625         char fb3_win_id;
626         char fb4_win_id;
627         
628         char mmu_dts_name[40];
629         struct device *mmu_dev;
630         int iommu_enabled;
631
632         struct rk_fb_reg_area_data reg_area_data;
633         /*
634          * front_regs means this config is scaning on the devices.
635          */
636         struct rk_fb_reg_data *front_regs;
637         struct mutex front_lock;
638
639         struct mutex fb_win_id_mutex;
640         struct mutex win_config;
641
642         struct mutex switch_screen; /*for switch screen*/
643         struct completion frame_done;   /*sync for pan_display,whe we set a new
644                                           frame address to lcdc register,we must
645                                           make sure the frame begain to display*/
646         spinlock_t cpl_lock;    /*lock for completion  frame done */
647         int first_frame;
648         struct rk_fb_vsync vsync_info;
649         struct rk_fb_frame_time frame_time;
650         int wait_fs;            /*wait for new frame start in kernel */
651         struct sw_sync_timeline *timeline;
652         int                     timeline_max;
653         int                     suspend_flag;
654         int standby;
655         struct list_head        update_regs_list;
656         struct list_head        saved_list;
657         struct mutex            update_regs_list_lock;
658         struct kthread_worker   update_regs_worker;
659         struct task_struct      *update_regs_thread;
660         struct kthread_work     update_regs_work;
661         wait_queue_head_t       update_regs_wait;
662
663         struct mutex            output_lock;
664         struct rk29fb_info *screen_ctr_info;
665         struct list_head pwrlist_head;
666         struct rk_lcdc_drv_ops *ops;
667         struct rk_fb_trsm_ops *trsm_ops;
668 #ifdef CONFIG_DRM_ROCKCHIP
669         void (*irq_call_back)(struct rk_lcdc_driver *driver);
670 #endif
671         struct overscan overscan;
672         struct rk_lcdc_bcsh bcsh;
673         int *hwc_lut;
674         int uboot_logo;
675         int bcsh_init_status;
676         bool cabc_pwm_pol;
677         u8  reserved_fb;
678         /*1:hdmi switch uncomplete,0:complete*/
679         bool hdmi_switch;
680         void *trace_buf;
681         struct rk_fb_win_cfg_data tmp_win_cfg[DUMP_FRAME_NUM];
682         struct rk_fb_reg_data tmp_regs[DUMP_FRAME_NUM];
683         unsigned int area_support[RK30_MAX_LAYER_SUPPORT];
684 };
685
686 struct rk_fb_par {
687         int id;
688         u32 state;
689
690         unsigned long fb_phy_base;      /* Start of fb address (physical address) */
691         char __iomem *fb_virt_base;     /* Start of fb address (virt address) */
692         u32 fb_size;
693         struct rk_lcdc_driver *lcdc_drv;
694
695 #if defined(CONFIG_ION_ROCKCHIP)
696         struct ion_handle *ion_hdl;
697 #endif
698         u32 reserved[2];
699 };
700
701 /*disp_mode: dual display mode
702 *               NO_DUAL,no dual display,
703                 ONE_DUAL,use one lcdc + rk61x for dual display
704                 DUAL,use 2 lcdcs for dual display
705   num_fb:       the total number of fb
706   num_lcdc:    the total number of lcdc
707 */
708
709 struct rk_fb {
710         int disp_mode;
711         int disp_policy;
712         struct rk29fb_info *mach_info;
713         struct fb_info *fb[RK_MAX_FB_SUPPORT*2];
714         int num_fb;
715         struct rk_lcdc_driver *lcdc_dev_drv[RK30_MAX_LCDC_SUPPORT];
716         int num_lcdc;
717
718 #if defined(CONFIG_ION_ROCKCHIP)
719        struct ion_client *ion_client;
720 #endif
721 };
722
723 extern int rk_fb_trsm_ops_register(struct rk_fb_trsm_ops *ops, int type);
724 extern struct rk_fb_trsm_ops *rk_fb_trsm_ops_get(int type);
725 extern int rk_fb_register(struct rk_lcdc_driver *dev_drv,
726                                 struct rk_lcdc_win *win, int id);
727 extern int rk_fb_unregister(struct rk_lcdc_driver *dev_drv);
728 extern struct rk_lcdc_driver *rk_get_lcdc_drv(char *name);
729 extern int rk_fb_get_prmry_screen( struct rk_screen *screen);
730 extern int rk_fb_set_prmry_screen(struct rk_screen *screen);
731 extern u32 rk_fb_get_prmry_screen_pixclock(void);
732 extern int rk_disp_pwr_ctr_parse_dt(struct rk_lcdc_driver *dev_drv);
733 extern int rk_disp_pwr_enable(struct rk_lcdc_driver *dev_drv);
734 extern int rk_disp_pwr_disable(struct rk_lcdc_driver *dev_drv);
735 extern bool is_prmry_rk_lcdc_registered(void);
736 extern int rk_fb_prase_timing_dt(struct device_node *np,
737                 struct rk_screen *screen);
738 extern int rk_disp_prase_timing_dt(struct rk_lcdc_driver *dev_drv);
739
740 extern int rk_fb_dpi_open(bool open);
741 extern int rk_fb_dpi_layer_sel(int layer_id);
742 extern int rk_fb_dpi_status(void);
743
744 extern int rk_fb_switch_screen(struct rk_screen *screen, int enable, int lcdc_id);
745 extern int rk_fb_disp_scale(u8 scale_x, u8 scale_y, u8 lcdc_id);
746 extern int rkfb_create_sysfs(struct fb_info *fbi);
747 extern char *get_format_string(enum data_format, char *fmt);
748 extern int support_uboot_display(void);
749 extern int  rk_fb_calc_fps(struct rk_screen *screen, u32 pixclock);
750 extern int rk_get_real_fps(int time);
751 extern struct device *rk_fb_get_sysmmu_device_by_compatible(const char *compt);
752 extern void rk_fb_platform_set_sysmmu(struct device *sysmmu,
753                                       struct device *dev);
754 int rk_fb_get_display_policy(void);
755 int rk_fb_pixel_width(int data_format);
756 void trace_buffer_dump(struct device *dev,
757                               struct rk_lcdc_driver *dev_drv);
758 extern int rockchip_get_screen_type(void);
759 #endif