rk3036 lcdc:
[firefly-linux-kernel-4.4.55.git] / include / linux / rk_fb.h
1 /* drivers/video/rk_fb.h
2  *
3  * Copyright (C) 2010 ROCKCHIP, Inc.
4  *
5  * This software is licensed under the terms of the GNU General Public
6  * License version 2, as published by the Free Software Foundation, and
7  * may be copied, distributed, and modified under those terms.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  */
15
16 #ifndef __ARCH_ARM_MACH_RK30_FB_H
17 #define __ARCH_ARM_MACH_RK30_FB_H
18
19 #include <linux/fb.h>
20 #include <linux/platform_device.h>
21 #include <linux/completion.h>
22 #include <linux/spinlock.h>
23 #include <asm/atomic.h>
24 #include <linux/rk_screen.h>
25 #if defined(CONFIG_OF)
26 #include <dt-bindings/rkfb/rk_fb.h>
27 #endif
28 #include "../../drivers/staging/android/sw_sync.h"
29 #include <linux/file.h>
30 #include <linux/kthread.h>
31
32
33 #define RK30_MAX_LCDC_SUPPORT   4
34 #define RK30_MAX_LAYER_SUPPORT  4
35 #define RK_MAX_FB_SUPPORT       4
36 #define RK_WIN_MAX_AREA         4
37 #define RK_MAX_BUF_NUM          10
38
39 #define FB0_IOCTL_STOP_TIMER_FLUSH              0x6001
40 #define FB0_IOCTL_SET_PANEL                             0x6002
41
42 #ifdef CONFIG_FB_WIMO
43 #define FB_WIMO_FLAG
44 #endif
45 #ifdef FB_WIMO_FLAG
46 #define FB0_IOCTL_SET_BUF                               0x6017
47 #define FB0_IOCTL_COPY_CURBUF                           0x6018
48 #define FB0_IOCTL_CLOSE_BUF                             0x6019
49 #endif
50
51 #define RK_FBIOGET_PANEL_SIZE                           0x5001
52 #define RK_FBIOSET_YUV_ADDR                             0x5002
53 #define RK_FBIOGET_SCREEN_STATE                         0X4620
54 #define RK_FBIOGET_16OR32                               0X4621
55 #define RK_FBIOGET_IDLEFBUff_16OR32                     0X4622
56 #define RK_FBIOSET_COMPOSE_LAYER_COUNTS                 0X4623
57
58 #define RK_FBIOGET_DMABUF_FD                            0x5003
59 #define RK_FBIOSET_DMABUF_FD                            0x5004
60 #define RK_FB_IOCTL_SET_I2P_ODD_ADDR                    0x5005
61 #define RK_FB_IOCTL_SET_I2P_EVEN_ADDR                   0x5006
62 #define RK_FBIOSET_OVERLAY_STA                          0x5018
63 #define RK_FBIOGET_OVERLAY_STA                          0X4619
64 #define RK_FBIOSET_ENABLE                               0x5019
65 #define RK_FBIOGET_ENABLE                               0x5020
66 #define RK_FBIOSET_CONFIG_DONE                          0x4628
67 #define RK_FBIOSET_VSYNC_ENABLE                         0x4629
68 #define RK_FBIOPUT_NUM_BUFFERS                          0x4625
69 #define RK_FBIOPUT_COLOR_KEY_CFG                        0x4626
70 #define RK_FBIOGET_DSP_ADDR                             0x4630
71 #define RK_FBIOGET_LIST_STA                             0X4631
72 #define RK_FBIOGET_IOMMU_STA                            0x4632
73 #define RK_FBIOSET_CLEAR_FB                             0x4633
74
75
76 /**rk fb events**/
77 #define RK_LF_STATUS_FC                  0xef
78 #define RK_LF_STATUS_FR                  0xee
79 #define RK_LF_STATUS_NC                  0xfe
80 #define RK_LF_MAX_TIMEOUT                        (1600000UL << 6)       //>0.64s
81
82
83 /* x y mirror or rotate mode */
84 #define NO_MIRROR       0
85 #define X_MIRROR        1               /* up-down flip*/
86 #define Y_MIRROR        2               /* left-right flip */
87 #define X_Y_MIRROR      3               /* the same as rotate 180 degrees */
88 #define ROTATE_90       4               /* clockwise rotate 90 degrees */
89 #define ROTATE_180      8               /* rotate 180 degrees
90                                          * It is recommended to use X_Y_MIRROR
91                                          * rather than ROTATE_180
92                                          */
93 #define ROTATE_270      12              /* clockwise rotate 270 degrees */
94
95
96 /**
97 * pixel align value for gpu,align as 64 bytes in an odd number of times
98 */
99 #define ALIGN_PIXEL_64BYTE_RGB565               32      /* 64/2*/
100 #define ALIGN_PIXEL_64BYTE_RGB8888              16      /* 64/4*/
101 #define ALIGN_N_TIMES(x, align)                 (((x) % (align) == 0) ? (x) : (((x) + ((align) - 1)) & (~((align) - 1))))
102 #define ALIGN_ODD_TIMES(x, align)               (((x) % ((align) * 2) == 0) ? ((x) + (align)) : (x))
103 #define ALIGN_64BYTE_ODD_TIMES(x, align)        ALIGN_ODD_TIMES(ALIGN_N_TIMES(x, align), align)
104
105
106 //#define USE_ION_MMU 1
107 #if defined(CONFIG_ION_ROCKCHIP)
108 extern struct ion_client *rockchip_ion_client_create(const char *name);
109 #endif
110
111 extern int rk_fb_poll_prmry_screen_vblank(void);
112 extern u32 rk_fb_get_prmry_screen_ft(void);
113 extern u32 rk_fb_get_prmry_screen_vbt(void);
114 extern u64 rk_fb_get_prmry_screen_framedone_t(void);
115 extern int rk_fb_set_prmry_screen_status(int status);
116 extern bool rk_fb_poll_wait_frame_complete(void);
117
118 /********************************************************************
119 **          display output interface supported by rockchip lcdc                       *
120 ********************************************************************/
121 /* */
122 #define OUT_P888            0   //24bit screen,connect to lcdc D0~D23
123 #define OUT_P666            1   //18bit screen,connect to lcdc D0~D17
124 #define OUT_P565            2
125 #define OUT_S888x           4
126 #define OUT_CCIR656         6
127 #define OUT_S888            8
128 #define OUT_S888DUMY        12
129 #define OUT_RGB_AAA         15
130 #define OUT_P16BPP4         24
131 #define OUT_D888_P666       0x21        //18bit screen,connect to lcdc D2~D7, D10~D15, D18~D23
132 #define OUT_D888_P565       0x22
133
134 /**
135  * pixel format definitions,this is copy from android/system/core/include/system/graphics.h
136  */
137
138 enum {
139         HAL_PIXEL_FORMAT_RGBA_8888 = 1,
140         HAL_PIXEL_FORMAT_RGBX_8888 = 2,
141         HAL_PIXEL_FORMAT_RGB_888 = 3,
142         HAL_PIXEL_FORMAT_RGB_565 = 4,
143         HAL_PIXEL_FORMAT_BGRA_8888 = 5,
144         HAL_PIXEL_FORMAT_RGBA_5551 = 6,
145         HAL_PIXEL_FORMAT_RGBA_4444 = 7,
146
147         /* 0x8 - 0xFF range unavailable */
148
149         /*
150          * 0x100 - 0x1FF
151          *
152          * This range is reserved for pixel formats that are specific to the HAL
153          * implementation.  Implementations can use any value in this range to
154          * communicate video pixel formats between their HAL modules.  These formats
155          * must not have an alpha channel.  Additionally, an EGLimage created from a
156          * gralloc buffer of one of these formats must be supported for use with the
157          * GL_OES_EGL_image_external OpenGL ES extension.
158          */
159
160         /*
161          * Android YUV format:
162          *
163          * This format is exposed outside of the HAL to software decoders and
164          * applications.  EGLImageKHR must support it in conjunction with the
165          * OES_EGL_image_external extension.
166          *
167          * YV12 is a 4:2:0 YCrCb planar format comprised of a WxH Y plane followed
168          * by (W/2) x (H/2) Cr and Cb planes.
169          *
170          * This format assumes
171          * - an even width
172          * - an even height
173          * - a horizontal stride multiple of 16 pixels
174          * - a vertical stride equal to the height
175          *
176          *   y_size = stride * height
177          *   c_size = ALIGN(stride/2, 16) * height/2
178          *   size = y_size + c_size * 2
179          *   cr_offset = y_size
180          *   cb_offset = y_size + c_size
181          *
182          */
183         HAL_PIXEL_FORMAT_YV12 = 0x32315659,     // YCrCb 4:2:0 Planar
184
185         /* Legacy formats (deprecated), used by ImageFormat.java */
186         HAL_PIXEL_FORMAT_YCbCr_422_SP = 0x10,   // NV16
187         HAL_PIXEL_FORMAT_YCrCb_420_SP = 0x11,   // NV21
188         HAL_PIXEL_FORMAT_YCbCr_422_I = 0x14,    // YUY2
189         HAL_PIXEL_FORMAT_YCrCb_NV12 = 0x20,     // YUY2
190         HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO = 0x21,       // YUY2
191         
192         HAL_PIXEL_FORMAT_YCrCb_NV12_10      = 0x22, // YUV420_1obit
193         HAL_PIXEL_FORMAT_YCbCr_422_SP_10        = 0x23, // YUV422_1obit
194         HAL_PIXEL_FORMAT_YCrCb_420_SP_10        = 0x24, //YUV444_1obit
195
196         HAL_PIXEL_FORMAT_YCrCb_444 = 0x25,      //yuv444
197         
198
199 };
200
201 //display data format
202 enum data_format {
203         ARGB888 = 0,
204         RGB888,
205         RGB565,
206         YUV420 = 4,
207         YUV422,
208         YUV444,
209         XRGB888,
210         XBGR888,
211         ABGR888,
212         YUV420_A = 10,
213         YUV422_A,
214         YUV444_A,       
215 };
216
217 enum fb_win_map_order {
218         FB_DEFAULT_ORDER = 0,
219         FB0_WIN2_FB1_WIN1_FB2_WIN0 = 12,
220         FB0_WIN1_FB1_WIN2_FB2_WIN0 = 21,
221         FB0_WIN2_FB1_WIN0_FB2_WIN1 = 102,
222         FB0_WIN0_FB1_WIN2_FB2_WIN1 = 120,
223         FB0_WIN0_FB1_WIN1_FB2_WIN2 = 210,
224         FB0_WIN1_FB1_WIN0_FB2_WIN2 = 201,
225         FB0_WIN0_FB1_WIN1_FB2_WIN2_FB3_WIN3 = 3210,
226 };
227
228 enum
229 {
230     SCALE_NONE = 0x0,
231     SCALE_UP   = 0x1,
232     SCALE_DOWN = 0x2
233 };
234
235 typedef enum {
236         BRIGHTNESS      = 0x0,
237         CONTRAST        = 0x1,
238         SAT_CON         = 0x2
239 } bcsh_bcs_mode;
240
241 typedef enum {
242         H_SIN           = 0x0,
243         H_COS           = 0x1
244 } bcsh_hue_mode;
245
246 typedef enum {
247         SCREEN_PREPARE_DDR_CHANGE = 0x0,
248         SCREEN_UNPREPARE_DDR_CHANGE,
249 } screen_status;
250
251 struct rk_fb_rgb {
252         struct fb_bitfield red;
253         struct fb_bitfield green;
254         struct fb_bitfield blue;
255         struct fb_bitfield transp;
256 };
257
258 struct rk_fb_frame_time {
259         u64 last_framedone_t;
260         u64 framedone_t;
261         u32 ft;
262 };
263
264 struct rk_fb_vsync {
265         wait_queue_head_t wait;
266         ktime_t timestamp;
267         bool active;
268         bool irq_stop;
269         int irq_refcount;
270         struct mutex irq_lock;
271         struct task_struct *thread;
272 };
273
274 struct color_key_cfg {
275         u32 win0_color_key_cfg;
276         u32 win1_color_key_cfg;
277         u32 win2_color_key_cfg;
278 };
279
280 struct pwr_ctr {
281         char name[32];
282         int type;
283         int is_rst;
284         int gpio;
285         int atv_val;
286         char rgl_name[32];
287         int volt;
288         int delay;
289 };
290
291 struct rk_disp_pwr_ctr_list {
292         struct list_head list;
293         struct pwr_ctr pwr_ctr;
294 };
295
296 typedef enum _TRSP_MODE {
297         TRSP_CLOSE = 0,
298         TRSP_FMREG,
299         TRSP_FMREGEX,
300         TRSP_FMRAM,
301         TRSP_FMRAMEX,
302         TRSP_MASK,
303         TRSP_INVAL
304 } TRSP_MODE;
305
306 struct rk_lcdc_post_cfg{
307         u32 xpos;
308         u32 ypos;
309         u32 xsize;
310         u32 ysize;
311 };
312
313 struct rk_lcdc_win_area{
314         bool state;
315         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
316         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
317         u32 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
318         u32 ypos;
319         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
320         u16 ysize;
321         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
322         u16 yact;
323         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
324         u16 yvir;
325         unsigned long smem_start;
326         unsigned long cbr_start;        /*Cbr memory start address*/
327 #if defined(CONFIG_ION_ROCKCHIP)
328                 struct ion_handle *ion_hdl;
329                 int dma_buf_fd;
330                 struct dma_buf *dma_buf;
331 #endif
332         u32 dsp_stx;
333         u32 dsp_sty;
334         u32 y_vir_stride;
335         u32 uv_vir_stride;
336         u32 y_addr;
337         u32 uv_addr;
338
339 };
340
341
342 struct rk_lcdc_win {
343         char name[5];
344         int id;
345         u32 logicalstate;
346         bool state;             /*on or off*/
347         bool last_state;                /*on or off*/
348         u32 pseudo_pal[16];
349         enum data_format format;
350         int z_order;            /*win sel layer*/
351         u8 fmt_cfg;
352         u8 fmt_10;;
353         u8 swap_rb;
354         u32 reserved;
355         u32 area_num;
356         u32 scale_yrgb_x;
357         u32 scale_yrgb_y;
358         u32 scale_cbcr_x;
359         u32 scale_cbcr_y;
360         bool support_3d;
361
362         u8 win_lb_mode;
363
364         u8 bic_coe_el;
365         u8 yrgb_hor_scl_mode;//h 01:scale up ;10:down
366         u8 yrgb_ver_scl_mode;//v 01:scale up ;10:down
367         u8 yrgb_hsd_mode;//h scale down mode
368         u8 yrgb_vsu_mode;//v scale up mode
369         u8 yrgb_vsd_mode;//v scale down mode
370         u8 cbr_hor_scl_mode;
371         u8 cbr_ver_scl_mode;
372         u8 cbr_hsd_mode;
373         u8 cbr_vsu_mode;
374         u8 cbr_vsd_mode;
375         u8 vsd_yrgb_gt4;
376         u8 vsd_yrgb_gt2;
377         u8 vsd_cbr_gt4;
378         u8 vsd_cbr_gt2;
379
380         u8 alpha_en;
381         u32 alpha_mode;
382         u32 g_alpha_val;
383         u32 color_key_val;
384
385         struct rk_lcdc_win_area area[RK_WIN_MAX_AREA];
386         struct rk_lcdc_post_cfg post_cfg;
387 };
388
389 struct rk_lcdc_driver;
390
391 struct rk_fb_trsm_ops {
392         int (*enable)(void);
393         int (*disable)(void);
394         int (*dsp_pwr_on) (void);
395         int (*dsp_pwr_off) (void);
396 };
397
398 struct rk_lcdc_drv_ops {
399         int (*open) (struct rk_lcdc_driver *dev_drv, int layer_id, bool open);
400         int (*win_direct_en)(struct rk_lcdc_driver *dev_drv, int win_id, int en);
401         int (*init_lcdc) (struct rk_lcdc_driver *dev_drv);
402         int (*ioctl) (struct rk_lcdc_driver *dev_drv, unsigned int cmd,
403                       unsigned long arg, int layer_id);
404         int (*suspend) (struct rk_lcdc_driver *dev_drv);
405         int (*resume) (struct rk_lcdc_driver *dev_drv);
406         int (*blank) (struct rk_lcdc_driver *dev_drv, int layer_id,
407                       int blank_mode);
408         int (*set_par) (struct rk_lcdc_driver *dev_drv, int layer_id);
409         int (*pan_display) (struct rk_lcdc_driver *dev_drv, int layer_id);
410         int (*direct_set_addr)(struct rk_lcdc_driver *drv, int win_id, u32 addr);
411         int (*lcdc_reg_update) (struct rk_lcdc_driver *dev_drv);
412         ssize_t(*get_disp_info) (struct rk_lcdc_driver *dev_drv, char *buf,
413                                   int layer_id);
414         int (*load_screen) (struct rk_lcdc_driver *dev_drv, bool initscreen);
415         int (*get_win_state) (struct rk_lcdc_driver *dev_drv, int layer_id);
416         int (*ovl_mgr) (struct rk_lcdc_driver *dev_drv, int swap, bool set);    /*overlay manager*/
417         int (*fps_mgr) (struct rk_lcdc_driver *dev_drv, int fps, bool set);
418         int (*fb_get_win_id) (struct rk_lcdc_driver *dev_drv, const char *id);  /*find layer for fb*/
419         int (*fb_win_remap) (struct rk_lcdc_driver *dev_drv,
420                                enum fb_win_map_order order);
421         int (*set_dsp_lut) (struct rk_lcdc_driver *dev_drv, int *lut);
422         int (*read_dsp_lut) (struct rk_lcdc_driver *dev_drv, int *lut);
423         int (*lcdc_hdmi_process) (struct rk_lcdc_driver *dev_drv, int mode);    /*some lcdc need to some process in hdmi mode*/
424         int (*set_irq_to_cpu)(struct rk_lcdc_driver *dev_drv,int enable);
425         int (*poll_vblank) (struct rk_lcdc_driver *dev_drv);
426         int (*lcdc_rst) (struct rk_lcdc_driver *dev_drv);
427         int (*dpi_open) (struct rk_lcdc_driver *dev_drv, bool open);
428         int (*dpi_win_sel) (struct rk_lcdc_driver *dev_drv, int layer_id);
429         int (*dpi_status) (struct rk_lcdc_driver *dev_drv);
430         int (*get_dsp_addr)(struct rk_lcdc_driver *dev_drv,unsigned int *dsp_addr);
431         int (*set_dsp_cabc) (struct rk_lcdc_driver *dev_drv, int mode);
432         int (*set_dsp_bcsh_hue) (struct rk_lcdc_driver *dev_drv,int sin_hue, int cos_hue);
433         int (*set_dsp_bcsh_bcs)(struct rk_lcdc_driver *dev_drv,bcsh_bcs_mode mode,int value);
434         int (*get_dsp_bcsh_hue) (struct rk_lcdc_driver *dev_drv,bcsh_hue_mode mode);
435         int (*get_dsp_bcsh_bcs)(struct rk_lcdc_driver *dev_drv,bcsh_bcs_mode mode);
436         int (*open_bcsh)(struct rk_lcdc_driver *dev_drv, bool open);
437         int (*set_screen_scaler) (struct rk_lcdc_driver *dev_drv, struct rk_screen *screen, bool enable);
438         int (*dump_reg) (struct rk_lcdc_driver *dev_drv);
439         int (*mmu_en) (struct rk_lcdc_driver *dev_drv);
440         int (*cfg_done) (struct rk_lcdc_driver *dev_drv);
441         int (*set_overscan) (struct rk_lcdc_driver *dev_drv,
442                              struct overscan *overscan);
443 };
444
445 struct rk_fb_area_par {
446         int ion_fd;
447         unsigned long phy_addr;
448         int acq_fence_fd;
449         u32 x_offset;
450         u32 y_offset;
451         u32 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
452         u32 ypos;
453         u32 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
454         u32 ysize;
455         u32 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
456         u32 yact;
457         u32 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
458         u32 yvir;
459 };
460
461
462 struct rk_fb_win_par {
463         u8 data_format;        /*layer data fmt*/
464         u8 win_id;
465         u8 z_order;             /*win sel layer*/
466         struct rk_fb_area_par area_par[RK_WIN_MAX_AREA];
467         u32 alpha_mode;
468         u32 g_alpha_val;
469 };
470
471 struct rk_fb_win_cfg_data {
472         int ret_fence_fd;
473         int rel_fence_fd[RK_MAX_BUF_NUM];
474         struct  rk_fb_win_par win_par[RK30_MAX_LAYER_SUPPORT];
475         struct  rk_lcdc_post_cfg post_cfg;
476         u8      wait_fs;
477         //u8      fence_begin;
478 };
479
480 struct rk_fb_reg_area_data {
481         struct sync_fence *acq_fence;
482         u8  index_buf;          /*judge if the buffer is index*/
483         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
484         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
485         u32 y_vir_stride;
486         u32 uv_vir_stride;
487         u32 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
488         u32 ypos;
489         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
490         u16 ysize;
491         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
492         u16 yact;
493         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
494         u16 yvir;
495         unsigned long smem_start;
496         unsigned long cbr_start;        /*Cbr memory start address*/
497         u32 line_length;        
498         struct ion_handle *ion_handle;
499 #ifdef  USE_ION_MMU
500         struct dma_buf *dma_buf;
501         struct dma_buf_attachment *attachment;
502         struct sg_table *sg_table;
503         dma_addr_t dma_addr;
504 #endif  
505 };
506
507 struct rk_fb_reg_win_data {
508         u8 data_format;        /*layer data fmt*/
509         u8 win_id;
510         u8 z_order;             /*win sel layer*/
511         u32 area_num;           /*maybe two region have the same dma buff,*/
512         u32 area_buf_num;     /*so area_num  maybe not equal to area_buf_num*/
513         u8 alpha_en;
514         u32 alpha_mode;
515         u32 g_alpha_val;
516         u32 color_key_val;
517
518         struct rk_fb_reg_area_data reg_area_data[RK_WIN_MAX_AREA];
519 };
520
521 struct rk_fb_reg_data {
522         struct list_head list;
523         int     win_num;
524         int     buf_num;
525         int     acq_num;
526         struct rk_fb_reg_win_data reg_win_data[RK30_MAX_LAYER_SUPPORT];
527         struct rk_lcdc_post_cfg post_cfg;
528         //struct sync_fence *acq_fence[RK_MAX_BUF_NUM];
529         //int     fence_wait_begin;
530 };
531
532 struct rk_lcdc_driver {
533         char name[6];
534         int id;
535         int prop;
536         struct device *dev;
537
538         struct rk_lcdc_win *win[RK_MAX_FB_SUPPORT];
539         int lcdc_win_num;
540         int num_buf;            //the num_of buffer
541         int atv_layer_cnt;
542         int fb_index_base;      //the first fb index of the lcdc device
543         struct rk_screen *screen0;      //some platform have only one lcdc,but extend
544         struct rk_screen *screen1;      //two display devices for dual display,such as rk2918,rk2928
545         struct rk_screen *cur_screen;   //screen0 is primary screen ,like lcd panel,screen1 is  extend screen,like hdmi
546         u32 pixclock;
547         u16 rotate_mode;
548
549         char fb0_win_id;
550         char fb1_win_id;
551         char fb2_win_id;
552         char fb3_win_id;
553         
554         char mmu_dts_name[40];
555         struct device *mmu_dev;
556         int iommu_enabled;
557
558         struct rk_fb_reg_area_data reg_area_data;
559         struct mutex fb_win_id_mutex;
560
561         struct completion frame_done;   /*sync for pan_display,whe we set a new
562                                           frame address to lcdc register,we must
563                                           make sure the frame begain to display*/
564         spinlock_t cpl_lock;    /*lock for completion  frame done */
565         int first_frame;
566         struct rk_fb_vsync vsync_info;
567         struct rk_fb_frame_time frame_time;
568         int wait_fs;            /*wait for new frame start in kernel */
569         struct sw_sync_timeline *timeline;
570         int                     timeline_max;
571         int                     suspend_flag;
572         int                     cabc_mode;
573         struct list_head        update_regs_list;
574         struct mutex            update_regs_list_lock;
575         struct kthread_worker   update_regs_worker;
576         struct task_struct      *update_regs_thread;
577         struct kthread_work     update_regs_work;
578         wait_queue_head_t       update_regs_wait;
579
580         struct mutex            output_lock;
581         struct rk29fb_info *screen_ctr_info;
582         struct list_head pwrlist_head;
583         struct rk_lcdc_drv_ops *ops;
584         struct rk_fb_trsm_ops *trsm_ops;
585 #ifdef CONFIG_DRM_ROCKCHIP
586         void (*irq_call_back)(struct rk_lcdc_driver *driver);
587 #endif
588         struct overscan overscan;
589 };
590
591 /*disp_mode: dual display mode
592 *               NO_DUAL,no dual display,
593                 ONE_DUAL,use one lcdc + rk61x for dual display
594                 DUAL,use 2 lcdcs for dual display
595   num_fb:       the total number of fb
596   num_lcdc:    the total number of lcdc
597 */
598
599 struct rk_fb {
600         int disp_mode;
601         struct rk29fb_info *mach_info;
602         struct fb_info *fb[RK_MAX_FB_SUPPORT*2];
603         int num_fb;
604
605         struct rk_lcdc_driver *lcdc_dev_drv[RK30_MAX_LCDC_SUPPORT];
606         int num_lcdc;
607
608 #if defined(CONFIG_ION_ROCKCHIP)
609        struct ion_client *ion_client;
610 #endif
611
612
613 };
614
615 extern int rk_fb_trsm_ops_register(struct rk_fb_trsm_ops *ops, int type);
616 extern struct rk_fb_trsm_ops *rk_fb_trsm_ops_get(int type);
617 extern int rk_fb_register(struct rk_lcdc_driver *dev_drv,
618                                 struct rk_lcdc_win *win, int id);
619 extern int rk_fb_unregister(struct rk_lcdc_driver *dev_drv);
620 extern struct rk_lcdc_driver *rk_get_lcdc_drv(char *name);
621 extern int rk_fb_get_prmry_screen( struct rk_screen *screen);
622 extern int rk_fb_set_prmry_screen(struct rk_screen *screen);
623 extern u32 rk_fb_get_prmry_screen_pixclock(void);
624 extern int rk_disp_pwr_ctr_parse_dt(struct rk_lcdc_driver *dev_drv);
625 extern int rk_disp_pwr_enable(struct rk_lcdc_driver *dev_drv);
626 extern int rk_disp_pwr_disable(struct rk_lcdc_driver *dev_drv);
627 extern bool is_prmry_rk_lcdc_registered(void);
628 extern int rk_fb_prase_timing_dt(struct device_node *np,
629                 struct rk_screen *screen);
630 extern int rk_disp_prase_timing_dt(struct rk_lcdc_driver *dev_drv);
631
632 extern int rk_fb_dpi_open(bool open);
633 extern int rk_fb_dpi_layer_sel(int layer_id);
634 extern int rk_fb_dpi_status(void);
635
636 extern int rk_fb_switch_screen(struct rk_screen *screen, int enable, int lcdc_id);
637 extern int rk_fb_disp_scale(u8 scale_x, u8 scale_y, u8 lcdc_id);
638 extern int rkfb_create_sysfs(struct fb_info *fbi);
639 extern char *get_format_string(enum data_format, char *fmt);
640 extern int support_uboot_display(void);
641 extern int  rk_fb_calc_fps(struct rk_screen *screen, u32 pixclock);
642 extern int rk_get_real_fps(int time);
643 #endif