phy: phy-rockchip-typec: select phy select bit before TCPHY enter A2.
[firefly-linux-kernel-4.4.55.git] / drivers / phy / phy-rockchip-typec.c
1 /*
2  * Copyright (C) Fuzhou Rockchip Electronics Co.Ltd
3  * Author: Chris Zhong <zyw@rock-chips.com>
4  *         Kever Yang <kever.yang@rock-chips.com>
5  *
6  * This software is licensed under the terms of the GNU General Public
7  * License version 2, as published by the Free Software Foundation, and
8  * may be copied, distributed, and modified under those terms.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * The ROCKCHIP Type-C PHY has two PLL clocks. The first PLL clock
16  * is used for USB3, the second PLL clock is used for DP. This Type-C PHY has
17  * 3 working modes: USB3 only mode, DP only mode, and USB3+DP mode.
18  * At USB3 only mode, both PLL clocks need to be initialized, this allows the
19  * PHY to switch mode between USB3 and USB3+DP, without disconnecting the USB
20  * device.
21  * In The DP only mode, only the DP PLL needs to be powered on, and the 4 lanes
22  * are all used for DP.
23  *
24  * This driver gets extcon cable state and property, then decides which mode to
25  * select:
26  *
27  * 1. USB3 only mode:
28  *    EXTCON_USB or EXTCON_USB_HOST state is true, and
29  *    EXTCON_PROP_USB_SS property is true.
30  *    EXTCON_DISP_DP state is false.
31  *
32  * 2. DP only mode:
33  *    EXTCON_DISP_DP state is true, and
34  *    EXTCON_PROP_USB_SS property is false.
35  *    If EXTCON_USB_HOST state is true, it is DP + USB2 mode, since the USB2 phy
36  *    is a separate phy, so this case is still DP only mode.
37  *
38  * 3. USB3+DP mode:
39  *    EXTCON_USB_HOST and EXTCON_DISP_DP are both true, and
40  *    EXTCON_PROP_USB_SS property is true.
41  *
42  * This Type-C PHY driver supports normal and flip orientation. The orientation
43  * is reported by the EXTCON_PROP_USB_TYPEC_POLARITY property: true is flip
44  * orientation, false is normal orientation.
45  *
46  */
47
48 #include <linux/clk.h>
49 #include <linux/clk-provider.h>
50 #include <linux/delay.h>
51 #include <linux/extcon.h>
52 #include <linux/io.h>
53 #include <linux/iopoll.h>
54 #include <linux/kernel.h>
55 #include <linux/module.h>
56 #include <linux/mutex.h>
57 #include <linux/of.h>
58 #include <linux/of_address.h>
59 #include <linux/of_platform.h>
60 #include <linux/platform_device.h>
61 #include <linux/regmap.h>
62 #include <linux/reset.h>
63
64 #include <linux/mfd/syscon.h>
65 #include <linux/phy/phy.h>
66
67 #define CMN_SSM_BANDGAP                 (0x21 << 2)
68 #define CMN_SSM_BIAS                    (0x22 << 2)
69 #define CMN_PLLSM0_PLLEN                (0x29 << 2)
70 #define CMN_PLLSM0_PLLPRE               (0x2a << 2)
71 #define CMN_PLLSM0_PLLVREF              (0x2b << 2)
72 #define CMN_PLLSM0_PLLLOCK              (0x2c << 2)
73 #define CMN_PLLSM1_PLLEN                (0x31 << 2)
74 #define CMN_PLLSM1_PLLPRE               (0x32 << 2)
75 #define CMN_PLLSM1_PLLVREF              (0x33 << 2)
76 #define CMN_PLLSM1_PLLLOCK              (0x34 << 2)
77 #define CMN_PLLSM1_USER_DEF_CTRL        (0x37 << 2)
78 #define CMN_ICAL_OVRD                   (0xc1 << 2)
79 #define CMN_PLL0_VCOCAL_OVRD            (0x83 << 2)
80 #define CMN_PLL0_VCOCAL_INIT            (0x84 << 2)
81 #define CMN_PLL0_VCOCAL_ITER            (0x85 << 2)
82 #define CMN_PLL0_LOCK_REFCNT_START      (0x90 << 2)
83 #define CMN_PLL0_LOCK_PLLCNT_START      (0x92 << 2)
84 #define CMN_PLL0_LOCK_PLLCNT_THR        (0x93 << 2)
85 #define CMN_PLL0_INTDIV                 (0x94 << 2)
86 #define CMN_PLL0_FRACDIV                (0x95 << 2)
87 #define CMN_PLL0_HIGH_THR               (0x96 << 2)
88 #define CMN_PLL0_DSM_DIAG               (0x97 << 2)
89 #define CMN_PLL0_SS_CTRL1               (0x98 << 2)
90 #define CMN_PLL0_SS_CTRL2               (0x99 << 2)
91 #define CMN_PLL1_VCOCAL_START           (0xa1 << 2)
92 #define CMN_PLL1_VCOCAL_OVRD            (0xa3 << 2)
93 #define CMN_PLL1_VCOCAL_INIT            (0xa4 << 2)
94 #define CMN_PLL1_VCOCAL_ITER            (0xa5 << 2)
95 #define CMN_PLL1_LOCK_REFCNT_START      (0xb0 << 2)
96 #define CMN_PLL1_LOCK_PLLCNT_START      (0xb2 << 2)
97 #define CMN_PLL1_LOCK_PLLCNT_THR        (0xb3 << 2)
98 #define CMN_PLL1_INTDIV                 (0xb4 << 2)
99 #define CMN_PLL1_FRACDIV                (0xb5 << 2)
100 #define CMN_PLL1_HIGH_THR               (0xb6 << 2)
101 #define CMN_PLL1_DSM_DIAG               (0xb7 << 2)
102 #define CMN_PLL1_SS_CTRL1               (0xb8 << 2)
103 #define CMN_PLL1_SS_CTRL2               (0xb9 << 2)
104 #define CMN_RXCAL_OVRD                  (0xd1 << 2)
105 #define CMN_TXPUCAL_CTRL                (0xe0 << 2)
106 #define CMN_TXPUCAL_OVRD                (0xe1 << 2)
107 #define CMN_TXPDCAL_OVRD                (0xf1 << 2)
108 #define CMN_DIAG_PLL0_FBH_OVRD          (0x1c0 << 2)
109 #define CMN_DIAG_PLL0_FBL_OVRD          (0x1c1 << 2)
110 #define CMN_DIAG_PLL0_OVRD              (0x1c2 << 2)
111 #define CMN_DIAG_PLL0_V2I_TUNE          (0x1c5 << 2)
112 #define CMN_DIAG_PLL0_CP_TUNE           (0x1c6 << 2)
113 #define CMN_DIAG_PLL0_LF_PROG           (0x1c7 << 2)
114 #define CMN_DIAG_PLL1_FBH_OVRD          (0x1d0 << 2)
115 #define CMN_DIAG_PLL1_FBL_OVRD          (0x1d1 << 2)
116 #define CMN_DIAG_PLL1_OVRD              (0x1d2 << 2)
117 #define CMN_DIAG_PLL1_V2I_TUNE          (0x1d5 << 2)
118 #define CMN_DIAG_PLL1_CP_TUNE           (0x1d6 << 2)
119 #define CMN_DIAG_PLL1_LF_PROG           (0x1d7 << 2)
120 #define CMN_DIAG_PLL1_PTATIS_TUNE1      (0x1d8 << 2)
121 #define CMN_DIAG_PLL1_PTATIS_TUNE2      (0x1d9 << 2)
122 #define CMN_DIAG_PLL1_INCLK_CTRL        (0x1da << 2)
123 #define CMN_DIAG_HSCLK_SEL              (0x1e0 << 2)
124
125 #define XCVR_PSM_RCTRL(n)               ((0x4001 | ((n) << 9)) << 2)
126 #define XCVR_PSM_CAL_TMR(n)             ((0x4002 | ((n) << 9)) << 2)
127 #define XCVR_PSM_A0IN_TMR(n)            ((0x4003 | ((n) << 9)) << 2)
128 #define TX_TXCC_CAL_SCLR_MULT(n)        ((0x4047 | ((n) << 9)) << 2)
129 #define TX_TXCC_CPOST_MULT_00(n)        ((0x404c | ((n) << 9)) << 2)
130 #define TX_TXCC_CPOST_MULT_01(n)        ((0x404d | ((n) << 9)) << 2)
131 #define TX_TXCC_CPOST_MULT_10(n)        ((0x404e | ((n) << 9)) << 2)
132 #define TX_TXCC_CPOST_MULT_11(n)        ((0x404f | ((n) << 9)) << 2)
133 #define TX_TXCC_MGNFS_MULT_000(n)       ((0x4050 | ((n) << 9)) << 2)
134 #define TX_TXCC_MGNFS_MULT_001(n)       ((0x4051 | ((n) << 9)) << 2)
135 #define TX_TXCC_MGNFS_MULT_010(n)       ((0x4052 | ((n) << 9)) << 2)
136 #define TX_TXCC_MGNFS_MULT_011(n)       ((0x4053 | ((n) << 9)) << 2)
137 #define TX_TXCC_MGNFS_MULT_100(n)       ((0x4054 | ((n) << 9)) << 2)
138 #define TX_TXCC_MGNFS_MULT_101(n)       ((0x4055 | ((n) << 9)) << 2)
139 #define TX_TXCC_MGNFS_MULT_110(n)       ((0x4056 | ((n) << 9)) << 2)
140 #define TX_TXCC_MGNFS_MULT_111(n)       ((0x4057 | ((n) << 9)) << 2)
141 #define XCVR_DIAG_PLLDRC_CTRL(n)        ((0x40e0 | ((n) << 9)) << 2)
142 #define XCVR_DIAG_BIDI_CTRL(n)          ((0x40e8 | ((n) << 9)) << 2)
143 #define XCVR_DIAG_LANE_FCM_EN_MGN(n)    ((0x40f2 | ((n) << 9)) << 2)
144 #define TX_PSC_A0(n)                    ((0x4100 | ((n) << 9)) << 2)
145 #define TX_PSC_A1(n)                    ((0x4101 | ((n) << 9)) << 2)
146 #define TX_PSC_A2(n)                    ((0x4102 | ((n) << 9)) << 2)
147 #define TX_PSC_A3(n)                    ((0x4103 | ((n) << 9)) << 2)
148 #define TX_RCVDET_CTRL(n)               ((0x4120 | ((n) << 9)) << 2)
149 #define TX_RCVDET_EN_TMR(n)             ((0x4122 | ((n) << 9)) << 2)
150 #define TX_RCVDET_ST_TMR(n)             ((0x4123 | ((n) << 9)) << 2)
151 #define TX_DIAG_TX_DRV(n)               ((0x41e1 | ((n) << 9)) << 2)
152 #define TX_DIAG_BGREF_PREDRV_DELAY      (0x41e7 << 2)
153 #define TX_ANA_CTRL_REG_1               (0x5020 << 2)
154 #define TX_ANA_CTRL_REG_2               (0x5021 << 2)
155 #define TXDA_COEFF_CALC_CTRL            (0x5022 << 2)
156 #define TX_DIG_CTRL_REG_2               (0x5024 << 2)
157 #define TXDA_CYA_AUXDA_CYA              (0x5025 << 2)
158 #define TX_ANA_CTRL_REG_3               (0x5026 << 2)
159 #define TX_ANA_CTRL_REG_4               (0x5027 << 2)
160 #define TX_ANA_CTRL_REG_5               (0x5029 << 2)
161
162 #define RX_PSC_A0(n)                    ((0x8000 | ((n) << 9)) << 2)
163 #define RX_PSC_A1(n)                    ((0x8001 | ((n) << 9)) << 2)
164 #define RX_PSC_A2(n)                    ((0x8002 | ((n) << 9)) << 2)
165 #define RX_PSC_A3(n)                    ((0x8003 | ((n) << 9)) << 2)
166 #define RX_PSC_CAL(n)                   ((0x8006 | ((n) << 9)) << 2)
167 #define RX_PSC_RDY(n)                   ((0x8007 | ((n) << 9)) << 2)
168 #define RX_IQPI_ILL_CAL_OVRD            (0x8023 << 2)
169 #define RX_EPI_ILL_CAL_OVRD             (0x8033 << 2)
170 #define RX_SDCAL0_OVRD                  (0x8041 << 2)
171 #define RX_SDCAL1_OVRD                  (0x8049 << 2)
172 #define RX_SLC_INIT                     (0x806d << 2)
173 #define RX_SLC_RUN                      (0x806e << 2)
174 #define RX_CDRLF_CNFG2                  (0x8081 << 2)
175 #define RX_SIGDET_HL_FILT_TMR(n)        ((0x8090 | ((n) << 9)) << 2)
176 #define RX_SLC_IOP0_OVRD                (0x8101 << 2)
177 #define RX_SLC_IOP1_OVRD                (0x8105 << 2)
178 #define RX_SLC_QOP0_OVRD                (0x8109 << 2)
179 #define RX_SLC_QOP1_OVRD                (0x810d << 2)
180 #define RX_SLC_EOP0_OVRD                (0x8111 << 2)
181 #define RX_SLC_EOP1_OVRD                (0x8115 << 2)
182 #define RX_SLC_ION0_OVRD                (0x8119 << 2)
183 #define RX_SLC_ION1_OVRD                (0x811d << 2)
184 #define RX_SLC_QON0_OVRD                (0x8121 << 2)
185 #define RX_SLC_QON1_OVRD                (0x8125 << 2)
186 #define RX_SLC_EON0_OVRD                (0x8129 << 2)
187 #define RX_SLC_EON1_OVRD                (0x812d << 2)
188 #define RX_SLC_IEP0_OVRD                (0x8131 << 2)
189 #define RX_SLC_IEP1_OVRD                (0x8135 << 2)
190 #define RX_SLC_QEP0_OVRD                (0x8139 << 2)
191 #define RX_SLC_QEP1_OVRD                (0x813d << 2)
192 #define RX_SLC_EEP0_OVRD                (0x8141 << 2)
193 #define RX_SLC_EEP1_OVRD                (0x8145 << 2)
194 #define RX_SLC_IEN0_OVRD                (0x8149 << 2)
195 #define RX_SLC_IEN1_OVRD                (0x814d << 2)
196 #define RX_SLC_QEN0_OVRD                (0x8151 << 2)
197 #define RX_SLC_QEN1_OVRD                (0x8155 << 2)
198 #define RX_SLC_EEN0_OVRD                (0x8159 << 2)
199 #define RX_SLC_EEN1_OVRD                (0x815d << 2)
200 #define RX_REE_CTRL_DATA_MASK(n)        ((0x81bb | ((n) << 9)) << 2)
201 #define RX_DIAG_SIGDET_TUNE(n)          ((0x81dc | ((n) << 9)) << 2)
202 #define RX_DIAG_SC2C_DELAY              (0x81e1 << 2)
203
204 #define PMA_LANE_CFG                    (0xc000 << 2)
205 #define PIPE_CMN_CTRL1                  (0xc001 << 2)
206 #define PIPE_CMN_CTRL2                  (0xc002 << 2)
207 #define PIPE_COM_LOCK_CFG1              (0xc003 << 2)
208 #define PIPE_COM_LOCK_CFG2              (0xc004 << 2)
209 #define PIPE_RCV_DET_INH                (0xc005 << 2)
210 #define DP_MODE_CTL                     (0xc008 << 2)
211 #define DP_CLK_CTL                      (0xc009 << 2)
212 #define STS                             (0xc00F << 2)
213 #define PHY_ISO_CMN_CTRL                (0xc010 << 2)
214 #define PHY_DP_TX_CTL                   (0xc408 << 2)
215 #define PMA_CMN_CTRL1                   (0xc800 << 2)
216 #define PHY_PMA_ISO_CMN_CTRL            (0xc810 << 2)
217 #define PHY_ISOLATION_CTRL              (0xc81f << 2)
218 #define PHY_PMA_ISO_XCVR_CTRL(n)        ((0xcc11 | ((n) << 6)) << 2)
219 #define PHY_PMA_ISO_LINK_MODE(n)        ((0xcc12 | ((n) << 6)) << 2)
220 #define PHY_PMA_ISO_PWRST_CTRL(n)       ((0xcc13 | ((n) << 6)) << 2)
221 #define PHY_PMA_ISO_TX_DATA_LO(n)       ((0xcc14 | ((n) << 6)) << 2)
222 #define PHY_PMA_ISO_TX_DATA_HI(n)       ((0xcc15 | ((n) << 6)) << 2)
223 #define PHY_PMA_ISO_RX_DATA_LO(n)       ((0xcc16 | ((n) << 6)) << 2)
224 #define PHY_PMA_ISO_RX_DATA_HI(n)       ((0xcc17 | ((n) << 6)) << 2)
225 #define TX_BIST_CTRL(n)                 ((0x4140 | ((n) << 9)) << 2)
226 #define TX_BIST_UDDWR(n)                ((0x4141 | ((n) << 9)) << 2)
227
228 /*
229  * Selects which PLL clock will be driven on the analog high speed
230  * clock 0: PLL 0 div 1
231  * clock 1: PLL 1 div 2
232  */
233 #define CLK_PLL_CONFIG                  0X30
234 #define CLK_PLL_MASK                    0x33
235
236 #define CMN_READY                       BIT(0)
237
238 #define DP_PLL_CLOCK_ENABLE             BIT(2)
239 #define DP_PLL_ENABLE                   BIT(0)
240 #define DP_PLL_DATA_RATE_RBR            ((2 << 12) | (4 << 8))
241 #define DP_PLL_DATA_RATE_HBR            ((2 << 12) | (4 << 8))
242 #define DP_PLL_DATA_RATE_HBR2           ((1 << 12) | (2 << 8))
243
244 #define DP_MODE_A0                      BIT(4)
245 #define DP_MODE_A2                      BIT(6)
246 #define DP_MODE_ENTER_A0                0xc101
247 #define DP_MODE_ENTER_A2                0xc104
248
249 #define PHY_MODE_SET_TIMEOUT            100000
250
251 #define PIN_ASSIGN_C_E                  0x51d9
252 #define PIN_ASSIGN_D_F                  0x5100
253
254 #define MODE_DISCONNECT                 0
255 #define MODE_UFP_USB                    BIT(0)
256 #define MODE_DFP_USB                    BIT(1)
257 #define MODE_DFP_DP                     BIT(2)
258
259 struct usb3phy_reg {
260         u32 offset;
261         u32 enable_bit;
262         u32 write_enable;
263 };
264
265 struct rockchip_usb3phy_port_cfg {
266         struct usb3phy_reg typec_conn_dir;
267         struct usb3phy_reg usb3tousb2_en;
268         struct usb3phy_reg usb3host_disable;
269         struct usb3phy_reg usb3host_port;
270         struct usb3phy_reg external_psm;
271         struct usb3phy_reg pipe_status;
272         struct usb3phy_reg uphy_dp_sel;
273 };
274
275 struct rockchip_typec_phy {
276         struct device *dev;
277         void __iomem *base;
278         struct extcon_dev *extcon;
279         struct regmap *grf_regs;
280         struct clk *clk_core;
281         struct clk *clk_ref;
282         struct reset_control *uphy_rst;
283         struct reset_control *pipe_rst;
284         struct reset_control *tcphy_rst;
285         struct rockchip_usb3phy_port_cfg port_cfgs;
286         /* mutex to protect access to individual PHYs */
287         struct mutex lock;
288
289         bool flip;
290         u8 mode;
291 };
292
293 struct phy_reg {
294         u16 value;
295         u32 addr;
296 };
297
298 struct phy_reg usb3_pll_cfg[] = {
299         { 0xf0,         CMN_PLL0_VCOCAL_INIT },
300         { 0x18,         CMN_PLL0_VCOCAL_ITER },
301         { 0xd0,         CMN_PLL0_INTDIV },
302         { 0x4a4a,       CMN_PLL0_FRACDIV },
303         { 0x34,         CMN_PLL0_HIGH_THR },
304         { 0x1ee,        CMN_PLL0_SS_CTRL1 },
305         { 0x7f03,       CMN_PLL0_SS_CTRL2 },
306         { 0x20,         CMN_PLL0_DSM_DIAG },
307         { 0,            CMN_DIAG_PLL0_OVRD },
308         { 0,            CMN_DIAG_PLL0_FBH_OVRD },
309         { 0,            CMN_DIAG_PLL0_FBL_OVRD },
310         { 0x7,          CMN_DIAG_PLL0_V2I_TUNE },
311         { 0x45,         CMN_DIAG_PLL0_CP_TUNE },
312         { 0x8,          CMN_DIAG_PLL0_LF_PROG },
313 };
314
315 struct phy_reg dp_pll_cfg[] = {
316         { 0xf0,         CMN_PLL1_VCOCAL_INIT },
317         { 0x18,         CMN_PLL1_VCOCAL_ITER },
318         { 0x30b9,       CMN_PLL1_VCOCAL_START },
319         { 0x21c,        CMN_PLL1_INTDIV },
320         { 0,            CMN_PLL1_FRACDIV },
321         { 0x5,          CMN_PLL1_HIGH_THR },
322         { 0x35,         CMN_PLL1_SS_CTRL1 },
323         { 0x7f1e,       CMN_PLL1_SS_CTRL2 },
324         { 0x20,         CMN_PLL1_DSM_DIAG },
325         { 0,            CMN_PLLSM1_USER_DEF_CTRL },
326         { 0,            CMN_DIAG_PLL1_OVRD },
327         { 0,            CMN_DIAG_PLL1_FBH_OVRD },
328         { 0,            CMN_DIAG_PLL1_FBL_OVRD },
329         { 0x6,          CMN_DIAG_PLL1_V2I_TUNE },
330         { 0x45,         CMN_DIAG_PLL1_CP_TUNE },
331         { 0x8,          CMN_DIAG_PLL1_LF_PROG },
332         { 0x100,        CMN_DIAG_PLL1_PTATIS_TUNE1 },
333         { 0x7,          CMN_DIAG_PLL1_PTATIS_TUNE2 },
334         { 0x4,          CMN_DIAG_PLL1_INCLK_CTRL },
335 };
336
337 static void tcphy_cfg_24m(struct rockchip_typec_phy *tcphy)
338 {
339         u32 i, rdata;
340
341         /*
342          * cmn_ref_clk_sel = 3, select the 24Mhz for clk parent
343          * cmn_psm_clk_dig_div = 2, set the clk division to 2
344          */
345         writel(0x830, tcphy->base + PMA_CMN_CTRL1);
346         for (i = 0; i < 4; i++) {
347                 /*
348                  * The following PHY configuration assumes a 24 MHz reference
349                  * clock.
350                  */
351                 writel(0x90, tcphy->base + XCVR_DIAG_LANE_FCM_EN_MGN(i));
352                 writel(0x960, tcphy->base + TX_RCVDET_EN_TMR(i));
353                 writel(0x30, tcphy->base + TX_RCVDET_ST_TMR(i));
354         }
355
356         rdata = readl(tcphy->base + CMN_DIAG_HSCLK_SEL);
357         rdata &= ~CLK_PLL_MASK;
358         rdata |= CLK_PLL_CONFIG;
359         writel(rdata, tcphy->base + CMN_DIAG_HSCLK_SEL);
360 }
361
362 static void tcphy_cfg_usb3_pll(struct rockchip_typec_phy *tcphy)
363 {
364         u32 i;
365
366         /* load the configuration of PLL0 */
367         for (i = 0; i < ARRAY_SIZE(usb3_pll_cfg); i++)
368                 writel(usb3_pll_cfg[i].value,
369                        tcphy->base + usb3_pll_cfg[i].addr);
370 }
371
372 static void tcphy_cfg_dp_pll(struct rockchip_typec_phy *tcphy)
373 {
374         u32 i;
375
376         /* set the default mode to RBR */
377         writel(DP_PLL_CLOCK_ENABLE | DP_PLL_ENABLE | DP_PLL_DATA_RATE_RBR,
378                tcphy->base + DP_CLK_CTL);
379
380         /* load the configuration of PLL1 */
381         for (i = 0; i < ARRAY_SIZE(dp_pll_cfg); i++)
382                 writel(dp_pll_cfg[i].value, tcphy->base + dp_pll_cfg[i].addr);
383 }
384
385 static void tcphy_tx_usb3_cfg_lane(struct rockchip_typec_phy *tcphy, u32 lane)
386 {
387         writel(0x7799, tcphy->base + TX_PSC_A0(lane));
388         writel(0x7798, tcphy->base + TX_PSC_A1(lane));
389         writel(0x5098, tcphy->base + TX_PSC_A2(lane));
390         writel(0x5098, tcphy->base + TX_PSC_A3(lane));
391         writel(0, tcphy->base + TX_TXCC_MGNFS_MULT_000(lane));
392         writel(0xbf, tcphy->base + XCVR_DIAG_BIDI_CTRL(lane));
393 }
394
395 static void tcphy_rx_usb3_cfg_lane(struct rockchip_typec_phy *tcphy, u32 lane)
396 {
397         writel(0xa6fd, tcphy->base + RX_PSC_A0(lane));
398         writel(0xa6fd, tcphy->base + RX_PSC_A1(lane));
399         writel(0xa410, tcphy->base + RX_PSC_A2(lane));
400         writel(0x2410, tcphy->base + RX_PSC_A3(lane));
401         writel(0x23ff, tcphy->base + RX_PSC_CAL(lane));
402         writel(0x13, tcphy->base + RX_SIGDET_HL_FILT_TMR(lane));
403         writel(0x03e7, tcphy->base + RX_REE_CTRL_DATA_MASK(lane));
404         writel(0x1004, tcphy->base + RX_DIAG_SIGDET_TUNE(lane));
405         writel(0x2010, tcphy->base + RX_PSC_RDY(lane));
406         writel(0xfb, tcphy->base + XCVR_DIAG_BIDI_CTRL(lane));
407 }
408
409 static void tcphy_dp_cfg_lane(struct rockchip_typec_phy *tcphy, u32 lane)
410 {
411         u16 rdata;
412
413         writel(0xbefc, tcphy->base + XCVR_PSM_RCTRL(lane));
414         writel(0x6799, tcphy->base + TX_PSC_A0(lane));
415         writel(0x6798, tcphy->base + TX_PSC_A1(lane));
416         writel(0x98, tcphy->base + TX_PSC_A2(lane));
417         writel(0x98, tcphy->base + TX_PSC_A3(lane));
418
419         writel(0, tcphy->base + TX_TXCC_MGNFS_MULT_000(lane));
420         writel(0, tcphy->base + TX_TXCC_MGNFS_MULT_001(lane));
421         writel(0, tcphy->base + TX_TXCC_MGNFS_MULT_010(lane));
422         writel(0, tcphy->base + TX_TXCC_MGNFS_MULT_011(lane));
423         writel(0, tcphy->base + TX_TXCC_MGNFS_MULT_100(lane));
424         writel(0, tcphy->base + TX_TXCC_MGNFS_MULT_101(lane));
425         writel(0, tcphy->base + TX_TXCC_MGNFS_MULT_110(lane));
426         writel(0, tcphy->base + TX_TXCC_MGNFS_MULT_111(lane));
427         writel(0, tcphy->base + TX_TXCC_CPOST_MULT_10(lane));
428         writel(0, tcphy->base + TX_TXCC_CPOST_MULT_01(lane));
429         writel(0, tcphy->base + TX_TXCC_CPOST_MULT_00(lane));
430         writel(0, tcphy->base + TX_TXCC_CPOST_MULT_11(lane));
431
432         writel(0x128, tcphy->base + TX_TXCC_CAL_SCLR_MULT(lane));
433         writel(0x400, tcphy->base + TX_DIAG_TX_DRV(lane));
434
435         rdata = readl(tcphy->base + XCVR_DIAG_PLLDRC_CTRL(lane));
436         rdata = (rdata & 0x8fff) | 0x6000;
437         writel(rdata, tcphy->base + XCVR_DIAG_PLLDRC_CTRL(lane));
438 }
439
440 static inline int property_enable(struct rockchip_typec_phy *tcphy,
441                                   const struct usb3phy_reg *reg, bool en)
442 {
443         u32 mask = 1 << reg->write_enable;
444         u32 val = en << reg->enable_bit;
445
446         return regmap_write(tcphy->grf_regs, reg->offset, val | mask);
447 }
448
449 static void tcphy_dp_aux_calibration(struct rockchip_typec_phy *tcphy)
450 {
451         u16 rdata, rdata2, val;
452
453         /* disable txda_cal_latch_en for rewrite the calibration values */
454         rdata = readl(tcphy->base + TX_ANA_CTRL_REG_1);
455         val = rdata & 0xdfff;
456         writel(val, tcphy->base + TX_ANA_CTRL_REG_1);
457
458         /*
459          * read a resistor calibration code from CMN_TXPUCAL_CTRL[6:0] and
460          * write it to TX_DIG_CTRL_REG_2[6:0], and delay 1ms to make sure it
461          * works.
462          */
463         rdata = readl(tcphy->base + TX_DIG_CTRL_REG_2);
464         rdata = rdata & 0xffc0;
465
466         rdata2 = readl(tcphy->base + CMN_TXPUCAL_CTRL);
467         rdata2 = rdata2 & 0x3f;
468
469         val = rdata | rdata2;
470         writel(val, tcphy->base + TX_DIG_CTRL_REG_2);
471         usleep_range(1000, 1050);
472
473         /*
474          * Enable signal for latch that sample and holds calibration values.
475          * Activate this signal for 1 clock cycle to sample new calibration
476          * values.
477          */
478         rdata = readl(tcphy->base + TX_ANA_CTRL_REG_1);
479         val = rdata | 0x2000;
480         writel(val, tcphy->base + TX_ANA_CTRL_REG_1);
481         usleep_range(150, 200);
482
483         /* set TX Voltage Level and TX Deemphasis to 0 */
484         writel(0, tcphy->base + PHY_DP_TX_CTL);
485         /* re-enable decap */
486         writel(0x100, tcphy->base + TX_ANA_CTRL_REG_2);
487         writel(0x300, tcphy->base + TX_ANA_CTRL_REG_2);
488         writel(0x2008, tcphy->base + TX_ANA_CTRL_REG_1);
489         writel(0x2018, tcphy->base + TX_ANA_CTRL_REG_1);
490
491         writel(0, tcphy->base + TX_ANA_CTRL_REG_5);
492
493         /*
494          * Programs txda_drv_ldo_prog[15:0], Sets driver LDO
495          * voltage 16'h1001 for DP-AUX-TX and RX
496          */
497         writel(0x1001, tcphy->base + TX_ANA_CTRL_REG_4);
498
499         /* re-enables Bandgap reference for LDO */
500         writel(0x2098, tcphy->base + TX_ANA_CTRL_REG_1);
501         writel(0x2198, tcphy->base + TX_ANA_CTRL_REG_1);
502
503         /*
504          * re-enables the transmitter pre-driver, driver data selection MUX,
505          * and receiver detect circuits.
506          */
507         writel(0x301, tcphy->base + TX_ANA_CTRL_REG_2);
508         writel(0x303, tcphy->base + TX_ANA_CTRL_REG_2);
509
510         /*
511          * BIT 12: Controls auxda_polarity, which selects the polarity of the
512          * xcvr:
513          * 1, Reverses the polarity (If TYPEC, Pulls ups aux_p and pull
514          * down aux_m)
515          * 0, Normal polarity (if TYPE_C, pulls up aux_m and pulls down
516          * aux_p)
517          */
518         val = 0xa078;
519         if (!tcphy->flip)
520                 val |= BIT(12);
521         writel(val, tcphy->base + TX_ANA_CTRL_REG_1);
522
523         writel(0, tcphy->base + TX_ANA_CTRL_REG_3);
524         writel(0, tcphy->base + TX_ANA_CTRL_REG_4);
525         writel(0, tcphy->base + TX_ANA_CTRL_REG_5);
526
527         /*
528          * Controls low_power_swing_en, set the voltage swing of the driver
529          * to 400mv. The values below are peak to peak (differential) values.
530          */
531         writel(4, tcphy->base + TXDA_COEFF_CALC_CTRL);
532         writel(0, tcphy->base + TXDA_CYA_AUXDA_CYA);
533
534         /* Controls tx_high_z_tm_en */
535         val = readl(tcphy->base + TX_DIG_CTRL_REG_2);
536         val |= BIT(15);
537         writel(val, tcphy->base + TX_DIG_CTRL_REG_2);
538 }
539
540 static int tcphy_phy_init(struct rockchip_typec_phy *tcphy, u8 mode)
541 {
542         struct rockchip_usb3phy_port_cfg *cfg = &tcphy->port_cfgs;
543         int ret, i;
544         u32 val;
545
546         ret = clk_prepare_enable(tcphy->clk_core);
547         if (ret) {
548                 dev_err(tcphy->dev, "Failed to prepare_enable core clock\n");
549                 return ret;
550         }
551
552         ret = clk_prepare_enable(tcphy->clk_ref);
553         if (ret) {
554                 dev_err(tcphy->dev, "Failed to prepare_enable ref clock\n");
555                 goto err_clk_core;
556         }
557
558         reset_control_deassert(tcphy->tcphy_rst);
559
560         property_enable(tcphy, &cfg->typec_conn_dir, tcphy->flip);
561
562         tcphy_cfg_24m(tcphy);
563
564         if (mode == MODE_DFP_DP) {
565                 tcphy_cfg_dp_pll(tcphy);
566                 for (i = 0; i < 4; i++)
567                         tcphy_dp_cfg_lane(tcphy, i);
568
569                 writel(PIN_ASSIGN_C_E, tcphy->base + PMA_LANE_CFG);
570         } else {
571                 tcphy_cfg_usb3_pll(tcphy);
572                 tcphy_cfg_dp_pll(tcphy);
573                 if (tcphy->flip) {
574                         tcphy_tx_usb3_cfg_lane(tcphy, 3);
575                         tcphy_rx_usb3_cfg_lane(tcphy, 2);
576                         tcphy_dp_cfg_lane(tcphy, 0);
577                         tcphy_dp_cfg_lane(tcphy, 1);
578                 } else {
579                         tcphy_tx_usb3_cfg_lane(tcphy, 0);
580                         tcphy_rx_usb3_cfg_lane(tcphy, 1);
581                         tcphy_dp_cfg_lane(tcphy, 2);
582                         tcphy_dp_cfg_lane(tcphy, 3);
583                 }
584
585                 writel(PIN_ASSIGN_D_F, tcphy->base + PMA_LANE_CFG);
586         }
587
588         writel(DP_MODE_ENTER_A2, tcphy->base + DP_MODE_CTL);
589
590         reset_control_deassert(tcphy->uphy_rst);
591
592         ret = readx_poll_timeout(readl, tcphy->base + PMA_CMN_CTRL1,
593                                  val, val & CMN_READY, 10,
594                                  PHY_MODE_SET_TIMEOUT);
595         if (ret < 0) {
596                 dev_err(tcphy->dev, "wait pma ready timeout\n");
597                 ret = -ETIMEDOUT;
598                 goto err_wait_pma;
599         }
600
601         reset_control_deassert(tcphy->pipe_rst);
602
603         return 0;
604
605 err_wait_pma:
606         reset_control_assert(tcphy->uphy_rst);
607         reset_control_assert(tcphy->tcphy_rst);
608         clk_disable_unprepare(tcphy->clk_ref);
609 err_clk_core:
610         clk_disable_unprepare(tcphy->clk_core);
611         return ret;
612 }
613
614 static void tcphy_phy_deinit(struct rockchip_typec_phy *tcphy)
615 {
616         reset_control_assert(tcphy->tcphy_rst);
617         reset_control_assert(tcphy->uphy_rst);
618         reset_control_assert(tcphy->pipe_rst);
619         clk_disable_unprepare(tcphy->clk_core);
620         clk_disable_unprepare(tcphy->clk_ref);
621 }
622
623 static int tcphy_get_mode(struct rockchip_typec_phy *tcphy)
624 {
625         struct extcon_dev *edev = tcphy->extcon;
626         union extcon_property_value property;
627         unsigned int id;
628         bool dfp, ufp, dp;
629         u8 mode;
630         int ret;
631
632         if (!edev) {
633                 mode = MODE_DFP_USB;
634                 id = EXTCON_USB_HOST;
635                 tcphy->flip = 0;
636                 return mode;
637         }
638
639         ufp = extcon_get_state(edev, EXTCON_USB);
640         dfp = extcon_get_state(edev, EXTCON_USB_HOST);
641         dp = extcon_get_state(edev, EXTCON_DISP_DP);
642
643         mode = MODE_DFP_USB;
644         id = EXTCON_USB_HOST;
645
646         if (ufp) {
647                 mode = MODE_UFP_USB;
648                 id = EXTCON_USB;
649         } else if (dp) {
650                 mode = MODE_DFP_DP;
651                 id = EXTCON_DISP_DP;
652
653                 ret = extcon_get_property(edev, id, EXTCON_PROP_USB_SS,
654                                           &property);
655                 if (ret) {
656                         dev_err(tcphy->dev, "get superspeed property failed\n");
657                         return ret;
658                 }
659
660                 if (property.intval)
661                         mode |= MODE_DFP_USB;
662         }
663
664         ret = extcon_get_property(edev, id, EXTCON_PROP_USB_TYPEC_POLARITY,
665                                   &property);
666         if (ret) {
667                 dev_err(tcphy->dev, "get polarity property failed\n");
668                 return ret;
669         }
670
671         tcphy->flip = property.intval ? 1 : 0;
672
673         return mode;
674 }
675
676 static int tcphy_cfg_usb3_to_usb2_only(struct rockchip_typec_phy *tcphy,
677                                        bool value)
678 {
679         struct rockchip_usb3phy_port_cfg *cfg = &tcphy->port_cfgs;
680
681         property_enable(tcphy, &cfg->usb3tousb2_en, value);
682         property_enable(tcphy, &cfg->usb3host_disable, value);
683         property_enable(tcphy, &cfg->usb3host_port, !value);
684
685         return 0;
686 }
687
688 static int rockchip_usb3_phy_power_on(struct phy *phy)
689 {
690         struct rockchip_typec_phy *tcphy = phy_get_drvdata(phy);
691         struct rockchip_usb3phy_port_cfg *cfg = &tcphy->port_cfgs;
692         const struct usb3phy_reg *reg = &cfg->pipe_status;
693         int timeout, new_mode, ret = 0;
694         u32 val;
695
696         mutex_lock(&tcphy->lock);
697
698         new_mode = tcphy_get_mode(tcphy);
699         if (new_mode < 0) {
700                 ret = new_mode;
701                 goto unlock_ret;
702         }
703
704         /* DP-only mode; fall back to USB2 */
705         if (!(new_mode & (MODE_DFP_USB | MODE_UFP_USB))) {
706                 tcphy_cfg_usb3_to_usb2_only(tcphy, true);
707                 goto unlock_ret;
708         }
709
710         if (tcphy->mode == new_mode)
711                 goto unlock_ret;
712
713         if (tcphy->mode == MODE_DISCONNECT)
714                 tcphy_phy_init(tcphy, new_mode);
715
716         /* wait TCPHY for pipe ready */
717         for (timeout = 0; timeout < 100; timeout++) {
718                 regmap_read(tcphy->grf_regs, reg->offset, &val);
719                 if (!(val & BIT(reg->enable_bit))) {
720                         tcphy->mode |= new_mode & (MODE_DFP_USB | MODE_UFP_USB);
721                         goto unlock_ret;
722                 }
723                 usleep_range(10, 20);
724         }
725
726         if (tcphy->mode == MODE_DISCONNECT)
727                 tcphy_phy_deinit(tcphy);
728
729         ret = -ETIMEDOUT;
730
731 unlock_ret:
732         mutex_unlock(&tcphy->lock);
733         return ret;
734 }
735
736 static int rockchip_usb3_phy_power_off(struct phy *phy)
737 {
738         struct rockchip_typec_phy *tcphy = phy_get_drvdata(phy);
739
740         mutex_lock(&tcphy->lock);
741
742         if (!(tcphy->mode & (MODE_UFP_USB | MODE_DFP_USB)))
743                 tcphy_cfg_usb3_to_usb2_only(tcphy, false);
744
745         if (tcphy->mode == MODE_DISCONNECT)
746                 goto unlock;
747
748         tcphy->mode &= ~(MODE_UFP_USB | MODE_DFP_USB);
749         if (tcphy->mode == MODE_DISCONNECT)
750                 tcphy_phy_deinit(tcphy);
751
752 unlock:
753         mutex_unlock(&tcphy->lock);
754         return 0;
755 }
756
757 static const struct phy_ops rockchip_usb3_phy_ops = {
758         .power_on       = rockchip_usb3_phy_power_on,
759         .power_off      = rockchip_usb3_phy_power_off,
760         .owner          = THIS_MODULE,
761 };
762
763 static int rockchip_dp_phy_power_on(struct phy *phy)
764 {
765         struct rockchip_typec_phy *tcphy = phy_get_drvdata(phy);
766         struct rockchip_usb3phy_port_cfg *cfg = &tcphy->port_cfgs;
767         int new_mode, ret = 0;
768         u32 val;
769
770         mutex_lock(&tcphy->lock);
771
772         new_mode = tcphy_get_mode(tcphy);
773         if (new_mode < 0) {
774                 ret = new_mode;
775                 goto unlock_ret;
776         }
777
778         if (!(new_mode & MODE_DFP_DP)) {
779                 ret = -ENODEV;
780                 goto unlock_ret;
781         }
782
783         if (tcphy->mode == new_mode)
784                 goto unlock_ret;
785
786         /*
787          * If the PHY has been power on, but the mode is not DP only mode,
788          * re-init the PHY for setting all of 4 lanes to DP.
789          */
790         if (new_mode == MODE_DFP_DP && tcphy->mode != MODE_DISCONNECT) {
791                 tcphy_phy_deinit(tcphy);
792                 tcphy_phy_init(tcphy, new_mode);
793         } else if (tcphy->mode == MODE_DISCONNECT) {
794                 tcphy_phy_init(tcphy, new_mode);
795         }
796
797         property_enable(tcphy, &cfg->uphy_dp_sel, 1);
798
799         ret = readx_poll_timeout(readl, tcphy->base + DP_MODE_CTL,
800                                  val, val & DP_MODE_A2, 1000,
801                                  PHY_MODE_SET_TIMEOUT);
802         if (ret < 0) {
803                 dev_err(tcphy->dev, "failed to wait TCPHY enter A2\n");
804                 goto power_on_finish;
805         }
806
807         tcphy_dp_aux_calibration(tcphy);
808
809         writel(DP_MODE_ENTER_A0, tcphy->base + DP_MODE_CTL);
810
811         ret = readx_poll_timeout(readl, tcphy->base + DP_MODE_CTL,
812                                  val, val & DP_MODE_A0, 1000,
813                                  PHY_MODE_SET_TIMEOUT);
814         if (ret < 0) {
815                 writel(DP_MODE_ENTER_A2, tcphy->base + DP_MODE_CTL);
816                 dev_err(tcphy->dev, "failed to wait TCPHY enter A0\n");
817                 goto power_on_finish;
818         }
819
820         tcphy->mode |= MODE_DFP_DP;
821
822 power_on_finish:
823         if (tcphy->mode == MODE_DISCONNECT)
824                 tcphy_phy_deinit(tcphy);
825 unlock_ret:
826         mutex_unlock(&tcphy->lock);
827         return ret;
828 }
829
830 static int rockchip_dp_phy_power_off(struct phy *phy)
831 {
832         struct rockchip_typec_phy *tcphy = phy_get_drvdata(phy);
833
834         mutex_lock(&tcphy->lock);
835
836         if (tcphy->mode == MODE_DISCONNECT)
837                 goto unlock;
838
839         tcphy->mode &= ~MODE_DFP_DP;
840
841         writel(DP_MODE_ENTER_A2, tcphy->base + DP_MODE_CTL);
842
843         if (tcphy->mode == MODE_DISCONNECT)
844                 tcphy_phy_deinit(tcphy);
845
846 unlock:
847         mutex_unlock(&tcphy->lock);
848         return 0;
849 }
850
851 static const struct phy_ops rockchip_dp_phy_ops = {
852         .power_on       = rockchip_dp_phy_power_on,
853         .power_off      = rockchip_dp_phy_power_off,
854         .owner          = THIS_MODULE,
855 };
856
857 static int tcphy_get_param(struct device *dev,
858                            struct usb3phy_reg *reg,
859                            const char *name)
860 {
861         u32 buffer[3];
862         int ret;
863
864         ret = of_property_read_u32_array(dev->of_node, name, buffer, 3);
865         if (ret) {
866                 dev_err(dev, "Can not parse %s\n", name);
867                 return ret;
868         }
869
870         reg->offset = buffer[0];
871         reg->enable_bit = buffer[1];
872         reg->write_enable = buffer[2];
873         return 0;
874 }
875
876 static int tcphy_parse_dt(struct rockchip_typec_phy *tcphy,
877                           struct device *dev)
878 {
879         struct rockchip_usb3phy_port_cfg *cfg = &tcphy->port_cfgs;
880         int ret;
881
882         ret = tcphy_get_param(dev, &cfg->typec_conn_dir,
883                               "rockchip,typec-conn-dir");
884         if (ret)
885                 return ret;
886
887         ret = tcphy_get_param(dev, &cfg->usb3tousb2_en,
888                               "rockchip,usb3tousb2-en");
889         if (ret)
890                 return ret;
891
892         ret = tcphy_get_param(dev, &cfg->usb3host_disable,
893                               "rockchip,usb3-host-disable");
894         if (ret)
895                 return ret;
896
897         ret = tcphy_get_param(dev, &cfg->usb3host_port,
898                               "rockchip,usb3-host-port");
899         if (ret)
900                 return ret;
901
902         ret = tcphy_get_param(dev, &cfg->external_psm,
903                               "rockchip,external-psm");
904         if (ret)
905                 return ret;
906
907         ret = tcphy_get_param(dev, &cfg->pipe_status,
908                               "rockchip,pipe-status");
909         if (ret)
910                 return ret;
911
912         ret = tcphy_get_param(dev, &cfg->uphy_dp_sel,
913                               "rockchip,uphy-dp-sel");
914         if (ret)
915                 return ret;
916
917         tcphy->grf_regs = syscon_regmap_lookup_by_phandle(dev->of_node,
918                                                           "rockchip,grf");
919         if (IS_ERR(tcphy->grf_regs)) {
920                 dev_err(dev, "could not find grf dt node\n");
921                 return PTR_ERR(tcphy->grf_regs);
922         }
923
924         tcphy->clk_core = devm_clk_get(dev, "tcpdcore");
925         if (IS_ERR(tcphy->clk_core)) {
926                 dev_err(dev, "could not get uphy core clock\n");
927                 return PTR_ERR(tcphy->clk_core);
928         }
929
930         tcphy->clk_ref = devm_clk_get(dev, "tcpdphy-ref");
931         if (IS_ERR(tcphy->clk_ref)) {
932                 dev_err(dev, "could not get uphy ref clock\n");
933                 return PTR_ERR(tcphy->clk_ref);
934         }
935
936         tcphy->uphy_rst = devm_reset_control_get(dev, "uphy");
937         if (IS_ERR(tcphy->uphy_rst)) {
938                 dev_err(dev, "no uphy_rst reset control found\n");
939                 return PTR_ERR(tcphy->uphy_rst);
940         }
941
942         tcphy->pipe_rst = devm_reset_control_get(dev, "uphy-pipe");
943         if (IS_ERR(tcphy->pipe_rst)) {
944                 dev_err(dev, "no pipe_rst reset control found\n");
945                 return PTR_ERR(tcphy->pipe_rst);
946         }
947
948         tcphy->tcphy_rst = devm_reset_control_get(dev, "uphy-tcphy");
949         if (IS_ERR(tcphy->tcphy_rst)) {
950                 dev_err(dev, "no tcphy_rst reset control found\n");
951                 return PTR_ERR(tcphy->tcphy_rst);
952         }
953
954         return 0;
955 }
956
957 static void typec_phy_pre_init(struct rockchip_typec_phy *tcphy)
958 {
959         struct rockchip_usb3phy_port_cfg *cfg = &tcphy->port_cfgs;
960
961         reset_control_assert(tcphy->tcphy_rst);
962         reset_control_assert(tcphy->uphy_rst);
963         reset_control_assert(tcphy->pipe_rst);
964
965         /* select external psm clock */
966         property_enable(tcphy, &cfg->external_psm, 1);
967         property_enable(tcphy, &cfg->usb3tousb2_en, 0);
968
969         tcphy->mode = MODE_DISCONNECT;
970 }
971
972 static int rockchip_typec_phy_probe(struct platform_device *pdev)
973 {
974         struct device *dev = &pdev->dev;
975         struct device_node *np = dev->of_node;
976         struct device_node *child_np;
977         struct rockchip_typec_phy *tcphy;
978         struct phy_provider *phy_provider;
979         struct resource *res;
980         int ret;
981
982         tcphy = devm_kzalloc(dev, sizeof(*tcphy), GFP_KERNEL);
983         if (!tcphy)
984                 return -ENOMEM;
985
986         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
987         tcphy->base = devm_ioremap_resource(dev, res);
988         if (IS_ERR(tcphy->base))
989                 return PTR_ERR(tcphy->base);
990
991         ret = tcphy_parse_dt(tcphy, dev);
992         if (ret)
993                 return ret;
994
995         tcphy->dev = dev;
996         platform_set_drvdata(pdev, tcphy);
997         mutex_init(&tcphy->lock);
998
999         typec_phy_pre_init(tcphy);
1000
1001         if (device_property_read_bool(dev, "extcon")) {
1002                 tcphy->extcon = extcon_get_edev_by_phandle(dev, 0);
1003                 if (IS_ERR(tcphy->extcon)) {
1004                         if (PTR_ERR(tcphy->extcon) != -EPROBE_DEFER)
1005                                 dev_err(dev, "Invalid or missing extcon\n");
1006                         return PTR_ERR(tcphy->extcon);
1007                 }
1008         }
1009
1010         pm_runtime_enable(dev);
1011
1012         for_each_available_child_of_node(np, child_np) {
1013                 struct phy *phy;
1014
1015                 if (!of_node_cmp(child_np->name, "dp-port"))
1016                         phy = devm_phy_create(dev, child_np,
1017                                               &rockchip_dp_phy_ops);
1018                 else if (!of_node_cmp(child_np->name, "usb3-port"))
1019                         phy = devm_phy_create(dev, child_np,
1020                                               &rockchip_usb3_phy_ops);
1021                 else
1022                         continue;
1023
1024                 if (IS_ERR(phy)) {
1025                         dev_err(dev, "failed to create phy: %s\n",
1026                                 child_np->name);
1027                         pm_runtime_disable(dev);
1028                         return PTR_ERR(phy);
1029                 }
1030
1031                 phy_set_drvdata(phy, tcphy);
1032         }
1033
1034         phy_provider = devm_of_phy_provider_register(dev, of_phy_simple_xlate);
1035         if (IS_ERR(phy_provider)) {
1036                 dev_err(dev, "Failed to register phy provider\n");
1037                 pm_runtime_disable(dev);
1038                 return PTR_ERR(phy_provider);
1039         }
1040
1041         return 0;
1042 }
1043
1044 static int rockchip_typec_phy_remove(struct platform_device *pdev)
1045 {
1046         pm_runtime_disable(&pdev->dev);
1047
1048         return 0;
1049 }
1050
1051 static const struct of_device_id rockchip_typec_phy_dt_ids[] = {
1052         { .compatible = "rockchip,rk3399-typec-phy" },
1053         {}
1054 };
1055
1056 MODULE_DEVICE_TABLE(of, rockchip_typec_phy_dt_ids);
1057
1058 static struct platform_driver rockchip_typec_phy_driver = {
1059         .probe          = rockchip_typec_phy_probe,
1060         .remove         = rockchip_typec_phy_remove,
1061         .driver         = {
1062                 .name   = "rockchip-typec-phy",
1063                 .of_match_table = rockchip_typec_phy_dt_ids,
1064         },
1065 };
1066
1067 module_platform_driver(rockchip_typec_phy_driver);
1068
1069 MODULE_AUTHOR("Chris Zhong <zyw@rock-chips.com>");
1070 MODULE_AUTHOR("Kever Yang <kever.yang@rock-chips.com>");
1071 MODULE_DESCRIPTION("Rockchip USB TYPE-C PHY driver");
1072 MODULE_LICENSE("GPL v2");