drm/panel: simple: add support Chunghwa CLAA070WP03 800x1280 panel
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / panel / panel-simple.c
1 /*
2  * Copyright (C) 2013, NVIDIA Corporation.  All rights reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sub license,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the
12  * next paragraph) shall be included in all copies or substantial portions
13  * of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT. IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
20  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
21  * DEALINGS IN THE SOFTWARE.
22  */
23
24 #include <linux/backlight.h>
25 #include <linux/gpio/consumer.h>
26 #include <linux/module.h>
27 #include <linux/of_platform.h>
28 #include <linux/platform_device.h>
29 #include <linux/regulator/consumer.h>
30
31 #include <drm/drmP.h>
32 #include <drm/drm_crtc.h>
33 #include <drm/drm_mipi_dsi.h>
34 #include <drm/drm_panel.h>
35
36 #include <video/display_timing.h>
37 #include <video/videomode.h>
38
39 struct panel_desc {
40         const struct drm_display_mode *modes;
41         unsigned int num_modes;
42         const struct display_timing *timings;
43         unsigned int num_timings;
44
45         unsigned int bpc;
46
47         struct {
48                 unsigned int width;
49                 unsigned int height;
50         } size;
51
52         /**
53          * @prepare: the time (in milliseconds) that it takes for the panel to
54          *           become ready and start receiving video data
55          * @enable: the time (in milliseconds) that it takes for the panel to
56          *          display the first valid frame after starting to receive
57          *          video data
58          * @disable: the time (in milliseconds) that it takes for the panel to
59          *           turn the display off (no content is visible)
60          * @unprepare: the time (in milliseconds) that it takes for the panel
61          *             to power itself down completely
62          */
63         struct {
64                 unsigned int prepare;
65                 unsigned int enable;
66                 unsigned int disable;
67                 unsigned int unprepare;
68         } delay;
69
70         u32 bus_format;
71 };
72
73 struct panel_simple {
74         struct drm_panel base;
75         bool prepared;
76         bool enabled;
77
78         const struct panel_desc *desc;
79
80         struct backlight_device *backlight;
81         struct regulator *supply;
82         struct i2c_adapter *ddc;
83
84         struct gpio_desc *enable_gpio;
85 };
86
87 static inline struct panel_simple *to_panel_simple(struct drm_panel *panel)
88 {
89         return container_of(panel, struct panel_simple, base);
90 }
91
92 static int panel_simple_get_fixed_modes(struct panel_simple *panel)
93 {
94         struct drm_connector *connector = panel->base.connector;
95         struct drm_device *drm = panel->base.drm;
96         struct drm_display_mode *mode;
97         unsigned int i, num = 0;
98
99         if (!panel->desc)
100                 return 0;
101
102         for (i = 0; i < panel->desc->num_timings; i++) {
103                 const struct display_timing *dt = &panel->desc->timings[i];
104                 struct videomode vm;
105
106                 videomode_from_timing(dt, &vm);
107                 mode = drm_mode_create(drm);
108                 if (!mode) {
109                         dev_err(drm->dev, "failed to add mode %ux%u\n",
110                                 dt->hactive.typ, dt->vactive.typ);
111                         continue;
112                 }
113
114                 drm_display_mode_from_videomode(&vm, mode);
115                 drm_mode_set_name(mode);
116
117                 drm_mode_probed_add(connector, mode);
118                 num++;
119         }
120
121         for (i = 0; i < panel->desc->num_modes; i++) {
122                 const struct drm_display_mode *m = &panel->desc->modes[i];
123
124                 mode = drm_mode_duplicate(drm, m);
125                 if (!mode) {
126                         dev_err(drm->dev, "failed to add mode %ux%u@%u\n",
127                                 m->hdisplay, m->vdisplay, m->vrefresh);
128                         continue;
129                 }
130
131                 drm_mode_set_name(mode);
132
133                 drm_mode_probed_add(connector, mode);
134                 num++;
135         }
136
137         connector->display_info.bpc = panel->desc->bpc;
138         connector->display_info.width_mm = panel->desc->size.width;
139         connector->display_info.height_mm = panel->desc->size.height;
140         if (panel->desc->bus_format)
141                 drm_display_info_set_bus_formats(&connector->display_info,
142                                                  &panel->desc->bus_format, 1);
143
144         return num;
145 }
146
147 static int panel_simple_disable(struct drm_panel *panel)
148 {
149         struct panel_simple *p = to_panel_simple(panel);
150
151         if (!p->enabled)
152                 return 0;
153
154         if (p->backlight) {
155                 p->backlight->props.power = FB_BLANK_POWERDOWN;
156                 backlight_update_status(p->backlight);
157         }
158
159         if (p->desc->delay.disable)
160                 msleep(p->desc->delay.disable);
161
162         p->enabled = false;
163
164         return 0;
165 }
166
167 static int panel_simple_unprepare(struct drm_panel *panel)
168 {
169         struct panel_simple *p = to_panel_simple(panel);
170
171         if (!p->prepared)
172                 return 0;
173
174         if (p->enable_gpio)
175                 gpiod_set_value_cansleep(p->enable_gpio, 0);
176
177         regulator_disable(p->supply);
178
179         if (p->desc->delay.unprepare)
180                 msleep(p->desc->delay.unprepare);
181
182         p->prepared = false;
183
184         return 0;
185 }
186
187 static int panel_simple_prepare(struct drm_panel *panel)
188 {
189         struct panel_simple *p = to_panel_simple(panel);
190         int err;
191
192         if (p->prepared)
193                 return 0;
194
195         err = regulator_enable(p->supply);
196         if (err < 0) {
197                 dev_err(panel->dev, "failed to enable supply: %d\n", err);
198                 return err;
199         }
200
201         if (p->enable_gpio)
202                 gpiod_set_value_cansleep(p->enable_gpio, 1);
203
204         if (p->desc->delay.prepare)
205                 msleep(p->desc->delay.prepare);
206
207         p->prepared = true;
208
209         return 0;
210 }
211
212 static int panel_simple_enable(struct drm_panel *panel)
213 {
214         struct panel_simple *p = to_panel_simple(panel);
215
216         if (p->enabled)
217                 return 0;
218
219         if (p->desc->delay.enable)
220                 msleep(p->desc->delay.enable);
221
222         if (p->backlight) {
223                 p->backlight->props.power = FB_BLANK_UNBLANK;
224                 backlight_update_status(p->backlight);
225         }
226
227         p->enabled = true;
228
229         return 0;
230 }
231
232 static int panel_simple_get_modes(struct drm_panel *panel)
233 {
234         struct panel_simple *p = to_panel_simple(panel);
235         int num = 0;
236
237         /* probe EDID if a DDC bus is available */
238         if (p->ddc) {
239                 struct edid *edid = drm_get_edid(panel->connector, p->ddc);
240                 drm_mode_connector_update_edid_property(panel->connector, edid);
241                 if (edid) {
242                         num += drm_add_edid_modes(panel->connector, edid);
243                         kfree(edid);
244                 }
245         }
246
247         /* add hard-coded panel modes */
248         num += panel_simple_get_fixed_modes(p);
249
250         return num;
251 }
252
253 static int panel_simple_get_timings(struct drm_panel *panel,
254                                     unsigned int num_timings,
255                                     struct display_timing *timings)
256 {
257         struct panel_simple *p = to_panel_simple(panel);
258         unsigned int i;
259
260         if (p->desc->num_timings < num_timings)
261                 num_timings = p->desc->num_timings;
262
263         if (timings)
264                 for (i = 0; i < num_timings; i++)
265                         timings[i] = p->desc->timings[i];
266
267         return p->desc->num_timings;
268 }
269
270 static const struct drm_panel_funcs panel_simple_funcs = {
271         .disable = panel_simple_disable,
272         .unprepare = panel_simple_unprepare,
273         .prepare = panel_simple_prepare,
274         .enable = panel_simple_enable,
275         .get_modes = panel_simple_get_modes,
276         .get_timings = panel_simple_get_timings,
277 };
278
279 static int panel_simple_probe(struct device *dev, const struct panel_desc *desc)
280 {
281         struct device_node *backlight, *ddc;
282         struct panel_simple *panel;
283         int err;
284
285         panel = devm_kzalloc(dev, sizeof(*panel), GFP_KERNEL);
286         if (!panel)
287                 return -ENOMEM;
288
289         panel->enabled = false;
290         panel->prepared = false;
291         panel->desc = desc;
292
293         panel->supply = devm_regulator_get(dev, "power");
294         if (IS_ERR(panel->supply))
295                 return PTR_ERR(panel->supply);
296
297         panel->enable_gpio = devm_gpiod_get_optional(dev, "enable",
298                                                      GPIOD_OUT_LOW);
299         if (IS_ERR(panel->enable_gpio)) {
300                 err = PTR_ERR(panel->enable_gpio);
301                 dev_err(dev, "failed to request GPIO: %d\n", err);
302                 return err;
303         }
304
305         backlight = of_parse_phandle(dev->of_node, "backlight", 0);
306         if (backlight) {
307                 panel->backlight = of_find_backlight_by_node(backlight);
308                 of_node_put(backlight);
309
310                 if (!panel->backlight)
311                         return -EPROBE_DEFER;
312         }
313
314         ddc = of_parse_phandle(dev->of_node, "ddc-i2c-bus", 0);
315         if (ddc) {
316                 panel->ddc = of_find_i2c_adapter_by_node(ddc);
317                 of_node_put(ddc);
318
319                 if (!panel->ddc) {
320                         err = -EPROBE_DEFER;
321                         goto free_backlight;
322                 }
323         }
324
325         drm_panel_init(&panel->base);
326         panel->base.dev = dev;
327         panel->base.funcs = &panel_simple_funcs;
328
329         err = drm_panel_add(&panel->base);
330         if (err < 0)
331                 goto free_ddc;
332
333         dev_set_drvdata(dev, panel);
334
335         return 0;
336
337 free_ddc:
338         if (panel->ddc)
339                 put_device(&panel->ddc->dev);
340 free_backlight:
341         if (panel->backlight)
342                 put_device(&panel->backlight->dev);
343
344         return err;
345 }
346
347 static int panel_simple_remove(struct device *dev)
348 {
349         struct panel_simple *panel = dev_get_drvdata(dev);
350
351         drm_panel_detach(&panel->base);
352         drm_panel_remove(&panel->base);
353
354         panel_simple_disable(&panel->base);
355
356         if (panel->ddc)
357                 put_device(&panel->ddc->dev);
358
359         if (panel->backlight)
360                 put_device(&panel->backlight->dev);
361
362         return 0;
363 }
364
365 static void panel_simple_shutdown(struct device *dev)
366 {
367         struct panel_simple *panel = dev_get_drvdata(dev);
368
369         panel_simple_disable(&panel->base);
370 }
371
372 static const struct drm_display_mode ampire_am800480r3tmqwa1h_mode = {
373         .clock = 33333,
374         .hdisplay = 800,
375         .hsync_start = 800 + 0,
376         .hsync_end = 800 + 0 + 255,
377         .htotal = 800 + 0 + 255 + 0,
378         .vdisplay = 480,
379         .vsync_start = 480 + 2,
380         .vsync_end = 480 + 2 + 45,
381         .vtotal = 480 + 2 + 45 + 0,
382         .vrefresh = 60,
383         .flags = DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC,
384 };
385
386 static const struct panel_desc ampire_am800480r3tmqwa1h = {
387         .modes = &ampire_am800480r3tmqwa1h_mode,
388         .num_modes = 1,
389         .bpc = 6,
390         .size = {
391                 .width = 152,
392                 .height = 91,
393         },
394         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
395 };
396
397 static const struct drm_display_mode auo_b101aw03_mode = {
398         .clock = 51450,
399         .hdisplay = 1024,
400         .hsync_start = 1024 + 156,
401         .hsync_end = 1024 + 156 + 8,
402         .htotal = 1024 + 156 + 8 + 156,
403         .vdisplay = 600,
404         .vsync_start = 600 + 16,
405         .vsync_end = 600 + 16 + 6,
406         .vtotal = 600 + 16 + 6 + 16,
407         .vrefresh = 60,
408 };
409
410 static const struct panel_desc auo_b101aw03 = {
411         .modes = &auo_b101aw03_mode,
412         .num_modes = 1,
413         .bpc = 6,
414         .size = {
415                 .width = 223,
416                 .height = 125,
417         },
418 };
419
420 static const struct drm_display_mode auo_b101ean01_mode = {
421         .clock = 72500,
422         .hdisplay = 1280,
423         .hsync_start = 1280 + 119,
424         .hsync_end = 1280 + 119 + 32,
425         .htotal = 1280 + 119 + 32 + 21,
426         .vdisplay = 800,
427         .vsync_start = 800 + 4,
428         .vsync_end = 800 + 4 + 20,
429         .vtotal = 800 + 4 + 20 + 8,
430         .vrefresh = 60,
431 };
432
433 static const struct panel_desc auo_b101ean01 = {
434         .modes = &auo_b101ean01_mode,
435         .num_modes = 1,
436         .bpc = 6,
437         .size = {
438                 .width = 217,
439                 .height = 136,
440         },
441 };
442
443 static const struct drm_display_mode auo_b101xtn01_mode = {
444         .clock = 72000,
445         .hdisplay = 1366,
446         .hsync_start = 1366 + 20,
447         .hsync_end = 1366 + 20 + 70,
448         .htotal = 1366 + 20 + 70,
449         .vdisplay = 768,
450         .vsync_start = 768 + 14,
451         .vsync_end = 768 + 14 + 42,
452         .vtotal = 768 + 14 + 42,
453         .vrefresh = 60,
454         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
455 };
456
457 static const struct panel_desc auo_b101xtn01 = {
458         .modes = &auo_b101xtn01_mode,
459         .num_modes = 1,
460         .bpc = 6,
461         .size = {
462                 .width = 223,
463                 .height = 125,
464         },
465 };
466
467 static const struct drm_display_mode auo_b116xw03_mode = {
468         .clock = 70589,
469         .hdisplay = 1366,
470         .hsync_start = 1366 + 40,
471         .hsync_end = 1366 + 40 + 40,
472         .htotal = 1366 + 40 + 40 + 32,
473         .vdisplay = 768,
474         .vsync_start = 768 + 10,
475         .vsync_end = 768 + 10 + 12,
476         .vtotal = 768 + 10 + 12 + 6,
477         .vrefresh = 60,
478 };
479
480 static const struct panel_desc auo_b116xw03 = {
481         .modes = &auo_b116xw03_mode,
482         .num_modes = 1,
483         .bpc = 6,
484         .size = {
485                 .width = 256,
486                 .height = 144,
487         },
488 };
489
490 static const struct drm_display_mode auo_b133xtn01_mode = {
491         .clock = 69500,
492         .hdisplay = 1366,
493         .hsync_start = 1366 + 48,
494         .hsync_end = 1366 + 48 + 32,
495         .htotal = 1366 + 48 + 32 + 20,
496         .vdisplay = 768,
497         .vsync_start = 768 + 3,
498         .vsync_end = 768 + 3 + 6,
499         .vtotal = 768 + 3 + 6 + 13,
500         .vrefresh = 60,
501 };
502
503 static const struct panel_desc auo_b133xtn01 = {
504         .modes = &auo_b133xtn01_mode,
505         .num_modes = 1,
506         .bpc = 6,
507         .size = {
508                 .width = 293,
509                 .height = 165,
510         },
511 };
512
513 static const struct drm_display_mode auo_b133htn01_mode = {
514         .clock = 150660,
515         .hdisplay = 1920,
516         .hsync_start = 1920 + 172,
517         .hsync_end = 1920 + 172 + 80,
518         .htotal = 1920 + 172 + 80 + 60,
519         .vdisplay = 1080,
520         .vsync_start = 1080 + 25,
521         .vsync_end = 1080 + 25 + 10,
522         .vtotal = 1080 + 25 + 10 + 10,
523         .vrefresh = 60,
524 };
525
526 static const struct panel_desc auo_b133htn01 = {
527         .modes = &auo_b133htn01_mode,
528         .num_modes = 1,
529         .bpc = 6,
530         .size = {
531                 .width = 293,
532                 .height = 165,
533         },
534         .delay = {
535                 .prepare = 105,
536                 .enable = 20,
537                 .unprepare = 50,
538         },
539 };
540
541 static const struct drm_display_mode avic_tm070ddh03_mode = {
542         .clock = 51200,
543         .hdisplay = 1024,
544         .hsync_start = 1024 + 160,
545         .hsync_end = 1024 + 160 + 4,
546         .htotal = 1024 + 160 + 4 + 156,
547         .vdisplay = 600,
548         .vsync_start = 600 + 17,
549         .vsync_end = 600 + 17 + 1,
550         .vtotal = 600 + 17 + 1 + 17,
551         .vrefresh = 60,
552 };
553
554 static const struct panel_desc avic_tm070ddh03 = {
555         .modes = &avic_tm070ddh03_mode,
556         .num_modes = 1,
557         .bpc = 8,
558         .size = {
559                 .width = 154,
560                 .height = 90,
561         },
562         .delay = {
563                 .prepare = 20,
564                 .enable = 200,
565                 .disable = 200,
566         },
567 };
568
569 static const struct drm_display_mode chunghwa_claa070wp03xg_mode = {
570         .clock = 67000,
571         .hdisplay = 800,
572         .hsync_start = 800 + 24,
573         .hsync_end = 800 + 24 + 16,
574         .htotal = 800 + 24 + 16 + 24,
575         .vdisplay = 1280,
576         .vsync_start = 1280 + 2,
577         .vsync_end = 1280 + 2 + 2,
578         .vtotal = 1280 + 2 + 2 + 4,
579         .vrefresh = 60,
580 };
581
582 static const struct panel_desc chunghwa_claa070wp03xg = {
583         .modes = &chunghwa_claa070wp03xg_mode,
584         .num_modes = 1,
585         .bpc = 6,
586         .size = {
587                 .width = 94,
588                 .height = 151,
589         },
590 };
591
592 static const struct drm_display_mode chunghwa_claa101wa01a_mode = {
593         .clock = 72070,
594         .hdisplay = 1366,
595         .hsync_start = 1366 + 58,
596         .hsync_end = 1366 + 58 + 58,
597         .htotal = 1366 + 58 + 58 + 58,
598         .vdisplay = 768,
599         .vsync_start = 768 + 4,
600         .vsync_end = 768 + 4 + 4,
601         .vtotal = 768 + 4 + 4 + 4,
602         .vrefresh = 60,
603 };
604
605 static const struct panel_desc chunghwa_claa101wa01a = {
606         .modes = &chunghwa_claa101wa01a_mode,
607         .num_modes = 1,
608         .bpc = 6,
609         .size = {
610                 .width = 220,
611                 .height = 120,
612         },
613 };
614
615 static const struct drm_display_mode chunghwa_claa101wb01_mode = {
616         .clock = 69300,
617         .hdisplay = 1366,
618         .hsync_start = 1366 + 48,
619         .hsync_end = 1366 + 48 + 32,
620         .htotal = 1366 + 48 + 32 + 20,
621         .vdisplay = 768,
622         .vsync_start = 768 + 16,
623         .vsync_end = 768 + 16 + 8,
624         .vtotal = 768 + 16 + 8 + 16,
625         .vrefresh = 60,
626 };
627
628 static const struct panel_desc chunghwa_claa101wb01 = {
629         .modes = &chunghwa_claa101wb01_mode,
630         .num_modes = 1,
631         .bpc = 6,
632         .size = {
633                 .width = 223,
634                 .height = 125,
635         },
636 };
637
638 static const struct drm_display_mode edt_et057090dhu_mode = {
639         .clock = 25175,
640         .hdisplay = 640,
641         .hsync_start = 640 + 16,
642         .hsync_end = 640 + 16 + 30,
643         .htotal = 640 + 16 + 30 + 114,
644         .vdisplay = 480,
645         .vsync_start = 480 + 10,
646         .vsync_end = 480 + 10 + 3,
647         .vtotal = 480 + 10 + 3 + 32,
648         .vrefresh = 60,
649         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
650 };
651
652 static const struct panel_desc edt_et057090dhu = {
653         .modes = &edt_et057090dhu_mode,
654         .num_modes = 1,
655         .bpc = 6,
656         .size = {
657                 .width = 115,
658                 .height = 86,
659         },
660 };
661
662 static const struct drm_display_mode edt_etm0700g0dh6_mode = {
663         .clock = 33260,
664         .hdisplay = 800,
665         .hsync_start = 800 + 40,
666         .hsync_end = 800 + 40 + 128,
667         .htotal = 800 + 40 + 128 + 88,
668         .vdisplay = 480,
669         .vsync_start = 480 + 10,
670         .vsync_end = 480 + 10 + 2,
671         .vtotal = 480 + 10 + 2 + 33,
672         .vrefresh = 60,
673         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
674 };
675
676 static const struct panel_desc edt_etm0700g0dh6 = {
677         .modes = &edt_etm0700g0dh6_mode,
678         .num_modes = 1,
679         .bpc = 6,
680         .size = {
681                 .width = 152,
682                 .height = 91,
683         },
684 };
685
686 static const struct drm_display_mode foxlink_fl500wvr00_a0t_mode = {
687         .clock = 32260,
688         .hdisplay = 800,
689         .hsync_start = 800 + 168,
690         .hsync_end = 800 + 168 + 64,
691         .htotal = 800 + 168 + 64 + 88,
692         .vdisplay = 480,
693         .vsync_start = 480 + 37,
694         .vsync_end = 480 + 37 + 2,
695         .vtotal = 480 + 37 + 2 + 8,
696         .vrefresh = 60,
697 };
698
699 static const struct panel_desc foxlink_fl500wvr00_a0t = {
700         .modes = &foxlink_fl500wvr00_a0t_mode,
701         .num_modes = 1,
702         .bpc = 8,
703         .size = {
704                 .width = 108,
705                 .height = 65,
706         },
707         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
708 };
709
710 static const struct drm_display_mode giantplus_gpg482739qs5_mode = {
711         .clock = 9000,
712         .hdisplay = 480,
713         .hsync_start = 480 + 5,
714         .hsync_end = 480 + 5 + 1,
715         .htotal = 480 + 5 + 1 + 40,
716         .vdisplay = 272,
717         .vsync_start = 272 + 8,
718         .vsync_end = 272 + 8 + 1,
719         .vtotal = 272 + 8 + 1 + 8,
720         .vrefresh = 60,
721 };
722
723 static const struct panel_desc giantplus_gpg482739qs5 = {
724         .modes = &giantplus_gpg482739qs5_mode,
725         .num_modes = 1,
726         .bpc = 8,
727         .size = {
728                 .width = 95,
729                 .height = 54,
730         },
731         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
732 };
733
734 static const struct display_timing hannstar_hsd070pww1_timing = {
735         .pixelclock = { 64300000, 71100000, 82000000 },
736         .hactive = { 1280, 1280, 1280 },
737         .hfront_porch = { 1, 1, 10 },
738         .hback_porch = { 1, 1, 10 },
739         /*
740          * According to the data sheet, the minimum horizontal blanking interval
741          * is 54 clocks (1 + 52 + 1), but tests with a Nitrogen6X have shown the
742          * minimum working horizontal blanking interval to be 60 clocks.
743          */
744         .hsync_len = { 58, 158, 661 },
745         .vactive = { 800, 800, 800 },
746         .vfront_porch = { 1, 1, 10 },
747         .vback_porch = { 1, 1, 10 },
748         .vsync_len = { 1, 21, 203 },
749         .flags = DISPLAY_FLAGS_DE_HIGH,
750 };
751
752 static const struct panel_desc hannstar_hsd070pww1 = {
753         .timings = &hannstar_hsd070pww1_timing,
754         .num_timings = 1,
755         .bpc = 6,
756         .size = {
757                 .width = 151,
758                 .height = 94,
759         },
760         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
761 };
762
763 static const struct display_timing hannstar_hsd100pxn1_timing = {
764         .pixelclock = { 55000000, 65000000, 75000000 },
765         .hactive = { 1024, 1024, 1024 },
766         .hfront_porch = { 40, 40, 40 },
767         .hback_porch = { 220, 220, 220 },
768         .hsync_len = { 20, 60, 100 },
769         .vactive = { 768, 768, 768 },
770         .vfront_porch = { 7, 7, 7 },
771         .vback_porch = { 21, 21, 21 },
772         .vsync_len = { 10, 10, 10 },
773         .flags = DISPLAY_FLAGS_DE_HIGH,
774 };
775
776 static const struct panel_desc hannstar_hsd100pxn1 = {
777         .timings = &hannstar_hsd100pxn1_timing,
778         .num_timings = 1,
779         .bpc = 6,
780         .size = {
781                 .width = 203,
782                 .height = 152,
783         },
784         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
785 };
786
787 static const struct drm_display_mode hitachi_tx23d38vm0caa_mode = {
788         .clock = 33333,
789         .hdisplay = 800,
790         .hsync_start = 800 + 85,
791         .hsync_end = 800 + 85 + 86,
792         .htotal = 800 + 85 + 86 + 85,
793         .vdisplay = 480,
794         .vsync_start = 480 + 16,
795         .vsync_end = 480 + 16 + 13,
796         .vtotal = 480 + 16 + 13 + 16,
797         .vrefresh = 60,
798 };
799
800 static const struct panel_desc hitachi_tx23d38vm0caa = {
801         .modes = &hitachi_tx23d38vm0caa_mode,
802         .num_modes = 1,
803         .bpc = 6,
804         .size = {
805                 .width = 195,
806                 .height = 117,
807         },
808 };
809
810 static const struct drm_display_mode innolux_at043tn24_mode = {
811         .clock = 9000,
812         .hdisplay = 480,
813         .hsync_start = 480 + 2,
814         .hsync_end = 480 + 2 + 41,
815         .htotal = 480 + 2 + 41 + 2,
816         .vdisplay = 272,
817         .vsync_start = 272 + 2,
818         .vsync_end = 272 + 2 + 11,
819         .vtotal = 272 + 2 + 11 + 2,
820         .vrefresh = 60,
821         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
822 };
823
824 static const struct panel_desc innolux_at043tn24 = {
825         .modes = &innolux_at043tn24_mode,
826         .num_modes = 1,
827         .bpc = 8,
828         .size = {
829                 .width = 95,
830                 .height = 54,
831         },
832         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
833 };
834
835 static const struct drm_display_mode innolux_g121i1_l01_mode = {
836         .clock = 71000,
837         .hdisplay = 1280,
838         .hsync_start = 1280 + 64,
839         .hsync_end = 1280 + 64 + 32,
840         .htotal = 1280 + 64 + 32 + 64,
841         .vdisplay = 800,
842         .vsync_start = 800 + 9,
843         .vsync_end = 800 + 9 + 6,
844         .vtotal = 800 + 9 + 6 + 9,
845         .vrefresh = 60,
846 };
847
848 static const struct panel_desc innolux_g121i1_l01 = {
849         .modes = &innolux_g121i1_l01_mode,
850         .num_modes = 1,
851         .bpc = 6,
852         .size = {
853                 .width = 261,
854                 .height = 163,
855         },
856 };
857
858 static const struct drm_display_mode innolux_n116bge_mode = {
859         .clock = 76420,
860         .hdisplay = 1366,
861         .hsync_start = 1366 + 136,
862         .hsync_end = 1366 + 136 + 30,
863         .htotal = 1366 + 136 + 30 + 60,
864         .vdisplay = 768,
865         .vsync_start = 768 + 8,
866         .vsync_end = 768 + 8 + 12,
867         .vtotal = 768 + 8 + 12 + 12,
868         .vrefresh = 60,
869         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
870 };
871
872 static const struct panel_desc innolux_n116bge = {
873         .modes = &innolux_n116bge_mode,
874         .num_modes = 1,
875         .bpc = 6,
876         .size = {
877                 .width = 256,
878                 .height = 144,
879         },
880 };
881
882 static const struct drm_display_mode innolux_n156bge_l21_mode = {
883         .clock = 69300,
884         .hdisplay = 1366,
885         .hsync_start = 1366 + 16,
886         .hsync_end = 1366 + 16 + 34,
887         .htotal = 1366 + 16 + 34 + 50,
888         .vdisplay = 768,
889         .vsync_start = 768 + 2,
890         .vsync_end = 768 + 2 + 6,
891         .vtotal = 768 + 2 + 6 + 12,
892         .vrefresh = 60,
893 };
894
895 static const struct panel_desc innolux_n156bge_l21 = {
896         .modes = &innolux_n156bge_l21_mode,
897         .num_modes = 1,
898         .bpc = 6,
899         .size = {
900                 .width = 344,
901                 .height = 193,
902         },
903 };
904
905 static const struct drm_display_mode innolux_zj070na_01p_mode = {
906         .clock = 51501,
907         .hdisplay = 1024,
908         .hsync_start = 1024 + 128,
909         .hsync_end = 1024 + 128 + 64,
910         .htotal = 1024 + 128 + 64 + 128,
911         .vdisplay = 600,
912         .vsync_start = 600 + 16,
913         .vsync_end = 600 + 16 + 4,
914         .vtotal = 600 + 16 + 4 + 16,
915         .vrefresh = 60,
916 };
917
918 static const struct panel_desc innolux_zj070na_01p = {
919         .modes = &innolux_zj070na_01p_mode,
920         .num_modes = 1,
921         .bpc = 6,
922         .size = {
923                 .width = 1024,
924                 .height = 600,
925         },
926 };
927
928 static const struct drm_display_mode lg_lb070wv8_mode = {
929         .clock = 33246,
930         .hdisplay = 800,
931         .hsync_start = 800 + 88,
932         .hsync_end = 800 + 88 + 80,
933         .htotal = 800 + 88 + 80 + 88,
934         .vdisplay = 480,
935         .vsync_start = 480 + 10,
936         .vsync_end = 480 + 10 + 25,
937         .vtotal = 480 + 10 + 25 + 10,
938         .vrefresh = 60,
939 };
940
941 static const struct panel_desc lg_lb070wv8 = {
942         .modes = &lg_lb070wv8_mode,
943         .num_modes = 1,
944         .bpc = 16,
945         .size = {
946                 .width = 151,
947                 .height = 91,
948         },
949         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
950 };
951
952 static const struct drm_display_mode lg_lp079qx1_sp0v_mode = {
953         .clock = 200000,
954         .hdisplay = 1536,
955         .hsync_start = 1536 + 12,
956         .hsync_end = 1536 + 12 + 16,
957         .htotal = 1536 + 12 + 16 + 48,
958         .vdisplay = 2048,
959         .vsync_start = 2048 + 8,
960         .vsync_end = 2048 + 8 + 4,
961         .vtotal = 2048 + 8 + 4 + 8,
962         .vrefresh = 60,
963         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
964 };
965
966 static const struct panel_desc lg_lp079qx1_sp0v = {
967         .modes = &lg_lp079qx1_sp0v_mode,
968         .num_modes = 1,
969         .size = {
970                 .width = 129,
971                 .height = 171,
972         },
973 };
974
975 static const struct drm_display_mode lg_lp097qx1_spa1_mode = {
976         .clock = 205210,
977         .hdisplay = 2048,
978         .hsync_start = 2048 + 150,
979         .hsync_end = 2048 + 150 + 5,
980         .htotal = 2048 + 150 + 5 + 5,
981         .vdisplay = 1536,
982         .vsync_start = 1536 + 3,
983         .vsync_end = 1536 + 3 + 1,
984         .vtotal = 1536 + 3 + 1 + 9,
985         .vrefresh = 60,
986 };
987
988 static const struct panel_desc lg_lp097qx1_spa1 = {
989         .modes = &lg_lp097qx1_spa1_mode,
990         .num_modes = 1,
991         .size = {
992                 .width = 320,
993                 .height = 187,
994         },
995 };
996
997 static const struct drm_display_mode lg_lp129qe_mode = {
998         .clock = 285250,
999         .hdisplay = 2560,
1000         .hsync_start = 2560 + 48,
1001         .hsync_end = 2560 + 48 + 32,
1002         .htotal = 2560 + 48 + 32 + 80,
1003         .vdisplay = 1700,
1004         .vsync_start = 1700 + 3,
1005         .vsync_end = 1700 + 3 + 10,
1006         .vtotal = 1700 + 3 + 10 + 36,
1007         .vrefresh = 60,
1008 };
1009
1010 static const struct panel_desc lg_lp129qe = {
1011         .modes = &lg_lp129qe_mode,
1012         .num_modes = 1,
1013         .bpc = 8,
1014         .size = {
1015                 .width = 272,
1016                 .height = 181,
1017         },
1018 };
1019
1020 static const struct drm_display_mode nec_nl4827hc19_05b_mode = {
1021         .clock = 10870,
1022         .hdisplay = 480,
1023         .hsync_start = 480 + 2,
1024         .hsync_end = 480 + 2 + 41,
1025         .htotal = 480 + 2 + 41 + 2,
1026         .vdisplay = 272,
1027         .vsync_start = 272 + 2,
1028         .vsync_end = 272 + 2 + 4,
1029         .vtotal = 272 + 2 + 4 + 2,
1030         .vrefresh = 74,
1031 };
1032
1033 static const struct panel_desc nec_nl4827hc19_05b = {
1034         .modes = &nec_nl4827hc19_05b_mode,
1035         .num_modes = 1,
1036         .bpc = 8,
1037         .size = {
1038                 .width = 95,
1039                 .height = 54,
1040         },
1041         .bus_format = MEDIA_BUS_FMT_RGB888_1X24
1042 };
1043
1044 static const struct display_timing okaya_rs800480t_7x0gp_timing = {
1045         .pixelclock = { 30000000, 30000000, 40000000 },
1046         .hactive = { 800, 800, 800 },
1047         .hfront_porch = { 40, 40, 40 },
1048         .hback_porch = { 40, 40, 40 },
1049         .hsync_len = { 1, 48, 48 },
1050         .vactive = { 480, 480, 480 },
1051         .vfront_porch = { 13, 13, 13 },
1052         .vback_porch = { 29, 29, 29 },
1053         .vsync_len = { 3, 3, 3 },
1054         .flags = DISPLAY_FLAGS_DE_HIGH,
1055 };
1056
1057 static const struct panel_desc okaya_rs800480t_7x0gp = {
1058         .timings = &okaya_rs800480t_7x0gp_timing,
1059         .num_timings = 1,
1060         .bpc = 6,
1061         .size = {
1062                 .width = 154,
1063                 .height = 87,
1064         },
1065         .delay = {
1066                 .prepare = 41,
1067                 .enable = 50,
1068                 .unprepare = 41,
1069                 .disable = 50,
1070         },
1071         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
1072 };
1073
1074 static const struct drm_display_mode ortustech_com43h4m85ulc_mode  = {
1075         .clock = 25000,
1076         .hdisplay = 480,
1077         .hsync_start = 480 + 10,
1078         .hsync_end = 480 + 10 + 10,
1079         .htotal = 480 + 10 + 10 + 15,
1080         .vdisplay = 800,
1081         .vsync_start = 800 + 3,
1082         .vsync_end = 800 + 3 + 3,
1083         .vtotal = 800 + 3 + 3 + 3,
1084         .vrefresh = 60,
1085 };
1086
1087 static const struct panel_desc ortustech_com43h4m85ulc = {
1088         .modes = &ortustech_com43h4m85ulc_mode,
1089         .num_modes = 1,
1090         .bpc = 8,
1091         .size = {
1092                 .width = 56,
1093                 .height = 93,
1094         },
1095         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
1096 };
1097
1098 static const struct drm_display_mode samsung_lsn122dl01_c01_mode = {
1099         .clock = 271560,
1100         .hdisplay = 2560,
1101         .hsync_start = 2560 + 48,
1102         .hsync_end = 2560 + 48 + 32,
1103         .htotal = 2560 + 48 + 32 + 80,
1104         .vdisplay = 1600,
1105         .vsync_start = 1600 + 2,
1106         .vsync_end = 1600 + 2 + 5,
1107         .vtotal = 1600 + 2 + 5 + 57,
1108         .vrefresh = 60,
1109 };
1110
1111 static const struct panel_desc samsung_lsn122dl01_c01 = {
1112         .modes = &samsung_lsn122dl01_c01_mode,
1113         .num_modes = 1,
1114         .size = {
1115                 .width = 2560,
1116                 .height = 1600,
1117         },
1118 };
1119
1120 static const struct drm_display_mode samsung_ltn101nt05_mode = {
1121         .clock = 54030,
1122         .hdisplay = 1024,
1123         .hsync_start = 1024 + 24,
1124         .hsync_end = 1024 + 24 + 136,
1125         .htotal = 1024 + 24 + 136 + 160,
1126         .vdisplay = 600,
1127         .vsync_start = 600 + 3,
1128         .vsync_end = 600 + 3 + 6,
1129         .vtotal = 600 + 3 + 6 + 61,
1130         .vrefresh = 60,
1131 };
1132
1133 static const struct panel_desc samsung_ltn101nt05 = {
1134         .modes = &samsung_ltn101nt05_mode,
1135         .num_modes = 1,
1136         .bpc = 6,
1137         .size = {
1138                 .width = 1024,
1139                 .height = 600,
1140         },
1141 };
1142
1143 static const struct drm_display_mode samsung_ltn140at29_301_mode = {
1144         .clock = 76300,
1145         .hdisplay = 1366,
1146         .hsync_start = 1366 + 64,
1147         .hsync_end = 1366 + 64 + 48,
1148         .htotal = 1366 + 64 + 48 + 128,
1149         .vdisplay = 768,
1150         .vsync_start = 768 + 2,
1151         .vsync_end = 768 + 2 + 5,
1152         .vtotal = 768 + 2 + 5 + 17,
1153         .vrefresh = 60,
1154 };
1155
1156 static const struct panel_desc samsung_ltn140at29_301 = {
1157         .modes = &samsung_ltn140at29_301_mode,
1158         .num_modes = 1,
1159         .bpc = 6,
1160         .size = {
1161                 .width = 320,
1162                 .height = 187,
1163         },
1164 };
1165
1166 static const struct drm_display_mode shelly_sca07010_bfn_lnn_mode = {
1167         .clock = 33300,
1168         .hdisplay = 800,
1169         .hsync_start = 800 + 1,
1170         .hsync_end = 800 + 1 + 64,
1171         .htotal = 800 + 1 + 64 + 64,
1172         .vdisplay = 480,
1173         .vsync_start = 480 + 1,
1174         .vsync_end = 480 + 1 + 23,
1175         .vtotal = 480 + 1 + 23 + 22,
1176         .vrefresh = 60,
1177 };
1178
1179 static const struct panel_desc shelly_sca07010_bfn_lnn = {
1180         .modes = &shelly_sca07010_bfn_lnn_mode,
1181         .num_modes = 1,
1182         .size = {
1183                 .width = 152,
1184                 .height = 91,
1185         },
1186         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
1187 };
1188
1189 static const struct of_device_id platform_of_match[] = {
1190         {
1191                 .compatible = "ampire,am800480r3tmqwa1h",
1192                 .data = &ampire_am800480r3tmqwa1h,
1193         }, {
1194                 .compatible = "auo,b101aw03",
1195                 .data = &auo_b101aw03,
1196         }, {
1197                 .compatible = "auo,b101ean01",
1198                 .data = &auo_b101ean01,
1199         }, {
1200                 .compatible = "auo,b101xtn01",
1201                 .data = &auo_b101xtn01,
1202         }, {
1203                 .compatible = "auo,b116xw03",
1204                 .data = &auo_b116xw03,
1205         }, {
1206                 .compatible = "auo,b133htn01",
1207                 .data = &auo_b133htn01,
1208         }, {
1209                 .compatible = "auo,b133xtn01",
1210                 .data = &auo_b133xtn01,
1211         }, {
1212                 .compatible = "avic,tm070ddh03",
1213                 .data = &avic_tm070ddh03,
1214         }, {
1215                 .compatible = "chunghwa,claa070wp03xg",
1216                 .data = &chunghwa_claa070wp03xg,
1217         }, {
1218                 .compatible = "chunghwa,claa101wa01a",
1219                 .data = &chunghwa_claa101wa01a
1220         }, {
1221                 .compatible = "chunghwa,claa101wb01",
1222                 .data = &chunghwa_claa101wb01
1223         }, {
1224                 .compatible = "edt,et057090dhu",
1225                 .data = &edt_et057090dhu,
1226         }, {
1227                 .compatible = "edt,et070080dh6",
1228                 .data = &edt_etm0700g0dh6,
1229         }, {
1230                 .compatible = "edt,etm0700g0dh6",
1231                 .data = &edt_etm0700g0dh6,
1232         }, {
1233                 .compatible = "foxlink,fl500wvr00-a0t",
1234                 .data = &foxlink_fl500wvr00_a0t,
1235         }, {
1236                 .compatible = "giantplus,gpg482739qs5",
1237                 .data = &giantplus_gpg482739qs5
1238         }, {
1239                 .compatible = "hannstar,hsd070pww1",
1240                 .data = &hannstar_hsd070pww1,
1241         }, {
1242                 .compatible = "hannstar,hsd100pxn1",
1243                 .data = &hannstar_hsd100pxn1,
1244         }, {
1245                 .compatible = "hit,tx23d38vm0caa",
1246                 .data = &hitachi_tx23d38vm0caa
1247         }, {
1248                 .compatible = "innolux,at043tn24",
1249                 .data = &innolux_at043tn24,
1250         }, {
1251                 .compatible ="innolux,g121i1-l01",
1252                 .data = &innolux_g121i1_l01
1253         }, {
1254                 .compatible = "innolux,n116bge",
1255                 .data = &innolux_n116bge,
1256         }, {
1257                 .compatible = "innolux,n156bge-l21",
1258                 .data = &innolux_n156bge_l21,
1259         }, {
1260                 .compatible = "innolux,zj070na-01p",
1261                 .data = &innolux_zj070na_01p,
1262         }, {
1263                 .compatible = "lg,lb070wv8",
1264                 .data = &lg_lb070wv8,
1265         }, {
1266                 .compatible = "lg,lp079qx1-sp0v",
1267                 .data = &lg_lp079qx1_sp0v,
1268         }, {
1269                 .compatible = "lg,lp097qx1-spa1",
1270                 .data = &lg_lp097qx1_spa1,
1271         }, {
1272                 .compatible = "lg,lp129qe",
1273                 .data = &lg_lp129qe,
1274         }, {
1275                 .compatible = "nec,nl4827hc19-05b",
1276                 .data = &nec_nl4827hc19_05b,
1277         }, {
1278                 .compatible = "okaya,rs800480t-7x0gp",
1279                 .data = &okaya_rs800480t_7x0gp,
1280         }, {
1281                 .compatible = "ortustech,com43h4m85ulc",
1282                 .data = &ortustech_com43h4m85ulc,
1283         }, {
1284                 .compatible = "samsung,lsn122dl01-c01",
1285                 .data = &samsung_lsn122dl01_c01,
1286         }, {
1287                 .compatible = "samsung,ltn101nt05",
1288                 .data = &samsung_ltn101nt05,
1289         }, {
1290                 .compatible = "samsung,ltn140at29-301",
1291                 .data = &samsung_ltn140at29_301,
1292         }, {
1293                 .compatible = "shelly,sca07010-bfn-lnn",
1294                 .data = &shelly_sca07010_bfn_lnn,
1295         }, {
1296                 /* sentinel */
1297         }
1298 };
1299 MODULE_DEVICE_TABLE(of, platform_of_match);
1300
1301 static int panel_simple_platform_probe(struct platform_device *pdev)
1302 {
1303         const struct of_device_id *id;
1304
1305         id = of_match_node(platform_of_match, pdev->dev.of_node);
1306         if (!id)
1307                 return -ENODEV;
1308
1309         return panel_simple_probe(&pdev->dev, id->data);
1310 }
1311
1312 static int panel_simple_platform_remove(struct platform_device *pdev)
1313 {
1314         return panel_simple_remove(&pdev->dev);
1315 }
1316
1317 static void panel_simple_platform_shutdown(struct platform_device *pdev)
1318 {
1319         panel_simple_shutdown(&pdev->dev);
1320 }
1321
1322 static struct platform_driver panel_simple_platform_driver = {
1323         .driver = {
1324                 .name = "panel-simple",
1325                 .of_match_table = platform_of_match,
1326         },
1327         .probe = panel_simple_platform_probe,
1328         .remove = panel_simple_platform_remove,
1329         .shutdown = panel_simple_platform_shutdown,
1330 };
1331
1332 struct panel_desc_dsi {
1333         struct panel_desc desc;
1334
1335         unsigned long flags;
1336         enum mipi_dsi_pixel_format format;
1337         unsigned int lanes;
1338 };
1339
1340 static const struct drm_display_mode auo_b080uan01_mode = {
1341         .clock = 154500,
1342         .hdisplay = 1200,
1343         .hsync_start = 1200 + 62,
1344         .hsync_end = 1200 + 62 + 4,
1345         .htotal = 1200 + 62 + 4 + 62,
1346         .vdisplay = 1920,
1347         .vsync_start = 1920 + 9,
1348         .vsync_end = 1920 + 9 + 2,
1349         .vtotal = 1920 + 9 + 2 + 8,
1350         .vrefresh = 60,
1351 };
1352
1353 static const struct panel_desc_dsi auo_b080uan01 = {
1354         .desc = {
1355                 .modes = &auo_b080uan01_mode,
1356                 .num_modes = 1,
1357                 .bpc = 8,
1358                 .size = {
1359                         .width = 108,
1360                         .height = 272,
1361                 },
1362         },
1363         .flags = MIPI_DSI_MODE_VIDEO | MIPI_DSI_CLOCK_NON_CONTINUOUS,
1364         .format = MIPI_DSI_FMT_RGB888,
1365         .lanes = 4,
1366 };
1367
1368 static const struct drm_display_mode boe_tv080wum_nl0_mode = {
1369         .clock = 160000,
1370         .hdisplay = 1200,
1371         .hsync_start = 1200 + 120,
1372         .hsync_end = 1200 + 120 + 20,
1373         .htotal = 1200 + 120 + 20 + 21,
1374         .vdisplay = 1920,
1375         .vsync_start = 1920 + 21,
1376         .vsync_end = 1920 + 21 + 3,
1377         .vtotal = 1920 + 21 + 3 + 18,
1378         .vrefresh = 60,
1379         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
1380 };
1381
1382 static const struct panel_desc_dsi boe_tv080wum_nl0 = {
1383         .desc = {
1384                 .modes = &boe_tv080wum_nl0_mode,
1385                 .num_modes = 1,
1386                 .size = {
1387                         .width = 107,
1388                         .height = 172,
1389                 },
1390         },
1391         .flags = MIPI_DSI_MODE_VIDEO |
1392                  MIPI_DSI_MODE_VIDEO_BURST |
1393                  MIPI_DSI_MODE_VIDEO_SYNC_PULSE,
1394         .format = MIPI_DSI_FMT_RGB888,
1395         .lanes = 4,
1396 };
1397
1398 static const struct drm_display_mode lg_ld070wx3_sl01_mode = {
1399         .clock = 71000,
1400         .hdisplay = 800,
1401         .hsync_start = 800 + 32,
1402         .hsync_end = 800 + 32 + 1,
1403         .htotal = 800 + 32 + 1 + 57,
1404         .vdisplay = 1280,
1405         .vsync_start = 1280 + 28,
1406         .vsync_end = 1280 + 28 + 1,
1407         .vtotal = 1280 + 28 + 1 + 14,
1408         .vrefresh = 60,
1409 };
1410
1411 static const struct panel_desc_dsi lg_ld070wx3_sl01 = {
1412         .desc = {
1413                 .modes = &lg_ld070wx3_sl01_mode,
1414                 .num_modes = 1,
1415                 .bpc = 8,
1416                 .size = {
1417                         .width = 94,
1418                         .height = 151,
1419                 },
1420         },
1421         .flags = MIPI_DSI_MODE_VIDEO | MIPI_DSI_CLOCK_NON_CONTINUOUS,
1422         .format = MIPI_DSI_FMT_RGB888,
1423         .lanes = 4,
1424 };
1425
1426 static const struct drm_display_mode lg_lh500wx1_sd03_mode = {
1427         .clock = 67000,
1428         .hdisplay = 720,
1429         .hsync_start = 720 + 12,
1430         .hsync_end = 720 + 12 + 4,
1431         .htotal = 720 + 12 + 4 + 112,
1432         .vdisplay = 1280,
1433         .vsync_start = 1280 + 8,
1434         .vsync_end = 1280 + 8 + 4,
1435         .vtotal = 1280 + 8 + 4 + 12,
1436         .vrefresh = 60,
1437 };
1438
1439 static const struct panel_desc_dsi lg_lh500wx1_sd03 = {
1440         .desc = {
1441                 .modes = &lg_lh500wx1_sd03_mode,
1442                 .num_modes = 1,
1443                 .bpc = 8,
1444                 .size = {
1445                         .width = 62,
1446                         .height = 110,
1447                 },
1448         },
1449         .flags = MIPI_DSI_MODE_VIDEO,
1450         .format = MIPI_DSI_FMT_RGB888,
1451         .lanes = 4,
1452 };
1453
1454 static const struct drm_display_mode panasonic_vvx10f004b00_mode = {
1455         .clock = 157200,
1456         .hdisplay = 1920,
1457         .hsync_start = 1920 + 154,
1458         .hsync_end = 1920 + 154 + 16,
1459         .htotal = 1920 + 154 + 16 + 32,
1460         .vdisplay = 1200,
1461         .vsync_start = 1200 + 17,
1462         .vsync_end = 1200 + 17 + 2,
1463         .vtotal = 1200 + 17 + 2 + 16,
1464         .vrefresh = 60,
1465 };
1466
1467 static const struct panel_desc_dsi panasonic_vvx10f004b00 = {
1468         .desc = {
1469                 .modes = &panasonic_vvx10f004b00_mode,
1470                 .num_modes = 1,
1471                 .bpc = 8,
1472                 .size = {
1473                         .width = 217,
1474                         .height = 136,
1475                 },
1476         },
1477         .flags = MIPI_DSI_MODE_VIDEO | MIPI_DSI_MODE_VIDEO_SYNC_PULSE |
1478                  MIPI_DSI_CLOCK_NON_CONTINUOUS,
1479         .format = MIPI_DSI_FMT_RGB888,
1480         .lanes = 4,
1481 };
1482
1483
1484 static const struct of_device_id dsi_of_match[] = {
1485         {
1486                 .compatible = "auo,b080uan01",
1487                 .data = &auo_b080uan01
1488         }, {
1489                 .compatible = "boe,tv080wum-nl0",
1490                 .data = &boe_tv080wum_nl0
1491         }, {
1492                 .compatible = "lg,ld070wx3-sl01",
1493                 .data = &lg_ld070wx3_sl01
1494         }, {
1495                 .compatible = "lg,lh500wx1-sd03",
1496                 .data = &lg_lh500wx1_sd03
1497         }, {
1498                 .compatible = "panasonic,vvx10f004b00",
1499                 .data = &panasonic_vvx10f004b00
1500         }, {
1501                 /* sentinel */
1502         }
1503 };
1504 MODULE_DEVICE_TABLE(of, dsi_of_match);
1505
1506 static int panel_simple_dsi_probe(struct mipi_dsi_device *dsi)
1507 {
1508         const struct panel_desc_dsi *desc;
1509         const struct of_device_id *id;
1510         int err;
1511
1512         id = of_match_node(dsi_of_match, dsi->dev.of_node);
1513         if (!id)
1514                 return -ENODEV;
1515
1516         desc = id->data;
1517
1518         err = panel_simple_probe(&dsi->dev, &desc->desc);
1519         if (err < 0)
1520                 return err;
1521
1522         dsi->mode_flags = desc->flags;
1523         dsi->format = desc->format;
1524         dsi->lanes = desc->lanes;
1525
1526         return mipi_dsi_attach(dsi);
1527 }
1528
1529 static int panel_simple_dsi_remove(struct mipi_dsi_device *dsi)
1530 {
1531         int err;
1532
1533         err = mipi_dsi_detach(dsi);
1534         if (err < 0)
1535                 dev_err(&dsi->dev, "failed to detach from DSI host: %d\n", err);
1536
1537         return panel_simple_remove(&dsi->dev);
1538 }
1539
1540 static void panel_simple_dsi_shutdown(struct mipi_dsi_device *dsi)
1541 {
1542         panel_simple_shutdown(&dsi->dev);
1543 }
1544
1545 static struct mipi_dsi_driver panel_simple_dsi_driver = {
1546         .driver = {
1547                 .name = "panel-simple-dsi",
1548                 .of_match_table = dsi_of_match,
1549         },
1550         .probe = panel_simple_dsi_probe,
1551         .remove = panel_simple_dsi_remove,
1552         .shutdown = panel_simple_dsi_shutdown,
1553 };
1554
1555 static int __init panel_simple_init(void)
1556 {
1557         int err;
1558
1559         err = platform_driver_register(&panel_simple_platform_driver);
1560         if (err < 0)
1561                 return err;
1562
1563         if (IS_ENABLED(CONFIG_DRM_MIPI_DSI)) {
1564                 err = mipi_dsi_driver_register(&panel_simple_dsi_driver);
1565                 if (err < 0)
1566                         return err;
1567         }
1568
1569         return 0;
1570 }
1571 module_init(panel_simple_init);
1572
1573 static void __exit panel_simple_exit(void)
1574 {
1575         if (IS_ENABLED(CONFIG_DRM_MIPI_DSI))
1576                 mipi_dsi_driver_unregister(&panel_simple_dsi_driver);
1577
1578         platform_driver_unregister(&panel_simple_platform_driver);
1579 }
1580 module_exit(panel_simple_exit);
1581
1582 MODULE_AUTHOR("Thierry Reding <treding@nvidia.com>");
1583 MODULE_DESCRIPTION("DRM Driver for Simple Panels");
1584 MODULE_LICENSE("GPL and additional rights");