Merge branch 'linux-linaro-lsk-v4.4' into linux-linaro-lsk-v4.4-android
[firefly-linux-kernel-4.4.55.git] / arch / arm64 / mm / proc.S
1 /*
2  * Based on arch/arm/mm/proc.S
3  *
4  * Copyright (C) 2001 Deep Blue Solutions Ltd.
5  * Copyright (C) 2012 ARM Ltd.
6  * Author: Catalin Marinas <catalin.marinas@arm.com>
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
19  */
20
21 #include <linux/init.h>
22 #include <linux/linkage.h>
23 #include <asm/assembler.h>
24 #include <asm/asm-offsets.h>
25 #include <asm/hwcap.h>
26 #include <asm/pgtable.h>
27 #include <asm/pgtable-hwdef.h>
28 #include <asm/cpufeature.h>
29 #include <asm/alternative.h>
30
31 #ifdef CONFIG_ARM64_64K_PAGES
32 #define TCR_TG_FLAGS    TCR_TG0_64K | TCR_TG1_64K
33 #elif defined(CONFIG_ARM64_16K_PAGES)
34 #define TCR_TG_FLAGS    TCR_TG0_16K | TCR_TG1_16K
35 #else /* CONFIG_ARM64_4K_PAGES */
36 #define TCR_TG_FLAGS    TCR_TG0_4K | TCR_TG1_4K
37 #endif
38
39 #define TCR_SMP_FLAGS   TCR_SHARED
40
41 /* PTWs cacheable, inner/outer WBWA */
42 #define TCR_CACHE_FLAGS TCR_IRGN_WBWA | TCR_ORGN_WBWA
43
44 #define MAIR(attr, mt)  ((attr) << ((mt) * 8))
45
46 /*
47  *      cpu_do_idle()
48  *
49  *      Idle the processor (wait for interrupt).
50  */
51 ENTRY(cpu_do_idle)
52         dsb     sy                              // WFI may enter a low-power mode
53         wfi
54         ret
55 ENDPROC(cpu_do_idle)
56
57 #ifdef CONFIG_CPU_PM
58 /**
59  * cpu_do_suspend - save CPU registers context
60  *
61  * x0: virtual address of context pointer
62  */
63 ENTRY(cpu_do_suspend)
64         mrs     x2, tpidr_el0
65         mrs     x3, tpidrro_el0
66         mrs     x4, contextidr_el1
67         mrs     x5, cpacr_el1
68         mrs     x6, tcr_el1
69         mrs     x7, vbar_el1
70         mrs     x8, mdscr_el1
71         mrs     x9, oslsr_el1
72         mrs     x10, sctlr_el1
73         stp     x2, x3, [x0]
74         stp     x4, xzr, [x0, #16]
75         stp     x5, x6, [x0, #32]
76         stp     x7, x8, [x0, #48]
77         stp     x9, x10, [x0, #64]
78         ret
79 ENDPROC(cpu_do_suspend)
80
81 /**
82  * cpu_do_resume - restore CPU register context
83  *
84  * x0: Address of context pointer
85  */
86 ENTRY(cpu_do_resume)
87         ldp     x2, x3, [x0]
88         ldp     x4, x5, [x0, #16]
89         ldp     x6, x8, [x0, #32]
90         ldp     x9, x10, [x0, #48]
91         ldp     x11, x12, [x0, #64]
92         msr     tpidr_el0, x2
93         msr     tpidrro_el0, x3
94         msr     contextidr_el1, x4
95         msr     cpacr_el1, x6
96
97         /* Don't change t0sz here, mask those bits when restoring */
98         mrs     x5, tcr_el1
99         bfi     x8, x5, TCR_T0SZ_OFFSET, TCR_TxSZ_WIDTH
100
101         msr     tcr_el1, x8
102         msr     vbar_el1, x9
103         msr     mdscr_el1, x10
104         msr     sctlr_el1, x12
105         /*
106          * Restore oslsr_el1 by writing oslar_el1
107          */
108         ubfx    x11, x11, #1, #1
109         msr     oslar_el1, x11
110         reset_pmuserenr_el0 x0                  // Disable PMU access from EL0
111         isb
112         ret
113 ENDPROC(cpu_do_resume)
114 #endif
115
116 /*
117  *      cpu_do_switch_mm(pgd_phys, tsk)
118  *
119  *      Set the translation table base pointer to be pgd_phys.
120  *
121  *      - pgd_phys - physical address of new TTB
122  */
123 ENTRY(cpu_do_switch_mm)
124         mmid    x1, x1                          // get mm->context.id
125         bfi     x0, x1, #48, #16                // set the ASID
126         msr     ttbr0_el1, x0                   // set TTBR0
127         isb
128         post_ttbr0_update_workaround
129         ret
130 ENDPROC(cpu_do_switch_mm)
131
132         .pushsection ".idmap.text", "ax"
133 /*
134  * void idmap_cpu_replace_ttbr1(phys_addr_t new_pgd)
135  *
136  * This is the low-level counterpart to cpu_replace_ttbr1, and should not be
137  * called by anything else. It can only be executed from a TTBR0 mapping.
138  */
139 ENTRY(idmap_cpu_replace_ttbr1)
140         mrs     x2, daif
141         msr     daifset, #0xf
142
143         adrp    x1, empty_zero_page
144         msr     ttbr1_el1, x1
145         isb
146
147         tlbi    vmalle1
148         dsb     nsh
149         isb
150
151         msr     ttbr1_el1, x0
152         isb
153
154         msr     daif, x2
155
156         ret
157 ENDPROC(idmap_cpu_replace_ttbr1)
158         .popsection
159
160 /*
161  *      __cpu_setup
162  *
163  *      Initialise the processor for turning the MMU on.  Return in x0 the
164  *      value of the SCTLR_EL1 register.
165  */
166 ENTRY(__cpu_setup)
167         tlbi    vmalle1                         // Invalidate local TLB
168         dsb     nsh
169
170         mov     x0, #3 << 20
171         msr     cpacr_el1, x0                   // Enable FP/ASIMD
172         mov     x0, #1 << 12                    // Reset mdscr_el1 and disable
173         msr     mdscr_el1, x0                   // access to the DCC from EL0
174         isb                                     // Unmask debug exceptions now,
175         enable_dbg                              // since this is per-cpu
176         reset_pmuserenr_el0 x0                  // Disable PMU access from EL0
177         /*
178          * Memory region attributes for LPAE:
179          *
180          *   n = AttrIndx[2:0]
181          *                      n       MAIR
182          *   DEVICE_nGnRnE      000     00000000
183          *   DEVICE_nGnRE       001     00000100
184          *   DEVICE_GRE         010     00001100
185          *   NORMAL_NC          011     01000100
186          *   NORMAL             100     11111111
187          *   NORMAL_WT          101     10111011
188          */
189         ldr     x5, =MAIR(0x00, MT_DEVICE_nGnRnE) | \
190                      MAIR(0x04, MT_DEVICE_nGnRE) | \
191                      MAIR(0x0c, MT_DEVICE_GRE) | \
192                      MAIR(0x44, MT_NORMAL_NC) | \
193                      MAIR(0xff, MT_NORMAL) | \
194                      MAIR(0xbb, MT_NORMAL_WT)
195         msr     mair_el1, x5
196         /*
197          * Prepare SCTLR
198          */
199         adr     x5, crval
200         ldp     w5, w6, [x5]
201         mrs     x0, sctlr_el1
202         bic     x0, x0, x5                      // clear bits
203         orr     x0, x0, x6                      // set bits
204         /*
205          * Set/prepare TCR and TTBR. We use 512GB (39-bit) address range for
206          * both user and kernel.
207          */
208         ldr     x10, =TCR_TxSZ(VA_BITS) | TCR_CACHE_FLAGS | TCR_SMP_FLAGS | \
209                         TCR_TG_FLAGS | TCR_ASID16 | TCR_TBI0
210         tcr_set_idmap_t0sz      x10, x9
211
212         /*
213          * Read the PARange bits from ID_AA64MMFR0_EL1 and set the IPS bits in
214          * TCR_EL1.
215          */
216         mrs     x9, ID_AA64MMFR0_EL1
217         bfi     x10, x9, #32, #3
218 #ifdef CONFIG_ARM64_HW_AFDBM
219         /*
220          * Hardware update of the Access and Dirty bits.
221          */
222         mrs     x9, ID_AA64MMFR1_EL1
223         and     x9, x9, #0xf
224         cbz     x9, 2f
225         cmp     x9, #2
226         b.lt    1f
227         orr     x10, x10, #TCR_HD               // hardware Dirty flag update
228 1:      orr     x10, x10, #TCR_HA               // hardware Access flag update
229 2:
230 #endif  /* CONFIG_ARM64_HW_AFDBM */
231         msr     tcr_el1, x10
232         ret                                     // return to head.S
233 ENDPROC(__cpu_setup)
234
235         /*
236          * We set the desired value explicitly, including those of the
237          * reserved bits. The values of bits EE & E0E were set early in
238          * el2_setup, which are left untouched below.
239          *
240          *                 n n            T
241          *       U E      WT T UD     US IHBS
242          *       CE0      XWHW CZ     ME TEEA S
243          * .... .IEE .... NEAI TE.I ..AD DEN0 ACAM
244          * 0011 0... 1101 ..0. ..0. 10.. .0.. .... < hardware reserved
245          * .... .1.. .... 01.1 11.1 ..01 0.01 1101 < software settings
246          */
247         .type   crval, #object
248 crval:
249         .word   0xfcffffff                      // clear
250         .word   0x34d5d91d                      // set