arm64: cpuinfo: add system serial support
[firefly-linux-kernel-4.4.55.git] / arch / arm64 / kernel / smp.c
1 /*
2  * SMP initialisation and IPI support
3  * Based on arch/arm/kernel/smp.c
4  *
5  * Copyright (C) 2012 ARM Ltd.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
18  */
19
20 #include <linux/acpi.h>
21 #include <linux/delay.h>
22 #include <linux/init.h>
23 #include <linux/spinlock.h>
24 #include <linux/sched.h>
25 #include <linux/interrupt.h>
26 #include <linux/cache.h>
27 #include <linux/profile.h>
28 #include <linux/errno.h>
29 #include <linux/mm.h>
30 #include <linux/err.h>
31 #include <linux/cpu.h>
32 #include <linux/smp.h>
33 #include <linux/seq_file.h>
34 #include <linux/irq.h>
35 #include <linux/percpu.h>
36 #include <linux/clockchips.h>
37 #include <linux/completion.h>
38 #include <linux/of.h>
39 #include <linux/irq_work.h>
40
41 #include <asm/alternative.h>
42 #include <asm/atomic.h>
43 #include <asm/cacheflush.h>
44 #include <asm/cpu.h>
45 #include <asm/cputype.h>
46 #include <asm/cpu_ops.h>
47 #include <asm/mmu_context.h>
48 #include <asm/pgtable.h>
49 #include <asm/pgalloc.h>
50 #include <asm/processor.h>
51 #include <asm/smp_plat.h>
52 #include <asm/sections.h>
53 #include <asm/tlbflush.h>
54 #include <asm/ptrace.h>
55 #include <asm/virt.h>
56
57 #define CREATE_TRACE_POINTS
58 #include <trace/events/ipi.h>
59
60 /*
61  * as from 2.5, kernels no longer have an init_tasks structure
62  * so we need some other way of telling a new secondary core
63  * where to place its SVC stack
64  */
65 struct secondary_data secondary_data;
66
67 enum ipi_msg_type {
68         IPI_RESCHEDULE,
69         IPI_CALL_FUNC,
70         IPI_CPU_STOP,
71         IPI_TIMER,
72         IPI_IRQ_WORK,
73         IPI_WAKEUP
74 };
75
76 /*
77  * Boot a secondary CPU, and assign it the specified idle task.
78  * This also gives us the initial stack to use for this CPU.
79  */
80 static int boot_secondary(unsigned int cpu, struct task_struct *idle)
81 {
82         if (cpu_ops[cpu]->cpu_boot)
83                 return cpu_ops[cpu]->cpu_boot(cpu);
84
85         return -EOPNOTSUPP;
86 }
87
88 static DECLARE_COMPLETION(cpu_running);
89
90 int __cpu_up(unsigned int cpu, struct task_struct *idle)
91 {
92         int ret;
93
94         /*
95          * We need to tell the secondary core where to find its stack and the
96          * page tables.
97          */
98         secondary_data.stack = task_stack_page(idle) + THREAD_START_SP;
99         __flush_dcache_area(&secondary_data, sizeof(secondary_data));
100
101         /*
102          * Now bring the CPU into our world.
103          */
104         ret = boot_secondary(cpu, idle);
105         if (ret == 0) {
106                 /*
107                  * CPU was successfully started, wait for it to come online or
108                  * time out.
109                  */
110                 wait_for_completion_timeout(&cpu_running,
111                                             msecs_to_jiffies(1000));
112
113                 if (!cpu_online(cpu)) {
114                         pr_crit("CPU%u: failed to come online\n", cpu);
115                         ret = -EIO;
116                 }
117         } else {
118                 pr_err("CPU%u: failed to boot: %d\n", cpu, ret);
119         }
120
121         secondary_data.stack = NULL;
122
123         return ret;
124 }
125
126 static void smp_store_cpu_info(unsigned int cpuid)
127 {
128         store_cpu_topology(cpuid);
129 }
130
131 /*
132  * This is the secondary CPU boot entry.  We're using this CPUs
133  * idle thread stack, but a set of temporary page tables.
134  */
135 asmlinkage void secondary_start_kernel(void)
136 {
137         struct mm_struct *mm = &init_mm;
138         unsigned int cpu = smp_processor_id();
139
140         /*
141          * All kernel threads share the same mm context; grab a
142          * reference and switch to it.
143          */
144         atomic_inc(&mm->mm_count);
145         current->active_mm = mm;
146
147         set_my_cpu_offset(per_cpu_offset(smp_processor_id()));
148
149         /*
150          * TTBR0 is only used for the identity mapping at this stage. Make it
151          * point to zero page to avoid speculatively fetching new entries.
152          */
153         cpu_uninstall_idmap();
154
155         preempt_disable();
156         trace_hardirqs_off();
157
158         /*
159          * If the system has established the capabilities, make sure
160          * this CPU ticks all of those. If it doesn't, the CPU will
161          * fail to come online.
162          */
163         verify_local_cpu_capabilities();
164
165         if (cpu_ops[cpu]->cpu_postboot)
166                 cpu_ops[cpu]->cpu_postboot();
167
168         /*
169          * Log the CPU info before it is marked online and might get read.
170          */
171         cpuinfo_store_cpu();
172
173         /*
174          * Enable GIC and timers.
175          */
176         notify_cpu_starting(cpu);
177
178         smp_store_cpu_info(cpu);
179
180         /*
181          * OK, now it's safe to let the boot CPU continue.  Wait for
182          * the CPU migration code to notice that the CPU is online
183          * before we continue.
184          */
185         pr_info("CPU%u: Booted secondary processor [%08x]\n",
186                                          cpu, read_cpuid_id());
187         set_cpu_online(cpu, true);
188         complete(&cpu_running);
189
190         local_irq_enable();
191         local_async_enable();
192
193         /*
194          * OK, it's off to the idle thread for us
195          */
196         cpu_startup_entry(CPUHP_ONLINE);
197 }
198
199 #ifdef CONFIG_HOTPLUG_CPU
200 static int op_cpu_disable(unsigned int cpu)
201 {
202         /*
203          * If we don't have a cpu_die method, abort before we reach the point
204          * of no return. CPU0 may not have an cpu_ops, so test for it.
205          */
206         if (!cpu_ops[cpu] || !cpu_ops[cpu]->cpu_die)
207                 return -EOPNOTSUPP;
208
209         /*
210          * We may need to abort a hot unplug for some other mechanism-specific
211          * reason.
212          */
213         if (cpu_ops[cpu]->cpu_disable)
214                 return cpu_ops[cpu]->cpu_disable(cpu);
215
216         return 0;
217 }
218
219 /*
220  * __cpu_disable runs on the processor to be shutdown.
221  */
222 int __cpu_disable(void)
223 {
224         unsigned int cpu = smp_processor_id();
225         int ret;
226
227         ret = op_cpu_disable(cpu);
228         if (ret)
229                 return ret;
230
231         /*
232          * Take this CPU offline.  Once we clear this, we can't return,
233          * and we must not schedule until we're ready to give up the cpu.
234          */
235         set_cpu_online(cpu, false);
236
237         /*
238          * OK - migrate IRQs away from this CPU
239          */
240         irq_migrate_all_off_this_cpu();
241
242         return 0;
243 }
244
245 static int op_cpu_kill(unsigned int cpu)
246 {
247         /*
248          * If we have no means of synchronising with the dying CPU, then assume
249          * that it is really dead. We can only wait for an arbitrary length of
250          * time and hope that it's dead, so let's skip the wait and just hope.
251          */
252         if (!cpu_ops[cpu]->cpu_kill)
253                 return 0;
254
255         return cpu_ops[cpu]->cpu_kill(cpu);
256 }
257
258 /*
259  * called on the thread which is asking for a CPU to be shutdown -
260  * waits until shutdown has completed, or it is timed out.
261  */
262 void __cpu_die(unsigned int cpu)
263 {
264         int err;
265
266         if (!cpu_wait_death(cpu, 5)) {
267                 pr_crit("CPU%u: cpu didn't die\n", cpu);
268                 return;
269         }
270         pr_notice("CPU%u: shutdown\n", cpu);
271
272         /*
273          * Now that the dying CPU is beyond the point of no return w.r.t.
274          * in-kernel synchronisation, try to get the firwmare to help us to
275          * verify that it has really left the kernel before we consider
276          * clobbering anything it might still be using.
277          */
278         err = op_cpu_kill(cpu);
279         if (err)
280                 pr_warn("CPU%d may not have shut down cleanly: %d\n",
281                         cpu, err);
282 }
283
284 /*
285  * Called from the idle thread for the CPU which has been shutdown.
286  *
287  * Note that we disable IRQs here, but do not re-enable them
288  * before returning to the caller. This is also the behaviour
289  * of the other hotplug-cpu capable cores, so presumably coming
290  * out of idle fixes this.
291  */
292 void cpu_die(void)
293 {
294         unsigned int cpu = smp_processor_id();
295
296         idle_task_exit();
297
298         local_irq_disable();
299
300         /* Tell __cpu_die() that this CPU is now safe to dispose of */
301         (void)cpu_report_death();
302
303         /*
304          * Actually shutdown the CPU. This must never fail. The specific hotplug
305          * mechanism must perform all required cache maintenance to ensure that
306          * no dirty lines are lost in the process of shutting down the CPU.
307          */
308         cpu_ops[cpu]->cpu_die(cpu);
309
310         BUG();
311 }
312 #endif
313
314 static void __init hyp_mode_check(void)
315 {
316         if (is_hyp_mode_available())
317                 pr_info("CPU: All CPU(s) started at EL2\n");
318         else if (is_hyp_mode_mismatched())
319                 WARN_TAINT(1, TAINT_CPU_OUT_OF_SPEC,
320                            "CPU: CPUs started in inconsistent modes");
321         else
322                 pr_info("CPU: All CPU(s) started at EL1\n");
323 }
324
325 void __init smp_cpus_done(unsigned int max_cpus)
326 {
327         pr_info("SMP: Total of %d processors activated.\n", num_online_cpus());
328         setup_cpu_features();
329         hyp_mode_check();
330         apply_alternatives_all();
331 }
332
333 void __init smp_prepare_boot_cpu(void)
334 {
335         set_my_cpu_offset(per_cpu_offset(smp_processor_id()));
336         cpuinfo_store_boot_cpu();
337 }
338
339 static u64 __init of_get_cpu_mpidr(struct device_node *dn)
340 {
341         const __be32 *cell;
342         u64 hwid;
343
344         /*
345          * A cpu node with missing "reg" property is
346          * considered invalid to build a cpu_logical_map
347          * entry.
348          */
349         cell = of_get_property(dn, "reg", NULL);
350         if (!cell) {
351                 pr_err("%s: missing reg property\n", dn->full_name);
352                 return INVALID_HWID;
353         }
354
355         hwid = of_read_number(cell, of_n_addr_cells(dn));
356         /*
357          * Non affinity bits must be set to 0 in the DT
358          */
359         if (hwid & ~MPIDR_HWID_BITMASK) {
360                 pr_err("%s: invalid reg property\n", dn->full_name);
361                 return INVALID_HWID;
362         }
363         return hwid;
364 }
365
366 /*
367  * Duplicate MPIDRs are a recipe for disaster. Scan all initialized
368  * entries and check for duplicates. If any is found just ignore the
369  * cpu. cpu_logical_map was initialized to INVALID_HWID to avoid
370  * matching valid MPIDR values.
371  */
372 static bool __init is_mpidr_duplicate(unsigned int cpu, u64 hwid)
373 {
374         unsigned int i;
375
376         for (i = 1; (i < cpu) && (i < NR_CPUS); i++)
377                 if (cpu_logical_map(i) == hwid)
378                         return true;
379         return false;
380 }
381
382 /*
383  * Initialize cpu operations for a logical cpu and
384  * set it in the possible mask on success
385  */
386 static int __init smp_cpu_setup(int cpu)
387 {
388         if (cpu_read_ops(cpu))
389                 return -ENODEV;
390
391         if (cpu_ops[cpu]->cpu_init(cpu))
392                 return -ENODEV;
393
394         set_cpu_possible(cpu, true);
395
396         return 0;
397 }
398
399 static bool bootcpu_valid __initdata;
400 static unsigned int cpu_count = 1;
401
402 #ifdef CONFIG_ACPI
403 /*
404  * acpi_map_gic_cpu_interface - parse processor MADT entry
405  *
406  * Carry out sanity checks on MADT processor entry and initialize
407  * cpu_logical_map on success
408  */
409 static void __init
410 acpi_map_gic_cpu_interface(struct acpi_madt_generic_interrupt *processor)
411 {
412         u64 hwid = processor->arm_mpidr;
413
414         if (!(processor->flags & ACPI_MADT_ENABLED)) {
415                 pr_debug("skipping disabled CPU entry with 0x%llx MPIDR\n", hwid);
416                 return;
417         }
418
419         if (hwid & ~MPIDR_HWID_BITMASK || hwid == INVALID_HWID) {
420                 pr_err("skipping CPU entry with invalid MPIDR 0x%llx\n", hwid);
421                 return;
422         }
423
424         if (is_mpidr_duplicate(cpu_count, hwid)) {
425                 pr_err("duplicate CPU MPIDR 0x%llx in MADT\n", hwid);
426                 return;
427         }
428
429         /* Check if GICC structure of boot CPU is available in the MADT */
430         if (cpu_logical_map(0) == hwid) {
431                 if (bootcpu_valid) {
432                         pr_err("duplicate boot CPU MPIDR: 0x%llx in MADT\n",
433                                hwid);
434                         return;
435                 }
436                 bootcpu_valid = true;
437                 return;
438         }
439
440         if (cpu_count >= NR_CPUS)
441                 return;
442
443         /* map the logical cpu id to cpu MPIDR */
444         cpu_logical_map(cpu_count) = hwid;
445
446         /*
447          * Set-up the ACPI parking protocol cpu entries
448          * while initializing the cpu_logical_map to
449          * avoid parsing MADT entries multiple times for
450          * nothing (ie a valid cpu_logical_map entry should
451          * contain a valid parking protocol data set to
452          * initialize the cpu if the parking protocol is
453          * the only available enable method).
454          */
455         acpi_set_mailbox_entry(cpu_count, processor);
456
457         cpu_count++;
458 }
459
460 static int __init
461 acpi_parse_gic_cpu_interface(struct acpi_subtable_header *header,
462                              const unsigned long end)
463 {
464         struct acpi_madt_generic_interrupt *processor;
465
466         processor = (struct acpi_madt_generic_interrupt *)header;
467         if (BAD_MADT_GICC_ENTRY(processor, end))
468                 return -EINVAL;
469
470         acpi_table_print_madt_entry(header);
471
472         acpi_map_gic_cpu_interface(processor);
473
474         return 0;
475 }
476 #else
477 #define acpi_table_parse_madt(...)      do { } while (0)
478 #endif
479
480 /*
481  * Enumerate the possible CPU set from the device tree and build the
482  * cpu logical map array containing MPIDR values related to logical
483  * cpus. Assumes that cpu_logical_map(0) has already been initialized.
484  */
485 static void __init of_parse_and_init_cpus(void)
486 {
487         struct device_node *dn = NULL;
488
489         while ((dn = of_find_node_by_type(dn, "cpu"))) {
490                 u64 hwid = of_get_cpu_mpidr(dn);
491
492                 if (hwid == INVALID_HWID)
493                         goto next;
494
495                 if (is_mpidr_duplicate(cpu_count, hwid)) {
496                         pr_err("%s: duplicate cpu reg properties in the DT\n",
497                                 dn->full_name);
498                         goto next;
499                 }
500
501                 /*
502                  * The numbering scheme requires that the boot CPU
503                  * must be assigned logical id 0. Record it so that
504                  * the logical map built from DT is validated and can
505                  * be used.
506                  */
507                 if (hwid == cpu_logical_map(0)) {
508                         if (bootcpu_valid) {
509                                 pr_err("%s: duplicate boot cpu reg property in DT\n",
510                                         dn->full_name);
511                                 goto next;
512                         }
513
514                         bootcpu_valid = true;
515
516                         /*
517                          * cpu_logical_map has already been
518                          * initialized and the boot cpu doesn't need
519                          * the enable-method so continue without
520                          * incrementing cpu.
521                          */
522                         continue;
523                 }
524
525                 if (cpu_count >= NR_CPUS)
526                         goto next;
527
528                 pr_debug("cpu logical map 0x%llx\n", hwid);
529                 cpu_logical_map(cpu_count) = hwid;
530 next:
531                 cpu_count++;
532         }
533 }
534
535 /*
536  * Enumerate the possible CPU set from the device tree or ACPI and build the
537  * cpu logical map array containing MPIDR values related to logical
538  * cpus. Assumes that cpu_logical_map(0) has already been initialized.
539  */
540 void __init smp_init_cpus(void)
541 {
542         int i;
543
544         if (acpi_disabled)
545                 of_parse_and_init_cpus();
546         else
547                 /*
548                  * do a walk of MADT to determine how many CPUs
549                  * we have including disabled CPUs, and get information
550                  * we need for SMP init
551                  */
552                 acpi_table_parse_madt(ACPI_MADT_TYPE_GENERIC_INTERRUPT,
553                                       acpi_parse_gic_cpu_interface, 0);
554
555         if (cpu_count > NR_CPUS)
556                 pr_warn("no. of cores (%d) greater than configured maximum of %d - clipping\n",
557                         cpu_count, NR_CPUS);
558
559         if (!bootcpu_valid) {
560                 pr_err("missing boot CPU MPIDR, not enabling secondaries\n");
561                 return;
562         }
563
564         /*
565          * We need to set the cpu_logical_map entries before enabling
566          * the cpus so that cpu processor description entries (DT cpu nodes
567          * and ACPI MADT entries) can be retrieved by matching the cpu hwid
568          * with entries in cpu_logical_map while initializing the cpus.
569          * If the cpu set-up fails, invalidate the cpu_logical_map entry.
570          */
571         for (i = 1; i < NR_CPUS; i++) {
572                 if (cpu_logical_map(i) != INVALID_HWID) {
573                         if (smp_cpu_setup(i))
574                                 cpu_logical_map(i) = INVALID_HWID;
575                 }
576         }
577 }
578
579 void __init smp_prepare_cpus(unsigned int max_cpus)
580 {
581         int err;
582         unsigned int cpu, ncores = num_possible_cpus();
583
584         init_cpu_topology();
585
586         smp_store_cpu_info(smp_processor_id());
587
588         /*
589          * are we trying to boot more cores than exist?
590          */
591         if (max_cpus > ncores)
592                 max_cpus = ncores;
593
594         /* Don't bother if we're effectively UP */
595         if (max_cpus <= 1)
596                 return;
597
598         /*
599          * Initialise the present map (which describes the set of CPUs
600          * actually populated at the present time) and release the
601          * secondaries from the bootloader.
602          *
603          * Make sure we online at most (max_cpus - 1) additional CPUs.
604          */
605         max_cpus--;
606         for_each_possible_cpu(cpu) {
607                 if (max_cpus == 0)
608                         break;
609
610                 if (cpu == smp_processor_id())
611                         continue;
612
613                 if (!cpu_ops[cpu])
614                         continue;
615
616                 err = cpu_ops[cpu]->cpu_prepare(cpu);
617                 if (err)
618                         continue;
619
620                 set_cpu_present(cpu, true);
621                 max_cpus--;
622         }
623 }
624
625 void (*__smp_cross_call)(const struct cpumask *, unsigned int);
626
627 void __init set_smp_cross_call(void (*fn)(const struct cpumask *, unsigned int))
628 {
629         __smp_cross_call = fn;
630 }
631
632 static const char *ipi_types[NR_IPI] __tracepoint_string = {
633 #define S(x,s)  [x] = s
634         S(IPI_RESCHEDULE, "Rescheduling interrupts"),
635         S(IPI_CALL_FUNC, "Function call interrupts"),
636         S(IPI_CPU_STOP, "CPU stop interrupts"),
637         S(IPI_TIMER, "Timer broadcast interrupts"),
638         S(IPI_IRQ_WORK, "IRQ work interrupts"),
639         S(IPI_WAKEUP, "CPU wake-up interrupts"),
640 };
641
642 static void smp_cross_call(const struct cpumask *target, unsigned int ipinr)
643 {
644         trace_ipi_raise(target, ipi_types[ipinr]);
645         __smp_cross_call(target, ipinr);
646 }
647
648 void show_ipi_list(struct seq_file *p, int prec)
649 {
650         unsigned int cpu, i;
651
652         for (i = 0; i < NR_IPI; i++) {
653                 seq_printf(p, "%*s%u:%s", prec - 1, "IPI", i,
654                            prec >= 4 ? " " : "");
655                 for_each_online_cpu(cpu)
656                         seq_printf(p, "%10u ",
657                                    __get_irq_stat(cpu, ipi_irqs[i]));
658                 seq_printf(p, "      %s\n", ipi_types[i]);
659         }
660 }
661
662 u64 smp_irq_stat_cpu(unsigned int cpu)
663 {
664         u64 sum = 0;
665         int i;
666
667         for (i = 0; i < NR_IPI; i++)
668                 sum += __get_irq_stat(cpu, ipi_irqs[i]);
669
670         return sum;
671 }
672
673 void arch_send_call_function_ipi_mask(const struct cpumask *mask)
674 {
675         smp_cross_call(mask, IPI_CALL_FUNC);
676 }
677
678 void arch_send_call_function_single_ipi(int cpu)
679 {
680         smp_cross_call(cpumask_of(cpu), IPI_CALL_FUNC);
681 }
682
683 #ifdef CONFIG_ARM64_ACPI_PARKING_PROTOCOL
684 void arch_send_wakeup_ipi_mask(const struct cpumask *mask)
685 {
686         smp_cross_call(mask, IPI_WAKEUP);
687 }
688 #endif
689
690 #ifdef CONFIG_IRQ_WORK
691 void arch_irq_work_raise(void)
692 {
693         if (__smp_cross_call)
694                 smp_cross_call(cpumask_of(smp_processor_id()), IPI_IRQ_WORK);
695 }
696 #endif
697
698 static DEFINE_RAW_SPINLOCK(stop_lock);
699
700 /*
701  * ipi_cpu_stop - handle IPI from smp_send_stop()
702  */
703 static void ipi_cpu_stop(unsigned int cpu)
704 {
705         if (system_state == SYSTEM_BOOTING ||
706             system_state == SYSTEM_RUNNING) {
707                 raw_spin_lock(&stop_lock);
708                 pr_crit("CPU%u: stopping\n", cpu);
709                 dump_stack();
710                 raw_spin_unlock(&stop_lock);
711         }
712
713         set_cpu_online(cpu, false);
714
715         local_irq_disable();
716
717         while (1)
718                 cpu_relax();
719 }
720
721 /*
722  * Main handler for inter-processor interrupts
723  */
724 void handle_IPI(int ipinr, struct pt_regs *regs)
725 {
726         unsigned int cpu = smp_processor_id();
727         struct pt_regs *old_regs = set_irq_regs(regs);
728
729         if ((unsigned)ipinr < NR_IPI) {
730                 trace_ipi_entry_rcuidle(ipi_types[ipinr]);
731                 __inc_irq_stat(cpu, ipi_irqs[ipinr]);
732         }
733
734         switch (ipinr) {
735         case IPI_RESCHEDULE:
736                 scheduler_ipi();
737                 break;
738
739         case IPI_CALL_FUNC:
740                 irq_enter();
741                 generic_smp_call_function_interrupt();
742                 irq_exit();
743                 break;
744
745         case IPI_CPU_STOP:
746                 irq_enter();
747                 ipi_cpu_stop(cpu);
748                 irq_exit();
749                 break;
750
751 #ifdef CONFIG_GENERIC_CLOCKEVENTS_BROADCAST
752         case IPI_TIMER:
753                 irq_enter();
754                 tick_receive_broadcast();
755                 irq_exit();
756                 break;
757 #endif
758
759 #ifdef CONFIG_IRQ_WORK
760         case IPI_IRQ_WORK:
761                 irq_enter();
762                 irq_work_run();
763                 irq_exit();
764                 break;
765 #endif
766
767 #ifdef CONFIG_ARM64_ACPI_PARKING_PROTOCOL
768         case IPI_WAKEUP:
769                 WARN_ONCE(!acpi_parking_protocol_valid(cpu),
770                           "CPU%u: Wake-up IPI outside the ACPI parking protocol\n",
771                           cpu);
772                 break;
773 #endif
774
775         default:
776                 pr_crit("CPU%u: Unknown IPI message 0x%x\n", cpu, ipinr);
777                 break;
778         }
779
780         if ((unsigned)ipinr < NR_IPI)
781                 trace_ipi_exit_rcuidle(ipi_types[ipinr]);
782         set_irq_regs(old_regs);
783 }
784
785 void smp_send_reschedule(int cpu)
786 {
787         smp_cross_call(cpumask_of(cpu), IPI_RESCHEDULE);
788 }
789
790 #ifdef CONFIG_GENERIC_CLOCKEVENTS_BROADCAST
791 void tick_broadcast(const struct cpumask *mask)
792 {
793         smp_cross_call(mask, IPI_TIMER);
794 }
795 #endif
796
797 void smp_send_stop(void)
798 {
799         unsigned long timeout;
800
801         if (num_online_cpus() > 1) {
802                 cpumask_t mask;
803
804                 cpumask_copy(&mask, cpu_online_mask);
805                 cpumask_clear_cpu(smp_processor_id(), &mask);
806
807                 smp_cross_call(&mask, IPI_CPU_STOP);
808         }
809
810         /* Wait up to one second for other CPUs to stop */
811         timeout = USEC_PER_SEC;
812         while (num_online_cpus() > 1 && timeout--)
813                 udelay(1);
814
815         if (num_online_cpus() > 1)
816                 pr_warning("SMP: failed to stop secondary CPUs\n");
817 }
818
819 /*
820  * not supported here
821  */
822 int setup_profiling_timer(unsigned int multiplier)
823 {
824         return -EINVAL;
825 }