Revert "FROMLIST: arm64: Disable TTBR0_EL1 during normal kernel execution"
[firefly-linux-kernel-4.4.55.git] / arch / arm64 / kernel / entry.S
1 /*
2  * Low-level exception handling code
3  *
4  * Copyright (C) 2012 ARM Ltd.
5  * Authors:     Catalin Marinas <catalin.marinas@arm.com>
6  *              Will Deacon <will.deacon@arm.com>
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
19  */
20
21 #include <linux/init.h>
22 #include <linux/linkage.h>
23
24 #include <asm/alternative.h>
25 #include <asm/assembler.h>
26 #include <asm/asm-offsets.h>
27 #include <asm/cpufeature.h>
28 #include <asm/errno.h>
29 #include <asm/esr.h>
30 #include <asm/irq.h>
31 #include <asm/memory.h>
32 #include <asm/thread_info.h>
33 #include <asm/unistd.h>
34
35 /*
36  * Context tracking subsystem.  Used to instrument transitions
37  * between user and kernel mode.
38  */
39         .macro ct_user_exit, syscall = 0
40 #ifdef CONFIG_CONTEXT_TRACKING
41         bl      context_tracking_user_exit
42         .if \syscall == 1
43         /*
44          * Save/restore needed during syscalls.  Restore syscall arguments from
45          * the values already saved on stack during kernel_entry.
46          */
47         ldp     x0, x1, [sp]
48         ldp     x2, x3, [sp, #S_X2]
49         ldp     x4, x5, [sp, #S_X4]
50         ldp     x6, x7, [sp, #S_X6]
51         .endif
52 #endif
53         .endm
54
55         .macro ct_user_enter
56 #ifdef CONFIG_CONTEXT_TRACKING
57         bl      context_tracking_user_enter
58 #endif
59         .endm
60
61 /*
62  * Bad Abort numbers
63  *-----------------
64  */
65 #define BAD_SYNC        0
66 #define BAD_IRQ         1
67 #define BAD_FIQ         2
68 #define BAD_ERROR       3
69
70         .macro  kernel_entry, el, regsize = 64
71         sub     sp, sp, #S_FRAME_SIZE
72         .if     \regsize == 32
73         mov     w0, w0                          // zero upper 32 bits of x0
74         .endif
75         stp     x0, x1, [sp, #16 * 0]
76         stp     x2, x3, [sp, #16 * 1]
77         stp     x4, x5, [sp, #16 * 2]
78         stp     x6, x7, [sp, #16 * 3]
79         stp     x8, x9, [sp, #16 * 4]
80         stp     x10, x11, [sp, #16 * 5]
81         stp     x12, x13, [sp, #16 * 6]
82         stp     x14, x15, [sp, #16 * 7]
83         stp     x16, x17, [sp, #16 * 8]
84         stp     x18, x19, [sp, #16 * 9]
85         stp     x20, x21, [sp, #16 * 10]
86         stp     x22, x23, [sp, #16 * 11]
87         stp     x24, x25, [sp, #16 * 12]
88         stp     x26, x27, [sp, #16 * 13]
89         stp     x28, x29, [sp, #16 * 14]
90
91         .if     \el == 0
92         mrs     x21, sp_el0
93         mov     tsk, sp
94         and     tsk, tsk, #~(THREAD_SIZE - 1)   // Ensure MDSCR_EL1.SS is clear,
95         ldr     x19, [tsk, #TI_FLAGS]           // since we can unmask debug
96         disable_step_tsk x19, x20               // exceptions when scheduling.
97
98         mov     x29, xzr                        // fp pointed to user-space
99         .else
100         add     x21, sp, #S_FRAME_SIZE
101         get_thread_info tsk
102         /* Save the task's original addr_limit and set USER_DS (TASK_SIZE_64) */
103         ldr     x20, [tsk, #TI_ADDR_LIMIT]
104         str     x20, [sp, #S_ORIG_ADDR_LIMIT]
105         mov     x20, #TASK_SIZE_64
106         str     x20, [tsk, #TI_ADDR_LIMIT]
107         .endif /* \el == 0 */
108         mrs     x22, elr_el1
109         mrs     x23, spsr_el1
110         stp     lr, x21, [sp, #S_LR]
111         stp     x22, x23, [sp, #S_PC]
112
113         /*
114          * Set syscallno to -1 by default (overridden later if real syscall).
115          */
116         .if     \el == 0
117         mvn     x21, xzr
118         str     x21, [sp, #S_SYSCALLNO]
119         .endif
120
121         /*
122          * Set sp_el0 to current thread_info.
123          */
124         .if     \el == 0
125         msr     sp_el0, tsk
126         .endif
127
128         /*
129          * Registers that may be useful after this macro is invoked:
130          *
131          * x21 - aborted SP
132          * x22 - aborted PC
133          * x23 - aborted PSTATE
134         */
135         .endm
136
137         .macro  kernel_exit, el
138         .if     \el != 0
139         /* Restore the task's original addr_limit. */
140         ldr     x20, [sp, #S_ORIG_ADDR_LIMIT]
141         str     x20, [tsk, #TI_ADDR_LIMIT]
142         .endif
143
144         ldp     x21, x22, [sp, #S_PC]           // load ELR, SPSR
145         .if     \el == 0
146         ct_user_enter
147         ldr     x23, [sp, #S_SP]                // load return stack pointer
148         msr     sp_el0, x23
149 #ifdef CONFIG_ARM64_ERRATUM_845719
150 alternative_if_not ARM64_WORKAROUND_845719
151         nop
152         nop
153 #ifdef CONFIG_PID_IN_CONTEXTIDR
154         nop
155 #endif
156 alternative_else
157         tbz     x22, #4, 1f
158 #ifdef CONFIG_PID_IN_CONTEXTIDR
159         mrs     x29, contextidr_el1
160         msr     contextidr_el1, x29
161 #else
162         msr contextidr_el1, xzr
163 #endif
164 1:
165 alternative_endif
166 #endif
167         .endif
168         msr     elr_el1, x21                    // set up the return data
169         msr     spsr_el1, x22
170         ldp     x0, x1, [sp, #16 * 0]
171         ldp     x2, x3, [sp, #16 * 1]
172         ldp     x4, x5, [sp, #16 * 2]
173         ldp     x6, x7, [sp, #16 * 3]
174         ldp     x8, x9, [sp, #16 * 4]
175         ldp     x10, x11, [sp, #16 * 5]
176         ldp     x12, x13, [sp, #16 * 6]
177         ldp     x14, x15, [sp, #16 * 7]
178         ldp     x16, x17, [sp, #16 * 8]
179         ldp     x18, x19, [sp, #16 * 9]
180         ldp     x20, x21, [sp, #16 * 10]
181         ldp     x22, x23, [sp, #16 * 11]
182         ldp     x24, x25, [sp, #16 * 12]
183         ldp     x26, x27, [sp, #16 * 13]
184         ldp     x28, x29, [sp, #16 * 14]
185         ldr     lr, [sp, #S_LR]
186         add     sp, sp, #S_FRAME_SIZE           // restore sp
187         eret                                    // return to kernel
188         .endm
189
190         .macro  irq_stack_entry
191         mov     x19, sp                 // preserve the original sp
192
193         /*
194          * Compare sp with the current thread_info, if the top
195          * ~(THREAD_SIZE - 1) bits match, we are on a task stack, and
196          * should switch to the irq stack.
197          */
198         and     x25, x19, #~(THREAD_SIZE - 1)
199         cmp     x25, tsk
200         b.ne    9998f
201
202         this_cpu_ptr irq_stack, x25, x26
203         mov     x26, #IRQ_STACK_START_SP
204         add     x26, x25, x26
205
206         /* switch to the irq stack */
207         mov     sp, x26
208
209         /*
210          * Add a dummy stack frame, this non-standard format is fixed up
211          * by unwind_frame()
212          */
213         stp     x29, x19, [sp, #-16]!
214         mov     x29, sp
215
216 9998:
217         .endm
218
219         /*
220          * x19 should be preserved between irq_stack_entry and
221          * irq_stack_exit.
222          */
223         .macro  irq_stack_exit
224         mov     sp, x19
225         .endm
226
227 /*
228  * These are the registers used in the syscall handler, and allow us to
229  * have in theory up to 7 arguments to a function - x0 to x6.
230  *
231  * x7 is reserved for the system call number in 32-bit mode.
232  */
233 sc_nr   .req    x25             // number of system calls
234 scno    .req    x26             // syscall number
235 stbl    .req    x27             // syscall table pointer
236 tsk     .req    x28             // current thread_info
237
238 /*
239  * Interrupt handling.
240  */
241         .macro  irq_handler
242         ldr_l   x1, handle_arch_irq
243         mov     x0, sp
244         irq_stack_entry
245         blr     x1
246         irq_stack_exit
247         .endm
248
249         .text
250
251 /*
252  * Exception vectors.
253  */
254         .pushsection ".entry.text", "ax"
255
256         .align  11
257 ENTRY(vectors)
258         ventry  el1_sync_invalid                // Synchronous EL1t
259         ventry  el1_irq_invalid                 // IRQ EL1t
260         ventry  el1_fiq_invalid                 // FIQ EL1t
261         ventry  el1_error_invalid               // Error EL1t
262
263         ventry  el1_sync                        // Synchronous EL1h
264         ventry  el1_irq                         // IRQ EL1h
265         ventry  el1_fiq_invalid                 // FIQ EL1h
266         ventry  el1_error_invalid               // Error EL1h
267
268         ventry  el0_sync                        // Synchronous 64-bit EL0
269         ventry  el0_irq                         // IRQ 64-bit EL0
270         ventry  el0_fiq_invalid                 // FIQ 64-bit EL0
271         ventry  el0_error_invalid               // Error 64-bit EL0
272
273 #ifdef CONFIG_COMPAT
274         ventry  el0_sync_compat                 // Synchronous 32-bit EL0
275         ventry  el0_irq_compat                  // IRQ 32-bit EL0
276         ventry  el0_fiq_invalid_compat          // FIQ 32-bit EL0
277         ventry  el0_error_invalid_compat        // Error 32-bit EL0
278 #else
279         ventry  el0_sync_invalid                // Synchronous 32-bit EL0
280         ventry  el0_irq_invalid                 // IRQ 32-bit EL0
281         ventry  el0_fiq_invalid                 // FIQ 32-bit EL0
282         ventry  el0_error_invalid               // Error 32-bit EL0
283 #endif
284 END(vectors)
285
286 /*
287  * Invalid mode handlers
288  */
289         .macro  inv_entry, el, reason, regsize = 64
290         kernel_entry \el, \regsize
291         mov     x0, sp
292         mov     x1, #\reason
293         mrs     x2, esr_el1
294         b       bad_mode
295         .endm
296
297 el0_sync_invalid:
298         inv_entry 0, BAD_SYNC
299 ENDPROC(el0_sync_invalid)
300
301 el0_irq_invalid:
302         inv_entry 0, BAD_IRQ
303 ENDPROC(el0_irq_invalid)
304
305 el0_fiq_invalid:
306         inv_entry 0, BAD_FIQ
307 ENDPROC(el0_fiq_invalid)
308
309 el0_error_invalid:
310         inv_entry 0, BAD_ERROR
311 ENDPROC(el0_error_invalid)
312
313 #ifdef CONFIG_COMPAT
314 el0_fiq_invalid_compat:
315         inv_entry 0, BAD_FIQ, 32
316 ENDPROC(el0_fiq_invalid_compat)
317
318 el0_error_invalid_compat:
319         inv_entry 0, BAD_ERROR, 32
320 ENDPROC(el0_error_invalid_compat)
321 #endif
322
323 el1_sync_invalid:
324         inv_entry 1, BAD_SYNC
325 ENDPROC(el1_sync_invalid)
326
327 el1_irq_invalid:
328         inv_entry 1, BAD_IRQ
329 ENDPROC(el1_irq_invalid)
330
331 el1_fiq_invalid:
332         inv_entry 1, BAD_FIQ
333 ENDPROC(el1_fiq_invalid)
334
335 el1_error_invalid:
336         inv_entry 1, BAD_ERROR
337 ENDPROC(el1_error_invalid)
338
339 /*
340  * EL1 mode handlers.
341  */
342         .align  6
343 el1_sync:
344         kernel_entry 1
345         mrs     x1, esr_el1                     // read the syndrome register
346         lsr     x24, x1, #ESR_ELx_EC_SHIFT      // exception class
347         cmp     x24, #ESR_ELx_EC_DABT_CUR       // data abort in EL1
348         b.eq    el1_da
349         cmp     x24, #ESR_ELx_EC_IABT_CUR       // instruction abort in EL1
350         b.eq    el1_ia
351         cmp     x24, #ESR_ELx_EC_SYS64          // configurable trap
352         b.eq    el1_undef
353         cmp     x24, #ESR_ELx_EC_SP_ALIGN       // stack alignment exception
354         b.eq    el1_sp_pc
355         cmp     x24, #ESR_ELx_EC_PC_ALIGN       // pc alignment exception
356         b.eq    el1_sp_pc
357         cmp     x24, #ESR_ELx_EC_UNKNOWN        // unknown exception in EL1
358         b.eq    el1_undef
359         cmp     x24, #ESR_ELx_EC_BREAKPT_CUR    // debug exception in EL1
360         b.ge    el1_dbg
361         b       el1_inv
362
363 el1_ia:
364         /*
365          * Fall through to the Data abort case
366          */
367 el1_da:
368         /*
369          * Data abort handling
370          */
371         mrs     x0, far_el1
372         enable_dbg
373         // re-enable interrupts if they were enabled in the aborted context
374         tbnz    x23, #7, 1f                     // PSR_I_BIT
375         enable_irq
376 1:
377         mov     x2, sp                          // struct pt_regs
378         bl      do_mem_abort
379
380         // disable interrupts before pulling preserved data off the stack
381         disable_irq
382         kernel_exit 1
383 el1_sp_pc:
384         /*
385          * Stack or PC alignment exception handling
386          */
387         mrs     x0, far_el1
388         enable_dbg
389         mov     x2, sp
390         b       do_sp_pc_abort
391 el1_undef:
392         /*
393          * Undefined instruction
394          */
395         enable_dbg
396         mov     x0, sp
397         b       do_undefinstr
398 el1_dbg:
399         /*
400          * Debug exception handling
401          */
402         cmp     x24, #ESR_ELx_EC_BRK64          // if BRK64
403         cinc    x24, x24, eq                    // set bit '0'
404         tbz     x24, #0, el1_inv                // EL1 only
405         mrs     x0, far_el1
406         mov     x2, sp                          // struct pt_regs
407         bl      do_debug_exception
408         kernel_exit 1
409 el1_inv:
410         // TODO: add support for undefined instructions in kernel mode
411         enable_dbg
412         mov     x0, sp
413         mov     x2, x1
414         mov     x1, #BAD_SYNC
415         b       bad_mode
416 ENDPROC(el1_sync)
417
418         .align  6
419 el1_irq:
420         kernel_entry 1
421         enable_dbg
422 #ifdef CONFIG_TRACE_IRQFLAGS
423         bl      trace_hardirqs_off
424 #endif
425
426         get_thread_info tsk
427         irq_handler
428
429 #ifdef CONFIG_PREEMPT
430         ldr     w24, [tsk, #TI_PREEMPT]         // get preempt count
431         cbnz    w24, 1f                         // preempt count != 0
432         ldr     x0, [tsk, #TI_FLAGS]            // get flags
433         tbz     x0, #TIF_NEED_RESCHED, 1f       // needs rescheduling?
434         bl      el1_preempt
435 1:
436 #endif
437 #ifdef CONFIG_TRACE_IRQFLAGS
438         bl      trace_hardirqs_on
439 #endif
440         kernel_exit 1
441 ENDPROC(el1_irq)
442
443 #ifdef CONFIG_PREEMPT
444 el1_preempt:
445         mov     x24, lr
446 1:      bl      preempt_schedule_irq            // irq en/disable is done inside
447         ldr     x0, [tsk, #TI_FLAGS]            // get new tasks TI_FLAGS
448         tbnz    x0, #TIF_NEED_RESCHED, 1b       // needs rescheduling?
449         ret     x24
450 #endif
451
452 /*
453  * EL0 mode handlers.
454  */
455         .align  6
456 el0_sync:
457         kernel_entry 0
458         mrs     x25, esr_el1                    // read the syndrome register
459         lsr     x24, x25, #ESR_ELx_EC_SHIFT     // exception class
460         cmp     x24, #ESR_ELx_EC_SVC64          // SVC in 64-bit state
461         b.eq    el0_svc
462         cmp     x24, #ESR_ELx_EC_DABT_LOW       // data abort in EL0
463         b.eq    el0_da
464         cmp     x24, #ESR_ELx_EC_IABT_LOW       // instruction abort in EL0
465         b.eq    el0_ia
466         cmp     x24, #ESR_ELx_EC_FP_ASIMD       // FP/ASIMD access
467         b.eq    el0_fpsimd_acc
468         cmp     x24, #ESR_ELx_EC_FP_EXC64       // FP/ASIMD exception
469         b.eq    el0_fpsimd_exc
470         cmp     x24, #ESR_ELx_EC_SYS64          // configurable trap
471         b.eq    el0_undef
472         cmp     x24, #ESR_ELx_EC_SP_ALIGN       // stack alignment exception
473         b.eq    el0_sp_pc
474         cmp     x24, #ESR_ELx_EC_PC_ALIGN       // pc alignment exception
475         b.eq    el0_sp_pc
476         cmp     x24, #ESR_ELx_EC_UNKNOWN        // unknown exception in EL0
477         b.eq    el0_undef
478         cmp     x24, #ESR_ELx_EC_BREAKPT_LOW    // debug exception in EL0
479         b.ge    el0_dbg
480         b       el0_inv
481
482 #ifdef CONFIG_COMPAT
483         .align  6
484 el0_sync_compat:
485         kernel_entry 0, 32
486         mrs     x25, esr_el1                    // read the syndrome register
487         lsr     x24, x25, #ESR_ELx_EC_SHIFT     // exception class
488         cmp     x24, #ESR_ELx_EC_SVC32          // SVC in 32-bit state
489         b.eq    el0_svc_compat
490         cmp     x24, #ESR_ELx_EC_DABT_LOW       // data abort in EL0
491         b.eq    el0_da
492         cmp     x24, #ESR_ELx_EC_IABT_LOW       // instruction abort in EL0
493         b.eq    el0_ia
494         cmp     x24, #ESR_ELx_EC_FP_ASIMD       // FP/ASIMD access
495         b.eq    el0_fpsimd_acc
496         cmp     x24, #ESR_ELx_EC_FP_EXC32       // FP/ASIMD exception
497         b.eq    el0_fpsimd_exc
498         cmp     x24, #ESR_ELx_EC_PC_ALIGN       // pc alignment exception
499         b.eq    el0_sp_pc
500         cmp     x24, #ESR_ELx_EC_UNKNOWN        // unknown exception in EL0
501         b.eq    el0_undef
502         cmp     x24, #ESR_ELx_EC_CP15_32        // CP15 MRC/MCR trap
503         b.eq    el0_undef
504         cmp     x24, #ESR_ELx_EC_CP15_64        // CP15 MRRC/MCRR trap
505         b.eq    el0_undef
506         cmp     x24, #ESR_ELx_EC_CP14_MR        // CP14 MRC/MCR trap
507         b.eq    el0_undef
508         cmp     x24, #ESR_ELx_EC_CP14_LS        // CP14 LDC/STC trap
509         b.eq    el0_undef
510         cmp     x24, #ESR_ELx_EC_CP14_64        // CP14 MRRC/MCRR trap
511         b.eq    el0_undef
512         cmp     x24, #ESR_ELx_EC_BREAKPT_LOW    // debug exception in EL0
513         b.ge    el0_dbg
514         b       el0_inv
515 el0_svc_compat:
516         /*
517          * AArch32 syscall handling
518          */
519         adrp    stbl, compat_sys_call_table     // load compat syscall table pointer
520         uxtw    scno, w7                        // syscall number in w7 (r7)
521         mov     sc_nr, #__NR_compat_syscalls
522         b       el0_svc_naked
523
524         .align  6
525 el0_irq_compat:
526         kernel_entry 0, 32
527         b       el0_irq_naked
528 #endif
529
530 el0_da:
531         /*
532          * Data abort handling
533          */
534         mrs     x26, far_el1
535         // enable interrupts before calling the main handler
536         enable_dbg_and_irq
537         ct_user_exit
538         bic     x0, x26, #(0xff << 56)
539         mov     x1, x25
540         mov     x2, sp
541         bl      do_mem_abort
542         b       ret_to_user
543 el0_ia:
544         /*
545          * Instruction abort handling
546          */
547         mrs     x26, far_el1
548         // enable interrupts before calling the main handler
549         enable_dbg_and_irq
550         ct_user_exit
551         mov     x0, x26
552         mov     x1, x25
553         mov     x2, sp
554         bl      do_mem_abort
555         b       ret_to_user
556 el0_fpsimd_acc:
557         /*
558          * Floating Point or Advanced SIMD access
559          */
560         enable_dbg
561         ct_user_exit
562         mov     x0, x25
563         mov     x1, sp
564         bl      do_fpsimd_acc
565         b       ret_to_user
566 el0_fpsimd_exc:
567         /*
568          * Floating Point or Advanced SIMD exception
569          */
570         enable_dbg
571         ct_user_exit
572         mov     x0, x25
573         mov     x1, sp
574         bl      do_fpsimd_exc
575         b       ret_to_user
576 el0_sp_pc:
577         /*
578          * Stack or PC alignment exception handling
579          */
580         mrs     x26, far_el1
581         // enable interrupts before calling the main handler
582         enable_dbg_and_irq
583         ct_user_exit
584         mov     x0, x26
585         mov     x1, x25
586         mov     x2, sp
587         bl      do_sp_pc_abort
588         b       ret_to_user
589 el0_undef:
590         /*
591          * Undefined instruction
592          */
593         // enable interrupts before calling the main handler
594         enable_dbg_and_irq
595         ct_user_exit
596         mov     x0, sp
597         bl      do_undefinstr
598         b       ret_to_user
599 el0_dbg:
600         /*
601          * Debug exception handling
602          */
603         tbnz    x24, #0, el0_inv                // EL0 only
604         mrs     x0, far_el1
605         mov     x1, x25
606         mov     x2, sp
607         bl      do_debug_exception
608         enable_dbg
609         ct_user_exit
610         b       ret_to_user
611 el0_inv:
612         enable_dbg
613         ct_user_exit
614         mov     x0, sp
615         mov     x1, #BAD_SYNC
616         mov     x2, x25
617         bl      bad_mode
618         b       ret_to_user
619 ENDPROC(el0_sync)
620
621         .align  6
622 el0_irq:
623         kernel_entry 0
624 el0_irq_naked:
625         enable_dbg
626 #ifdef CONFIG_TRACE_IRQFLAGS
627         bl      trace_hardirqs_off
628 #endif
629
630         ct_user_exit
631         irq_handler
632
633 #ifdef CONFIG_TRACE_IRQFLAGS
634         bl      trace_hardirqs_on
635 #endif
636         b       ret_to_user
637 ENDPROC(el0_irq)
638
639 /*
640  * Register switch for AArch64. The callee-saved registers need to be saved
641  * and restored. On entry:
642  *   x0 = previous task_struct (must be preserved across the switch)
643  *   x1 = next task_struct
644  * Previous and next are guaranteed not to be the same.
645  *
646  */
647 ENTRY(cpu_switch_to)
648         mov     x10, #THREAD_CPU_CONTEXT
649         add     x8, x0, x10
650         mov     x9, sp
651         stp     x19, x20, [x8], #16             // store callee-saved registers
652         stp     x21, x22, [x8], #16
653         stp     x23, x24, [x8], #16
654         stp     x25, x26, [x8], #16
655         stp     x27, x28, [x8], #16
656         stp     x29, x9, [x8], #16
657         str     lr, [x8]
658         add     x8, x1, x10
659         ldp     x19, x20, [x8], #16             // restore callee-saved registers
660         ldp     x21, x22, [x8], #16
661         ldp     x23, x24, [x8], #16
662         ldp     x25, x26, [x8], #16
663         ldp     x27, x28, [x8], #16
664         ldp     x29, x9, [x8], #16
665         ldr     lr, [x8]
666         mov     sp, x9
667         and     x9, x9, #~(THREAD_SIZE - 1)
668         msr     sp_el0, x9
669         ret
670 ENDPROC(cpu_switch_to)
671
672 /*
673  * This is the fast syscall return path.  We do as little as possible here,
674  * and this includes saving x0 back into the kernel stack.
675  */
676 ret_fast_syscall:
677         disable_irq                             // disable interrupts
678         str     x0, [sp, #S_X0]                 // returned x0
679         ldr     x1, [tsk, #TI_FLAGS]            // re-check for syscall tracing
680         and     x2, x1, #_TIF_SYSCALL_WORK
681         cbnz    x2, ret_fast_syscall_trace
682         and     x2, x1, #_TIF_WORK_MASK
683         cbnz    x2, work_pending
684         enable_step_tsk x1, x2
685         kernel_exit 0
686 ret_fast_syscall_trace:
687         enable_irq                              // enable interrupts
688         b       __sys_trace_return_skipped      // we already saved x0
689
690 /*
691  * Ok, we need to do extra processing, enter the slow path.
692  */
693 work_pending:
694         tbnz    x1, #TIF_NEED_RESCHED, work_resched
695         /* TIF_SIGPENDING, TIF_NOTIFY_RESUME or TIF_FOREIGN_FPSTATE case */
696         mov     x0, sp                          // 'regs'
697         enable_irq                              // enable interrupts for do_notify_resume()
698         bl      do_notify_resume
699         b       ret_to_user
700 work_resched:
701 #ifdef CONFIG_TRACE_IRQFLAGS
702         bl      trace_hardirqs_off              // the IRQs are off here, inform the tracing code
703 #endif
704         bl      schedule
705
706 /*
707  * "slow" syscall return path.
708  */
709 ret_to_user:
710         disable_irq                             // disable interrupts
711         ldr     x1, [tsk, #TI_FLAGS]
712         and     x2, x1, #_TIF_WORK_MASK
713         cbnz    x2, work_pending
714         enable_step_tsk x1, x2
715         kernel_exit 0
716 ENDPROC(ret_to_user)
717
718 /*
719  * This is how we return from a fork.
720  */
721 ENTRY(ret_from_fork)
722         bl      schedule_tail
723         cbz     x19, 1f                         // not a kernel thread
724         mov     x0, x20
725         blr     x19
726 1:      get_thread_info tsk
727         b       ret_to_user
728 ENDPROC(ret_from_fork)
729
730 /*
731  * SVC handler.
732  */
733         .align  6
734 el0_svc:
735         adrp    stbl, sys_call_table            // load syscall table pointer
736         uxtw    scno, w8                        // syscall number in w8
737         mov     sc_nr, #__NR_syscalls
738 el0_svc_naked:                                  // compat entry point
739         stp     x0, scno, [sp, #S_ORIG_X0]      // save the original x0 and syscall number
740         enable_dbg_and_irq
741         ct_user_exit 1
742
743         ldr     x16, [tsk, #TI_FLAGS]           // check for syscall hooks
744         tst     x16, #_TIF_SYSCALL_WORK
745         b.ne    __sys_trace
746         cmp     scno, sc_nr                     // check upper syscall limit
747         b.hs    ni_sys
748         ldr     x16, [stbl, scno, lsl #3]       // address in the syscall table
749         blr     x16                             // call sys_* routine
750         b       ret_fast_syscall
751 ni_sys:
752         mov     x0, sp
753         bl      do_ni_syscall
754         b       ret_fast_syscall
755 ENDPROC(el0_svc)
756
757         /*
758          * This is the really slow path.  We're going to be doing context
759          * switches, and waiting for our parent to respond.
760          */
761 __sys_trace:
762         mov     w0, #-1                         // set default errno for
763         cmp     scno, x0                        // user-issued syscall(-1)
764         b.ne    1f
765         mov     x0, #-ENOSYS
766         str     x0, [sp, #S_X0]
767 1:      mov     x0, sp
768         bl      syscall_trace_enter
769         cmp     w0, #-1                         // skip the syscall?
770         b.eq    __sys_trace_return_skipped
771         uxtw    scno, w0                        // syscall number (possibly new)
772         mov     x1, sp                          // pointer to regs
773         cmp     scno, sc_nr                     // check upper syscall limit
774         b.hs    __ni_sys_trace
775         ldp     x0, x1, [sp]                    // restore the syscall args
776         ldp     x2, x3, [sp, #S_X2]
777         ldp     x4, x5, [sp, #S_X4]
778         ldp     x6, x7, [sp, #S_X6]
779         ldr     x16, [stbl, scno, lsl #3]       // address in the syscall table
780         blr     x16                             // call sys_* routine
781
782 __sys_trace_return:
783         str     x0, [sp, #S_X0]                 // save returned x0
784 __sys_trace_return_skipped:
785         mov     x0, sp
786         bl      syscall_trace_exit
787         b       ret_to_user
788
789 __ni_sys_trace:
790         mov     x0, sp
791         bl      do_ni_syscall
792         b       __sys_trace_return
793
794         .popsection                             // .entry.text
795
796 /*
797  * Special system call wrappers.
798  */
799 ENTRY(sys_rt_sigreturn_wrapper)
800         mov     x0, sp
801         b       sys_rt_sigreturn
802 ENDPROC(sys_rt_sigreturn_wrapper)