Merge branch 'linux-linaro-lsk-v4.4' into linux-linaro-lsk-v4.4-android
[firefly-linux-kernel-4.4.55.git] / arch / arm64 / Kconfig
1 config ARM64
2         def_bool y
3         select ACPI_CCA_REQUIRED if ACPI
4         select ACPI_GENERIC_GSI if ACPI
5         select ACPI_REDUCED_HARDWARE_ONLY if ACPI
6         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
7         select ARCH_HAS_ELF_RANDOMIZE
8         select ARCH_HAS_GCOV_PROFILE_ALL
9         select ARCH_HAS_SG_CHAIN
10         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
11         select ARCH_USE_CMPXCHG_LOCKREF
12         select ARCH_SUPPORTS_ATOMIC_RMW
13         select ARCH_WANT_OPTIONAL_GPIOLIB
14         select ARCH_WANT_COMPAT_IPC_PARSE_VERSION
15         select ARCH_WANT_FRAME_POINTERS
16         select ARCH_HAS_UBSAN_SANITIZE_ALL
17         select ARM_AMBA
18         select ARM_ARCH_TIMER
19         select ARM_GIC
20         select AUDIT_ARCH_COMPAT_GENERIC
21         select ARM_GIC_V2M if PCI_MSI
22         select ARM_GIC_V3
23         select ARM_GIC_V3_ITS if PCI_MSI
24         select ARM_PSCI_FW
25         select BUILDTIME_EXTABLE_SORT
26         select CLONE_BACKWARDS
27         select COMMON_CLK
28         select CPU_PM if (SUSPEND || CPU_IDLE)
29         select DCACHE_WORD_ACCESS
30         select EDAC_SUPPORT
31         select FRAME_POINTER
32         select GENERIC_ALLOCATOR
33         select GENERIC_CLOCKEVENTS
34         select GENERIC_CLOCKEVENTS_BROADCAST
35         select GENERIC_CPU_AUTOPROBE
36         select GENERIC_EARLY_IOREMAP
37         select GENERIC_IDLE_POLL_SETUP
38         select GENERIC_IRQ_PROBE
39         select GENERIC_IRQ_SHOW
40         select GENERIC_IRQ_SHOW_LEVEL
41         select GENERIC_PCI_IOMAP
42         select GENERIC_SCHED_CLOCK
43         select GENERIC_SMP_IDLE_THREAD
44         select GENERIC_STRNCPY_FROM_USER
45         select GENERIC_STRNLEN_USER
46         select GENERIC_TIME_VSYSCALL
47         select HANDLE_DOMAIN_IRQ
48         select HARDIRQS_SW_RESEND
49         select HAVE_ALIGNED_STRUCT_PAGE if SLUB
50         select HAVE_ARCH_AUDITSYSCALL
51         select HAVE_ARCH_BITREVERSE
52         select HAVE_ARCH_HARDENED_USERCOPY
53         select HAVE_ARCH_HUGE_VMAP
54         select HAVE_ARCH_JUMP_LABEL
55         select HAVE_ARCH_KASAN if SPARSEMEM_VMEMMAP && !(ARM64_16K_PAGES && ARM64_VA_BITS_48)
56         select HAVE_ARCH_KGDB
57         select HAVE_ARCH_MMAP_RND_BITS
58         select HAVE_ARCH_MMAP_RND_COMPAT_BITS if COMPAT
59         select HAVE_ARCH_SECCOMP_FILTER
60         select HAVE_ARCH_TRACEHOOK
61         select HAVE_BPF_JIT
62         select HAVE_C_RECORDMCOUNT
63         select HAVE_CC_STACKPROTECTOR
64         select HAVE_CMPXCHG_DOUBLE
65         select HAVE_CMPXCHG_LOCAL
66         select HAVE_DEBUG_BUGVERBOSE
67         select HAVE_DEBUG_KMEMLEAK
68         select HAVE_DMA_API_DEBUG
69         select HAVE_DMA_ATTRS
70         select HAVE_DMA_CONTIGUOUS
71         select HAVE_DYNAMIC_FTRACE
72         select HAVE_EFFICIENT_UNALIGNED_ACCESS
73         select HAVE_FTRACE_MCOUNT_RECORD
74         select HAVE_FUNCTION_TRACER
75         select HAVE_FUNCTION_GRAPH_TRACER
76         select HAVE_GENERIC_DMA_COHERENT
77         select HAVE_HW_BREAKPOINT if PERF_EVENTS
78         select HAVE_IRQ_TIME_ACCOUNTING
79         select HAVE_MEMBLOCK
80         select HAVE_PATA_PLATFORM
81         select HAVE_PERF_EVENTS
82         select HAVE_PERF_REGS
83         select HAVE_PERF_USER_STACK_DUMP
84         select HAVE_RCU_TABLE_FREE
85         select HAVE_SYSCALL_TRACEPOINTS
86         select IOMMU_DMA if IOMMU_SUPPORT
87         select IRQ_DOMAIN
88         select IRQ_FORCED_THREADING
89         select MODULES_USE_ELF_RELA
90         select NO_BOOTMEM
91         select OF
92         select OF_EARLY_FLATTREE
93         select OF_RESERVED_MEM
94         select PERF_USE_VMALLOC
95         select POWER_RESET
96         select POWER_SUPPLY
97         select RTC_LIB
98         select SPARSE_IRQ
99         select SYSCTL_EXCEPTION_TRACE
100         select HAVE_CONTEXT_TRACKING
101         help
102           ARM 64-bit (AArch64) Linux support.
103
104 config 64BIT
105         def_bool y
106
107 config ARCH_PHYS_ADDR_T_64BIT
108         def_bool y
109
110 config MMU
111         def_bool y
112
113 config ARCH_MMAP_RND_BITS_MIN
114        default 14 if ARM64_64K_PAGES
115        default 16 if ARM64_16K_PAGES
116        default 18
117
118 # max bits determined by the following formula:
119 #  VA_BITS - PAGE_SHIFT - 3
120 config ARCH_MMAP_RND_BITS_MAX
121        default 19 if ARM64_VA_BITS=36
122        default 24 if ARM64_VA_BITS=39
123        default 27 if ARM64_VA_BITS=42
124        default 30 if ARM64_VA_BITS=47
125        default 29 if ARM64_VA_BITS=48 && ARM64_64K_PAGES
126        default 31 if ARM64_VA_BITS=48 && ARM64_16K_PAGES
127        default 33 if ARM64_VA_BITS=48
128        default 14 if ARM64_64K_PAGES
129        default 16 if ARM64_16K_PAGES
130        default 18
131
132 config ARCH_MMAP_RND_COMPAT_BITS_MIN
133        default 7 if ARM64_64K_PAGES
134        default 9 if ARM64_16K_PAGES
135        default 11
136
137 config ARCH_MMAP_RND_COMPAT_BITS_MAX
138        default 16
139
140 config NO_IOPORT_MAP
141         def_bool y if !PCI
142
143 config ILLEGAL_POINTER_VALUE
144         hex
145         default 0xdead000000000000
146
147 config STACKTRACE_SUPPORT
148         def_bool y
149
150 config ILLEGAL_POINTER_VALUE
151         hex
152         default 0xdead000000000000
153
154 config LOCKDEP_SUPPORT
155         def_bool y
156
157 config TRACE_IRQFLAGS_SUPPORT
158         def_bool y
159
160 config RWSEM_XCHGADD_ALGORITHM
161         def_bool y
162
163 config GENERIC_BUG
164         def_bool y
165         depends on BUG
166
167 config GENERIC_BUG_RELATIVE_POINTERS
168         def_bool y
169         depends on GENERIC_BUG
170
171 config GENERIC_HWEIGHT
172         def_bool y
173
174 config GENERIC_CSUM
175         def_bool y
176
177 config GENERIC_CALIBRATE_DELAY
178         def_bool y
179
180 config ZONE_DMA
181         def_bool y
182
183 config HAVE_GENERIC_RCU_GUP
184         def_bool y
185
186 config ARCH_DMA_ADDR_T_64BIT
187         def_bool y
188
189 config NEED_DMA_MAP_STATE
190         def_bool y
191
192 config NEED_SG_DMA_LENGTH
193         def_bool y
194
195 config SMP
196         def_bool y
197
198 config SWIOTLB
199         def_bool y
200
201 config IOMMU_HELPER
202         def_bool SWIOTLB
203
204 config KERNEL_MODE_NEON
205         def_bool y
206
207 config FIX_EARLYCON_MEM
208         def_bool y
209
210 config PGTABLE_LEVELS
211         int
212         default 2 if ARM64_16K_PAGES && ARM64_VA_BITS_36
213         default 2 if ARM64_64K_PAGES && ARM64_VA_BITS_42
214         default 3 if ARM64_64K_PAGES && ARM64_VA_BITS_48
215         default 3 if ARM64_4K_PAGES && ARM64_VA_BITS_39
216         default 3 if ARM64_16K_PAGES && ARM64_VA_BITS_47
217         default 4 if !ARM64_64K_PAGES && ARM64_VA_BITS_48
218
219 source "init/Kconfig"
220
221 source "kernel/Kconfig.freezer"
222
223 source "arch/arm64/Kconfig.platforms"
224
225 menu "Bus support"
226
227 config PCI
228         bool "PCI support"
229         help
230           This feature enables support for PCI bus system. If you say Y
231           here, the kernel will include drivers and infrastructure code
232           to support PCI bus devices.
233
234 config PCI_DOMAINS
235         def_bool PCI
236
237 config PCI_DOMAINS_GENERIC
238         def_bool PCI
239
240 config PCI_SYSCALL
241         def_bool PCI
242
243 source "drivers/pci/Kconfig"
244 source "drivers/pci/pcie/Kconfig"
245 source "drivers/pci/hotplug/Kconfig"
246
247 endmenu
248
249 menu "Kernel Features"
250
251 menu "ARM errata workarounds via the alternatives framework"
252
253 config ARM64_ERRATUM_826319
254         bool "Cortex-A53: 826319: System might deadlock if a write cannot complete until read data is accepted"
255         default y
256         help
257           This option adds an alternative code sequence to work around ARM
258           erratum 826319 on Cortex-A53 parts up to r0p2 with an AMBA 4 ACE or
259           AXI master interface and an L2 cache.
260
261           If a Cortex-A53 uses an AMBA AXI4 ACE interface to other processors
262           and is unable to accept a certain write via this interface, it will
263           not progress on read data presented on the read data channel and the
264           system can deadlock.
265
266           The workaround promotes data cache clean instructions to
267           data cache clean-and-invalidate.
268           Please note that this does not necessarily enable the workaround,
269           as it depends on the alternative framework, which will only patch
270           the kernel if an affected CPU is detected.
271
272           If unsure, say Y.
273
274 config ARM64_ERRATUM_827319
275         bool "Cortex-A53: 827319: Data cache clean instructions might cause overlapping transactions to the interconnect"
276         default y
277         help
278           This option adds an alternative code sequence to work around ARM
279           erratum 827319 on Cortex-A53 parts up to r0p2 with an AMBA 5 CHI
280           master interface and an L2 cache.
281
282           Under certain conditions this erratum can cause a clean line eviction
283           to occur at the same time as another transaction to the same address
284           on the AMBA 5 CHI interface, which can cause data corruption if the
285           interconnect reorders the two transactions.
286
287           The workaround promotes data cache clean instructions to
288           data cache clean-and-invalidate.
289           Please note that this does not necessarily enable the workaround,
290           as it depends on the alternative framework, which will only patch
291           the kernel if an affected CPU is detected.
292
293           If unsure, say Y.
294
295 config ARM64_ERRATUM_824069
296         bool "Cortex-A53: 824069: Cache line might not be marked as clean after a CleanShared snoop"
297         default y
298         help
299           This option adds an alternative code sequence to work around ARM
300           erratum 824069 on Cortex-A53 parts up to r0p2 when it is connected
301           to a coherent interconnect.
302
303           If a Cortex-A53 processor is executing a store or prefetch for
304           write instruction at the same time as a processor in another
305           cluster is executing a cache maintenance operation to the same
306           address, then this erratum might cause a clean cache line to be
307           incorrectly marked as dirty.
308
309           The workaround promotes data cache clean instructions to
310           data cache clean-and-invalidate.
311           Please note that this option does not necessarily enable the
312           workaround, as it depends on the alternative framework, which will
313           only patch the kernel if an affected CPU is detected.
314
315           If unsure, say Y.
316
317 config ARM64_ERRATUM_819472
318         bool "Cortex-A53: 819472: Store exclusive instructions might cause data corruption"
319         default y
320         help
321           This option adds an alternative code sequence to work around ARM
322           erratum 819472 on Cortex-A53 parts up to r0p1 with an L2 cache
323           present when it is connected to a coherent interconnect.
324
325           If the processor is executing a load and store exclusive sequence at
326           the same time as a processor in another cluster is executing a cache
327           maintenance operation to the same address, then this erratum might
328           cause data corruption.
329
330           The workaround promotes data cache clean instructions to
331           data cache clean-and-invalidate.
332           Please note that this does not necessarily enable the workaround,
333           as it depends on the alternative framework, which will only patch
334           the kernel if an affected CPU is detected.
335
336           If unsure, say Y.
337
338 config ARM64_ERRATUM_832075
339         bool "Cortex-A57: 832075: possible deadlock on mixing exclusive memory accesses with device loads"
340         default y
341         help
342           This option adds an alternative code sequence to work around ARM
343           erratum 832075 on Cortex-A57 parts up to r1p2.
344
345           Affected Cortex-A57 parts might deadlock when exclusive load/store
346           instructions to Write-Back memory are mixed with Device loads.
347
348           The workaround is to promote device loads to use Load-Acquire
349           semantics.
350           Please note that this does not necessarily enable the workaround,
351           as it depends on the alternative framework, which will only patch
352           the kernel if an affected CPU is detected.
353
354           If unsure, say Y.
355
356 config ARM64_ERRATUM_834220
357         bool "Cortex-A57: 834220: Stage 2 translation fault might be incorrectly reported in presence of a Stage 1 fault"
358         depends on KVM
359         default y
360         help
361           This option adds an alternative code sequence to work around ARM
362           erratum 834220 on Cortex-A57 parts up to r1p2.
363
364           Affected Cortex-A57 parts might report a Stage 2 translation
365           fault as the result of a Stage 1 fault for load crossing a
366           page boundary when there is a permission or device memory
367           alignment fault at Stage 1 and a translation fault at Stage 2.
368
369           The workaround is to verify that the Stage 1 translation
370           doesn't generate a fault before handling the Stage 2 fault.
371           Please note that this does not necessarily enable the workaround,
372           as it depends on the alternative framework, which will only patch
373           the kernel if an affected CPU is detected.
374
375           If unsure, say Y.
376
377 config ARM64_ERRATUM_845719
378         bool "Cortex-A53: 845719: a load might read incorrect data"
379         depends on COMPAT
380         default y
381         help
382           This option adds an alternative code sequence to work around ARM
383           erratum 845719 on Cortex-A53 parts up to r0p4.
384
385           When running a compat (AArch32) userspace on an affected Cortex-A53
386           part, a load at EL0 from a virtual address that matches the bottom 32
387           bits of the virtual address used by a recent load at (AArch64) EL1
388           might return incorrect data.
389
390           The workaround is to write the contextidr_el1 register on exception
391           return to a 32-bit task.
392           Please note that this does not necessarily enable the workaround,
393           as it depends on the alternative framework, which will only patch
394           the kernel if an affected CPU is detected.
395
396           If unsure, say Y.
397
398 config ARM64_ERRATUM_843419
399         bool "Cortex-A53: 843419: A load or store might access an incorrect address"
400         depends on MODULES
401         default y
402         select ARM64_MODULE_CMODEL_LARGE
403         help
404           This option builds kernel modules using the large memory model in
405           order to avoid the use of the ADRP instruction, which can cause
406           a subsequent memory access to use an incorrect address on Cortex-A53
407           parts up to r0p4.
408
409           Note that the kernel itself must be linked with a version of ld
410           which fixes potentially affected ADRP instructions through the
411           use of veneers.
412
413           If unsure, say Y.
414
415 config CAVIUM_ERRATUM_22375
416         bool "Cavium erratum 22375, 24313"
417         default y
418         help
419           Enable workaround for erratum 22375, 24313.
420
421           This implements two gicv3-its errata workarounds for ThunderX. Both
422           with small impact affecting only ITS table allocation.
423
424             erratum 22375: only alloc 8MB table size
425             erratum 24313: ignore memory access type
426
427           The fixes are in ITS initialization and basically ignore memory access
428           type and table size provided by the TYPER and BASER registers.
429
430           If unsure, say Y.
431
432 config CAVIUM_ERRATUM_23144
433         bool "Cavium erratum 23144: ITS SYNC hang on dual socket system"
434         depends on NUMA
435         default y
436         help
437           ITS SYNC command hang for cross node io and collections/cpu mapping.
438
439           If unsure, say Y.
440
441 config CAVIUM_ERRATUM_23154
442         bool "Cavium erratum 23154: Access to ICC_IAR1_EL1 is not sync'ed"
443         default y
444         help
445           The gicv3 of ThunderX requires a modified version for
446           reading the IAR status to ensure data synchronization
447           (access to icc_iar1_el1 is not sync'ed before and after).
448
449           If unsure, say Y.
450
451 config CAVIUM_ERRATUM_27456
452         bool "Cavium erratum 27456: Broadcast TLBI instructions may cause icache corruption"
453         default y
454         help
455           On ThunderX T88 pass 1.x through 2.1 parts, broadcast TLBI
456           instructions may cause the icache to become corrupted if it
457           contains data for a non-current ASID.  The fix is to
458           invalidate the icache when changing the mm context.
459
460           If unsure, say Y.
461
462 endmenu
463
464
465 choice
466         prompt "Page size"
467         default ARM64_4K_PAGES
468         help
469           Page size (translation granule) configuration.
470
471 config ARM64_4K_PAGES
472         bool "4KB"
473         help
474           This feature enables 4KB pages support.
475
476 config ARM64_16K_PAGES
477         bool "16KB"
478         help
479           The system will use 16KB pages support. AArch32 emulation
480           requires applications compiled with 16K (or a multiple of 16K)
481           aligned segments.
482
483 config ARM64_64K_PAGES
484         bool "64KB"
485         help
486           This feature enables 64KB pages support (4KB by default)
487           allowing only two levels of page tables and faster TLB
488           look-up. AArch32 emulation requires applications compiled
489           with 64K aligned segments.
490
491 endchoice
492
493 choice
494         prompt "Virtual address space size"
495         default ARM64_VA_BITS_39 if ARM64_4K_PAGES
496         default ARM64_VA_BITS_47 if ARM64_16K_PAGES
497         default ARM64_VA_BITS_42 if ARM64_64K_PAGES
498         help
499           Allows choosing one of multiple possible virtual address
500           space sizes. The level of translation table is determined by
501           a combination of page size and virtual address space size.
502
503 config ARM64_VA_BITS_36
504         bool "36-bit" if EXPERT
505         depends on ARM64_16K_PAGES
506
507 config ARM64_VA_BITS_39
508         bool "39-bit"
509         depends on ARM64_4K_PAGES
510
511 config ARM64_VA_BITS_42
512         bool "42-bit"
513         depends on ARM64_64K_PAGES
514
515 config ARM64_VA_BITS_47
516         bool "47-bit"
517         depends on ARM64_16K_PAGES
518
519 config ARM64_VA_BITS_48
520         bool "48-bit"
521
522 endchoice
523
524 config ARM64_VA_BITS
525         int
526         default 36 if ARM64_VA_BITS_36
527         default 39 if ARM64_VA_BITS_39
528         default 42 if ARM64_VA_BITS_42
529         default 47 if ARM64_VA_BITS_47
530         default 48 if ARM64_VA_BITS_48
531
532 config CPU_BIG_ENDIAN
533        bool "Build big-endian kernel"
534        help
535          Say Y if you plan on running a kernel in big-endian mode.
536
537 config SCHED_MC
538         bool "Multi-core scheduler support"
539         help
540           Multi-core scheduler support improves the CPU scheduler's decision
541           making when dealing with multi-core CPU chips at a cost of slightly
542           increased overhead in some places. If unsure say N here.
543
544 config SCHED_SMT
545         bool "SMT scheduler support"
546         help
547           Improves the CPU scheduler's decision making when dealing with
548           MultiThreading at a cost of slightly increased overhead in some
549           places. If unsure say N here.
550
551 config NR_CPUS
552         int "Maximum number of CPUs (2-4096)"
553         range 2 4096
554         # These have to remain sorted largest to smallest
555         default "64"
556
557 config HOTPLUG_CPU
558         bool "Support for hot-pluggable CPUs"
559         select GENERIC_IRQ_MIGRATION
560         help
561           Say Y here to experiment with turning CPUs off and on.  CPUs
562           can be controlled through /sys/devices/system/cpu.
563
564 source kernel/Kconfig.preempt
565 source kernel/Kconfig.hz
566
567 config ARCH_SUPPORTS_DEBUG_PAGEALLOC
568         def_bool y
569
570 config ARCH_HAS_HOLES_MEMORYMODEL
571         def_bool y if SPARSEMEM
572
573 config ARCH_SPARSEMEM_ENABLE
574         def_bool y
575         select SPARSEMEM_VMEMMAP_ENABLE
576
577 config ARCH_SPARSEMEM_DEFAULT
578         def_bool ARCH_SPARSEMEM_ENABLE
579
580 config ARCH_SELECT_MEMORY_MODEL
581         def_bool ARCH_SPARSEMEM_ENABLE
582
583 config HAVE_ARCH_PFN_VALID
584         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
585
586 config HW_PERF_EVENTS
587         def_bool y
588         depends on ARM_PMU
589
590 config SYS_SUPPORTS_HUGETLBFS
591         def_bool y
592
593 config ARCH_WANT_HUGE_PMD_SHARE
594         def_bool y if ARM64_4K_PAGES || (ARM64_16K_PAGES && !ARM64_VA_BITS_36)
595
596 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
597         def_bool y
598
599 config ARCH_HAS_CACHE_LINE_SIZE
600         def_bool y
601
602 source "mm/Kconfig"
603
604 config SECCOMP
605         bool "Enable seccomp to safely compute untrusted bytecode"
606         ---help---
607           This kernel feature is useful for number crunching applications
608           that may need to compute untrusted bytecode during their
609           execution. By using pipes or other transports made available to
610           the process as file descriptors supporting the read/write
611           syscalls, it's possible to isolate those applications in
612           their own address space using seccomp. Once seccomp is
613           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
614           and the task is only allowed to execute a few safe syscalls
615           defined by each seccomp mode.
616
617 config XEN_DOM0
618         def_bool y
619         depends on XEN
620
621 config XEN
622         bool "Xen guest support on ARM64"
623         depends on ARM64 && OF
624         select SWIOTLB_XEN
625         help
626           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM64.
627
628 config FORCE_MAX_ZONEORDER
629         int
630         default "14" if (ARM64_64K_PAGES && TRANSPARENT_HUGEPAGE)
631         default "12" if (ARM64_16K_PAGES && TRANSPARENT_HUGEPAGE)
632         default "11"
633         help
634           The kernel memory allocator divides physically contiguous memory
635           blocks into "zones", where each zone is a power of two number of
636           pages.  This option selects the largest power of two that the kernel
637           keeps in the memory allocator.  If you need to allocate very large
638           blocks of physically contiguous memory, then you may need to
639           increase this value.
640
641           This config option is actually maximum order plus one. For example,
642           a value of 11 means that the largest free memory block is 2^10 pages.
643
644           We make sure that we can allocate upto a HugePage size for each configuration.
645           Hence we have :
646                 MAX_ORDER = (PMD_SHIFT - PAGE_SHIFT) + 1 => PAGE_SHIFT - 2
647
648           However for 4K, we choose a higher default value, 11 as opposed to 10, giving us
649           4M allocations matching the default size used by generic code.
650
651 menuconfig ARMV8_DEPRECATED
652         bool "Emulate deprecated/obsolete ARMv8 instructions"
653         depends on COMPAT
654         help
655           Legacy software support may require certain instructions
656           that have been deprecated or obsoleted in the architecture.
657
658           Enable this config to enable selective emulation of these
659           features.
660
661           If unsure, say Y
662
663 if ARMV8_DEPRECATED
664
665 config SWP_EMULATION
666         bool "Emulate SWP/SWPB instructions"
667         help
668           ARMv8 obsoletes the use of A32 SWP/SWPB instructions such that
669           they are always undefined. Say Y here to enable software
670           emulation of these instructions for userspace using LDXR/STXR.
671
672           In some older versions of glibc [<=2.8] SWP is used during futex
673           trylock() operations with the assumption that the code will not
674           be preempted. This invalid assumption may be more likely to fail
675           with SWP emulation enabled, leading to deadlock of the user
676           application.
677
678           NOTE: when accessing uncached shared regions, LDXR/STXR rely
679           on an external transaction monitoring block called a global
680           monitor to maintain update atomicity. If your system does not
681           implement a global monitor, this option can cause programs that
682           perform SWP operations to uncached memory to deadlock.
683
684           If unsure, say Y
685
686 config CP15_BARRIER_EMULATION
687         bool "Emulate CP15 Barrier instructions"
688         help
689           The CP15 barrier instructions - CP15ISB, CP15DSB, and
690           CP15DMB - are deprecated in ARMv8 (and ARMv7). It is
691           strongly recommended to use the ISB, DSB, and DMB
692           instructions instead.
693
694           Say Y here to enable software emulation of these
695           instructions for AArch32 userspace code. When this option is
696           enabled, CP15 barrier usage is traced which can help
697           identify software that needs updating.
698
699           If unsure, say Y
700
701 config SETEND_EMULATION
702         bool "Emulate SETEND instruction"
703         help
704           The SETEND instruction alters the data-endianness of the
705           AArch32 EL0, and is deprecated in ARMv8.
706
707           Say Y here to enable software emulation of the instruction
708           for AArch32 userspace code.
709
710           Note: All the cpus on the system must have mixed endian support at EL0
711           for this feature to be enabled. If a new CPU - which doesn't support mixed
712           endian - is hotplugged in after this feature has been enabled, there could
713           be unexpected results in the applications.
714
715           If unsure, say Y
716 endif
717
718 config ARM64_SW_TTBR0_PAN
719         bool "Emulate Priviledged Access Never using TTBR0_EL1 switching"
720         help
721           Enabling this option prevents the kernel from accessing
722           user-space memory directly by pointing TTBR0_EL1 to a reserved
723           zeroed area and reserved ASID. The user access routines
724           restore the valid TTBR0_EL1 temporarily.
725
726 menu "ARMv8.1 architectural features"
727
728 config ARM64_HW_AFDBM
729         bool "Support for hardware updates of the Access and Dirty page flags"
730         default y
731         help
732           The ARMv8.1 architecture extensions introduce support for
733           hardware updates of the access and dirty information in page
734           table entries. When enabled in TCR_EL1 (HA and HD bits) on
735           capable processors, accesses to pages with PTE_AF cleared will
736           set this bit instead of raising an access flag fault.
737           Similarly, writes to read-only pages with the DBM bit set will
738           clear the read-only bit (AP[2]) instead of raising a
739           permission fault.
740
741           Kernels built with this configuration option enabled continue
742           to work on pre-ARMv8.1 hardware and the performance impact is
743           minimal. If unsure, say Y.
744
745 config ARM64_PAN
746         bool "Enable support for Privileged Access Never (PAN)"
747         default y
748         help
749          Privileged Access Never (PAN; part of the ARMv8.1 Extensions)
750          prevents the kernel or hypervisor from accessing user-space (EL0)
751          memory directly.
752
753          Choosing this option will cause any unprotected (not using
754          copy_to_user et al) memory access to fail with a permission fault.
755
756          The feature is detected at runtime, and will remain as a 'nop'
757          instruction if the cpu does not implement the feature.
758
759 config ARM64_LSE_ATOMICS
760         bool "Atomic instructions"
761         help
762           As part of the Large System Extensions, ARMv8.1 introduces new
763           atomic instructions that are designed specifically to scale in
764           very large systems.
765
766           Say Y here to make use of these instructions for the in-kernel
767           atomic routines. This incurs a small overhead on CPUs that do
768           not support these instructions and requires the kernel to be
769           built with binutils >= 2.25.
770
771 endmenu
772
773 config ARM64_UAO
774         bool "Enable support for User Access Override (UAO)"
775         default y
776         help
777           User Access Override (UAO; part of the ARMv8.2 Extensions)
778           causes the 'unprivileged' variant of the load/store instructions to
779           be overriden to be privileged.
780
781           This option changes get_user() and friends to use the 'unprivileged'
782           variant of the load/store instructions. This ensures that user-space
783           really did have access to the supplied memory. When addr_limit is
784           set to kernel memory the UAO bit will be set, allowing privileged
785           access to kernel memory.
786
787           Choosing this option will cause copy_to_user() et al to use user-space
788           memory permissions.
789
790           The feature is detected at runtime, the kernel will use the
791           regular load/store instructions if the cpu does not implement the
792           feature.
793
794 config ARM64_MODULE_CMODEL_LARGE
795         bool
796
797 config ARM64_MODULE_PLTS
798         bool
799         select ARM64_MODULE_CMODEL_LARGE
800         select HAVE_MOD_ARCH_SPECIFIC
801
802 config RELOCATABLE
803         bool
804         help
805           This builds the kernel as a Position Independent Executable (PIE),
806           which retains all relocation metadata required to relocate the
807           kernel binary at runtime to a different virtual address than the
808           address it was linked at.
809           Since AArch64 uses the RELA relocation format, this requires a
810           relocation pass at runtime even if the kernel is loaded at the
811           same address it was linked at.
812
813 config RANDOMIZE_BASE
814         bool "Randomize the address of the kernel image"
815         select ARM64_MODULE_PLTS if MODULES
816         select RELOCATABLE
817         help
818           Randomizes the virtual address at which the kernel image is
819           loaded, as a security feature that deters exploit attempts
820           relying on knowledge of the location of kernel internals.
821
822           It is the bootloader's job to provide entropy, by passing a
823           random u64 value in /chosen/kaslr-seed at kernel entry.
824
825           When booting via the UEFI stub, it will invoke the firmware's
826           EFI_RNG_PROTOCOL implementation (if available) to supply entropy
827           to the kernel proper. In addition, it will randomise the physical
828           location of the kernel Image as well.
829
830           If unsure, say N.
831
832 config RANDOMIZE_MODULE_REGION_FULL
833         bool "Randomize the module region independently from the core kernel"
834         depends on RANDOMIZE_BASE
835         default y
836         help
837           Randomizes the location of the module region without considering the
838           location of the core kernel. This way, it is impossible for modules
839           to leak information about the location of core kernel data structures
840           but it does imply that function calls between modules and the core
841           kernel will need to be resolved via veneers in the module PLT.
842
843           When this option is not set, the module region will be randomized over
844           a limited range that contains the [_stext, _etext] interval of the
845           core kernel, so branch relocations are always in range.
846
847 endmenu
848
849 menu "Boot options"
850
851 config ARM64_ACPI_PARKING_PROTOCOL
852         bool "Enable support for the ARM64 ACPI parking protocol"
853         depends on ACPI
854         help
855           Enable support for the ARM64 ACPI parking protocol. If disabled
856           the kernel will not allow booting through the ARM64 ACPI parking
857           protocol even if the corresponding data is present in the ACPI
858           MADT table.
859
860 config CMDLINE
861         string "Default kernel command string"
862         default ""
863         help
864           Provide a set of default command-line options at build time by
865           entering them here. As a minimum, you should specify the the
866           root device (e.g. root=/dev/nfs).
867
868 choice
869         prompt "Kernel command line type" if CMDLINE != ""
870         default CMDLINE_FROM_BOOTLOADER
871
872 config CMDLINE_FROM_BOOTLOADER
873         bool "Use bootloader kernel arguments if available"
874         help
875           Uses the command-line options passed by the boot loader. If
876           the boot loader doesn't provide any, the default kernel command
877           string provided in CMDLINE will be used.
878
879 config CMDLINE_EXTEND
880         bool "Extend bootloader kernel arguments"
881         help
882           The command-line arguments provided by the boot loader will be
883           appended to the default kernel command string.
884
885 config CMDLINE_FORCE
886         bool "Always use the default kernel command string"
887         help
888           Always use the default kernel command string, even if the boot
889           loader passes other arguments to the kernel.
890           This is useful if you cannot or don't want to change the
891           command-line options your boot loader passes to the kernel.
892 endchoice
893
894 config EFI_STUB
895         bool
896
897 config EFI
898         bool "UEFI runtime support"
899         depends on OF && !CPU_BIG_ENDIAN
900         select LIBFDT
901         select UCS2_STRING
902         select EFI_PARAMS_FROM_FDT
903         select EFI_RUNTIME_WRAPPERS
904         select EFI_STUB
905         select EFI_ARMSTUB
906         default y
907         help
908           This option provides support for runtime services provided
909           by UEFI firmware (such as non-volatile variables, realtime
910           clock, and platform reset). A UEFI stub is also provided to
911           allow the kernel to be booted as an EFI application. This
912           is only useful on systems that have UEFI firmware.
913
914 config DMI
915         bool "Enable support for SMBIOS (DMI) tables"
916         depends on EFI
917         default y
918         help
919           This enables SMBIOS/DMI feature for systems.
920
921           This option is only useful on systems that have UEFI firmware.
922           However, even with this option, the resultant kernel should
923           continue to boot on existing non-UEFI platforms.
924
925 config BUILD_ARM64_APPENDED_DTB_IMAGE
926         bool "Build a concatenated Image.gz/dtb by default"
927         depends on OF
928         help
929           Enabling this option will cause a concatenated Image.gz and list of
930           DTBs to be built by default (instead of a standalone Image.gz.)
931           The image will built in arch/arm64/boot/Image.gz-dtb
932
933 config BUILD_ARM64_APPENDED_DTB_IMAGE_NAMES
934         string "Default dtb names"
935         depends on BUILD_ARM64_APPENDED_DTB_IMAGE
936         help
937           Space separated list of names of dtbs to append when
938           building a concatenated Image.gz-dtb.
939
940 endmenu
941
942 menu "Userspace binary formats"
943
944 source "fs/Kconfig.binfmt"
945
946 config COMPAT
947         bool "Kernel support for 32-bit EL0"
948         depends on ARM64_4K_PAGES || EXPERT
949         select COMPAT_BINFMT_ELF
950         select HAVE_UID16
951         select OLD_SIGSUSPEND3
952         select COMPAT_OLD_SIGACTION
953         help
954           This option enables support for a 32-bit EL0 running under a 64-bit
955           kernel at EL1. AArch32-specific components such as system calls,
956           the user helper functions, VFP support and the ptrace interface are
957           handled appropriately by the kernel.
958
959           If you use a page size other than 4KB (i.e, 16KB or 64KB), please be aware
960           that you will only be able to execute AArch32 binaries that were compiled
961           with page size aligned segments.
962
963           If you want to execute 32-bit userspace applications, say Y.
964
965 config SYSVIPC_COMPAT
966         def_bool y
967         depends on COMPAT && SYSVIPC
968
969 endmenu
970
971 menu "Power management options"
972
973 source "kernel/power/Kconfig"
974
975 config ARCH_SUSPEND_POSSIBLE
976         def_bool y
977
978 endmenu
979
980 menu "CPU Power Management"
981
982 source "drivers/cpuidle/Kconfig"
983
984 source "drivers/cpufreq/Kconfig"
985
986 endmenu
987
988 source "net/Kconfig"
989
990 source "drivers/Kconfig"
991
992 source "drivers/firmware/Kconfig"
993
994 source "drivers/acpi/Kconfig"
995
996 source "fs/Kconfig"
997
998 source "arch/arm64/kvm/Kconfig"
999
1000 source "arch/arm64/Kconfig.debug"
1001
1002 source "security/Kconfig"
1003
1004 source "crypto/Kconfig"
1005 if CRYPTO
1006 source "arch/arm64/crypto/Kconfig"
1007 endif
1008
1009 source "lib/Kconfig"