ARM: rockchip: rk3228: implement function rk3228_restart
[firefly-linux-kernel-4.4.55.git] / arch / arm / kernel / head.S
1 /*
2  *  linux/arch/arm/kernel/head.S
3  *
4  *  Copyright (C) 1994-2002 Russell King
5  *  Copyright (c) 2003 ARM Limited
6  *  All Rights Reserved
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11  *
12  *  Kernel startup code for all 32-bit CPUs
13  */
14 #include <linux/linkage.h>
15 #include <linux/init.h>
16
17 #include <asm/assembler.h>
18 #include <asm/cp15.h>
19 #include <asm/domain.h>
20 #include <asm/ptrace.h>
21 #include <asm/asm-offsets.h>
22 #include <asm/memory.h>
23 #include <asm/thread_info.h>
24 #include <asm/pgtable.h>
25
26 #if defined(CONFIG_DEBUG_LL) && !defined(CONFIG_DEBUG_SEMIHOSTING)
27 #include CONFIG_DEBUG_LL_INCLUDE
28 #endif
29
30 /*
31  * swapper_pg_dir is the virtual address of the initial page table.
32  * We place the page tables 16K below KERNEL_RAM_VADDR.  Therefore, we must
33  * make sure that KERNEL_RAM_VADDR is correctly set.  Currently, we expect
34  * the least significant 16 bits to be 0x8000, but we could probably
35  * relax this restriction to KERNEL_RAM_VADDR >= PAGE_OFFSET + 0x4000.
36  */
37 #define KERNEL_RAM_VADDR        (PAGE_OFFSET + TEXT_OFFSET)
38 #if (KERNEL_RAM_VADDR & 0xffff) != 0x8000
39 #error KERNEL_RAM_VADDR must start at 0xXXXX8000
40 #endif
41
42 #ifdef CONFIG_ARM_LPAE
43         /* LPAE requires an additional page for the PGD */
44 #define PG_DIR_SIZE     0x5000
45 #define PMD_ORDER       3
46 #else
47 #define PG_DIR_SIZE     0x4000
48 #define PMD_ORDER       2
49 #endif
50
51         .globl  swapper_pg_dir
52         .equ    swapper_pg_dir, KERNEL_RAM_VADDR - PG_DIR_SIZE
53
54         .macro  pgtbl, rd, phys
55         add     \rd, \phys, #TEXT_OFFSET - PG_DIR_SIZE
56         .endm
57
58 /*
59  * Kernel startup entry point.
60  * ---------------------------
61  *
62  * This is normally called from the decompressor code.  The requirements
63  * are: MMU = off, D-cache = off, I-cache = dont care, r0 = 0,
64  * r1 = machine nr, r2 = atags or dtb pointer.
65  *
66  * This code is mostly position independent, so if you link the kernel at
67  * 0xc0008000, you call this at __pa(0xc0008000).
68  *
69  * See linux/arch/arm/tools/mach-types for the complete list of machine
70  * numbers for r1.
71  *
72  * We're trying to keep crap to a minimum; DO NOT add any machine specific
73  * crap here - that's what the boot loader (or in extreme, well justified
74  * circumstances, zImage) is for.
75  */
76         .arm
77
78         __HEAD
79 ENTRY(stext)
80  ARM_BE8(setend be )                    @ ensure we are in BE8 mode
81
82  THUMB( adr     r9, BSYM(1f)    )       @ Kernel is always entered in ARM.
83  THUMB( bx      r9              )       @ If this is a Thumb-2 kernel,
84  THUMB( .thumb                  )       @ switch to Thumb now.
85  THUMB(1:                       )
86
87 #ifdef CONFIG_ARM_VIRT_EXT
88         bl      __hyp_stub_install
89 #endif
90         @ ensure svc mode and all interrupts masked
91         safe_svcmode_maskall r9
92
93         mrc     p15, 0, r9, c0, c0              @ get processor id
94         bl      __lookup_processor_type         @ r5=procinfo r9=cpuid
95         movs    r10, r5                         @ invalid processor (r5=0)?
96  THUMB( it      eq )            @ force fixup-able long branch encoding
97         beq     __error_p                       @ yes, error 'p'
98
99 #ifdef CONFIG_ARM_LPAE
100         mrc     p15, 0, r3, c0, c1, 4           @ read ID_MMFR0
101         and     r3, r3, #0xf                    @ extract VMSA support
102         cmp     r3, #5                          @ long-descriptor translation table format?
103  THUMB( it      lo )                            @ force fixup-able long branch encoding
104         blo     __error_p                       @ only classic page table format
105 #endif
106
107 #ifndef CONFIG_XIP_KERNEL
108         adr     r3, 2f
109         ldmia   r3, {r4, r8}
110         sub     r4, r3, r4                      @ (PHYS_OFFSET - PAGE_OFFSET)
111         add     r8, r8, r4                      @ PHYS_OFFSET
112 #else
113         ldr     r8, =PLAT_PHYS_OFFSET           @ always constant in this case
114 #endif
115
116         /*
117          * r1 = machine no, r2 = atags or dtb,
118          * r8 = phys_offset, r9 = cpuid, r10 = procinfo
119          */
120         bl      __vet_atags
121 #ifdef CONFIG_SMP_ON_UP
122         bl      __fixup_smp
123 #endif
124 #ifdef CONFIG_ARM_PATCH_PHYS_VIRT
125         bl      __fixup_pv_table
126 #endif
127         bl      __create_page_tables
128
129         /*
130          * The following calls CPU specific code in a position independent
131          * manner.  See arch/arm/mm/proc-*.S for details.  r10 = base of
132          * xxx_proc_info structure selected by __lookup_processor_type
133          * above.  On return, the CPU will be ready for the MMU to be
134          * turned on, and r0 will hold the CPU control register value.
135          */
136         ldr     r13, =__mmap_switched           @ address to jump to after
137                                                 @ mmu has been enabled
138         adr     lr, BSYM(1f)                    @ return (PIC) address
139         mov     r8, r4                          @ set TTBR1 to swapper_pg_dir
140  ARM(   add     pc, r10, #PROCINFO_INITFUNC     )
141  THUMB( add     r12, r10, #PROCINFO_INITFUNC    )
142  THUMB( mov     pc, r12                         )
143 1:      b       __enable_mmu
144 ENDPROC(stext)
145         .ltorg
146 #ifndef CONFIG_XIP_KERNEL
147 2:      .long   .
148         .long   PAGE_OFFSET
149 #endif
150
151 /*
152  * Setup the initial page tables.  We only setup the barest
153  * amount which are required to get the kernel running, which
154  * generally means mapping in the kernel code.
155  *
156  * r8 = phys_offset, r9 = cpuid, r10 = procinfo
157  *
158  * Returns:
159  *  r0, r3, r5-r7 corrupted
160  *  r4 = physical page table address
161  */
162 __create_page_tables:
163         pgtbl   r4, r8                          @ page table address
164
165         /*
166          * Clear the swapper page table
167          */
168         mov     r0, r4
169         mov     r3, #0
170         add     r6, r0, #PG_DIR_SIZE
171 1:      str     r3, [r0], #4
172         str     r3, [r0], #4
173         str     r3, [r0], #4
174         str     r3, [r0], #4
175         teq     r0, r6
176         bne     1b
177
178 #ifdef CONFIG_ARM_LPAE
179         /*
180          * Build the PGD table (first level) to point to the PMD table. A PGD
181          * entry is 64-bit wide.
182          */
183         mov     r0, r4
184         add     r3, r4, #0x1000                 @ first PMD table address
185         orr     r3, r3, #3                      @ PGD block type
186         mov     r6, #4                          @ PTRS_PER_PGD
187         mov     r7, #1 << (55 - 32)             @ L_PGD_SWAPPER
188 1:
189 #ifdef CONFIG_CPU_ENDIAN_BE8
190         str     r7, [r0], #4                    @ set top PGD entry bits
191         str     r3, [r0], #4                    @ set bottom PGD entry bits
192 #else
193         str     r3, [r0], #4                    @ set bottom PGD entry bits
194         str     r7, [r0], #4                    @ set top PGD entry bits
195 #endif
196         add     r3, r3, #0x1000                 @ next PMD table
197         subs    r6, r6, #1
198         bne     1b
199
200         add     r4, r4, #0x1000                 @ point to the PMD tables
201 #ifdef CONFIG_CPU_ENDIAN_BE8
202         add     r4, r4, #4                      @ we only write the bottom word
203 #endif
204 #endif
205
206         ldr     r7, [r10, #PROCINFO_MM_MMUFLAGS] @ mm_mmuflags
207
208         /*
209          * Create identity mapping to cater for __enable_mmu.
210          * This identity mapping will be removed by paging_init().
211          */
212         adr     r0, __turn_mmu_on_loc
213         ldmia   r0, {r3, r5, r6}
214         sub     r0, r0, r3                      @ virt->phys offset
215         add     r5, r5, r0                      @ phys __turn_mmu_on
216         add     r6, r6, r0                      @ phys __turn_mmu_on_end
217         mov     r5, r5, lsr #SECTION_SHIFT
218         mov     r6, r6, lsr #SECTION_SHIFT
219
220 1:      orr     r3, r7, r5, lsl #SECTION_SHIFT  @ flags + kernel base
221         str     r3, [r4, r5, lsl #PMD_ORDER]    @ identity mapping
222         cmp     r5, r6
223         addlo   r5, r5, #1                      @ next section
224         blo     1b
225
226         /*
227          * Map our RAM from the start to the end of the kernel .bss section.
228          */
229         add     r0, r4, #PAGE_OFFSET >> (SECTION_SHIFT - PMD_ORDER)
230         ldr     r6, =(_end - 1)
231         orr     r3, r8, r7
232         add     r6, r4, r6, lsr #(SECTION_SHIFT - PMD_ORDER)
233 1:      str     r3, [r0], #1 << PMD_ORDER
234         add     r3, r3, #1 << SECTION_SHIFT
235         cmp     r0, r6
236         bls     1b
237
238 #ifdef CONFIG_XIP_KERNEL
239         /*
240          * Map the kernel image separately as it is not located in RAM.
241          */
242 #define XIP_START XIP_VIRT_ADDR(CONFIG_XIP_PHYS_ADDR)
243         mov     r3, pc
244         mov     r3, r3, lsr #SECTION_SHIFT
245         orr     r3, r7, r3, lsl #SECTION_SHIFT
246         add     r0, r4,  #(XIP_START & 0xff000000) >> (SECTION_SHIFT - PMD_ORDER)
247         str     r3, [r0, #((XIP_START & 0x00f00000) >> SECTION_SHIFT) << PMD_ORDER]!
248         ldr     r6, =(_edata_loc - 1)
249         add     r0, r0, #1 << PMD_ORDER
250         add     r6, r4, r6, lsr #(SECTION_SHIFT - PMD_ORDER)
251 1:      cmp     r0, r6
252         add     r3, r3, #1 << SECTION_SHIFT
253         strls   r3, [r0], #1 << PMD_ORDER
254         bls     1b
255 #endif
256
257         /*
258          * Then map boot params address in r2 if specified.
259          * We map 2 sections in case the ATAGs/DTB crosses a section boundary.
260          */
261         mov     r0, r2, lsr #SECTION_SHIFT
262         movs    r0, r0, lsl #SECTION_SHIFT
263         subne   r3, r0, r8
264         addne   r3, r3, #PAGE_OFFSET
265         addne   r3, r4, r3, lsr #(SECTION_SHIFT - PMD_ORDER)
266         orrne   r6, r7, r0
267         strne   r6, [r3], #1 << PMD_ORDER
268         addne   r6, r6, #1 << SECTION_SHIFT
269         strne   r6, [r3]
270
271 #if defined(CONFIG_ARM_LPAE) && defined(CONFIG_CPU_ENDIAN_BE8)
272         sub     r4, r4, #4                      @ Fixup page table pointer
273                                                 @ for 64-bit descriptors
274 #endif
275
276 #ifdef CONFIG_DEBUG_LL
277 #if !defined(CONFIG_DEBUG_ICEDCC) && !defined(CONFIG_DEBUG_SEMIHOSTING)
278         /*
279          * Map in IO space for serial debugging.
280          * This allows debug messages to be output
281          * via a serial console before paging_init.
282          */
283         addruart r7, r3, r0
284
285         mov     r3, r3, lsr #SECTION_SHIFT
286         mov     r3, r3, lsl #PMD_ORDER
287
288         add     r0, r4, r3
289         mov     r3, r7, lsr #SECTION_SHIFT
290         ldr     r7, [r10, #PROCINFO_IO_MMUFLAGS] @ io_mmuflags
291         orr     r3, r7, r3, lsl #SECTION_SHIFT
292 #ifdef CONFIG_ARM_LPAE
293         mov     r7, #1 << (54 - 32)             @ XN
294 #ifdef CONFIG_CPU_ENDIAN_BE8
295         str     r7, [r0], #4
296         str     r3, [r0], #4
297 #else
298         str     r3, [r0], #4
299         str     r7, [r0], #4
300 #endif
301 #else
302         orr     r3, r3, #PMD_SECT_XN
303         str     r3, [r0], #4
304 #endif
305
306 #else /* CONFIG_DEBUG_ICEDCC || CONFIG_DEBUG_SEMIHOSTING */
307         /* we don't need any serial debugging mappings */
308         ldr     r7, [r10, #PROCINFO_IO_MMUFLAGS] @ io_mmuflags
309 #endif
310
311 #if defined(CONFIG_ARCH_NETWINDER) || defined(CONFIG_ARCH_CATS)
312         /*
313          * If we're using the NetWinder or CATS, we also need to map
314          * in the 16550-type serial port for the debug messages
315          */
316         add     r0, r4, #0xff000000 >> (SECTION_SHIFT - PMD_ORDER)
317         orr     r3, r7, #0x7c000000
318         str     r3, [r0]
319 #endif
320 #ifdef CONFIG_ARCH_RPC
321         /*
322          * Map in screen at 0x02000000 & SCREEN2_BASE
323          * Similar reasons here - for debug.  This is
324          * only for Acorn RiscPC architectures.
325          */
326         add     r0, r4, #0x02000000 >> (SECTION_SHIFT - PMD_ORDER)
327         orr     r3, r7, #0x02000000
328         str     r3, [r0]
329         add     r0, r4, #0xd8000000 >> (SECTION_SHIFT - PMD_ORDER)
330         str     r3, [r0]
331 #endif
332 #endif
333 #ifdef CONFIG_ARM_LPAE
334         sub     r4, r4, #0x1000         @ point to the PGD table
335 #endif
336         mov     pc, lr
337 ENDPROC(__create_page_tables)
338         .ltorg
339         .align
340 __turn_mmu_on_loc:
341         .long   .
342         .long   __turn_mmu_on
343         .long   __turn_mmu_on_end
344
345 #if defined(CONFIG_SMP)
346 ENTRY(secondary_startup)
347         /*
348          * Common entry point for secondary CPUs.
349          *
350          * Ensure that we're in SVC mode, and IRQs are disabled.  Lookup
351          * the processor type - there is no need to check the machine type
352          * as it has already been validated by the primary processor.
353          */
354
355  ARM_BE8(setend be)                             @ ensure we are in BE8 mode
356
357 #ifdef CONFIG_ARM_VIRT_EXT
358         bl      __hyp_stub_install_secondary
359 #endif
360         safe_svcmode_maskall r9
361
362         mrc     p15, 0, r9, c0, c0              @ get processor id
363         bl      __lookup_processor_type
364         movs    r10, r5                         @ invalid processor?
365         moveq   r0, #'p'                        @ yes, error 'p'
366  THUMB( it      eq )            @ force fixup-able long branch encoding
367         beq     __error_p
368
369         /*
370          * Use the page tables supplied from  __cpu_up.
371          */
372         adr     r4, __secondary_data
373         ldmia   r4, {r5, r7, r12}               @ address to jump to after
374         sub     lr, r4, r5                      @ mmu has been enabled
375         ldr     r4, [r7, lr]                    @ get secondary_data.pgdir
376         add     r7, r7, #4
377         ldr     r8, [r7, lr]                    @ get secondary_data.swapper_pg_dir
378         adr     lr, BSYM(__enable_mmu)          @ return address
379         mov     r13, r12                        @ __secondary_switched address
380  ARM(   add     pc, r10, #PROCINFO_INITFUNC     ) @ initialise processor
381                                                   @ (return control reg)
382  THUMB( add     r12, r10, #PROCINFO_INITFUNC    )
383  THUMB( mov     pc, r12                         )
384 ENDPROC(secondary_startup)
385
386         /*
387          * r6  = &secondary_data
388          */
389 ENTRY(__secondary_switched)
390         ldr     sp, [r7, #4]                    @ get secondary_data.stack
391         mov     fp, #0
392         b       secondary_start_kernel
393 ENDPROC(__secondary_switched)
394
395         .align
396
397         .type   __secondary_data, %object
398 __secondary_data:
399         .long   .
400         .long   secondary_data
401         .long   __secondary_switched
402 #endif /* defined(CONFIG_SMP) */
403
404
405
406 /*
407  * Setup common bits before finally enabling the MMU.  Essentially
408  * this is just loading the page table pointer and domain access
409  * registers.
410  *
411  *  r0  = cp#15 control register
412  *  r1  = machine ID
413  *  r2  = atags or dtb pointer
414  *  r4  = page table pointer
415  *  r9  = processor ID
416  *  r13 = *virtual* address to jump to upon completion
417  */
418 __enable_mmu:
419 #if defined(CONFIG_ALIGNMENT_TRAP) && __LINUX_ARM_ARCH__ < 6
420         orr     r0, r0, #CR_A
421 #else
422         bic     r0, r0, #CR_A
423 #endif
424 #ifdef CONFIG_CPU_DCACHE_DISABLE
425         bic     r0, r0, #CR_C
426 #endif
427 #ifdef CONFIG_CPU_BPREDICT_DISABLE
428         bic     r0, r0, #CR_Z
429 #endif
430 #ifdef CONFIG_CPU_ICACHE_DISABLE
431         bic     r0, r0, #CR_I
432 #endif
433 #ifdef CONFIG_ARM_LPAE
434         mov     r5, #0
435         mcrr    p15, 0, r4, r5, c2              @ load TTBR0
436 #else
437         mov     r5, #(domain_val(DOMAIN_USER, DOMAIN_MANAGER) | \
438                       domain_val(DOMAIN_KERNEL, DOMAIN_MANAGER) | \
439                       domain_val(DOMAIN_TABLE, DOMAIN_MANAGER) | \
440                       domain_val(DOMAIN_IO, DOMAIN_CLIENT))
441         mcr     p15, 0, r5, c3, c0, 0           @ load domain access register
442         mcr     p15, 0, r4, c2, c0, 0           @ load page table pointer
443 #endif
444         b       __turn_mmu_on
445 ENDPROC(__enable_mmu)
446
447 /*
448  * Enable the MMU.  This completely changes the structure of the visible
449  * memory space.  You will not be able to trace execution through this.
450  * If you have an enquiry about this, *please* check the linux-arm-kernel
451  * mailing list archives BEFORE sending another post to the list.
452  *
453  *  r0  = cp#15 control register
454  *  r1  = machine ID
455  *  r2  = atags or dtb pointer
456  *  r9  = processor ID
457  *  r13 = *virtual* address to jump to upon completion
458  *
459  * other registers depend on the function called upon completion
460  */
461         .align  5
462         .pushsection    .idmap.text, "ax"
463 ENTRY(__turn_mmu_on)
464         mov     r0, r0
465         instr_sync
466         mcr     p15, 0, r0, c1, c0, 0           @ write control reg
467         mrc     p15, 0, r3, c0, c0, 0           @ read id reg
468         instr_sync
469         mov     r3, r3
470         mov     r3, r13
471         mov     pc, r3
472 __turn_mmu_on_end:
473 ENDPROC(__turn_mmu_on)
474         .popsection
475
476
477 #ifdef CONFIG_SMP_ON_UP
478         __INIT
479 __fixup_smp:
480         and     r3, r9, #0x000f0000     @ architecture version
481         teq     r3, #0x000f0000         @ CPU ID supported?
482         bne     __fixup_smp_on_up       @ no, assume UP
483
484         bic     r3, r9, #0x00ff0000
485         bic     r3, r3, #0x0000000f     @ mask 0xff00fff0
486         mov     r4, #0x41000000
487         orr     r4, r4, #0x0000b000
488         orr     r4, r4, #0x00000020     @ val 0x4100b020
489         teq     r3, r4                  @ ARM 11MPCore?
490         moveq   pc, lr                  @ yes, assume SMP
491
492         mrc     p15, 0, r0, c0, c0, 5   @ read MPIDR
493         and     r0, r0, #0xc0000000     @ multiprocessing extensions and
494         teq     r0, #0x80000000         @ not part of a uniprocessor system?
495         moveq   pc, lr                  @ yes, assume SMP
496
497 __fixup_smp_on_up:
498         adr     r0, 1f
499         ldmia   r0, {r3 - r5}
500         sub     r3, r0, r3
501         add     r4, r4, r3
502         add     r5, r5, r3
503         b       __do_fixup_smp_on_up
504 ENDPROC(__fixup_smp)
505
506         .align
507 1:      .word   .
508         .word   __smpalt_begin
509         .word   __smpalt_end
510
511         .pushsection .data
512         .globl  smp_on_up
513 smp_on_up:
514         ALT_SMP(.long   1)
515         ALT_UP(.long    0)
516         .popsection
517 #endif
518
519         .text
520 __do_fixup_smp_on_up:
521         cmp     r4, r5
522         movhs   pc, lr
523         ldmia   r4!, {r0, r6}
524  ARM(   str     r6, [r0, r3]    )
525  THUMB( add     r0, r0, r3      )
526 #ifdef __ARMEB__
527  THUMB( mov     r6, r6, ror #16 )       @ Convert word order for big-endian.
528 #endif
529  THUMB( strh    r6, [r0], #2    )       @ For Thumb-2, store as two halfwords
530  THUMB( mov     r6, r6, lsr #16 )       @ to be robust against misaligned r3.
531  THUMB( strh    r6, [r0]        )
532         b       __do_fixup_smp_on_up
533 ENDPROC(__do_fixup_smp_on_up)
534
535 ENTRY(fixup_smp)
536         stmfd   sp!, {r4 - r6, lr}
537         mov     r4, r0
538         add     r5, r0, r1
539         mov     r3, #0
540         bl      __do_fixup_smp_on_up
541         ldmfd   sp!, {r4 - r6, pc}
542 ENDPROC(fixup_smp)
543
544 #ifdef CONFIG_ARM_PATCH_PHYS_VIRT
545
546 /* __fixup_pv_table - patch the stub instructions with the delta between
547  * PHYS_OFFSET and PAGE_OFFSET, which is assumed to be 16MiB aligned and
548  * can be expressed by an immediate shifter operand. The stub instruction
549  * has a form of '(add|sub) rd, rn, #imm'.
550  */
551         __HEAD
552 __fixup_pv_table:
553         adr     r0, 1f
554         ldmia   r0, {r3-r5, r7}
555         sub     r3, r0, r3      @ PHYS_OFFSET - PAGE_OFFSET
556         add     r4, r4, r3      @ adjust table start address
557         add     r5, r5, r3      @ adjust table end address
558         add     r7, r7, r3      @ adjust __pv_phys_offset address
559         str     r8, [r7]        @ save computed PHYS_OFFSET to __pv_phys_offset
560         mov     r6, r3, lsr #24 @ constant for add/sub instructions
561         teq     r3, r6, lsl #24 @ must be 16MiB aligned
562 THUMB(  it      ne              @ cross section branch )
563         bne     __error
564         str     r6, [r7, #4]    @ save to __pv_offset
565         b       __fixup_a_pv_table
566 ENDPROC(__fixup_pv_table)
567
568         .align
569 1:      .long   .
570         .long   __pv_table_begin
571         .long   __pv_table_end
572 2:      .long   __pv_phys_offset
573
574         .text
575 __fixup_a_pv_table:
576 #ifdef CONFIG_THUMB2_KERNEL
577         lsls    r6, #24
578         beq     2f
579         clz     r7, r6
580         lsr     r6, #24
581         lsl     r6, r7
582         bic     r6, #0x0080
583         lsrs    r7, #1
584         orrcs   r6, #0x0080
585         orr     r6, r6, r7, lsl #12
586         orr     r6, #0x4000
587         b       2f
588 1:      add     r7, r3
589         ldrh    ip, [r7, #2]
590 ARM_BE8(rev16   ip, ip)
591         and     ip, 0x8f00
592         orr     ip, r6  @ mask in offset bits 31-24
593 ARM_BE8(rev16   ip, ip)
594         strh    ip, [r7, #2]
595 2:      cmp     r4, r5
596         ldrcc   r7, [r4], #4    @ use branch for delay slot
597         bcc     1b
598         bx      lr
599 #else
600         b       2f
601 1:      ldr     ip, [r7, r3]
602 #ifdef CONFIG_CPU_ENDIAN_BE8
603         @ in BE8, we load data in BE, but instructions still in LE
604         bic     ip, ip, #0xff000000
605         orr     ip, ip, r6, lsl#24
606 #else
607         bic     ip, ip, #0x000000ff
608         orr     ip, ip, r6      @ mask in offset bits 31-24
609 #endif
610         str     ip, [r7, r3]
611 2:      cmp     r4, r5
612         ldrcc   r7, [r4], #4    @ use branch for delay slot
613         bcc     1b
614         mov     pc, lr
615 #endif
616 ENDPROC(__fixup_a_pv_table)
617
618 ENTRY(fixup_pv_table)
619         stmfd   sp!, {r4 - r7, lr}
620         ldr     r2, 2f                  @ get address of __pv_phys_offset
621         mov     r3, #0                  @ no offset
622         mov     r4, r0                  @ r0 = table start
623         add     r5, r0, r1              @ r1 = table size
624         ldr     r6, [r2, #4]            @ get __pv_offset
625         bl      __fixup_a_pv_table
626         ldmfd   sp!, {r4 - r7, pc}
627 ENDPROC(fixup_pv_table)
628
629         .align
630 2:      .long   __pv_phys_offset
631
632         .data
633         .globl  __pv_phys_offset
634         .type   __pv_phys_offset, %object
635 __pv_phys_offset:
636         .long   0
637         .size   __pv_phys_offset, . - __pv_phys_offset
638 __pv_offset:
639         .long   0
640 #endif
641
642 #include "head-common.S"