625765fb805adbbad99327017d16e894b8265096
[firefly-linux-kernel-4.4.55.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
5         select ARCH_HAS_ELF_RANDOMIZE
6         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
7         select ARCH_HAVE_CUSTOM_GPIO_H
8         select ARCH_HAS_GCOV_PROFILE_ALL
9         select ARCH_MIGHT_HAVE_PC_PARPORT
10         select ARCH_SUPPORTS_ATOMIC_RMW
11         select ARCH_USE_BUILTIN_BSWAP
12         select ARCH_USE_CMPXCHG_LOCKREF
13         select ARCH_WANT_IPC_PARSE_VERSION
14         select BUILDTIME_EXTABLE_SORT if MMU
15         select CLONE_BACKWARDS
16         select CPU_PM if (SUSPEND || CPU_IDLE)
17         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
18         select EDAC_SUPPORT
19         select EDAC_ATOMIC_SCRUB
20         select GENERIC_ALLOCATOR
21         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
22         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
23         select GENERIC_IDLE_POLL_SETUP
24         select GENERIC_IRQ_PROBE
25         select GENERIC_IRQ_SHOW
26         select GENERIC_IRQ_SHOW_LEVEL
27         select GENERIC_PCI_IOMAP
28         select GENERIC_SCHED_CLOCK
29         select GENERIC_SMP_IDLE_THREAD
30         select GENERIC_STRNCPY_FROM_USER
31         select GENERIC_STRNLEN_USER
32         select HANDLE_DOMAIN_IRQ
33         select HARDIRQS_SW_RESEND
34         select HAVE_ARCH_AUDITSYSCALL if (AEABI && !OABI_COMPAT)
35         select HAVE_ARCH_BITREVERSE if (CPU_32v7M || CPU_32v7) && !CPU_32v6
36         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL && !CPU_ENDIAN_BE32
37         select HAVE_ARCH_KGDB if !CPU_ENDIAN_BE32
38         select HAVE_ARCH_MMAP_RND_BITS if MMU
39         select HAVE_ARCH_HARDENED_USERCOPY
40         select HAVE_ARCH_SECCOMP_FILTER if (AEABI && !OABI_COMPAT)
41         select HAVE_ARCH_TRACEHOOK
42         select HAVE_ARM_SMCCC if CPU_V7
43         select HAVE_BPF_JIT
44         select HAVE_CC_STACKPROTECTOR
45         select HAVE_CONTEXT_TRACKING
46         select HAVE_C_RECORDMCOUNT
47         select HAVE_DEBUG_KMEMLEAK
48         select HAVE_DMA_API_DEBUG
49         select HAVE_DMA_ATTRS
50         select HAVE_DMA_CONTIGUOUS if MMU
51         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL) && !CPU_ENDIAN_BE32
52         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
53         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
54         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
55         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
56         select HAVE_GENERIC_DMA_COHERENT
57         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
58         select HAVE_IDE if PCI || ISA || PCMCIA
59         select HAVE_IRQ_TIME_ACCOUNTING
60         select HAVE_KERNEL_GZIP
61         select HAVE_KERNEL_LZ4
62         select HAVE_KERNEL_LZMA
63         select HAVE_KERNEL_LZO
64         select HAVE_KERNEL_XZ
65         select HAVE_KPROBES if !XIP_KERNEL && !CPU_ENDIAN_BE32 && !CPU_V7M
66         select HAVE_KRETPROBES if (HAVE_KPROBES)
67         select HAVE_MEMBLOCK
68         select HAVE_MOD_ARCH_SPECIFIC
69         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
70         select HAVE_OPTPROBES if !THUMB2_KERNEL
71         select HAVE_PERF_EVENTS
72         select HAVE_PERF_REGS
73         select HAVE_PERF_USER_STACK_DUMP
74         select HAVE_RCU_TABLE_FREE if (SMP && ARM_LPAE)
75         select HAVE_REGS_AND_STACK_ACCESS_API
76         select HAVE_SYSCALL_TRACEPOINTS
77         select HAVE_UID16
78         select HAVE_VIRT_CPU_ACCOUNTING_GEN
79         select IRQ_FORCED_THREADING
80         select MODULES_USE_ELF_REL
81         select NO_BOOTMEM
82         select OF_EARLY_FLATTREE if OF
83         select OF_RESERVED_MEM if OF
84         select OLD_SIGACTION
85         select OLD_SIGSUSPEND3
86         select PERF_USE_VMALLOC
87         select RTC_LIB
88         select SYS_SUPPORTS_APM_EMULATION
89         # Above selects are sorted alphabetically; please add new ones
90         # according to that.  Thanks.
91         help
92           The ARM series is a line of low-power-consumption RISC chip designs
93           licensed by ARM Ltd and targeted at embedded applications and
94           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
95           manufactured, but legacy ARM-based PC hardware remains popular in
96           Europe.  There is an ARM Linux project with a web page at
97           <http://www.arm.linux.org.uk/>.
98
99 config ARM_HAS_SG_CHAIN
100         select ARCH_HAS_SG_CHAIN
101         bool
102
103 config NEED_SG_DMA_LENGTH
104         bool
105
106 config ARM_DMA_USE_IOMMU
107         bool
108         select ARM_HAS_SG_CHAIN
109         select NEED_SG_DMA_LENGTH
110
111 if ARM_DMA_USE_IOMMU
112
113 config ARM_DMA_IOMMU_ALIGNMENT
114         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
115         range 4 9
116         default 8
117         help
118           DMA mapping framework by default aligns all buffers to the smallest
119           PAGE_SIZE order which is greater than or equal to the requested buffer
120           size. This works well for buffers up to a few hundreds kilobytes, but
121           for larger buffers it just a waste of address space. Drivers which has
122           relatively small addressing window (like 64Mib) might run out of
123           virtual space with just a few allocations.
124
125           With this parameter you can specify the maximum PAGE_SIZE order for
126           DMA IOMMU buffers. Larger buffers will be aligned only to this
127           specified order. The order is expressed as a power of two multiplied
128           by the PAGE_SIZE.
129
130 endif
131
132 config MIGHT_HAVE_PCI
133         bool
134
135 config SYS_SUPPORTS_APM_EMULATION
136         bool
137
138 config HAVE_TCM
139         bool
140         select GENERIC_ALLOCATOR
141
142 config HAVE_PROC_CPU
143         bool
144
145 config NO_IOPORT_MAP
146         bool
147
148 config EISA
149         bool
150         ---help---
151           The Extended Industry Standard Architecture (EISA) bus was
152           developed as an open alternative to the IBM MicroChannel bus.
153
154           The EISA bus provided some of the features of the IBM MicroChannel
155           bus while maintaining backward compatibility with cards made for
156           the older ISA bus.  The EISA bus saw limited use between 1988 and
157           1995 when it was made obsolete by the PCI bus.
158
159           Say Y here if you are building a kernel for an EISA-based machine.
160
161           Otherwise, say N.
162
163 config SBUS
164         bool
165
166 config STACKTRACE_SUPPORT
167         bool
168         default y
169
170 config HAVE_LATENCYTOP_SUPPORT
171         bool
172         depends on !SMP
173         default y
174
175 config LOCKDEP_SUPPORT
176         bool
177         default y
178
179 config TRACE_IRQFLAGS_SUPPORT
180         bool
181         default !CPU_V7M
182
183 config RWSEM_XCHGADD_ALGORITHM
184         bool
185         default y
186
187 config ARCH_HAS_ILOG2_U32
188         bool
189
190 config ARCH_HAS_ILOG2_U64
191         bool
192
193 config ARCH_HAS_BANDGAP
194         bool
195
196 config FIX_EARLYCON_MEM
197         def_bool y if MMU
198
199 config GENERIC_HWEIGHT
200         bool
201         default y
202
203 config GENERIC_CALIBRATE_DELAY
204         bool
205         default y
206
207 config ARCH_MAY_HAVE_PC_FDC
208         bool
209
210 config ZONE_DMA
211         bool
212
213 config NEED_DMA_MAP_STATE
214        def_bool y
215
216 config ARCH_SUPPORTS_UPROBES
217         def_bool y
218
219 config ARCH_HAS_DMA_SET_COHERENT_MASK
220         bool
221
222 config GENERIC_ISA_DMA
223         bool
224
225 config FIQ
226         bool
227
228 config NEED_RET_TO_USER
229         bool
230
231 config ARCH_MTD_XIP
232         bool
233
234 config VECTORS_BASE
235         hex
236         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
237         default DRAM_BASE if REMAP_VECTORS_TO_RAM
238         default 0x00000000
239         help
240           The base address of exception vectors.  This must be two pages
241           in size.
242
243 config ARM_PATCH_PHYS_VIRT
244         bool "Patch physical to virtual translations at runtime" if EMBEDDED
245         default y
246         depends on !XIP_KERNEL && MMU
247         depends on !ARCH_REALVIEW || !SPARSEMEM
248         help
249           Patch phys-to-virt and virt-to-phys translation functions at
250           boot and module load time according to the position of the
251           kernel in system memory.
252
253           This can only be used with non-XIP MMU kernels where the base
254           of physical memory is at a 16MB boundary.
255
256           Only disable this option if you know that you do not require
257           this feature (eg, building a kernel for a single machine) and
258           you need to shrink the kernel to the minimal size.
259
260 config NEED_MACH_IO_H
261         bool
262         help
263           Select this when mach/io.h is required to provide special
264           definitions for this platform.  The need for mach/io.h should
265           be avoided when possible.
266
267 config NEED_MACH_MEMORY_H
268         bool
269         help
270           Select this when mach/memory.h is required to provide special
271           definitions for this platform.  The need for mach/memory.h should
272           be avoided when possible.
273
274 config PHYS_OFFSET
275         hex "Physical address of main memory" if MMU
276         depends on !ARM_PATCH_PHYS_VIRT
277         default DRAM_BASE if !MMU
278         default 0x00000000 if ARCH_EBSA110 || \
279                         ARCH_FOOTBRIDGE || \
280                         ARCH_INTEGRATOR || \
281                         ARCH_IOP13XX || \
282                         ARCH_KS8695 || \
283                         (ARCH_REALVIEW && !REALVIEW_HIGH_PHYS_OFFSET)
284         default 0x10000000 if ARCH_OMAP1 || ARCH_RPC
285         default 0x20000000 if ARCH_S5PV210
286         default 0x70000000 if REALVIEW_HIGH_PHYS_OFFSET
287         default 0xc0000000 if ARCH_SA1100
288         help
289           Please provide the physical address corresponding to the
290           location of main memory in your system.
291
292 config GENERIC_BUG
293         def_bool y
294         depends on BUG
295
296 config PGTABLE_LEVELS
297         int
298         default 3 if ARM_LPAE
299         default 2
300
301 source "init/Kconfig"
302
303 source "kernel/Kconfig.freezer"
304
305 menu "System Type"
306
307 config MMU
308         bool "MMU-based Paged Memory Management Support"
309         default y
310         help
311           Select if you want MMU-based virtualised addressing space
312           support by paged memory management. If unsure, say 'Y'.
313
314 config ARCH_MMAP_RND_BITS_MIN
315         default 8
316
317 config ARCH_MMAP_RND_BITS_MAX
318         default 14 if PAGE_OFFSET=0x40000000
319         default 15 if PAGE_OFFSET=0x80000000
320         default 16
321
322 #
323 # The "ARM system type" choice list is ordered alphabetically by option
324 # text.  Please add new entries in the option alphabetic order.
325 #
326 choice
327         prompt "ARM system type"
328         default ARCH_VERSATILE if !MMU
329         default ARCH_MULTIPLATFORM if MMU
330
331 config ARCH_MULTIPLATFORM
332         bool "Allow multiple platforms to be selected"
333         depends on MMU
334         select ARCH_WANT_OPTIONAL_GPIOLIB
335         select ARM_HAS_SG_CHAIN
336         select ARM_PATCH_PHYS_VIRT
337         select AUTO_ZRELADDR
338         select CLKSRC_OF
339         select COMMON_CLK
340         select GENERIC_CLOCKEVENTS
341         select MIGHT_HAVE_PCI
342         select MULTI_IRQ_HANDLER
343         select SPARSE_IRQ
344         select USE_OF
345
346 config ARM_SINGLE_ARMV7M
347         bool "ARMv7-M based platforms (Cortex-M0/M3/M4)"
348         depends on !MMU
349         select ARCH_WANT_OPTIONAL_GPIOLIB
350         select ARM_NVIC
351         select AUTO_ZRELADDR
352         select CLKSRC_OF
353         select COMMON_CLK
354         select CPU_V7M
355         select GENERIC_CLOCKEVENTS
356         select NO_IOPORT_MAP
357         select SPARSE_IRQ
358         select USE_OF
359
360 config ARCH_REALVIEW
361         bool "ARM Ltd. RealView family"
362         select ARCH_WANT_OPTIONAL_GPIOLIB
363         select ARM_AMBA
364         select ARM_TIMER_SP804
365         select COMMON_CLK
366         select COMMON_CLK_VERSATILE
367         select GENERIC_CLOCKEVENTS
368         select GPIO_PL061 if GPIOLIB
369         select ICST
370         select NEED_MACH_MEMORY_H
371         select PLAT_VERSATILE
372         select PLAT_VERSATILE_SCHED_CLOCK
373         help
374           This enables support for ARM Ltd RealView boards.
375
376 config ARCH_VERSATILE
377         bool "ARM Ltd. Versatile family"
378         select ARCH_WANT_OPTIONAL_GPIOLIB
379         select ARM_AMBA
380         select ARM_TIMER_SP804
381         select ARM_VIC
382         select CLKDEV_LOOKUP
383         select GENERIC_CLOCKEVENTS
384         select HAVE_MACH_CLKDEV
385         select ICST
386         select PLAT_VERSATILE
387         select PLAT_VERSATILE_CLOCK
388         select PLAT_VERSATILE_SCHED_CLOCK
389         select VERSATILE_FPGA_IRQ
390         help
391           This enables support for ARM Ltd Versatile board.
392
393 config ARCH_CLPS711X
394         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
395         select ARCH_REQUIRE_GPIOLIB
396         select AUTO_ZRELADDR
397         select CLKSRC_MMIO
398         select COMMON_CLK
399         select CPU_ARM720T
400         select GENERIC_CLOCKEVENTS
401         select MFD_SYSCON
402         select SOC_BUS
403         help
404           Support for Cirrus Logic 711x/721x/731x based boards.
405
406 config ARCH_GEMINI
407         bool "Cortina Systems Gemini"
408         select ARCH_REQUIRE_GPIOLIB
409         select CLKSRC_MMIO
410         select CPU_FA526
411         select GENERIC_CLOCKEVENTS
412         help
413           Support for the Cortina Systems Gemini family SoCs
414
415 config ARCH_EBSA110
416         bool "EBSA-110"
417         select ARCH_USES_GETTIMEOFFSET
418         select CPU_SA110
419         select ISA
420         select NEED_MACH_IO_H
421         select NEED_MACH_MEMORY_H
422         select NO_IOPORT_MAP
423         help
424           This is an evaluation board for the StrongARM processor available
425           from Digital. It has limited hardware on-board, including an
426           Ethernet interface, two PCMCIA sockets, two serial ports and a
427           parallel port.
428
429 config ARCH_EP93XX
430         bool "EP93xx-based"
431         select ARCH_HAS_HOLES_MEMORYMODEL
432         select ARCH_REQUIRE_GPIOLIB
433         select ARM_AMBA
434         select ARM_PATCH_PHYS_VIRT
435         select ARM_VIC
436         select AUTO_ZRELADDR
437         select CLKDEV_LOOKUP
438         select CLKSRC_MMIO
439         select CPU_ARM920T
440         select GENERIC_CLOCKEVENTS
441         help
442           This enables support for the Cirrus EP93xx series of CPUs.
443
444 config ARCH_FOOTBRIDGE
445         bool "FootBridge"
446         select CPU_SA110
447         select FOOTBRIDGE
448         select GENERIC_CLOCKEVENTS
449         select HAVE_IDE
450         select NEED_MACH_IO_H if !MMU
451         select NEED_MACH_MEMORY_H
452         help
453           Support for systems based on the DC21285 companion chip
454           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
455
456 config ARCH_NETX
457         bool "Hilscher NetX based"
458         select ARM_VIC
459         select CLKSRC_MMIO
460         select CPU_ARM926T
461         select GENERIC_CLOCKEVENTS
462         help
463           This enables support for systems based on the Hilscher NetX Soc
464
465 config ARCH_IOP13XX
466         bool "IOP13xx-based"
467         depends on MMU
468         select CPU_XSC3
469         select NEED_MACH_MEMORY_H
470         select NEED_RET_TO_USER
471         select PCI
472         select PLAT_IOP
473         select VMSPLIT_1G
474         select SPARSE_IRQ
475         help
476           Support for Intel's IOP13XX (XScale) family of processors.
477
478 config ARCH_IOP32X
479         bool "IOP32x-based"
480         depends on MMU
481         select ARCH_REQUIRE_GPIOLIB
482         select CPU_XSCALE
483         select GPIO_IOP
484         select NEED_RET_TO_USER
485         select PCI
486         select PLAT_IOP
487         help
488           Support for Intel's 80219 and IOP32X (XScale) family of
489           processors.
490
491 config ARCH_IOP33X
492         bool "IOP33x-based"
493         depends on MMU
494         select ARCH_REQUIRE_GPIOLIB
495         select CPU_XSCALE
496         select GPIO_IOP
497         select NEED_RET_TO_USER
498         select PCI
499         select PLAT_IOP
500         help
501           Support for Intel's IOP33X (XScale) family of processors.
502
503 config ARCH_IXP4XX
504         bool "IXP4xx-based"
505         depends on MMU
506         select ARCH_HAS_DMA_SET_COHERENT_MASK
507         select ARCH_REQUIRE_GPIOLIB
508         select ARCH_SUPPORTS_BIG_ENDIAN
509         select CLKSRC_MMIO
510         select CPU_XSCALE
511         select DMABOUNCE if PCI
512         select GENERIC_CLOCKEVENTS
513         select MIGHT_HAVE_PCI
514         select NEED_MACH_IO_H
515         select USB_EHCI_BIG_ENDIAN_DESC
516         select USB_EHCI_BIG_ENDIAN_MMIO
517         help
518           Support for Intel's IXP4XX (XScale) family of processors.
519
520 config ARCH_DOVE
521         bool "Marvell Dove"
522         select ARCH_REQUIRE_GPIOLIB
523         select CPU_PJ4
524         select GENERIC_CLOCKEVENTS
525         select MIGHT_HAVE_PCI
526         select MVEBU_MBUS
527         select PINCTRL
528         select PINCTRL_DOVE
529         select PLAT_ORION_LEGACY
530         help
531           Support for the Marvell Dove SoC 88AP510
532
533 config ARCH_MV78XX0
534         bool "Marvell MV78xx0"
535         select ARCH_REQUIRE_GPIOLIB
536         select CPU_FEROCEON
537         select GENERIC_CLOCKEVENTS
538         select MVEBU_MBUS
539         select PCI
540         select PLAT_ORION_LEGACY
541         help
542           Support for the following Marvell MV78xx0 series SoCs:
543           MV781x0, MV782x0.
544
545 config ARCH_ORION5X
546         bool "Marvell Orion"
547         depends on MMU
548         select ARCH_REQUIRE_GPIOLIB
549         select CPU_FEROCEON
550         select GENERIC_CLOCKEVENTS
551         select MVEBU_MBUS
552         select PCI
553         select PLAT_ORION_LEGACY
554         select MULTI_IRQ_HANDLER
555         help
556           Support for the following Marvell Orion 5x series SoCs:
557           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
558           Orion-2 (5281), Orion-1-90 (6183).
559
560 config ARCH_MMP
561         bool "Marvell PXA168/910/MMP2"
562         depends on MMU
563         select ARCH_REQUIRE_GPIOLIB
564         select CLKDEV_LOOKUP
565         select GENERIC_ALLOCATOR
566         select GENERIC_CLOCKEVENTS
567         select GPIO_PXA
568         select IRQ_DOMAIN
569         select MULTI_IRQ_HANDLER
570         select PINCTRL
571         select PLAT_PXA
572         select SPARSE_IRQ
573         help
574           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
575
576 config ARCH_KS8695
577         bool "Micrel/Kendin KS8695"
578         select ARCH_REQUIRE_GPIOLIB
579         select CLKSRC_MMIO
580         select CPU_ARM922T
581         select GENERIC_CLOCKEVENTS
582         select NEED_MACH_MEMORY_H
583         help
584           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
585           System-on-Chip devices.
586
587 config ARCH_W90X900
588         bool "Nuvoton W90X900 CPU"
589         select ARCH_REQUIRE_GPIOLIB
590         select CLKDEV_LOOKUP
591         select CLKSRC_MMIO
592         select CPU_ARM926T
593         select GENERIC_CLOCKEVENTS
594         help
595           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
596           At present, the w90x900 has been renamed nuc900, regarding
597           the ARM series product line, you can login the following
598           link address to know more.
599
600           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
601                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
602
603 config ARCH_LPC32XX
604         bool "NXP LPC32XX"
605         select ARCH_REQUIRE_GPIOLIB
606         select ARM_AMBA
607         select CLKDEV_LOOKUP
608         select CLKSRC_MMIO
609         select CPU_ARM926T
610         select GENERIC_CLOCKEVENTS
611         select HAVE_IDE
612         select USE_OF
613         help
614           Support for the NXP LPC32XX family of processors
615
616 config ARCH_PXA
617         bool "PXA2xx/PXA3xx-based"
618         depends on MMU
619         select ARCH_MTD_XIP
620         select ARCH_REQUIRE_GPIOLIB
621         select ARM_CPU_SUSPEND if PM
622         select AUTO_ZRELADDR
623         select COMMON_CLK
624         select CLKDEV_LOOKUP
625         select CLKSRC_MMIO
626         select CLKSRC_OF
627         select GENERIC_CLOCKEVENTS
628         select GPIO_PXA
629         select HAVE_IDE
630         select IRQ_DOMAIN
631         select MULTI_IRQ_HANDLER
632         select PLAT_PXA
633         select SPARSE_IRQ
634         help
635           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
636
637 config ARCH_RPC
638         bool "RiscPC"
639         depends on MMU
640         select ARCH_ACORN
641         select ARCH_MAY_HAVE_PC_FDC
642         select ARCH_SPARSEMEM_ENABLE
643         select ARCH_USES_GETTIMEOFFSET
644         select CPU_SA110
645         select FIQ
646         select HAVE_IDE
647         select HAVE_PATA_PLATFORM
648         select ISA_DMA_API
649         select NEED_MACH_IO_H
650         select NEED_MACH_MEMORY_H
651         select NO_IOPORT_MAP
652         select VIRT_TO_BUS
653         help
654           On the Acorn Risc-PC, Linux can support the internal IDE disk and
655           CD-ROM interface, serial and parallel port, and the floppy drive.
656
657 config ARCH_SA1100
658         bool "SA1100-based"
659         select ARCH_MTD_XIP
660         select ARCH_REQUIRE_GPIOLIB
661         select ARCH_SPARSEMEM_ENABLE
662         select CLKDEV_LOOKUP
663         select CLKSRC_MMIO
664         select CPU_FREQ
665         select CPU_SA1100
666         select GENERIC_CLOCKEVENTS
667         select HAVE_IDE
668         select IRQ_DOMAIN
669         select ISA
670         select MULTI_IRQ_HANDLER
671         select NEED_MACH_MEMORY_H
672         select SPARSE_IRQ
673         help
674           Support for StrongARM 11x0 based boards.
675
676 config ARCH_S3C24XX
677         bool "Samsung S3C24XX SoCs"
678         select ARCH_REQUIRE_GPIOLIB
679         select ATAGS
680         select CLKDEV_LOOKUP
681         select CLKSRC_SAMSUNG_PWM
682         select GENERIC_CLOCKEVENTS
683         select GPIO_SAMSUNG
684         select HAVE_S3C2410_I2C if I2C
685         select HAVE_S3C2410_WATCHDOG if WATCHDOG
686         select HAVE_S3C_RTC if RTC_CLASS
687         select MULTI_IRQ_HANDLER
688         select NEED_MACH_IO_H
689         select SAMSUNG_ATAGS
690         help
691           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
692           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
693           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
694           Samsung SMDK2410 development board (and derivatives).
695
696 config ARCH_S3C64XX
697         bool "Samsung S3C64XX"
698         select ARCH_REQUIRE_GPIOLIB
699         select ARM_AMBA
700         select ARM_VIC
701         select ATAGS
702         select CLKDEV_LOOKUP
703         select CLKSRC_SAMSUNG_PWM
704         select COMMON_CLK_SAMSUNG
705         select CPU_V6K
706         select GENERIC_CLOCKEVENTS
707         select GPIO_SAMSUNG
708         select HAVE_S3C2410_I2C if I2C
709         select HAVE_S3C2410_WATCHDOG if WATCHDOG
710         select HAVE_TCM
711         select NO_IOPORT_MAP
712         select PLAT_SAMSUNG
713         select PM_GENERIC_DOMAINS if PM
714         select S3C_DEV_NAND
715         select S3C_GPIO_TRACK
716         select SAMSUNG_ATAGS
717         select SAMSUNG_WAKEMASK
718         select SAMSUNG_WDT_RESET
719         help
720           Samsung S3C64XX series based systems
721
722 config ARCH_DAVINCI
723         bool "TI DaVinci"
724         select ARCH_HAS_HOLES_MEMORYMODEL
725         select ARCH_REQUIRE_GPIOLIB
726         select CLKDEV_LOOKUP
727         select GENERIC_ALLOCATOR
728         select GENERIC_CLOCKEVENTS
729         select GENERIC_IRQ_CHIP
730         select HAVE_IDE
731         select USE_OF
732         select ZONE_DMA
733         help
734           Support for TI's DaVinci platform.
735
736 config ARCH_OMAP1
737         bool "TI OMAP1"
738         depends on MMU
739         select ARCH_HAS_HOLES_MEMORYMODEL
740         select ARCH_OMAP
741         select ARCH_REQUIRE_GPIOLIB
742         select CLKDEV_LOOKUP
743         select CLKSRC_MMIO
744         select GENERIC_CLOCKEVENTS
745         select GENERIC_IRQ_CHIP
746         select HAVE_IDE
747         select IRQ_DOMAIN
748         select MULTI_IRQ_HANDLER
749         select NEED_MACH_IO_H if PCCARD
750         select NEED_MACH_MEMORY_H
751         select SPARSE_IRQ
752         help
753           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
754
755 endchoice
756
757 menu "Multiple platform selection"
758         depends on ARCH_MULTIPLATFORM
759
760 comment "CPU Core family selection"
761
762 config ARCH_MULTI_V4
763         bool "ARMv4 based platforms (FA526)"
764         depends on !ARCH_MULTI_V6_V7
765         select ARCH_MULTI_V4_V5
766         select CPU_FA526
767
768 config ARCH_MULTI_V4T
769         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
770         depends on !ARCH_MULTI_V6_V7
771         select ARCH_MULTI_V4_V5
772         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
773                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
774                 CPU_ARM925T || CPU_ARM940T)
775
776 config ARCH_MULTI_V5
777         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
778         depends on !ARCH_MULTI_V6_V7
779         select ARCH_MULTI_V4_V5
780         select CPU_ARM926T if !(CPU_ARM946E || CPU_ARM1020 || \
781                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
782                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
783
784 config ARCH_MULTI_V4_V5
785         bool
786
787 config ARCH_MULTI_V6
788         bool "ARMv6 based platforms (ARM11)"
789         select ARCH_MULTI_V6_V7
790         select CPU_V6K
791
792 config ARCH_MULTI_V7
793         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
794         default y
795         select ARCH_MULTI_V6_V7
796         select CPU_V7
797         select HAVE_SMP
798
799 config ARCH_MULTI_V6_V7
800         bool
801         select MIGHT_HAVE_CACHE_L2X0
802
803 config ARCH_MULTI_CPU_AUTO
804         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
805         select ARCH_MULTI_V5
806
807 endmenu
808
809 config ARCH_VIRT
810         bool "Dummy Virtual Machine" if ARCH_MULTI_V7
811         select ARM_AMBA
812         select ARM_GIC
813         select ARM_GIC_V3
814         select ARM_PSCI
815         select HAVE_ARM_ARCH_TIMER
816
817 #
818 # This is sorted alphabetically by mach-* pathname.  However, plat-*
819 # Kconfigs may be included either alphabetically (according to the
820 # plat- suffix) or along side the corresponding mach-* source.
821 #
822 source "arch/arm/mach-mvebu/Kconfig"
823
824 source "arch/arm/mach-alpine/Kconfig"
825
826 source "arch/arm/mach-asm9260/Kconfig"
827
828 source "arch/arm/mach-at91/Kconfig"
829
830 source "arch/arm/mach-axxia/Kconfig"
831
832 source "arch/arm/mach-bcm/Kconfig"
833
834 source "arch/arm/mach-berlin/Kconfig"
835
836 source "arch/arm/mach-clps711x/Kconfig"
837
838 source "arch/arm/mach-cns3xxx/Kconfig"
839
840 source "arch/arm/mach-davinci/Kconfig"
841
842 source "arch/arm/mach-digicolor/Kconfig"
843
844 source "arch/arm/mach-dove/Kconfig"
845
846 source "arch/arm/mach-ep93xx/Kconfig"
847
848 source "arch/arm/mach-footbridge/Kconfig"
849
850 source "arch/arm/mach-gemini/Kconfig"
851
852 source "arch/arm/mach-highbank/Kconfig"
853
854 source "arch/arm/mach-hisi/Kconfig"
855
856 source "arch/arm/mach-integrator/Kconfig"
857
858 source "arch/arm/mach-iop32x/Kconfig"
859
860 source "arch/arm/mach-iop33x/Kconfig"
861
862 source "arch/arm/mach-iop13xx/Kconfig"
863
864 source "arch/arm/mach-ixp4xx/Kconfig"
865
866 source "arch/arm/mach-keystone/Kconfig"
867
868 source "arch/arm/mach-ks8695/Kconfig"
869
870 source "arch/arm/mach-meson/Kconfig"
871
872 source "arch/arm/mach-moxart/Kconfig"
873
874 source "arch/arm/mach-mv78xx0/Kconfig"
875
876 source "arch/arm/mach-imx/Kconfig"
877
878 source "arch/arm/mach-mediatek/Kconfig"
879
880 source "arch/arm/mach-mxs/Kconfig"
881
882 source "arch/arm/mach-netx/Kconfig"
883
884 source "arch/arm/mach-nomadik/Kconfig"
885
886 source "arch/arm/mach-nspire/Kconfig"
887
888 source "arch/arm/plat-omap/Kconfig"
889
890 source "arch/arm/mach-omap1/Kconfig"
891
892 source "arch/arm/mach-omap2/Kconfig"
893
894 source "arch/arm/mach-orion5x/Kconfig"
895
896 source "arch/arm/mach-picoxcell/Kconfig"
897
898 source "arch/arm/mach-pxa/Kconfig"
899 source "arch/arm/plat-pxa/Kconfig"
900
901 source "arch/arm/mach-mmp/Kconfig"
902
903 source "arch/arm/mach-qcom/Kconfig"
904
905 source "arch/arm/mach-realview/Kconfig"
906
907 source "arch/arm/mach-rockchip/Kconfig"
908
909 source "arch/arm/mach-sa1100/Kconfig"
910
911 source "arch/arm/mach-socfpga/Kconfig"
912
913 source "arch/arm/mach-spear/Kconfig"
914
915 source "arch/arm/mach-sti/Kconfig"
916
917 source "arch/arm/mach-s3c24xx/Kconfig"
918
919 source "arch/arm/mach-s3c64xx/Kconfig"
920
921 source "arch/arm/mach-s5pv210/Kconfig"
922
923 source "arch/arm/mach-exynos/Kconfig"
924 source "arch/arm/plat-samsung/Kconfig"
925
926 source "arch/arm/mach-shmobile/Kconfig"
927
928 source "arch/arm/mach-sunxi/Kconfig"
929
930 source "arch/arm/mach-prima2/Kconfig"
931
932 source "arch/arm/mach-tegra/Kconfig"
933
934 source "arch/arm/mach-u300/Kconfig"
935
936 source "arch/arm/mach-uniphier/Kconfig"
937
938 source "arch/arm/mach-ux500/Kconfig"
939
940 source "arch/arm/mach-versatile/Kconfig"
941
942 source "arch/arm/mach-vexpress/Kconfig"
943 source "arch/arm/plat-versatile/Kconfig"
944
945 source "arch/arm/mach-vt8500/Kconfig"
946
947 source "arch/arm/mach-w90x900/Kconfig"
948
949 source "arch/arm/mach-zx/Kconfig"
950
951 source "arch/arm/mach-zynq/Kconfig"
952
953 # ARMv7-M architecture
954 config ARCH_EFM32
955         bool "Energy Micro efm32"
956         depends on ARM_SINGLE_ARMV7M
957         select ARCH_REQUIRE_GPIOLIB
958         help
959           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
960           processors.
961
962 config ARCH_LPC18XX
963         bool "NXP LPC18xx/LPC43xx"
964         depends on ARM_SINGLE_ARMV7M
965         select ARCH_HAS_RESET_CONTROLLER
966         select ARM_AMBA
967         select CLKSRC_LPC32XX
968         select PINCTRL
969         help
970           Support for NXP's LPC18xx Cortex-M3 and LPC43xx Cortex-M4
971           high performance microcontrollers.
972
973 config ARCH_STM32
974         bool "STMicrolectronics STM32"
975         depends on ARM_SINGLE_ARMV7M
976         select ARCH_HAS_RESET_CONTROLLER
977         select ARMV7M_SYSTICK
978         select CLKSRC_STM32
979         select RESET_CONTROLLER
980         help
981           Support for STMicroelectronics STM32 processors.
982
983 # Definitions to make life easier
984 config ARCH_ACORN
985         bool
986
987 config PLAT_IOP
988         bool
989         select GENERIC_CLOCKEVENTS
990
991 config PLAT_ORION
992         bool
993         select CLKSRC_MMIO
994         select COMMON_CLK
995         select GENERIC_IRQ_CHIP
996         select IRQ_DOMAIN
997
998 config PLAT_ORION_LEGACY
999         bool
1000         select PLAT_ORION
1001
1002 config PLAT_PXA
1003         bool
1004
1005 config PLAT_VERSATILE
1006         bool
1007
1008 source "arch/arm/firmware/Kconfig"
1009
1010 source arch/arm/mm/Kconfig
1011
1012 config IWMMXT
1013         bool "Enable iWMMXt support"
1014         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4 || CPU_PJ4B
1015         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4 || CPU_PJ4B
1016         help
1017           Enable support for iWMMXt context switching at run time if
1018           running on a CPU that supports it.
1019
1020 config MULTI_IRQ_HANDLER
1021         bool
1022         help
1023           Allow each machine to specify it's own IRQ handler at run time.
1024
1025 if !MMU
1026 source "arch/arm/Kconfig-nommu"
1027 endif
1028
1029 config PJ4B_ERRATA_4742
1030         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
1031         depends on CPU_PJ4B && MACH_ARMADA_370
1032         default y
1033         help
1034           When coming out of either a Wait for Interrupt (WFI) or a Wait for
1035           Event (WFE) IDLE states, a specific timing sensitivity exists between
1036           the retiring WFI/WFE instructions and the newly issued subsequent
1037           instructions.  This sensitivity can result in a CPU hang scenario.
1038           Workaround:
1039           The software must insert either a Data Synchronization Barrier (DSB)
1040           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
1041           instruction
1042
1043 config ARM_ERRATA_326103
1044         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1045         depends on CPU_V6
1046         help
1047           Executing a SWP instruction to read-only memory does not set bit 11
1048           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1049           treat the access as a read, preventing a COW from occurring and
1050           causing the faulting task to livelock.
1051
1052 config ARM_ERRATA_411920
1053         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1054         depends on CPU_V6 || CPU_V6K
1055         help
1056           Invalidation of the Instruction Cache operation can
1057           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1058           It does not affect the MPCore. This option enables the ARM Ltd.
1059           recommended workaround.
1060
1061 config ARM_ERRATA_430973
1062         bool "ARM errata: Stale prediction on replaced interworking branch"
1063         depends on CPU_V7
1064         help
1065           This option enables the workaround for the 430973 Cortex-A8
1066           r1p* erratum. If a code sequence containing an ARM/Thumb
1067           interworking branch is replaced with another code sequence at the
1068           same virtual address, whether due to self-modifying code or virtual
1069           to physical address re-mapping, Cortex-A8 does not recover from the
1070           stale interworking branch prediction. This results in Cortex-A8
1071           executing the new code sequence in the incorrect ARM or Thumb state.
1072           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1073           and also flushes the branch target cache at every context switch.
1074           Note that setting specific bits in the ACTLR register may not be
1075           available in non-secure mode.
1076
1077 config ARM_ERRATA_458693
1078         bool "ARM errata: Processor deadlock when a false hazard is created"
1079         depends on CPU_V7
1080         depends on !ARCH_MULTIPLATFORM
1081         help
1082           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1083           erratum. For very specific sequences of memory operations, it is
1084           possible for a hazard condition intended for a cache line to instead
1085           be incorrectly associated with a different cache line. This false
1086           hazard might then cause a processor deadlock. The workaround enables
1087           the L1 caching of the NEON accesses and disables the PLD instruction
1088           in the ACTLR register. Note that setting specific bits in the ACTLR
1089           register may not be available in non-secure mode.
1090
1091 config ARM_ERRATA_460075
1092         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1093         depends on CPU_V7
1094         depends on !ARCH_MULTIPLATFORM
1095         help
1096           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1097           erratum. Any asynchronous access to the L2 cache may encounter a
1098           situation in which recent store transactions to the L2 cache are lost
1099           and overwritten with stale memory contents from external memory. The
1100           workaround disables the write-allocate mode for the L2 cache via the
1101           ACTLR register. Note that setting specific bits in the ACTLR register
1102           may not be available in non-secure mode.
1103
1104 config ARM_ERRATA_742230
1105         bool "ARM errata: DMB operation may be faulty"
1106         depends on CPU_V7 && SMP
1107         depends on !ARCH_MULTIPLATFORM
1108         help
1109           This option enables the workaround for the 742230 Cortex-A9
1110           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1111           between two write operations may not ensure the correct visibility
1112           ordering of the two writes. This workaround sets a specific bit in
1113           the diagnostic register of the Cortex-A9 which causes the DMB
1114           instruction to behave as a DSB, ensuring the correct behaviour of
1115           the two writes.
1116
1117 config ARM_ERRATA_742231
1118         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1119         depends on CPU_V7 && SMP
1120         depends on !ARCH_MULTIPLATFORM
1121         help
1122           This option enables the workaround for the 742231 Cortex-A9
1123           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1124           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1125           accessing some data located in the same cache line, may get corrupted
1126           data due to bad handling of the address hazard when the line gets
1127           replaced from one of the CPUs at the same time as another CPU is
1128           accessing it. This workaround sets specific bits in the diagnostic
1129           register of the Cortex-A9 which reduces the linefill issuing
1130           capabilities of the processor.
1131
1132 config ARM_ERRATA_643719
1133         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1134         depends on CPU_V7 && SMP
1135         default y
1136         help
1137           This option enables the workaround for the 643719 Cortex-A9 (prior to
1138           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1139           register returns zero when it should return one. The workaround
1140           corrects this value, ensuring cache maintenance operations which use
1141           it behave as intended and avoiding data corruption.
1142
1143 config ARM_ERRATA_720789
1144         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1145         depends on CPU_V7
1146         help
1147           This option enables the workaround for the 720789 Cortex-A9 (prior to
1148           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1149           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1150           As a consequence of this erratum, some TLB entries which should be
1151           invalidated are not, resulting in an incoherency in the system page
1152           tables. The workaround changes the TLB flushing routines to invalidate
1153           entries regardless of the ASID.
1154
1155 config ARM_ERRATA_743622
1156         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1157         depends on CPU_V7
1158         depends on !ARCH_MULTIPLATFORM
1159         help
1160           This option enables the workaround for the 743622 Cortex-A9
1161           (r2p*) erratum. Under very rare conditions, a faulty
1162           optimisation in the Cortex-A9 Store Buffer may lead to data
1163           corruption. This workaround sets a specific bit in the diagnostic
1164           register of the Cortex-A9 which disables the Store Buffer
1165           optimisation, preventing the defect from occurring. This has no
1166           visible impact on the overall performance or power consumption of the
1167           processor.
1168
1169 config ARM_ERRATA_751472
1170         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1171         depends on CPU_V7
1172         depends on !ARCH_MULTIPLATFORM
1173         help
1174           This option enables the workaround for the 751472 Cortex-A9 (prior
1175           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1176           completion of a following broadcasted operation if the second
1177           operation is received by a CPU before the ICIALLUIS has completed,
1178           potentially leading to corrupted entries in the cache or TLB.
1179
1180 config ARM_ERRATA_754322
1181         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1182         depends on CPU_V7
1183         help
1184           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1185           r3p*) erratum. A speculative memory access may cause a page table walk
1186           which starts prior to an ASID switch but completes afterwards. This
1187           can populate the micro-TLB with a stale entry which may be hit with
1188           the new ASID. This workaround places two dsb instructions in the mm
1189           switching code so that no page table walks can cross the ASID switch.
1190
1191 config ARM_ERRATA_754327
1192         bool "ARM errata: no automatic Store Buffer drain"
1193         depends on CPU_V7 && SMP
1194         help
1195           This option enables the workaround for the 754327 Cortex-A9 (prior to
1196           r2p0) erratum. The Store Buffer does not have any automatic draining
1197           mechanism and therefore a livelock may occur if an external agent
1198           continuously polls a memory location waiting to observe an update.
1199           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1200           written polling loops from denying visibility of updates to memory.
1201
1202 config ARM_ERRATA_364296
1203         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1204         depends on CPU_V6
1205         help
1206           This options enables the workaround for the 364296 ARM1136
1207           r0p2 erratum (possible cache data corruption with
1208           hit-under-miss enabled). It sets the undocumented bit 31 in
1209           the auxiliary control register and the FI bit in the control
1210           register, thus disabling hit-under-miss without putting the
1211           processor into full low interrupt latency mode. ARM11MPCore
1212           is not affected.
1213
1214 config ARM_ERRATA_764369
1215         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1216         depends on CPU_V7 && SMP
1217         help
1218           This option enables the workaround for erratum 764369
1219           affecting Cortex-A9 MPCore with two or more processors (all
1220           current revisions). Under certain timing circumstances, a data
1221           cache line maintenance operation by MVA targeting an Inner
1222           Shareable memory region may fail to proceed up to either the
1223           Point of Coherency or to the Point of Unification of the
1224           system. This workaround adds a DSB instruction before the
1225           relevant cache maintenance functions and sets a specific bit
1226           in the diagnostic control register of the SCU.
1227
1228 config ARM_ERRATA_775420
1229        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1230        depends on CPU_V7
1231        help
1232          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1233          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1234          operation aborts with MMU exception, it might cause the processor
1235          to deadlock. This workaround puts DSB before executing ISB if
1236          an abort may occur on cache maintenance.
1237
1238 config ARM_ERRATA_798181
1239         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1240         depends on CPU_V7 && SMP
1241         help
1242           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1243           adequately shooting down all use of the old entries. This
1244           option enables the Linux kernel workaround for this erratum
1245           which sends an IPI to the CPUs that are running the same ASID
1246           as the one being invalidated.
1247
1248 config ARM_ERRATA_773022
1249         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1250         depends on CPU_V7
1251         help
1252           This option enables the workaround for the 773022 Cortex-A15
1253           (up to r0p4) erratum. In certain rare sequences of code, the
1254           loop buffer may deliver incorrect instructions. This
1255           workaround disables the loop buffer to avoid the erratum.
1256
1257 endmenu
1258
1259 source "arch/arm/common/Kconfig"
1260
1261 menu "Bus support"
1262
1263 config ISA
1264         bool
1265         help
1266           Find out whether you have ISA slots on your motherboard.  ISA is the
1267           name of a bus system, i.e. the way the CPU talks to the other stuff
1268           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1269           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1270           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1271
1272 # Select ISA DMA controller support
1273 config ISA_DMA
1274         bool
1275         select ISA_DMA_API
1276
1277 # Select ISA DMA interface
1278 config ISA_DMA_API
1279         bool
1280
1281 config PCI
1282         bool "PCI support" if MIGHT_HAVE_PCI
1283         help
1284           Find out whether you have a PCI motherboard. PCI is the name of a
1285           bus system, i.e. the way the CPU talks to the other stuff inside
1286           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1287           VESA. If you have PCI, say Y, otherwise N.
1288
1289 config PCI_DOMAINS
1290         bool
1291         depends on PCI
1292
1293 config PCI_DOMAINS_GENERIC
1294         def_bool PCI_DOMAINS
1295
1296 config PCI_NANOENGINE
1297         bool "BSE nanoEngine PCI support"
1298         depends on SA1100_NANOENGINE
1299         help
1300           Enable PCI on the BSE nanoEngine board.
1301
1302 config PCI_SYSCALL
1303         def_bool PCI
1304
1305 config PCI_HOST_ITE8152
1306         bool
1307         depends on PCI && MACH_ARMCORE
1308         default y
1309         select DMABOUNCE
1310
1311 source "drivers/pci/Kconfig"
1312 source "drivers/pci/pcie/Kconfig"
1313
1314 source "drivers/pcmcia/Kconfig"
1315
1316 endmenu
1317
1318 menu "Kernel Features"
1319
1320 config HAVE_SMP
1321         bool
1322         help
1323           This option should be selected by machines which have an SMP-
1324           capable CPU.
1325
1326           The only effect of this option is to make the SMP-related
1327           options available to the user for configuration.
1328
1329 config SMP
1330         bool "Symmetric Multi-Processing"
1331         depends on CPU_V6K || CPU_V7
1332         depends on GENERIC_CLOCKEVENTS
1333         depends on HAVE_SMP
1334         depends on MMU || ARM_MPU
1335         select IRQ_WORK
1336         help
1337           This enables support for systems with more than one CPU. If you have
1338           a system with only one CPU, say N. If you have a system with more
1339           than one CPU, say Y.
1340
1341           If you say N here, the kernel will run on uni- and multiprocessor
1342           machines, but will use only one CPU of a multiprocessor machine. If
1343           you say Y here, the kernel will run on many, but not all,
1344           uniprocessor machines. On a uniprocessor machine, the kernel
1345           will run faster if you say N here.
1346
1347           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1348           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1349           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1350
1351           If you don't know what to do here, say N.
1352
1353 config SMP_ON_UP
1354         bool "Allow booting SMP kernel on uniprocessor systems"
1355         depends on SMP && !XIP_KERNEL && MMU
1356         default y
1357         help
1358           SMP kernels contain instructions which fail on non-SMP processors.
1359           Enabling this option allows the kernel to modify itself to make
1360           these instructions safe.  Disabling it allows about 1K of space
1361           savings.
1362
1363           If you don't know what to do here, say Y.
1364
1365 config ARM_CPU_TOPOLOGY
1366         bool "Support cpu topology definition"
1367         depends on SMP && CPU_V7
1368         default y
1369         help
1370           Support ARM cpu topology definition. The MPIDR register defines
1371           affinity between processors which is then used to describe the cpu
1372           topology of an ARM System.
1373
1374 config SCHED_MC
1375         bool "Multi-core scheduler support"
1376         depends on ARM_CPU_TOPOLOGY
1377         help
1378           Multi-core scheduler support improves the CPU scheduler's decision
1379           making when dealing with multi-core CPU chips at a cost of slightly
1380           increased overhead in some places. If unsure say N here.
1381
1382 config SCHED_SMT
1383         bool "SMT scheduler support"
1384         depends on ARM_CPU_TOPOLOGY
1385         help
1386           Improves the CPU scheduler's decision making when dealing with
1387           MultiThreading at a cost of slightly increased overhead in some
1388           places. If unsure say N here.
1389
1390 config HAVE_ARM_SCU
1391         bool
1392         help
1393           This option enables support for the ARM system coherency unit
1394
1395 config HAVE_ARM_ARCH_TIMER
1396         bool "Architected timer support"
1397         depends on CPU_V7
1398         select ARM_ARCH_TIMER
1399         select GENERIC_CLOCKEVENTS
1400         help
1401           This option enables support for the ARM architected timer
1402
1403 config HAVE_ARM_TWD
1404         bool
1405         select CLKSRC_OF if OF
1406         help
1407           This options enables support for the ARM timer and watchdog unit
1408
1409 config MCPM
1410         bool "Multi-Cluster Power Management"
1411         depends on CPU_V7 && SMP
1412         help
1413           This option provides the common power management infrastructure
1414           for (multi-)cluster based systems, such as big.LITTLE based
1415           systems.
1416
1417 config MCPM_QUAD_CLUSTER
1418         bool
1419         depends on MCPM
1420         help
1421           To avoid wasting resources unnecessarily, MCPM only supports up
1422           to 2 clusters by default.
1423           Platforms with 3 or 4 clusters that use MCPM must select this
1424           option to allow the additional clusters to be managed.
1425
1426 config BIG_LITTLE
1427         bool "big.LITTLE support (Experimental)"
1428         depends on CPU_V7 && SMP
1429         select MCPM
1430         help
1431           This option enables support selections for the big.LITTLE
1432           system architecture.
1433
1434 config BL_SWITCHER
1435         bool "big.LITTLE switcher support"
1436         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU && ARM_GIC
1437         select CPU_PM
1438         help
1439           The big.LITTLE "switcher" provides the core functionality to
1440           transparently handle transition between a cluster of A15's
1441           and a cluster of A7's in a big.LITTLE system.
1442
1443 config BL_SWITCHER_DUMMY_IF
1444         tristate "Simple big.LITTLE switcher user interface"
1445         depends on BL_SWITCHER && DEBUG_KERNEL
1446         help
1447           This is a simple and dummy char dev interface to control
1448           the big.LITTLE switcher core code.  It is meant for
1449           debugging purposes only.
1450
1451 choice
1452         prompt "Memory split"
1453         depends on MMU
1454         default VMSPLIT_3G
1455         help
1456           Select the desired split between kernel and user memory.
1457
1458           If you are not absolutely sure what you are doing, leave this
1459           option alone!
1460
1461         config VMSPLIT_3G
1462                 bool "3G/1G user/kernel split"
1463         config VMSPLIT_3G_OPT
1464                 bool "3G/1G user/kernel split (for full 1G low memory)"
1465         config VMSPLIT_2G
1466                 bool "2G/2G user/kernel split"
1467         config VMSPLIT_1G
1468                 bool "1G/3G user/kernel split"
1469 endchoice
1470
1471 config PAGE_OFFSET
1472         hex
1473         default PHYS_OFFSET if !MMU
1474         default 0x40000000 if VMSPLIT_1G
1475         default 0x80000000 if VMSPLIT_2G
1476         default 0xB0000000 if VMSPLIT_3G_OPT
1477         default 0xC0000000
1478
1479 config NR_CPUS
1480         int "Maximum number of CPUs (2-32)"
1481         range 2 32
1482         depends on SMP
1483         default "4"
1484
1485 config HOTPLUG_CPU
1486         bool "Support for hot-pluggable CPUs"
1487         depends on SMP
1488         help
1489           Say Y here to experiment with turning CPUs off and on.  CPUs
1490           can be controlled through /sys/devices/system/cpu.
1491
1492 config ARM_PSCI
1493         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1494         depends on HAVE_ARM_SMCCC
1495         select ARM_PSCI_FW
1496         help
1497           Say Y here if you want Linux to communicate with system firmware
1498           implementing the PSCI specification for CPU-centric power
1499           management operations described in ARM document number ARM DEN
1500           0022A ("Power State Coordination Interface System Software on
1501           ARM processors").
1502
1503 # The GPIO number here must be sorted by descending number. In case of
1504 # a multiplatform kernel, we just want the highest value required by the
1505 # selected platforms.
1506 config ARCH_NR_GPIO
1507         int
1508         default 1024 if ARCH_BRCMSTB || ARCH_SHMOBILE || ARCH_TEGRA || \
1509                 ARCH_ZYNQ
1510         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || \
1511                 SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX || ARCH_S5PV210
1512         default 416 if ARCH_SUNXI
1513         default 392 if ARCH_U8500
1514         default 352 if ARCH_VT8500
1515         default 288 if ARCH_ROCKCHIP
1516         default 264 if MACH_H4700
1517         default 0
1518         help
1519           Maximum number of GPIOs in the system.
1520
1521           If unsure, leave the default value.
1522
1523 source kernel/Kconfig.preempt
1524
1525 config HZ_FIXED
1526         int
1527         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || \
1528                 ARCH_S5PV210 || ARCH_EXYNOS4
1529         default 128 if SOC_AT91RM9200
1530         default 0
1531
1532 choice
1533         depends on HZ_FIXED = 0
1534         prompt "Timer frequency"
1535
1536 config HZ_100
1537         bool "100 Hz"
1538
1539 config HZ_200
1540         bool "200 Hz"
1541
1542 config HZ_250
1543         bool "250 Hz"
1544
1545 config HZ_300
1546         bool "300 Hz"
1547
1548 config HZ_500
1549         bool "500 Hz"
1550
1551 config HZ_1000
1552         bool "1000 Hz"
1553
1554 endchoice
1555
1556 config HZ
1557         int
1558         default HZ_FIXED if HZ_FIXED != 0
1559         default 100 if HZ_100
1560         default 200 if HZ_200
1561         default 250 if HZ_250
1562         default 300 if HZ_300
1563         default 500 if HZ_500
1564         default 1000
1565
1566 config SCHED_HRTICK
1567         def_bool HIGH_RES_TIMERS
1568
1569 config THUMB2_KERNEL
1570         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1571         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1572         default y if CPU_THUMBONLY
1573         select AEABI
1574         select ARM_ASM_UNIFIED
1575         select ARM_UNWIND
1576         help
1577           By enabling this option, the kernel will be compiled in
1578           Thumb-2 mode. A compiler/assembler that understand the unified
1579           ARM-Thumb syntax is needed.
1580
1581           If unsure, say N.
1582
1583 config THUMB2_AVOID_R_ARM_THM_JUMP11
1584         bool "Work around buggy Thumb-2 short branch relocations in gas"
1585         depends on THUMB2_KERNEL && MODULES
1586         default y
1587         help
1588           Various binutils versions can resolve Thumb-2 branches to
1589           locally-defined, preemptible global symbols as short-range "b.n"
1590           branch instructions.
1591
1592           This is a problem, because there's no guarantee the final
1593           destination of the symbol, or any candidate locations for a
1594           trampoline, are within range of the branch.  For this reason, the
1595           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1596           relocation in modules at all, and it makes little sense to add
1597           support.
1598
1599           The symptom is that the kernel fails with an "unsupported
1600           relocation" error when loading some modules.
1601
1602           Until fixed tools are available, passing
1603           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1604           code which hits this problem, at the cost of a bit of extra runtime
1605           stack usage in some cases.
1606
1607           The problem is described in more detail at:
1608               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1609
1610           Only Thumb-2 kernels are affected.
1611
1612           Unless you are sure your tools don't have this problem, say Y.
1613
1614 config ARM_ASM_UNIFIED
1615         bool
1616
1617 config AEABI
1618         bool "Use the ARM EABI to compile the kernel"
1619         help
1620           This option allows for the kernel to be compiled using the latest
1621           ARM ABI (aka EABI).  This is only useful if you are using a user
1622           space environment that is also compiled with EABI.
1623
1624           Since there are major incompatibilities between the legacy ABI and
1625           EABI, especially with regard to structure member alignment, this
1626           option also changes the kernel syscall calling convention to
1627           disambiguate both ABIs and allow for backward compatibility support
1628           (selected with CONFIG_OABI_COMPAT).
1629
1630           To use this you need GCC version 4.0.0 or later.
1631
1632 config OABI_COMPAT
1633         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1634         depends on AEABI && !THUMB2_KERNEL
1635         help
1636           This option preserves the old syscall interface along with the
1637           new (ARM EABI) one. It also provides a compatibility layer to
1638           intercept syscalls that have structure arguments which layout
1639           in memory differs between the legacy ABI and the new ARM EABI
1640           (only for non "thumb" binaries). This option adds a tiny
1641           overhead to all syscalls and produces a slightly larger kernel.
1642
1643           The seccomp filter system will not be available when this is
1644           selected, since there is no way yet to sensibly distinguish
1645           between calling conventions during filtering.
1646
1647           If you know you'll be using only pure EABI user space then you
1648           can say N here. If this option is not selected and you attempt
1649           to execute a legacy ABI binary then the result will be
1650           UNPREDICTABLE (in fact it can be predicted that it won't work
1651           at all). If in doubt say N.
1652
1653 config ARCH_HAS_HOLES_MEMORYMODEL
1654         bool
1655
1656 config ARCH_SPARSEMEM_ENABLE
1657         bool
1658
1659 config ARCH_SPARSEMEM_DEFAULT
1660         def_bool ARCH_SPARSEMEM_ENABLE
1661
1662 config ARCH_SELECT_MEMORY_MODEL
1663         def_bool ARCH_SPARSEMEM_ENABLE
1664
1665 config HAVE_ARCH_PFN_VALID
1666         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1667
1668 config HAVE_GENERIC_RCU_GUP
1669         def_bool y
1670         depends on ARM_LPAE
1671
1672 config HIGHMEM
1673         bool "High Memory Support"
1674         depends on MMU
1675         help
1676           The address space of ARM processors is only 4 Gigabytes large
1677           and it has to accommodate user address space, kernel address
1678           space as well as some memory mapped IO. That means that, if you
1679           have a large amount of physical memory and/or IO, not all of the
1680           memory can be "permanently mapped" by the kernel. The physical
1681           memory that is not permanently mapped is called "high memory".
1682
1683           Depending on the selected kernel/user memory split, minimum
1684           vmalloc space and actual amount of RAM, you may not need this
1685           option which should result in a slightly faster kernel.
1686
1687           If unsure, say n.
1688
1689 config HIGHPTE
1690         bool "Allocate 2nd-level pagetables from highmem" if EXPERT
1691         depends on HIGHMEM
1692         default y
1693         help
1694           The VM uses one page of physical memory for each page table.
1695           For systems with a lot of processes, this can use a lot of
1696           precious low memory, eventually leading to low memory being
1697           consumed by page tables.  Setting this option will allow
1698           user-space 2nd level page tables to reside in high memory.
1699
1700 config CPU_SW_DOMAIN_PAN
1701         bool "Enable use of CPU domains to implement privileged no-access"
1702         depends on MMU && !ARM_LPAE
1703         default y
1704         help
1705           Increase kernel security by ensuring that normal kernel accesses
1706           are unable to access userspace addresses.  This can help prevent
1707           use-after-free bugs becoming an exploitable privilege escalation
1708           by ensuring that magic values (such as LIST_POISON) will always
1709           fault when dereferenced.
1710
1711           CPUs with low-vector mappings use a best-efforts implementation.
1712           Their lower 1MB needs to remain accessible for the vectors, but
1713           the remainder of userspace will become appropriately inaccessible.
1714
1715 config HW_PERF_EVENTS
1716         def_bool y
1717         depends on ARM_PMU
1718
1719 config SYS_SUPPORTS_HUGETLBFS
1720        def_bool y
1721        depends on ARM_LPAE
1722
1723 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1724        def_bool y
1725        depends on ARM_LPAE
1726
1727 config ARCH_WANT_GENERAL_HUGETLB
1728         def_bool y
1729
1730 config ARM_MODULE_PLTS
1731         bool "Use PLTs to allow module memory to spill over into vmalloc area"
1732         depends on MODULES
1733         help
1734           Allocate PLTs when loading modules so that jumps and calls whose
1735           targets are too far away for their relative offsets to be encoded
1736           in the instructions themselves can be bounced via veneers in the
1737           module's PLT. This allows modules to be allocated in the generic
1738           vmalloc area after the dedicated module memory area has been
1739           exhausted. The modules will use slightly more memory, but after
1740           rounding up to page size, the actual memory footprint is usually
1741           the same.
1742
1743           Say y if you are getting out of memory errors while loading modules
1744
1745 source "mm/Kconfig"
1746
1747 config FORCE_MAX_ZONEORDER
1748         int "Maximum zone order"
1749         default "12" if SOC_AM33XX
1750         default "9" if SA1111 || ARCH_EFM32
1751         default "11"
1752         help
1753           The kernel memory allocator divides physically contiguous memory
1754           blocks into "zones", where each zone is a power of two number of
1755           pages.  This option selects the largest power of two that the kernel
1756           keeps in the memory allocator.  If you need to allocate very large
1757           blocks of physically contiguous memory, then you may need to
1758           increase this value.
1759
1760           This config option is actually maximum order plus one. For example,
1761           a value of 11 means that the largest free memory block is 2^10 pages.
1762
1763 config ALIGNMENT_TRAP
1764         bool
1765         depends on CPU_CP15_MMU
1766         default y if !ARCH_EBSA110
1767         select HAVE_PROC_CPU if PROC_FS
1768         help
1769           ARM processors cannot fetch/store information which is not
1770           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1771           address divisible by 4. On 32-bit ARM processors, these non-aligned
1772           fetch/store instructions will be emulated in software if you say
1773           here, which has a severe performance impact. This is necessary for
1774           correct operation of some network protocols. With an IP-only
1775           configuration it is safe to say N, otherwise say Y.
1776
1777 config UACCESS_WITH_MEMCPY
1778         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1779         depends on MMU
1780         default y if CPU_FEROCEON
1781         help
1782           Implement faster copy_to_user and clear_user methods for CPU
1783           cores where a 8-word STM instruction give significantly higher
1784           memory write throughput than a sequence of individual 32bit stores.
1785
1786           A possible side effect is a slight increase in scheduling latency
1787           between threads sharing the same address space if they invoke
1788           such copy operations with large buffers.
1789
1790           However, if the CPU data cache is using a write-allocate mode,
1791           this option is unlikely to provide any performance gain.
1792
1793 config SECCOMP
1794         bool
1795         prompt "Enable seccomp to safely compute untrusted bytecode"
1796         ---help---
1797           This kernel feature is useful for number crunching applications
1798           that may need to compute untrusted bytecode during their
1799           execution. By using pipes or other transports made available to
1800           the process as file descriptors supporting the read/write
1801           syscalls, it's possible to isolate those applications in
1802           their own address space using seccomp. Once seccomp is
1803           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1804           and the task is only allowed to execute a few safe syscalls
1805           defined by each seccomp mode.
1806
1807 config SWIOTLB
1808         def_bool y
1809
1810 config IOMMU_HELPER
1811         def_bool SWIOTLB
1812
1813 config XEN_DOM0
1814         def_bool y
1815         depends on XEN
1816
1817 config XEN
1818         bool "Xen guest support on ARM"
1819         depends on ARM && AEABI && OF
1820         depends on CPU_V7 && !CPU_V6
1821         depends on !GENERIC_ATOMIC64
1822         depends on MMU
1823         select ARCH_DMA_ADDR_T_64BIT
1824         select ARM_PSCI
1825         select SWIOTLB_XEN
1826         help
1827           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1828
1829 config ARM_FLUSH_CONSOLE_ON_RESTART
1830         bool "Force flush the console on restart"
1831         help
1832           If the console is locked while the system is rebooted, the messages
1833           in the temporary logbuffer would not have propogated to all the
1834           console drivers. This option forces the console lock to be
1835           released if it failed to be acquired, which will cause all the
1836           pending messages to be flushed.
1837
1838 endmenu
1839
1840 menu "Boot options"
1841
1842 config USE_OF
1843         bool "Flattened Device Tree support"
1844         select IRQ_DOMAIN
1845         select OF
1846         help
1847           Include support for flattened device tree machine descriptions.
1848
1849 config ATAGS
1850         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1851         default y
1852         help
1853           This is the traditional way of passing data to the kernel at boot
1854           time. If you are solely relying on the flattened device tree (or
1855           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1856           to remove ATAGS support from your kernel binary.  If unsure,
1857           leave this to y.
1858
1859 config DEPRECATED_PARAM_STRUCT
1860         bool "Provide old way to pass kernel parameters"
1861         depends on ATAGS
1862         help
1863           This was deprecated in 2001 and announced to live on for 5 years.
1864           Some old boot loaders still use this way.
1865
1866 config BUILD_ARM_APPENDED_DTB_IMAGE
1867         bool "Build a concatenated zImage/dtb by default"
1868         depends on OF
1869         help
1870           Enabling this option will cause a concatenated zImage and list of
1871           DTBs to be built by default (instead of a standalone zImage.)
1872           The image will built in arch/arm/boot/zImage-dtb
1873
1874 config BUILD_ARM_APPENDED_DTB_IMAGE_NAMES
1875         string "Default dtb names"
1876         depends on BUILD_ARM_APPENDED_DTB_IMAGE
1877         help
1878           Space separated list of names of dtbs to append when
1879           building a concatenated zImage-dtb.
1880
1881 # Compressed boot loader in ROM.  Yes, we really want to ask about
1882 # TEXT and BSS so we preserve their values in the config files.
1883 config ZBOOT_ROM_TEXT
1884         hex "Compressed ROM boot loader base address"
1885         default "0"
1886         help
1887           The physical address at which the ROM-able zImage is to be
1888           placed in the target.  Platforms which normally make use of
1889           ROM-able zImage formats normally set this to a suitable
1890           value in their defconfig file.
1891
1892           If ZBOOT_ROM is not enabled, this has no effect.
1893
1894 config ZBOOT_ROM_BSS
1895         hex "Compressed ROM boot loader BSS address"
1896         default "0"
1897         help
1898           The base address of an area of read/write memory in the target
1899           for the ROM-able zImage which must be available while the
1900           decompressor is running. It must be large enough to hold the
1901           entire decompressed kernel plus an additional 128 KiB.
1902           Platforms which normally make use of ROM-able zImage formats
1903           normally set this to a suitable value in their defconfig file.
1904
1905           If ZBOOT_ROM is not enabled, this has no effect.
1906
1907 config ZBOOT_ROM
1908         bool "Compressed boot loader in ROM/flash"
1909         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1910         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1911         help
1912           Say Y here if you intend to execute your compressed kernel image
1913           (zImage) directly from ROM or flash.  If unsure, say N.
1914
1915 config ARM_APPENDED_DTB
1916         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1917         depends on OF
1918         help
1919           With this option, the boot code will look for a device tree binary
1920           (DTB) appended to zImage
1921           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1922
1923           This is meant as a backward compatibility convenience for those
1924           systems with a bootloader that can't be upgraded to accommodate
1925           the documented boot protocol using a device tree.
1926
1927           Beware that there is very little in terms of protection against
1928           this option being confused by leftover garbage in memory that might
1929           look like a DTB header after a reboot if no actual DTB is appended
1930           to zImage.  Do not leave this option active in a production kernel
1931           if you don't intend to always append a DTB.  Proper passing of the
1932           location into r2 of a bootloader provided DTB is always preferable
1933           to this option.
1934
1935 config ARM_ATAG_DTB_COMPAT
1936         bool "Supplement the appended DTB with traditional ATAG information"
1937         depends on ARM_APPENDED_DTB
1938         help
1939           Some old bootloaders can't be updated to a DTB capable one, yet
1940           they provide ATAGs with memory configuration, the ramdisk address,
1941           the kernel cmdline string, etc.  Such information is dynamically
1942           provided by the bootloader and can't always be stored in a static
1943           DTB.  To allow a device tree enabled kernel to be used with such
1944           bootloaders, this option allows zImage to extract the information
1945           from the ATAG list and store it at run time into the appended DTB.
1946
1947 choice
1948         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1949         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1950
1951 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1952         bool "Use bootloader kernel arguments if available"
1953         help
1954           Uses the command-line options passed by the boot loader instead of
1955           the device tree bootargs property. If the boot loader doesn't provide
1956           any, the device tree bootargs property will be used.
1957
1958 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1959         bool "Extend with bootloader kernel arguments"
1960         help
1961           The command-line arguments provided by the boot loader will be
1962           appended to the the device tree bootargs property.
1963
1964 endchoice
1965
1966 config CMDLINE
1967         string "Default kernel command string"
1968         default ""
1969         help
1970           On some architectures (EBSA110 and CATS), there is currently no way
1971           for the boot loader to pass arguments to the kernel. For these
1972           architectures, you should supply some command-line options at build
1973           time by entering them here. As a minimum, you should specify the
1974           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1975
1976 choice
1977         prompt "Kernel command line type" if CMDLINE != ""
1978         default CMDLINE_FROM_BOOTLOADER
1979         depends on ATAGS
1980
1981 config CMDLINE_FROM_BOOTLOADER
1982         bool "Use bootloader kernel arguments if available"
1983         help
1984           Uses the command-line options passed by the boot loader. If
1985           the boot loader doesn't provide any, the default kernel command
1986           string provided in CMDLINE will be used.
1987
1988 config CMDLINE_EXTEND
1989         bool "Extend bootloader kernel arguments"
1990         help
1991           The command-line arguments provided by the boot loader will be
1992           appended to the default kernel command string.
1993
1994 config CMDLINE_FORCE
1995         bool "Always use the default kernel command string"
1996         help
1997           Always use the default kernel command string, even if the boot
1998           loader passes other arguments to the kernel.
1999           This is useful if you cannot or don't want to change the
2000           command-line options your boot loader passes to the kernel.
2001 endchoice
2002
2003 config XIP_KERNEL
2004         bool "Kernel Execute-In-Place from ROM"
2005         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
2006         help
2007           Execute-In-Place allows the kernel to run from non-volatile storage
2008           directly addressable by the CPU, such as NOR flash. This saves RAM
2009           space since the text section of the kernel is not loaded from flash
2010           to RAM.  Read-write sections, such as the data section and stack,
2011           are still copied to RAM.  The XIP kernel is not compressed since
2012           it has to run directly from flash, so it will take more space to
2013           store it.  The flash address used to link the kernel object files,
2014           and for storing it, is configuration dependent. Therefore, if you
2015           say Y here, you must know the proper physical address where to
2016           store the kernel image depending on your own flash memory usage.
2017
2018           Also note that the make target becomes "make xipImage" rather than
2019           "make zImage" or "make Image".  The final kernel binary to put in
2020           ROM memory will be arch/arm/boot/xipImage.
2021
2022           If unsure, say N.
2023
2024 config XIP_PHYS_ADDR
2025         hex "XIP Kernel Physical Location"
2026         depends on XIP_KERNEL
2027         default "0x00080000"
2028         help
2029           This is the physical address in your flash memory the kernel will
2030           be linked for and stored to.  This address is dependent on your
2031           own flash usage.
2032
2033 config KEXEC
2034         bool "Kexec system call (EXPERIMENTAL)"
2035         depends on (!SMP || PM_SLEEP_SMP)
2036         depends on !CPU_V7M
2037         select KEXEC_CORE
2038         help
2039           kexec is a system call that implements the ability to shutdown your
2040           current kernel, and to start another kernel.  It is like a reboot
2041           but it is independent of the system firmware.   And like a reboot
2042           you can start any kernel with it, not just Linux.
2043
2044           It is an ongoing process to be certain the hardware in a machine
2045           is properly shutdown, so do not be surprised if this code does not
2046           initially work for you.
2047
2048 config ATAGS_PROC
2049         bool "Export atags in procfs"
2050         depends on ATAGS && KEXEC
2051         default y
2052         help
2053           Should the atags used to boot the kernel be exported in an "atags"
2054           file in procfs. Useful with kexec.
2055
2056 config CRASH_DUMP
2057         bool "Build kdump crash kernel (EXPERIMENTAL)"
2058         help
2059           Generate crash dump after being started by kexec. This should
2060           be normally only set in special crash dump kernels which are
2061           loaded in the main kernel with kexec-tools into a specially
2062           reserved region and then later executed after a crash by
2063           kdump/kexec. The crash dump kernel must be compiled to a
2064           memory address not used by the main kernel
2065
2066           For more details see Documentation/kdump/kdump.txt
2067
2068 config AUTO_ZRELADDR
2069         bool "Auto calculation of the decompressed kernel image address"
2070         help
2071           ZRELADDR is the physical address where the decompressed kernel
2072           image will be placed. If AUTO_ZRELADDR is selected, the address
2073           will be determined at run-time by masking the current IP with
2074           0xf8000000. This assumes the zImage being placed in the first 128MB
2075           from start of memory.
2076
2077 endmenu
2078
2079 menu "CPU Power Management"
2080
2081 source "drivers/cpufreq/Kconfig"
2082
2083 source "drivers/cpuidle/Kconfig"
2084
2085 endmenu
2086
2087 menu "Floating point emulation"
2088
2089 comment "At least one emulation must be selected"
2090
2091 config FPE_NWFPE
2092         bool "NWFPE math emulation"
2093         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2094         ---help---
2095           Say Y to include the NWFPE floating point emulator in the kernel.
2096           This is necessary to run most binaries. Linux does not currently
2097           support floating point hardware so you need to say Y here even if
2098           your machine has an FPA or floating point co-processor podule.
2099
2100           You may say N here if you are going to load the Acorn FPEmulator
2101           early in the bootup.
2102
2103 config FPE_NWFPE_XP
2104         bool "Support extended precision"
2105         depends on FPE_NWFPE
2106         help
2107           Say Y to include 80-bit support in the kernel floating-point
2108           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2109           Note that gcc does not generate 80-bit operations by default,
2110           so in most cases this option only enlarges the size of the
2111           floating point emulator without any good reason.
2112
2113           You almost surely want to say N here.
2114
2115 config FPE_FASTFPE
2116         bool "FastFPE math emulation (EXPERIMENTAL)"
2117         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2118         ---help---
2119           Say Y here to include the FAST floating point emulator in the kernel.
2120           This is an experimental much faster emulator which now also has full
2121           precision for the mantissa.  It does not support any exceptions.
2122           It is very simple, and approximately 3-6 times faster than NWFPE.
2123
2124           It should be sufficient for most programs.  It may be not suitable
2125           for scientific calculations, but you have to check this for yourself.
2126           If you do not feel you need a faster FP emulation you should better
2127           choose NWFPE.
2128
2129 config VFP
2130         bool "VFP-format floating point maths"
2131         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2132         help
2133           Say Y to include VFP support code in the kernel. This is needed
2134           if your hardware includes a VFP unit.
2135
2136           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2137           release notes and additional status information.
2138
2139           Say N if your target does not have VFP hardware.
2140
2141 config VFPv3
2142         bool
2143         depends on VFP
2144         default y if CPU_V7
2145
2146 config NEON
2147         bool "Advanced SIMD (NEON) Extension support"
2148         depends on VFPv3 && CPU_V7
2149         help
2150           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2151           Extension.
2152
2153 config KERNEL_MODE_NEON
2154         bool "Support for NEON in kernel mode"
2155         depends on NEON && AEABI
2156         help
2157           Say Y to include support for NEON in kernel mode.
2158
2159 endmenu
2160
2161 menu "Userspace binary formats"
2162
2163 source "fs/Kconfig.binfmt"
2164
2165 endmenu
2166
2167 menu "Power management options"
2168
2169 source "kernel/power/Kconfig"
2170
2171 config ARCH_SUSPEND_POSSIBLE
2172         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2173                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_V7M || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2174         def_bool y
2175
2176 config ARM_CPU_SUSPEND
2177         def_bool PM_SLEEP || BL_SWITCHER || ARM_PSCI_FW
2178         depends on ARCH_SUSPEND_POSSIBLE
2179
2180 config ARCH_HIBERNATION_POSSIBLE
2181         bool
2182         depends on MMU
2183         default y if ARCH_SUSPEND_POSSIBLE
2184
2185 endmenu
2186
2187 source "net/Kconfig"
2188
2189 source "drivers/Kconfig"
2190
2191 source "drivers/firmware/Kconfig"
2192
2193 source "fs/Kconfig"
2194
2195 source "arch/arm/Kconfig.debug"
2196
2197 source "security/Kconfig"
2198
2199 source "crypto/Kconfig"
2200 if CRYPTO
2201 source "arch/arm/crypto/Kconfig"
2202 endif
2203
2204 source "lib/Kconfig"
2205
2206 source "arch/arm/kvm/Kconfig"