Add intrinsics for the zext / sext instructions.
[oota-llvm.git] / test / CodeGen / XCore / misc-intrinsics.ll
index f504a2ed72461210ff24a41cc92d8417a1a43f4b..458f23f28f0eee19be25be2a528d93425fd3b16a 100644 (file)
@@ -4,6 +4,8 @@
 declare i32 @llvm.xcore.bitrev(i32)
 declare i32 @llvm.xcore.crc32(i32, i32, i32)
 declare %0 @llvm.xcore.crc8(i32, i32, i32)
+declare i32 @llvm.xcore.zext(i32, i32)
+declare i32 @llvm.xcore.sext(i32, i32)
 
 define i32 @bitrev(i32 %val) {
 ; CHECK: bitrev:
@@ -25,3 +27,31 @@ define %0 @crc8(i32 %crc, i32 %data, i32 %poly) {
        %result = call %0 @llvm.xcore.crc8(i32 %crc, i32 %data, i32 %poly)
        ret %0 %result
 }
+
+define i32 @zext(i32 %a, i32 %b) {
+; CHECK: zext:
+; CHECK: zext r0, r1
+       %result = call i32 @llvm.xcore.zext(i32 %a, i32 %b)
+       ret i32 %result
+}
+
+define i32 @zexti(i32 %a) {
+; CHECK: zexti:
+; CHECK: zext r0, 4
+       %result = call i32 @llvm.xcore.zext(i32 %a, i32 4)
+       ret i32 %result
+}
+
+define i32 @sext(i32 %a, i32 %b) {
+; CHECK: sext:
+; CHECK: sext r0, r1
+       %result = call i32 @llvm.xcore.sext(i32 %a, i32 %b)
+       ret i32 %result
+}
+
+define i32 @sexti(i32 %a) {
+; CHECK: sexti:
+; CHECK: sext r0, 4
+       %result = call i32 @llvm.xcore.sext(i32 %a, i32 4)
+       ret i32 %result
+}