[AVX512] Enabling bit logic lowering
[oota-llvm.git] / test / CodeGen / X86 / vec-sign.ll
index be5a2399d2244a15961fddf4912f94e8916e8128..b3d85fd6ec7be75ac0e92b84a178302c0e68c73a 100644 (file)
@@ -1,8 +1,8 @@
 ; RUN: llc < %s -march=x86 -mcpu=nehalem | FileCheck %s
 
-define <4 x i32> @psignd(<4 x i32> %a, <4 x i32> %b) nounwind ssp {
+define <4 x i32> @signd(<4 x i32> %a, <4 x i32> %b) nounwind {
 entry:
-; CHECK: psignd:
+; CHECK-LABEL: signd:
 ; CHECK: psignd
 ; CHECK-NOT: sub
 ; CHECK: ret
@@ -15,9 +15,9 @@ entry:
   ret <4 x i32> %cond
 }
 
-define <4 x i32> @pblendvb(<4 x i32> %b, <4 x i32> %a, <4 x i32> %c) nounwind ssp {
+define <4 x i32> @blendvb(<4 x i32> %b, <4 x i32> %a, <4 x i32> %c) nounwind {
 entry:
-; CHECK: pblendvb:
+; CHECK-LABEL: blendvb:
 ; CHECK: pblendvb
 ; CHECK: ret
   %b.lobit = ashr <4 x i32> %b, <i32 31, i32 31, i32 31, i32 31>